JP2010062564A - ポリエミッタ型バイポーラトランジスタ、bcd素子、ポリエミッタ型バイポーラトランジスタの製造方法及びbcd素子の製造方法 - Google Patents
ポリエミッタ型バイポーラトランジスタ、bcd素子、ポリエミッタ型バイポーラトランジスタの製造方法及びbcd素子の製造方法 Download PDFInfo
- Publication number
- JP2010062564A JP2010062564A JP2009202271A JP2009202271A JP2010062564A JP 2010062564 A JP2010062564 A JP 2010062564A JP 2009202271 A JP2009202271 A JP 2009202271A JP 2009202271 A JP2009202271 A JP 2009202271A JP 2010062564 A JP2010062564 A JP 2010062564A
- Authority
- JP
- Japan
- Prior art keywords
- region
- forming
- polyemitter
- bipolar transistor
- bcd
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D48/00—Individual devices not covered by groups H10D1/00 - H10D44/00
- H10D48/30—Devices controlled by electric currents or voltages
- H10D48/32—Devices controlled by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H10D48/34—Bipolar devices
- H10D48/345—Bipolar transistors having ohmic electrodes on emitter-like, base-like, and collector-like regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/80—Heterojunction BJTs
- H10D10/821—Vertical heterojunction BJTs
- H10D10/861—Vertical heterojunction BJTs having an emitter region comprising one or more non-monocrystalline elements of Group IV, e.g. amorphous silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/01—Manufacture or treatment
- H10D10/021—Manufacture or treatment of heterojunction BJTs [HBT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0107—Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs
- H10D84/0109—Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs the at least one component covered by H10D12/00 or H10D30/00 being a MOS device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
-
- H10P10/00—
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
Abstract
【課題】複合高電圧素子工程を用いたポリエミッタ型バイポーラトランジスタ及びその製造方法、BCD(複合高圧)素子及びその製造方法を提供する。
【解決手段】実施の形態に係るポリエミッタ型バイポーラトランジスタは、半導体基板100の上側の一部に形成された埋込層110と、上記半導体基板の上に形成されたエピ層120と、上記エピ層に形成され、上記埋込層と連結されるコレクタ領域130と、上記エピ層の上側の一部に形成されたベース領域140と、上記ベース領域の基板の表面に形成され、ポリシリコン材質からなるポリエミッタ領域170と、を含む。実施の形態に係るBCD素子は、ポリシリコン材質からなるポリエミッタ領域を含むポリエミッタ型バイポーラトランジスタを含み、上記バイポーラトランジスタと同一な単一ウエハ上に形成されたCMOSとDMOSのうちの1つ以上のMOSを含む。
【選択図】図1
【解決手段】実施の形態に係るポリエミッタ型バイポーラトランジスタは、半導体基板100の上側の一部に形成された埋込層110と、上記半導体基板の上に形成されたエピ層120と、上記エピ層に形成され、上記埋込層と連結されるコレクタ領域130と、上記エピ層の上側の一部に形成されたベース領域140と、上記ベース領域の基板の表面に形成され、ポリシリコン材質からなるポリエミッタ領域170と、を含む。実施の形態に係るBCD素子は、ポリシリコン材質からなるポリエミッタ領域を含むポリエミッタ型バイポーラトランジスタを含み、上記バイポーラトランジスタと同一な単一ウエハ上に形成されたCMOSとDMOSのうちの1つ以上のMOSを含む。
【選択図】図1
Description
本発明は、ポリエミッタ型バイポーラトランジスタ、BCD素子、ポリエミッタ型バイポーラトランジスタの製造方法及びBCD素子の製造方法に関する。
複合高電圧素子(BCD;Bipolar CMOS DMOS)工程を用いると、バイポーラ素子、CMOS(Complementary Metal Oxide Semiconductor)、及びDMOS(Double diffusion MOS)を単一ウエハ上に具現することができる。
また、BCD工程を用いると、バイポーラ素子、CMOS、及びDMOSの他にもロジック回路、P型MOS、N型MOS、抵抗、キャパシタ、ダイオードなどを1つのチップで具現することができる。
仮に、バイポーラトランジスタは個別工程を経ないで、BCD工程のうち、CMOSとDMOSを作る過程で製作されることができ、ジャンクションエミッタ(junction emitter)を用いた一般的な構造で製作される。
したがって、従来のBCD工程を用いたバイポーラトランジスタの場合、高周波特性を向上させて、高い増幅利得、降伏電圧を具現し、動作領域を広くすることに限界がある。
本発明の目的は、複合高電圧素子工程を用いたポリエミッタ型バイポーラトランジスタ及びその製造方法、BCD素子及びその製造方法を提供することにある。
本発明のある態様に係るポリエミッタ型バイポーラトランジスタは、半導体基板の上側の一部に形成された埋込層と、上記半導体基板の上に形成されたエピ層と、上記エピ層に形成され、上記埋込層と連結されるコレクタ領域と、上記エピ層の上側の一部に形成されたベース領域と、上記ベース領域の基板の表面に形成され、ポリシリコン材質からなるポリエミッタ領域と、を含む。
本発明のある態様に係るBCD素子は、ポリシリコン材質からなるポリエミッタ領域を含むポリエミッタ型バイポーラトランジスタを含み、上記バイポーラトランジスタと同一な単一ウエハ上に形成されたCMOSとDMOSのうちの1つ以上のMOSを含む。
本発明のある態様に係るポリエミッタ型バイポーラトランジスタの製造方法は、半導体基板の上側の一部に埋込層を形成するステップと、上記半導体基板の上にエピ層を形成し、上記エピ層に上記埋込層と連結されるコレクタ領域を形成するステップと、ベース領域とエミッタ領域を定義する素子分離膜を形成するステップと、上記素子分離膜の下の基板領域にベース領域を形成するステップと、上記ベース領域の上側の一部にベース電極を形成するステップと、上記素子分離膜により上記ベース電極と離隔した上記ベース領域の上側の一部にポリシリコン材質のポリエミッタ領域を形成するステップと、を含む。
本発明のある態様に係るBCD素子の製造方法は、BCD工程を用いた製造方法に関するものであって、ポリシリコン材質を用いてバイポーラトランジスタのポリエミッタ領域を形成するステップを含む。
本発明によれば、複合高電圧素子工程を用いて複合高電圧素子と単一チップをなすポリエミッタ型バイポーラトランジスタを製作することができ、したがって高周波動作特性が優れるし、高い増幅利得、降伏電圧を有し、動作領域の広いバイポーラトランジスタを具現することができる。
添付の図面を参照しつつ実施の形態に係るポリエミッタ型バイポーラトランジスタ及びBCD素子、ポリエミッタ型バイポーラトランジスタの製造方法、及びBCD素子の製造方法について詳細に説明する。
以下、本発明の実施の形態を説明するに当たって、関連した公知機能または構成に対する具体的な説明は本発明の要旨を曖昧にすることができると判断されるので、本発明の技術的思想と直接的な関連がある核心的な構成部に対してのみ言及することにする。
図1は、実施の形態に係るポリエミッタ型バイポーラトランジスタを含むBCD素子の形態を示す側断面図である。
実施の形態に係るBCD素子は、複合高電圧素子(BCD;Bipolar CMOS DMOS)工程を通じて製作されるが、図1に図示されたBCD素子の領域のうち、“A”領域はポリエミッタ型バイポーラトランジスタの領域であり、“B”領域はCMOSの領域であり、“C”領域はDMOSの領域である。
実施の形態に係るBCD素子の製造方法によると、図1に図示してはいないが、ポリエミッタ型バイポーラトランジスタの他にも、ロジック回路、P型MOS、N型MOS、高電圧MOS、中間電圧MOS、低電圧MOS、DEMOS(Drain Extended MOS)、LDMOS(Lateral Double diffused Metal Oxide Semiconductor)、抵抗、キャパシタ、ダイオードなどを1つのチップで具現することができる。
図1を参照すると、“A”領域のポリエミッタ型バイポーラトランジスタは、半導体基板100の上に形成された埋込層110、エピ層120、コレクタ領域130、ベース領域140、ベース電極160、素子分離膜150、及びポリエミッタ領域170を含む。
また、“B”領域のCMOSは、P型MOS、及びN型MOSを含むが、各々のMOSは素子分離膜150aにより仕分けられ、埋込層110a、高濃度N型ウェル205、P型ウェル200、N型ウェル210、ゲート215、225、及びソース/ドレン領域220、230を含む。上記ゲート215、225は、ゲート絶縁膜、スペーサなどの構造物を更に含むことができる。
また、“C”領域のDMOSは、埋込層110b、高濃度N型ウェル300、P型ボディー305、各領域を絶縁させる素子分離膜150b、ゲート320、P型ボディー305の上に形成されるP型イオン注入領域310と第1のN型イオン注入領域315、及びゲート320の他側に形成される第2のN型イオン注入領域325を含む。
この際、上記ゲート320と上記第2のN型イオン注入領域325との間に形成された素子分離膜150bは、上記P型ボディー305から上記第2のN型イオン注入領域310への電流の流れ通路を延長させることによって、上記DMOSが高電圧素子として機能できるようにする。
以下、図1乃至図7を参照して、実施の形態に係るポリエミッタ型バイポーラトランジスタを含むBCD素子の製造方法について説明する。
本発明の技術的思想は、BCD工程を用いてBCD素子を製作するに当たって、ポリエミッタ型バイポーラトランジスタを共に具現することにあるので、上記“A”領域を中心として説明する。
また、以下に説明される各工程はポリエミッタ型バイポーラトランジスタ、ロジック回路、P型MOS、N型MOS、高電圧MOS、中間電圧MOS、低電圧MOS、DEMOS、LDMOS、抵抗、キャパシタ、及びダイオードのような素子の個別工程であるとか、2つ以上の素子が共に具現される複合工程でありうる。
図2乃至図7は、実施の形態に係るポリエミッタ型バイポーラトランジスタの製造方法の工程断面図である。
最初に、ウエハ状態の半導体基板100、仮に単結晶シリコン基板を所定の厚みに切断し、表面を研磨して上部にエピ層120が形成できる状態に加工する。
次に、図2のように、上記半導体基板100の上側の一部にN型ドーパントイオンを注入してN+型埋込層(Baried Layer)110を形成し、熱処理によりイオンが注入された領域を拡散させる。この際、CMOS領域(B)とDMOS領域(C)の半導体基板100にも埋込層110a、110bが共に形成される。
上記N+型埋込層110が形成されれば、図3のように、上記半導体基板100をエピタキシャル成長させてエピ層120を形成する。
上記エピ層120が形成されれば、図4のように、上記エピ層120に上記N+型埋込層110と連結されるN+型拡散領域130を形成する。
上記N+型拡散領域130はコレクタ領域に用いられる。
この際、上記高濃度N型ウェル205、300が共に形成できる。
次に、ベース領域とエミッタ領域を定義し、各領域の間を絶縁させる素子分離膜150を図5のように形成する。
この際、上記CMOS領域(B)とDMOS領域(C)の素子分離膜150a、150bも共に形成できる。
以後、イオン注入マスク工程及びイオン注入工程を進行して、上記CMOS領域(B)のP型ウェル200とN型ウェル210、及び上記DMOS領域(C)のP型ボディー305を形成する。
次に、図6のように、P型ドーパントイオンを注入してP型ドリフト(drift)領域140を形成する。上記P型ドリフト領域140はベース領域に用いられる。
上記ベース領域140が形成されれば、図7のように、ベース電極160を形成する。
以後、上記CMOS、上記DMOS、低電圧(LV;Low Voltage)NMOS、低電圧PMOSなどの活性領域にインプラント工程を処理してしきい電圧(threshold voltage)を調整することができる。
次に、上記CMOS、上記DMOSのゲート215、225、320を形成するための工程が進行されるが、この際、本発明の実施の形態に係るポリエミッタ型バイポーラトランジスタのポリエミッタ170が共に形成される。
上記の半導体基板100の全面に絶縁膜を形成し、絶縁膜をパターニングして上記CMOS領域(B)と上記DMOS領域(C)のゲート絶縁膜を形成する。この際、上記バイポーラトランジスタ領域(A)の絶縁膜は完全に除去される。
次に、上記の半導体基板100の全面にポリシリコン層を塗布し、上記ポリシリコン層の上に上記CMOS、上記DMOSのゲート215、225、320、及び上記バイポーラトランジスタのエミッタ領域を定義するフォトレジストパターンを形成する。
上記フォトレジストパターンをエッチングマスクとして上記ポリシリコン層をエッチングすることによって、上記ゲート215、225、320及び上記ポリエミッタ170を形成する。
このような工程を通じて、図1の“A”領域に図示されたポリエミッタ型バイポーラトランジスタが完成される。
以後、各MOS領域のN型LDD(Lightly Doped Drain)領域、P型LDD領域を形成し、上記ゲート215、225、320の両側に側壁サイドウォール及びスペーサを形成する。
上記スペーサが形成されれば、上記CMOS領域(B)のソース/ドレン領域220、230、上記DMOS領域(C)のP型イオン注入領域310と第1のN型イオン注入領域315、及び第2のN型イオン注入領域325を形成する。
以後、上記ポリエミッタ170、上記ベース電極160、上記ゲート215、225、320、ソース/ドレン領域220、230、及びイオン注入領域310、315、325のうちの1つ以上の層にシリサイドを形成する工程、多層構造の絶縁層、コンタクトプラグ、金属配線を形成する工程、保護膜を形成する工程などが更に進行できる。
このような工程を通じて実施の形態に係るポリエミッタ型バイポーラトランジスタを含むBCD素子が完成できる。
100 半導体基板、110 埋込層、120 エピ層、130 コレクタ領域、140 ベース領域、150 素子分離膜、160 ベース電極、170 ポリエミッタ領域、200 P型ウェル、205 高濃度N型ウェル、210 N型ウェル、215 ゲート、220 ソース/ドレン領域、300 高濃度N型ウェル、305 P型ボディー、310 第2のN型イオン注入領域、315 第1のN型イオン注入領域、320 ゲート、325 第2のN型イオン注入領域
Claims (20)
- 半導体基板の上側の一部に形成された埋込層と、
前記半導体基板の上に形成されたエピ層と、
前記エピ層に形成され、前記埋込層と連結されるコレクタ領域と、
前記エピ層の上側の一部に形成されたベース領域と、
前記ベース領域の基板の表面に形成され、ポリシリコン材質からなるポリエミッタ領域と、
を含むことを特徴とするポリエミッタ型バイポーラトランジスタ。 - 前記ポリエミッタ領域と離隔して前記ベース領域の基板の表面に形成されたベース電極と、
前記ベース電極及び前記ポリエミッタ領域を定義する素子分離膜と、
を含むことを特徴とする請求項1に記載のポリエミッタ型バイポーラトランジスタ。 - ポリシリコン材質からなるポリエミッタ領域を含むポリエミッタ型バイポーラトランジスタを含み、
前記バイポーラトランジスタと同一な単一ウエハ上に形成されたCMOSとDMOSのうちの1つ以上のMOSを含むことを特徴とするBCD素子。 - 前記バイポーラトランジスタは、
半導体基板の上側の一部に形成された埋込層と、
前記半導体基板の上に形成されたエピ層と、
前記エピ層に形成され、前記埋込層と連結されるコレクタ領域と、
前記エピ層の上側の一部に形成されたベース領域及び前記ベース領域の基板の表面に形成された前記ポリエミッタ領域と、
を含むことを特徴とする請求項3に記載のBCD素子。 - 前記CMOSは、前記エピ層に形成されたウェル領域、ゲート、及びソース/ドレン領域を含み、
前記DMOSは、前記エピ層に形成されたウェル領域、ゲート、前記ゲートの一側に形成されるP型ボディー、前記P型ボディーに形成されるP型イオン注入領域と第1のN型イオン注入領域、及び前記ゲートの他側に形成され、素子分離膜により前記P型ボディーと離隔する第2のN型イオン注入領域を含むことを特徴とする請求項4に記載のBCD素子。 - 単一ウエハ状態の半導体基板に形成されたロジック回路、高電圧MOS、中間電圧MOS、低電圧MOS、DEMOS、LDMOS、抵抗、キャパシタ、ダイオードのうちの1つ以上の素子を含むことを特徴とする請求項3に記載のBCD素子。
- 前記ポリエミッタ領域、前記CMOSのゲート、及び前記DMOSのゲートは、同一なポリシリコン材質からなることを特徴とする請求項5に記載のBCD素子。
- 前記バイポーラトランジスタは、
前記ポリエミッタ領域と離隔して前記ベース領域の基板の表面に形成されたベース電極と、
前記ベース電極及び前記ポリエミッタ領域を定義する素子分離膜と、
を含むことを特徴とする請求項4に記載のBCD素子。 - 半導体基板の上側の一部に埋込層を形成するステップと、
前記半導体基板の上にエピ層を形成し、前記エピ層に前記埋込層と連結されるコレクタ領域を形成するステップと、
ベース領域とエミッタ領域を定義する素子分離膜を形成するステップと、
前記素子分離膜の下の基板領域にベース領域を形成するステップと、
前記ベース領域の上側の一部にベース電極を形成するステップと、
前記素子分離膜により前記ベース電極と離隔した前記ベース領域の上側の一部にポリシリコン材質のポリエミッタ領域を形成するステップと、
を含むことを特徴とするポリエミッタ型バイポーラトランジスタの製造方法。 - 前記ポリエミッタ領域を形成するステップは、
前記ベース電極を含んだ前記エピ層の上にポリシリコン層を形成するステップと、
前記素子分離膜により定義されたエミッタ領域を除外したポリシリコン層を露出させるフォトレジストパターンを形成するステップと、
前記フォトレジストパターンをエッチングマスクに用いて前記ポリシリコン層をエッチングするステップと、
を含むことを特徴とする請求項9に記載のポリエミッタ型バイポーラトランジスタの製造方法。 - BCD工程を用いたBCD素子の製造方法であって、
ポリシリコン材質を用いてバイポーラトランジスタのポリエミッタ領域を形成するステップを含むことを特徴とするBCD素子の製造方法。 - 半導体基板のCMOS領域とDMOS領域とに各々ゲートを形成し、前記バイポーラトランジスタの領域のうち、素子分離膜によりベース電極と離隔したベース領域の上側に前記ポリエミッタ領域を形成するステップを含むことを特徴とする請求項11に記載のBCD素子の製造方法。
- 前記ポリエミッタ領域を形成する前に、
前記半導体基板のバイポーラトランジスタ領域、前記CMOS領域、前記DMOS領域の上側の一部に各々埋込層を形成するステップと、
前記半導体基板の上にエピ層を形成するステップと、
前記バイポーラトランジスタ領域のエピ層に前記埋込層と連結されるコレクタ領域を形成し、ベース領域とエミッタ領域を定義する前記素子分離膜を形成し、前記CMOS領域及び前記DMOS領域のエピ層にウェル領域を形成するステップと、
前記バイポーラトランジスタ領域のうち、前記素子分離膜の下の基板領域に前記ベース領域を形成し、前記ベース領域の上側に前記ベース電極を形成するステップと、
を含むことを特徴とする請求項12に記載のBCD素子の製造方法。 - 前記ポリエミッタ領域は、
CMOS及びDMOSのゲートと同一な工程を通じて同時に形成されることを特徴とする請求項11に記載のBCD素子の製造方法。 - 前記CMOS領域及び前記DMOS領域の高濃度ウェル領域が前記コレクタ領域と共に形成されることを特徴とする請求項13に記載のBCD素子の製造方法。
- 前記CMOS領域及び前記DMOS領域のエピ層にウェル領域を形成するステップは、前記CMOS領域のP型ウェル、N型ウェルうちの1つ以上のウェル領域、前記DMOS領域のP型ボディーを形成するステップを含むことを特徴とする請求項13に記載のBCD素子の製造方法。
- 前記ゲート及び前記ポリエミッタ領域を形成するステップは、
前記ゲート、前記素子分離膜を含む前記エピ層の上に絶縁膜を形成するステップと、
前記絶縁膜をパターニングして前記CMOS領域及び前記DMOS領域のゲート絶縁膜を形成し、前記バイポーラトランジスタ領域を含む残りの前記エピ層の絶縁膜を除去するステップと、
前記ゲート絶縁膜を含む前記エピ層の上にポリシリコン層を形成するステップと、
前記ポリシリコン層をパターニングして前記CMOS領域及び前記DMOS領域のゲート絶縁膜の上に各々ゲートを形成し、前記素子分離膜により定義されたエミッタ領域に前記ポリエミッタ領域を形成するステップと、
を含むことを特徴とする請求項13に記載のBCD素子の製造方法。 - 前記BCD工程を用いることにより、ロジック回路、高電圧MOS、中間電圧MOS、低電圧MOS、DEMOS(Drain Extended MOS)、LDMOS(Lateral Double diffused Metal Oxide Semiconductor)、抵抗、キャパシタ、ダイオードのうちの1つ以上の素子が前記バイポーラトランジスタと共に単一ウエハに具現されることを特徴とする請求項11に記載のBCD素子の製造方法。
- 前記ゲート及び前記ポリエミッタ領域が形成された後、
前記CMOS領域及び前記DMOS領域のゲートの両側にLDD領域を形成するステップと、
スペーサを形成するステップと、
前記CMOS領域にソース/ドレン領域を形成し、P型ボディーにP型イオン注入領域、第1のN型イオン注入領域を形成し、前記P型ボディーと素子分離膜により離隔した前記DMOS領域に第2のN型イオン注入領域を形成するステップと、
を含むことを特徴とする請求項13に記載のBCD素子の製造方法。 - 前記ソース/ドレン領域、多数のイオン注入領域が形成された後、
1つ以上の積層構造を有する絶縁層、コンタクトプラグ、及び金属配線を形成するステップを含むことを特徴とする請求項19に記載のBCD素子の製造方法。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020080086324A KR101126933B1 (ko) | 2008-09-02 | 2008-09-02 | 폴리에미터형 바이폴라 트랜지스터, bcd 소자, 폴리에미터형 바이폴라 트랜지스터의 제조 방법 및 bcd 소자의 제조 방법 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2010062564A true JP2010062564A (ja) | 2010-03-18 |
Family
ID=41720014
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009202271A Pending JP2010062564A (ja) | 2008-09-02 | 2009-09-02 | ポリエミッタ型バイポーラトランジスタ、bcd素子、ポリエミッタ型バイポーラトランジスタの製造方法及びbcd素子の製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US8173500B2 (ja) |
| JP (1) | JP2010062564A (ja) |
| KR (1) | KR101126933B1 (ja) |
| CN (1) | CN101667591A (ja) |
| DE (1) | DE102009039573A1 (ja) |
| TW (1) | TW201011910A (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20130200453A1 (en) * | 2012-02-03 | 2013-08-08 | SK Hynix Inc. | Semiconductor devices including bipolar transistors, cmos transistors and dmos transistors, and methods of manufacturing the same |
| JP2014143363A (ja) * | 2013-01-25 | 2014-08-07 | Rohm Co Ltd | nチャネル二重拡散MOS型トランジスタおよび半導体複合素子 |
| JP2014170831A (ja) * | 2013-03-04 | 2014-09-18 | Seiko Epson Corp | 回路装置及び電子機器 |
| JP2017112219A (ja) * | 2015-12-16 | 2017-06-22 | セイコーエプソン株式会社 | 半導体装置及びその製造方法 |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100076952A1 (en) * | 2008-09-05 | 2010-03-25 | Xuejun Wang | Self contained multi-dimensional traffic data reporting and analysis in a large scale search hosting system |
| CN102054786B (zh) * | 2010-11-04 | 2013-01-09 | 电子科技大学 | 一种非外延高压bcd器件的制备方法 |
| CN102097389B (zh) * | 2011-01-12 | 2013-11-06 | 深圳市联德合微电子有限公司 | 一种ldmos、集成该ldmos的半导体器件及其制造方法 |
| TWI447861B (zh) * | 2011-04-20 | 2014-08-01 | Macronix Int Co Ltd | 半導體裝置及其製造方法 |
| CN102915975A (zh) * | 2011-08-05 | 2013-02-06 | 无锡华润上华半导体有限公司 | 一种BJT以及BiCMOS的制作方法 |
| US9123642B1 (en) | 2013-07-22 | 2015-09-01 | Cypress Semiconductor Corporation | Method of forming drain extended MOS transistors for high voltage circuits |
| JP6034268B2 (ja) * | 2013-09-13 | 2016-11-30 | 株式会社東芝 | 半導体装置 |
| TWI559529B (zh) * | 2013-12-16 | 2016-11-21 | 旺宏電子股份有限公司 | 半導體元件及其製造方法 |
| US9306013B2 (en) * | 2014-05-23 | 2016-04-05 | Texas Instruments Incorporated | Method of forming a gate shield in an ED-CMOS transistor and a base of a bipolar transistor using BICMOS technologies |
| US10243048B2 (en) * | 2017-04-27 | 2019-03-26 | Texas Instruments Incorporated | High dose antimony implant through screen layer for n-type buried layer integration |
| CN109103187B (zh) * | 2018-08-21 | 2021-12-10 | 电子科技大学 | 一种具有复合埋层结构的bcd器件 |
| CN113013101A (zh) * | 2020-06-12 | 2021-06-22 | 上海积塔半导体有限公司 | 半导体器件的制备方法和半导体器件 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63244768A (ja) * | 1987-03-31 | 1988-10-12 | Toshiba Corp | バイポーラ―cmos半導体装置の製造方法 |
| JPH07153860A (ja) * | 1993-11-26 | 1995-06-16 | Sanyo Electric Co Ltd | 半導体集積回路装置の製造方法 |
| JP2004311995A (ja) * | 2003-04-01 | 2004-11-04 | Hynix Semiconductor Inc | Cmosプロセスを利用したバイポーラトランジスターの製造方法 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2654607B2 (ja) * | 1994-09-22 | 1997-09-17 | 日本電気株式会社 | 半導体装置の製造方法 |
| KR100218689B1 (ko) * | 1996-12-09 | 1999-09-01 | 정선종 | 비씨디 소자의 제조 방법 |
| KR100223600B1 (ko) * | 1997-01-23 | 1999-10-15 | 김덕중 | 반도체 장치 및 그 제조 방법 |
| KR19990002164A (ko) * | 1997-06-19 | 1999-01-15 | 윤종용 | 바이폴라 트랜지스터 및 그 제조 방법 |
| JP3186691B2 (ja) * | 1998-04-07 | 2001-07-11 | 日本電気株式会社 | 半導体装置及びその形成方法 |
| JP2000077532A (ja) * | 1998-09-03 | 2000-03-14 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| US6262472B1 (en) * | 1999-05-17 | 2001-07-17 | National Semiconductor Corporation | Bipolar transistor compatible with CMOS utilizing tilted ion implanted base |
| KR20010058826A (ko) * | 1999-12-30 | 2001-07-06 | 박종섭 | 바이폴라 트랜지스터 제조방법 |
| CN1377065A (zh) * | 2001-03-27 | 2002-10-30 | 华邦电子股份有限公司 | 自我对准的双极性结型晶体管及其制造方法 |
| US6900091B2 (en) * | 2002-08-14 | 2005-05-31 | Advanced Analogic Technologies, Inc. | Isolated complementary MOS devices in epi-less substrate |
| US6753592B1 (en) * | 2002-09-06 | 2004-06-22 | Micrel, Inc. | Multi-technology complementary bipolar output using polysilicon emitter and buried power buss with low temperature processing |
| KR100523053B1 (ko) | 2002-10-31 | 2005-10-24 | 한국전자통신연구원 | 실리콘게르마늄 이종접합바이폴라소자가 내장된 지능형전력소자 및 그 제조 방법 |
| US6949424B2 (en) * | 2003-08-28 | 2005-09-27 | Texas Instruments Incorporated | Single poly-emitter PNP using DWELL diffusion in a BiCMOS technology |
-
2008
- 2008-09-02 KR KR1020080086324A patent/KR101126933B1/ko not_active Expired - Fee Related
-
2009
- 2009-08-24 US US12/546,259 patent/US8173500B2/en active Active
- 2009-08-28 TW TW098129152A patent/TW201011910A/zh unknown
- 2009-09-01 DE DE102009039573A patent/DE102009039573A1/de not_active Withdrawn
- 2009-09-02 JP JP2009202271A patent/JP2010062564A/ja active Pending
- 2009-09-02 CN CN200910171766A patent/CN101667591A/zh active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63244768A (ja) * | 1987-03-31 | 1988-10-12 | Toshiba Corp | バイポーラ―cmos半導体装置の製造方法 |
| JPH07153860A (ja) * | 1993-11-26 | 1995-06-16 | Sanyo Electric Co Ltd | 半導体集積回路装置の製造方法 |
| JP2004311995A (ja) * | 2003-04-01 | 2004-11-04 | Hynix Semiconductor Inc | Cmosプロセスを利用したバイポーラトランジスターの製造方法 |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20130200453A1 (en) * | 2012-02-03 | 2013-08-08 | SK Hynix Inc. | Semiconductor devices including bipolar transistors, cmos transistors and dmos transistors, and methods of manufacturing the same |
| US8809991B2 (en) * | 2012-02-03 | 2014-08-19 | SK Hynix Inc. | Semiconductor devices including bipolar transistors, CMOS transistors and DMOS transistors, and methods of manufacturing the same |
| JP2014143363A (ja) * | 2013-01-25 | 2014-08-07 | Rohm Co Ltd | nチャネル二重拡散MOS型トランジスタおよび半導体複合素子 |
| JP2014170831A (ja) * | 2013-03-04 | 2014-09-18 | Seiko Epson Corp | 回路装置及び電子機器 |
| JP2017112219A (ja) * | 2015-12-16 | 2017-06-22 | セイコーエプソン株式会社 | 半導体装置及びその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20100051946A1 (en) | 2010-03-04 |
| KR20100027415A (ko) | 2010-03-11 |
| KR101126933B1 (ko) | 2012-03-20 |
| TW201011910A (en) | 2010-03-16 |
| CN101667591A (zh) | 2010-03-10 |
| US8173500B2 (en) | 2012-05-08 |
| DE102009039573A1 (de) | 2010-04-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2010062564A (ja) | ポリエミッタ型バイポーラトランジスタ、bcd素子、ポリエミッタ型バイポーラトランジスタの製造方法及びbcd素子の製造方法 | |
| CN103178097B (zh) | 用于高电压晶体管器件的伪栅极 | |
| JP2010135800A (ja) | 半導体素子及びその製造方法 | |
| JP2010177292A (ja) | 半導体装置及び半導体装置の製造方法 | |
| JPH04239760A (ja) | 半導体装置の製造法 | |
| US8232157B2 (en) | Semiconductor device and method of manufacturing the same | |
| US8048745B2 (en) | Transistor and method of fabricating the same | |
| KR100751642B1 (ko) | 반도체 장치의 제조 방법 | |
| CN100474614C (zh) | 半导体装置及其制造方法 | |
| JP6346777B2 (ja) | 半導体装置の製造方法 | |
| JP2007158188A (ja) | 半導体装置及びその製造方法 | |
| KR100997679B1 (ko) | 바이폴라 트랜지스터와 그 형성 방법 | |
| CN101465350A (zh) | 半导体器件及其制造方法 | |
| KR20090098236A (ko) | 단일 폴리 실리콘 공정을 이용한 반도체 장치 및 그제조방법 | |
| JP4674940B2 (ja) | 半導体装置の製造方法 | |
| JP3788439B2 (ja) | 半導体装置の製造方法 | |
| JP5784269B2 (ja) | 半導体装置及びその製造方法 | |
| KR100676194B1 (ko) | 씨모스(cmos) 트랜지스터 제조방법 | |
| KR20100051220A (ko) | 폴리에미터형 바이폴라 트랜지스터, bcd 소자, 폴리에미터형 바이폴라 트랜지스터의 제조 방법 및 bcd 소자의 제조 방법 | |
| US7439596B2 (en) | Transistors for semiconductor device and methods of fabricating the same | |
| KR101024869B1 (ko) | 반도체소자 및 그 제조방법 | |
| JP3902412B2 (ja) | 半導体装置の製造方法 | |
| TWI570779B (zh) | 半導體裝置及其製造方法 | |
| KR101010439B1 (ko) | 반도체 소자의 제조 방법 | |
| CN117894753A (zh) | 一种cmos器件及其制作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120803 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130212 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130219 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130730 |