JP2008065804A - メモリー制御回路及び方法 - Google Patents
メモリー制御回路及び方法 Download PDFInfo
- Publication number
- JP2008065804A JP2008065804A JP2007102555A JP2007102555A JP2008065804A JP 2008065804 A JP2008065804 A JP 2008065804A JP 2007102555 A JP2007102555 A JP 2007102555A JP 2007102555 A JP2007102555 A JP 2007102555A JP 2008065804 A JP2008065804 A JP 2008065804A
- Authority
- JP
- Japan
- Prior art keywords
- data
- signal
- memory control
- odd
- phase difference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1689—Synchronisation and timing concerns
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4243—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/109—Control signal input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- Memory System (AREA)
Abstract
【解決手段】 メモリー制御回路は、データストローブ信号とクロック信号間の位相差を検出する位相検出モジュールと、位相差に基づき位相差に対応する制御信号のセットを生成する制御モジュールと、データストローブ信号の立ち上がりエッジ/立ち下りエッジに基づいて、データ信号により搬送される書き込みデータをラッチするラッチモジュールと、書き込みデータに対し奇/偶分離処理を行い、書き込みデータの奇/偶データに対応するデータ分離信号を生成する奇/偶データ分離器と、制御信号に基づいてデータ分離信号により搬送される奇/偶データに対し、制御信号に対応する遅延量をもとに遅延調整を行う可調整遅延線モジュールとを含む。
【選択図】 図2
Description
以上はこの発明に好ましい実施例であって、この発明の実施の範囲を限定するものではない。よって、当業者のなし得る修正、もしくは変更であって、この発明の精神の下においてなされ、この発明に対して均等の効果を有するものは、いずれもこの発明の特許請求の範囲に属するものとする。
110 位相検出モジュール
112−1、112−2 受信ユニット
114 遅延整合コントローラー
114−1、114−2 遅延線
116 位相検出器
120 制御モジュール
132 ラッチモジュール
132−0〜132−15 ラッチ
134、144 バッファーモジュール
134−0〜134−15 バッファー
136 奇/偶データ分離器
142 可調整遅延線モジュール
142−0〜142−15 可調整遅延線
146 XYスイッチモジュール
Claims (19)
- メモリー制御回路であって、
データストローブ信号とクロック信号間の位相差を検出する位相検出モジュールと、
前記位相検出モジュールに結合され、前記位相差に対応する制御信号のセットを前記位相差に基づき生成する制御モジュールと、
前記データストローブ信号の立ち上がりエッジ/立ち下りエッジに基づいて、データ信号により搬送される書き込みデータをラッチするラッチモジュールと、
前記ラッチモジュールに結合され、前記書き込みデータに対し奇/偶データ分離処理を行い、前記書き込みデータに対応する奇/偶データを搬送するデータ分離信号を生成する奇/偶データ分離器と、
前記奇/偶データ分離器と前記制御モジュールに結合され、前記制御信号のセットに基づいて前記データ分離信号により搬送される前記制御信号のセットに対応する前記奇/偶データの遅延量を調整する、可調整遅延線モジュールとを有することを特徴とするメモリー制御回路。 - 前記データ信号はDQ信号であり、前記データストローブ信号はDQS信号であることを特徴とする請求項1記載のメモリー制御回路。
- 前記位相検出モジュールは、
クロック信号とデータストローブ信号をそれぞれ受信する2個の受信ユニットと、
前記2個の受信ユニットに結合され、前記位相差を検出する位相検出器とを含むことを特徴とする請求項1記載のメモリー制御回路。 - 前記位相検出モジュールは更に、
前記2個の受信ユニットのうち少なくとも1個に結合され、クロック信号及び/またはデータストローブ信号を遅延させる遅延線を少なくとも1本含む遅延整合コントローラーを含み、
前記位相検出器は、前記少なくとも1本の遅延線によって遅延されたクロック信号及び/またはデータストローブ信号に基づいて位相差を検出することを特徴とする請求項3記載のメモリー制御回路。 - 前記制御モジュールは、前記位相差に基づいて復号化を行い、制御信号のセットを生成するデコーダーであることを特徴とする請求項1記載のメモリー制御回路。
- 前記ラッチモジュールは、データ信号の複数のビットにそれぞれ対応する複数のラッチを含むことを特徴とする請求項1記載のメモリー制御回路。
- 前記可調整遅延線モジュールは、データ分離信号の複数のビットにそれぞれ対応する複数の可調整遅延線を含み、各可調整遅延線は、制御信号のセットに対応する遅延量をデータ分離信号のビットに加えることを特徴とする請求項1記載のメモリー制御回路。
- 前記可調整遅延線モジュールの各可調整遅延線は、複数の遅延ユニットを含むことを特徴とする請求項7記載のメモリー制御回路。
- 前記メモリー制御回路は更に、
前記可調整遅延線モジュールに結合され、遅延処理済の奇/偶データをバッファリングするバッファーモジュールを含むことを特徴とする請求項1記載のメモリー制御回路。 - 前記メモリー制御回路は更に、
前記バッファーモジュールに結合され、少なくとも1つの選択信号に基づいて遅延処理済の奇/偶データを出力するスイッチモジュールを含むことを特徴とする請求項9記載のメモリー制御回路。 - メモリー制御方法であって、
データストローブ信号とクロック信号間の位相差を検出する段階、
前記位相差に基づいて、前記位相差に対応する制御信号のセットを生成する段階、
前記データストローブ信号の立ち上がりエッジ/立ち下りエッジに基づいて、データ信号により搬送される書き込みデータをラッチする段階、
前記書き込みデータに対し奇/偶分データ離処理を行い、前記書き込みデータに対応する奇/偶データを搬送するデータ分離信号を生成する段階、
前記制御信号のセットに基づいて前記データ分離信号により搬送される奇/偶データの遅延を調整する段階、を有し、前記遅延の量は、制御信号のセットに対応することを特徴とするメモリー制御方法。 - 前記データ信号はDQ信号であり、前記データストローブ信号はDQS信号であることを特徴とする請求項11記載のメモリー制御方法。
- 前記データストローブ信号とクロック信号間の位相差を検出する段階は更に、
クロック信号とデータストローブ信号をそれぞれ受信する段階、
少なくとも1本の遅延線を用いてクロック信号及び/またはデータストローブ信号を遅延させる段階、
前記少なくとも1本の遅延線により遅延されたクロック信号及び/またはデータストローブ信号に基づいて位相差を検出する段階を含むことを特徴とする請求項11記載のメモリー制御方法。 - 前記位相差に基づいて制御信号のセットを生成する段階は更に、
前記位相差に基づいて復号化を行い、制御信号のセットを生成する段階を含むことを特徴とする請求項11記載のメモリー制御方法。 - 前記データストローブ信号の立ち上がりエッジ/立ち下りエッジに基づいて、前記データ信号により搬送される書き込みデータをラッチする段階は更に、
データ信号の複数のビットにそれぞれ対応する複数のラッチを用いて、データ信号により搬送される書き込みデータをラッチする段階を含むことを特徴とする請求項11記載のメモリー制御方法。 - 前記制御信号のセットに基づいて、データ分離信号により搬送される奇/偶データの遅延を調整する段階は更に、
複数の可調整遅延線を用いて、前記データ分離信号により搬送される奇/偶データの遅延を調整する段階を含み、前記複数の可調整遅延線は、前記データ分離信号の複数のビットにそれぞれ対応し、各可調整遅延線は、制御信号のセットに対応する遅延量を前記データ分離信号の各ビットに加えることを特徴とする請求項11記載のメモリー制御方法。 - 前記各可調整遅延線は、複数の遅延ユニットを含むことを特徴とする請求項16記載のメモリー制御方法。
- 前記メモリー制御方法は更に、
前記遅延処理済の奇/偶データをバッファリングする段階を含むことを特徴とする請求項11記載のメモリー制御方法。 - 前記メモリー制御方法は更に、
スイッチモジュールを用いて、少なくとも1つの選択信号に基づき遅延処理済の奇/偶データを出力する段階を含むことを特徴とする請求項18記載のメモリー制御方法。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095132912A TWI302318B (en) | 2006-09-06 | 2006-09-06 | Memory control circuit and method |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008065804A true JP2008065804A (ja) | 2008-03-21 |
| JP4589356B2 JP4589356B2 (ja) | 2010-12-01 |
Family
ID=39105175
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007102555A Active JP4589356B2 (ja) | 2006-09-06 | 2007-04-10 | メモリー制御回路及び方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7580301B2 (ja) |
| JP (1) | JP4589356B2 (ja) |
| KR (1) | KR100832013B1 (ja) |
| DE (1) | DE102007005701B4 (ja) |
| TW (1) | TWI302318B (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012088852A (ja) * | 2010-10-18 | 2012-05-10 | Fujitsu Semiconductor Ltd | 受信回路、システム装置及び半導体記憶装置 |
| US8386737B2 (en) | 2009-08-18 | 2013-02-26 | Samsung Electronics Co., Ltd. | Memory devices and systems including write leveling operations and methods of performing write leveling operations in memory devices and systems |
| JP2015088065A (ja) * | 2013-10-31 | 2015-05-07 | 富士通株式会社 | 信号制御回路、情報処理装置及び信号制御方法 |
| JP2015138537A (ja) * | 2014-01-24 | 2015-07-30 | 富士通株式会社 | メモリコントローラ,情報処理装置及び基準電圧調整方法 |
Families Citing this family (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7590008B1 (en) * | 2006-11-06 | 2009-09-15 | Altera Corporation | PVT compensated auto-calibration scheme for DDR3 |
| US20080183948A1 (en) * | 2007-01-31 | 2008-07-31 | Satoshi Sugawa | Flash memory system with higher data transmission rate and method thereof |
| KR100930401B1 (ko) * | 2007-10-09 | 2009-12-08 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
| US8824223B2 (en) * | 2008-02-05 | 2014-09-02 | SK Hynix Inc. | Semiconductor memory apparatus with clock and data strobe phase detection |
| KR100911201B1 (ko) * | 2008-02-14 | 2009-08-06 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 데이터 스트로브 클럭 버퍼 및 그제어 방법 |
| KR100936797B1 (ko) * | 2008-04-11 | 2010-01-14 | 주식회사 하이닉스반도체 | 반도체 메모리장치의 데이터 지연회로 및 데이터 지연방법 |
| KR20120110877A (ko) * | 2011-03-30 | 2012-10-10 | 삼성전자주식회사 | 반도체 메모리 장치에서의 라이트 타이밍 측정 가속 방법 및 그에 따른 측정 가속 회로 |
| US9417958B2 (en) | 2012-06-06 | 2016-08-16 | Silicon Motion Inc. | Flash memory control method, controller and electronic apparatus |
| TWI594251B (zh) * | 2012-06-06 | 2017-08-01 | 慧榮科技股份有限公司 | 記憶體控制方法、控制器跟電子裝置 |
| TWI493566B (zh) * | 2012-10-15 | 2015-07-21 | Via Tech Inc | 資料儲存裝置、儲存媒體控制器與控制方法 |
| US9111599B1 (en) * | 2014-06-10 | 2015-08-18 | Nanya Technology Corporation | Memory device |
| US10276229B2 (en) | 2017-08-23 | 2019-04-30 | Teradyne, Inc. | Adjusting signal timing |
| US12041713B2 (en) | 2017-08-23 | 2024-07-16 | Teradyne, Inc. | Reducing timing skew in a circuit path |
| US10361690B1 (en) * | 2018-06-14 | 2019-07-23 | Sandisk Technologies Llc | Duty cycle and skew correction for output signals generated in source synchronous systems |
| CN115312092B (zh) * | 2022-10-09 | 2022-12-27 | 合肥奎芯集成电路设计有限公司 | 门控数据选通信号生成电路及其信号生成方法和装置 |
| CN117762839B (zh) * | 2024-01-23 | 2024-08-23 | 博越微电子(江苏)有限公司 | 一种onfi phy的训练方法、onfi phy、芯片及电子设备 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003123474A (ja) * | 2001-10-05 | 2003-04-25 | Mitsubishi Electric Corp | 半導体記憶装置 |
| JP2003173290A (ja) * | 2001-12-06 | 2003-06-20 | Ricoh Co Ltd | メモリ制御装置 |
| JP2004126772A (ja) * | 2002-09-30 | 2004-04-22 | Nec Electronics Corp | メモリコントロール装置 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3979690B2 (ja) * | 1996-12-27 | 2007-09-19 | 富士通株式会社 | 半導体記憶装置システム及び半導体記憶装置 |
| TW490669B (en) | 1999-12-16 | 2002-06-11 | Nippon Electric Co | Synchronous double data rate DRAM |
| JP2003068077A (ja) | 2001-08-28 | 2003-03-07 | Mitsubishi Electric Corp | 半導体記憶装置 |
| KR100403635B1 (ko) * | 2001-11-06 | 2003-10-30 | 삼성전자주식회사 | 동기식 반도체 메모리 장치의 데이터 입력 회로 및 데이터입력 방법 |
| KR20050061123A (ko) * | 2003-12-18 | 2005-06-22 | 삼성전자주식회사 | Ddr sdram 콘트롤러의 데이터 제어회로 |
| KR100521049B1 (ko) * | 2003-12-30 | 2005-10-11 | 주식회사 하이닉스반도체 | 더블 데이터 레이트 싱크로너스 디램의 쓰기 회로 |
| KR100546135B1 (ko) | 2004-05-17 | 2006-01-24 | 주식회사 하이닉스반도체 | 지연 고정 루프를 포함하는 메모리 장치 |
| US7430141B2 (en) * | 2004-11-16 | 2008-09-30 | Texas Instruments Incorporated | Method and apparatus for memory data deskewing |
| KR100678463B1 (ko) * | 2004-12-24 | 2007-02-02 | 삼성전자주식회사 | 데이터 출력 회로, 데이터 출력 방법, 및 반도체 메모리장치 |
| US7209396B2 (en) * | 2005-02-28 | 2007-04-24 | Infineon Technologies Ag | Data strobe synchronization for DRAM devices |
| US7123524B1 (en) * | 2005-05-13 | 2006-10-17 | Infineon Technologies Ag | Input circuit having updated output signal synchronized to clock signal |
| KR100668854B1 (ko) * | 2005-06-30 | 2007-01-16 | 주식회사 하이닉스반도체 | 동기식 메모리 장치의 데이타 래치 제어 장치 |
| KR100784905B1 (ko) * | 2006-05-04 | 2007-12-11 | 주식회사 하이닉스반도체 | 반도체 메모리의 데이터 입력 장치 및 방법 |
-
2006
- 2006-09-06 TW TW095132912A patent/TWI302318B/zh active
-
2007
- 2007-01-02 US US11/618,937 patent/US7580301B2/en active Active
- 2007-02-05 DE DE102007005701.8A patent/DE102007005701B4/de active Active
- 2007-04-04 KR KR1020070033218A patent/KR100832013B1/ko active Active
- 2007-04-10 JP JP2007102555A patent/JP4589356B2/ja active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003123474A (ja) * | 2001-10-05 | 2003-04-25 | Mitsubishi Electric Corp | 半導体記憶装置 |
| JP2003173290A (ja) * | 2001-12-06 | 2003-06-20 | Ricoh Co Ltd | メモリ制御装置 |
| JP2004126772A (ja) * | 2002-09-30 | 2004-04-22 | Nec Electronics Corp | メモリコントロール装置 |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8386737B2 (en) | 2009-08-18 | 2013-02-26 | Samsung Electronics Co., Ltd. | Memory devices and systems including write leveling operations and methods of performing write leveling operations in memory devices and systems |
| JP2012088852A (ja) * | 2010-10-18 | 2012-05-10 | Fujitsu Semiconductor Ltd | 受信回路、システム装置及び半導体記憶装置 |
| JP2015088065A (ja) * | 2013-10-31 | 2015-05-07 | 富士通株式会社 | 信号制御回路、情報処理装置及び信号制御方法 |
| JP2015138537A (ja) * | 2014-01-24 | 2015-07-30 | 富士通株式会社 | メモリコントローラ,情報処理装置及び基準電圧調整方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR100832013B1 (ko) | 2008-05-23 |
| TW200814081A (en) | 2008-03-16 |
| JP4589356B2 (ja) | 2010-12-01 |
| US7580301B2 (en) | 2009-08-25 |
| KR20080022487A (ko) | 2008-03-11 |
| US20080056029A1 (en) | 2008-03-06 |
| DE102007005701B4 (de) | 2014-05-22 |
| TWI302318B (en) | 2008-10-21 |
| DE102007005701A1 (de) | 2008-03-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4589356B2 (ja) | メモリー制御回路及び方法 | |
| US20250096785A1 (en) | Apparatuses and methods for duty cycle adjustment | |
| US8913448B2 (en) | Apparatuses and methods for capturing data in a memory | |
| US7548470B2 (en) | Memory control method and memory control circuit | |
| US8386737B2 (en) | Memory devices and systems including write leveling operations and methods of performing write leveling operations in memory devices and systems | |
| US10482936B2 (en) | Signal training for prevention of metastability due to clocking indeterminacy | |
| EP3249542B1 (en) | Memory module, memory controller and associated control method for read training technique | |
| US7719904B2 (en) | Data input circuit for a semiconductor memory capable of adapting to a phase skew between a data strobe signal and an external clock signal | |
| US10134482B2 (en) | Apparatuses and methods for high speed writing test mode for memories | |
| US7542371B2 (en) | Memory controller and memory system | |
| US11145343B1 (en) | Method for controlling multi-cycle write leveling process in memory system | |
| KR102424896B1 (ko) | 데이터 트레이닝 장치 및 이를 포함하는 반도체 장치 | |
| US9065455B2 (en) | Delay locked loop circuit and semiconductor memory device including the same | |
| KR102455370B1 (ko) | 데이터 아이를 개선하는 전송 회로, 이를 이용하는 반도체 장치 및 반도체 시스템 | |
| US9570135B2 (en) | Apparatuses and methods to delay memory commands and clock signals | |
| CN100412749C (zh) | 存储器信号定时调校方法与相关装置 | |
| US7099989B2 (en) | System and technique to reduce cycle time by performing column redundancy checks during a delay to accommodate variations in timing of a data strobe signal | |
| US20200058333A1 (en) | Apparatuses and methods for latching data input bits | |
| CN100550199C (zh) | 存储器控制电路与方法 | |
| US20070201300A1 (en) | Signal sampling apparatus and method for dram memory | |
| US11062747B2 (en) | Apparatus for adjusting delay of command signal path | |
| CN101840725B (zh) | 信号调整系统与信号调整方法 | |
| US20230360683A1 (en) | Memory system and memory access interface device thereof | |
| KR101366624B1 (ko) | 디스플레이 장치 및 그 제어 방법 | |
| CN120833804A (zh) | 写入训练电路、半导体装置以及数据处理系统 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100804 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100810 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100909 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4589356 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130917 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |