JP2008053388A - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2008053388A JP2008053388A JP2006227211A JP2006227211A JP2008053388A JP 2008053388 A JP2008053388 A JP 2008053388A JP 2006227211 A JP2006227211 A JP 2006227211A JP 2006227211 A JP2006227211 A JP 2006227211A JP 2008053388 A JP2008053388 A JP 2008053388A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor layer
- layer
- columnar semiconductor
- insulating film
- diffusion region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
- H10D88/01—Manufacture or treatment
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0416—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and no select transistor, e.g. UV EPROM
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
【課題】縦型トランジスタのカットオフ時のリーク電流を低減する半導体装置及びその製造方法を提供すること。
【解決手段】半導体基板と前記半導体基板の内部に形成された第1の不純物拡散領域と前記第1の不純物拡散領域の上方に形成された柱状半導体層と前記柱状半導体層の側方に形成されたゲート絶縁膜と前記ゲート絶縁膜の側方に形成されたゲート電極と前記不純物拡散領域の上方で前記ゲート電極に接して形成された絶縁体からなる層間膜と前記柱状半導体層の上方で前記ゲート電極に接して形成された絶縁体からなるスペーサと前記柱状半導体層の上方に形成された第2の不純物拡散領域とを具備し前記柱状半導体層の略中央に絶縁膜を有する。
【選択図】 図1
【解決手段】半導体基板と前記半導体基板の内部に形成された第1の不純物拡散領域と前記第1の不純物拡散領域の上方に形成された柱状半導体層と前記柱状半導体層の側方に形成されたゲート絶縁膜と前記ゲート絶縁膜の側方に形成されたゲート電極と前記不純物拡散領域の上方で前記ゲート電極に接して形成された絶縁体からなる層間膜と前記柱状半導体層の上方で前記ゲート電極に接して形成された絶縁体からなるスペーサと前記柱状半導体層の上方に形成された第2の不純物拡散領域とを具備し前記柱状半導体層の略中央に絶縁膜を有する。
【選択図】 図1
Description
本発明は、縦型トランジスタを有する半導体装置及びその製造方法に関する。
従来、縦型トランジスタ(SGT)を有する半導体装置は、特にDRAMやフラッシュメモリなどの分野での使用方法が提案されている。
縦型トランジスタは、柱状(ピラー)の半導体層の上下端にソース/ドレイン拡散領域とソース/ドレイン電極を形成し、ピラーの中央部の側面にピラーを取り囲むようにゲート絶縁膜及びゲート電極が形成される。
縦型トランジスタの柱状半導体層の形成方法は、エピタキシャル成長による単結晶シリコンを用いる方法もあるが、アモルファスシリコンを用いて熱を加えることによってポリシリコン化する方法もある。
後者のアモルファスシリコンないしポリシリコンを用いる場合、柱状半導体層にグレインが形成され、しかもグレインの数や方向などは製造工程で制御することができない。グレインとは、結晶粒であり、形成される個々のグレインはそれぞれ原子配列が異なる。このグレインが多数集まったときに生成される、グレイン(結晶粒)どうしの境界(いわば隙間)には、不純物原子が溜まりやすい。このグレイン間の境界面をグレイン界面という。
グレイン界面がソース/ドレイン間を繋ぐように形成された場合、グレイン界面を通じて電流が流れ縦型トランジスタのカットオフ時のオフ電流が大きくなる可能性が高い。
特開2002−83945公報
本発明は、縦型トランジスタのカットオフ時のリーク電流を低減する半導体装置及びその製造方法を提供する。
一実施形態に係る本発明の半導体装置は、
半導体基板と、
前記半導体基板の内部に形成された第1の不純物拡散領域と、
前記第1の不純物拡散領域上に形成された柱状半導体層と、
前記柱状半導体層の側面に形成されたゲート絶縁膜と、
前記ゲート絶縁膜の側面に形成されたゲート電極と、
前記半導体基板上にあって前記ゲート電極の側面に形成された絶縁体からなる層間膜と、
前記柱状半導体層上に形成された第2の不純物拡散領域と
を具備し、
前記柱状半導体層の内部に絶縁膜を有することを特徴としている。
半導体基板と、
前記半導体基板の内部に形成された第1の不純物拡散領域と、
前記第1の不純物拡散領域上に形成された柱状半導体層と、
前記柱状半導体層の側面に形成されたゲート絶縁膜と、
前記ゲート絶縁膜の側面に形成されたゲート電極と、
前記半導体基板上にあって前記ゲート電極の側面に形成された絶縁体からなる層間膜と、
前記柱状半導体層上に形成された第2の不純物拡散領域と
を具備し、
前記柱状半導体層の内部に絶縁膜を有することを特徴としている。
また、一実施形態に係る本発明の半導体装置の製造方法は、
半導体基板内部に第1の不純物拡散領域を形成する工程と、
前記第1の不純物拡散領域の上にアモルファスシリコンを堆積させ、前記アモルファスシリコンの上に酸化膜を形成し、前記酸化膜の上にアモルファスシリコンを堆積させて柱状半導体層を形成する工程と、
前記柱状半導体層の表面にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜の表面にゲート電極を形成する工程と、
前記柱状半導体層の上方に第2の不純物拡散領域を形成する工程と
を含むことを特徴としている。
半導体基板内部に第1の不純物拡散領域を形成する工程と、
前記第1の不純物拡散領域の上にアモルファスシリコンを堆積させ、前記アモルファスシリコンの上に酸化膜を形成し、前記酸化膜の上にアモルファスシリコンを堆積させて柱状半導体層を形成する工程と、
前記柱状半導体層の表面にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜の表面にゲート電極を形成する工程と、
前記柱状半導体層の上方に第2の不純物拡散領域を形成する工程と
を含むことを特徴としている。
本発明の一実施形態によれば、縦型トランジスタのカットオフ時のリーク電流を低減する半導体装置及びその製造方法を提供することができる。
以下、図面を参照して本発明の望ましい実施形態を詳細に説明する。但し、本発明は多くの異なる態様で実施することが可能であり、以下に示す実施の形態の記載内容に限定して解釈されるものではない。
(第1の実施形態)
図1は、本発明の第1の実施形態に係る縦型のn型MOSトランジスタを示した断面模式図である。図2は、図1に示した縦型のn型MOSトランジスタが水平方向に複数配置されてロジック回路を構成していることを示した断面模式図である。
図1は、本発明の第1の実施形態に係る縦型のn型MOSトランジスタを示した断面模式図である。図2は、図1に示した縦型のn型MOSトランジスタが水平方向に複数配置されてロジック回路を構成していることを示した断面模式図である。
図1及び図2に示す本発明の第1の実施形態に係る縦型のn型MOSトランジスタは、半導体基板103の内部に形成された第1の不純物拡散領域107上部にチャネルとなる柱状半導体層104が形成されている。半導体基板103の内部には、第1の不純物拡散領域107が形成される。第1の不純物拡散領域107上には突起した柱状半導体層104が設けられている。この柱状半導体層104の中央部に容易にトンネル電流が流れる程度の薄い絶縁膜100が形成されている。絶縁膜100は、酸化膜であってもよいし、窒化膜であってもよい。柱状半導体層104の外周面には、ゲート絶縁膜105が形成され、この外周を取り囲むようにゲート電極106が形成されている。
柱状半導体層104の上部にはゲート電極106との間に絶縁体からなるスペーサ108、さらにスペーサ108の間に第2の不純物拡散領域109が形成され、第2の不純物拡散領域109の上部に第2の配線層101が設けられる。なお、例えばゲート電極106の高さがゲート絶縁膜105よりも低く形成されて、第2の不純物拡散領域109とゲート電極106とが接することなく、第2の不順拡散領域109に接するように層間絶縁膜102またはゲート絶縁膜が形成されていれば、スペーサ108は無くてもよい。第2の配線層101はソース線としてもよいし、ドレイン線としてもよい。以下では、便宜上ドレイン線として説明する。他方、第1の不純物拡散領域107に接するようにコンタクト層113が形成され、コンタクト層113の上部に第1の配線層115が形成される。第1の配線層115はソース線としてもよいし、ドレイン線としてもよい。以下では、便宜上ソース線として説明する。柱状半導体層104は、ソースとドレインとの間のチャネル領域となって、3次元構造のn型MOSトランジスタが構成される。
柱状半導体層104は、プロセスが簡易であることからアモルファスシリコンが使用されており、アモルファスシリコンは熱が加わる工程により複数の結晶粒となりポリシリコン化される。つまり、柱状半導体層104は、複数のグレイン(結晶粒)から構成されることになり、その複数のグレイン間の境界であるグレイン界面を有することになる。
トランジスタをカットオフさせる場合、ゲート電圧の制御により、柱状半導体層104に空乏層を形成する。柱状半導体層104にグレイン界面111がソースとドレインとの間を繋ぐように形成されている場合には、グレイン界面111に不純物原子が溜まりやすく、グレイン界面111を介してリーク電流が流れ、トランジスタのカットオフ時のリーク電流が大きくなる可能性が高い。そこで、柱状半導体層104の略中央の水平方向に薄い絶縁膜100を設けて、グレイン界面111がソースとドレインとの間を繋ぐように形成されることを防ぐこととした。なお、絶縁膜100は、グレイン界面111がソースとドレイン間で連続しないように設けられるのであり、その位置は柱状半導体層104の中央部に設けるのが好ましい。しかし、必ずしも中央部でなくとも、ソース側、ドレイン側に偏って設けることも可能である。つまり、柱状半導体層104中に絶縁膜100を設けることで、グレイン界面111を分断する効果がある。
次に、本発明の第1の実施形態に係るMOSトランジスタの製造方法を示す。図3乃至図6は、本発明の第1の実施形態に係る縦型MOSトランジスタの製造方法を示した図である。
半導体基板103に従来の方法にてSTI素子分離領域114を形成する。その後、半導体基板103の所望の位置に、例えばAsなどのn型不純物をインプラ注入し、第1の不純物拡散領域(n型拡散領域)107を形成する。図3に示すように、半導体基板103上に縦型トランジスタの柱状半導体層104となるアモルファスシリコン(例えば75nm)を堆積させた後、アモルファスシリコン上を低温で酸化(450℃前後の低温)し絶縁膜100(約1nm以下)を形成し、その後、再度アモルファスシリコン(例えば75nm)を堆積させて縦型トランジスタの柱状半導体層104を形成する。また、上記絶縁膜100は、熱酸化の方法ではなく、堆積(デポ)させる方法により形成してもよい。また、上記絶縁膜100に代えて窒化膜でもよい。
この絶縁膜100は、上記した柱状半導体層104に生成されるグレイン界面111がソース/ドレイン間を繋ぐように形成されることを防止し、グレイン界面111を介してリーク電流が流れることを防止する機能を果たす。その後、SiN112(例えば100nm)を堆積した後、柱状(ピラー)を形成するレジストパタン110をフォトリソグラフィ法により形成する。
その後、レジストマスク110でSiN112をエッチングし、レジストマスク110を除去した後、SiN112をマスクにしてアモルファスシリコンをエッチングすることによりアモルファスシリコンの柱状半導体層104が形成される。その後、柱状半導体層104表面を酸化することでゲート絶縁膜105を形成し、ゲート電極106となるアモルファスシリコンを堆積させる。そして、異方性エッチングでアモルファスシリコンをエッチングすることにより図4に示すように柱状半導体層104の側壁にゲート電極を形成する。
ゲート電極形成後、全面に層間絶縁膜102として例えばBPSG(Boro−phospho silicate glass)膜を堆積させSiN112上面で平坦化されるようにCMP(Chemical Mechanical Polishing)を行う。その後SiN112を剥離した後、SiNを堆積しRIEで異方性エッチングを行うことでスペーサ108を形成する。なお、ゲート電極の形成工程において、ゲート絶縁膜105の高さよりも低くなるようにゲート電極106を形成することによって、このスペーサ108の形成工程を省くことができる。図5は、上記工程により形成された縦型トランジスタの断面図である。
さらにその後、図6に示すように、例えばAs不純物を含んだアモルファスシリコンを堆積し、エッチバックすることで、縦型トランジスタの柱状半導体層104上部にのみn型の第2の不純物拡散領域を形成する。第2の不純物拡散領域の上部に例えばTi/TiNなどのバリヤメタルをスパッタし、Alなどをスパッタで成膜した後、フォトリソグラフィ法とRIE法を用いて第2の配線層101を加工する。また、第1の不純物拡散領域107に接するようにコンタクト層113が形成され、コンタクト層113の上部に第1の配線層115が形成される。
以上のような製造工程により、図1に示す本発明の第1の実施形態に係る縦型のn型MOSトランジスタは製造される。また、図2に示すように、半導体基板103に素子分離領域114を形成し、第1の不純物拡散領域の一部に接続される第1の配線層を形成することで、縦型のn型MOSトランジスタが水平方向に複数配置されたロジック回路が構成される。
(第2の実施形態)
図7は、本発明の第2の実施形態に係る1層からなる縦型トランジスタを用いたNOR型フラッシュメモリのメモリセルを示した平面図である。図8は、図7に示したA−A’線の断面図であり、図9は、図7に示したB−B’線の断面図である。図10は、本発明の第2の実施形態に係るNOR型フラッシュメモリのメモリセルアレイの等価回路図である。
図7は、本発明の第2の実施形態に係る1層からなる縦型トランジスタを用いたNOR型フラッシュメモリのメモリセルを示した平面図である。図8は、図7に示したA−A’線の断面図であり、図9は、図7に示したB−B’線の断面図である。図10は、本発明の第2の実施形態に係るNOR型フラッシュメモリのメモリセルアレイの等価回路図である。
本発明の第2の実施形態は、本発明の第1の実施形態と異なり、ゲート絶縁膜を3層のONO膜にする。すなわち、前記柱状半導体層104の側面に第1の絶縁層105aとして酸化膜(Oxide)、電荷蓄積層105bとして窒化膜(Nitride)、第2の絶縁層105cとして酸化膜(Oxide)を形成する。なお、前記電荷蓄積層105bの材質としてポリシリコンを用いて、フローティングゲート構造としてもよい。
図8及び図9に示すように、本発明の第2の実施形態に係る1層からなる縦型トランジスタを用いたNOR型フラッシュメモリは、柱状半導体層104がチャネル領域となり、柱状半導体層104上部にn型拡散領域となるn型の第2の不純物拡散領域109が形成されてドレイン線となる第2の配線層101に接続されている。半導体基板103内部に形成されたn型の第1の不純物拡散領域107は、ソース線となる第1の配線層(図示せず)に接続される。ゲート電極106は、ワード線(図示せず)に接続される。このように、ドレイン領域とソース領域に対してゲート電極は、直交するように形成される。上記したONO膜105a〜105cの中心の電荷蓄積層105bは、絶縁膜であるが、大量のトラップが存在するため、電荷を捕獲して蓄積することができる。ONO膜は、このトラップに電荷を蓄積したり、蓄積した電荷を放電したりすることにより、不揮発性半導体記憶装置のメモリセルとして利用される。なお、本発明の第1の実施形態と同様に、柱状半導体層104の略中央の水平方向に薄い絶縁膜100を設けて、グレイン界面111がソース/ドレイン間を繋ぐように形成されることを防ぐこととしている。
図7及び図9に示す第2の配線層101は、図10に示す等価回路ではドレイン線DL1〜DL3に対応する。図9に示す半導体基板103内部の第1の不純物拡散領域に接続されたソース線となる第1の配線層(図示せず)は、図10に示す等価回路ではソース線SL1〜SL3に対応する。図8に示すゲート電極106は、図10に示す等価回路ではWL1〜WLNに対応する。
図10に示すようにNOR型フラッシュメモリのメモリセルアレイは、ドレイン線DL1とソース線SL1との間に複数のメモリセルMC11〜MC1Nが配列された構造となっている。ドレイン線DL1に接続されたメモリセルMC11〜MC1Nのうち、いずれかのメモリセルがソース線SL1に導通すると、ドレイン線DL1の電位はソース線と同電位になるため、論理回路ではNORとなる。
このような構成において、NOR型フラッシュメモリのメモリセルに対する書き込み動作は、ソース線SL1〜SL3を0V、ドレイン線DL1〜DL3のうち、書き込む対象となるメモリセルが接続されたドレイン線を正の高電圧HVに設定し、ワード線WL1〜WLNのうち、書き込む対象となるメモリセルが接続されたワード線を正の高電圧HV、半導体基板を0Vに設定することにより行われる。上記設定によって、書き込み対象とされたメモリセルのドレイン拡散領域とソース拡散領域との間のチャネル領域と、とゲート電極との間にトンネル電流が流れる。トンネル効果により電子は、第1の絶縁層105aを貫通して、電荷蓄積層105bに注入される。この電子が電荷蓄積層105bに注入されることにより情報(高Vth(高閾値電圧)に設定する動作)の書き込みがなされる。
NOR型フラッシュメモリのメモリセルに対する消去動作は、ソース線SL1〜SL3を正の高電圧HV、ドレイン線DL1〜DL3をフローティング(open)、ワード線を0Vあるいは負の高電圧MHV、半導体基板を0Vに設定することにより行われる。上記設定によって、ソース拡散領域のエッジ近傍領域におけるFN(Fowler−Nordheim tunnelling)現象によって電荷蓄積層105bから電子を引き抜くことにより、消去動作(低Vth(低閾値電圧)に設定する動作)が実行される。
NOR型フラッシュメモリのメモリセルに対する読出し動作は、ソース線SL1〜SL3を0V、ドレイン線DL1〜DL3のうち対象となるメモリセルが接続されたドレイン線を正の低電圧HLow、ワード線WL1〜WLNのうち対象となるメモリセルが接続されたワード線を読出し電圧VR(低Vth<VR<高Vth)、半導体基板を0Vに設定することにより行われる。上記設定によって、メモリセルがオン状態になるか否かを検出して閾値電圧が高Vthであるか低Vthであるかを認識することにより読出し動作を行う。
本発明の第2の実施形態に係る1層からなる縦型トランジスタを用いたNOR型フラッシュメモリは、前記したように、本発明の第1の実施形態と同様に、チャネル領域となる柱状半導体層104の略中央の水平方向に薄い絶縁膜100を設けて、グレイン界面111がソース/ドレイン間を繋ぐように形成されることを防ぐこととしている。これにより、制御できないオフリーク電流の増大が抑制されセンスマージンが向上するとともに、データ保持特性の劣化を抑制することができる。
(第3の実施形態)
図11は、本発明の第3の実施形態に係る多層からなる縦型トランジスタを用いたNAND型フラッシュメモリのメモリセルを示した平面図である。図12は、図11に示したA−A’線の断面図であり、図13は、図11に示したB−B’線の断面図である。図14は、本発明の第3の実施形態に係るNAND型フラッシュメモリのメモリセルアレイの等価回路図である。
図11は、本発明の第3の実施形態に係る多層からなる縦型トランジスタを用いたNAND型フラッシュメモリのメモリセルを示した平面図である。図12は、図11に示したA−A’線の断面図であり、図13は、図11に示したB−B’線の断面図である。図14は、本発明の第3の実施形態に係るNAND型フラッシュメモリのメモリセルアレイの等価回路図である。
本発明の第3の実施形態は、柱状半導体層104が縦方向に繋がるようにして縦型トランジスタが積層されている。第1の素子形成層LAY1及び第3の素子形成層LAY3のゲート絶縁膜105は、1層であり、第1の素子形成層LAY1の縦型トランジスタは、いずれもソース側のセレクトゲートトランジスタS1を構成し、第3の素子形成層LAY3の縦型トランジスタは、いずれもドレイン側のセレクトゲートトランジスタS2を構成する。
第1の素子形成層LAY1と第3の素子形成層LAY3との間の層に形成された第2の素子形成層LAY2は、複数の層から構成される。図11及び図12に示した第2の素子形成層LAY2は、便宜上2層から構成されているが、実際には図よりも多段の層から構成される。第2の素子形成層LAY2の縦型トランジスタのゲート絶縁膜は、本発明の第2の実施形態と同様に、柱状半導体層104の側面に第1の絶縁層105aとして酸化膜(Oxide)、電荷蓄積層105bとして窒化膜(Nitride)、第2の絶縁層105cとして酸化膜(Oxide)を形成する。なお、前記電荷蓄積層105bの材質としてポリシリコンを用いて、フローティングゲート構造としてもよい。複数の層から構成される第2の素子形成層LAY2の縦型トランジスタは、メモリセルを構成する。
図14は、本発明の第3の実施形態に係るNAND型フラッシュメモリのメモリセルアレイの等価回路図である。1つのセルアレイがm個のセルアレイブロックBLKk(k=0〜m−1)から構成される例を示した図である。一つの基板は、複数のブロックが配置されており、一つの基板に配置されるブロックの集合体を1プレーンとして扱う。各セルアレイブロックBLKkは、互いに交差する複数のワード線WL0〜WLi−1とビット線BL0〜BLj−1とを有する。各ワード線WL0〜WLi−1とビット線BL0〜BLj−1の交差部にメモリセルMC0,0〜MCi−1,j−1が配置される。
図14に示すワード線は、図13では、水平方向のゲート電極106に接続された配線に対応する。図14に示すビット線は、図12及び図13では、垂直方向に接続された第2の配線層101、拡散領域109、柱状半導体層104、半導体基板103に接続された配線(図示せず)に対応する。このビット線に直交する図14に示すワード線は、図12及び図13では、水平方向に接続されたゲート電極106に対応する。
図14に示す1つのブロックBLK0内の1本のビット線BL0とWL0〜WLi−1との交差部の複数個のメモリセルMC0〜MCi−1は直列接続されてセルストリングを構成する。図12及び図13においては、1本の垂直方向に接続された柱状半導体層104の側壁に形成されたONO膜105a〜105cとゲート電極106とにより、複数個のメモリセルMC0〜MCi−1が垂直方向に直列接続されてセルストリングを構成している。なお、図12及び図13は便宜上4層としてあるが、多数段の層を形成することが可能である。
図14に示すセルストリングの一端側セルのソースと共通ソース線CELSRCの間には選択ゲートトランジスタS1が挿入され、他端側セルのドレインとビット線BLとの間には選択ゲートトランジスタS2が挿入されている。一つのセルストリングとその両端に接続された二つの選択トランジスタにより、NANDセルユニットが構成されている。図12及び図13においては、最下層LAY1に配置された縦型トランジスタが、図14に示す選択ゲートトランジスタS1に対応し、最上層LYNに配置された縦型トランジスタが、図14に示す選択ゲートトランジスタS2に対応する。
各メモリセルMC0〜MCi―1の制御ゲートは、ワード線WL0〜WLi―1に接続され、選択ゲートトランジスタS1、S2の選択ゲートは、それぞれワード線WLと並行に配設された選択ゲート線SGS、SGDに接続されている。一本のワード線WLに沿った複数のメモリセルMCの集合がデータ読み出し及び書き込みの単位である1ページとなる。
次に、本発明の第3の実施形態に係る縦型トランジスタを複数積層して構成するNAND型フラッシュメモリのメモリセルアレイの製造方法を図15乃至図24により示す。
第1の素子形成層LAY1の縦型トランジスタの製造プロセスは、図15乃至図17に示した。前記本発明の第1の実施例の製造プロセスと、素子分離領域を設けていないことを除いて、他の工程は同様であって、半導体基板103上に従来の方法にて所望の位置に、例えばAsなどのn型不純物をインプラ注入し、n型の不純物拡散領域107を形成して共通プレートとなる半導体基板103を形成する。図15に示すように、半導体基板103上に縦型トランジスタの柱状半導体層104となるアモルファスシリコン(例えば750A)を堆積させた後、アモルファスシリコン上を低温で酸化(450℃前後の低温)し絶縁膜100(約1nm以下)を形成し、その後再度アモルファスシリコン(例えば75nm)を堆積させて縦型トランジスタの柱状半導体層104を形成する。絶縁膜100は、熱酸化の方法ではなく、堆積(デポ)させる方法により形成してもよい。また、上記絶縁膜100に代えて窒化膜でもよい。この絶縁膜100は、上記した柱状半導体層104にグレイン界面111がソース/ドレイン間を繋ぐように形成されることを防止し、グレイン界面111を介したリーク電流が流れることを防止する機能を果たす。その後、パッドとなるSiN112(例えば100nm)を堆積した後、柱状(ピラー)を形成するレジストパタン110をフォトリソグラフィ法により形成する。
その後、レジストマスクでパッドSiN112をエッチングし、レジストマスクを除去した後、パッドSiN112をマスクにしてアモルファスシリコンをエッチングすることでアモルファスシリコンの柱状半導体層104が形成される。その後、柱状半導体層104表面を酸化することでゲート絶縁膜105を形成し、ゲート電極106となるアモルファスシリコンを堆積させる。そして、異方性エッチングでアモルファスシリコンをエッチングすることで図16に示すように柱状半導体層104の側壁にゲート電極を形成する。
ゲート電極形成後、全面に層間絶縁膜102として例えばBPSG(Boro−phospho silicate glass)膜を堆積させパッドSiN112上面で平坦化されるようにCMP(Chemical Mechanical Polishing)を行う。その後パッドSiN112を剥離した後、SiNを堆積しRIEで異方性エッチングを行うことでスペーサ108を形成する。なお、ゲート電極の形成工程において、ゲート絶縁膜105の高さよりも低くなるようにゲート電極106を形成することによって、このスペーサ108の形成工程を省くことができる。このことは、以下に述べる第2の素子形成層LAY2及び第3の素子形成層LAY3の製造工程においても同じである。図17は、上記工程により形成された縦型トランジスタの断面図である。
次に、図18に示すように第2の素子形成層LAY2の縦型トランジスタを形成する。図5に示した第1の素子形成層LAY1の縦型トランジスタの柱状半導体層104の上にアモルファスシリコンを堆積させた後、アモルファスシリコン上を低温で酸化し絶縁膜100を形成し、その後再度アモルファスシリコンを堆積させて縦型トランジスタの柱状半導体層104を形成する。この絶縁膜100は、第1の素子形成層LAY1と同様に上記した柱状半導体層104にグレイン界面111がソース/ドレイン間を繋ぐように形成されることを防止し、グレイン界面111を介したリーク電流が流れることを防止する機能を果たす。その後、SiN112を堆積した後、柱状(ピラー)を形成するレジストパタン110をフォトリソグラフィ法により形成する。
その後、図19に示すように、レジストマスクでSiN112をエッチングし、レジストマスクを除去した後、SiN112をマスクにしてアモルファスシリコンをエッチングすることでアモルファスシリコンの柱状半導体層104が形成される。
その後、図20に示すように、柱状半導体層104側壁を酸化して第1の絶縁層105aを形成し、電荷蓄積層105b及び第2の絶縁層105cを順次堆積させ、ゲート電極106となるアモルファスシリコンを堆積させた後、アモルファスシリコンを異方性RIEエッチングで除去することで柱状半導体層104側壁にONO膜105a〜105c、ゲート電極106を形成する。
図21に示すように、ゲート電極形成後最下層と同様の方法で、全面に層間絶縁膜102として例えばBPSG(Boro−phospho silicate glass)膜を堆積させSiN112上面で平坦化されるようにCMP(Chemical Mechanical Polishing)を行う。その後SiN112を剥離した後、SiNを堆積しRIEで異方性エッチングを行うことでスペーサ108を形成する。
図22に示すように上記製造工程の繰り返しにより、複数層の縦型MONOSセルの第2の素子形成層LAY2を形成する。第2の素子形成層LAY2は、少なくとも1つ以上の層から構成される。
最後に図23及び図24に示すように、第3の素子形成層LAY3は、第1の素子形成層のソース側のセレクトゲートトランジスタと同様、柱状半導体層側壁にゲート酸化膜のみを形成し、例えばAs不純物を含んだアモルファスシリコンを堆積し、エッチバックすることで、縦型トランジスタの柱状半導体層104上部にのみn型の第2の不純物拡散領域109を形成し、活性化アニールを行う。これにより、ドレインの拡散領域が形成される。その後、例えばTi/TiNなどのバリヤメタルをスパッタし、Alなどをスパッタで成膜した後、フォトリソグラフィ法とRIE法を用いて第2の配線層101を加工する。
上記製造工により縦型積層メモリアレイが形成されるが、途中の熱工程などでアモルファスシリコンが結晶化されポリシリコンに変化する。このときにグレインが形成される。このグレインが多数集まるとグレイン(結晶粒)どうしの境界であるグレイン界面111が生成される。しかし、各縦型トランジスタの柱状半導体層の略中央付近には極薄い絶縁膜100が形成されているためグレインがトランジスタの上下を短絡することは無く、制御できないオフリーク成分の増大を抑制することができる。
以上、本発明の第1の実施形態乃至第3の実施形態により、本発明の半導体装置及びその製造方法について説明したが、本発明の半導体装置及びその製造方法は、上記した本発明の第1の実施形態1乃至第3の実施形態に特に限定されるものではなく、各種の変更が可能である。
CELSRC 共通ソース線
BL、BL0〜BLj−1 ビット線
BLK0、BLK1、BLKm−1 ブロック
MC、MC0〜MCi−1 メモリセル
S1、S2 セレクトゲートトランジスタ
SGD、SGS 選択ゲート線
LAY1 第1の素子形成層
LAY2 第2の素子形成層
LAY3 第3の素子形成層
100 絶縁膜
101 第2の配線層
102 層間絶縁膜
103 半導体基板
104 柱状半導体層
105 ゲート絶縁膜
106 ゲート電極
107 第1の不純物拡散領域
108 スペーサ(SiN)
109 第2の不純物拡散領域
110 レジスト
111 グレイン界面
112 SiN(パッドSiN)
113 コンタクト層
114 素子分離領域
115 第1の配線層
BL、BL0〜BLj−1 ビット線
BLK0、BLK1、BLKm−1 ブロック
MC、MC0〜MCi−1 メモリセル
S1、S2 セレクトゲートトランジスタ
SGD、SGS 選択ゲート線
LAY1 第1の素子形成層
LAY2 第2の素子形成層
LAY3 第3の素子形成層
100 絶縁膜
101 第2の配線層
102 層間絶縁膜
103 半導体基板
104 柱状半導体層
105 ゲート絶縁膜
106 ゲート電極
107 第1の不純物拡散領域
108 スペーサ(SiN)
109 第2の不純物拡散領域
110 レジスト
111 グレイン界面
112 SiN(パッドSiN)
113 コンタクト層
114 素子分離領域
115 第1の配線層
Claims (5)
- 半導体基板と、
前記半導体基板の内部に形成された第1の不純物拡散領域と、
前記第1の不純物拡散領域上に形成された柱状半導体層と、
前記柱状半導体層の側面に形成されたゲート絶縁膜と、
前記ゲート絶縁膜の側面に形成されたゲート電極と、
前記半導体基板上にあって前記ゲート電極の側面に形成された絶縁体からなる層間膜と、
前記柱状半導体層上に形成された第2の不純物拡散領域と
を具備し、
前記柱状半導体層の内部に絶縁膜を有する
ことを特徴とする半導体装置。 - 前記柱状半導体層の内部の絶縁膜は、前記柱状半導体層内部の中央部に前記半導体基板に対して水平方向に形成されたことを特徴とする請求項1に記載の半導体装置。
- 前記柱状半導体層の側方に形成された前記ゲート絶縁膜は、第1の絶縁層と電荷蓄積層と第2の絶縁層の三層を含む積層構造であることを特徴とする請求項1に記載の半導体装置。
- 半導体基板と、
前記半導体基板の内部に形成された第1の不純物拡散領域と、前記第1の不純物拡散領域上に形成された第1の柱状半導体層と、記第1の柱状半導体層の側面に形成された第1のゲート絶縁膜と、前記第1のゲート絶縁膜の側面に形成された第1のゲート電極と、前記半導体基板上にあって前記第1のゲート電極の側面に形成された絶縁体からなる第1の層間膜とを具備する第1の素子形成層と、
前記第1の柱状半導体層上に形成された第2の柱状半導体層と、前記第2の柱状半導体層の側面に形成された第1の絶縁層と電荷蓄積層と第2の絶縁層の三層を含む第2のゲート絶縁膜と、前記第2のゲート絶縁膜の側面に形成された第2のゲート電極と、前記第1の層間膜上にあって前記第2のゲート電極の側面に形成された絶縁体からなる第2の層間膜とを具備する第2の素子形成層を少なくとも1つ含むメモリ部と、
前記第2の柱状半導体層上に形成された第3の柱状半導体層と、前記第3の柱状半導体層の側面に形成された第3のゲート絶縁膜と、前記第3のゲート絶縁膜の側面に形成された第3のゲート電極と、前記第2の層間膜上にあって前記第3のゲート電極の側面に形成された絶縁体からなる第3の層間膜と、前記第3の柱状半導体層上に形成された第2の不純物拡散領域と、前記第2の不純物拡散領域上に形成された第2の配線層とを具備する第3の素子形成層と
を備え、
前記第1の柱状半導体層、前記第2の柱状半導体層及び前記第3の柱状半導体層の少なくともひとつの内部に絶縁膜を有する
ことを特徴とする半導体装置。 - 半導体基板内部に第1の不純物拡散領域を形成する工程と、
前記第1の不純物拡散領域の上にアモルファスシリコンを堆積させ、前記アモルファスシリコンの上に酸化膜を形成し、前記酸化膜の上にアモルファスシリコンを堆積させて柱状半導体層を形成する工程と、
前記柱状半導体層の表面にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜の表面にゲート電極を形成する工程と、
前記柱状半導体層の上方に第2の不純物拡散領域を形成する工程と
を含むことを特徴とする半導体装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006227211A JP2008053388A (ja) | 2006-08-23 | 2006-08-23 | 半導体装置及びその製造方法 |
| US11/889,863 US20080048245A1 (en) | 2006-08-23 | 2007-08-17 | Semiconductor device and manufacturing methods thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006227211A JP2008053388A (ja) | 2006-08-23 | 2006-08-23 | 半導体装置及びその製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008053388A true JP2008053388A (ja) | 2008-03-06 |
Family
ID=39112554
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006227211A Withdrawn JP2008053388A (ja) | 2006-08-23 | 2006-08-23 | 半導体装置及びその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20080048245A1 (ja) |
| JP (1) | JP2008053388A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008300623A (ja) * | 2007-05-31 | 2008-12-11 | Elpida Memory Inc | 半導体装置及びその製造方法、並びに、データ処理システム |
| JP2011035169A (ja) * | 2009-07-31 | 2011-02-17 | Renesas Electronics Corp | 不揮発性半導体記憶装置及びその製造方法 |
| US8536642B2 (en) | 2009-11-24 | 2013-09-17 | Elpida Memory, Inc. | Semiconductor device and method for manufacturing the same |
Families Citing this family (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4939955B2 (ja) * | 2007-01-26 | 2012-05-30 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JP2009004510A (ja) | 2007-06-20 | 2009-01-08 | Toshiba Corp | 不揮発性半導体記憶装置 |
| US8183628B2 (en) | 2007-10-29 | 2012-05-22 | Unisantis Electronics Singapore Pte Ltd. | Semiconductor structure and method of fabricating the semiconductor structure |
| JP5317343B2 (ja) | 2009-04-28 | 2013-10-16 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置及びその製造方法 |
| US8188537B2 (en) | 2008-01-29 | 2012-05-29 | Unisantis Electronics Singapore Pte Ltd. | Semiconductor device and production method therefor |
| US8598650B2 (en) | 2008-01-29 | 2013-12-03 | Unisantis Electronics Singapore Pte Ltd. | Semiconductor device and production method therefor |
| JP2009277770A (ja) * | 2008-05-13 | 2009-11-26 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| KR101448154B1 (ko) * | 2008-06-30 | 2014-10-08 | 삼성전자주식회사 | 반도체 소자의 게이트 전극의 형성 방법 |
| JP5430890B2 (ja) * | 2008-07-25 | 2014-03-05 | 株式会社東芝 | 半導体記憶装置 |
| JP5376976B2 (ja) * | 2009-02-06 | 2013-12-25 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
| JP5356970B2 (ja) * | 2009-10-01 | 2013-12-04 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置 |
| WO2011111662A1 (ja) * | 2010-03-08 | 2011-09-15 | 日本ユニサンティスエレクトロニクス株式会社 | 固体撮像装置 |
| US8487357B2 (en) | 2010-03-12 | 2013-07-16 | Unisantis Electronics Singapore Pte Ltd. | Solid state imaging device having high sensitivity and high pixel density |
| JP5066590B2 (ja) | 2010-06-09 | 2012-11-07 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置とその製造方法 |
| JP5087655B2 (ja) | 2010-06-15 | 2012-12-05 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置及びその製造方法 |
| US8564034B2 (en) | 2011-09-08 | 2013-10-22 | Unisantis Electronics Singapore Pte. Ltd. | Solid-state imaging device |
| US8669601B2 (en) | 2011-09-15 | 2014-03-11 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing semiconductor device and semiconductor device having pillar-shaped semiconductor |
| US8916478B2 (en) | 2011-12-19 | 2014-12-23 | Unisantis Electronics Singapore Pte. Ltd. | Method for manufacturing semiconductor device and semiconductor device |
| US8772175B2 (en) | 2011-12-19 | 2014-07-08 | Unisantis Electronics Singapore Pte. Ltd. | Method for manufacturing semiconductor device and semiconductor device |
| US8748938B2 (en) | 2012-02-20 | 2014-06-10 | Unisantis Electronics Singapore Pte. Ltd. | Solid-state imaging device |
| US9646942B2 (en) * | 2012-02-23 | 2017-05-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for controlling bump height variation |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0510604A3 (en) * | 1991-04-23 | 2001-05-09 | Canon Kabushiki Kaisha | Semiconductor device and method of manufacturing the same |
| JP3376302B2 (ja) * | 1998-12-04 | 2003-02-10 | 株式会社東芝 | 半導体装置及びその製造方法 |
| JP4064607B2 (ja) * | 2000-09-08 | 2008-03-19 | 株式会社東芝 | 半導体メモリ装置 |
| JP2002203913A (ja) * | 2000-12-28 | 2002-07-19 | Hitachi Ltd | 半導体記憶装置の製造方法および半導体記憶装置 |
| KR100401130B1 (ko) * | 2001-03-28 | 2003-10-10 | 한국전자통신연구원 | 수직형 채널을 가지는 초미세 mos 트랜지스터 제조방법 |
-
2006
- 2006-08-23 JP JP2006227211A patent/JP2008053388A/ja not_active Withdrawn
-
2007
- 2007-08-17 US US11/889,863 patent/US20080048245A1/en not_active Abandoned
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008300623A (ja) * | 2007-05-31 | 2008-12-11 | Elpida Memory Inc | 半導体装置及びその製造方法、並びに、データ処理システム |
| JP2011035169A (ja) * | 2009-07-31 | 2011-02-17 | Renesas Electronics Corp | 不揮発性半導体記憶装置及びその製造方法 |
| US8536642B2 (en) | 2009-11-24 | 2013-09-17 | Elpida Memory, Inc. | Semiconductor device and method for manufacturing the same |
Also Published As
| Publication number | Publication date |
|---|---|
| US20080048245A1 (en) | 2008-02-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2008053388A (ja) | 半導体装置及びその製造方法 | |
| JP6975346B2 (ja) | メモリセル、メモリアレイ、及びメモリアレイを形成する方法 | |
| US8426976B2 (en) | Non-volatile semiconductor storage device and method of manufacturing the same | |
| JP4822841B2 (ja) | 半導体記憶装置及びその製造方法 | |
| US10614862B2 (en) | Assemblies comprising memory cells and select gates | |
| TWI295484B (en) | Shield plate for limiting cross coupling between floating gates | |
| US8633535B2 (en) | Nonvolatile semiconductor memory | |
| KR102650994B1 (ko) | 메모리 장치 | |
| KR101036155B1 (ko) | 스타 구조를 갖는 낸드 플래시 메모리 어레이 및 그 제조방법 | |
| TWI708375B (zh) | 記憶體裝置 | |
| JP4654671B2 (ja) | 半導体記憶装置 | |
| CN111613623A (zh) | 具有增大的存储密度的三维闪存器件 | |
| KR20130095499A (ko) | 비휘발성 메모리 장치, 그 동작 방법 및 그 제조 방법 | |
| CN101290938A (zh) | 堆叠式sonos存储器 | |
| JP2007523502A (ja) | 縦型eepromnromメモリデバイス | |
| CN107316867B (zh) | 闪存存储阵列及其制造方法 | |
| JP2013140953A (ja) | 不揮発性メモリ装置、その動作方法及びその製造方法 | |
| US20190280008A1 (en) | Memory device and method of manufacturing the same | |
| KR20110064551A (ko) | 산화물 반도체 채널을 갖는 수직형 낸드 플래시 메모리 소자 | |
| US8710573B2 (en) | Nonvolatile semiconductor memory device and method for manufacturing the same | |
| US20160093633A1 (en) | Semiconductor memory device and manufacturing method thereof | |
| JP2007305710A (ja) | 半導体記憶装置およびその製造方法 | |
| JP5801341B2 (ja) | 半導体メモリ | |
| JP2002368140A (ja) | 不揮発性半導体メモリ装置 | |
| US20070161162A1 (en) | Three-dimensional TFT nanocrystal memory device |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090210 |
|
| A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20110124 |