CN102237300B - 直通基底穿孔结构及其制造方法 - Google Patents
直通基底穿孔结构及其制造方法 Download PDFInfo
- Publication number
- CN102237300B CN102237300B CN201010224184.1A CN201010224184A CN102237300B CN 102237300 B CN102237300 B CN 102237300B CN 201010224184 A CN201010224184 A CN 201010224184A CN 102237300 B CN102237300 B CN 102237300B
- Authority
- CN
- China
- Prior art keywords
- substrate
- manufacturing
- layer
- tsv structure
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H10W20/023—
-
- H10W20/0245—
-
- H10W20/20—
-
- H10W20/212—
-
- H10W20/2125—
-
- H10W20/2128—
-
- H10W72/019—
-
- H10W72/923—
-
- H10W72/9232—
-
- H10W72/942—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一种直通基底穿孔结构及其制造方法,该制造方法包含:提供半导体基底;蚀刻第一通孔于半导体基底中;形成间隙壁于第一通孔的侧壁;经由第一通孔蚀刻半导体基底,以形成第二通孔;湿蚀刻第二通孔,以形成瓶状通孔;形成绝缘层,在瓶状通孔底部的内壁;沉积第一导电层于瓶状通孔中,其中第一导电层定义瓶状通孔底部的腔体;形成连接垫于半导体基底的正侧,其中连接垫与第一导电层电连接;研磨半导体基底的背侧以暴露出腔体;以及填入第二导电层于腔体中。
Description
技术领域
本发明涉及一种半导体技术,尤其是涉及一种用于堆叠封装的直通基底穿孔结构及其制造方法。
背景技术
集成电路封装技术持续发展以达到微型化及设置可靠度的需求。已知的堆叠封装为具有至少二个芯片或二个封装体的垂直立式结构,其中芯片或封装体是以一个堆叠于另一个上方设置。以存储器装置为例,借助使用堆叠结构,即可经由半导体整合工艺制造出具有两倍以上的存储器容量。
堆叠封装不仅可增加存储器的容量,还可增加设置集成度以及设置面积的利用效率。目前已有使用直通硅晶穿孔的堆叠封装结构,其直通硅晶穿孔形成于芯片中,因此芯片可经由直通硅晶穿孔彼此物理和电性连接。
直通硅晶穿孔的制造,一般以导电材料填入通孔中,且导电材料穿过硅基底,以连接其他的直通硅晶穿孔及接合层的导体。
举例而言,垂直孔洞定义于晶片级的各个芯片的预定部分。绝缘层接着形成于垂直孔洞的表面上。借着形成籽晶金属层于绝缘层上,金属可通过电镀工艺填入垂直孔洞中,并形成直通硅晶穿孔。其后,利用晶片背部研磨暴露直通硅晶穿孔。在切割晶片并将其分成多个芯片之后,以一个或一个以上的直通硅晶穿孔,将至少两个芯片垂直堆叠于其中之一基底上,其中芯片是以一个堆叠于另一个上方设置。最后,将堆叠芯片及基底的上表面模封,并且设置锡球于基底的下表面。
然而,当以传统化学气相沉积工艺填入10微米以下的通孔时,直通硅晶穿孔工艺面临挑战。此外,当沉积材料层于通孔时,大尺寸通孔亦面临低产出的问题。因此,产业上需要改良的直通硅晶穿孔结构及工艺,以解决上述问题。
发明内容
本发明提供一种直通基底穿孔及其制造方法,其可改善利用直通硅晶穿孔制造堆叠封时的重叠精度。
本发明提出一种直通基底穿孔结构的制造方法,包含:提供基底,其上设有层间介电层;在层间介电层以及半导体基底中,蚀刻第一通孔;在第一通孔的侧壁,形成间隙壁;经由第一通孔蚀刻半导体基底,以形成第二通孔;拓宽第二通孔,以形成瓶状通孔;在瓶状通孔底部的内壁,形成绝缘层;沉积第一导电层于瓶状通孔中,其中第一导电层定义瓶状通孔底部的腔体;形成连接垫于半导体基底的正侧,其中连接垫与第一导电层电连接;研磨半导体基底的背侧以暴露出腔体;以及由半导体基底的背侧填入第二导电层于腔体中。
本发明亦提出一种直通基底穿孔结构的制造方法,包含:提供基底,其上设有层间介电层;于层间介电层以及半导体基底中蚀刻多个第一通孔,其中第一通孔彼此紧邻设置;在第一通孔的侧壁上,形成间隙壁;经由第一通孔蚀刻半导体基底,以形成多个第二通孔;拓宽连通第二通孔,以形成瓶状通孔;形成绝缘层于基底上的瓶状通孔中;沉积第一导电层于瓶状通孔中,其中第一导电层定义瓶状通孔底部的腔体;形成连接垫于基底的正侧,其中连接垫与第一导电层电连接;研磨基底的背侧以暴露出腔体;以及由基底的后侧填入第二导电层于腔体中。
附图说明
图1-8为根据本发明的优选实施例所绘示的用于连结堆叠芯片的直通基底穿孔结构的制造方法的截面图。
图9为根据本发明的优选实施例所绘示的定义直通基底穿孔的光致抗蚀剂的孔洞图案组的俯视图。
图10为根据本发明的又一优选实施例所绘示的定义直通基底穿孔的光致抗蚀剂图案的俯视图。
图11为根据本发明的另一优选实施例所绘示的定义直通基底穿孔的光致抗蚀剂图案的俯视图。
附图标记说明
10:基底
10a:主要表面
12:层间介电层
14:硬掩模层
16:光致抗蚀剂图案
16a:主要孔洞图案
16b:次要孔洞图案
20:通孔
20a:主要通孔
20b:次要通孔
22:间隙壁材料层
22a:间隙壁
30:深通孔
30a:主要深通孔
30b:次要深通孔
40:瓶状通孔
40a、46:腔体
42:绝缘层44:第一导电层
44a:导电插拴
50:连接垫
52:可接合的金属层
54:粘着层
62:籽晶层
64:第二导电层
80:直通基底穿孔
82:第一半部
84:第二半部
具体实施方式
虽然本发明以实施例披露如下,然其并非用以限定本发明,任何本领域一般技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求所界定为准,且为了不致使本发明的精神晦涩难懂,一些已知结构与工艺步骤的细节将不再于此披露。同样地,附图所表示为实施例中的装置示意图但并非用以限定装置的尺寸,特别是,为使本发明可更清晰地呈现,部分元件的尺寸可能放大呈现于图中。
图1-8为根据本发明的优选实施例所绘示的用于堆叠封装的直通基底穿孔结构的制造方法的剖面图。如图1所示,提供基底10,该基底具有正侧及背侧,其中基底10可例如为硅基底,或基底10可包含其他基底,例如具有外延层的硅基底、包含埋入式绝缘层的绝缘层上覆硅基底、砷化镓(GaAs)基底、磷砷化镓基底(GaAsP)、磷化铟(InP)基底、砷铝镓(GaAlAs)基底、或是磷镓铟基底(InGaP),本发明并不限于此。多个电路元件(未绘示),例如晶体管或电容器,可制造于基底10的主要表面10a上。基底10具有厚度t,以300厘米的晶片来说,基底10的厚度t约为760微米。层间介电层12设于基底10的主要表面10a上,其中层间介电层12可为单一材料层或是多层材料层的结构。接着,形成金属内连线结构(未绘示)于层间介电层12中。硬掩模层14形成于层间介电层12上,其中硬掩模层14例如为碳、底部抗反射层材料、金属或其组合。
如图2所示,光致抗蚀剂图案16形成于硬掩模层14上。本实施例中,光致抗蚀剂图案16包含孔洞图案组,其具有主要孔洞图案16a以及多个次要孔洞图案16b,其中次要孔洞图案16b围绕主要孔洞图案16a。光致抗蚀剂图案16的孔洞图案组的俯视图绘示于图9中。根据优选实施例,孔洞图案组可为约50微米×50微米或者更小。在实施例中,如图10所示,光致抗蚀剂图案16包含主要孔洞图案16a以及环状孔洞图案16b,其环绕主要孔洞图案16a。根据其他实施例,如图11所示,光致抗蚀剂图案16可包含矩型主要孔洞图案16a以及矩型环状孔洞图案16b,其环绕主要孔洞图案16a。
如图3所示,使用光致抗蚀剂图案16为蚀刻掩模,进行干蚀刻工艺以形成多个通孔20,其包含主要通孔20a以及多个次要通孔20b,其穿过层间介电层12并延伸至基底10的预定深度d1。随后,剥除图案化的光致抗蚀剂图案16。根据本发明的优选实施例,在基底10主要表面下的预定深度d1小于5微米。接续,间隙壁材料层22顺应地沉积于基底10上,以在通孔20的侧壁及底部形成一层。本实施例中,间隙壁材料层22由相对于基底10具有高蚀刻选择比的介电材料构成。优选情形下,间隙壁材料层22可由氮化硅所构成。间隙壁材料层22可覆盖硬掩模层14的顶面。
如图4所示,在沉积间隙壁材料层22之后,进行各向异性的干蚀刻工艺以经由通孔20蚀刻间隙壁材料层22以及基底10,以于各个通孔20下形成深通孔30,其包含主要深通孔30a以及多个次要深通孔30b。如此,形成间隙壁22a于各个通孔20的侧壁。根据优选实施例,蚀刻基底10的主要表面下的预定深度d2小于53微米。
如图5所示,进行蚀刻工艺,经由深通孔30蚀刻位于间隙壁22a下方的基底10的侧壁。由于主要深通孔30a以及多个次要深通孔30b彼此紧邻设置,加宽的主要深通孔30a以及加宽的多个次要深通孔30b将合并形成连通的瓶状通孔40,其包含主要通孔20a以及次要通孔20b位于底部连通腔室40a之上。在优选实施例中,可以稀释的氨水溶液进行上述蚀刻工艺,其中氨水溶液与水的浓度比优选为1∶5至1∶50。接着,进行氧化工艺以于瓶状通孔40的底部连通腔室40a的内表面形成绝缘层42,在优选实施例中,该绝缘层为氧化硅,但本发明并不限于此。
如图6所示,在形成绝缘层42后,进行化学气相沉积工艺(CVD)以顺应地沉积第一导电层44,例如钨,在瓶状通孔底部的内壁上。在实施例中,第一导电层44可由复合金属材料组成,例如氮化钛/钨、氮化钽/钨、氮化钛/氮化钽或氮化钨/钨等,其可由化学气相沉积工艺(CVD)、物理气相沉积工艺(PVD)或原子层沉积工艺(ALD)形成,但本发明不以此为限。在实施例中,第一导电层44可由多晶硅组成。第一导电层44可封盖通孔20以在通孔20中形成导电插拴44a。在本实施例中,第一导电层44定义瓶状通孔40底部的腔体46。接着,以蚀刻或抛光的方式,例如化学机械抛光(CMP),移除硬掩模层14以及覆盖层间介电层12部分的第一导电层44。
如图7所示,连接垫50可形成于导电插拴44a上。在其他实施例中,连接垫50可通过其他金属层电连接导电插拴44a。连接垫50可包含可接合的金属层52以及粘着层54。在优选的实施情形下,可接合的金属层52可直接连结导电插拴44a。继之,进行晶片背侧研磨工艺,以研磨抛光基底10的背侧。如先前所提及,在研磨前的基底10,以300厘米的晶片而言,其厚度t一般约为760微米。而研磨后的晶片,其基底10所剩下的厚度约为50微米甚至更薄。如此,在完成晶片背侧研磨后,移除导电层44的底部以及于瓶状通孔40底部的绝缘层42,而暴露出腔体46。
如图8所示,接着,籽晶层62,例如铜籽晶层,沉积于腔体46的内壁上,更进一步来说,是沉积于第一导电层44的表面上。接着,形成第二导电层64,其中第二导电层64可为铜层,其进行铜电镀工艺以将铜沉积于籽晶层62上。在优选实施例中,铜层64填入腔体46中且覆盖晶片背侧,其中铜层64可由电镀、无电极电镀、化学电镀或其他合适的方法形成,而于腔体46外的铜层64可通过化学机械抛光工艺(CMP)移除。在移除晶片背侧的铜后,即完成直通硅晶穿孔80制造。
本发明的优点在于:第一导电层44,例如钨等,具有与硅相吻合或相类似的热膨胀系数(CTE),以形成具有较低应力的直通基底穿孔。在本实施例中,直通基底穿孔80包含第一半部82及第二半部84。第一半部82包含导电插拴44a,而第二半部84包含第一导电层44、铜籽晶层62以及铜层64,其中第一半部82连结第二半部84,第二半部84由第一半部82的底部延伸至晶片背侧。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的等同变化与修饰,皆应属本发明的涵盖范围。
Claims (26)
1.一种直通基底穿孔结构的制造方法,包含:
提供基底,该基底具有正侧及背侧,在该正侧上设有层间介电层;
在该层间介电层及该基底中,蚀刻第一通孔;
在该第一通孔的侧壁,形成间隙壁;
经由该第一通孔蚀刻该基底,以形成第二通孔;
拓宽该第二通孔,以形成瓶状通孔;
在该瓶状通孔底部的内壁,形成绝缘层;
沉积第一导电层于该瓶状通孔中,其中该第一导电层定义该瓶状通孔底部的腔体;
形成连接垫于该基底的正侧,其中该连接垫与该第一导电层电性连接;
研磨该基底的背侧以暴露出该腔体;以及
由该基底的该背侧填入第二导电层于该腔体中。
2.如权利要求1所述的直通基底穿孔结构的制造方法,其中该间隙壁由相较于该基底具有较高蚀刻选择比的材料所组成。
3.如权利要求1所述的直通基底穿孔结构的制造方法,其中该绝缘层包含氧化硅层。
4.如权利要求3所述的直通基底穿孔结构的制造方法,其中该氧化硅层由热氧化工艺、化学气相沉积工艺或原子层沉积工艺所形成。
5.如权利要求3所述的直通基底穿孔结构的制造方法,其中该氧化硅层形成于该基底所暴露出的表面,其中该表面未被该第二通孔中的该间隙壁所覆盖。
6.如权利要求1所述的直通基底穿孔结构的制造方法,其中该绝缘层未填满该瓶状通孔。
7.如权利要求1所述的直通基底穿孔结构的制造方法,其中该第一导电层包含钨、氮化钨、氮化钛、氮化钽或多晶硅。
8.如权利要求1所述的直通基底穿孔结构的制造方法,其中该第一导电层封盖该第一通孔。
9.如权利要求8所述的直通基底穿孔结构的制造方法,其中该第一导电层顺着该瓶状通孔底部的内壁沉积。
10.如权利要求1所述的直通基底穿孔结构的制造方法,其中该第二导电层包含铜。
11.一种直通基底穿孔结构的制造方法,包含:
提供基底,该基底具有正侧及背侧,在该正侧设有层间介电层;
于该层间介电层以及该基底中蚀刻多个第一通孔,其中该多个第一通孔彼此紧邻设置;
在该多个第一通孔的侧壁上,形成间隙壁;
经由该多个第一通孔蚀刻该基底,以形成多个第二通孔;
拓宽连通该多个第二通孔,以形成瓶状通孔;
形成绝缘层于该基底上的该瓶状通孔中;
沉积第一导电层于该多个瓶状通孔中,其中该第一导电层定义该瓶状通孔底部的腔体;
形成连接垫于该基底的正侧,其中该连接垫与该第一导电层电连接;
研磨该基底的背侧以暴露出该腔体;以及
由该基底的该背侧填入第二导电层于该腔体中。
12.如权利要求11所述的直通基底穿孔结构的制造方法,其中该多个第一通孔包含主要通孔以及多个次要通孔,其中该多个次要通孔围绕该主要通孔。
13.如权利要求11所述的直通基底穿孔结构的制造方法,其中该多个第一通孔包含主要通孔以及环绕该主要通孔的环状通孔。
14.如权利要求11所述的直通基底穿孔结构的制造方法,其中该间隙壁由相较于该基底具有较高蚀刻选择比的材料组成。
15.如权利要求11所述的直通基底穿孔结构的制造方法,其中该绝缘层包含氧化硅层。
16.如权利要求15所述的直通基底穿孔结构的制造方法,其中该氧化硅层由热氧化工艺、化学气相沉积工艺或原子层沉积工艺所形成。
17.如权利要求15所述的直通基底穿孔结构的制造方法,其中该氧化硅层形成于该基底所暴露出的表面,其中该表面未被该第二通孔中的该间隙壁所覆盖。
18.如权利要求11所述的直通基底穿孔结构的制造方法,其中该绝缘层未填满该瓶状通孔。
19.如权利要求11所述的直通基底穿孔结构的制造方法,其中该第一导电层包含钨、氮化钨、氮化钛、氮化钽或多晶硅。
20.如权利要求11所述的直通基底穿孔结构的制造方法,其中该第一导电层封盖该第一通孔。
21.如权利要求20所述的直通基底穿孔结构的制造方法,其中该第一导电层顺着该瓶状通孔底部的内壁沉积。
22.如权利要求11所述的直通基底穿孔结构的制造方法,其中该第二导电层包含铜。
23.一种直通基底穿孔结构,包含:
基底,具有第一侧及第二侧;
第一半部,其由多个导电插栓所构成,并由该基底的第一侧延伸至该基底的预定深度,其中该第一半部包含一中间插塞以及彼此紧邻环状设置在该中间插塞周围的多个次要插塞,且在该预定深度内该中间插塞与该些次要插塞不互相接触;
第二半部,接触该第一半部,且由该第一半部的底部延伸至该基底的第二侧,其中该第一半部未凸入该第二半部之中;
一第一介电层位于该第一半部与该基底之间;以及
一第二介电层位于该第二半部与该基底之间,其中该第一介电层的材质与该第二介电层的材质不同。
24.如权利要求23所述的直通基底穿孔结构,其中该第一半部包含由钨所制成的导电插栓。
25.如权利要求23所述的直通基底穿孔结构,其中该第二半部包含钨层,并且该钨层包覆铜层。
26.一种直通基底穿孔结构,包含:
基底,具有一第一侧及一第二侧;
第一半部,从该基底的第一侧延伸至该基底的一预定深度,其中该第一半部包含一中间插塞以及围绕在该中间插塞周围的一环形连续插塞;
第二半部,接触该第一半部,且由该第一半部的底部延伸至该基底的第二侧,其中该第一半部未凸入该第二半部之中;
一第一介电层位于该第一半部与该基底之间;以及
一第二介电层位于该第二半部与该基底之间。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US12/767,808 | 2010-04-27 | ||
| US12/767,808 US20110260297A1 (en) | 2010-04-27 | 2010-04-27 | Through-substrate via and fabrication method thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN102237300A CN102237300A (zh) | 2011-11-09 |
| CN102237300B true CN102237300B (zh) | 2014-10-29 |
Family
ID=44815095
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201010224184.1A Active CN102237300B (zh) | 2010-04-27 | 2010-07-06 | 直通基底穿孔结构及其制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20110260297A1 (zh) |
| CN (1) | CN102237300B (zh) |
| TW (1) | TWI447850B (zh) |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9059263B2 (en) * | 2011-11-09 | 2015-06-16 | QUALCOMM Incorpated | Low-K dielectric protection spacer for patterning through substrate vias through a low-K wiring layer |
| JP5868202B2 (ja) * | 2012-02-01 | 2016-02-24 | ローム株式会社 | 静電容量型圧力センサおよびその製造方法 |
| US8872235B2 (en) * | 2012-02-23 | 2014-10-28 | Infineon Technologies Austria Ag | Integrated Schottky diode for HEMTs |
| WO2014002154A1 (ja) * | 2012-06-26 | 2014-01-03 | パナソニック株式会社 | 半導体装置及びその製造方法 |
| US9005458B2 (en) | 2013-02-26 | 2015-04-14 | Micron Technology, Inc. | Photonic device structure and method of manufacture |
| CN103367139B (zh) * | 2013-07-11 | 2016-08-24 | 华进半导体封装先导技术研发中心有限公司 | 一种tsv孔底部介质层刻蚀方法 |
| KR102151177B1 (ko) | 2013-07-25 | 2020-09-02 | 삼성전자 주식회사 | Tsv 구조를 구비한 집적회로 소자 및 그 제조 방법 |
| CN108529554A (zh) * | 2017-03-02 | 2018-09-14 | 中芯国际集成电路制造(上海)有限公司 | 一种mems器件及其制作方法 |
| US10699954B2 (en) | 2018-04-19 | 2020-06-30 | Teledyne Scientific & Imaging, Llc | Through-substrate vias formed by bottom-up electroplating |
| US10998279B2 (en) * | 2018-08-27 | 2021-05-04 | Infineon Technologies Ag | On-chip integrated cavity resonator |
| US11127701B2 (en) * | 2019-06-17 | 2021-09-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing intergrated fan-out package with redistribution structure |
| CN115966513B (zh) * | 2023-01-17 | 2025-11-21 | 长鑫存储技术有限公司 | 一种半导体结构及其制造方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5994775A (en) * | 1997-09-17 | 1999-11-30 | Lsi Logic Corporation | Metal-filled via/contact opening with thin barrier layers in integrated circuit structure for fast response, and process for making same |
| CN101154647A (zh) * | 2006-09-27 | 2008-04-02 | 恩益禧电子股份有限公司 | 半导体装置 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4439976B2 (ja) * | 2004-03-31 | 2010-03-24 | Necエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US7271482B2 (en) * | 2004-12-30 | 2007-09-18 | Micron Technology, Inc. | Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods |
| TW200644165A (en) * | 2005-05-04 | 2006-12-16 | Icemos Technology Corp | Silicon wafer having through-wafer vias |
| US20080099924A1 (en) * | 2005-05-04 | 2008-05-01 | Icemos Technology Corporation | Silicon Wafer Having Through-Wafer Vias With A Predetermined Geometric Shape |
| US7633167B2 (en) * | 2005-09-29 | 2009-12-15 | Nec Electronics Corporation | Semiconductor device and method for manufacturing same |
| US7563714B2 (en) * | 2006-01-13 | 2009-07-21 | International Business Machines Corporation | Low resistance and inductance backside through vias and methods of fabricating same |
| US7863180B2 (en) * | 2008-05-06 | 2011-01-04 | International Business Machines Corporation | Through substrate via including variable sidewall profile |
| US20100072627A1 (en) * | 2008-09-25 | 2010-03-25 | Avago Technologies Wireless Ip (Singapore) Pte. Ltd. | Wafer including intercepting through-vias and method of making intercepting through-vias in a wafer |
-
2010
- 2010-04-27 US US12/767,808 patent/US20110260297A1/en not_active Abandoned
- 2010-06-30 TW TW099121428A patent/TWI447850B/zh active
- 2010-07-06 CN CN201010224184.1A patent/CN102237300B/zh active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5994775A (en) * | 1997-09-17 | 1999-11-30 | Lsi Logic Corporation | Metal-filled via/contact opening with thin barrier layers in integrated circuit structure for fast response, and process for making same |
| CN101154647A (zh) * | 2006-09-27 | 2008-04-02 | 恩益禧电子股份有限公司 | 半导体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20110260297A1 (en) | 2011-10-27 |
| CN102237300A (zh) | 2011-11-09 |
| TWI447850B (zh) | 2014-08-01 |
| TW201138022A (en) | 2011-11-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN102237300B (zh) | 直通基底穿孔结构及其制造方法 | |
| US8421193B2 (en) | Integrated circuit device having through via and method for preparing the same | |
| KR101763022B1 (ko) | 하이브리드 본드 패드 구조물 | |
| US8367472B2 (en) | Method of fabricating a 3-D device | |
| KR101729378B1 (ko) | 반도체 디바이스 및 반도체 디바이스 제조 방법 | |
| TWI405321B (zh) | 三維多層堆疊半導體結構及其製造方法 | |
| TWI602273B (zh) | 半導體裝置 | |
| US20120168935A1 (en) | Integrated circuit device and method for preparing the same | |
| TWI812168B (zh) | 三維元件結構及其形成方法 | |
| CN102299133B (zh) | 半导体结构及其制造方法 | |
| CN102301465B (zh) | 贯穿衬底的通路 | |
| US11145573B2 (en) | Semiconductor package including a pad pattern | |
| US20150348943A1 (en) | Semiconductor devices and methods of manufacture thereof | |
| CN113611685B (zh) | 半导体封装结构及其制备方法 | |
| TW202310186A (zh) | 三維裝置結構 | |
| CN112447641B (zh) | 半导体器件 | |
| KR102485701B1 (ko) | 반도체 디바이스 및 방법 | |
| CN103633041B (zh) | 半导体器件和制造该半导体器件的方法 | |
| JP2013247139A (ja) | 半導体装置及びその製造方法 | |
| CN106653682A (zh) | 集成电路结构及其形成方法 | |
| CN103367280B (zh) | 穿硅通孔结构及其制作方法 | |
| US20230245987A1 (en) | Slotted bond pad in stacked wafer structure | |
| CN103515302A (zh) | 半导体元件与制作方法 | |
| CN108122889B (zh) | 基于横向二极管的tsv转接板 | |
| US11769674B2 (en) | Method for fabricating semiconductor interconnect structure and semiconductor structure thereof |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant |