[go: up one dir, main page]

CN106803484A - 半导体元件及其制作方法 - Google Patents

半导体元件及其制作方法 Download PDF

Info

Publication number
CN106803484A
CN106803484A CN201510843189.5A CN201510843189A CN106803484A CN 106803484 A CN106803484 A CN 106803484A CN 201510843189 A CN201510843189 A CN 201510843189A CN 106803484 A CN106803484 A CN 106803484A
Authority
CN
China
Prior art keywords
shallow isolating
isolating trough
dielectric layer
fin
fin structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510843189.5A
Other languages
English (en)
Other versions
CN106803484B (zh
Inventor
曾奕铭
梁文安
黄振铭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
United Microelectronics Corp
Original Assignee
United Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by United Microelectronics Corp filed Critical United Microelectronics Corp
Priority to CN201510843189.5A priority Critical patent/CN106803484B/zh
Priority to CN202110811776.1A priority patent/CN113659004B/zh
Priority to US14/981,929 priority patent/US9824931B2/en
Publication of CN106803484A publication Critical patent/CN106803484A/zh
Application granted granted Critical
Publication of CN106803484B publication Critical patent/CN106803484B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6211Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/667Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0135Manufacturing their gate conductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0135Manufacturing their gate conductors
    • H10D84/014Manufacturing their gate conductors the gate conductors having different materials or different implants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0135Manufacturing their gate conductors
    • H10D84/0142Manufacturing their gate conductors the gate conductors having different shapes or dimensions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0151Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
    • H10P14/6339
    • H10P50/282
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • H10D62/116Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Composite Materials (AREA)

Abstract

本发明公开一种半导体元件及其制作方法。该制作半导体元件的方法为首先提供一基底,该基底上具有一鳍状结构,然后形成一第一浅沟隔离于鳍状结构周围,将鳍状结构分隔为一第一部分与一第二部分,以及形成一第二浅沟隔离于第一部分及第二部分之间。

Description

半导体元件及其制作方法
技术领域
本发明涉及一种制作半导体元件的方法,尤其是涉及一种于鳍状结构与鳍状结构之间制作浅沟隔离的方法。
背景技术
近年来,随着场效晶体管(field effect transistors,FETs)元件尺寸持续地缩小,现有平面式(planar)场效晶体管元件的发展已面临制作工艺上的极限。为了克服制作工艺限制,以非平面(non-planar)的场效晶体管元件,例如鳍状场效晶体管(fin field effect transistor,Fin FET)元件来取代平面晶体管元件已成为目前的主流发展趋势。由于鳍状场效晶体管元件的立体结构可增加栅极与鳍状结构的接触面积,因此,可进一步增加栅极对于载流子通道区域的控制,从而降低小尺寸元件面临的漏极引发能带降低(drain induced barrier lowering,DIBL)效应,并可以抑制短通道效应(short channel effect,SCE)。再者,由于鳍状场效晶体管元件在同样的栅极长度下会具有更宽的通道宽度,因而可获得加倍的漏极驱动电流。甚而,晶体管元件的临界电压(threshold voltage)亦可通过调整栅极的功函数而加以调控。
在现行的鳍状场效晶体管元件制作工艺中,鳍状结构经由分割后通常会填入绝缘物形成浅沟隔离。然而被分隔后的鳍状结构与鳍状结构之间的浅沟隔离通常会因制作工艺的因素形成扩口并影响后续栅极结构的设置。因此如何改良现有鳍状场效晶体管制作工艺与架构即为现今一重要课题。
发明内容
为解决上述问题,本发明优选实施例公开一种制作半导体元件的方法。首先提供一基底,该基底上具有一鳍状结构,然后形成一第一浅沟隔离于鳍状结构周围,将鳍状结构分隔为一第一部分与一第二部分,以及形成一第二浅沟隔离于第一部分及第二部分之间。
本发明另一实施例公开一种半导体元件,其包含:一基底;一鳍状结构设于基底上,该鳍状结构包含一第一部分以及一第二部分;以及一第一浅沟隔离设于第一部分及第二部分之间,且第一浅沟隔离具有一凹陷部。
附图说明
图1至图10为本发明优选实施例制作一半导体元件的方法示意图;
图11为本发明另一实施例的半导体元件结构示意图。
主要元件符号说明
12 基底 14 第一区域
16 第二区域 18 衬垫氧化层
20 衬垫氮化层 22 硬掩模
24 鳍状结构 26 沟槽
28 绝缘层 30 浅沟隔离
32 开口 34 第一部分
36 第二部分 38 绝缘层
40 浅沟隔离 42 凹陷部
44 栅极绝缘层 46 栅极结构
48 栅极结构 50 多晶硅材料
52 间隙壁 54 源极/漏极区域
56 外延层 58 接触洞蚀刻停止层
60 层间介电层 62 金属栅极
64 金属栅极 66 介质层
68 高介电常数介电层 70 功函数金属层
72 低阻抗金属层 74 接触洞蚀刻停止层
76 层间介电层 80 上凹表面
82 谷点 84 顶点
86 突起部 h 高度
具体实施方式
请参照图1至图10,图1至图10为本发明优选实施例制作一半导体元件的方法示意图。如图1所示,首先提供一基底12,例如一硅基底或硅覆绝缘(silicon on insulator,SOI)基板,并于基底12上定义一第一区域14与一第二区域16。在本实施例中,第二区域16优选于后续制作工艺中用来形成鳍状结构之间的浅沟隔离,第一区域14则为第二区域16旁的区域,或更具体而言第二区域16旁用来形成鳍状结构晶体管的主动区域。
然后依序形成一衬垫氧化层18、一衬垫氮化层20以及一由氧化物所构成的硬掩模22于基底12上,并进行一光刻暨蚀刻制作工艺,去除部分硬掩模22、部分衬垫氮化层20与部分衬垫氧化层18,以于基底12中上形成鳍状结构24以及一沟槽26环绕鳍状结构24。
接着如图2所示,进行一可流动式化学气相沉积(flowable chemical vapordeposition,FCVD)制作工艺形成一绝缘层28于硬掩模22上并填满沟槽26。其中绝缘层28可包含氧化物,例如二氧化硅,但不局限于此。
如图3所示,随后进行一平坦化制作工艺,例如利用化学机械研磨(chemical mechanical polishing,CMP)去除部分绝缘层28、硬掩模22与衬垫氮化层20,使剩余的绝缘层28上表面与衬垫氧化层18上表面切齐并同时形成一浅沟隔离30于鳍状结构24周围。
如图4所示,接着进行一光刻暨蚀刻制作工艺,例如先形成一图案化掩模(图未示)于部分鳍状结构24与浅沟隔离30上并暴露第二区域14,然后利用蚀刻去除未被图案化掩模所遮蔽的部分衬垫氧化层18与部分鳍状结构24,以于鳍状结构24中形成一开口32并同时将鳍状结构24分隔为一第一部分34与第二部分36。
然后如图5所示,进行一原子沉积(atomic layer deposition,ALD)制作工艺以形成一绝缘层38于第一部分34与第二部分36上并填满开口32。在本实施例中,所形成的绝缘层38优选包含氧化物,例如二氧化硅,但不局限于此。
如图6所示,接着进行一蚀刻制作工艺去除部分绝缘层38与部分浅沟隔离30,使浅沟隔离30上表面略低于鳍状结构24上表面并同时形成另一浅沟隔离40于第二区域16,特别是鳍状结构24的第一部分34与第二部分36之间。值得注意的是,由于第一部分34与第二部分36之间的浅沟隔离40是以ALD方式所形成,而浅沟隔离30则是以可流动式化学气相沉积(FCVD)制作工艺来形成的,两者蚀刻选择比不同,因此以蚀刻去除部分绝缘层38形成浅沟隔离40与降低浅沟隔离30高度时设于第一区域14的浅沟隔离30优选维持一平坦表面而第二区域16的浅沟隔离40则具有一凹陷部42。
然后如图7所示,先形成一栅极绝缘层44于鳍状结构24的第一部分34与第二部分36表面以及第二区域16的鳍状结构24侧壁,再形成栅极结构46于第一区域14的鳍状结构24上以及形成栅极结构48于第二区域16的浅沟隔离40上。
栅极结构46、48的制作方式可依据制作工艺需求以先栅极(gate first)制作工艺、后栅极(gate last)制作工艺的先高介电常数介电层(high-k first)制作工艺以及后栅极制作工艺的后高介电常数介电层(high-k last)制作工艺等方式制作完成。以本实施例的后高介电常数介电层制作工艺为例,可先于鳍状结构24与浅沟隔离40上形成优选包含多晶硅材料50所构成的栅极结构46、48,然后于栅极结构46、48侧壁形成间隙壁52,其中间隙壁52可选自由二氧化硅、氮化硅、氮氧化硅以及氮碳化硅所构成的群组,但不局限于此。
接着于间隙壁52两侧的鳍状结构24以及/或基底12中形成一源极/漏极区域54及/或外延层56,并选择性于源极/漏极区域54及/或外延层56的表面形成一金属硅化物(图未示)。
如图8所示,然后形成一接触洞蚀刻停止层58于栅极结构46、48与基底12上,其中接触洞蚀刻停止层58可选择任何具有应力的材料,例如可选自由氮化硅以及氮碳化硅所构成的群组,但并不局限于此。
接着形成一层间介电层60于接触洞蚀刻停止层58与鳍状结构24上,并进行一平坦化制作工艺,例如利用CMP去除部分层间介电层60与部分接触洞蚀刻停止层58以暴露出由多晶硅材料50所构成的栅极电极,使栅极电极上表面与层间介电层60上表面齐平。其中层间介电层60可由任何包含氧化物的绝缘材料所构成,例如四乙氧基硅烷(Tetraethyl orthosilicate,TEOS),但不局限于此。
如图9所示,随后进行一金属栅极置换制作工艺将栅极结构46、48转换为金属栅极62、64。举例来说,可先进行一选择性的干蚀刻或湿蚀刻制作工艺,例如利用氨水(ammonium hydroxide,NH4OH)或氢氧化四甲铵(Tetramethylammonium Hydroxide,TMAH)等蚀刻溶液来去除栅极结构46、48中的多晶硅材料50与部分栅极绝缘层44,以于层间介电层60中形成多个凹槽(图未示)。之后依序形成一介质层66、一高介电常数介电层68以及至少包含U型功函数金属层70与低阻抗金属层72的导电层于各凹槽内,其中介质层66优选设于第一部分34与第二部分36的侧壁。然后再搭配进行一平坦化制作工艺使U型高介电常数介电层68、U型功函数金属层70与低阻抗金属层72的表面与层间介电层60表面齐平。
在本实施例中,高介电常数介电层68包含介电常数大于4的介电材料,例如是选自氧化铪(hafnium oxide,HfO2)、硅酸铪氧化合物(hafnium siliconoxide,HfSiO4)、硅酸铪氮氧化合物(hafnium silicon oxynitride,HfSiON)、氧化铝(aluminum oxide,Al2O3)、氧化镧(lanthanum oxide,La2O3)、氧化钽(tantalum oxide,Ta2O5)、氧化钇(yttrium oxide,Y2O3)、氧化锆(zirconium oxide,ZrO2)、钛酸锶(strontium titanate oxide,SrTiO3)、硅酸锆氧化合物(zirconiumsilicon oxide,ZrSiO4)、锆酸铪(hafnium zirconium oxide,HfZrO4)、锶铋钽氧化物(strontium bismuth tantalate,SrBi2Ta2O9,SBT)、锆钛酸铅(lead zirconatetitanate,PbZrxTi1-xO3,PZT)、钛酸钡锶(barium strontium titanate,BaxSr1-xTiO3,BST)、或其组合所组成的群组。
功函数金属层70优选用以调整形成金属栅极的功函数,使其适用于N型晶体管(NMOS)或P型晶体管(PMOS)。若晶体管为N型晶体管,功函数金属层70可选用功函数为3.9电子伏特(eV)~4.3eV的金属材料,如铝化钛(TiAl)、铝化锆(ZrAl)、铝化钨(WAl)、铝化钽(TaAl)、铝化铪(HfAl)或TiAlC(碳化钛铝)等,但不以此为限;若晶体管为P型晶体管,功函数金属层70可选用功函数为4.8eV~5.2eV的金属材料,如氮化钛(TiN)、氮化钽(TaN)或碳化钽(TaC)等,但不以此为限。功函数金属层70与低阻抗金属层72之间可包含另一阻障层(图未示),其中阻障层的材料可包含钛(Ti)、氮化钛(TiN)、钽(Ta)、氮化钽(TaN)等材料。低阻抗金属层72则可选自铜(Cu)、铝(Al)、钨(W)、钛铝合金(TiAl)、钴钨磷化物(cobalt tungsten phosphide,CoWP)等低电阻材料或其组合。由于依据金属栅极置换制作工艺将虚置栅极转换为金属栅极是此领域者所熟知技术,在此不另加赘述。
之后如图10所示,可先选择性去除层间介电层60与接触洞蚀刻停止层58,然后再沉积另一接触洞蚀刻停止层74与层间介电层76于金属栅极62、64上。接着进行一接触插塞制作工艺,例如先形成多个接触洞(图未示)于层间介电层76与接触洞蚀刻停止层74中,然后于接触洞中填入所需的金属材料,包括依序形成一选自由钛(Ti)、氮化钛(TiN)、钽(Ta)及氮化钽(TaN)等群组所构成的阻障层以及一选自由钨(W)、铜(Cu)、铝(Al)、钛铝合金(TiAl)及钴钨磷化物(cobalt tungsten phosphide,CoWP)等低电阻材料所构成的金属层。随后搭配进行一平坦化制作工艺,例如以CMP去除部分阻障层与部分金属层以形成接触插塞78电连接金属栅极62、64与基底12内的源极/漏极区域54与外延层56。
请继续参照图10,其另公开本发明优选实施例的一半导体元件的结构示意图。如图10所示,本发明的半导体元件主要包含一鳍状结构24设于基底12上且鳍状结构24包含一第一部分34与第二部分36、一浅沟隔离30环绕第一部分34与第二部分36、一浅沟隔离40设于第一部分34与第二部分36之间,一栅极绝缘层44设于第一部分34与第二部分36上以及金属栅极62、64分别设于第一区域14与第二区域16。
在本实施例中,由于栅极绝缘层44与介质层66分别于不同阶段形成,因此栅极绝缘层44的厚度优选大于介质层66的厚度。另外设于第一区域14的金属栅极62上表面优选切齐第二区域16的金属栅极64上表面,且各金属栅极62、64更细部包含一高介电常数介电层68设于介质层66上、一功函数金属层70与一低阻抗金属层72。以第二区域16的金属栅极64来看,其高介电常数介电层68优选直接接触介质层66及浅沟隔离40。
从细部来看,设于第一部分34与第二部分36之间的浅沟隔离40优选包含一凹陷部42,其中凹陷部42包含一上凹表面80,上凹表面80包含一谷点(valley point)82与二顶点84,且二顶点84分别接触第一部分34与第二部分36的侧壁。
若以整个半导体元件来看,相较于浅沟隔离40是利用原子沉积制作工艺所形成因此具有前述的凹陷部42,环绕第一部分34与第二部分36的浅沟隔离30是以FCVD制作工艺所形成因此优选具有平坦表面。若与浅沟隔离40所设置的位置来比较,浅沟隔离30的上表面优选与浅沟隔离40上凹表面80的二顶点84切齐,或浅沟隔离40上凹表面80的谷点82优选略低于浅沟隔离30上表面。依据本发明的优选实施例,由谷点82至与浅沟隔离30上表面切齐的水平面的高度h优选小于10奈米。
请继续参照图11,图11为本发明另一实施例的半导体元件结构示意图。相较于图10中上凹表面80的二顶点84直接接触第一部分34与第二部分36的侧壁,本实施例的上凹表面80与第一部分34及第二部分36侧壁之间各具有一突起部86,且突起部86的上表面优选为一平整表面且与浅沟隔离30上表面切齐。
一般而言,现有将鳍状结构分割为两部分后会利用FCVD制作工艺同时于被分隔的鳍状结构之间以及鳍状结构周围形成浅沟隔离。然而通过FCVD制作工艺所形成的浅沟隔离通常含有氧原子,而此种浅沟隔离利用后续FCVD制作工艺所伴随的退火制作工艺处理后通常会与基底中的硅反映并再次撑大浅沟隔离的临界尺寸(critical dimension,CD)形成扩口,影响后续栅极结构的设置。为了改善此问题,本发明优选先形成一浅沟隔离于鳍状结构周围,将鳍状结构分割为第一部分与第二部分,然后在第一部分与第二部分之间利用ALD制作工艺方式填入绝缘材料形成浅沟隔离。由于以ALD方式所形成的浅沟隔离不会产生上述扩口情形,本发明可由此缩小单元间的临界尺寸并同时改善漏电流的情形。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,都应属本发明的涵盖范围。

Claims (15)

1.一种制作半导体元件的方法,包含:
提供一基底,该基底上具有一鳍状结构;
形成一第一浅沟隔离于该鳍状结构周围;
将该鳍状结构分隔为一第一部分与一第二部分;以及
形成一第二浅沟隔离于该第一部分及该第二部分之间。
2.如权利要求1所述的方法,还包含:
在形成该第一浅沟隔离后形成一开口于该鳍状结构中并由此将该鳍状结构分隔为该第一部分及该第二部分;
进行一原子沉积制作工艺以形成一绝缘层于该第一部分及该第二部分并填入该开口;以及
进行一蚀刻制作工艺去除部分该第一浅沟隔离及该绝缘层以形成该第二浅沟隔离。
3.如权利要求1所述的方法,其中该第二浅沟隔离包含一凹陷部。
4.如权利要求3所述的方法,其中该凹陷部包含一上凹表面,该上凹表面包含一谷点(valley point)与二顶点,且该二顶点分别接触该第一部分及该第二部分。
5.如权利要求4所述的方法,其中该第一浅沟隔离的上表面与该二顶点齐平。
6.如权利要求1所述的方法,其中该第一浅沟隔离的上表面为一平面。
7.如权利要求1所述的方法,还包含:
形成一栅极绝缘层于该第一部分及该第二部分上;
形成一栅极结构于该第二浅沟隔离上;
形成一间隙壁于该栅极结构周围;以及
将该栅极结构转换为一金属栅极。
8.一种半导体元件,包含:
基底;
鳍状结构,设于该基底上,该鳍状结构包含第一部分以及第二部分;以及
第一浅沟隔离,设于该第一部分及该第二部分之间,且该第一浅沟隔离具有一凹陷部。
9.如权利要求8所述的半导体元件,还包含:
栅极绝缘层,设于该第一部分及该第二部分上;
介质层,设于该第一部分及该第二部分的侧壁;以及
栅极结构,设于该介质层上。
10.如权利要求9所述的半导体元件,其中该栅极绝缘层的厚度大于该介质层的厚度。
11.如权利要求9所述的半导体元件,其中栅极结构包含:
高介电常数介电层,设于该介质层上;
功函数金属层,设于该高介电常数金属层上;以及
低阻抗金属层,设于该功函数金属层上。
12.如权利要求11所述的半导体元件,其中该高介电常数介电层直接接触该介质层及该第一浅沟隔离。
13.如权利要求8所述的半导体元件,其中该凹陷部包含一上凹表面,该上凹表面包含一谷点(valley point)与二顶点,且该二顶点分别接触该第一部分及该第二部分。
14.如权利要求13所述的半导体元件,还包含:
第二浅沟隔离环绕该第一部分及该第二部分,其中该第二浅沟隔离的上表面与该上凹表面的二顶点齐平。
15.如权利要求14所述的半导体元件,其中该第二浅沟隔离的上表面为一平坦表面。
CN201510843189.5A 2015-11-26 2015-11-26 半导体元件及其制作方法 Active CN106803484B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510843189.5A CN106803484B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法
CN202110811776.1A CN113659004B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法
US14/981,929 US9824931B2 (en) 2015-11-26 2015-12-29 Semiconductor device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510843189.5A CN106803484B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202110811776.1A Division CN113659004B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法

Publications (2)

Publication Number Publication Date
CN106803484A true CN106803484A (zh) 2017-06-06
CN106803484B CN106803484B (zh) 2021-08-10

Family

ID=58777743

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201510843189.5A Active CN106803484B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法
CN202110811776.1A Active CN113659004B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202110811776.1A Active CN113659004B (zh) 2015-11-26 2015-11-26 半导体元件及其制作方法

Country Status (2)

Country Link
US (1) US9824931B2 (zh)
CN (2) CN106803484B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109390338A (zh) * 2017-08-08 2019-02-26 联华电子股份有限公司 互补式金属氧化物半导体元件及其制作方法
CN109728080A (zh) * 2017-10-27 2019-05-07 联华电子股份有限公司 隧道场效应晶体管及其制作方法
CN110707045A (zh) * 2018-10-09 2020-01-17 联华电子股份有限公司 一种制作半导体元件的方法
CN116190238A (zh) * 2017-08-03 2023-05-30 联华电子股份有限公司 半导体元件及其制作方法

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102481427B1 (ko) * 2016-01-13 2022-12-27 삼성전자주식회사 반도체 장치 및 그 제조 방법
CN107452679B (zh) * 2016-06-01 2020-05-05 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
CN107452680B (zh) * 2016-06-01 2020-05-05 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
CN107564953B (zh) * 2016-07-01 2021-07-30 中芯国际集成电路制造(上海)有限公司 变容晶体管及其制造方法
KR102524806B1 (ko) * 2016-08-11 2023-04-25 삼성전자주식회사 콘택 구조체를 포함하는 반도체 소자
US9761491B1 (en) * 2016-12-06 2017-09-12 Globalfoundries Inc. Self-aligned deep contact for vertical FET
CN109273440B (zh) 2017-07-18 2021-06-22 联华电子股份有限公司 具伸张应力鳍状结构的制作方法与互补式鳍状晶体管结构
US10658490B2 (en) * 2017-07-28 2020-05-19 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and formation method of isolation feature of semiconductor device structure
US10497778B2 (en) 2017-11-30 2019-12-03 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US10529860B2 (en) 2018-05-31 2020-01-07 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and method for FinFET device with contact over dielectric gate
US10475693B1 (en) * 2018-06-07 2019-11-12 Globalfoundries Inc. Method for forming single diffusion breaks between finFET devices and the resulting devices
US11538937B2 (en) 2019-01-04 2022-12-27 Intel Corporation Fin trim plug structures having an oxidation catalyst layer surrounded by a recessed dielectric material
US11004751B2 (en) * 2019-02-25 2021-05-11 International Business Machines Corporation Vertical transistor having reduced edge fin variation
US10964792B1 (en) * 2019-11-22 2021-03-30 Taiwan Semiconductor Manufacturing Co., Ltd. Dual metal capped via contact structures for semiconductor devices
TWI748346B (zh) * 2020-02-15 2021-12-01 華邦電子股份有限公司 多閘極之半導體結構及其製造方法
CN117995777A (zh) * 2022-10-28 2024-05-07 联华电子股份有限公司 半导体元件及其制作方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090047770A1 (en) * 2003-03-14 2009-02-19 Advanced Micro Devices, Inc. Method of forming isolation regions for integrated circuits
CN101425461A (zh) * 2007-10-22 2009-05-06 应用材料股份有限公司 提高用于无孔间隙填充的介电膜质量的方法和系统
JP2014112668A (ja) * 2012-11-08 2014-06-19 Novellus Systems Incorporated ギャップフィルのための共形膜蒸着
CN104157602A (zh) * 2014-08-27 2014-11-19 上海华力微电子有限公司 浅沟槽隔离结构的制备方法
CN104377124A (zh) * 2013-08-16 2015-02-25 中国科学院微电子研究所 半导体器件制造方法
US20150115373A1 (en) * 2010-05-28 2015-04-30 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for providing line end extensions for fin-type active regions
CN104681616A (zh) * 2013-11-27 2015-06-03 台湾积体电路制造股份有限公司 半导体器件及制造方法
CN106711213A (zh) * 2015-07-20 2017-05-24 联华电子股份有限公司 半导体元件及其制作方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090067653A (ko) * 2007-12-21 2009-06-25 삼성전자주식회사 비휘발성 메모리 장치 및 그 형성 방법
US9515172B2 (en) * 2014-01-28 2016-12-06 Samsung Electronics Co., Ltd. Semiconductor devices having isolation insulating layers and methods of manufacturing the same
US9209179B2 (en) * 2014-04-15 2015-12-08 Samsung Electronics Co., Ltd. FinFET-based semiconductor device with dummy gates
US9443769B2 (en) * 2014-04-21 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. Wrap-around contact
KR20160030794A (ko) * 2014-09-11 2016-03-21 삼성전자주식회사 반도체 소자의 제조 방법
US9490176B2 (en) * 2014-10-17 2016-11-08 Taiwan Semiconductor Manufacturing Company, Ltd. Method and structure for FinFET isolation
US9449971B2 (en) * 2014-12-01 2016-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming FinFETs
US9362181B1 (en) * 2014-12-05 2016-06-07 Globalfoundries Inc. Methods of forming diffusion breaks on integrated circuit products comprised of FinFET devices and the resulting products
US9368496B1 (en) * 2015-01-30 2016-06-14 Globalfoundries Inc. Method for uniform recess depth and fill in single diffusion break for fin-type process and resulting devices

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090047770A1 (en) * 2003-03-14 2009-02-19 Advanced Micro Devices, Inc. Method of forming isolation regions for integrated circuits
CN101425461A (zh) * 2007-10-22 2009-05-06 应用材料股份有限公司 提高用于无孔间隙填充的介电膜质量的方法和系统
US20150115373A1 (en) * 2010-05-28 2015-04-30 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for providing line end extensions for fin-type active regions
JP2014112668A (ja) * 2012-11-08 2014-06-19 Novellus Systems Incorporated ギャップフィルのための共形膜蒸着
CN104377124A (zh) * 2013-08-16 2015-02-25 中国科学院微电子研究所 半导体器件制造方法
CN104681616A (zh) * 2013-11-27 2015-06-03 台湾积体电路制造股份有限公司 半导体器件及制造方法
CN104157602A (zh) * 2014-08-27 2014-11-19 上海华力微电子有限公司 浅沟槽隔离结构的制备方法
CN106711213A (zh) * 2015-07-20 2017-05-24 联华电子股份有限公司 半导体元件及其制作方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116190238A (zh) * 2017-08-03 2023-05-30 联华电子股份有限公司 半导体元件及其制作方法
CN109390338A (zh) * 2017-08-08 2019-02-26 联华电子股份有限公司 互补式金属氧化物半导体元件及其制作方法
CN109390338B (zh) * 2017-08-08 2021-06-22 联华电子股份有限公司 互补式金属氧化物半导体元件及其制作方法
CN109728080A (zh) * 2017-10-27 2019-05-07 联华电子股份有限公司 隧道场效应晶体管及其制作方法
CN109728080B (zh) * 2017-10-27 2023-04-07 联华电子股份有限公司 隧道场效应晶体管及其制作方法
CN110707045A (zh) * 2018-10-09 2020-01-17 联华电子股份有限公司 一种制作半导体元件的方法
CN110707045B (zh) * 2018-10-09 2023-05-12 联华电子股份有限公司 一种制作半导体元件的方法

Also Published As

Publication number Publication date
US20170154823A1 (en) 2017-06-01
CN106803484B (zh) 2021-08-10
US9824931B2 (en) 2017-11-21
CN113659004B (zh) 2023-12-19
CN113659004A (zh) 2021-11-16

Similar Documents

Publication Publication Date Title
CN106803484B (zh) 半导体元件及其制作方法
CN115621319B (zh) 半导体元件及其制作方法
US8765546B1 (en) Method for fabricating fin-shaped field-effect transistor
TWI675406B (zh) 半導體元件及其製作方法
TWI716601B (zh) 半導體元件及其製作方法
TWI728139B (zh) 半導體元件及其製作方法
TWI722073B (zh) 半導體元件及其製作方法
CN106684041B (zh) 半导体元件及其制作方法
US8981487B2 (en) Fin-shaped field-effect transistor (FinFET)
CN116705613A (zh) 半导体元件及其制作方法
CN107808849B (zh) 半导体元件及其制作方法
TWI761529B (zh) 半導體元件及其製作方法
TWI728162B (zh) 半導體元件及其製作方法
CN115377190A (zh) 半导体元件及其制作方法
TWI776911B (zh) 半導體元件及其製作方法
TWI729181B (zh) 半導體元件及其製作方法
TW202046387A (zh) 半導體元件及其製作方法
CN107026126A (zh) 半导体元件及其制作方法
CN111769045A (zh) 半导体元件及其制作方法
CN106952955A (zh) 半导体元件及其制作方法
TW202318668A (zh) 橫向擴散金氧半導體元件
TW202029354A (zh) 半導體元件及其製作方法
TW201501299A (zh) 一種製作鰭狀場效電晶體的方法
CN107546119A (zh) 半导体元件及其制作方法
CN114597129A (zh) 半导体元件及其制作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant