WO2020241761A1 - GaN基板ウエハおよびその製造方法 - Google Patents
GaN基板ウエハおよびその製造方法 Download PDFInfo
- Publication number
- WO2020241761A1 WO2020241761A1 PCT/JP2020/021133 JP2020021133W WO2020241761A1 WO 2020241761 A1 WO2020241761 A1 WO 2020241761A1 JP 2020021133 W JP2020021133 W JP 2020021133W WO 2020241761 A1 WO2020241761 A1 WO 2020241761A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- gan
- substrate wafer
- gan substrate
- region
- wafer according
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/40—AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
- C30B29/403—AIII-nitrides
- C30B29/406—Gallium nitride
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02387—Group 13/15 materials
- H01L21/02389—Nitrides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/38—Nitrides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/186—Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/20—Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
- H01L21/02005—Preparing bulk and homogeneous wafers
- H01L21/02008—Multistep processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/02433—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02455—Group 13/15 materials
- H01L21/02458—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02538—Group 13/15 materials
- H01L21/0254—Nitrides
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
- H10D30/4755—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs having wide bandgap charge-carrier supplying layers, e.g. modulation doped HEMTs such as n-AlGaAs/GaAs HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H10P14/20—
-
- H10P14/24—
-
- H10P14/2908—
-
- H10P14/2925—
-
- H10P14/2926—
-
- H10P14/3216—
-
- H10P14/3416—
-
- H10P14/3442—
-
- H10P14/36—
-
- H10P90/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
Definitions
- the present invention relates to a substrate wafer made of GaN (gallium nitride) and a method for manufacturing the same.
- the substrate wafer means a wafer used as a substrate when manufacturing a semiconductor device.
- Patent Document 1 A GaN thick film having a region having a high transition metal atom concentration only on the upper portion is grown on a sapphire wafer by HVPE (Hydride Vapor Phase Epitaxy), and then the GaN thick film is peeled off from the sapphire wafer.
- a GaN substrate wafer having a high resistance region partially formed only on the front surface side has been proposed (Patent Document 1).
- Patent Document 1 describes that a GaN crystal whose resistance has been increased by impurity doping is easily cracked, but a GaN substrate wafer manufactured by this method is unlikely to crack.
- the present inventors may prepare a GaN wafer having a low impurity concentration in advance and then grow a GaN layer doped with compensation impurities on the GaN wafer.
- a GaN substrate wafer having a region in which the resistivity is partially increased only on the surface side may be prepared.
- [1] (0001) Oriented GaN substrate wafer. It has a first region provided on the N-polar side across the regrowth interface and a second region having the minimum thickness provided on the Ga polar side. The minimum thickness of the second region is 20 ⁇ m or more.
- (A) The Si concentration is 5 ⁇ 10 16 atoms / cm 3 or more.
- the O concentration is 3 ⁇ 10 16 atoms / cm 3 or less.
- the H concentration is 1 ⁇ 10 17 atoms / cm 3 or less.
- GaN substrate wafer [5] The above-mentioned [1] to [4], wherein the concentration of the impurity element other than Si, O and H in the first region is independently 5 ⁇ 10 15 atoms / cm 3 or less.
- GaN substrate wafer [6] The GaN substrate wafer according to any one of [1] to [5] above, which satisfies any of the conditions selected from the following (1) to (3). (1) It has a diameter of 50 mm or more and 55 mm or less and a thickness of 250 ⁇ m or more and 450 ⁇ m or less. (2) It has a diameter of 100 mm or more and 105 mm or less and a thickness of 350 ⁇ m or more and 750 ⁇ m or less.
- the second region has a main-doped region including at least a main surface on the Ga polar side, and the total concentration of compensating impurities in the main-doped region is 1 ⁇ 10 17 atoms / cm 3 or more.
- the GaN substrate wafer according to [7], wherein the total concentration of compensating impurities in the main doped region is 1 ⁇ 10 18 atoms / cm 3 or more.
- the impurity contained in the main doped region at the highest concentration is Fe, Mn or C.
- GaN substrate wafer according to any one of [7] to [11], wherein the main doped region is a region within a specific length from the main surface on the GaN polar side, and the specific length is 20 ⁇ m or more.
- the fluctuation of the total concentration of compensating impurities along the c-axis direction in the main doping region is within the range of ⁇ 25% from the median value.
- GaN substrate wafer [14] The GaN substrate wafer according to [12] or [13], wherein the specific length is larger than 50 ⁇ m.
- a method for manufacturing a nitride semiconductor device comprising a step of obtaining the wafer and a step of removing the first region of the GaN substrate wafer in at least a part of the epitaxial wafer.
- a first GaN thick film composed of (0001) oriented GaN that is not intentionally doped is grown on a seed wafer by HVPE, and the first GaN thick film is processed to form at least one first GaN thick film.
- First step of obtaining a c-plane GaN wafer (Ii) A second GaN thick film made of (0001) oriented GaN that is not intentionally doped is grown on a first c-plane GaN wafer obtained in the first step by HVPE, and the second GaN thickness is formed.
- the GaN film has a specific doped region in which the region length in the c-axis direction is 20 ⁇ m or more and the total concentration of compensating impurities in the region is 1 ⁇ 10 17 atoms / cm 3 or more.
- [36] The method for producing a GaN substrate wafer according to any one of [24] to [35], wherein the total concentration of compensating impurities in the GaN film is 5 ⁇ 10 19 atoms / cm 3 or less.
- a GaN substrate wafer having improved productivity and a method for manufacturing the same which can be preferably used for manufacturing a nitride semiconductor device having a horizontal device structure.
- FIG. 1 is a perspective view showing a GaN substrate wafer according to an embodiment.
- FIG. 2 is a cross-sectional view showing a GaN substrate wafer according to the embodiment.
- FIG. 3 is a cross-sectional view showing a GaN substrate wafer according to the embodiment.
- FIG. 4 is a process sectional view for explaining a manufacturing process of a nitride semiconductor device using the GaN substrate wafer according to the embodiment.
- FIG. 5 is a process sectional view for explaining the GaN substrate wafer manufacturing method according to the embodiment.
- FIG. 6 is a process sectional view for explaining the GaN substrate wafer manufacturing method according to the embodiment.
- FIG. 7 is a process sectional view for explaining the GaN substrate wafer manufacturing method according to the embodiment.
- FIG. 8 is a schematic view showing the basic configuration of the HVPE apparatus.
- GaN Substrate Wafer An embodiment of the present invention relates to a GaN substrate wafer.
- the GaN substrate wafer according to the embodiment is a (0001) oriented GaN substrate wafer, and has a first region provided on the N-polar side across the regrowth interface and a minimum thickness provided on the Ga polar side. Has a second region and has.
- the minimum thickness of the second region is 20 ⁇ m or more. Further, in at least a part of the second region, the total concentration of compensating impurities is 1 ⁇ 10 17 atoms / cm 3 or more.
- the above-mentioned GaN substrate wafer preferably satisfies one or more conditions selected from the following (a) to (c) with respect to the impurity concentration in the first region.
- the Si (silicon) concentration is 5 ⁇ 10 16 atoms / cm 3 or more;
- the O (oxygen) concentration is 3 ⁇ 10 16 atoms / cm 3 or less;
- the H (hydrogen) concentration is 1 ⁇ 10 17 atoms / cm 3 or less.
- impurity means a component other than Ga element and N element contained in a GaN substrate.
- the (0001) oriented GaN wafer is a GaN wafer having a (0001) crystal plane, that is, a main plane (large area plane) parallel to or substantially parallel to the c plane, and is also referred to as a c plane GaN wafer.
- FIG. 1 and 2 show an example of the GaN substrate wafer according to the embodiment.
- FIG. 1 is a perspective view and FIG. 2 is a cross-sectional view.
- the GaN substrate wafer 100 shown in FIGS. 1 and 2 is a self-supporting substrate wafer made of only GaN crystals, one of the two main surfaces being an N-polar surface 101 and the other being a Ga polar surface 102.
- the N-polar surface 101 and the Ga polar surface 102 are parallel to each other.
- the GaN substrate wafer 100 is (0001) oriented, and the inclination of the Ga polar plane 102 with respect to the (0001) crystal plane is 10 degrees or less, preferably 5 degrees or less, and more preferably 2.5 degrees or less.
- the inclination can be 0.2 degrees or more and less than 1 degree, 1 degree or more and 2.5 degrees or less.
- the diameter of the GaN substrate wafer 100 is usually 45 mm or more, and may be 95 mm or more, or 145 mm or more. Typically, it is 50 to 55 mm (about 2 inches), 100 to 105 mm (about 4 inches), 150 to 155 mm (about 6 inches), and the like.
- the preferred range of thickness of the GaN substrate wafer 100 varies with diameter. When the diameter is about 2 inches, the thickness is preferably 250 ⁇ m or more, more preferably 300 ⁇ m or more, and preferably 450 ⁇ m or less, more preferably 400 ⁇ m or less.
- the thickness is preferably 350 ⁇ m or more, more preferably 400 ⁇ m or more, and preferably 750 ⁇ m or less, more preferably 650 ⁇ m or less.
- the thickness is preferably 450 ⁇ m or more, more preferably 550 ⁇ m or more, and preferably 800 ⁇ m or less, more preferably 700 ⁇ m or less.
- the GaN substrate wafer 100 is usually disk-shaped, but in the modified example, the shape of the main surface may be square, rectangular, hexagonal, octagonal, elliptical or the like, or may be irregular. Good.
- the diameter can be read as "the shortest length as a straight line passing through the center of gravity on the main surface".
- the N-polar surface 101 of the GaN substrate wafer 100 is a “back surface” and may be mirror-finished, rough-finished, or matte-finished.
- the Ga polar surface 102 of the GaN substrate wafer 100 is a “front surface”, and when the GaN substrate wafer 100 is used for manufacturing a nitride semiconductor device, the nitride semiconductor layer is usually placed on the Ga polar surface 102. It is epitaxially grown.
- the Ga polar surface 102 may be a surface as-grown as it is crystal-grown, but is usually flattened by processing. The processing performed to flatten the Ga polar surface 102 and make it a flat surface may include one or more selected from polishing and CMP (Chemical Mechanical Polishing).
- etching may be performed for the purpose of removing the damaged layer.
- the roughness of the flat surface is not limited, but for example, the root mean square (RMS) roughness of the Ga polar surface 102 measured by an atomic force microscope (AFM) is preferably in a measurement range of 2 ⁇ m ⁇ 2 ⁇ m. It is less than 5 nm, more preferably less than 2 nm, still more preferably less than 1 nm, and may be less than 0.5 nm.
- the Ga polar surface 102 may be a surface formed by cutting, but it is preferably a surface that has been flattened by polishing, CMP, etching, or the like without cutting.
- the GaN substrate wafer 100 has a regrowth interface 103 between its two main surfaces, and has a first region 110 on the N-polar side and a second region 120 on the Ga-polar side with the regrowth interface 103 interposed therebetween.
- the "re-growth interface” means a boundary surface generated when a GaN crystal grows on an arbitrary substrate, and its existence means, for example, a scanning electron microscope cathode luminescence observation or a fluorescence microscope observation of a cross section of a GaN substrate wafer. Can be confirmed by.
- the regrowth interface 103 is preferably parallel to the Ga polar plane 102.
- the thickness of the second region 120 is usually minimal at one end in the tilt direction and maximal at the other end. It is preferable that the difference between the thickness of the second region 120 at one end and the thickness at the other end does not exceed 200 ⁇ m.
- the first region 110 is finally removed. That is, it is assumed that the nitride semiconductor device chip manufactured by using the GaN substrate wafer 100 does not include the portion derived from the first region 110. In such a usage mode, there are no particular restrictions on the electrical characteristics of the GaN crystal forming the first region 110.
- the first region 110 is usually composed of HVPE-grown GaN crystals, it satisfies one or more conditions selected from the following (a) to (c) regarding the impurity concentration.
- HVPE means Hydride Vapor Phase Epitaxy.
- Si concentration is 5 ⁇ 10 16 atoms / cm 3 or more
- O concentration is 3 ⁇ 10 16 atoms / cm 3 or less
- H concentration is 1 ⁇ 10 17 atoms / cm 3 or less It is grown in HVPE.
- the total concentration of compensating impurities is usually lower than the total concentration of donor impurities unless intentionally doped with compensating impurities.
- the total concentration of compensating impurities is preferably less than 1 ⁇ 10 17 atoms / cm 3 .
- the GaN crystal forming the first region 110 is preferably a GaN crystal that is not intentionally doped.
- the second region 120 is grown on the first region 110 with HVPE.
- the reason why the regrowth interface 103 exists between the first region 110 and the second region 120 is that the step of growing the first region 110 and the step of growing the second region 120 are not continuous.
- the minimum thickness of the second region 120 is 20 ⁇ m or more. The reason is that in the process of manufacturing a nitride semiconductor device chip using the GaN substrate wafer 100, after the first region 110 is removed from the substrate wafer 100, the remaining second region 120 supports the structure of the semiconductor device chip. This is so that it can play a role as a substrate.
- the minimum thickness means the thickness of the portion where the thickness is the minimum.
- the minimum thickness of the second region 120 may be 50 ⁇ m or more or larger than 50 ⁇ m, further 75 ⁇ m or more, further 100 ⁇ m or more, further 150 ⁇ m or more, and the like.
- the minimum thickness of the second region 120 is preferably 350 ⁇ m or less, more preferably 300 ⁇ m or less, and may be 250 ⁇ m or less, 200 ⁇ m or less, and the like.
- the thickness of the second region is considered to be the minimum thickness at all points.
- a region including at least the main surface on the Ga polar side, specifically, a region within a specific length L from the Ga polar surface 102 of the GaN substrate wafer 100 is defined as the main doping region 120a. ..
- the second region 120 is doped so that the total concentration of compensating impurities is at least 1 ⁇ 10 17 atoms / cm 3 or more in at least the main doping region 120a.
- the total concentration of compensating impurities is the sum of the concentrations of all types of compensating impurities. In a GaN crystal grown with HVPE, the total concentration of compensating impurities is usually not greater than 1 ⁇ 10 17 atoms / cm 3 unless intentionally doped.
- the total concentration of compensating impurities can be set to 1 ⁇ 10 17 atoms / cm 3 or more.
- the compensating impurity referred to in the present specification means an impurity having a function of compensating for n-type carriers in a GaN crystal.
- Well-known compensating impurities are C (carbon) and transition metal elements. Fe (iron) and Mn (manganese) are typical transition metal elements, and Co (cobalt), Cr (chromium), V (vanadium), Ni (nickel), Cu (copper), etc. are also known. ing.
- the total concentration of the compensation impurity in the main doped region 120a is, 1 ⁇ 10 17 atoms / cm 3 or more 2 ⁇ 10 17 atoms / cm less than 3, 2 ⁇ 10 17 atoms / cm 3 or more 5 ⁇ 10 17 atoms / cm less than 3, 5 ⁇ 10 17 atoms / cm 3 or more 1 ⁇ 10 18 atoms / cm less than 3 1 ⁇ 10 18 atoms / cm 3 or more 2 ⁇ 10 18 atoms / cm less than 3 2 ⁇ 10 18 atoms / cm 3 or more 5 ⁇ 10 18 atoms / cm less than 3 5 ⁇ 10 18 atoms / cm 3 or more 1 ⁇ 10 19 atoms / cm less than 3 1 ⁇ 10 19 atoms / cm 3 or more 2 ⁇ 10 19 atoms / cm less than 3 2 ⁇ 10 19 atoms / cm 3 to 5 ⁇ and the like less than 10 19 atoms / cm 3.
- the total concentration of compensating impurities is preferably 2 times or more, more preferably 5 times or more, still more preferably 10 times or more, and may be 50 times or more the total concentration of donor impurities.
- the compensating impurity contained in the main doping region 120a at the highest concentration is Fe, Mn or C.
- such GaN crystal becomes semi-insulating in the main doped regions 120a, i.e., so that the room temperature resistivity is 1 ⁇ 10 5 ⁇ ⁇ cm or more, compensation is added to the major dope region 120a
- the concentration of impurities is set.
- Elements that can act as donor impurities in GaN crystals include Group 14 elements such as Si, Ge (germanium), and Sn (tin), and 16 such as O, S (sulfur), Se (selenium), and Te (tellurium).
- Group 14 elements such as Si, Ge (germanium), and Sn (tin)
- 16 such as O, S (sulfur), Se (selenium), and Te (tellurium).
- Si and O can be contained in HVPE-grown GaN crystals at concentrations of 10 16 atoms / cm of 3 or more, even when not intentionally added.
- Group 14 elements other than Si and Group 16 elements other than O should be contained in HVPE-grown GaN crystals at a concentration of 10 15 atoms / cm at least 3 units unless intentionally added. There is no.
- the specific length L is at least 1 ⁇ m or more, preferably 20 ⁇ m or more, more preferably 25 ⁇ m or more, still more preferably 50 ⁇ m or more, and can be arbitrarily determined within a range not exceeding the minimum thickness of the second region 120.
- the variation in resistivity along the c-axis direction which is the thickness direction of the GaN substrate wafer 100, is small. Therefore, the variation in the total concentration of compensating impurities along the c-axis direction in the main doping region 120a is preferably within ⁇ 25%, more preferably within ⁇ 20%, still more preferably within ⁇ 15%, and more from the median. More preferably, it is within ⁇ 10%.
- the specific length L is set to a value larger than 50 ⁇ m so that the GaN substrate consisting of only the remaining main doped region 120a can support the structure of the semiconductor device chip.
- the specific length L can be 75 ⁇ m or more, 100 ⁇ m or more, more 150 ⁇ m or more, and even 200 ⁇ m or more.
- the specific length L is preferably 50% or more, more preferably 75% or more, still more preferably 90% or more of the minimum thickness of the second region 120.
- the length from the lower end of the specific length L (the end on the N polar surface 101 side) to the regrowth interface is preferably 1 ⁇ m or more, more preferably 5 ⁇ m or more, 10 ⁇ m or more, and the lower end.
- the length from to the interface is preferably 50 ⁇ m or less, more preferably 30 ⁇ m or less.
- the total concentration of compensating impurities in the second region 120, including the main doping region 120a, is 5 ⁇ 10 19 atoms / cm 3 or less, and even 2 ⁇ 10 19 atoms, in order to avoid a significant decrease in crystal quality due to excessive doping. / cm 3 or less, further it may be a 1 ⁇ 10 19 atoms / cm 3 or less.
- the concentration of compensating impurities of the same type as the compensating impurities intentionally added to the main doped region 120a is continuous or continuous as the concentration of compensating impurities moves away from the first region 110 It may be increased in stages.
- the second region 120 is normally grown in HVPE, one or more conditions selected from the following (a') to (c') are satisfied with respect to the impurity concentration thereof.
- (A') Si concentration is 5 ⁇ 10 16 atoms / cm 3 or more
- (b') O concentration is 3 ⁇ 10 16 atoms / cm 3 or less
- (c') H concentration is 1 ⁇ 10 17 atoms / cm 3 or less
- the regrowth interface 103 may be a rough surface.
- the regrowth interface 103 can become a rough surface.
- the direction from the first region 110 to the second region 120 perpendicular to the regrowth interface 103 is the height direction, and the height difference between the highest point and the lowest point at the regrowth interface is the roughness of the regrowth interface.
- the roughness r can be, for example, 0.3 ⁇ m or more and 12 ⁇ m or less.
- the edges of the GaN substrate wafer 100 may be chamfered. Further, the GaN substrate wafer 100 is provided with various markings as necessary, such as an orientation flat or notch for displaying the crystal orientation, and an index flat for facilitating the distinction between the front surface and the back surface. Can be done.
- the GaN substrate wafer 100 can be preferably used for manufacturing a nitride semiconductor device having a horizontal device structure such as GaN-HEMT.
- a nitride semiconductor device is a semiconductor device in which the main part of the device structure is formed of a nitride semiconductor.
- Nitride semiconductors are also called nitride-based group III-V compound semiconductors, group III nitride-based compound semiconductors, GaN-based semiconductors, etc., and include GaN and part or all of GaN gallium in other periodic tables. Includes compounds substituted with Group 13 elements (B, Al, In, etc.).
- the horizontal device structure can be adopted in electronic devices other than high electron mobility transistors (HEMTs) such as bipolar transistors, and also in light emitting devices such as light emitting diodes (LEDs) and laser diodes (LDs).
- HEMTs high electron mobility transistors
- LEDs light emitting diodes
- LDs laser diodes
- the epitaxial wafer 200 is formed by growing the epitaxial film 200 including at least the undoped GaN channel layer 210 and the undoped AlGaN carrier supply layer 220 by, for example, the metalorganic vapor phase growth method (MOVPE).
- MOVPE metalorganic vapor phase growth method
- the epitaxial wafer is fragmented into a GaN-HEMT chip, but to thin the epitaxial wafer before fragmentation.
- FIG. 4C at least a part of the first region 110 of the GaN substrate wafer 100 is removed by a method such as grinding or etching.
- This thinning process can be performed so that a ring-shaped thick portion remains on the outer peripheral portion of the epitaxial wafer. That is, the first region 110 of the GaN substrate wafer 100 can be removed only in the portion excluding the outer peripheral portion of the epitaxial wafer. In FIG. 4C, the second region 120 is also partially removed from the GaN substrate wafer 100 so that the main doping region 120a is exposed on the N-polar surface side of the thinned epitaxial wafer.
- the semiconductor device using the GaN substrate wafer 100 is not limited to the nitride semiconductor device.
- GaN substrate wafer Next, a method for manufacturing a GaN substrate wafer, which is another embodiment of the present invention, will be described.
- the manufacturing method described below is a preferred embodiment for manufacturing the above-mentioned GaN substrate wafer.
- the above-mentioned GaN substrate wafer is mentioned as a preferable embodiment of the GaN substrate wafer obtained by the method for manufacturing a GaN substrate wafer described below.
- the above-mentioned GaN substrate wafer 100 according to the embodiment can be preferably manufactured by the method described below.
- This method is applied to the production of a GaN substrate wafer having an N-polar side region and a Ga-polar side region across the regrowth interface, and preferably has a high resistivity on at least a part of the Ga-polar side. It has the following steps.
- (Ii') A second step of growing a (0001) oriented second GaN thick film on a substrate by HVPE and then slicing the second GaN thick film to obtain a second c-plane GaN wafer.
- a region is provided in which the total concentration of donor impurities is higher than that of the GaN wafer.
- the step of manufacturing the substrate in the second step it is preferable to perform the following steps in which the first step is added. Therefore, the following first step is optional.
- (I) Consisting of intentionally undoped GaN (0001) Oriented first GaN The first step of growing a thick film on a seed wafer with HVPE and processing the first GaN thick film to obtain at least one first c-plane GaN wafer.
- (Ii) A second GaN thick film made of (0001) oriented GaN that is not intentionally doped is grown on a first c-plane GaN wafer obtained in the first step by HVPE, and the second GaN thickness is formed.
- the GaN film is provided with a portion where the total concentration of compensating impurities is 1 ⁇ 10 17 atoms / cm 3 or more.
- "on the wafer” is synonymous with "on the surface of the wafer”.
- the seed wafer 1 shown in FIG. 5 (a) is prepared, and as shown in FIG. 5 (b), the seed wafer 1 is composed of (0001) unintentionally undoped GaN and oriented first.
- the GaN thick film 2 is grown with HVPE.
- FIG. 5 (c) at least one first c-plane GaN wafer 3 is obtained by processing the first GaN thick film 2.
- An example of the seed wafer 1 is a c-plane sapphire wafer, and preferably, a release layer may be provided on the main surface.
- a GaN layer having a thickness of several hundred nm is grown on a c-plane sapphire wafer with MOVPE via a low temperature buffer layer, and a Ti (titanium) layer having a thickness of several tens nm is further formed on the GaN layer by vacuum deposition.
- a c-plane sapphire wafer with a release layer is formed by annealing in a mixed gas of 80% H 2 (hydrogen gas) and 20% NH 3 (ammonia) at, for example, 1060 ° C. for 30 minutes. Can be done.
- the seed wafer 1 may be a c-plane GaN wafer manufactured in a separate process.
- the first GaN thick film 2 is grown to a thickness sufficient to produce at least one self-supporting c-plane GaN wafer.
- the first GaN thick film 2 is grown to a thickness of several mm or more, from which at least two first c-plane GaN wafers 3 are sliced.
- FIG. 6A is a cross-sectional view showing one of the first c-plane GaN wafers 3 produced in the first step.
- the first c-plane GaN wafer 3 is not limited to the one obtained by the first step.
- the second step as shown in FIG.
- the second GaN thick film 4 made of (0001) unintentionally doped GaN on the Ga polar plane of the first c-plane GaN wafer 3 is oriented. Is then grown on HVPE, and then the second c-plane GaN wafer 5 is sliced from the second GaN thick film 4 as shown in FIG. 6 (c).
- the second GaN thick film 4 is grown to a thickness sufficient to produce at least one second c-plane GaN wafer 5 by processing the second GaN thick film 4.
- the second GaN thick film 4 is grown to a thickness of several mm or more, from which at least two second c-plane GaN wafers 5 are sliced.
- the wire electric discharge machine has a higher cutting speed than the free abrasive grain type wire saw and is easy to handle. Further, the amount of carfloss when cutting a GaN crystal using a wire electric discharge machine is less than that when a fixed abrasive grain type wire saw is used.
- the second c-plane GaN wafer 5 has an N-polar plane and a Ga-polar plane parallel to each other as main planes.
- Ga in the second c-plane GaN wafer 5 It is preferable that the inclination angle (off-cut angle) and the inclination direction (off-cut direction) of the polar plane with respect to the (0001) crystal plane are the same as the off-cut angle and the off-cut direction that the GaN substrate wafer 100 should have. Not required.
- the off-cut orientation that the GaN substrate wafer 100 should have varies depending on the requirements of the manufacturer of the semiconductor device that uses the GaN substrate wafer 100, but the second c-plane GaN wafer 5 having various off-cut orientations is used.
- the preparation may lead to a decrease in the production efficiency of the GaN substrate wafer 100.
- the optimum conditions for growing the GaN film 6 with HVPE on the second c-plane GaN wafer 5 in the next third step may change depending on the off-cut orientation of the second c-plane GaN wafer 5. Is.
- the initial thickness t 5i of the second c-plane GaN wafer 5 may be thinner than the thickness normally possessed by the GaN substrate wafer used for manufacturing a nitride semiconductor device. This is because, unlike the GaN substrate wafer, which needs to withstand a semiconductor process including a large number of steps, the second c-plane GaN wafer 5 only needs to be damaged during the next third step.
- its initial thickness t5i is preferably 300 ⁇ m or less, 250 ⁇ m or less, and even 200 ⁇ m or less.
- a GaN layer 6 is grown to a thickness of t 6 g is that more than 50 [mu] m (0001) orientation in HVPE To obtain a laminated structure. At this time, a regrowth interface is formed between the second c-plane GaN wafer 5 and the GaN film 6.
- the Ga polar surface of the second c-plane GaN wafer 5 is flattened by appropriately using techniques such as grinding, polishing, and CMP before growing the GaN film 6 (flattening step), but in one example,
- the GaN film 6 may be grown after the flattened Ga polar surface is processed into a rough surface by etching (roughening step).
- etching roughening step
- HCl hydrogen chloride
- the Ga polar surface of GaN can be roughened without using an etching mask.
- the Ga polar surface of the second c-plane GaN wafer 5 is roughened in the reactor of the HVPE apparatus immediately before the growth of the GaN film 6. It can also be transformed into.
- the preferred etching conditions when HCl is used as the etching gas are as follows.
- the HCl partial pressure is, for example, 0.002-0.05 atm.
- H 2 partial pressure is, for example, 0.2 ⁇ 0.8 atm.
- the NH 3 partial pressure is, for example, 0.01 to 0.05 atm.
- the etching temperature is, for example, 900 to 1050 ° C.
- the etching time is, for example, 1 to 60 minutes.
- the roughness of the Ga polar surface of the second c-plane GaN wafer 5 after etching is defined as the height difference between the highest point and the lowest point, the roughness can be, for example, 0.3 to 12 ⁇ m.
- the roughness of the Ga polar surface of the second c-plane GaN wafer tends to increase with the etching time.
- the etching time when HCl is used as the etching gas may be set so that the roughness of the Ga polar surface does not exceed 0.5 ⁇ m.
- the second c-plane GaN under the conditions of HCl partial pressure 0.01 to 0.02 atm, H 2 partial pressure 0.05 to 0.08 atm, NH 3 partial pressure 0.01 to 0.03 atm, and temperature 970 to 1000 ° C.
- the roughness of the Ga polar surface can be reduced to 0.5 ⁇ m or less by setting the etching time to 5 minutes or less.
- the Ga polar surface of the second c-plane GaN wafer 5 may be roughened by forming an etching mask patterned by a photolithography technique and then dry etching. Dot patterns and net patterns are typical examples of suitable patterns for etching masks.
- the dry etching may be RIE (reactive ion etching) using Cl 2 (chlorine gas) or a chlorine-containing compound as the etching gas.
- the GaN film 6 is doped so that the total concentration of compensating impurities is 1 ⁇ 10 17 atoms / cm 3 or more at least in part.
- Compensating impurities that are particularly preferably used are Fe, Mn and C.
- the GaN film 6 may be provided with the specific doping region 6a.
- the specific doped region 6a is preferably a region having a region length of 20 ⁇ m or more in the c-axis direction and a total concentration of compensating impurities of 1 ⁇ 10 17 atoms / cm 3 or more in the region.
- this region length means the thickness (height in the thickness direction) of the region where the total concentration of compensating impurities is 1 ⁇ 10 17 atoms / cm 3 or more.
- the region length of the specific doping region 6a in the c-axis direction may be 25 ⁇ m or more, 50 ⁇ m or more, 75 ⁇ m or more, 100 ⁇ m or more, 150 ⁇ m or more, 200 ⁇ m or more, and the like.
- the upper end (end on the [0001] side) of the specific doped region 6a is preferably within 10 ⁇ m, more preferably within 5 ⁇ m from the upper surface of the GaN film 6, and may be the upper surface of the GaN film 6.
- the length from the lower end (the end on the [000-1] side) of the specific doped region 6a to the interface between the second c-plane GaN wafer 5 and the GaN film 6 is preferably 1 ⁇ m or more, more preferably 5 ⁇ m or more. It is 10 ⁇ m or more, and the length from the lower end to the interface is preferably 50 ⁇ m or less, more preferably 30 ⁇ m or less.
- the region length of the specific doped region 6a in the c-axis direction is further preferably 50% or more, more preferably 75% or more, and further preferably 90% or more of the thickness of the GaN film 6. ..
- the total concentration of compensating impurities is at least 1 ⁇ 10 17 atoms / cm 3 , 2 ⁇ 10 17 atoms / cm 3 or more, 5 ⁇ 10 17 atoms / cm 3 or more, 1 ⁇ 10 18 atoms. It may be / cm 3 or more, 2 ⁇ 10 18 atoms / cm 3 or more, 5 ⁇ 10 18 atoms / cm 3 or more, and the like.
- the total concentration of compensating impurities is preferably 2 times or more, more preferably 5 times or more, still more preferably 10 times or more, and may be 50 times or more the total concentration of donor impurities.
- GaN crystal semi-insulating, i.e., the room temperature resistivity may be 1 ⁇ 10 5 ⁇ ⁇ cm or more.
- the variation in resistivity along the c-axis direction is small. Therefore, the variation in the total concentration of compensating impurities along the c-axis direction in the specific doped region 6a is preferably within ⁇ 25%, more preferably within ⁇ 20%, still more preferably within ⁇ 15%, and more from the median.
- the total concentration of compensating impurities in the GaN film 6 including the specific doping region 6a is 5 ⁇ 10 19 atoms / cm 3 or less, and further 2 ⁇ 10 19 atoms / in order to avoid a significant decrease in crystal quality due to excessive doping. It can be cm 3 or less, and even 1 ⁇ 10 19 atoms / cm 3 or less.
- compensation impurities of the same type as the compensation impurities added to the specific doping region 6a are applied from the second c-plane GaN wafer 5 in a concentration thereof. It may be added so as to increase continuously or gradually as the distance increases.
- the growth thickness t 6g of the GaN film 6 may be set according to the design thickness of the Ga polar side region of the GaN substrate wafer to be manufactured. Specifically, it may be 20 ⁇ m or more, 50 ⁇ m or more or larger than 50 ⁇ m, further, 75 ⁇ m or more, 100 ⁇ m or more, 150 ⁇ m or more, 500 ⁇ m or less, 350 ⁇ m or less, 300 ⁇ m or less, 250 ⁇ m or less, 200 ⁇ m or less, etc. It may be.
- the growth thickness t 6 g of the GaN film 6 may be the same as the design thickness of the second region 120 in the GaN substrate wafer, but is preferably made larger than the design thickness.
- the subsequent thinning step the surface of the GaN film 6 can be flattened. Therefore, the growth thickness t 6g of the GaN film 6 is preferably 50 ⁇ m or more larger than the design maximum thickness of the second region 120, and more preferably 100 ⁇ m or more, in order to secure the processing white for flattening. Processing whites larger than 200 ⁇ m are usually not required.
- the thickness difference of the GaN film 6 before and after the thinning step is preferably 200 ⁇ m or less.
- the thickness of the GaN film 6 is reduced by 50 ⁇ m or more in the subsequent thinning step.
- the thickness difference of the GaN film 6 before and after the thinning step is 50 ⁇ m or more.
- the growth thickness t 6 g of the GaN film 6 can be suppressed to 500 ⁇ m or less even if the wafer has a large diameter, for example, a wafer having a diameter of 6 inches. Since the growth thickness t 6 g can be small, the GaN film 6 can be formed in a relatively short time, and therefore the by-product NH 4 Cl (ammonium chloride) blocks the exhaust system of the HVPE apparatus. It is possible to grow the GaN film 6 on a large number of second c-plane GaN wafers 5 at a time without worrying about the above. From this, the throughput in the third step can be extremely high.
- the short time required to form the GaN film 6 can also contribute to the reduction of costs associated with cleaning and maintenance of the HVPE reactor.
- the HVPE reactor deteriorates more slowly and has a longer service life when the time required for one growth step is short.
- a thinning step for thinning the laminated structure obtained in the third step is provided.
- the thickness of the second c-plane GaN wafer 5 is reduced from the initial thickness t 5i to the final thickness t 5f
- the thickness of the GaN film 6 is reduced from the initial thickness t 6i to the final thickness t 6 f .
- the thinning step only one of the second c-plane GaN wafer 5 and the GaN film 6 may be processed.
- the thicknesses of the second c-plane GaN wafer 5 and the GaN film 6 in the thinning step are the first region 110 and the second region 120 in the GaN substrate wafer. It is reduced until it matches the design thickness of each.
- the second c-plane GaN wafer 5 is used as a reference for the plane orientation during thinning.
- the back surface (the N-polar surface of the laminated structure) can be used.
- the off-cut direction of the GaN substrate wafer 100 to be manufactured is different from the off-cut of the second c-plane GaN wafer 5, that is, when at least one of the off-cut angle and the off-cut direction is different, before the thinning process.
- the crystal orientation of the laminated structure is confirmed by an X-ray diffractometer.
- the processing technique used in the thinning step can be appropriately selected from grinding, wrapping, CMP, dry etching, wet etching and the like.
- the GaN substrate wafer 100 according to the embodiment can be produced with a high yield.
- the reason is that there is no step of growing the intentionally doped GaN thick film with HVPE to a thickness of 1 mm or more, and a step of slicing the grown GaN thick film.
- the GaN thick film may be grown to a thickness on the order of millimeters with HVPE, but the first GaN thick film 2 and the second GaN thick film 4 to be grown in these steps are intended. Since it is not specifically doped, morphology abnormalities and cracks are less likely to occur during growth, and the frequency of cracking during slicing is low.
- the GaN film 6 to be grown in the third step is provided with a portion containing compensation impurities at a concentration of 1 ⁇ 10 17 atoms / cm 3 or more, but the growth thickness of the GaN film 6 is 500 ⁇ m or less. Mohology abnormalities and cracks are unlikely to occur during growth. Moreover, the GaN film 6 does not need to be sliced. That is, it is not necessary to perform slicing in the thinning step described above. In particular, it is preferable that the GaN film 6 formed in the third section undergoes a thinning step without slicing.
- the variation in the off-cut direction in the main surface can be extremely small.
- the reason is that the warpage of the second GaN thick film 4 that is homoepitaxially grown on the first c-plane GaN wafer 3 that has not been intentionally doped can be extremely small.
- the variation in off-cut orientation can be extremely small.
- the HVPE apparatus 10 shown in FIG. 8 includes a hot wall type reactor 11, a gallium reservoir 12 and a susceptor 13 arranged in the reactor, and a first heater 14 and a second heater 15 arranged outside the reactor. I have. The first heater 14 and the second heater 15, respectively, surround the reactor 11 in an annular shape.
- the reactor 11 is a quartz tube chamber.
- the reactor 11 there is a first zone Z 1 which is mainly heated by the first heater 14, and a second zone Z 2 which is mainly heated by the second heater 15.
- Exhaust pipe P E is connected to the reactor end of the second zone Z 2 side.
- the gallium reservoir 12 arranged in the first zone Z 1 is a quartz container having a gas inlet and a gas outlet.
- the susceptor 13 arranged in the second zone Z 2 is formed of, for example, graphite. A mechanism for rotating the susceptor 13 can be arbitrarily provided.
- NH 3 reacts with GaCl in the second zone Z 2 , and the resulting GaN crystallizes on the seed placed on the susceptor 13.
- the doping gas diluted with the carrier gas is led to the second zone Z 2 in the reactor 11 through the dopant introduction tube P 4 .
- Ammonia introduction pipe P 1 , hydrogen chloride introduction pipe P 2 , gallium chloride introduction pipe P 3 and dopant introduction pipe P 4 are formed of quartz at a portion arranged in the reactor 11.
- H 2 hydrogen gas
- N 2 nitrogen gas
- a mixed gas of H 2 and N 2 is preferably used as the carrier gas for diluting each of NH 3 , HCl and the doping gas.
- the preferred conditions for growing GaN using the HVPE apparatus 10 are as follows.
- the temperature of the gallium reservoir is, for example, 500 to 1000 ° C, preferably 700 ° C or higher, and preferably 900 ° C or lower.
- the susceptor temperature is, for example, 900 to 1100 ° C., preferably 930 ° C. or higher, more preferably 950 ° C. or higher, and preferably 1050 ° C. or lower, more preferably 1020 ° C. or lower.
- the V / III ratio which is the ratio of the NH 3 partial pressure to the GaCl partial pressure in the reactor, is, for example, 1 to 20, preferably 2 or more, more preferably 3 or more, and preferably 10 or less. .. If the V / III ratio is too large or too small, it causes deterioration of the morphology of the growth surface of GaN. Deterioration of morphology on the growth surface can cause deterioration of crystal quality. For certain impurities, the efficiency of incorporation into the GaN crystal is strongly dependent on the crystal orientation of the growth surface. Inside a GaN crystal grown under conditions where the morphology of the growth surface is not good, the uniformity of the concentration of such impurities decreases.
- O oxygen
- GaN growth rate is preferably 40 ⁇ 200 [mu] m / h, it is possible to control the product of the NH 3 partial pressure and GaCl partial pressure in the reactor as a parameter. Growth rates that are too high worsen the surface morphology of growing GaN.
- the supply rate of the doping gas is gradually increased to a predetermined value over several minutes to several tens of minutes from the start of supply in order to prevent deterioration of the morphology of the growth surface. Is preferable.
- the supply of the doping gas is preferably started when the GaN film 6 is grown at least several ⁇ m.
- the method of incorporating the compensating impurities in the GaN film 6 is not limited, but a method of introducing a doping gas into the HVPE apparatus is usually adopted.
- a doping gas for C doping a hydrocarbon gas such as CH 4 (methane) can be used.
- the doping gas for Fe doping for example, vaporized iron chloride can be used. Iron chloride vapor can be generated by contacting HCl with metallic iron heated under carrier gas flow, or ferrocene (bis (cyclopentadienyl) iron) heated and vaporized under carrier gas flow. It can be generated by reacting with HCl in a dopant-introduced tube. Here, ferrocene may be replaced with another organic compound containing iron.
- a metal Mn can be installed in the introduction pipe, heated, and used by a flow of a carrier gas or the like.
- the vapor of the transition metal element or the vapor of the chloride of the transition metal element can be used as the doping gas.
- the GaN grown using the HVPE apparatus 10 may contain O and Si at concentrations detectable by SIMS (Secondary Ion Mass Spectrometry), even when not intentionally doped.
- the Si source is quartz (SiO 2 ) used in the reactor and piping in the reactor, and the O source is either or both of such quartz and water remaining or invading the reactor.
- the parts arranged in the reactor 11, including the parts not shown in FIG. 8, include SiC (silicon carbide), SiN x (silicon nitride), BN (boron nitride), and the like. Those formed of alumina, W (tungsten), Mo (molybdenum) and the like can be used. By doing so, the concentration of impurity elements other than Si, O and H in the GaN grown using the HVPE apparatus 10 is independently 5 ⁇ 10 15 atoms / cm 3 or less unless intentional doping is performed. Can be.
- the GaN seed was set on the susceptor of the HVPE apparatus.
- a GaN template substrate on sapphire prepared by MOCVD Metalorganic Vapor Deposition Growth Method
- MOCVD Metalorganic Vapor Deposition Growth Method
- the inside of the reactor is filled with a heater installed outside the reactor. It was heated. After the susceptor temperature reached 1000 ° C., the susceptor temperature was kept constant and GaN was grown.
- the temperature of the gallium reservoir was set to 900 ° C. 69 mol% of the carrier gas supplied into the reactor during growth was H 2 , and the rest was N 2 .
- GaCl and NH 3 are supplied into the reactor so that the partial pressures are 7.9 ⁇ 10 -3 atm and 0.024 atm, respectively, and a second GaN thick film containing no donor impurities is about 2.5 mm. Grow to thickness. The growth rate of the second GaN thick film calculated from the thickness and the growth time was about 40 ⁇ m / h. Next, this GaN thick film was sliced parallel to the c-plane to obtain a wafer, and then the Ga polar plane of the wafer was flattened by grinding and subsequently subjected to CMP finishing. Slice damage on the N-polar surface side of the wafer was removed by etching.
- a second c-plane GaN wafer having a thickness of 400 ⁇ m and containing no donor impurities was produced.
- the dislocation density of the obtained wafer was about 2 ⁇ 10 6 to 4 ⁇ 10 6 cm- 2 . If the thickness of the second GaN thick film is increased by lengthening the growth time, two or more second c-plane GaN wafers can be obtained.
- the only carrier gas supplied during growth was N 2 .
- Fe doping was started 1 minute after the start of growth by starting to flow HCl at 9.4 ⁇ 10 -4 atm into a dopant introduction tube with metal Fe installed.
- a Fe-doped GaN film as a donor impurity was grown to a thickness of about 0.4 mm.
- the growth rate of the Fe-doped GaN crystal layer was 1.6 ⁇ m / min.
- the entire surface of the GaN film was observed with a differential interference microscope, and it was confirmed that no surface defects such as pits and cracks were generated.
- the GaN film is grown to about 0.8 mm under the same growth conditions as above, pits may occur on the crystal surface due to the influence of irregular falling objects due to deterioration of the device components. Since the crystal planes constituting the pits take in high concentrations of donor impurities that exhibit conductivity such as oxygen and silicon, there may be a problem that locations having different resistivitys occur on the crystal surface. Further, doping the compensating impurities at a high concentration tends to generate stress in the GaN film, which becomes more remarkable as the growth thickness becomes thicker. The stress accumulated in the GaN film can cause defects such as dislocations and cracks.
- the growth thickness of the GaN film (Fe-doped GaN crystal layer) was kept at about 0.4 mm.
- the above-mentioned defects such as dislocations and cracks can be suppressed by reducing the doping concentration of compensating impurities, improving the apparatus, improving the manufacturing conditions, and the like.
- the front surface (GaN film side) and the back surface (second c-plane GaN wafer side) should be ground and polished without slicing the surface of the GaN film grown to a thickness of about 0.4 mm.
- a Fe-doped GaN substrate wafer having an overall thickness of 400 ⁇ m and a diameter of about 50 mm was produced.
- the obtained GaN substrate wafer has a regrowth interface, a first region having a thickness of 100 ⁇ m on the N-polar side (corresponding to a second c-plane GaN wafer), and a second region having a thickness of 300 ⁇ m on the Ga polar side. It is a two-layer substrate having (corresponding to a GaN film).
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Inorganic Chemistry (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
Description
本発明はかかる着想に基づきなされたものであり、その実施形態には以下が含まれる。
再成長界面を挟んでN極性側に設けられた第一領域と、Ga極性側に設けられた最小厚さを有する第二領域とを有し、
該第二領域の最小厚さが20μm以上であり、
該第二領域の少なくとも一部において補償不純物の総濃度が1×1017atoms/cm3以上である、GaN基板ウエハ。
[2]前記第一領域が、次の(a)~(c)から選ばれる一以上の条件を充たしている、前記[1]に記載のGaN基板ウエハ。
(a)Si濃度が5×1016atoms/cm3以上である。
(b)O濃度が3×1016atoms/cm3以下である。
(c)H濃度が1×1017atoms/cm3以下である。
[3]前記第一領域において、補償不純物の総濃度がドナー不純物の総濃度よりも低い、前記[1]または[2]に記載のGaN基板ウエハ。
[4]前記第一領域において、補償不純物の総濃度が1×1017atoms/cm3未満である、前記[1]~[3]のいずれかに記載のGaN基板ウエハ。
[5]前記第一領域において、Si、OおよびH以外の不純物元素の濃度が、独立して5×1015atoms/cm3以下である、前記[1]~[4]のいずれかに記載のGaN基板ウエハ。
[6]以下の(1)~(3)から選ばれるいずれかの条件を充たす、前記[1]~[5]のいずれかに記載のGaN基板ウエハ。
(1)50mm以上55mm以下の直径と250μm以上450μm以下の厚さを有する。
(2)100mm以上105mm以下の直径と350μm以上750μm以下の厚さを有する。
(3)150mm以上155mm以下の直径と450μm以上800μm以下の厚さを有する。
[7]前記第二領域がGa極性側の主面を少なくとも含む主ドープ領域を有し、かつ、該主ドープ領域における補償不純物の総濃度が1×1017atoms/cm3以上である、前記[1]~[6]のいずれかに記載のGaN基板ウエハ。
[8]前記主ドープ領域における補償不純物の総濃度が1×1018atoms/cm3以上である、前記[7]に記載のGaN基板ウエハ。
[9]前記主ドープ領域において、補償不純物の総濃度がドナー不純物の総濃度の2倍以上である、前記[7]または[8]に記載のGaN基板ウエハ。
[10]前記主ドープ領域が、炭素および遷移金属元素から選ばれる一種以上の元素を含有する、前記[7]~[9]のいずれかに記載のGaN基板ウエハ。
[11]前記主ドープ領域に最も高い濃度で含有される不純物がFe、MnまたはCである、前記[7]~[10]のいずれかに記載のGaN基板ウエハ。
[12]前記主ドープ領域がGaN極性側の主面から特定長以内の領域であり、該特定長が20μm以上である、前記[7]~[11]のいずれかに記載のGaN基板ウエハ。
[13]前記主ドープ領域において、c軸方向に沿った補償不純物の総濃度の変動が、中央値から±25%の範囲内である、前記[7]~[12]のいずれかに記載のGaN基板ウエハ。
[14]前記特定長が50μmより大きい、前記[12]または[13]に記載のGaN基板ウエハ。
[15]前記特定長が前記第二領域の最小厚さの50%以上である、前記[12]~[14]のいずれかに記載のGaN基板ウエハ。
[16]前記第二領域における補償不純物の総濃度が5×1019atoms/cm3以下である、前記[1]~[15]のいずれかに記載のGaN基板ウエハ。
[17]前記第二領域の最小厚さが300μm以下である、前記[1]~[16]のいずれかに記載のGaN基板ウエハ。
[18]Ga極性側の主面が平坦面である、前記[1]~[17]のいずれかに記載のGaN基板ウエハ。
[19]Ga極性側の主面に対し前記再成長界面が傾斜している、前記[18]に記載のGaN基板ウエハ。
[20]前記第二領域における前記再成長界面が傾斜している方向の一方端と他方端との間の厚さ差が200μmを超えない、前記[19]に記載のGaN基板ウエハ。
[21]前記[1]~[20]のいずれかに記載のGaN基板ウエハと、該GaN基板ウエハのGa極性側の主面上にエピタキシャル成長した窒化物半導体層と、を有するエピタキシャルウエハ。
[22]前記[1]~[20]のいずれかに記載のGaN基板ウエハを準備する工程と、該GaN基板ウエハのGa極性側の主面上に窒化物半導体層を成長させる工程と、を有するエピタキシャルウエハの製造方法。
[23]前記[1]~[20]のいずれかに記載のGaN基板ウエハを準備する工程と、該GaN基板ウエハのGa極性側の主面上に窒化物半導体層を成長させてエピタキシャルウエハを得る工程と、該エピタキシャルウエハの少なくとも一部において、前記GaN基板ウエハの前記第一領域を除去する工程と、を有する窒化物半導体デバイスの製造方法。
[24]基板上に、(0001)配向した第二GaN厚膜をHVPEにより成長させた後、該第二GaN厚膜をスライスすることにより第二c面GaNウエハを得る第二工程と、
該第二c面GaNウエハ上に、(0001)配向した厚さ50μmより大きいGaN膜をHVPEにより成長させる第三工程とを有し、かつ、
該GaN膜は、補償不純物の総濃度が1×1017atoms/cm3以上である部分が設けられることを特徴とする、GaN基板ウエハの製造方法。
[25]再成長界面を挟んでN極性側の領域とGa極性側の領域とを有する、GaN基板ウエハを製造する方法であって、
(i)意図的にドーピングされていないGaNからなり(0001)配向した第一GaN厚膜を、シードウエハ上にHVPEで成長させるとともに、該第一GaN厚膜を加工して少なくとも1枚の第一c面GaNウエハを得る第一工程、
(ii)意図的にドーピングされていないGaNからなり(0001)配向した第二GaN厚膜を、第一工程で得た第一c面GaNウエハ上にHVPEで成長させるとともに、該第二GaN厚膜から第二c面GaNウエハをスライスする第二工程、ならびに、
(iii)厚さが50μmより大きく(0001)配向したGaN膜を、第二工程で得た第二c面GaNウエハ上にHVPEで成長させて積層構造体を得る第三工程を有すること、および、該第三工程で成長させるGaN膜には、補償不純物の総濃度が1×1017atoms/cm3以上である部分が設けられることを特徴とする、GaN基板ウエハの製造方法。
[26]前記GaN膜の厚さが300μm以下である、前記[25]に記載のGaN基板ウエハの製造方法。
[27]前記GaN基板ウエハが、以下の(1)~(3)から選ばれるいずれかの条件を充たす、前記[25]または[26]に記載のGaN基板ウエハの製造方法。
(1)50mm以上55mm以下の直径と250μm以上450μm以下の厚さを有する。
(2)100mm以上105mm以下の直径と350μm以上750μm以下の厚さを有する。
(3)150mm以上155mm以下の直径と450μm以上800μm以下の厚さを有する。
[28]前記GaN膜が、c軸方向の領域長が20μm以上であり、かつ、領域内の補償不純物の総濃度が1×1017atoms/cm3以上である、特定ドープ領域を有する、前記[25]~[27]のいずれかに記載のGaN基板ウエハの製造方法。
[29]前記特定ドープ領域における補償不純物の総濃度が1×1018atoms/cm3以上である、前記[28]に記載のGaN基板ウエハの製造方法。
[30]前記特定ドープ領域において、補償不純物の総濃度がドナー不純物の総濃度の2倍以上である、前記[28]または[29]に記載のGaN基板ウエハの製造方法。
[31]c軸方向に沿った前記特定ドープ領域内の補償不純物の総濃度の変動が、中央値から±25%の範囲内である、前記[28]~[30]のいずれかに記載のGaN基板ウエハの製造方法。
[32]前記領域長が、前記GaN膜の厚さの50%以上である、前記[28]~[31]のいずれかに記載のGaN基板ウエハの製造方法。
[33]前記特定ドープ領域の下端から、前記GaN膜と前記第二c面GaNウエハとの界面までの長さが、1μm以上である、前記[28]~[32]のいずれかに記載のGaN基板ウエハの製造方法。
[34]前記特定ドープ領域が、炭素および遷移金属元素から選ばれる一種以上の元素を含有する、前記[28]~[33]のいずれかに記載のGaN基板ウエハの製造方法。
[35]前記特定ドープ領域に最も高い濃度で含有される不純物がFe、MnまたはCである、前記[28]~[34]のいずれかに記載のGaN基板ウエハの製造方法。
[36]前記GaN膜における補償不純物の総濃度が5×1019atoms/cm3以下である、前記[24]~[35]のいずれかに記載のGaN基板ウエハの製造方法。
[37]前記第三工程の後に、前記積層構造体を薄化する薄化工程を有する、前記[24]~[36]のいずれかに記載のGaN基板ウエハの製造方法。
[38]前記薄化工程の前後における前記GaN膜の厚さ差が50μm以上である、前記[37]に記載のGaN基板ウエハの製造方法。
[39]前記薄化工程の前後における前記GaN膜の厚さ差が200μm以下である、前記[37]または[38]に記載のGaN基板ウエハの製造方法。
[40]前記GaN基板ウエハのオフカット方位が、前記第二c面GaNウエハのオフカット方位と異なる、前記[37]~[39]のいずれかに記載のGaN基板ウエハの製造方法。
[41]前記第三工程で前記GaN膜を成長させる前に、前記第二工程で前記第二GaN膜からスライスされた前記第二c面GaNウエハのGa極性側の主面が平坦化される平坦化工程、更にエッチングにより粗化される粗化工程を有する、前記[24]~[40]のいずれかに記載のGaN基板ウエハの製造方法。
本明細書において「X~Y」(X,Yは任意の数字)と表現した場合、特記しない限り「X以上Y以下」の意と共に、「好ましくはXより大きい」及び「好ましくはYより小さい」の意を包含する。
また、本明細書において、2つ以上の対象を併せて説明する際に用いる「独立して」とは、それらの2つ以上の対象が同じであっても異なっていてもよいという意味で使用される。
本発明の一実施形態は、GaN基板ウエハに関する。
実施形態に係るGaN基板ウエハは、(0001)配向したGaN基板ウエハであって、再成長界面を挟んでN極性側に設けられた第一領域と、Ga極性側に設けられた最小厚さを有する第二領域とを有する。第二領域の最小厚さは20μm以上である。また、第二領域の少なくとも一部において、補償不純物の総濃度が1×1017atoms/cm3以上である。
さらに、上記のGaN基板ウエハは、第一領域における不純物濃度に関しては、次の(a)~(c)から選ばれる一以上の条件が充たされていることが好ましい。
(a)Si(ケイ素)濃度が5×1016atoms/cm3以上である;
(b)O(酸素)濃度が3×1016atoms/cm3以下である;
(c)H(水素)濃度が1×1017atoms/cm3以下である。
なお、本明細書において「不純物」とは、GaN基板に含有されるGa元素及びN元素以外の成分を意味する。
(0001)配向したGaNウエハとは、(0001)結晶面すなわちc面と平行または略平行な主面(大面積面)を有するGaNウエハであり、c面GaNウエハともいう。
図1および図2に示すGaN基板ウエハ100は、GaN結晶のみからなる、自立した基板ウエハであり、その2つの主面の一方はN極性面101、他方はGa極性面102である。N極性面101とGa極性面102は互いに平行である。
GaN基板ウエハ100は(0001)配向しており、(0001)結晶面に対するGa極性面102の傾斜は10度以下、好ましくは5度以下、より好ましくは2.5度以下である。該傾斜は0.2度以上1度未満、1度以上2.5度以下などであり得る。
GaN基板ウエハ100の厚さの好ましい範囲は、直径に応じて変わる。直径が約2インチのとき、厚さは好ましくは250μm以上、より好ましくは300μm以上であり、また、好ましくは450μm以下、より好ましくは400μm以下である。直径が約4インチのとき、厚さは好ましくは350μm以上、より好ましくは400μm以上であり、また、好ましくは750μm以下、より好ましくは650μm以下である。直径が約6インチのとき、厚さは好ましくは450μm以上、より好ましくは550μm以上であり、また、好ましくは800μm以下、より好ましくは700μm以下である。
GaN基板ウエハ100のGa極性面102は「おもて面」であり、GaN基板ウエハ100が窒化物半導体デバイスの製造に使用されるときは、通常、Ga極性面102上に窒化物半導体層がエピタキシャル成長される。
Ga極性面102は結晶成長させたままの状態(as-grown)の表面であり得るが、通常は、加工により平坦化されている。Ga極性面102を平坦化し、平坦面とするためになされる加工には、研磨およびCMP(Chemical Mechanical Polishing)から選ばれるひとつ以上が含まれ得る。これらの加工に加え、ダメージ層の除去を目的としてエッチングが行われ得る。平坦面の粗さは限定されるものではないが、例えば、原子間力顕微鏡(AFM)で測定されるGa極性面102の根二乗平均(RMS)粗さとして、測定範囲2μm×2μmにおいて好ましくは5nm未満、より好ましくは2nm未満、更に好ましくは1nm未満であり、0.5nm未満であってもよい。
Ga極性面102は切削によって形成された面であってもよいが、切削せずに研磨、CMP、エッチング等の平坦化のみを施された面であることが好ましい。
再成長界面103は、Ga極性面102と平行であることが好ましい。再成長界面103がGa極性面102から傾斜しているとき、通常、第二領域120の厚さは傾斜方向の一方端で最小となり、他方端で最大となる。第二領域120の該一方端における厚さと該他方端における厚さの差が200μmを超えないことが好ましい。
GaN基板ウエハ100を用いた窒化物半導体デバイスの製造過程では、最終的に第一領域110が除去されることが想定される。つまり、GaN基板ウエハ100を用いて製造される窒化物半導体デバイスチップは、第一領域110に由来する部分を含まないことが想定される。このような使用態様であれば、第一領域110をなすGaN結晶の電気特性に特段の制約はない。
(a)Si濃度が5×1016atoms/cm3以上
(b)O濃度が3×1016atoms/cm3以下
(c)H濃度が1×1017atoms/cm3以下
HVPEで成長されるGaN結晶においては、補償不純物で意図的にドープしない限り、補償不純物の総濃度がドナー不純物の総濃度よりも低いのが普通である。なお「意図的なドープ」とは、GaN結晶を成長させる過程で、対象とする元素を原料として添加することを意味する。
また、第一領域において、補償不純物の総濃度が1×1017atoms/cm3未満であることが好ましい。
第一領域110をなすGaN結晶は、意図的にドーピングされていないGaN結晶であることが好ましい。
第二領域120の最小厚さは、20μm以上である。その理由は、GaN基板ウエハ100を用いた窒化物半導体デバイスチップの製造過程で、基板ウエハ100から第一領域110が除去された後、残った第二領域120が該半導体デバイスチップの構造を支える基板としての役割を担い得るようにするためである。最小厚さとは、厚さが最小である箇所の厚さを意味する。
第二領域120の最小厚さは、50μm以上或いは50μmより大きい、更には75μm以上、更には100μm以上、更には150μm以上などであってもよい。
第二領域120の最小厚さは、好ましくは350μm以下、より好ましくは300μm以下であり、250μm以下、200μm以下などであってもよい。
Ga極性面102と再成長界面103が平行で、第二領域120の厚さが一様であるときは、第二領域の厚さは全ての箇所で最小厚さであるとみなされる。
補償不純物の総濃度とは、全ての種類の補償不純物の濃度を足し合わせた濃度である。HVPEで成長されるGaN結晶においては、意図的にドープしない限り、補償不純物の総濃度が1×1017atoms/cm3以上とはならないのが普通である。従って、意図的にドーピングすることにより、補償不純物の総濃度を1×1017atoms/cm3以上とすることができる。
本明細書にいう補償不純物は、GaN結晶中においてn型キャリアを補償する働きを持つ不純物を意味する。補償不純物としてよく知られているのは、C(炭素)と遷移金属元素である。遷移金属元素ではFe(鉄)とMn(マンガン)が代表的であり、その他にはCo(コバルト)、Cr(クロム)、V(バナジウム)、Ni(ニッケル)、Cu(銅)などが知られている。
主ドープ領域120aにおいて、補償不純物の総濃度はドナー不純物の総濃度の好ましくは2倍以上、より好ましくは5倍以上、更に好ましくは10倍以上であり、50倍以上であってもよい。また、主ドープ領域120aに最も高い濃度で含有される補償不純物がFe、MnまたはCであることが好ましい。
好適例において、主ドープ領域120aをなすGaN結晶が半絶縁性となるように、すなわち、その室温抵抗率が1×105Ω・cm以上となるように、主ドープ領域120aに添加される補償不純物の濃度が設定される。
主ドープ領域120a内においては、GaN基板ウエハ100の厚さ方向であるc軸方向に沿った比抵抗の変動が小さいことが望ましい。従って、主ドープ領域120a内におけるc軸方向に沿った補償不純物の総濃度の変動は、中央値から好ましくは±25%以内、より好ましくは±20%以内、更に好ましくは±15%以内、より更に好ましくは±10%以内である。
好ましい実施形態においては、GaN基板ウエハ100を用いた窒化物半導体デバイスチップの製造過程で、GaN基板ウエハ100から第一領域110に加えて第二領域120も一部除去し、主ドープ領域120aを露出させたときでも、残った主ドープ領域120aのみからなるGaN基板が該半導体デバイスチップの構造を支え得るように、特定長Lが50μmより大きな値とされる。
この好ましい実施形態において、特定長Lは、75μm以上、100μm以上、更には150μm以上、更には200μm以上であり得る。
この好ましい実施形態において、特定長Lは、第二領域120の最小厚さの好ましくは50%以上、より好ましくは75%以上、更に好ましくは90%以上である。
また、特定長Lの下端(N極性面101側の端)から再成長界面までの長さは、好ましくは1μm以上であり、より好ましくは5μm以上であり、10μm以上であり、また、該下端から該界面までの長さは、好ましくは50μm以下、より好ましくは30μm以下である。
第二領域120の最下部、すなわち第一領域110と隣り合う部分では、主ドープ領域120aに意図的に添加された補償不純物と同種の補償不純物の濃度が第一領域110から離れるにつれて連続的または段階的に増加していてもよい。
(a’)Si濃度が5×1016atoms/cm3以上
(b’)O濃度が3×1016atoms/cm3以下
(c’)H濃度が1×1017atoms/cm3以下
その他、図1~図3には示されていないが、GaN基板ウエハ100のエッジは面取りされていてもよい。また、GaN基板ウエハ100には、結晶の方位を表示するオリエンテーション・フラットまたはノッチ、おもて面と裏面の識別を容易にするためのインデックス・フラット等、必要に応じて様々なマーキングを施すことができる。
横型デバイス構造は、バイポーラトランジスタのような高電子移動度トランジスタ(HEMT)以外の電子デバイスにおいても、また、発光ダイオード(LED)やレーザダイオード(LD)のような発光デバイスにおいても採用され得る。
エッチング加工、イオン注入、電極形成、保護膜形成等を含み得る半導体プロセスが実行された後、エピタキシャルウエハは分断されてGaN-HEMTチップとなるが、分断の前にエピタキシャルウエハを薄化するために、通常図4(c)に示すように、GaN基板ウエハ100の第一領域110の少なくとも一部が研削、エッチング等の方法で除去される。
図4(c)では、薄化後のエピタキシャルウエハのN極性面側に主ドープ領域120aが露出するよう、GaN基板ウエハ100から第二領域120も部分的に除去されている。 なお、GaN基板ウエハ100を用いた半導体デバイスは、窒化物半導体デバイスのみに限定されるものではない。
次に、本発明の別の実施形態であるGaN基板ウエハの製造方法について説明する。以下に記載する製造方法は、前記したGaN基板ウエハを製造する好ましい一形態である。また、以下に記載するGaN基板ウエハの製造方法によって得られるGaN基板ウエハの好ましい態様は、前記したGaN基板ウエハが挙げられる。
実施形態に係る前述のGaN基板ウエハ100は、好ましくは、以下に説明する方法により製造され得る。この方法は、再成長界面を挟んでN極性側の領域とGa極性側の領域を有するGaN基板ウエハの製造に適用されるものであり、好ましくはGa極性側の少なくとも一部で比抵抗が高められたものであって、次の工程を有する。
(ii’)基板上に、(0001)配向した第二GaN厚膜をHVPEにより成長させた後、該第二GaN厚膜をスライスすることにより第二c面GaNウエハを得る第二工程と、
(iii’)該第二c面GaNウエハ上に、(0001)配向した厚さ50μmより大きいGaN膜をHVPEにより成長させる第三工程とを有し、該GaN膜には、該第二c面GaNウエハよりもドナー不純物の総濃度が高い領域が設けられる。
(i)意図的にドーピングされていないGaNからなり(0001)配向した第一GaN
厚膜を、シードウエハ上にHVPEで成長させるとともに、該第一GaN厚膜を加工して少なくとも1枚の第一c面GaNウエハを得る第一工程。
(ii)意図的にドーピングされていないGaNからなり(0001)配向した第二GaN厚膜を、第一工程で得た第一c面GaNウエハ上にHVPEで成長させるとともに、該第二GaN厚膜から第二c面GaNウエハをスライスする第二工程。
(iii)厚さが50μmより大きく(0001)配向したGaN膜を、第二工程で得た第二c面GaNウエハ上にHVPEで成長させて積層構造体を得る第三工程。但し、該GaN膜には補償不純物の総濃度が1×1017atoms/cm3以上である部分が設けられる。
本明細書において「ウエハ上に」は「ウエハの表面に」と同義である。
第一工程では、図5(a)に示すシードウエハ1を準備のうえ、その上に、図5(b)に示すように、意図的にドーピングされていないGaNからなり(0001)配向した第一GaN厚膜2をHVPEで成長させる。更に、図5(c)に示すように、第一GaN厚膜2を加工することにより、少なくとも1枚の第一c面GaNウエハ3を得る。
シードウエハ1は、別途工程で製造したc面GaNウエハであってもよい。
図6(a)は、第一工程で作製された第一c面GaNウエハ3の一枚を示す断面図である。但し第一c面GaNウエハ3は、第一工程により得られたものに限定されない。
第二工程では、図6(b)に示すように、第一c面GaNウエハ3のGa極性面上に、意図的にドーピングされていないGaNからなり(0001)配向した第二GaN厚膜4を、HVPEで成長させ、次いで、図6(c)に示すように、該第二GaN厚膜4から第二c面GaNウエハ5をスライスする。第二GaN厚膜4は、当該第二GaN厚膜4を加工することにより、少なくとも1枚の第二c面GaNウエハ5を作製できるだけの厚さに成長させる。好ましい例では、第二GaN厚膜4を数mm以上の厚さに成長させて、そこから少なくとも2枚の第二c面GaNウエハ5をスライスする。
第二GaN厚膜4は弱いn型導電性を有することから、そのスライスにワイヤ放電加工装置を用いることが可能である。ワイヤ放電加工装置は、遊離砥粒型のワイヤソーよりも切断速度が高く、また、取扱いも容易である。また、ワイヤ放電加工装置を用いてGaN結晶を切断したときのカーフロスは、固定砥粒型のワイヤソーを用いたときよりも少ない。
実施形態に係る前述のGaN基板ウエハ100を製造する場合には、第二工程で第二GaN厚膜4から第二c面GaNウエハ5をスライスする際に、第二c面GaNウエハ5におけるGa極性面の(0001)結晶面に対する傾斜角度(オフカット角)および傾斜方向(オフカット方向)を、GaN基板ウエハ100が有すべきオフカット角およびオフカット方向と同じとすることが好ましいが、必須ではない。
GaN基板ウエハ100が有すべきオフカット方位は、GaN基板ウエハ100を使用する半導体デバイスの製造者の要求に応じて様々であるが、様々なオフカット方位を有する第二c面GaNウエハ5を準備することは、GaN基板ウエハ100の生産効率の低下につながり得る。第二c面GaNウエハ5のオフカット方位によって、次の第三工程で第二c面GaNウエハ5上にHVPEでGaN膜6を成長させるときの最適条件が変わり得ることにも、注意が必要である。
例えば、第二c面GaNウエハ5の直径が約2インチであるとき、その初期厚t5iは好ましくは300μm以下であり、250μm以下、更には200μm以下であってもよい。
第二c面GaNウエハ5の初期厚t5iを小さくすることで、第二GaN厚膜4からスライスし得る第二c面GaNウエハ5の枚数を増やし得る。
HCl(塩化水素)をエッチングガスに用いると、GaNのGa極性面はエッチングマスクを用いることなく粗化することが可能である。GaN膜6の成長に用いるHVPE装置にエッチング用のHCl供給ラインを設ければ、該HVPE装置のリアクター内で、GaN膜6の成長直前に、第二c面GaNウエハ5のGa極性面を粗化することもできる。
HCl分圧は、例えば0.002~0.05atmである。
H2分圧は、例えば0.2~0.8atmである。
NH3分圧は、例えば0.01~0.05atmである。NH3を流すことで、GaNのGa極性面はより均一に粗化される。
エッチング温度は、例えば900~1050℃である。
エッチング時間は、例えば1~60分である。
エッチング後の第二c面GaNウエハ5のGa極性面の粗さを、最も高い点と最も低い点の間の高低差と定義したとき、該粗さは例えば0.3~12μmとし得る。
HClを用いたエッチングでは、エッチング時間以外の条件を固定したとき、エッチング時間とともに、第二c面GaNウエハのGa極性面の粗さは大きくなる傾向がある。
例えば、HCl分圧0.01~0.02atm、H2分圧0.05~0.08atm、NH3分圧0.01~0.03atm、温度970~1000℃という条件で第二c面GaNウエハ5のGa極性面をエッチングするとき、エッチング時間を5分以下とすることで、Ga極性面の粗さを0.5μm以下にすることができる。
一例では、第二c面GaNウエハ5のGa極性面を、フォトリソグラフィ技法によりパターニングしたエッチングマスクを形成したうえで、ドライエッチングすることにより粗面としてもよい。ドットパターンとネットパターンが、エッチングマスクの好適なパターンの典型例である。ドライエッチングは、Cl2(塩素ガス)または含塩素化合物をエッチングガスに用いたRIE(反応性イオンエッチング)であってもよい。
好適例では、GaN膜6に特定ドープ領域6aを設けてもよい。特定ドープ領域6aは、c軸方向の領域長が20μm以上であることが好ましく、かつ、領域内において補償不純物の総濃度が1×1017atoms/cm3以上の領域である。換言すれば、この領域長は、補償不純物の総濃度が1×1017atoms/cm3以上である領域の厚さ(厚み方向の高さ)を意味する。
特定ドープ領域6aの、c軸方向の領域長は、25μm以上、50μm以上、75μm以上、100μm以上、150μm以上、200μm以上などでもあり得る。
特定ドープ領域6aの上端([0001]側の端)は、GaN膜6の上面から好ましくは10μm以内、より好ましくは5μm以内であり、GaN膜6の上面であってもよい。
特定ドープ領域6aの下端([000-1]側の端)から、第二c面GaNウエハ5とGaN膜6との界面までの長さは、好ましくは1μm以上であり、より好ましくは5μm以上であり、10μm以上であり、また、該下端から該界面までの長さ、好ましくは50μm以下、より好ましくは30μm以下である。
特定ドープ領域6aのc軸方向の領域長は、更に、GaN膜6の厚さの50%以上であることが好ましく、75%以上であることがより好ましく、90%以上であることが更に好ましい。
特定ドープ領域6a内では、補償不純物の総濃度が少なくとも1×1017atoms/cm3であり、2×1017atoms/cm3以上、5×1017atoms/cm3以上、1×1018atoms/cm3以上、2×1018atoms/cm3以上、5×1018atoms/cm3以上などであってもよい。
特定ドープ領域6a内では、GaN結晶が半絶縁性、すなわち、その室温抵抗率が1×105Ω・cm以上であってもよい。
特定ドープ領域6a内においては、c軸方向に沿った比抵抗の変動が小さいことが望ましい。従って、特定ドープ領域6a内におけるc軸方向に沿った補償不純物の総濃度の変動は、中央値から好ましくは±25%以内、より好ましくは±20%以内、更に好ましくは±15%以内、より更に好ましくは±10%以内である。
特定ドープ領域6aを含め、GaN膜6における補償不純物の総濃度は、過剰なドーピングによる結晶品質の著しい低下を避けるために、5×1019atoms/cm3以下、更には2×1019atoms/cm3以下、更には1×1019atoms/cm3以下とされ得る。
GaN膜6の最下部、すなわち第二c面GaNウエハ5と隣り合う部分には、特定ドープ領域6aに添加される補償不純物と同種の補償不純物を、その濃度が第二c面GaNウエハ5から離れるにつれて連続的または段階的に増加するように添加してもよい。
前述のGaN基板ウエハ100を製造する場合、GaN膜6の成長厚みt6gは、該GaN基板ウエハにおける第二領域120の設計厚みと同じでもよいが、好ましくは該設計厚みより大きくすることで、後の薄化工程においてGaN膜6の表面の平坦化加工が可能となる。従って、GaN膜6の成長厚みt6gは、平坦化のための加工シロを確保するために、第二領域120の設計最大厚みより50μm以上大きいことが好ましく、100μm以上大きいことがより好ましい。200μmを超える加工シロは必要とされないのが普通である。換言すれば、薄化工程の前後におけるGaN膜6の厚さ差が200μm以下であることが好ましい。
例えば、GaN膜6の成長厚みt6gが第二領域120の設計最大厚みより50μm以上大きいとき、後の薄化工程ではGaN膜6の厚さが50μm以上減じられる。換言すれば、薄化工程の前後におけるGaN膜6の厚さ差が50μm以上となる。
成長厚みt6gが小さくて済むことから、GaN膜6は比較的短時間で形成することができ、それ故に、副生物であるNH4Cl(塩化アンモニウム)がHVPE装置の排気システムを閉塞させることを心配することなく、一度に多数の第二c面GaNウエハ5上にGaN膜6を成長させることが可能である。このことから、第三工程におけるスループットは極めて高いものとなり得る。
更に、GaN膜6の形成に要する時間が短いことは、HVPEリアクターの洗浄とメンテナンスに関連するコストの削減にも寄与し得る。一般的に、HVPEリアクターは、1回の成長工程の所要時間が短いときの方が劣化の進行が遅く、使用寿命が長くなる。
図7(c)では、第二c面GaNウエハ5の厚さが初期厚みt5iから最終厚みt5fに減じられるとともに、GaN膜6の厚さが初期厚みt6iから最終厚みt6fに減じられているが、薄化工程では第二c面GaNウエハ5とGaN膜6のいずれか一方のみが加工されてもよい。
実施形態に係る前述のGaN基板ウエハ100を製造する場合、薄化工程において、第二c面GaNウエハ5とGaN膜6の厚さが、該GaN基板ウエハにおける第一領域110および第二領域120の設計厚とそれぞれ一致するまで減じられる。
製造すべきGaN基板ウエハ100のオフカット方位が、第二c面GaNウエハ5のオフカットと異なるとき、すなわちオフカット角とオフカット方向の少なくともいずれかが異なるときは、薄化加工の前に積層構造体の結晶方位がX線回折装置で確認される。
薄化工程において用いる加工技法は、研削、ラッピング、CMP、ドライエッチング、ウェットエッチング等から適宜選択することができる。
理由は、意図的にドーピングしたGaN厚膜をHVPEで1mm以上の厚さに成長させる工程、および、そのように成長させたGaN厚膜をスライス加工する工程が、存在しないことによる。
第一工程および第二工程では、GaN厚膜をHVPEでミリメートルオーダーの厚さに成長させてもよいが、これらの工程で成長させる第一GaN厚膜2および第二GaN厚膜4は、意図的にドーピングされないので、成長中にモホロジー異常やクラックが発生し難く、また、スライス中に割れる頻度も低い。
一方、第三工程で成長させるGaN膜6には、1×1017atoms/cm3以上の濃度で補償不純物を含有する部分が設けられるが、GaN膜6の成長厚みは500μm以下であるので、成長中にモホロジー異常やクラックが発生し難い。しかも、GaN膜6はスライス加工する必要がない。すなわち、前記した薄化工程においてスライス加工を施す必要がない。特に、第三で形成されたGaN膜6はスライス加工することなく薄化工程を経ることが好ましい。
理由は、意図的にドーピングしていない第一c面GaNウエハ3上に、意図的にドーピングせずホモエピタキシャル成長される第二GaN厚膜4の反りは、極めて小さいものとなり得ること、それゆえに、その第二GaN厚膜4からスライスされる第二c面GaNウエハ5において、オフカット方位のバラツキが極めて小さくなり得ることにある。
図8に示すHVPE装置10は、ホットウォール型のリアクター11と、該リアクター内に配置されたガリウム溜め12およびサセプター13と、該リアクターの外部に配置された第一ヒーター14および第二ヒーター15を備えている。第一ヒーター14および第二ヒーター15は、それぞれ、リアクター11を環状に取り囲んでいる。
第一ゾーンZ1に配置されるガリウム溜め12は、ガス入口とガス出口を有する石英容器である。
第二ゾーンZ2に配置されるサセプター13は、例えばグラファイトで形成される。サセプター13を回転させる機構は任意に設けることができる。
成長するGaNを意図的にドープするときは、キャリアガスで希釈されたドーピングガスをドーパント導入管P4を通してリアクター11内の第二ゾーンZ2に導く。
アンモニア導入管P1、塩化水素導入管P2、塩化ガリウム導入管P3およびドーパント導入管P4は、リアクター11内に配置される部分が石英で形成される。
NH3、HClおよびドーピングガスのそれぞれを希釈するキャリアガスには、H2(水素ガス)、N2(窒素ガス)またはH2とN2の混合ガスが好ましく用いられる。
ガリウム溜めの温度は、例えば500~1000℃であり、好ましくは700℃以上、また、好ましくは900℃以下である。
サセプター温度は、例えば900~1100℃であり、好ましくは930℃以上、より好ましくは950℃以上であり、また、好ましくは1050℃以下、より好ましくは1020℃以下である。
V/III比は大き過ぎても小さ過ぎても、GaNの成長表面のモホロジーが悪化する原因となる。成長表面のモホロジー悪化は、結晶品質の低下の原因となり得る。
ある種の不純物では、GaN結晶への取り込み効率が、成長表面の結晶方位に強く依存する。成長表面のモホロジーが良好でない条件で成長させたGaN結晶の内部では、かかる不純物の濃度の均一性が低下する。これは、モホロジーの悪い成長表面には、様々な方位のファセットが存在することによる。
GaN結晶への取り込み効率が成長表面の結晶方位によって明らかに異なる不純物の典型例はO(酸素)である。Oはドナー不純物であることから、その濃度の均一性の低下は、比抵抗の均一性の低下につながる。
GaNの成長レートは、好ましくは40~200μm/hであり、リアクター内のNH3分圧とGaCl分圧の積をパラメータとして制御することができる。高過ぎる成長レートは成長するGaNの表面モホロジーを悪化させる。
前述の第三工程でGaN膜6をドーピングするときは、成長表面のモホロジー悪化を防ぐために、ドーピングガスの供給レートを、供給開始から数分ないし数十分かけて徐々に所定値まで増加させることが好ましい。
同じ理由から、ドーピングガスの供給は、GaN膜6を少なくとも数μm成長させた時点で開始することが好ましい。
Cドーピングのためのドーピングガスには、例えばCH4(メタン)のような炭化水素ガスを用いることができる。
Feドーピングのためのドーピングガスには、例えば、気化させた塩化鉄を用いることができる。塩化鉄蒸気は、キャリアガス流通下で加熱した金属鉄にHClを接触させる方法で発生させ得る他、キャリアガス流通下で加熱して気化させたフェロセン(ビス(シクロペンタジエニル)鉄)を、ドーパント導入管内でHClと反応させる方法で発生させ得る。ここでフェロセンは、鉄を含有する他の有機化合物に置換してもよい。
Mnドーピングのためのドーピングガスには、例えば、導入管内に金属Mnを設置し、これを加熱するとともにキャリアガス等のフローによって用いることができる。
他の遷移金属元素をGaNに添加するときも、当該遷移金属元素の蒸気、或いは当該遷移金属元素の塩化物の蒸気をドーピングガスとして用いることができる。
図8では図示が省略されている部品を含め、リアクター11内に配置される部品には、石英とカーボンの他に、SiC(炭化珪素)、SiNx(窒化ケイ素)、BN(窒化ホウ素)、アルミナ、W(タングステン)、Mo(モリブデン)などで形成されたものを用いることができる。そうすることで、HVPE装置10を用いて成長されるGaNにおける、Si、OおよびHを除く不純物元素の濃度は、意図的なドーピングをしない限り、独立して5×1015atoms/cm3以下とし得る。
<第一c面GaNウエハの作成(第一工程)>
まずGaNシードをHVPE装置のサセプター上にセットした。GaNシードとしては、MOCVD(有機金属化学気相成長法)により作製したサファイア上のGaNテンプレート基板を用い、c面側を成長面とした。
次いで、N2、H2およびNH3を、それぞれの分圧が0.67atm、0.31atmおよび0.02atmとなるようにリアクター内に供給しながら、リアクターの外側に設置したヒーターによってリアクター内を加熱した。
サセプター温度が1000℃に到達した後は、サセプター温度を一定に保持し、GaNを成長させた。ガリウム溜めの温度は900℃に設定した。成長時にリアクター内に供給するキャリアガスは69モル%をH2とし、残りをN2とした。
GaClおよびNH3をそれぞれの分圧が7.9×10-3atmおよび0.024atmとなるようにリアクター内に供給し、ドナー不純物を含有していない第二GaN厚膜を約2.5mmの厚さに成長させた。厚さと成長時間から算出した第二GaN厚膜の成長レートは約40μm/hであった。
次いで、このGaN厚膜をc面に平行にスライスしてウエハを得た後、該ウエハのGa極性面に、研削による平坦化とそれに続くCMP仕上げを施した。該ウエハのN極性面側のスライスダメージは、エッチングにより除去した。更に、ウエハをカットすることにより、厚さ400μmのドナー不純物を含有していない第二c面GaNウエハを作製した。得られたウエハの転位密度は、約2×106~4×106cm-2であった。
なお、成長時間を長くすることにより第二GaN厚膜の厚さを厚くすれば、第二c面GaNウエハを2枚以上得ることができる。
前記第二c面GaNウエハをシードとして、c面側を成長面としてHVPE装置のサセプター上にセットした。
次いで、N2およびNH3を、それぞれの分圧が0.84atmおよび0.16atmとなるようにリアクター内に導入しながらリアクターの外側に設置したヒーターによってリアクター内を加熱した。
ガリウム溜めの温度が900℃、サセプター温度が1030℃に到達した後は、サセプター温度を一定に保持し、GaClおよびNH3をそれぞれの分圧が0.013atmおよび0.16atmとなるように供給することにより、GaN結晶の成長を開始させた。成長中に供給するキャリアガスはN2のみとした。
Feドーピングは、成長開始から1分後にHClを9.4×10-4atmで金属Feが設置してあるドーパント導入管に流し始めることで開始した。ドナー不純物としてFeをドープしたGaN膜を約0.4mmの厚さに成長させた。FeドープGaN結晶層の成長レートは1.6μm/minであった。
GaN膜の表面全域を微分干渉顕微鏡で観察し、ピットやクラック等の表面欠陥が発生していないことを確認した。
得られたGaN基板ウエハは、再成長界面を有し、N極性側に厚さ100μm厚の第一領域(第二c面GaNウエハに相当)、Ga極性側に厚さ300μm厚の第二領域(GaN膜に相当)を有する2層基板である。
作製したFeドープGaN基板の表面から適当に5箇所を選び、各箇所における転位密度を、カソードルミネセンスで100μm×100μmの正方形領域中に観察される暗点の数から求めたところ、約2×106~3×106cm-2であり、シードに用いた単結晶GaN(0001)基板の転位密度と同等であった。
作製したFeドープGaN基板の抵抗率を二重リング法により測定した結果、室温抵抗率は、7×1011Ωcmであった。
2 第一GaN厚膜
3 第一c面GaNウエハ
4 第二GaN厚膜
5 第二c面GaNウエハ
6 GaN膜
6a 特定ドープ領域
10 HVPE装置
11 リアクター
12 ガリウム溜め
13 サセプター
14 第一ヒーター
15 第二ヒーター
100 GaN基板ウエハ
101 N極性面
102 Ga極性面
103 再成長界面
110 第一領域
120 第二領域
120a 主ドープ領域
200 エピタキシャル膜
210 アンドープGaNチャネル層
220 アンドープAlGaNキャリア供給層
Claims (41)
- (0001)配向したGaN基板ウエハであって、
再成長界面を挟んでN極性側に設けられた第一領域と、Ga極性側に設けられた最小厚さを有する第二領域とを有し、
該第二領域の最小厚さが20μm以上であり、
該第二領域の少なくとも一部において補償不純物の総濃度が1×1017atoms/cm3以上である、GaN基板ウエハ。 - 前記第一領域が、次の(a)~(c)から選ばれる一以上の条件を充たしている、請求項1に記載のGaN基板ウエハ。
(a)Si濃度が5×1016atoms/cm3以上である。
(b)O濃度が3×1016atoms/cm3以下である。
(c)H濃度が1×1017atoms/cm3以下である。 - 前記第一領域において、補償不純物の総濃度がドナー不純物の総濃度よりも低い、請求項1または2に記載のGaN基板ウエハ。
- 前記第一領域において、補償不純物の総濃度が1×1017atoms/cm3未満である、請求項1~3のいずれか一項に記載のGaN基板ウエハ。
- 前記第一領域において、Si、OおよびH以外の不純物元素の濃度が、独立して5×1015atoms/cm3以下である、請求項1~4のいずれか一項に記載のGaN基板ウエハ。
- 以下の(1)~(3)から選ばれるいずれかの条件を充たす、請求項1~5のいずれか一項に記載のGaN基板ウエハ。
(1)50mm以上55mm以下の直径と250μm以上450μm以下の厚さを有する。
(2)100mm以上105mm以下の直径と350μm以上750μm以下の厚さを有する。
(3)150mm以上155mm以下の直径と450μm以上800μm以下の厚さを有する。 - 前記第二領域がGa極性側の主面を少なくとも含む主ドープ領域を有し、かつ、該主ドープ領域における補償不純物の総濃度が1×1017atoms/cm3以上である、請求項1~6のいずれか一項に記載のGaN基板ウエハ。
- 前記主ドープ領域における補償不純物の総濃度が1×1018atoms/cm3以上である、請求項7に記載のGaN基板ウエハ。
- 前記主ドープ領域において、補償不純物の総濃度がドナー不純物の総濃度の2倍以上である、請求項7または8に記載のGaN基板ウエハ。
- 前記主ドープ領域が、炭素および遷移金属元素から選ばれる一種以上の元素を含有する、請求項7~9のいずれか一項に記載のGaN基板ウエハ。
- 前記主ドープ領域に最も高い濃度で含有される不純物がFe、MnまたはCである、請求項7~10のいずれか一項に記載のGaN基板ウエハ。
- 前記主ドープ領域がGaN極性側の主面から特定長以内の領域であり、該特定長が20μm以上である、請求項7~11のいずれか一項に記載のGaN基板ウエハ。
- 前記主ドープ領域において、c軸方向に沿った補償不純物の総濃度の変動が、中央値から±25%の範囲内である、請求項7~12のいずれか一項に記載のGaN基板ウエハ。
- 前記特定長が50μmより大きい、請求項12または13に記載のGaN基板ウエハ。
- 前記特定長が前記第二領域の最小厚さの50%以上である、請求項12~14のいずれか一項に記載のGaN基板ウエハ。
- 前記第二領域における補償不純物の総濃度が5×1019atoms/cm3以下である、請求項1~15のいずれか一項に記載のGaN基板ウエハ。
- 前記第二領域の最小厚さが300μm以下である、請求項1~16のいずれか一項に記載のGaN基板ウエハ。
- Ga極性側の主面が平坦面である、請求項1~17のいずれか一項に記載のGaN基板ウエハ。
- Ga極性側の主面に対し前記再成長界面が傾斜している、請求項18に記載のGaN基板ウエハ。
- 前記第二領域における前記再成長界面が傾斜している方向の一方端と他方端との間の厚さ差が200μmを超えない、請求項19に記載のGaN基板ウエハ。
- 請求項1~20のいずれか一項に記載のGaN基板ウエハと、該GaN基板ウエハのGa極性側の主面上にエピタキシャル成長した窒化物半導体層と、を有するエピタキシャルウエハ。
- 請求項1~20のいずれか一項に記載のGaN基板ウエハを準備する工程と、該GaN基板ウエハのGa極性側の主面上に窒化物半導体層を成長させる工程と、を有するエピタキシャルウエハの製造方法。
- 請求項1~20のいずれか一項に記載のGaN基板ウエハを準備する工程と、該GaN基板ウエハのGa極性側の主面上に窒化物半導体層を成長させてエピタキシャルウエハを得る工程と、該エピタキシャルウエハの少なくとも一部において、前記GaN基板ウエハの前記第一領域を除去する工程と、を有する窒化物半導体デバイスの製造方法。
- 基板上に、(0001)配向した第二GaN厚膜をHVPEにより成長させた後、該第二GaN厚膜をスライスすることにより第二c面GaNウエハを得る第二工程と、
該第二c面GaNウエハ上に、(0001)配向した厚さ50μmより大きいGaN膜をHVPEにより成長させる第三工程とを有し、かつ、
該GaN膜は、補償不純物の総濃度が1×1017atoms/cm3以上である部分が設けられることを特徴とする、GaN基板ウエハの製造方法。 - 再成長界面を挟んでN極性側の領域とGa極性側の領域とを有する、GaN基板ウエハを製造する方法であって、
(i)意図的にドーピングされていないGaNからなり(0001)配向した第一GaN厚膜を、シードウエハ上にHVPEで成長させるとともに、該第一GaN厚膜を加工して少なくとも1枚の第一c面GaNウエハを得る第一工程、
(ii)意図的にドーピングされていないGaNからなり(0001)配向した第二GaN厚膜を、第一工程で得た第一c面GaNウエハ上にHVPEで成長させるとともに、該第二GaN厚膜から第二c面GaNウエハをスライスする第二工程、ならびに、
(iii)厚さが50μmより大きく(0001)配向したGaN膜を、第二工程で得た第二c面GaNウエハ上にHVPEで成長させて積層構造体を得る第三工程を有すること、および、該第三工程で成長させるGaN膜には、補償不純物の総濃度が1×1017atoms/cm3以上である部分が設けられることを特徴とする、GaN基板ウエハの製造方法。 - 前記GaN膜の厚さが300μm以下である、請求項25項に記載のGaN基板ウエハの製造方法。
- 前記GaN基板ウエハが、以下の(1)~(3)から選ばれるいずれかの条件を充たす、請求項25または26に記載のGaN基板ウエハの製造方法。
(1)50mm以上55mm以下の直径と250μm以上450μm以下の厚さを有する。
(2)100mm以上105mm以下の直径と350μm以上750μm以下の厚さを有する。
(3)150mm以上155mm以下の直径と450μm以上800μm以下の厚さを有する。 - 前記GaN膜が、c軸方向の領域長が20μm以上であり、かつ、領域内の補償不純物の総濃度が1×1017atoms/cm3以上である、特定ドープ領域を有する、請求項25~27のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記特定ドープ領域における補償不純物の総濃度が1×1018atoms/cm3以上である、請求項28に記載のGaN基板ウエハの製造方法。
- 前記特定ドープ領域において、補償不純物の総濃度がドナー不純物の総濃度の2倍以上である、請求項28または29に記載のGaN基板ウエハの製造方法。
- c軸方向に沿った前記特定ドープ領域内の補償不純物の総濃度の変動が、中央値から±25%の範囲内である、請求項28~30のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記領域長が、前記GaN膜の厚さの50%以上である、請求項28~31のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記特定ドープ領域の下端から、前記GaN膜と前記第二c面GaNウエハとの界面までの長さが、1μm以上である、請求項28~32のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記特定ドープ領域が、炭素および遷移金属元素から選ばれる一種以上の元素を含有する、請求項28~33のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記特定ドープ領域に最も高い濃度で含有される不純物がFe、MnまたはCである、請求項28~34のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記GaN膜における補償不純物の総濃度が5×1019atoms/cm3以下である、請求項24~35のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記第三工程の後に、前記積層構造体を薄化する薄化工程を有する、請求項24~36のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記薄化工程の前後における前記GaN膜の厚さ差が50μm以上である、請求項37に記載のGaN基板ウエハの製造方法。
- 前記薄化工程の前後における前記GaN膜の厚さ差が200μm以下である、請求項37または38に記載のGaN基板ウエハの製造方法。
- 前記GaN基板ウエハのオフカット方位が、前記第二c面GaNウエハのオフカット方位と異なる、請求項37~39のいずれか一項に記載のGaN基板ウエハの製造方法。
- 前記第三工程で前記GaN膜を成長させる前に、前記第二工程で前記第二GaN膜からスライスされた前記第二c面GaNウエハのGa極性側の主面が平坦化される平坦化工程、更にエッチングにより粗化される粗化工程を有する、請求項24~40のいずれか一項に記載のGaN基板ウエハの製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| EP20814497.2A EP3978658A4 (en) | 2019-05-30 | 2020-05-28 | GAN SUBSTRATE WAFER AND PROCESS FOR PRODUCTION THEREOF |
| JP2021522864A JP7567786B2 (ja) | 2019-05-30 | 2020-05-28 | GaN基板ウエハおよびその製造方法 |
| KR1020217039707A KR20220014873A (ko) | 2019-05-30 | 2020-05-28 | GaN 기판 웨이퍼 및 그 제조 방법 |
| CN202080040339.8A CN113906170B (zh) | 2019-05-30 | 2020-05-28 | GaN基板晶片及其制造方法 |
| US17/536,396 US12476108B2 (en) | 2019-05-30 | 2021-11-29 | GaN substrate wafer and production method for same |
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2019-101184 | 2019-05-30 | ||
| JP2019101184 | 2019-05-30 | ||
| JP2019-113570 | 2019-06-19 | ||
| JP2019113570 | 2019-06-19 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US17/536,396 Continuation US12476108B2 (en) | 2019-05-30 | 2021-11-29 | GaN substrate wafer and production method for same |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2020241761A1 true WO2020241761A1 (ja) | 2020-12-03 |
Family
ID=73551916
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2020/021133 Ceased WO2020241761A1 (ja) | 2019-05-30 | 2020-05-28 | GaN基板ウエハおよびその製造方法 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US12476108B2 (ja) |
| EP (1) | EP3978658A4 (ja) |
| JP (1) | JP7567786B2 (ja) |
| KR (1) | KR20220014873A (ja) |
| CN (1) | CN113906170B (ja) |
| TW (1) | TWI889685B (ja) |
| WO (1) | WO2020241761A1 (ja) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2007023722A1 (ja) * | 2005-08-25 | 2007-03-01 | Sumitomo Electric Industries, Ltd. | GaxIn1-xN(0≦x≦1)結晶の製造方法、GaxIn1-xN(0≦x≦1)結晶基板、GaN結晶の製造方法、GaN結晶基板および製品 |
| JP2012232884A (ja) | 2011-04-19 | 2012-11-29 | Hitachi Cable Ltd | 窒化物半導体基板及びその製造方法並びにそれを用いた素子 |
| WO2015114732A1 (ja) * | 2014-01-28 | 2015-08-06 | 株式会社サイオクス | 半導体基板の製造方法 |
| JP2018070405A (ja) * | 2016-10-27 | 2018-05-10 | 株式会社サイオクス | 半絶縁性結晶、n型半導体結晶およびp型半導体結晶 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101194053A (zh) * | 2005-08-25 | 2008-06-04 | 住友电气工业株式会社 | 制造GaxIn1-xN(0≤x≤1)晶体的方法、GaxIn1-xN(0≤x≤1)结晶衬底、制造GaN晶体的方法、GaN结晶衬底和产品 |
| JP4720441B2 (ja) * | 2005-11-02 | 2011-07-13 | 日立電線株式会社 | 青色発光ダイオード用GaN基板 |
| US7777217B2 (en) * | 2005-12-12 | 2010-08-17 | Kyma Technologies, Inc. | Inclusion-free uniform semi-insulating group III nitride substrate and methods for making same |
| JP4386031B2 (ja) * | 2005-12-26 | 2009-12-16 | 住友電気工業株式会社 | 半導体デバイスの製造方法および窒化ガリウム結晶基板の識別方法 |
| JP4395609B2 (ja) | 2006-03-13 | 2010-01-13 | 国立大学法人東北大学 | 窒化ガリウム系材料からなる基板 |
| JP2013197357A (ja) * | 2012-03-21 | 2013-09-30 | Hitachi Cable Ltd | 窒化物半導体デバイス及びその製造方法 |
| JP2014118323A (ja) * | 2012-12-17 | 2014-06-30 | Mitsubishi Chemicals Corp | 周期表第13族金属窒化物半導体結晶の製造方法及び周期表第13族金属窒化物半導体結晶 |
| WO2015006712A2 (en) | 2013-07-11 | 2015-01-15 | Sixpoint Materials, Inc. | An electronic device using group iii nitride semiconductor and its fabrication method and an epitaxial multi-layer wafer for making it |
| WO2015107813A1 (ja) * | 2014-01-17 | 2015-07-23 | 三菱化学株式会社 | GaN基板、GaN基板の製造方法、GaN結晶の製造方法および半導体デバイスの製造方法 |
| JP6714320B2 (ja) * | 2014-03-18 | 2020-06-24 | 株式会社サイオクス | 13族窒化物結晶の製造方法及び13族窒化物結晶を有する積層体 |
| JP6437736B2 (ja) * | 2014-05-09 | 2018-12-12 | 古河機械金属株式会社 | 自立基板の製造方法および自立基板 |
| WO2016098518A1 (ja) | 2014-12-16 | 2016-06-23 | 三菱化学株式会社 | GaN基板 |
| DE112015006059T5 (de) | 2015-01-27 | 2017-10-12 | Mitsubishi Electric Corporation | Halbleitervorrichtung |
| US10186630B2 (en) | 2016-08-02 | 2019-01-22 | QMAT, Inc. | Seed wafer for GaN thickening using gas- or liquid-phase epitaxy |
| JP6824829B2 (ja) * | 2017-06-15 | 2021-02-03 | 株式会社サイオクス | 窒化物半導体積層物の製造方法、窒化物半導体自立基板の製造方法および半導体装置の製造方法 |
-
2020
- 2020-05-28 TW TW109117753A patent/TWI889685B/zh active
- 2020-05-28 JP JP2021522864A patent/JP7567786B2/ja active Active
- 2020-05-28 EP EP20814497.2A patent/EP3978658A4/en active Pending
- 2020-05-28 CN CN202080040339.8A patent/CN113906170B/zh active Active
- 2020-05-28 KR KR1020217039707A patent/KR20220014873A/ko not_active Ceased
- 2020-05-28 WO PCT/JP2020/021133 patent/WO2020241761A1/ja not_active Ceased
-
2021
- 2021-11-29 US US17/536,396 patent/US12476108B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2007023722A1 (ja) * | 2005-08-25 | 2007-03-01 | Sumitomo Electric Industries, Ltd. | GaxIn1-xN(0≦x≦1)結晶の製造方法、GaxIn1-xN(0≦x≦1)結晶基板、GaN結晶の製造方法、GaN結晶基板および製品 |
| JP2012232884A (ja) | 2011-04-19 | 2012-11-29 | Hitachi Cable Ltd | 窒化物半導体基板及びその製造方法並びにそれを用いた素子 |
| WO2015114732A1 (ja) * | 2014-01-28 | 2015-08-06 | 株式会社サイオクス | 半導体基板の製造方法 |
| JP2018070405A (ja) * | 2016-10-27 | 2018-05-10 | 株式会社サイオクス | 半絶縁性結晶、n型半導体結晶およびp型半導体結晶 |
Non-Patent Citations (1)
| Title |
|---|
| See also references of EP3978658A4 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113906170A (zh) | 2022-01-07 |
| US12476108B2 (en) | 2025-11-18 |
| JPWO2020241761A1 (ja) | 2020-12-03 |
| EP3978658A1 (en) | 2022-04-06 |
| CN113906170B (zh) | 2025-05-13 |
| JP7567786B2 (ja) | 2024-10-16 |
| TWI889685B (zh) | 2025-07-11 |
| KR20220014873A (ko) | 2022-02-07 |
| US20220084820A1 (en) | 2022-03-17 |
| TW202113175A (zh) | 2021-04-01 |
| EP3978658A4 (en) | 2022-07-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP2896725B1 (en) | Aluminum nitride substrate and group-iii nitride laminate | |
| JP4714192B2 (ja) | 窒化ガリウム結晶の成長方法、窒化ガリウム結晶基板、エピウエハの製造方法およびエピウエハ | |
| JP2008297175A (ja) | GaN結晶の成長方法およびGaN結晶基板 | |
| JP6832240B2 (ja) | SiCエピタキシャルウェハ及びその製造方法 | |
| JP4915282B2 (ja) | Iii族窒化物半導体成長用の下地基板およびiii族窒化物半導体の成長方法 | |
| US12288686B2 (en) | GaN substrate wafer and method for manufacturing same | |
| US20250313992A1 (en) | GaN SUBSTRATE | |
| US20220010455A1 (en) | GaN SUBSTRATE WAFER AND METHOD FOR MANUFACTURING GaN SUBSTRATE WAFER | |
| JP7567786B2 (ja) | GaN基板ウエハおよびその製造方法 | |
| JP2012232884A (ja) | 窒化物半導体基板及びその製造方法並びにそれを用いた素子 | |
| US20250198052A1 (en) | GaN CRYSTAL AND METHOD FOR PRODUCING GaN CRYSTAL | |
| JP5110117B2 (ja) | 窒化ガリウム結晶の成長方法、窒化ガリウム結晶基板、エピウエハの製造方法およびエピウエハ | |
| JP2012006830A (ja) | Iii族窒化物半導体成長用の下地基板およびiii族窒化物半導体の成長方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 20814497 Country of ref document: EP Kind code of ref document: A1 |
|
| ENP | Entry into the national phase |
Ref document number: 2021522864 Country of ref document: JP Kind code of ref document: A |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| ENP | Entry into the national phase |
Ref document number: 2020814497 Country of ref document: EP Effective date: 20220103 |
|
| WWR | Wipo information: refused in national office |
Ref document number: 1020217039707 Country of ref document: KR |
|
| WWG | Wipo information: grant in national office |
Ref document number: 202080040339.8 Country of ref document: CN |