WO2019181761A1 - 高周波モジュール - Google Patents
高周波モジュール Download PDFInfo
- Publication number
- WO2019181761A1 WO2019181761A1 PCT/JP2019/010730 JP2019010730W WO2019181761A1 WO 2019181761 A1 WO2019181761 A1 WO 2019181761A1 JP 2019010730 W JP2019010730 W JP 2019010730W WO 2019181761 A1 WO2019181761 A1 WO 2019181761A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- component
- resin layer
- sealing resin
- frequency module
- wiring board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H10W74/141—
-
- H10W74/114—
-
- H10W42/20—
-
- H10W42/276—
-
- H10W74/01—
-
- H10W90/00—
-
- H10W90/701—
-
- H10W42/121—
-
- H10W70/657—
-
- H10W72/0198—
-
- H10W74/00—
-
- H10W74/014—
-
- H10W74/142—
-
- H10W90/22—
-
- H10W90/724—
Definitions
- the present invention relates to a high frequency module in which a component is mounted on one main surface of a wiring board and the component is covered with a sealing resin layer.
- a plurality of components 102 sealed with a first sealing resin layer 103 are mounted on the upper surface 101 a of the wiring substrate 101, and the second sealing is performed on the lower surface 101 b of the wiring substrate 101.
- a high-frequency module in which a semiconductor component 104 sealed with a resin layer 106 and a connection terminal 105 are mounted.
- a failure may occur in the module 100 due to heat generated from the semiconductor component 104. For this reason, it is necessary to dissipate the heat generated from the semiconductor component 104 to the outside of the module.
- the surface 104a of the semiconductor component 104 having high thermal conductivity is exposed from the second sealing resin layer 106 to realize a high-frequency module with high heat dissipation.
- connection terminal 105 when the connection terminal 105 is plated, the plating may be abnormally deposited on the exposed surface of the resin layer 106 existing between the semiconductor component 104 and the connection terminal 105. is there.
- the exposed surface of the resin layer has a role of insulating the periphery of the connection terminal.
- plating is deposited here, a short circuit failure occurs between the connection terminals, causing a malfunction of the module. End up.
- the present invention has been made in view of the above-described problems, and by controlling the surface roughness of the sealing resin layer, the connection terminals, and the components, the heat deposition is ensured and the abnormal deposition of the plating is suppressed.
- An object is to provide a high-frequency module.
- a high-frequency module includes a wiring board, a first component mounted on one main surface of the wiring board, and a contact surface that contacts the one main surface of the wiring board.
- a first sealing resin layer that seals the first component, and a facing surface that faces the contact surface, and a side surface that connects the contact surface and edges of the facing surface.
- connection terminal embedded in one sealing resin layer, wherein the first component has an opposite surface opposite the mounting surface exposed from the facing surface of the first sealing resin layer, and the connection terminal is One end is connected to the one main surface of the wiring board, the other end is exposed from the facing surface of the first sealing resin layer, and the surface roughness of the opposite surface of the first component is The surface roughness of the opposing surface of the first sealing resin layer is smaller than the surface roughness of the other end of the connection terminal. It is characterized in that less than the surface roughness of the opposite surface of the component.
- the other end of the connection terminal is plated by making the surface roughness of the opposing surface of the sealing resin layer and the surface opposite to the first component smaller than the surface roughness of the other end of the connection terminal.
- nuclei that cause abnormal plating deposition can be made difficult to remain, and abnormal plating deposition can be suppressed.
- the short-circuit failure between the connection terminals can be prevented by making the surface roughness of the facing surface of the sealing resin layer smaller than the surface roughness of the opposite surface of the first component.
- the thickness of the first component in the direction perpendicular to the one main surface of the wiring board is 5 ⁇ m or more and 100 ⁇ m or less, and the surface roughness of the opposite surface of the first component is 0.005 ⁇ m or more and 0.1 ⁇ m. It may be the following.
- the height of the high-frequency module by polishing the thickness of the first component to 100 ⁇ m or less. Moreover, by making the surface roughness of the opposite surface of the first component 0.1 ⁇ m or less, the occurrence of a crack starting point on the opposite surface of the first component is prevented, and damage to the first component is prevented. be able to.
- a plurality of the first components and a plurality of connection terminals are mounted on the one main surface of the wiring board, and at least one of the plurality of connection terminals is disposed between the adjacent first components. It may be.
- a shield film that covers at least the side surface of the first sealing resin layer and the side surface and the facing surface of the second sealing resin layer may be further provided. According to this configuration, it is possible to suppress noise due to electromagnetic waves from the outside and to prevent the performance of the high-frequency module from being deteriorated.
- connection terminal may be a bump.
- the surface roughness of the opposite surface of the first component is made smaller than the surface roughness of the other end of the connection terminal, and the surface roughness of the facing surface of the first sealing resin layer is set to the first component.
- FIGS. 1 is a cross-sectional view of the high-frequency module 1a
- FIG. 2 is a plan view showing the lower surface 5a of the first sealing resin layer 5 of the high-frequency module 1a.
- the high-frequency module 1 a includes a wiring board 2, a first component 3 a and a plurality of connection terminals 4 mounted on the lower surface 2 a of the wiring board 2, A first sealing resin layer 5 for sealing the component 3a and the connection terminal 4, a plurality of second components 3b mounted on the upper surface 2b of the wiring board 2, and a second sealing for sealing the second component 3b
- the wiring board 2 is formed by laminating a plurality of insulating layers made of, for example, a low-temperature co-fired ceramic, a high-temperature co-fired ceramic, glass epoxy resin, or the like.
- An upper surface 2b (corresponding to “the other main surface” of the present invention) and a lower surface 2a (corresponding to “the one main surface” of the present invention) of the wiring board 2 are used for mounting the components 3a, 3b or the connection terminals 4.
- the mounting electrode 8 is formed.
- a plurality of connection terminals 4 for external connection are mounted on the lower surface 2a.
- Various internal wiring electrodes (not shown) and ground electrodes 9 are formed in each of a plurality of adjacent insulating layers.
- each of the mounting electrode 8 and the internal wiring electrode is formed of a metal generally employed as a wiring electrode such as Cu, Ag, or Al.
- Each via conductor is formed of a metal such as Ag or Cu.
- Each mounting electrode may be subjected to Ni / Au plating.
- the first component 3a is composed of a semiconductor element such as IC or PA (power amplifier), and is mounted on the wiring board 2 by a general surface mounting technique such as solder bonding. Further, in order to reduce the height of the high-frequency module 1a, the lower surface 30a of the first component 3a is polished so that the thickness in the direction perpendicular to the lower surface 2a of the wiring board 2 is 5 ⁇ m or more and 100 ⁇ m or less. The first component 3a is polished after being mounted on the lower surface 2a of the wiring board 2.
- the second component 3b is composed of chip components such as a chip inductor, a chip capacitor, and a chip resistor. Further, it may be a semiconductor element such as an IC.
- connection terminal 4 is used for input / output with an external substrate, and is arranged along the outer periphery of the high-frequency module 1a as shown in FIG. In this embodiment, it is arranged in one row along the outer periphery of the high-frequency module 1a, but it may be arranged in a plurality of rows depending on the location.
- the connection terminal 4 may be, for example, a metal pin mounted on the mounting electrode 8 and soldered, or may be a post electrode previously formed on the mounting electrode 8 by plating.
- the via may be filled with a conductive material after making a hole in the first sealing resin so that the mounting electrode is exposed.
- the connection terminals 4 may be solder bumps or Au bumps as in the third embodiment described in detail later.
- a metal film is formed on the lower surface 4a of the connection terminal 4 by plating.
- the 1st sealing resin layer 5 and the 2nd sealing resin layer 6 are formed with resin generally employ
- the first sealing resin layer 5 has an upper surface 5b (corresponding to the “contact surface of the sealing resin layer” of the present invention) that contacts the lower surface 2a of the wiring board 2 and a lower surface 5a that faces the upper surface 5b. (Corresponding to “opposing surface of the sealing resin layer” of the present invention) and a side surface 5c.
- the second sealing resin layer 6 has a lower surface 6b that contacts the upper surface 2b of the wiring board 2, an upper surface 6a that faces the lower surface 6b, and a side surface 6c.
- a filler having a high thermal conductivity such as an alumina filler may be used.
- the shield film 7 covers the side surface 5 c of the first sealing resin layer 5, the side surface 6 c and the upper surface 6 a of the second sealing resin layer 6, and the side surface 2 c of the wiring substrate 2.
- the shield film 7 is connected to the ground electrode 9 exposed on the side surface 2 c of the wiring board 2.
- the shield film 7 is laminated on the adhesion film laminated on the side surface 5c of the first sealing resin layer 5, the side surface 2c of the wiring board 2, the side surface 6c and the upper surface 6a of the second sealing resin layer 6, and the adhesion film. And a multilayer structure having a rust preventive film laminated on the conductive film.
- the adhesion film is provided in order to increase the adhesion strength between the conductive film and the sealing resin layers 5 and 6, and is formed of a material that forms a passive state such as Ti, Cr, or SUS. can do.
- the conductive film is a layer that bears the substantial shielding function of the shield film 7 and can be formed of any metal of Cu, Ag, and Al, for example.
- the rust preventive film is provided to prevent the conductive film from being corroded or scratched, and can be formed of, for example, SUS.
- a metal film is formed on the lower surface 4a of the connection terminal 4 by plating.
- the polishing scraps and the plating catalyst are removed from the lower surface 30a of the first component 3a or the first sealing resin layer 5. Since it remains on the lower surface 5a, the plating sometimes abnormally precipitates with this as a nucleus.
- the surface roughness of the lower surface 5a of the first sealing resin layer 5 is made smaller than the lower surface 4a of the connection terminal 4 and the lower surface 30a of the first component 3a. Further, since the first component 3a is farther away from the connection terminal 4 than the first sealing resin layer 5, the influence of abnormal plating deposition is smaller than that of the first sealing resin layer 5, but the first component 3a If the surface roughness of the lower surface 30a is large, it may cause cracks and damage the first component 3a.
- the surface roughness of the lower surface 30 a of the first component 3 a is equal to or greater than the surface roughness of the lower surface 5 a of the first sealing resin layer 5, and is smaller than the surface roughness of the lower surface 4 a of the connection terminal 4.
- the lower surface 4a of the connection terminal 4 needs to be formed with a metal film by plating, the surface roughness is lower than the lower surface 30a of the first component 3a and the lower surface 5a of the first sealing resin layer 5. It has been enlarged.
- the lower surface 5a of the first sealing resin layer 5 needs to suppress the abnormal deposition of plating, so that the surface roughness is lower than the lower surface 30a of the first component 3a and the lower surface 4a of the connection terminal 4. Has been made smaller.
- the surface roughness of the lower surface 30a of the first component 3a is smaller than the lower surface 4a of the connection terminal 4 in consideration of the influence of abnormal plating deposition and the possibility of cracking, but the first sealing resin layer 5 That is, it may be the lower surface 5a or more.
- the thickness of the first component 3a is preferably 5 ⁇ m or more and 100 ⁇ m or less in consideration of manufacturing limitations.
- the surface roughness of the surface 104a of the semiconductor component 104 is set to 0.1 ⁇ m to 15 ⁇ m, and it is easy to attach a metal film for heat dissipation, while the semiconductor component 104 is damaged. Is also suppressed.
- the lower surface 30a of the first component 3a is exposed from the first sealing resin layer 5, cracks may occur on the lower surface 30a of the first component 3a. is there.
- the table in FIG. 3A shows the relationship between the surface roughness Ra of the lower surface 30a of the first component 3a and the presence or absence of cracks in the first embodiment.
- the number of samples is 500 pcs.
- cracks did not occur when the surface roughness was 0.1 ⁇ m or less.
- the polishing scrap material diffuses through the first component 3a and reaches the circuit surface, which may cause malfunction of the first component 3a.
- the polishing scraps are Cu and the semiconductor of the first component 3a is Si
- the influence of Cu becomes large because Cu easily diffuses in Si.
- the surface roughness of the lower surface 30a of the first component 3a be 0.005 ⁇ m or more and 0.1 ⁇ m or less in consideration of manufacturing costs and the like.
- the table in FIG. 3B shows the relationship between the thickness of the first component 3a and the presence or absence of cracks in the surface roughness where cracks do not occur.
- the “thickness of the first component 3a” refers to the size from the lower surface 30a of the first component 3a to the circuit surface (upper surface 30b) of the first component 3a.
- the number of samples is 500 pcs.
- the manufacturing method of the high frequency module 1a is demonstrated.
- the high frequency module 1a is manufactured by forming an assembly of a plurality of high frequency modules 1a and then separating them.
- the order of each process may be changed as needed, and a new process may be added.
- the first component 3a is mounted on the lower surface 2a of the wiring board 2 by using a known surface mounting technique, and the connection terminals 4 are further formed.
- the connection terminal 4 may be mounted by soldering a metal pin on the mounting electrode 8 or may be formed on the mounting electrode 8 by plating in advance. Further, it may be a bump.
- the first sealing resin layer 5 is formed so as to cover the first component 3 a and the connection terminal 4.
- the 1st sealing resin layer 5 can be formed using well-known techniques, such as a transfer mold system, a compression mold system, and a resin dispensing method, for example.
- the first sealing resin layer 5 can be made of a general epoxy resin containing silica filler.
- the epoxy resin with a filler with high heat conductivity such as an alumina filler, can also be used.
- the lower surface 30a of the first component 3a and the lower surface 4a of the connection terminal 4 are exposed by polishing or the like.
- the magnitude relation of the surface roughness becomes (the lower surface 5a of the first sealing resin layer 5) ⁇ (the lower surface 30a of the first component 3a) ⁇ (the lower surface 4a of the connection terminal 4), and further, the first component 3a.
- the polishing conditions are adjusted so that the surface roughness of the lower surface 30a is 0.005 ⁇ m or more and 0.1 ⁇ m or less.
- a metal film is formed on the lower surface 4a of the connection terminal 4 by plating or the like. A surface treatment such as etching may be performed before the plating treatment.
- the second component 3b is mounted on the upper surface 2b of the wiring board 2 by using a known mounting technique.
- a second sealing resin layer 6 is formed so as to cover the second component 3b.
- the second sealing resin layer 6 can be formed using a known technique such as a transfer mold method, a compression mold method, or a resin dispensing method.
- the 2nd sealing resin layer 6 can use the general epoxy resin containing a silica filler.
- the epoxy resin with a filler with high heat conductivity such as an alumina filler, can also be used.
- the high-frequency module 1a that has been manufactured as a collective substrate is cut into pieces by dicing, laser processing, or the like.
- the shield film 7 is formed on the side surface 2c of the wiring substrate 2, the side surface 5c of the first sealing resin layer 5, the side surface 6c and the upper surface 6a of the second sealing resin layer 6.
- the shield film 7 can be formed by a known method such as sputtering, vacuum deposition, plating, or conductive resin coating.
- a residual component removing step by a dry process such as plasma cleaning, dry etching, or ion milling may be further added.
- the surface roughness of the lower surface 5 a of the first sealing resin layer 5 is made smaller than the surface roughness of the lower surface 4 a of the connection terminal 4, so that the polishing scraps and the plating catalyst are the first. It can prevent remaining on the lower surface 5a of the sealing resin layer 5 and suppress the occurrence of abnormal plating deposition.
- the surface roughness of the lower surface 30a of the first component 3a is equal to or greater than the surface roughness of the lower surface 5a of the first sealing resin layer 5 and smaller than the surface roughness of the lower surface 4a of the connection terminal 4 (0.005 ⁇ m or more).
- the height of the high frequency module 1a can be reduced by setting the thickness of the first component 3a to 100 ⁇ m or less.
- FIGS. 6 is a cross-sectional view of the high-frequency module 1b
- FIG. 7 is a plan view showing the lower surface 5a of the first sealing resin layer 5 of the high-frequency module 1b.
- the high-frequency module 1b according to this embodiment differs from the high-frequency module 1a according to the first embodiment described with reference to FIGS. 1 and 2 in that the lower surface 2a of the wiring board 2 as shown in FIGS. A plurality of first components 3a are mounted on the connection terminals 4, and the connection terminals 4 are arranged between the adjacent first components 3a. Since other configurations are the same as those of the high-frequency module 1a of the first embodiment, description thereof is omitted by giving the same symbols.
- connection terminals 4 are arranged not only in the portion along the outer periphery of the high-frequency module 1b but also in the portion sandwiched between the two first components 3a. Note that the number of the first components 3a mounted on the lower surface 2a of the wiring board 2 may be three or more, and the connection terminals 4 may be arranged in a plurality of rows.
- FIGS. 8A and 8B are a cross-sectional view and a plan view of the high-frequency module according to the third embodiment of the present invention.
- the third embodiment differs from the first embodiment described with reference to FIGS. 1 and 2 in that the connection terminals 4 are formed by bumps such as solder bumps and Au bumps. The same effect can be obtained.
- the second component 3b and other components may be mounted on the lower surface 2a of the wiring board 2.
- the height of the second component 3b or other component mounted on the lower surface 2a of the wiring board 2 is preferably lower than the height of the first sealing resin layer 5 after polishing.
- the shield film 7 may not be formed.
- the ground electrode 9 may not be exposed on the side surface 2c of the wiring board 2.
- the present invention can be applied to various high-frequency modules including semiconductor components.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Manufacturing & Machinery (AREA)
Abstract
表面粗さを調整することにより、めっきの異常析出を防止し、部品へのクラックの発生を抑制した高周波モジュールを提供する。 高周波モジュール1aは、配線基板2と、該配線基板2の下面2aに実装された第1部品3aと、複数の接続端子4と、第1部品3aおよび接続端子4を被覆する第1封止樹脂層5と、配線基板2の上面2bに実装された複数の第2部品3bと第2部品3bを被覆する第2封止樹脂層6と、シールド膜7とを備える。第1封止樹脂層5の下面5a、第1部品3aの下面30a、接続端子4の下面4aの表面粗さを調整することにより、めっき異常析出や第1部品3aのクラックを防ぎ、高周波モジュール1aの動作不良を防止することができる。
Description
本発明は、配線基板の一方主面上に部品が実装され、部品が封止樹脂層で被覆された高周波モジュールに関する。
従来、図9に示すモジュール100のように、配線基板101の上面101aに第1封止樹脂層103で封止された複数の部品102が実装され、配線基板101の下面101bに第2封止樹脂層106で封止された半導体部品104と接続端子105とが実装された、高周波モジュールが提案されている。このようなモジュール100において、発熱性の高い半導体部品104を実装した場合に、半導体部品104から発生した熱によりモジュール100に不具合が生じる場合がある。このため、半導体部品104から発生した熱をモジュール外に放熱することが必要となる。
そこで、モジュール100では、放熱性を向上させるために、熱伝導率の高い半導体部品104の表面104aを第2封止樹脂層106から露出させて、放熱性の高い高周波モジュールを実現させている。
しかしながら、特許文献1に記載の構造においては、接続端子105にめっきを施す場合、半導体部品104と接続端子105との間に存在する樹脂層106の露出面にも、めっきが異常析出することがある。当該樹脂層の露出面は、接続端子の周囲を絶縁する役割があるが、ここにめっきが析出してしまうと、接続端子間の短絡不良が発生して、モジュールの動作不良の原因となってしまう。
本発明は、上記した課題に鑑みてなされたものであり、封止樹脂層、接続端子、および部品の表面粗さを調整することにより、放熱性を確保しつつ、めっきの異常析出を抑制した高周波モジュールを提供することを目的とする。
上記した目的を達成するために、本発明の高周波モジュールは、配線基板と、前記配線基板の一方主面に実装された第1部品と、前記配線基板の前記一方主面に当接する当接面と、該当接面に対向する対向面と、前記当接面と前記対向面の端縁同士をつなぐ側面とを有し、前記第1部品を封止する第1封止樹脂層と、前記第1封止樹脂層に埋設された接続端子とを備え、前記第1部品は、実装面と反対側の反対面が前記第1封止樹脂層の前記対向面から露出し、前記接続端子は、一方端部が前記配線基板の前記一方主面に接続され、他方端部が前記第1封止樹脂層の前記対向面から露出し、前記第1部品の前記反対面の表面粗さは、前記接続端子の他方端部の表面粗さよりも小さく、前記第1封止樹脂層の前記対向面の表面粗さは、前記第1部品の前記反対面の表面粗さよりも小さいことを特徴としている。
この構成によれば、封止樹脂層の対向面および第1部品の反対面の表面粗さを接続端子の他方端部の表面粗さよりも小さくすることで、接続端子の他方端部にめっきを施す際に、めっき異常析出の原因となる核を残りにくくすることができ、めっき異常析出を抑制することができる。さらに、封止樹脂層の対向面の表面粗さを、第1部品の反対面の表面粗さよりも小さくすることで、接続端子間の短絡不良を防止することができる。
また、前記第1部品の前記配線基板の前記一方主面に垂直な方向における厚さが5μm以上100μm以下であり、前記第1部品の前記反対面の表面粗さが0.005μm以上0.1μm以下であってもよい。
この構成によれば、第1部品の厚さを100μm以下に研磨することで、高周波モジュールを低背化することができる。また、第1部品の反対面の表面粗さを0.1μm以下にすることで、第1部品の反対面にクラックの起点となる部分が発生するのを防止し、第1部品の破損を防ぐことができる。
また、前記配線基板の前記一方主面に複数の前記第1部品および複数の前記接続端子が実装され、前記複数の接続端子のうち少なくとも1つは、隣接する前記第1部品の間に配置されていてもよい。
この構成によれば、より多くの部品を高周波モジュールに搭載することができるため、高周波モジュールの高機能化を図ることができる。
また、前記配線基板の他方主面に実装された第2部品と、前記配線基板の前記他方主面に当接する当接面と、該当接面に対向する対向面と、前記当接面と前記対向面の端縁同士をつなぐ側面とを有し、前記第2部品を封止する第2封止樹脂層とをさらに備えていてもよい。
この構成によれば、配線基板の両面に部品を実装するため、さらに高周波モジュールの高機能化を図ることができる。
また、前記第1封止樹脂層の前記側面と、前記第2封止樹脂層の前記側面および前記対向面とを少なくとも被覆するシールド膜をさらに備えていてもよい。この構成によれば、外部からの電磁波によるノイズを抑制し、高周波モジュールの性能低下を防止することができる。
また、前記接続端子が、バンプであってもよい。
本発明によれば、第1部品の反対面の表面粗さを、接続端子の他方端部の表面粗さよりも小さくし、第1封止樹脂層の対向面の表面粗さを、第1部品の反対面の表面粗さよりも小さくすることにより、放熱性を確保しつつ、めっきの異常析出を抑制することができる。
<第1実施形態>
本発明の第1実施形態にかかる高周波モジュール1aについて、図1および図2を参照して説明する。なお、図1は高周波モジュール1aの断面図、図2は高周波モジュール1aの第1封止樹脂層5の下面5aを示す平面図である。
本発明の第1実施形態にかかる高周波モジュール1aについて、図1および図2を参照して説明する。なお、図1は高周波モジュール1aの断面図、図2は高周波モジュール1aの第1封止樹脂層5の下面5aを示す平面図である。
この実施形態にかかる高周波モジュール1aは、図1および図2に示すように、配線基板2と、該配線基板2の下面2aに実装された第1部品3aおよび複数の接続端子4と、第1部品3aおよび接続端子4とを封止する第1封止樹脂層5と、配線基板2の上面2bに実装された複数の第2部品3bと、第2部品3bを封止する第2封止樹脂層6と、第1封止樹脂層5の側面5cと第2封止樹脂層6の側面6cおよび上面6aと配線基板2の側面2cとを被覆するシールド膜7とを備え、例えば、高周波信号が用いられる電子機器のマザー基板等に搭載される。
配線基板2は、例えば、低温同時焼成セラミック、高温同時焼成セラミックやガラスエポキシ樹脂などで形成された複数の絶縁層が積層されてなる。配線基板2の上面2b(本発明の「他方主面」に相当する)および下面2a(本発明の「一方主面」に相当する)には各部品3a、3bまたは接続端子4の実装用の実装電極8が形成される。また、下面2aには、外部接続用の複数の接続端子4が実装される。また、隣接する複数の絶縁層間それぞれに、各種の内部配線電極(図示省略)やグランド電極9が形成される。さらに、配線基板2の内部には、内部配線電極同士を接続するための複数のビア導体(図示省略)が形成される。なお、実装電極8および内部配線電極は、いずれもCuやAg、Al等の配線電極として一般的に採用される金属で形成されている。また、各ビア導体は、AgやCu等の金属で形成されている。なお、各実装電極には、Ni/Auめっきがそれぞれ施されていてもよい。
第1部品3aは、ICやPA(パワーアンプ)などの半導体素子で構成され、半田接合などの一般的な表面実装技術により配線基板2に実装される。また、高周波モジュール1aの低背化のため、第1部品3aは配線基板2の下面2aに垂直な方向の厚さが5μm以上100μm以下となるように下面30aが研磨される。なお、第1部品3aの研磨は、配線基板2の下面2aに実装された後に行う。
第2部品3bは、チップインダクタ、チップコンデンサ、チップ抵抗等のチップ部品で構成される。また、ICなどの半導体素子であってもよい。
接続端子4は、外部基板との入出力に使用され、図2に示すように、高周波モジュール1aの外周に沿って配置される。この実施形態では、高周波モジュール1aの外周に沿って1列に配列されているが、場所により複数列に配列されていてもよい。また、接続端子4は、たとえば、金属ピンを実装電極8に搭載して半田接合してもよいし、あらかじめ、実装電極8上にめっきで形成したポスト電極でもよい。あるいは、実装電極が露出するように第1封止樹脂に孔をあけてから、導電材料を充填するビアであってもよい。あるいは、後に詳述する第3実施形態のように、接続端子4が、はんだバンプやAuバンプであってもよい。なお、接続端子4の下面4aには、めっきにより金属皮膜が形成されている。
第1封止樹脂層5および第2封止樹脂層6は、シリカフィラー入りのエポキシ樹脂等の封止樹脂として一般的に採用される樹脂で形成され、それぞれ、第1部品3aおよび第2部品3bを封止する。また、第1封止樹脂層5は、配線基板2の下面2aに当接する上面5b(本発明の「封止樹脂層の当接面」に相当する)と、該上面5bに対向する下面5a(本発明の「封止樹脂層の対向面」に相当する)と、側面5cとを有する。同様に、第2封止樹脂層6は、配線基板2の上面2bに当接する下面6bと、該下面6bに対向する上面6aと、側面6cとを有する。また、熱伝導率を高めるために、アルミナフィラーなどの熱伝導率が高いフィラーを使用してもよい。
シールド膜7は、第1封止樹脂層5の側面5cと第2封止樹脂層6の側面6cおよび上面6aと配線基板2の側面2cとを被覆する。また、シールド膜7は、配線基板2の側面2cに露出したグランド電極9に接続される。
シールド膜7は、第1封止樹脂層5の側面5cと配線基板2の側面2cと第2封止樹脂層6の側面6cおよび上面6aとに積層された密着膜と、密着膜に積層された導電膜と、導電膜に積層された防錆膜とを有する多層構造で形成することができる。ここで、密着膜は、導電膜と両封止樹脂層5、6との密着強度を高めるために設けられたものであり、例えば、Ti、Cr、SUSなどの不動態を形成する材料で形成することができる。また、導電膜は、シールド膜7の実質的なシールド機能を担う層であり、例えば、Cu、Ag、Alのうちのいずれかの金属で形成することができる。防錆膜は、導電膜が腐食したり、傷が付いたりするのを防止するために設けられたものであり、例えば、SUSで形成することができる。
ここで、第1部品3aの下面30a、接続端子4の下面4a、第1封止樹脂層5の下面5aの表面粗さの大小関係について説明する。接続端子4の下面4aには、めっきにより金属皮膜が形成される。このとき、第1部品3aの下面30aおよび第1封止樹脂層5の下面5aの表面粗さが大きいと、研磨屑やめっき触媒が第1部品3aの下面30aまたは第1封止樹脂層5の下面5aに残るため、これを核としてめっきが異常析出することがある。特に、第1封止樹脂層5の下面5aにめっきが異常析出すると、接続端子4間の短絡不良が発生してしまう。このため、第1封止樹脂層5の下面5aの表面粗さは、接続端子4の下面4aおよび第1部品3aの下面30aよりも小さくされている。また、第1部品3aは第1封止樹脂層5よりも接続端子4からの距離が離れているため、第1封止樹脂層5よりもめっき異常析出の影響は小さいが、第1部品3aの下面30aの表面粗さが大きいと、クラックの原因となり、第1部品3aが破損してしまう可能性がある。このため、第1部品3aの下面30aの表面粗さは、第1封止樹脂層5の下面5aの表面粗さ以上であり、接続端子4の下面4aの表面粗さよりも小さくされている。
すなわち、接続端子4の下面4aは、めっきにより金属皮膜が形成される必要があるので、第1部品3aの下面30aおよび第1封止樹脂層5の下面5aと比較して、表面粗さは大きくされている。一方、第1封止樹脂層5の下面5aは、めっきが異常析出することを抑制する必要があるため、第1部品3aの下面30aおよび接続端子4の下面4aと比較して、表面粗さは小さくされている。その結果、第1部品3aの下面30aにおける表面粗さは、めっき異常析出の影響およびクラック発生の可能性を考慮して、接続端子4の下面4aよりは小さいが、第1封止樹脂層5の下面5a以上であってもよい、ということになる。
また、モジュール全体の厚みは薄いことが望まれるため、製造上の限界も考慮すれば、第1部品3aの厚さは5μm以上100μm以下であることが好ましい。このとき、たとえば、特許文献1に記載されているように、半導体部品104の表面104aの表面粗さを0.1μm~15μmとして放熱のための金属膜を付けやすくしつつ、半導体部品104の破損も抑制している。しかしながら、このような表面粗さにしたとしても、第1部品3aの下面30aは、第1封止樹脂層5から露出しているため、第1部品3aの下面30aにクラックが発生することがある。クラックが発生すると、第1部品3aの回路面(上面30b)に到達しやすくなり、第1部品3aが損傷を受けることがある。図3(a)の表に、第1実施形態における第1部品3aの下面30aの表面粗さRaとクラック発生の有無の関係を示す。サンプル数は、500pcsである。図3(a)の表に示す通り、表面粗さ0.1μm以下ではクラックは発生しなかった。
また、第1部品3aの下面30aに金属研磨屑が残ると、研磨屑材料が第1部品3a中を拡散して回路面に到達し、第1部品3aの動作不良を発生させる恐れがある。特に、研磨屑がCuで第1部品3aの半導体がSiの場合、CuはSi中を拡散しやすいため影響が大きくなる。以上より、製造上のコスト等も考慮すれば、第1部品3aの下面30aの表面粗さを0.005μm以上0.1μm以下とすることが好ましい。このように表面粗さを調整することで、クラック基点となる凹部を低減させ、金属研磨屑の残留を防止することができる。
参考に、図3(b)の表に、クラックが発生しない表面粗さにおける第1部品3aの厚さとクラック発生の有無の関係を示す。ここで、「第1部品3aの厚さ」とは、第1部品3aの下面30aから第1部品3aの回路面(上面30b)までの大きさを言う。これよりわかる通り、所望の表面粗さ以下であれば、部品の厚みが100μmでは、クラックは発生しなかった。なお、サンプル数は500pcsである。
(高周波モジュールの製造方法)
次に、図4および図5を参照して、高周波モジュール1aの製造方法について説明する。この第1実施形態では、複数の高周波モジュール1aの集合体を形成した後に個片化することにより、高周波モジュール1aを製造する。なお、必要に応じて、各工程の順序を入れ替えてもよいし、新規の工程を追加しても構わない。
次に、図4および図5を参照して、高周波モジュール1aの製造方法について説明する。この第1実施形態では、複数の高周波モジュール1aの集合体を形成した後に個片化することにより、高周波モジュール1aを製造する。なお、必要に応じて、各工程の順序を入れ替えてもよいし、新規の工程を追加しても構わない。
まず、図4(a)に示すように、配線基板2の下面2aに第1部品3aを周知の表面実装技術を用いて実装して、さらに接続端子4を形成する。接続端子4は、金属ピンを実装電極8に搭載して半田接合してもよいし、あらかじめ実装電極8上にめっきで形成してもよい。また、バンプであってもよい。その後、図4(b)に示すように、第1部品3aおよび接続端子4を覆うように第1封止樹脂層5を形成する。第1封止樹脂層5は、たとえば、トランスファーモールド方式、コンプレッションモールド方式、樹脂ディスペンス法等周知の技術を用いて形成することができる。なお、第1封止樹脂層5には、一般的なシリカフィラー入りのエポキシ樹脂を用いることができる。また、第1封止樹脂層5に高い熱伝導性を持たせるために、アルミナフィラーなどの熱伝導率が高いフィラー入りのエポキシ樹脂を用いることもできる。
第1封止樹脂層5の形成後、図4(c)に示すように、研磨等により、第1部品3aの下面30a、接続端子4の下面4aを露出させる。このとき、表面粗さの大小関係が、(第1封止樹脂層5の下面5a)≦(第1部品3aの下面30a)<(接続端子4の下面4a)となり、さらに、第1部品3aの下面30aの表面粗さが0.005μm以上0.1μm以下となるように研磨の条件を調整する。研磨後、接続端子4の下面4aにめっき等により金属皮膜を形成する。めっき処理の前にエッチングなどの表面処理を行ってもよい。
その後、図4(d)に示すように、配線基板2の上面2bに第2部品3bを周知の実装技術を用いて実装する。次に、図5(a)に示すように、第2部品3bを覆うように第2封止樹脂層6を形成する。第2封止樹脂層6は、第1封止樹脂層5と同様に、トランスファーモールド方式、コンプレッションモールド方式、樹脂ディスペンス法等周知の技術を用いて形成することができる。また、第2封止樹脂層6には、一般的なシリカフィラー入りのエポキシ樹脂を用いることができる。また、第1封止樹脂層5に高い熱伝導性を持たせるために、アルミナフィラーなどの熱伝導率が高いフィラー入りのエポキシ樹脂を用いることもできる。
次に、図5(b)に示すように、集合基板として製造してきた高周波モジュール1aをダイシングやレーザー加工などによりカットして個片化する。さらに、図5(c)に示すように、配線基板2の側面2cと第1封止樹脂層5の側面5cと第2封止樹脂層6の側面6cおよび上面6aとにシールド膜7を形成する。シールド膜7の形成には、スパッタ、真空蒸着、めっき、導電性樹脂塗布等の周知の方法を用いることができる。また、シールド膜7の形成前に、プラズマ洗浄、ドライエッチング、イオンミリング等のドライプロセスによる残留成分の除去工程をさらに追加してもよい。
したがって、上記した実施形態によれば、第1封止樹脂層5の下面5aの表面粗さを、接続端子4の下面4aの表面粗さよりも小さくすることで、研磨屑やメッキ触媒が第1封止樹脂層5の下面5aに残留するのを防ぎ、めっき異常析出の発生を抑制することができる。また、第1部品3aの下面30aの表面粗さを、第1封止樹脂層5の下面5aの表面粗さ以上で、かつ接続端子4の下面4aの表面粗さよりも小さく(0.005μm以上0.1μm以下)することで、第1部品3aの下面30aにクラックが発生するのを防止し、動作不良の発生を抑制することができる。さらに、第1部品3aの厚さを100μm以下にすることで、高周波モジュール1aの低背化を実現することができる。
<第2実施形態>
本発明の第2実施形態にかかる高周波モジュール1bについて、図6および図7を参照して説明する。なお、図6は高周波モジュール1bの断面図、図7は高周波モジュール1bの第1封止樹脂層5の下面5aを示す平面図である。
本発明の第2実施形態にかかる高周波モジュール1bについて、図6および図7を参照して説明する。なお、図6は高周波モジュール1bの断面図、図7は高周波モジュール1bの第1封止樹脂層5の下面5aを示す平面図である。
この実施形態にかかる高周波モジュール1bが、図1および図2を参照して説明した第1実施形態の高周波モジュール1aと異なるところは、図6および図7に示すように、配線基板2の下面2aに複数の第1部品3aが実装され、隣接する第1部品3aの間に接続端子4が配置されている点である。その他の構成は、第1実施形態の高周波モジュール1aと同じであるため、同一記号を付すことにより説明を省略する。
この実施形態では、配線基板2の下面2aに2つの第1部品3aが実装されている。また、接続端子4が高周波モジュール1bの外周に沿った部分だけではなく、2つの第1部品3aに挟まれた部分にも配置されている。なお、配線基板2の下面2aに実装された第1部品3aは3つ以上でもよく、また、接続端子4は複数列に配列されていてもよい。
この構成によれば、第1実施形態の高周波モジュール1aと同様の効果に加えて、高周波モジュール1bにより多くの第1部品3aを搭載することができるため、高周波モジュール1bの高機能化を実現することができる。
<第3実施形態>
図8(a)、(b)は本発明の第3実施形態における高周波モジュールの断面図および平面図である。第3実施形態において、図1、図2を参照して説明した第1実施形態と異なるところは、接続端子4をはんだバンプ、Auバンプ等のバンプにより形成したことであり、第1実施形態と同等の効果を得ることができる。
図8(a)、(b)は本発明の第3実施形態における高周波モジュールの断面図および平面図である。第3実施形態において、図1、図2を参照して説明した第1実施形態と異なるところは、接続端子4をはんだバンプ、Auバンプ等のバンプにより形成したことであり、第1実施形態と同等の効果を得ることができる。
なお、本発明は上記した各実施形態に限定されるものではなく、その趣旨を逸脱しない限りにおいて、上記したもの以外に種々の変更を行なうことが可能である。例えば、上記した各実施形態や変形例の構成を組み合わせてもよい。
たとえば、配線基板2の下面2aに第2部品3bやその他の部品が実装されていてもよい。このとき、配線基板2の下面2aに実装される第2部品3bまたはその他の部品の高さは、研磨後の第1封止樹脂層5の高さよりも低いことが望ましい。
また、シールド膜7が形成されていなくてもよい。この場合、配線基板2の側面2cにグランド電極9が露出しない構成であってもよい。
本発明は、半導体部品を備える種々の高周波モジュールに適用することができる。
1a、1b 高周波モジュール
2 配線基板
3a 第1部品
3b 第2部品
5 第1封止樹脂層
6 第2封止樹脂層
2 配線基板
3a 第1部品
3b 第2部品
5 第1封止樹脂層
6 第2封止樹脂層
Claims (6)
- 配線基板と、
前記配線基板の一方主面に実装された第1部品と、
前記配線基板の前記一方主面に当接する当接面と、該当接面に対向する対向面と、前記当接面と前記対向面の端縁同士をつなぐ側面とを有し、前記第1部品を封止する第1封止樹脂層と、
前記第1封止樹脂層に埋設された接続端子とを備え、
前記第1部品は、実装面と反対側の反対面が前記第1封止樹脂層の前記対向面から露出し、
前記接続端子は、一方端部が前記配線基板の前記一方主面に接続され、他方端部が前記第1封止樹脂層の前記対向面から露出し、
前記第1部品の前記反対面の表面粗さは、前記接続端子の他方端部の表面粗さよりも小さく、前記第1封止樹脂層の前記対向面の表面粗さは、前記第1部品の前記反対面の表面粗さよりも小さい
ことを特徴とする高周波モジュール。 - 前記第1部品の前記配線基板の前記一方主面に垂直な方向における厚さが5μm以上100μm以下であり、前記第1部品の前記反対面の表面粗さが0.005μm以上0.1μm以下であることを特徴とする請求項1に記載の高周波モジュール。
- 前記配線基板の前記一方主面に複数の前記第1部品および複数の前記接続端子が実装され、
前記複数の接続端子のうち少なくとも1つは、隣接する前記第1部品の間に配置されていることを特徴とする請求項1または2に記載の高周波モジュール。 - 前記配線基板の他方主面に実装された第2部品と、
前記配線基板の前記他方主面に当接する当接面と、該当接面に対向する対向面と、前記当接面と前記対向面の端縁同士をつなぐ側面とを有し、前記第2部品を封止する第2封止樹脂層とをさらに備えることを特徴とする請求項1ないし3のいずれか1項に記載の高周波モジュール。 - 前記第1封止樹脂層の前記側面と、前記第2封止樹脂層の前記側面および前記対向面とを少なくとも被覆するシールド膜をさらに備えることを特徴とする請求項4に記載の高周波モジュール。
- 前記接続端子が、バンプであることを特徴とする請求項1ないし5のいずれか1項に記載の高周波モジュール。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201980016030.2A CN111788675B (zh) | 2018-03-20 | 2019-03-15 | 高频模块 |
| JP2020508302A JP6981537B2 (ja) | 2018-03-20 | 2019-03-15 | 高周波モジュール |
| US17/004,454 US11270922B2 (en) | 2018-03-20 | 2020-08-27 | Radio-frequency module |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018052323 | 2018-03-20 | ||
| JP2018-052323 | 2018-03-20 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US17/004,454 Continuation US11270922B2 (en) | 2018-03-20 | 2020-08-27 | Radio-frequency module |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2019181761A1 true WO2019181761A1 (ja) | 2019-09-26 |
Family
ID=67987230
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2019/010730 Ceased WO2019181761A1 (ja) | 2018-03-20 | 2019-03-15 | 高周波モジュール |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11270922B2 (ja) |
| JP (1) | JP6981537B2 (ja) |
| CN (1) | CN111788675B (ja) |
| WO (1) | WO2019181761A1 (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2021215107A1 (ja) * | 2020-04-24 | 2021-10-28 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
| WO2022118891A1 (ja) * | 2020-12-04 | 2022-06-09 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
| WO2022186131A1 (ja) * | 2021-03-02 | 2022-09-09 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
| JPWO2023007629A1 (ja) * | 2021-07-28 | 2023-02-02 | ||
| JP2024508134A (ja) * | 2021-08-23 | 2024-02-22 | オナー デバイス カンパニー リミテッド | 電子デバイスおよびチップパッケージング方法 |
| WO2025105057A1 (ja) * | 2023-11-16 | 2025-05-22 | 株式会社村田製作所 | モジュールおよびその製造方法 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6981537B2 (ja) * | 2018-03-20 | 2021-12-15 | 株式会社村田製作所 | 高周波モジュール |
| DE112021002506T5 (de) * | 2020-04-24 | 2023-03-02 | Murata Manufacturing Co., Ltd. | Hochfrequenzmodul und Kommunikationsgerät |
| EP4471844A1 (en) * | 2023-05-31 | 2024-12-04 | Murata Manufacturing Co., Ltd. | Electronic component with improved board level reliability |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005203633A (ja) * | 2004-01-16 | 2005-07-28 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置実装体、および半導体装置の製造方法 |
| JP2006019433A (ja) * | 2004-06-30 | 2006-01-19 | Nec Electronics Corp | 半導体装置およびその製造方法 |
| WO2012023332A1 (ja) * | 2010-08-18 | 2012-02-23 | 株式会社 村田製作所 | 電子部品及びその製造方法 |
| WO2013035715A1 (ja) * | 2011-09-07 | 2013-03-14 | 株式会社村田製作所 | モジュールの製造方法およびモジュール |
| WO2014017160A1 (ja) * | 2012-07-26 | 2014-01-30 | 株式会社村田製作所 | モジュールおよびモジュール搭載装置 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6381964A (ja) * | 1986-09-26 | 1988-04-12 | Sumitomo Electric Ind Ltd | 樹脂封止型半体装置用リ−ドフレ−ムの製造方法 |
| JP2004221478A (ja) * | 2003-01-17 | 2004-08-05 | Kyocera Corp | 半導体素子収納用パッケージおよび半導体装置 |
| JP2008028348A (ja) * | 2006-07-25 | 2008-02-07 | Matsushita Electric Ind Co Ltd | 電子部品搭載用基材の製造方法と電子部品搭載用基材 |
| KR20130082298A (ko) * | 2012-01-11 | 2013-07-19 | 삼성전자주식회사 | 패키지 온 패키지 장치의 제조 방법 및 이에 의해 제조된 장치 |
| JP6282589B2 (ja) | 2012-07-26 | 2018-02-21 | 株式会社村田製作所 | モジュールおよびその製造方法 |
| WO2016186103A1 (ja) * | 2015-05-20 | 2016-11-24 | 株式会社村田製作所 | 高周波モジュール |
| JP6981537B2 (ja) * | 2018-03-20 | 2021-12-15 | 株式会社村田製作所 | 高周波モジュール |
-
2019
- 2019-03-15 JP JP2020508302A patent/JP6981537B2/ja active Active
- 2019-03-15 WO PCT/JP2019/010730 patent/WO2019181761A1/ja not_active Ceased
- 2019-03-15 CN CN201980016030.2A patent/CN111788675B/zh active Active
-
2020
- 2020-08-27 US US17/004,454 patent/US11270922B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005203633A (ja) * | 2004-01-16 | 2005-07-28 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置実装体、および半導体装置の製造方法 |
| JP2006019433A (ja) * | 2004-06-30 | 2006-01-19 | Nec Electronics Corp | 半導体装置およびその製造方法 |
| WO2012023332A1 (ja) * | 2010-08-18 | 2012-02-23 | 株式会社 村田製作所 | 電子部品及びその製造方法 |
| WO2013035715A1 (ja) * | 2011-09-07 | 2013-03-14 | 株式会社村田製作所 | モジュールの製造方法およびモジュール |
| WO2014017160A1 (ja) * | 2012-07-26 | 2014-01-30 | 株式会社村田製作所 | モジュールおよびモジュール搭載装置 |
Cited By (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2021215107A1 (ja) * | 2020-04-24 | 2021-10-28 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
| CN115413401A (zh) * | 2020-04-24 | 2022-11-29 | 株式会社村田制作所 | 高频模块以及通信装置 |
| US12250017B2 (en) | 2020-04-24 | 2025-03-11 | Murata Manufacturing Co., Ltd. | Radio frequency module and communication device |
| WO2022118891A1 (ja) * | 2020-12-04 | 2022-06-09 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
| US12519492B2 (en) | 2020-12-04 | 2026-01-06 | Murata Manufacturing Co., Ltd. | High-frequency module and communication device |
| WO2022186131A1 (ja) * | 2021-03-02 | 2022-09-09 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
| JPWO2023007629A1 (ja) * | 2021-07-28 | 2023-02-02 | ||
| WO2023007629A1 (ja) * | 2021-07-28 | 2023-02-02 | 昭和電工マテリアルズ株式会社 | 半導体装置の製造方法、及び、半導体装置 |
| JP7732511B2 (ja) | 2021-07-28 | 2025-09-02 | 株式会社レゾナック | 半導体装置の製造方法、及び、半導体装置 |
| JP2024508134A (ja) * | 2021-08-23 | 2024-02-22 | オナー デバイス カンパニー リミテッド | 電子デバイスおよびチップパッケージング方法 |
| JP7617297B2 (ja) | 2021-08-23 | 2025-01-17 | オナー デバイス カンパニー リミテッド | 電子デバイスおよびチップパッケージング方法 |
| WO2025105057A1 (ja) * | 2023-11-16 | 2025-05-22 | 株式会社村田製作所 | モジュールおよびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPWO2019181761A1 (ja) | 2021-01-07 |
| CN111788675B (zh) | 2023-11-07 |
| CN111788675A (zh) | 2020-10-16 |
| US11270922B2 (en) | 2022-03-08 |
| JP6981537B2 (ja) | 2021-12-15 |
| US20200395262A1 (en) | 2020-12-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6981537B2 (ja) | 高周波モジュール | |
| US11757426B2 (en) | Manufacturing method for surface acoustic wave filter package structure | |
| US11335645B2 (en) | High-frequency module and manufacturing method thereof | |
| US11682597B2 (en) | Module with built-in component and method for manufacturing the same | |
| JP6981545B2 (ja) | 高周波モジュール | |
| US20040103509A1 (en) | Encapsulated surface acoustic wave component and method of collective fabrication | |
| KR102463386B1 (ko) | 모듈 및 그 제조 방법 | |
| CN111328427A (zh) | 配线基板、半导体装置以及配线基板的制造方法 | |
| CN111446217A (zh) | 半导体装置 | |
| US11322472B2 (en) | Module | |
| CN111508912A (zh) | 功率覆盖结构及其制作方法 | |
| WO2018181708A1 (ja) | モジュール | |
| US11903120B2 (en) | Radio frequency module | |
| WO2018164159A1 (ja) | モジュール | |
| WO2018164160A1 (ja) | モジュール | |
| KR101741648B1 (ko) | 전자파 차폐 수단을 갖는 반도체 패키지 및 그 제조 방법 | |
| JP7320923B2 (ja) | モジュール | |
| JP6757213B2 (ja) | 半導体装置の製造方法 | |
| WO2012165111A1 (ja) | 多層基板の製造方法および多層基板 | |
| WO2022184131A1 (zh) | 电路板组件及其制造方法和电子设备 | |
| TWI820690B (zh) | 功率模組及其製造方法 | |
| TW202433686A (zh) | 電子封裝模組及其製造方法 | |
| JP2019021856A (ja) | モジュール | |
| JP2019169592A (ja) | モジュールの製造方法 | |
| JPH04111452A (ja) | 混成集積回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19771855 Country of ref document: EP Kind code of ref document: A1 |
|
| ENP | Entry into the national phase |
Ref document number: 2020508302 Country of ref document: JP Kind code of ref document: A |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 19771855 Country of ref document: EP Kind code of ref document: A1 |