[go: up one dir, main page]

WO2018116629A1 - 表示装置の製造方法、表示装置及び電子機器 - Google Patents

表示装置の製造方法、表示装置及び電子機器 Download PDF

Info

Publication number
WO2018116629A1
WO2018116629A1 PCT/JP2017/038696 JP2017038696W WO2018116629A1 WO 2018116629 A1 WO2018116629 A1 WO 2018116629A1 JP 2017038696 W JP2017038696 W JP 2017038696W WO 2018116629 A1 WO2018116629 A1 WO 2018116629A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
display device
interlayer insulating
insulating film
anisotropic conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2017/038696
Other languages
English (en)
French (fr)
Inventor
朋和 大地
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Semiconductor Solutions Corp
Original Assignee
Sony Semiconductor Solutions Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Semiconductor Solutions Corp filed Critical Sony Semiconductor Solutions Corp
Priority to US16/469,822 priority Critical patent/US20190319221A1/en
Priority to JP2018557580A priority patent/JP6986517B2/ja
Publication of WO2018116629A1 publication Critical patent/WO2018116629A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/06Electrode terminals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/10Apparatus or processes specially adapted to the manufacture of electroluminescent light sources
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/60Forming conductive regions or layers, e.g. electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/621Providing a shape to conductive layers, e.g. patterning or selective deposition
    • H10W72/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/10Transparent electrodes, e.g. using graphene
    • H10K2102/101Transparent electrodes, e.g. using graphene comprising transparent conductive oxides [TCO]
    • H10K2102/103Transparent electrodes, e.g. using graphene comprising transparent conductive oxides [TCO] comprising indium oxides, e.g. ITO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/331Nanoparticles used in non-emissive layers, e.g. in packaging layer
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10W72/01953
    • H10W72/01971
    • H10W72/923
    • H10W72/925
    • H10W72/942
    • H10W72/952
    • H10W72/953
    • H10W80/334
    • H10W80/754
    • H10W90/794

Definitions

  • the present technology relates to a display device manufacturing method, a display device, and an electronic device.
  • An organic EL (Electro Luminescence) display device has an organic EL element provided for each display pixel and a TFT (Thin Film Transistor) circuit that controls light emission of the organic EL element, and supplies current to the organic EL element. Display an image.
  • the organic EL element has a structure in which an organic EL layer is sandwiched between an anode electrode and a cathode electrode.
  • the organic EL layer has a structure in which a hole transport layer, a light emitting layer, and an electron transport layer are sequentially laminated. When a voltage is applied to the anode electrode and the cathode electrode, electrons from the cathode electrode and holes from the anode electrode are organic EL.
  • the electrons and holes recombine with the light emitting molecules in the light emitting layer and emit light.
  • an AlCu alloy has been used for the anode electrode, but it has been proposed to use ITO (Indium Tin Oxide) having a high work function as the hole injection electrode.
  • ITO Indium Tin Oxide
  • an interlayer insulating film is formed so as to cover the anode electrode.
  • a pad electrode made of, for example, an AlCu alloy for connection to an external wiring disposed outside the display region is also covered with the interlayer insulating film.
  • the pad electrode and the anode electrode are electrically connected by a wiring or the like disposed in the interlayer insulating film.
  • the interlayer insulating film corresponding to the pad electrode is removed to expose the pad electrode.
  • a part of the interlayer insulating film is removed by dry etching so as to define the opening of the pixel, and the anode electrode is exposed.
  • the substrate is cleaned with an organic cleaning liquid that is a cleaning liquid containing an electrolyte in order to remove the etching residue remaining in the vicinity of the anode electrode.
  • the anode electrode and the pad electrode are exposed to the cleaning liquid at the same time, so that a battery reaction occurs and the anode electrode is corroded.
  • a pixel in which such corrosion has occurred becomes a dark spot when used as a display device, causing a deterioration in display characteristics.
  • an object of the present technology is to provide a display device manufacturing method, a display device, and an electronic device that are excellent in display characteristics and that do not cause corrosion of electrodes due to a battery reaction.
  • a method for manufacturing a display device includes: forming a first electrode having a first conductive material on a substrate; Forming a second electrode having a second conductive material different from the first conductive material, electrically connected to the first electrode, on the substrate; Forming an interlayer insulating film so as to cover the first electrode and the second electrode; Forming a first opening in the interlayer insulating film to expose at least a portion of the first electrode; Forming a second opening in the interlayer insulating film to expose at least a portion of the second electrode; Forming an anisotropic conductive layer on the exposed second electrode; After forming the anisotropic conductive layer, the first opening, the second opening, and the interlayer insulating film are exposed to a liquid containing an electrolyte.
  • the anisotropic conductive layer is formed on the second electrode when the first opening, the second opening, and the interlayer insulating film are exposed to the liquid containing the electrolyte, the electrolyte The battery effect due to the liquid containing the liquid does not occur, and the first electrode does not erode. Therefore, when the first electrode forms a pixel in the display region, it is possible to prevent the occurrence of a dark spot due to the electrolytic corrosion of the first electrode, and to obtain a display device with excellent display characteristics.
  • the anisotropic conductive layer when the anisotropic conductive layer is not formed, the first electrode and the second electrode, which are electrically dissimilarly connected to each other, are exposed to the liquid containing the electrolyte in a state where the first electrode and the second electrode are exposed. A battery effect occurs between the first electrode and the second electrode, and corrosion of the first electrode occurs.
  • the first electrode is thus corroded, for example, when the first electrode forms a pixel, when the display device is used, the pixel becomes a dark spot, and the display characteristics deteriorate.
  • the anisotropic conductive layer since the anisotropic conductive layer is formed on the second electrode, the second electrode and the liquid containing the electrolyte are not in contact with each other by the anisotropic conductive layer.
  • the isotropic conductive layer is insulative until thermocompression bonding, the battery effect does not occur and the electrode is not corroded. Therefore, when the first electrode forms a pixel of the display device, a dark spot due to the corrosion of the electrode is prevented, and a display device with excellent display characteristics can be obtained.
  • the first electrode may be formed in a display region of the substrate, and the second electrode may be formed in a first region outside the display region of the substrate. As a result, the occurrence of dark spots due to the corrosion of the electrodes is prevented, and a display device having excellent display characteristics can be obtained.
  • the interlayer insulating film includes a first interlayer insulating film, a second interlayer insulating film, and a third interlayer insulating film.
  • the second electrode is formed on the first interlayer insulating film, and the second electrode After the electrode is formed, the second interlayer insulating film is formed on the second electrode and the first interlayer insulating film, and after the second interlayer insulating film is formed, the second interlayer insulating film is formed on the second interlayer insulating film.
  • the first electrode may be formed, and after the formation of the first electrode, the third interlayer insulating film may be formed on the first electrode and the second interlayer insulating film.
  • the first electrode is positioned higher in height than the second electrode by the thickness of the second interlayer insulating film in the thickness direction of the interlayer insulating film.
  • the opening depth of the second opening formed corresponding to the second electrode is deeper than the opening depth of the first opening formed corresponding to the first electrode.
  • the anisotropic conductive layer is formed by forming an anisotropic conductive film on the interlayer insulating film including the exposed portion of the first conductive layer and the exposed portion of the second conductive layer.
  • the conductive film may be ashed using EPD control so that the conductive film remains on the exposed second conductive layer.
  • the anisotropic conductive layer can be controlled to be selectively formed on the second electrode by ashing using EPD control.
  • a second electrode is formed on the first interlayer insulating film, and after the second electrode is formed, a second interlayer insulating film is formed on the second electrode and the first interlayer insulating film.
  • a first electrode is formed on the second interlayer insulating film, and after forming the first electrode, a third interlayer insulating film is formed on the first electrode and the second interlayer insulating film.
  • the first electrode is positioned higher in height than the second electrode by the thickness of the second interlayer insulating film in the thickness direction of the interlayer insulating film.
  • An anisotropic conductive layer is formed on the entire surface of the substrate in a state where the first and second openings corresponding to the first electrode and the second electrode are formed, and the anisotropic conductive layer is etched.
  • the thickness of the anisotropic conductive film formed on the second electrode is equal to the anisotropic conductive film formed in the other region. It is formed thicker than the film thickness. Therefore, when the anisotropic conductive film is removed uniformly by ashing in the substrate surface, the second electrode is removed when the anisotropic conductive film formed in the region other than the second electrode is removed.
  • the anisotropic conductive film remains only on the top.
  • the anisotropic conductive layer can be selectively formed on the second electrode by utilizing the difference in opening depth between the first opening and the second opening.
  • the anisotropic conductive layer is formed by forming an anisotropic conductive film containing a photocurable resin on the exposed portion of the first electrode, the exposed portion of the second electrode, and the interlayer insulating film, and exposing the anisotropic conductive layer.
  • the anisotropic conductive film may be exposed and developed so that the anisotropic conductive film remains on the second electrode.
  • an anisotropic conductive layer may be formed by photolithography using a photoetchable material.
  • a photolithography development process since an anisotropic conductive layer is formed on the second electrode, it is possible to prevent the occurrence of a battery reaction due to immersion in the developer, and the occurrence of electrode corrosion. Can be prevented.
  • the second electrode and the wiring board may be electrically connected by arranging the second electrode and the wiring board so as to face each other through the anisotropic conductive layer and thermocompression bonding.
  • the second electrode can be used as an external connection terminal, and the anisotropic conductive layer can be used for connection to the wiring board.
  • the anisotropic conductive layer can be used for preventing the battery effect from occurring and also for connection to the outside.
  • the first conductive material and the second conductive material may have different redox potentials.
  • the first conductive material may be a transparent conductive material
  • the second conductive material may be a material containing aluminum
  • the first conductive material may be indium tin oxide, and the second conductive material may be an aluminum copper alloy.
  • the first electrode has a stacked structure of a first conductive layer made of the second conductive material and a second conductive layer made of the first conductive material provided on the first conductive layer. You may have.
  • the first electrode may be formed in a second region outside the display region of the substrate, and the second electrode may be formed in a first region outside the display region of the substrate.
  • a display device includes a substrate, an organic electroluminescence element, a second electrode, and an anisotropic conductive layer.
  • the substrate has a display area.
  • the organic electroluminescence element is provided in the display region, and is provided on a first electrode having a first conductive material, an organic electroluminescence layer provided on the first electrode, and the organic electroluminescence layer.
  • a third electrode is provided.
  • the second electrode includes a second conductive material that is provided outside the display region of the substrate and is electrically connected to the first electrode and different from the first conductive material.
  • the anisotropic conductive layer is provided on the second electrode.
  • a display device having excellent display characteristics can be obtained. That is, in the manufacturing process of the display device, when the substrate is exposed to the liquid containing the electrolyte, the substrate is applied to the liquid containing the electrolyte with the first electrode exposed and the anisotropic conductive layer formed on the second electrode. Therefore, the battery effect due to the liquid containing the electrolyte does not occur, and the first electrode does not erode. Therefore, it is possible to prevent the occurrence of dark spots due to the electrolytic corrosion of the first electrode forming the pixels in the display region, and to obtain a display device having excellent display characteristics.
  • the first conductive material and the second conductive material may have different redox potentials.
  • the second electrode may be used as an external connection terminal, and the anisotropic conductive layer may be used for connection.
  • an electronic apparatus includes a display device.
  • the display device includes a substrate having a display region, a first electrode having a first conductive material provided in the display region, an organic electroluminescence layer provided on the first electrode, and the organic electroluminescence.
  • An organic electroluminescent element comprising a third electrode provided on the layer, and the first conductive material provided outside the display region of the substrate and electrically connected to the first electrode; A second electrode having a different second conductive material; and an anisotropic conductive layer provided on the second electrode.
  • FIG. 1 is a schematic plan view of an organic EL display device according to an embodiment of the present technology.
  • FIG. 2 is a partial schematic cross-sectional view of the organic EL display device shown in FIG. 1 and is a schematic diagram for explaining a connection state between a pad electrode in a pad region and an anode electrode in a display region.
  • It is process drawing (the 1) which shows the manufacturing method of the organic electroluminescence display which concerns on 1st Embodiment.
  • the 2 which shows the manufacturing method of the organic electroluminescence display which concerns on 1st Embodiment.
  • It is process drawing which shows the manufacturing method of the organic electroluminescence display which concerns on 2nd Embodiment.
  • 1 is an external view of a digital camera to which an organic EL display device according to an embodiment of the present technology is applied. 1 is an external view of an eyewear-mounted one-eye display module to which an organic EL display device according to an embodiment of the present technology is applied.
  • an organic electroluminescence display device (hereinafter referred to as an organic EL display device) including an organic electroluminescence element (hereinafter referred to as an organic EL element) as a light emitting element will be described as an example of the display device.
  • FIG. 1 is a schematic plan view of an organic EL display device according to an embodiment of the present technology.
  • FIG. 2 is a schematic partial cross-sectional view of the organic EL display device.
  • FIG. 2 is a schematic cross-sectional view of each of the pad area and the display area of the organic EL display device shown in FIG.
  • the organic EL display device 1 is provided at a display region 300 provided at a substantially central portion, a cathode contact region 200 as a second region provided so as to surround the display region 300, and an end portion of a semiconductor substrate 600. And a pad region 100 as a first region.
  • the cathode contact region 200 and the pad region 100 are disposed outside the display region 300.
  • the organic EL display device 1 includes an organic EL display panel, a flexible wiring board (not shown) that is electrically connected to the organic EL display panel via an ACF (Anisotropic Conductive Film) 400, and an electrical connection to the flexible wiring board.
  • the organic EL display panel includes a semiconductor substrate 600 and a sealing substrate 500.
  • the semiconductor substrate 600 is a substrate having a rectangular planar shape including a substrate 601, a switching element provided on the substrate 601, various wirings, and an organic EL element.
  • the sealing substrate 500 is a rectangular substrate having a color filter and is disposed to face the semiconductor substrate 600.
  • the semiconductor substrate 600 and the sealing substrate 500 are bonded together with a resin adhesive to constitute an organic EL display panel.
  • the circuit board is a board on which a driving circuit such as a power source for driving a switching element in a display area to be described later and a signal output circuit for inputting various signals is mounted.
  • the flexible wiring board is a board for electrically connecting the circuit board and the organic EL display panel.
  • the drive circuit is provided on the drive circuit board, but the drive circuit may be provided on the semiconductor substrate 600.
  • a plurality of pad electrodes 103 are provided in the pad region 100.
  • the pad electrode 103 and the flexible wiring board are electrically connected via an anisotropic conductive layer 120 and an ACF (Anisotropic Conductive Film) 400.
  • the ACF 400 is a conductive film obtained by forming a mixture of fine metal particles 402 into a thermosetting resin 401 into a film shape.
  • Each pixel includes an organic EL element 310 and a TFT (Thin Film Transistor, hereinafter referred to as a transistor) as a switching element that controls light emission of the organic EL element 310.
  • the transistor has a gate, a source, and a drain.
  • the transistor includes a drive transistor and a sampling transistor.
  • the drive transistor drives the organic EL element 310.
  • the sampling transistor supplies the signal potential supplied from the signal output circuit to the gate of the driving transistor.
  • the organic EL element 310 is formed by laminating an anode electrode 304 as a first electrode as a lower electrode, an organic EL (electroluminescence) layer 306, and a cathode electrode 307 as a third electrode as an upper electrode. .
  • the anode electrode 304 as a first electrode has a stacked structure of a first conductive layer 3041 and a second conductive layer 3042 formed on the first conductive layer 3041.
  • the first conductive layer 3041 is an AlCu layer 3042 made of AlCu (aluminum copper alloy) that is a material containing Al as a second conductive material different from the first conductive material.
  • the second conductive layer 3042 is an ITO layer 3041 made of ITO (Indium Tin Oxide) which is a transparent conductive material as the first conductive material.
  • the ITO layer 3041 is located adjacent to the organic EL layer 306.
  • the organic EL layer 306 has a structure in which a hole transport layer, a light emitting layer, and an electron transport layer are sequentially stacked, with the hole transport layer positioned on the anode electrode 304 side and the electron transport layer positioned on the cathode electrode 307 side. .
  • signal lines are arranged along the pixel column direction, and scanning lines and power supply lines are arranged along the pixel row direction.
  • the wirings 101 such as the signal line, the scanning line, and the power supply line are routed to the pad electrode 103 as the second electrode of the pad region 100 outside the display region 300.
  • cathode contact region 200 common cathode wiring that is electrically connected to the cathode electrode 307 is disposed.
  • the cathode electrode 307 for each pixel is connected to the common cathode wiring common to all pixels, and the cathode potential is supplied from the cathode power source to the common cathode wiring.
  • Each cathode electrode 307 and the common cathode wiring are connected via the wiring, and the routing wiring electrically connected to the common cathode wiring is routed to the pad electrode 103 in the pad region 100.
  • the pad electrode 103 is electrically connected to each of the wiring lines connected to the signal line, the scanning line, the power supply line, and the common cathode wiring, and the signal supplied to the pad electrode 103 is connected to the pad electrode 103.
  • external connection terminals to which signals and the like are supplied from the outside regardless of the type of wiring are collectively referred to as a pad electrode 103 and are electrically connected to the pad electrode 103.
  • the routing wiring connected to the supply line and the common cathode wiring is collectively referred to as wiring 101.
  • the source of the driving transistor is electrically connected to the anode electrode 304, and the drain is electrically connected to the power supply line.
  • the gate of the sampling transistor is electrically connected to the scanning line, the drain is electrically connected to the signal line, and the source is electrically connected to the gate of the driving transistor.
  • a plurality of metal layers 301, 302, 303, an interlayer insulating film 320, an organic EL element 310, connection holes 311, 312, 313, and protection are formed on a substrate 601.
  • a membrane 308 is disposed.
  • the interlayer insulating film 320 is interposed between the metal layers 301 to 303 and the organic EL element 310.
  • the connection holes 311 to 313 are provided in the interlayer insulating film 320, and electrically connect the plurality of metal layers 301 to 303 and the anode electrode 304 of the organic EL element 310.
  • a transistor or the like is configured by the metal layers 301 to 303 or a metal layer that is the same layer as the metal layers 301 to 303 and the interlayer insulating film 320, and the wiring 101 is configured by the same layer as the metal layer 301.
  • a wiring 101 formed in the same layer as the metal layer 301 in the display region 300 and electrically connected to the metal layer 301, the metal layer 102, and a pad electrode serving as an external connection terminal portion are formed over the substrate 601.
  • Metal layer 103 (hereinafter referred to as pad electrode 103), an interlayer insulating film 320 interposed between each of wiring 101 and metal layers 102, 103, and an anisotropic conductive layer provided on pad electrode 103. 120 is arranged.
  • the pad electrode 103 is formed of the same first conductive material as the AlCu layer 3042, which is a first conductive layer located below the anode electrode 304 having a two-layer stacked structure.
  • the anisotropic conductive layer 120 is a layer formed by mixing fine metal particles 122 with a thermosetting resin 121.
  • the anisotropic conductive layer 120 is pressed together with the ACF 400 in the form of the organic EL display device 1 to electrically connect the flexible wiring board and the pad electrode 103.
  • a cathode contact layer provided in the same layer as the electrode is formed, and a protective film 308 is further provided on the entire surface of the substrate including the cathode contact layer.
  • the anode electrode 304 of the organic EL element 310 provided in the display region 300 and the pad electrode 103 provided in the pad region 100 are electrically connected via the wiring 101 or the like.
  • the anode electrode 304 is composed of a laminate of an AlCu layer 3042 and an ITO layer 3041, and the pad electrode 103 is composed of an AlCu layer.
  • the ITO layer provided in the cathode contact region 200 and the pad electrode 103 are electrically connected via the wiring 101 or the like.
  • the pad electrode 103 made of AlCu and the ITO layer 3041 of the anode electrode 304 formed in the display region 300 and the ITO layer formed in the cathode contact region 200 are different metals and have different oxidation-reduction potentials.
  • FIGS. 3 and 4 are diagrams for explaining a part of the steps of the method of manufacturing the organic EL display device, and each drawing corresponds to a cross section of the organic EL display device shown in FIG.
  • metal layers 301 to 303 and a first interlayer insulating film 3201 are formed on a substrate 601 by a known manufacturing method, and a driving transistor and a sampling transistor, a wiring 101, a metal layer 102, and a pad electrode 103 are formed. .
  • the pad electrode 103 is formed using AlCu.
  • the pad electrode 103 is electrically connected to the wiring 101 through the connection hole 112, the metal layer 102, and the connection hole 111.
  • the metal layer 303 is electrically connected to the metal layer 301 through the connection hole 312, the metal layer 302, and the connection hole 311.
  • the metal layer 301 and the wiring 101 are formed in the same layer and are electrically connected.
  • a second interlayer insulating film 3202 is formed on the metal layer 303, the pad electrode 103, and the first interlayer insulating film 3201.
  • a connection hole 313 is provided in the second interlayer insulating film 3202, and an AlCu layer 3042 serving as a part of the anode electrode 304 is formed so as to be electrically connected to the metal layer 303 through the connection hole 313.
  • an ITO layer 3041 is formed on the AlCu layer 3042, and an anode electrode 304 having a stacked structure of the AlCu layer 3042 and the ITO layer 3041 is formed on the second interlayer insulating film 3202.
  • a third interlayer insulating film 3203 is formed on the anode electrode 304 and the second interlayer insulating film 3202.
  • the second interlayer insulating film 3202 and the third interlayer insulating film 3203 on the pad electrode 103 in the pad region 100 are removed by dry etching, and the second interlayer insulating film 3202 and the third interlayer insulating film 3202 on the pad electrode 103 are removed.
  • a second opening 140 is formed in the interlayer insulating film 3203. As a result, the pad electrode 103 made of AlCu is exposed.
  • the third interlayer insulating film 3203 in the region corresponding to the pixel is removed by dry etching to form the first opening 330.
  • the first interlayer insulating film 3201, the second interlayer insulating film 202, and the third interlayer insulating film 3203 are collectively shown as the interlayer insulating film 320.
  • the insulating films 3201 to 3203 are collectively described as the interlayer insulating film 320.
  • an anisotropic material in which metal particles 122 are mixed with a thermosetting resin 121 on the exposed ITO layer 3041, pad electrode 103, and interlayer insulating film 320 of the anode electrode 304.
  • a conductive conductive material is applied to form an anisotropic conductive film 1120 over the entire surface of the substrate.
  • part of the anisotropic conductive film 1120 is removed by O 2 ashing (dry plasma treatment) so that the anisotropic conductive film remains only on the pad electrode 103, as shown in FIG.
  • the anisotropic conductive layer 120 is formed on the pad electrode 103.
  • ashing was performed using EPD (End Point Detecting) control.
  • EPD End Point Detecting
  • the film thickness of the anisotropic conductive film 1120 decreases and eventually the interlayer insulating film 320 is exposed.
  • EPD the exposure of the interlayer insulating film 320 is detected by constantly measuring and monitoring light of a specific wavelength whose light intensity changes when the interlayer insulating film 320 is exposed.
  • the anode electrode 304 is formed on the second interlayer insulating film 3202 formed on the first interlayer insulating film 3201.
  • the pad electrode 103 is formed on the first interlayer insulating film 3201.
  • the anode electrode 304 and the pad electrode 103 are formed at different positions in the thickness direction of the semiconductor substrate 600 by the thickness of the second interlayer insulating film 3202.
  • the second opening 140 formed in the pad region 100 is deeper than the first opening 330 formed in the display region 300 by the thickness of the second interlayer insulating film 3202. And has a large step.
  • the second opening 140 corresponding to the pad electrode 103 is formed in the second opening 140 as shown in FIG.
  • An anisotropic conductive film 1120 is formed by entering the anisotropic conductive material.
  • the thickness of the anisotropic conductive film 1120 formed on the pad electrode 103 in the pad region 100 is different from the thickness of the anisotropic conductive film 1120 formed on the anode electrode 304 in the display region 300.
  • the anisotropic conductive film 1120 formed on the electrode 103 is thicker.
  • the ashing is performed by using the difference in the depth of the opening of the second opening 140 corresponding to the pad electrode 103 and the first opening 330 corresponding to the anode electrode 304, thereby the interlayer insulating film 320.
  • the anisotropic conductive layer 120 can be selectively formed on the pad electrode 103 by detecting the exposure. Further, by performing ashing, the anisotropic conductive layer 120 can have a desired thickness. For example, the anisotropic conductive layer 120 is formed to have a thickness within the second opening 140. For example, the thickness of the anisotropic conductive layer 120 can be about half the depth of the second opening 140 and the second opening 140, thereby forming the protective film 308 in a later step.
  • the protective film 308 can be formed to have a flat surface, and a bonding failure between the semiconductor substrate 600 and the sealing substrate 500 can be prevented.
  • the alkaline cleaning liquid 350 for example, TMAH (Tetramethylammonium hydroxide, tetramethylammonium hydroxide), an ammonium fluoride chemical liquid, or an organic amine chemical liquid can be used.
  • TMAH Tetramethylammonium hydroxide, tetramethylammonium hydroxide
  • an ammonium fluoride chemical liquid or an organic amine chemical liquid
  • the anisotropic conductive layer 120 is formed on the pad electrode 103 during the cleaning with the alkaline cleaning liquid 350, the battery effect due to the alkaline cleaning liquid 350 does not occur and the ITO layer 3041 does not corrode. .
  • the pad electrode 103 made of AlCu and the ITO layer 3041 of the anode electrode 304 are exposed.
  • Electrons moving from H 2 O and AlCu (pad electrode 103) in the solution react with the ITO layer 3041, and the reaction shown in the following formula (2) occurs to generate In and OH ⁇ . Due to such a battery effect, the ITO layer 3041 is reduced, and the ITO layer 3041 is eroded as shown in FIG. The pixel having the anode electrode 304 in which such electrolytic corrosion has occurred becomes a dark spot when the organic EL display device 1 is formed, and the display characteristics are inferior. In addition, In or the like flows out into the alkaline cleaning liquid 350 and the cleaning liquid is contaminated.
  • the anisotropic conductive layer 120 is formed on the pad electrode 103 during the cleaning with the alkaline cleaning liquid 350, the contact between the pad electrode 103 and the alkaline cleaning liquid 350 is prevented.
  • the anisotropic conductive layer 120 is in a state before being subjected to thermocompression bonding, it has an insulating property, so that the battery effect does not occur and the ITO layer 3041 does not erode. Therefore, it is possible to obtain the organic EL display device 1 having excellent display characteristics free from dark spots due to the electrolytic corrosion of the ITO layer 3041.
  • the organic EL layer 306 and the cathode electrode 307 are sequentially formed on the anode electrode 304 to form the organic EL element 310.
  • a protective film 308 is formed on the entire surface of the substrate including the organic EL element 310, and the semiconductor substrate 600 is formed.
  • the semiconductor substrate 600 and the sealing substrate 500 are bonded together with a resin adhesive. Thereafter, as shown in FIG. 4A, the sealing substrate 500 in the region corresponding to the pad region 100 is removed by scribing. Next, as shown in FIG. 4B, the protective film 308 corresponding to the pad region 100 is removed by dry etching, and the anisotropic conductive layer 120 is exposed.
  • the ACF 400 is disposed on the anisotropic conductive layer 120, and a flexible wiring board (not shown) is disposed on the ACF 400 and thermocompression bonded.
  • a flexible wiring board (not shown) is disposed on the ACF 400 and thermocompression bonded.
  • the metal particles 122 of the anisotropic conductive layer 120 are overlapped while being in contact with each other, and when pressed, the metal particles 122 are attracted to each other to form a conductive path.
  • the metal particles 402 in the ACF 400 are overlapped while being in contact with each other, and when pressed, the metal particles 402 are attracted to each other to form a conductive path.
  • the metal particles 122 and 402 are in contact with each other to form a conductive path.
  • the pad electrode 103 and the flexible wiring board are electrically connected via the anisotropic conductive layer 120 and the ACF 400.
  • the flexible wiring board and the circuit board are electrically connected to complete the organic EL display device 1.
  • an anisotropic conductive layer is formed on one of two different metal layers having different oxidation-reduction potentials to be electrically connected in a cleaning process using a cleaning liquid that is a liquid containing an electrolyte. Therefore, the contact between the metal layer on which the anisotropic conductive layer is formed and the liquid containing the electrolyte is prevented.
  • the anisotropic conductive layer is insulative until it is thermocompression-bonded. Therefore, the anisotropic conductive layer is insulative at the stage of this cleaning process, and the battery effect does not occur even when exposed to a liquid containing an electrolyte. The occurrence of corrosion of the metal layer can be prevented.
  • the anisotropic conductive layer is electrically connected to the outside such as a flexible wiring board.
  • the anisotropic conductive layer has an insulating property until it is thermocompression bonded, there is no need to remove the anisotropic conductive layer during the manufacturing process.
  • the ITO layer is exposed in the above-described cleaning process.
  • the anisotropic conductive layer 120 is formed on the pad electrode 103 made of AlCu, the battery reaction Does not occur, and the electrolytic corrosion of the ITO layer in the cathode contact region 200 does not occur.
  • the method for manufacturing the anisotropic conductive layer is not limited to the above-described embodiment.
  • the anisotropic conductive layer may be manufactured by the manufacturing method shown in the following second embodiment or third embodiment, which will be described below. .
  • the same reference numerals are given to the same configurations as those in the above-described embodiment, and the description may be omitted.
  • an anisotropic conductive layer in which metal particles are dispersed in a thermosetting resin is used.
  • pattern formation by photolithography is performed as the anisotropic conductive layer.
  • a resin in which metal particles are dispersed in a possible resin is used.
  • FIG. 5 is a process diagram showing a method for manufacturing an organic EL display device according to the second embodiment. As in the first embodiment, FIG. 5 corresponds to the cross section of the organic EL display device shown in FIG.
  • the metal layers 301 to 303 and the first interlayer insulating film 3201 are formed on the substrate 601 by a known manufacturing method to drive transistors and sampling transistors, wirings 101, and metal layers. 102 and a pad electrode 103 are formed. Further, a second interlayer insulating film 3202, an anode electrode 304, and a third interlayer insulating film 3203 are formed.
  • the second interlayer insulating film 3202 and the third interlayer insulating film 3203 on the pad electrode 103 in the pad region 100 are removed by dry etching, and the second interlayer insulating film 3202 and the third interlayer insulating film 3202 on the pad electrode 103 are removed.
  • a second opening 140 is formed in the interlayer insulating film 3203.
  • the third interlayer insulating film 3203 in the region corresponding to the pixel is removed by dry etching, so that the first opening 330 is formed.
  • FIG. 5A As a result, as shown in FIG. 5A, at least a part of each of the ITO layer 3041 and the pad electrode 103 of the anode electrode 304 is exposed. At this time, there is a processing residue generated by dry etching on the side wall of the first opening 330 and the ITO layer 3041.
  • metal particles 132 are mixed with a positive type photocurable resin 131 on the ITO layer 3041, the pad electrode 103, and the interlayer insulating film 320 of the exposed anode electrode 304.
  • An anisotropic conductive material 1130 is formed by applying the anisotropic conductive material.
  • a positive type photocurable resin is used, but a negative type photocurable resin may be used.
  • EPD control is performed by O 2 ashing (dry plasma treatment) so that the anisotropic conductive film 1130 remaining on the pad electrode 103 has a desired thickness.
  • the remaining anisotropic conductive film 1130 is partially removed to form the anisotropic conductive layer 130 on the pad electrode 103.
  • the anisotropic conductive layer 130 is formed on the pad electrode 103 during the cleaning with the alkaline cleaning liquid 350 as in the first embodiment, the battery effect due to the alkaline cleaning liquid 350 is not generated. In other words, no electrolytic corrosion of the ITO layer 3041 occurs.
  • the organic EL layer 306 and the cathode electrode 307 are sequentially formed on the anode electrode 304 to form the organic EL element 310.
  • a protective film 308 is formed on the entire surface of the substrate including the organic EL element 310, and the semiconductor substrate 600 is formed.
  • the subsequent manufacturing process is the same as that of the first embodiment.
  • the anisotropic conductive layer 130 used in the present embodiment like the anisotropic conductive layer 120 of the first embodiment, is pressed while applying heat to form the metal particles 132 of the anisotropic conductive layer 130.
  • the metal particles 132 are overlapped with each other while being in contact with each other, thereby forming a conductive path.
  • the anisotropic conductive layer 130 is formed on the pad electrode 103 in the residue removal cleaning process by dry etching and the alkali cleaning process in the photolithography process, the battery effect does not occur, It is possible to prevent the electrolytic corrosion of the ITO layer.
  • the present embodiment is different from the second embodiment in that the thickness is not adjusted by O 2 ashing.
  • the present embodiment by omitting the O 2 ashing process, it is not necessary to remove the residual metal particles caused by O 2 ashing process, it is possible to omit the scrubber washing.
  • the same components as those of the second embodiment are denoted by the same reference numerals, and description thereof may be omitted.
  • FIG. 6 is a process diagram showing a method for manufacturing an organic EL display device according to the third embodiment. As in the first and second embodiments, FIG. 6 corresponds to the cross section of the organic EL display device shown in FIG.
  • the metal layers 301 to 303 and the first interlayer insulating film 3201 are formed on the substrate 601 by a known manufacturing method to drive transistors and sampling transistors, the wiring 101, and the metal layer. 102 and a pad electrode 103 are formed. Further, a second interlayer insulating film 3202, an anode electrode 304, and a third interlayer insulating film 3203 are formed.
  • the second interlayer insulating film 3202 and the third interlayer insulating film 3203 on the pad electrode 103 in the pad region 100 are removed by dry etching, and the second interlayer insulating film 3202 and the third interlayer insulating film 3202 on the pad electrode 103 are removed.
  • a second opening 140 is formed in the interlayer insulating film 3203.
  • the third interlayer insulating film 3203 in the region corresponding to the pixel is removed by dry etching, so that the first opening 330 is formed.
  • FIG. 6A at least a part of each of the ITO layer 3041 and the pad electrode 103 of the anode electrode 304 is exposed.
  • metal particles 132 are mixed with a positive photocurable resin 131 on the ITO layer 3041, the pad electrode 103, and the interlayer insulating film 3203 of the exposed anode electrode 304.
  • An anisotropic conductive material 1130 is formed by applying the anisotropic conductive material.
  • the anisotropic conductive film 1130 is exposed through a mask that covers the pad electrode 103 so that the anisotropic conductive film 1130 remains only on the pad electrode 103, and then development is performed. Then, the anisotropic conductive layer 130 is formed. As shown in FIG. 6C, since the anisotropic conductive film 1130 is formed on the pad electrode 103 during the development process using the alkaline developer 360, ITO resulting from the battery reaction caused by the alkaline developer 360 is formed. Generation of electroerosion of the layer is prevented. As described above, the thickness of the anisotropic conductive layer 120 may be formed so as to protrude from the second opening 140. When the protective film 308 is formed in a later process, the protective film is formed so that the surface becomes flat. As long as the film 308 can be formed, it is possible to prevent occurrence of a bonding failure between the semiconductor substrate 600 and the sealing substrate 500.
  • the anisotropic conductive layer 130 is formed on the pad electrode 103 during the cleaning with the alkaline cleaning liquid 350, the battery effect due to the alkaline cleaning liquid 350 is not generated. In other words, no electrolytic corrosion of the ITO layer 3041 occurs.
  • the organic EL layer 306 and the cathode electrode 307 are sequentially formed on the anode electrode 304 to form the organic EL element 310.
  • a protective film 308 is formed on the entire surface of the substrate including the organic EL element 310, and the semiconductor substrate 600 is formed.
  • the subsequent manufacturing process is the same as that of the second embodiment.
  • the anisotropic conductive layer 130 is formed on the pad electrode 103 in the residue removal cleaning process by dry etching and the alkali cleaning process in the photolithography process, the battery effect does not occur, It is possible to prevent the electrolytic corrosion of the ITO layer.
  • the organic EL display device is incorporated into various electronic devices such as application examples 1 and 2 described later. Note that the application examples are not limited to these examples, but can be applied to, for example, a video camera, a mobile phone, and the like.
  • FIG. 9 shows the appearance of a digital camera.
  • 9A is a front view of the digital camera 700
  • FIG. 9B is a rear view of the digital camera 700.
  • the digital camera 700 has a viewfinder unit 701, and the organic EL display device is used for the viewfinder unit 701.
  • FIG. 10 shows an appearance in which an eyewear wearing type one-eye display module 810 is attached to eyewear 800 such as glasses, goggles, and sunglasses.
  • the eyewear-mounted one-eye display module 810 includes a control board and an organic EL display device 811, and the organic EL display device is used as the organic EL display device 811.
  • the pad electrode and the flexible wiring board are electrically connected via the anisotropic conductive layer and the ACF.
  • the pad electrode 103 and the flexible wiring board 900 may be electrically connected via the layer 120.
  • ITO the first electrode or the third electrode, the anode electrode or the cathode contact region in the embodiment
  • AlCu the second electrode (Electrode, pad electrode)
  • ITO the first electrode or the third electrode, the anode electrode or the cathode contact region in the embodiment
  • IZO Indium Zinc Oxide
  • ZTO Zinc Tin Oxide
  • SnO 2 , PbO 2 , or CdO can be used instead of ITO.
  • Al—Ni alloy, Al, Ag, Ag alloy, Cu, Cu alloy, Au, Au alloy can be used instead of AlCu.
  • this technique can also take the following structures. (1) forming a first electrode having a first conductive material on a substrate; Forming a second electrode having a second conductive material different from the first conductive material, electrically connected to the first electrode, on the substrate; Forming an interlayer insulating film so as to cover the first electrode and the second electrode; Forming a first opening in the interlayer insulating film to expose at least a portion of the first electrode; Forming a second opening in the interlayer insulating film to expose at least a portion of the second electrode; Forming an anisotropic conductive layer on the exposed second electrode; A method of manufacturing a display device, wherein after forming the anisotropic conductive layer, the first opening, the second opening, and the interlayer insulating film are exposed to a liquid containing an electrolyte.
  • the interlayer insulating film includes a first interlayer insulating film, a second interlayer insulating film, and a third interlayer insulating film, Forming the second electrode on the first interlayer insulating film; After forming the second electrode, forming the second interlayer insulating film on the second electrode and the first interlayer insulating film, After forming the second interlayer insulating film, forming the first electrode on the second interlayer insulating film, A method for manufacturing a display device, comprising: forming the third interlayer insulating film on the first electrode and the second interlayer insulating film after forming the first electrode.
  • the anisotropic conductive layer is formed by: Forming an anisotropic conductive film on the exposed portion of the first electrode, the exposed portion of the second electrode, and the interlayer insulating film; A method for manufacturing a display device, wherein the anisotropic conductive film is ashed using EPD control so that the anisotropic conductive film remains only on the exposed second electrode.
  • the anisotropic conductive layer is formed by: Forming an anisotropic conductive film containing a photocurable resin on the exposed portion of the first electrode, the exposed portion of the second electrode, and the interlayer insulating film; A method for manufacturing a display device, wherein the anisotropic conductive film is exposed and developed so that the anisotropic conductive film remains only on the exposed second electrode.
  • a method of manufacturing a display device according to any one of (1) to (5) above A method for manufacturing a display device, wherein the second electrode and the wiring board are arranged to face each other via the anisotropic conductive layer, and the second electrode and the wiring board are electrically connected by thermocompression bonding.
  • the first electrode has a stacked structure of a first conductive layer made of the second conductive material and a second conductive layer made of the first conductive material provided on the first conductive layer.
  • (11) A method for manufacturing the display device according to (1) above, The first electrode is formed in a second region outside the display region of the substrate, and the second electrode is formed in a first region outside the display region of the substrate. .
  • a substrate having a display area having a display area;
  • An organic electroluminescence element comprising an electrode;
  • a display device comprising an anisotropic conductive layer provided on the second electrode.
  • a display device further comprising: a wiring board electrically connected to the second electrode through the anisotropic conductive layer.
  • a substrate having a display region, a first electrode having a first conductive material provided in the display region, an organic electroluminescence layer provided on the first electrode, and the organic electroluminescence layer
  • An organic electroluminescent element comprising a third electrode provided on the substrate, and a second different from the first conductive material provided outside the display region of the substrate and electrically connected to the first electrode.
  • An electronic apparatus comprising: a display device comprising: a second electrode having the conductive material; and an anisotropic conductive layer provided on the second electrode.
  • SYMBOLS 1 Organic EL display device 100 ... Pad area
  • Digital camera (electronic equipment) 701 Viewfinder section 810: Eyewear-mounted one-eye display module (electronic device) 811 ...
  • Organic EL display device 900 Flexible wiring board 3041 ... ITO layer (second conductive layer) 3042 ... AlCu layer (first conductive layer) 3201 ... First interlayer insulating film 3202 ... Second interlayer insulating film 3203 ... Third interlayer insulating film

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】電池反応による電極の腐蝕が発生しない、表示特性に優れた表示装置の製造方法、表示装置、電子機器を提供する。 【解決手段】本技術の一形態に係る表示装置の製造方法は、基板の表示領域に第1の導電材料を有する第1の電極を形成し、基板の表示領域の外側の領域に、第1の電極と電気的に接続する、第1の導電材料とは異なる第2の導電材料を有する第2の電極を形成し、第1の電極及び第2の電極を覆うように層間絶縁膜を形成し、層間絶縁膜に複数の第1の開口部を形成して第1の電極の少なくとも一部を露出させ、層間絶縁膜に複数の第2の開口部を形成して第2の電極の少なくとも一部を露出させ、露出させた第2の電極上に異方性導電層を形成し、異方性導電層形成後、電解質を含む液体に第1の開口部、第2の開口部及び層間絶縁膜を曝す。

Description

表示装置の製造方法、表示装置及び電子機器
 本技術は、表示装置の製造方法、表示装置及び電子機器に関する。
 有機EL(Electro Luminescence)表示装置は、表示画素毎に設けられる有機EL素子と該有機EL素子の発光を制御するTFT(Thin Film Transistor)回路を有し、有機EL素子に電流を供給することにより画像表示を行う。有機EL素子はアノード電極とカソード電極により有機EL層を挟んだ構造を有している。有機EL層は、正孔輸送層、発光層、電子輸送層が順次積層された構造を有し、アノード電極及びカソード電極へ電圧を印加すると、カソード電極から電子、アノード電極から正孔が有機EL層中に流れ込み、発光層の発光分子で電子と正孔が再結合し、発光する。従来アノード電極にAlCu合金を用いていたが、正孔注入電極として仕事関数の高いITO(Indium Tin Oxide)を用いることが提案されている。
 有機EL表示装置の製造工程において、ITOからなるアノード電極が表示領域に形成された後、該アノード電極を覆うように層間絶縁膜が形成される。この際、表示領域の外側に配置される外部配線との接続用の、例えばAlCu合金からなるパッド電極も層間絶縁膜によって覆われる。パッド電極とアノード電極とは、層間絶縁膜中に配置される配線等によって電気的に接続されている。次に、パッド電極に対応する層間絶縁膜が除去されパッド電極が露出される。その後、画素の開口部を規定するように層間絶縁膜の一部がドライエッチングにより除去されてアノード電極が露出される。ドライエッチングによる層間絶縁膜の除去後、アノード電極付近に残存するエッチングによる残渣を除去するため、電解質を含む洗浄液である有機洗浄液によって基板洗浄が行われる。
 ドライエッチング後の有機洗浄液による洗浄時、アノード電極とパッド電極とが同時に洗浄液に曝されることで電池反応が起こり、アノード電極が腐蝕してしまうという問題がある。このような腐蝕が生じた画素は、表示装置として用いたときに滅点となり、表示特性の低下を招いていた。
 このような電池反応によるアノード電極の腐蝕を防止するために、例えばパッド電極をアノード電極と同一材料の遮光用被覆部で覆うことにより、電池効果の発生を防止することが提案されている(特許文献1参照)。
特開2010-185903号公報
 以上のような事情に鑑み、本技術の目的は、電池反応による電極の腐蝕が発生しない、表示特性に優れた表示装置の製造方法、表示装置、電子機器を提供することにある。
 上記目的を達成するため、本技術の一形態に係る表示装置の製造方法は、基板上に第1の導電材料を有する第1の電極を形成し、
 上記基板上に、上記第1の電極と電気的に接続する、上記第1の導電材料とは異なる第2の導電材料を有する第2の電極を形成し、
 上記第1の電極及び上記第2の電極を覆うように層間絶縁膜を形成し、
 上記層間絶縁膜に第1の開口部を形成して上記第1の電極の少なくとも一部を露出させ、
 上記層間絶縁膜に第2の開口部を形成して上記第2の電極の少なくとも一部を露出させ、
 露出させた上記第2の電極上に異方性導電層を形成し、
 上記異方性導電層形成後、電解質を含む液体に上記第1の開口部、上記第2の開口部及び上記層間絶縁膜を曝す。
 この製造方法によれば、電解質を含む液体により第1の開口部、第2の開口部及び層間絶縁膜を曝す際、第2の電極上に異方性導電層が形成されているので、電解質を含む液体による電池効果が発生せず、第1の電極が電蝕することがない。したがって、第1の電極が表示領域の画素を形成する場合、第1の電極の電蝕による滅点の発生を防止することができ、表示特性にすぐれた表示装置を得ることができる。
 ここで、異方性導電層が形成されない場合、電気的に接続する互いが異種金属となる第1の電極と第2の電極が露出された状態で電解質を含む液体に曝されることになり、第1の電極と第2の電極との間で電池効果が発生し、第1の電極の腐蝕が発生する。このように第1の電極の腐蝕が発生すると、例えば第1の電極が画素を形成する場合、表示装置としたときに、この画素は滅点となり、表示特性が劣化する。これに対し、本技術では、第2の電極上に異方性導電層が形成されるので、異方性導電層により第2の電極と電解質を含む液体が接触することがなく、更に、異方性導電層は熱圧着されるまでは絶縁性を有するので、電池効果が発生せず電極が腐蝕することがない。したがって、第1の電極が表示装置の画素を形成する場合、電極の腐蝕に起因する滅点の発生が防止され、表示特性に優れた表示装置を得ることができる。
 上記第1の電極は上記基板の表示領域に形成され、上記第2の電極は上記基板の上記表示領域の外側の第1の領域に形成されてもよい。
 これにより、電極の腐蝕に起因する滅点の発生が防止され、表示特性に優れた表示装置を得ることができる。
 上記層間絶縁膜は第1の層間絶縁膜、第2の層間絶縁膜及び第3の層間絶縁膜を含み、上記第1の層間絶縁膜上に上記第2の電極を形成し、上記第2の電極の形成後、上記第2の電極及び上記第1の層間絶縁膜上に上記第2の層間絶縁膜を形成し、上記第2の層間絶縁膜形成後、上記第2の層間絶縁膜上に上記第1の電極を形成し、上記第1の電極形成後、上記第1の電極及び上記第2の層間絶縁膜上に上記第3の層間絶縁膜を形成してもよい。
 これにより、第1の電極は第2の電極よりも、層間絶縁膜の厚さ方向において、第2の層間絶縁膜の厚み分、高さが高い位置に位置する。これにより第2の電極に対応して形成される第2の開口部の開口深さは、第1の電極に対応して形成される第1の開口部の開口深さよりも深くなる。
 上記異方性導電層の形成は、上記第1の導電層の露出部及び上記第2の導電層の露出部を含む上記層間絶縁膜上に異方性導電膜を形成し、上記異方性導電膜を、露出させた上記第2の導電層上に残存するように、EPD制御を用いてアッシングすることにより行ってもよい。
 このようにEPD制御を用いてアッシングすることにより異方性導電層が第2の電極上に選択的に形成されるように制御することができる。
 すなわち、第1の層間絶縁膜上に第2の電極を形成し、第2の電極の形成後、第2の電極及び第1の層間絶縁膜上に第2の層間絶縁膜を形成し、第2の層間絶縁膜形成後、第2の層間絶縁膜上に第1の電極を形成し、第1の電極形成後、第1の電極及び第2の層間絶縁膜上に第3の層間絶縁膜を形成することにより、第1の電極は第2の電極よりも、層間絶縁膜の厚さ方向において、第2の層間絶縁膜の厚み分、高さが高い位置に位置する。これにより、層間絶縁膜に第1及び第2の開口部を形成し第1の電極、第2の電極をそれぞれ露出させた状態では、第2の開口部は第1の開口部よりも開口深さが深くなる。
 第1の電極及び第2の電極それぞれに対応する第1及び第2の開口部が形成された状態で、異方性導電膜を基板全面に形成し、これをエッチングして異方性導電層を形成する場合、異方性導電膜を基板全面に形成した状態では、第2の電極上に形成される異方性導電膜の膜厚は、それ以外の領域に形成される異方性導電膜の膜厚よりも厚く形成される。したがって異方性導電膜を基板面内で均一にアッシングによって除去していくと、第2の電極上以外の領域に形成されている異方性導電膜が除去された時点では、第2の電極上にのみ異方性導電膜が残存している状態となる。このように第1の開口部と第2の開口部の開口深さの違いを利用して、第2の電極上に選択的に異方性導電層を形成することが可能となる。
 上記異方性導電層の形成は、上記第1の電極の露出部、上記第2の電極の露出部及び上記層間絶縁膜上に光硬化性樹脂を含む異方性導電膜を形成し、露出させた上記第2の電極上に上記異方性導電膜が残存するように、上記異方性導電膜を露光、現像することにより行ってもよい。
 このように、フォトエッチング可能な材料を用い、フォトリソグラフィにより異方性導電層を形成してもよい。このフォトリソグラフィの現像工程において、第2の電極上に異方性導電層が形成されているので、現像液に浸漬することによる電池反応の発生を防止することができ、電極の電蝕の発生を防止することができる。
 上記異方性導電層を介して上記第2の電極と配線基板とを対向配置し、熱圧着することにより上記第2の電極と上記配線基板とを電気的に接続してもよい。
 このように第2の電極を外部接続端子として用い、異方性導電層を配線基板との接続に用いることもできる。このように、異方性導電層を電池効果の発生を防止するために用いるとともに外部との接続にも用いることができる。
 上記第1の導電材料と上記第2の導電材料とは酸化還元ポテンシャルが異なってもよい。
 上記第1の導電材料は透明導電材料であり、上記第2の導電材料はアルミニウムを含む材料であってもよい。
 上記第1の導電材料は酸化インジウムスズであり、上記第2の導電材料はアルミニウム銅合金であってもよい。
 上記第1の電極は、上記第2の導電材料からなる第1の導電層と、上記第1の導電層上に設けられた上記第1の導電材料からなる第2の導電層との積層構造を有してもよい。
 上記第1の電極は上記基板の表示領域の外側の第2の領域に形成され、上記第2の電極は上記基板の上記表示領域の外側の第1の領域に形成されていてもよい。
 上記目的を達成するため、本技術の一形態に係る表示装置は、基板と、有機エレクトロルミネッセンス素子と、第2の電極と、異方性導電層とを具備する。
 上記基板は表示領域を有する。
 上記有機エレクトロルミネッセンス素子は、上記表示領域に設けられ、第1の導電材料を有する第1の電極と上記第1の電極上に設けられた有機エレクトロルミネッセンス層と上記有機エレクトロルミネッセンス層上に設けられた第3の電極とからなる。
 上記第2の電極は、上記基板の上記表示領域の外側に設けられ、上記第1の電極と電気的に接続する、上記第1の導電材料と異なる第2の導電材料を有する。
 上記異方性導電層は、上記第2の電極上に設けられる。
 このような構成によれば、表示特性に優れた表示装置を得ることができる。すなわち、表示装置の製造工程において、電解質を含む液体により基板を曝す際、第1の電極が露出され、第2の電極上に異方性導電層が形成された状態で電解質を含む液体に基板を曝すことが可能であるので、電解質を含む液体による電池効果が発生せず、第1の電極が電蝕することがない。したがって、表示領域の画素を形成する第1の電極の電蝕による滅点の発生を防止することができ、表示特性にすぐれた表示装置を得ることができる。
 上記第1の導電材料と上記第2の導電材料とは酸化還元ポテンシャルが異なってもよい。
 上記異方性導電層を介して上記第2の電極と電気的に接続する配線基板を更に具備してもよい。
 このように第2の電極を外部接続端子として用い、異方性導電層を接続に用いても良い。
 上記目的を達成するため、本技術の一形態に係る電子機器は、表示装置を具備する。
 上記表示装置は、表示領域を有する基板と、上記表示領域に設けられた第1の導電材料を有する第1の電極と上記第1の電極上に設けられた有機エレクトロルミネッセンス層と上記有機エレクトロルミネッセンス層上に設けられた第3の電極とからなる有機エレクトロルミネッセンス素子と、上記基板の上記表示領域の外側に設けられ、上記第1の電極と電気的に接続する、上記第1の導電材料と異なる第2の導電材料を有する第2の電極と、上記第2の電極上に設けられた異方性導電層とを備える。
 以上のように、本技術によれば、電池反応による電極の腐蝕が発生しない表示装置の製造方法、表示装置及び電子機器を得ることができる。
 なお、ここに記載された効果は必ずしも限定されるものではなく、本開示中に記載されたいずれかの効果であってもよい。
本技術の一実施形態に係る有機EL表示装置の概略平面図である。 図1に示す有機EL表示装置の部分概略断面図であり、パッド領域のパッド電極と表示領域のアノード電極との接続状態を説明するための模式図である。 第1の実施形態に係る有機EL表示装置の製造方法を示す工程図(その1)である。 第1の実施形態に係る有機EL表示装置の製造方法を示す工程図(その2)である。 第2の実施形態に係る有機EL表示装置の製造方法を示す工程図である。 第3の実施形態に係る有機EL表示装置の製造方法を示す工程図である。 他の実施形態に係る有機EL表示装置の部分概略図である。 アノード電極が腐蝕した状態を示すアノード電極付近の概略部分断面図である。 本技術の一実施形態に係る有機EL表示装置を適用したデジタルカメラの外観図である。 本技術の一実施形態に係る有機EL表示装置を適用したアイウェア装着型の片目用ディスプレイモジュールの外観図である。
 以下、本技術に係る実施形態を、図面を参照しながら説明する。本技術は、電気的に接続する複数の異種金属が露出された状態で洗浄液に曝される工程を経て製造されるものに適用可能なものである。本実施形態においては、表示装置として有機エレクトロルミネッセンス素子(以下、有機EL素子と称す)を発光素子として備える有機エレクトロルミネッセンス表示装置(以下、有機EL表示装置と称す)を例にあげて説明する。
[表示装置概要]
 図1は、本技術の一実施形態に係る有機EL表示装置の概略平面図である。図2は、有機EL表示装置の概略部分断面図である。図2は、図1に示す有機EL表示装置のパッド領域と表示領域それぞれの概略断面図であり、パッド電極と表示領域のアノード電極との接続状態を説明するための模式図である。
 有機EL表示装置1は、略中央部に設けられた表示領域300と、該表示領域300を囲むように設けられた第2の領域としてのカソードコンタクト領域200と、半導体基板600の端部に設けられた第1の領域としてのパッド領域100とを有する。カソードコンタクト領域200及びパッド領域100とは表示領域300の外側に配置される。
 有機EL表示装置1は、有機EL表示パネルと、該有機EL表示パネルにACF(Anisotropic Conductive Film)400を介して電気的に接続するフレキシブル配線基板(図示せず)と、フレキシブル配線基板に電気的に接続する回路基板(図示せず)を有する。有機EL表示パネルは、半導体基板600と封止基板500とからなる。
 半導体基板600は、基板601と、該基板601上に設けられたスイッチング素子、各種配線及び有機EL素子を備えた平面形状が矩形の基板である。封止基板500は、カラーフィルタを備えた平面形状が矩形の基板であり、半導体基板600と対向配置される。半導体基板600と封止基板500とは樹脂接着剤により貼り合わせられ、有機EL表示パネルを構成する。回路基板は、後述する表示領域中のスイッチング素子を駆動するための電源や各種信号を入力するための信号出力回路等の駆動回路が搭載された基板である。フレキシブル配線基板は、回路基板と有機EL表示パネルとを電気的に接続するための基板である。尚、本実施形態においては、駆動回路を駆動回路基板に設けているが、駆動回路を半導体基板600上に設けてもよい。
 パッド領域100には複数のパッド電極103が設けられている。パッド電極103とフレキシブル配線基板とは、異方性導電層120とACF(Anisotropic Conductive Film)400を介して、電気的に接続される。ACF400は、熱硬化性樹脂401に微細な金属粒子402を混ぜ合わせたものを膜状に成型した導電性フィルムである。
 表示領域300には、複数の画素が縦横マトリクス上に配置される。各画素は、有機EL素子310と該有機EL素子310の発光を制御するスイッチング素子としてのTFT(Thin Film Transistor、以下トランジスタと称す。)を有する。トランジスタは、ゲート、ソース及びドレインを有する。
 トランジスタとしては、駆動トランジスタとサンプリングトランジスタを備える。駆動トランジスタは、有機EL素子310を駆動する。サンプリングトランジスタは、信号出力回路から供給された信号電位を駆動トランジスタのゲートに供給する。
 有機EL素子310は、下部電極である第1の電極としてのアノード電極304と、有機EL(エレクトロルミネッセンス)層306と、上部電極である第3の電極としてのカソード電極307とが積層してなる。
 第1の電極としてのアノード電極304は、第1の導電層3041と該第1の導電層3041上に形成される第2の導電層3042との積層構造を有する。第1の導電層3041は、第1の導電材料と異なる第2の導電材料としてのAlを含む材料であるAlCu(アルミニウム銅合金)からなるAlCu層3042である。第2の導電層3042は第1の導電材料としての透明導電材料であるITO(Indium Tin Oxide、酸化インジウムスズ)からなるITO層3041である。ITO層3041が有機EL層306に隣接して位置する。有機EL層306は、正孔輸送層、発光層、電子輸送層が順次積層された構成となっており、正孔輸送層がアノード電極304側に、電子輸送層がカソード電極307側に位置する。
 表示領域300には、基板601上に、画素の列方向に沿って信号線が配置され、画素の行方向に沿って走査線及び電源供給線が配置されている。これら信号線、走査線及び電源供給線といった配線101は、それぞれ表示領域300の外側にあるパッド領域100の第2の電極としてのパッド電極103まで引き回されている。
 カソードコンタクト領域200には、カソード電極307と電気的に接続するカソード共通配線が配置されている。画素毎のカソード電極307は、全画素共通のカソード共通配線に接続され、カソード共通配線にカソード電源からカソード電位が供給されるようになっている。各カソード電極307とカソード共通配線とは配線を介して接続し、カソード共通配線と電気的に接続する引き回し配線は、パッド領域100のパッド電極103まで引き回されている。
 パッド電極103は、信号線、走査線、電源供給線、カソード共通配線に接続する引き回し配線それぞれに電気的に接続するものであり、パッド電極103に供給される信号は、そのパッド電極103が接続する配線の種類によって異なる。本実施形態では、配線の種類にかかわらず外部から信号等が供給される外部接続端子を一括してパッド電極103と称し、該パッド電極103と電気的に接続する、走査線、信号線、電源供給線、カソード共通配線に接続する引き回し配線を一括して配線101と称する。
 駆動トランジスタのソースはアノード電極304に、ドレインは電源供給線に電気的に接続される。サンプリングトランジスタのゲートは走査線に、ドレインは信号線に、ソースは駆動トランジスタのゲートに電気的に接続される。
 図2に示すように、表示領域300では、基板601上に、複数の金属層301、302、303と、層間絶縁膜320と、有機EL素子310と、接続孔311、312、313と、保護膜308が配置される。層間絶縁膜320は、金属層301~303、有機EL素子310のそれぞれの間に介在する。接続孔311~313は層間絶縁膜320に設けられており、複数の金属層301~303と有機EL素子310のアノード電極304とを電気的に接続する。金属層301~303又はこれら金属層301~303と同層からなる金属層、層間絶縁膜320によりトランジスタ等が構成され、金属層301と同層で配線101が構成される。
 パッド領域100では、基板601上に、表示領域300の金属層301と同層で形成され金属層301と電気的に接続する配線101と、金属層102と、外部接続端子部であるパッド電極となる金属層103(以下、パッド電極103と称す。)と、配線101、金属層102、103のそれぞれの間に介在する層間絶縁膜320と、パッド電極103上に設けられた異方性導電層120が配置される。パッド電極103は、2層の積層構造を有するアノード電極304の下側に位置する第1の導電層であるAlCu層3042と同じ第1の導電材料から形成される。
 異方性導電層120は、熱硬化性樹脂121に微細な金属粒子122を混ぜ合わせてなる層である。異方性導電層120は、有機EL表示装置1の形態で、ACF400とともに、押圧されて、フレキシブル配線基板とパッド電極103とを電気的に接続するものである。
 カソードコンタクト領域200では、基板601上に、表示領域300と同様に、パッド領域100に設けられるパッド電極103と電気的に接続する配線101と、複数の金属層と、AlCu層とITO層(第1の電極)との積層からなる金属層と、これら配線及び金属層のそれぞれの間に介在する層間絶縁膜320とが配置され、AlCu層とITO層との積層からなる金属層上にはカソード電極と同層で設けられたカソードコンタクト層が形成され、更に、カソードコンタクト層を含む基板全面に保護膜308が設けられている。
 このように、表示領域300に設けられる有機EL素子310のアノード電極304とパッド領域100に設けられるパッド電極103とは配線101等を介して電気的に接続する構成となっている。アノード電極304はAlCu層3042とITO層3041との積層からなり、パッド電極103はAlCu層からなっている。
 また、カソードコンタクト領域200においても同様のことがいえ、カソードコンタクト領域200に設けられるITO層とパッド電極103とは配線101等を介して電気的に接続する構成となっている。
 AlCuからなるパッド電極103と、表示領域300に形成されるアノード電極304のITO層3041及びカソードコンタクト領域200に形成されるITO層とは、互いに異種金属であり、互いに酸化還元ポテンシャルが異なる。
[表示装置の製造方法]
 次に、上述の有機EL表示装置の製造方法について図2、図3、図4を用いて説明する。図3及び図4は有機EL表示装置の製造方法の工程の一部を説明する図であり、各図は図2に示す有機EL表示装置の断面に対応している。
 (第1の実施形態)
 まず、公知の製造方法により、基板601上に金属層301~303、及び第1の層間絶縁膜3201を形成して駆動用トランジスタ及びサンプリングトランジスタ、配線101、金属層102及びパッド電極103を形成する。パッド電極103はAlCuを用いて形成される。パッド電極103は、接続孔112、金属層102、接続孔111を介して配線101と電気的に接続する。また、金属層303は、接続孔312、金属層302及び接続孔311を介して金属層301と電気的に接続する。金属層301と配線101とは同層で形成され電気的に接続している。
 次に、金属層303、パッド電極103及び第1の層間絶縁膜3201上に第2の層間絶縁膜3202を形成する。第2の層間絶縁膜3202に接続孔313を設け、該接続孔313を介して金属層303と電気的に接続するように、アノード電極304の一部となるAlCu層3042を形成する。次に、AlCu層3042上にITO層3041を形成し、AlCu層3042とITO層3041との積層構造からなるアノード電極304を、第2の層間絶縁膜3202上に形成する。
 次に、アノード電極304及び第2の層間絶縁膜3202上に第3の層間絶縁膜3203を形成する。
 次に、パッド領域100のパッド電極103上の第2の層間絶縁膜3202及び第3の層間絶縁膜3203をドライエッチングにより除去し、パッド電極103上の第2の層間絶縁膜3202及び第3の層間絶縁膜3203に第2の開口部140を形成する。これによりAlCuからなるパッド電極103が露出された状態となる。
 次に、画素に対応する領域の第3の層間絶縁膜3203をドライエッチングにより除去し、第1の開口部330を形成する。これにより、図3(A)に示すように、アノード電極304のITO層3041の少なくとも一部が露出された状態となり、パッド電極103も少なくとも一部が露出された状態となる。この際、第1の開口部330の側壁やITO層3041上にはドライエッチングで生じた加工残渣がある。尚、図2においては、第1の層間絶縁膜3201、第2の層間絶縁膜202、第3の層間絶縁膜3203を一括して層間絶縁膜320として図示しており、以降の説明においても層間絶縁膜3201~3203を一括して層間絶縁膜320として説明する。
 次に、図3(B)に示すように、露出されたアノード電極304のITO層3041、パッド電極103及び層間絶縁膜320上に、熱硬化性樹脂121に金属粒子122が混ぜ合わされた異方性導電性材料を塗布し異方性導電膜1120を基板全面に形成する。
 次に、パッド電極103上にのみ異方性導電性膜が残存するように、Oアッシング(ドライプラズマ処理)により一部の異方性導電膜1120を除去し、図3(C)に示すように、パッド電極103上に異方性導電層120を形成する。
 ここで選択的にパッド電極103上にのみ異方性導電膜が残存するようにするために、EPD(End Point Detecting、終点検出)制御を使用してアッシングを行った。アッシングが進行すると異方性導電膜1120の膜厚は減少していき、やがては層間絶縁膜320が露出する。EPDでは、層間絶縁膜320が露出した際に光強度が変化する特定波長の光を常時計測しモニターすることにより、層間絶縁膜320の露出を検出する。
 ここで、図3(A)に示すように、アノード電極304は第1の層間絶縁膜3201上に形成された第2層間絶縁膜3202上に形成される。一方、パッド電極103は、第1の層間絶縁膜3201上に形成される。これにより、アノード電極304とパッド電極103とでは、半導体基板600の厚み方向で、形成される位置が第2の層間絶縁膜3202の厚み分異なる。従って、パッド領域100に形成される第2の開口部140は、表示領域300に形成される第1の開口部330よりも、第2の層間絶縁膜3202の略厚さ分深さが深くなっており、大きな段差を有している。
 異方性導電性材料を塗布し、基板全面に平滑に異方性導電膜1120を形成した際、図3(B)に示すように、パッド電極103に対応する第2の開口部140には異方性導電性材料が入り込んで異方性導電膜1120が形成される。これにより、パッド領域100のパッド電極103上に形成される異方性導電膜1120の厚さと、表示領域300のアノード電極304上に形成される異方性導電膜1120の厚さとは異なり、パッド電極103上に形成される異方性導電膜1120の厚さの方が厚くなっている。このようにパッド電極103に対応する第2の開口部140とアノード電極304に対応する第1の開口部330の開口部の深さの違いを利用してアッシングを行うことにより、層間絶縁膜320の露出を検出して、選択的にパッド電極103上に異方性導電層120を形成することができる。更に、アッシングを行うことにより、異方性導電層120を所望の厚さとすることができる。異方性導電層120の厚さは、例えば第2の開口部140内に収まるように形成される。例えば、異方性導電層120の厚さは第2の開口部140第2の開口部140の深さの半分くらいの厚さとすることができ、これにより後の工程の保護膜308形成時に、保護膜308をその表面を平坦に成膜することができ、半導体基板600と封止基板500との貼合わせ不良の発生を防止することができる。
 次に、図3(C)に示すように、パッド電極103上以外に残存した異方性導電材料の金属粒子122を除去するために水洗によるスクラバ洗浄を行う。次に、図3(D)に示すように、第1の開口部330形成工程時のドライエッチングで生じた第1の開口部330の側壁やITO層3041上にある加工残渣を除去するために、異方性導電層120、アノード電極304のITO層3041及び層間絶縁膜320を含む基板全面が電解質を含む液体であるアルカリ性洗浄液350に曝されるように、基板601をアルカリ性洗浄液350に浸漬し、洗浄を行う。反応生成物のポリマを除去する方法として、アルカリ性洗浄液350としては、例えばTMAH(Tetramethylammonium hydroxide、水酸化テトラメチルアンモニウム)、フッ化アンモニウム系薬液、有機アミン系薬液が使用できる。
 本実施形態においては、アルカリ性洗浄液350による洗浄の際、パッド電極103上に異方性導電層120が形成されているため、アルカリ性洗浄液350による電池効果は発生せず、ITO層3041が電蝕しない。
 ここで、異方性導電層120がパッド電極103上に形成されていない場合、AlCuからなるパッド電極103及びアノード電極304のITO層3041が露出された状態となる。
 このようなAlCuとITOというように酸化還元ポテンシャルが異なる異種金属が露出さえた状態でアルカリ性洗浄液350による洗浄を行うとアノード電極304のITO層3041よりOHが発生する。このOHによりAlCuからなるパッド電極103で、下記(1)式に示す反応が生じ、電子が発生する。アノード電極304とITO層3041は電気的に接続しているので、ITO層3041とパッド電極103の内部電圧差約1Vにより低抵抗となる電流パスが発生する。溶液中のHO、AlCu(パッド電極103)から移動してきた電子とITO層3041が反応し、下記(2)式に示す反応が生じ、In、OHが発生する。このような電池効果により、ITO層3041が還元され、図8に示すようにITO層3041は電蝕される。このような電蝕が生じたアノード電極304を有する画素は、有機EL表示装置1としたときに滅点となり、表示特性が劣る。また、アルカリ性洗浄液350にIn等が流出し洗浄液の汚染を招いてしまう。
Figure JPOXMLDOC01-appb-C000001
Figure JPOXMLDOC01-appb-C000002
Figure JPOXMLDOC01-appb-C000003
 これに対し、本実施形態においては、アルカリ性洗浄液350による洗浄の際、パッド電極103上に異方性導電層120が形成されているので、パッド電極103とアルカリ性洗浄液350との接触を防止することができ、更に、異方性導電層120は熱圧着を施す前の状態なので絶縁性を有するので、電池効果が発生せず、ITO層3041の電蝕が発生しない。したがって、ITO層3041の電蝕による滅点のない表示特性に優れた有機EL表示装置1を得ることができる。
 次に、アノード電極304上に有機EL層306、カソード電極307を順次形成し有機EL素子310を形成する。次に、有機EL素子310を含む基板全面に保護膜308を形成し、半導体基板600を形成する。
 次に、半導体基板600と封止基板500とを樹脂接着剤により貼り合わせる。その後、図4(A)に示すように、スクライブによりパッド領域100に対応する領域の封止基板500を除去する。次に、図4(B)に示すように、ドライエッチングによりパッド領域100に対応する保護膜308を除去し、異方性導電層120を露出させる。
 次に図2に示すように、ACF400を異方性導電層120上に配置し、図示しないフレキシブル配線基板をACF400上に配置し熱圧着する。熱をかけながら加圧することにより異方性導電層120の金属粒子122は接触しながら重なり、押し付けられることで金属粒子122同士が引っ付きあうことで導電する経路を形成する。同様に、ACF400においても、ACF400内の金属粒子402は接触しながら重なり、押し付けられることで金属粒子402同士が引っ付きあうことで導電する経路を形成する。異方性導電層120とACF400の間においても互いの金属粒子122と402が接触して導電する経路を形成する。これによりパッド電極103とフレキシブル配線基板とは、異方性導電層120及びACF400を介して電気的に接続する。
 次に、フレキシブル配線基板と回路基板とを電気的に接続し、有機EL表示装置1が完成する。
 以上のように、電解質を含む液体である洗浄液を用いての洗浄工程において、電気的に接続する酸化還元ポテンシャルが異なる2つの異種金属層のうち一方の金属層上に異方性導電層を形成しているので、異方性導電層が上に形成される金属層と電解質を含む液体との接触が防止される。異方性導電層は、熱圧着されるまでは絶縁性を有しているので、この洗浄工程の段階では絶縁性を有しており、電解質を含む液体に曝しても電池効果は発生せず、金属層の腐蝕の発生を防止することができる。
 更に、異方性導電層が上に形成される金属層が外部との接続を担う外部接続端子部となるパッド電極である場合は、この異方性導電層をフレキシブル配線基板といった外部と電気的に接続をとる接続部として用いることができ、また、熱圧着されるまでは異方性導電層は絶縁性を有するので、製造工程中、異方性導電層を除去する工程が必要ない。
 また、カソードコンタクト領域200においても、上述の洗浄工程でITO層が露出された状態となっているが、AlCuからなるパッド電極103上に異方性導電層120が形成されているので、電池反応は生じず、カソードコンタクト領域200におけるITO層の電蝕は生じない。
 異方性導電層の製造方法は上記の実施形態に限定されず、例えば以下のような第2の実施形態、第3の実施形態に示す製造方法によって製造してもよく、以下に説明をする。上述の実施形態と同様の構成については同様の符号を付し、説明を省略する場合がある。
(第2の実施形態)
 第1の実施形態においては、異方性導電層として熱硬化性樹脂に金属粒子を分散させたものを用いたが、本実施形態においては、異方性導電層として、フォトリソグラフィによるパターン形成が可能な樹脂に金属粒子を分散させたものを用いている点で第1の実施形態と異なる。
 図5は第2の実施形態に係る有機EL表示装置の製造方法を示す工程図である。第1の実施形態と同様に、図5は図2に示す有機EL表示装置の断面に対応している。
 まず、第1の実施形態と同様に、公知の製造方法により、基板601上に金属層301~303及び第1の層間絶縁膜3201を形成して駆動用トランジスタ及びサンプリングトランジスタ、配線101、金属層102及びパッド電極103を形成する。更に、第2の層間絶縁膜3202、アノード電極304、第3の層間絶縁膜3203を形成する。
 次に、パッド領域100のパッド電極103上の第2の層間絶縁膜3202及び第3の層間絶縁膜3203をドライエッチングにより除去し、パッド電極103上の第2の層間絶縁膜3202及び第3の層間絶縁膜3203に第2の開口部140を形成する。次に、画素に対応する領域の第3の層間絶縁膜3203をドライエッチングにより除去し、第1の開口部330を形成する。これにより、図5(A)に示すように、アノード電極304のITO層3041、パッド電極103のそれぞれ少なくとも一部が露出された状態となる。この際、第1の開口部330の側壁やITO層3041上にはドライエッチングで生じた加工残渣がある。
 次に、図5(B)に示すように、露出されたアノード電極304のITO層3041、パッド電極103及び層間絶縁膜320上に、ポジ型の光硬化性樹脂131に金属粒子132が混ぜ合わされた異方性導電性材料を塗布し異方性導電膜1130を形成する。尚、本実施形態においてはポジ型の光硬化性樹脂を用いたが、ネガ型の光硬化性樹脂を用いてもよい。
 次に、パッド電極103上にのみ異方性導電膜1130が残存するように、パッド電極103を被覆するマスクを介して異方性導電膜1130を露光した後、現像を行う。図5(C)に示すように、フォトリソグラフィ時におけるアルカリ現像液360による現像工程の際、パッド電極103上には異方性導電膜1130が形成されているので、第1の実施形態で説明した電解質を含む液体による電池反応に起因するITO層3041の電蝕の発生防止と同様に、アルカリ現像液360による電池反応に起因するITO層3041の電蝕の発生が防止される。
140
 次に、図5(D)に示すように、パッド電極103上に残存する異方性導電膜1130の膜厚を所望の厚みにするように、Oアッシング(ドライプラズマ処理)によりEPD制御を用いて残存した異方性導電膜1130の一部を除去し、パッド電極103上に異方性導電層130を形成する。
 次に、図5(D)に示すようにパッド電極103上以外に残存した異方性導電材料に含まれていた金属粒子132を除去するために水洗によるスクラバ洗浄を行う。次に、図5(E)に示すように、第1の開口部330の側壁やITO層3041上にある第1の開口部330形成工程時にドライエッチングで生じた加工残渣を除去するために、電解質を含む洗浄液であるアルカリ性洗浄液350による洗浄を行う。
 本実施形態においても、第1の実施形態と同様に、アルカリ性洗浄液350による洗浄の際、パッド電極103上に異方性導電層130が形成されているため、アルカリ性洗浄液350による電池効果は発生せず、ITO層3041の電蝕は発生しない。
 次に、アノード電極304上に有機EL層306、カソード電極307を順次形成し有機EL素子310を形成する。次に、有機EL素子310を含む基板全面に保護膜308を形成し、半導体基板600を形成する。以降の製造工程は第1の実施形態と同様である。尚、本実施形態で用いる異方性導電層130は、第1の実施形態の異方性導電層120と同様に、熱をかけながら加圧することにより異方性導電層130の金属粒子132は接触しながら重なり、金属粒子132同士が引っ付きあうことで導電する経路を形成する。
 以上のように、ドライエッチングによる残渣除去の洗浄工程、及び、フォトリソグラフィ工程におけるアルカリ洗浄工程において、パッド電極103上に異方性導電層130が形成されているので、電池効果が発生せず、ITO層の電蝕の発生を防止することができる。
(第3の実施形態)
 第2の実施形態においては、異方性導電膜を露光、現像した後、Oアッシングによりパッド電極103上に残存する異方性導電膜の一部を除去して厚さを調整していたが、本実施形態ではOアッシングによる厚さ調整を行わない点が第2の実施形態と異なる。本実施形態では、Oアッシング工程を省略することにより、Oアッシング工程により生じる残留した金属粒子の除去を行う必要がなく、スクラバ洗浄を省略することができる。以下、第2の実施形態と同様の構成については同様の符号を付し、説明を省略する場合がある。
 図6は第3の実施形態に係る有機EL表示装置の製造方法を示す工程図である。第1及び第2の実施形態と同様に、図6は図2に示す有機EL表示装置の断面に対応している。
 まず、第2の実施形態と同様に、公知の製造方法により、基板601上に金属層301~303及び第1の層間絶縁膜3201を形成して駆動用トランジスタ及びサンプリングトランジスタ、配線101、金属層102及びパッド電極103を形成する。更に、第2の層間絶縁膜3202、アノード電極304、第3の層間絶縁膜3203を形成する。
 次に、パッド領域100のパッド電極103上の第2の層間絶縁膜3202及び第3の層間絶縁膜3203をドライエッチングにより除去し、パッド電極103上の第2の層間絶縁膜3202及び第3の層間絶縁膜3203に第2の開口部140を形成する。次に、画素に対応する領域の第3の層間絶縁膜3203をドライエッチングにより除去し、第1の開口部330を形成する。これにより、図6(A)に示すように、アノード電極304のITO層3041及びパッド電極103それぞれの少なくとも一部が露出された状態となる。この際、第1の開口部330の側壁やITO層3041上にはドライエッチングで生じた加工残渣がある。
 次に、図6(B)に示すように、露出されたアノード電極304のITO層3041、パッド電極103及び層間絶縁膜3203上に、ポジ型の光硬化性樹脂131に金属粒子132が混ぜ合わされた異方性導電性材料を塗布し異方性導電膜1130を形成する。
 次に、パッド電極103上にのみ異方性導電膜1130が残存するように、パッド電極103を被覆するマスクを介して異方性導電膜1130を露光した後、現像を行い、パッド電極103上に異方性導電層130を形成する。図6(C)に示すように、アルカリ現像液360による現像工程の際、パッド電極103上には異方性導電膜1130が形成されているので、アルカリ現像液360による電池反応に起因するITO層の電蝕の発生が防止される。このように異方性導電層120の厚さを、第2の開口部140から突出するように形成してもよく、後の工程の保護膜308形成時に、表面が平坦となる程度に保護膜308を成膜できればよく、半導体基板600と封止基板500との貼合わせ不良の発生を防止することができる。
 次に、図6(D)に示すように、第1の開口部330の側壁やITO層3041上にある第1の開口部330形成工程時のドライエッチングで生じた加工残渣を除去するために、電解質を含む洗浄液であるアルカリ性洗浄液350による洗浄を行う。
 本実施形態においても、第2の実施形態と同様に、アルカリ性洗浄液350による洗浄の際、パッド電極103上に異方性導電層130が形成されているため、アルカリ性洗浄液350による電池効果は発生せず、ITO層3041の電蝕は発生しない。
 次に、アノード電極304上に有機EL層306、カソード電極307を順次形成し有機EL素子310を形成する。次に、有機EL素子310を含む基板全面に保護膜308を形成し、半導体基板600を形成する。以降の製造工程は第2の実施形態と同様である。
 以上のように、ドライエッチングによる残渣除去の洗浄工程、及び、フォトリソグラフィ工程におけるアルカリ洗浄工程において、パッド電極103上に異方性導電層130が形成されているので、電池効果が発生せず、ITO層の電蝕の発生を防止することができる。
[電子機器]
 上記有機EL表示装置は、例えば後述の適用例1及び2などの種々の電子機器に組み込まれる。尚、適用例はこれらに限定されず、他に例えばビデオカメラ、携帯電話機等にも適用可能である。
(適用例1)
 図9はデジタルカメラの外観を表したものである。図9(A)はデジタルカメラ700の正面図、図9(B)はデジタルカメラ700の背面図である。このデジタルカメラ700は、ビューファインダ部701を有しており、このビューファインダ部701に上記有機EL表示装置が用いられる。
(適用例2)
 図10は、メガネやゴーグル、サングラス等のアイウェア800に、アイウェア装着型の片目用ディスプレイモジュール810を装着した外観を表したものである。アイウェア装着型の片目用ディスプレイモジュール810は、制御基板と、有機EL表示装置811を有しており、この有機EL表示装置811に上記有機EL表示装置が用いられる。
 以上、これらの実施の形態等に限定されず、種々の変形が可能である。例えば、上述の実施形態においては、異方性導電層とACFを介してパッド電極とフレキシブル配線基板とを電気的に接続したが、図7に示すようにACFは用いずに、異方性導電層120を介してパッド電極103とフレキシブル配線基板900とを電気的に接続する構成としてもよい。
 また、上述の実施形態においては、酸化還元ポテンシャルの異なる異種金属材料として、ITO(第1の電極又は第3の電極、実施形態におけるアノード電極又はカソードコンタクト領域における金属層)とAlCu(第2の電極、パッド電極)を例にあげたが、これに限定されない。例えば、ITOの代わりにIZO(Indium Zinc Oxide)、ZTO(Zinc Tin Oxide)、SnO、PbO、CdOを用いることができる。また、AlCuの代わりにAl-Ni系合金、Al、Ag、Ag合金、Cu、Cu合金、Au、Au合金を用いることもできる。
 なお、本技術は以下のような構成もとることができる。
(1) 基板上に第1の導電材料を有する第1の電極を形成し、
 前記基板上に、前記第1の電極と電気的に接続する、前記第1の導電材料とは異なる第2の導電材料を有する第2の電極を形成し、
 前記第1の電極及び前記第2の電極を覆うように層間絶縁膜を形成し、
 前記層間絶縁膜に第1の開口部を形成して前記第1の電極の少なくとも一部を露出させ、
 前記層間絶縁膜に第2の開口部を形成して前記第2の電極の少なくとも一部を露出させ、
 露出した前記第2の電極上に異方性導電層を形成し、
 前記異方性導電層形成後、電解質を含む液体に前記第1の開口部、前記第2の開口部及び前記層間絶縁膜を曝す
 表示装置の製造方法。
(2) 上記(1)に記載の表示装置の製造方法であって、
 前記第1の電極は前記基板の表示領域に形成され、前記第2の電極は前記基板の前記表示領域の外側の第1の領域に形成される
 表示装置の製造方法。
(3) 上記(1)又は(2)に記載の表示装置の製造方法であって、
 前記層間絶縁膜は第1の層間絶縁膜、第2の層間絶縁膜及び第3の層間絶縁膜を含み、
 前記第1の層間絶縁膜上に前記第2の電極を形成し、
 前記第2の電極の形成後、前記第2の電極及び前記第1の層間絶縁膜上に前記第2の層間絶縁膜を形成し、
 前記第2の層間絶縁膜形成後、前記第2の層間絶縁膜上に前記第1の電極を形成し、
 前記第1の電極形成後、前記第1の電極及び前記第2の層間絶縁膜上に前記第3の層間絶縁膜を形成する
 表示装置の製造方法。
(4) 上記(3)に記載の表示装置の製造方法であって、
 前記異方性導電層の形成は、
 前記第1の電極の露出部、前記第2の電極の露出部及び前記層間絶縁膜上に異方性導電膜を形成し、
 露出させた前記第2の電極上にのみ前記異方性導電膜が残存するように、EPD制御を用いて前記異方性導電膜をアッシングすることにより行う
 表示装置の製造方法。
(5) 上記(1)~(3)のいずれかに記載の表示装置の製造方法であって、
 前記異方性導電層の形成は、
 前記第1の電極の露出部、前記第2の電極の露出部及び前記層間絶縁膜上に光硬化性樹脂を含む異方性導電膜を形成し、
 露出させた前記第2の電極上にのみ前記異方性導電膜が残存するように、前記異方性導電膜を露光、現像することにより行う
 表示装置の製造方法。
(6) 上記(1)~(5)のいずれかに記載の表示装置の製造方法であって、
 前記異方性導電層を介して前記第2の電極と配線基板とを対向配置し、熱圧着することにより前記第2の電極と前記配線基板とを電気的に接続する
 表示装置の製造方法。
(7) 上記(1)~(6)のいずれかに記載の表示装置の製造方法であって、
 前記第1の導電材料と前記第2の導電材料とは酸化還元ポテンシャルが異なる
 表示装置の製造方法。
(8) 上記(1)~(7)のいずれかに記載の表示装置の製造方法であって、
 前記第1の導電材料は透明導電材料であり、前記第2の導電材料はアルミニウムを含む材料である
 表示装置の製造方法。
(9) 上記(1)~(8)のいずれかに記載の表示装置の製造方法であって、
 前記第1の導電材料は酸化インジウムスズであり、前記第2の導電材料はアルミニウム銅合金である
 表示装置の製造方法。
(10) 上記(1)~(9)のいずれかに記載の表示装置の製造方法であって、
 前記第1の電極は、前記第2の導電材料からなる第1の導電層と、前記第1の導電層上に設けられた前記第1の導電材料からなる第2の導電層との積層構造を有する
 表示装置の製造方法。
(11) 上記(1)に記載の表示装置の製造方法であって、
 前記第1の電極は前記基板の表示領域の外側の第2の領域に形成され、前記第2の電極は前記基板の前記表示領域の外側の第1の領域に形成される
 表示装置の製造方法。
(12) 表示領域を有する基板と、
 前記表示領域に設けられた、第1の導電材料を有する第1の電極と、前記第1の電極上に設けられた有機エレクトロルミネッセンス層と、前記有機エレクトロルミネッセンス層上に設けられた第3の電極とからなる有機エレクトロルミネッセンス素子と、
 前記基板の前記表示領域の外側に設けられ、前記第1の電極と電気的に接続する、前記第1の導電材料と異なる第2の導電材料を有する第2の電極と、
 前記第2の電極上に設けられた異方性導電層
 を具備する表示装置。
(13) 上記(12)に記載の表示装置であって、
 前記第1の導電材料と前記第2の導電材料とは酸化還元ポテンシャルが異なる
 表示装置。
(14) 上記(12)又は(13)に記載の表示装置であって、
 前記異方性導電層を介して前記第2の電極と電気的に接続する配線基板
 を更に具備する表示装置。
(15) 表示領域を有する基板と、前記表示領域に設けられた第1の導電材料を有する第1の電極と前記第1の電極上に設けられた有機エレクトロルミネッセンス層と前記有機エレクトロルミネッセンス層上に設けられた第3の電極とからなる有機エレクトロルミネッセンス素子と、前記基板の前記表示領域の外側に設けられ、前記第1の電極と電気的に接続する前記第1の導電材料と異なる第2の導電材料を有する第2の電極と、前記第2の電極上に設けられた異方性導電層とを備える表示装置
 を具備する電子機器。
 1…有機EL表示装置
 100…パッド領域(第1の領域)
 103…パッド電極(第2の電極)
 120、130…異方性導電層
 140…第2の開口部
 200…カソードコンタクト領域(第2の領域)
 300…表示領域
 304…アノード電極(第1の電極)
 306…有機EL層
 307…カソード電極(第3の電極)
 310…有機エレクトロルミネッセンス素子
 320…層間絶縁膜
 330…第1の開口部
 350…アルカリ性洗浄液(電解質を含む液体)
 360…アルカリ現像液(電解質を含む液体)
 700…デジタルカメラ(電子機器)
 701…ビューファインダ部
 810…アイウェア装着型の片目用ディスプレイモジュール(電子機器)
 811…有機EL表示装置
 900…フレキシブル配線基板
 3041…ITO層(第2の導電層)
 3042…AlCu層(第1の導電層)
 3201…第1の層間絶縁膜
 3202…第2の層間絶縁膜
 3203…第3の層間絶縁膜

Claims (15)

  1.  基板上に第1の導電材料を有する第1の電極を形成し、
     前記基板上に、前記第1の電極と電気的に接続する、前記第1の導電材料とは異なる第2の導電材料を有する第2の電極を形成し、
     前記第1の電極及び前記第2の電極を覆うように層間絶縁膜を形成し、
     前記層間絶縁膜に第1の開口部を形成して前記第1の電極の少なくとも一部を露出させ、
     前記層間絶縁膜に第2の開口部を形成して前記第2の電極の少なくとも一部を露出させ、
     露出させた前記第2の電極上に異方性導電層を形成し、
     前記異方性導電層形成後、電解質を含む液体に前記第1の開口部、前記第2の開口部及び前記層間絶縁膜を曝す
     表示装置の製造方法。
  2.  請求項1に記載の表示装置の製造方法であって、
     前記第1の電極は前記基板の表示領域に形成され、前記第2の電極は前記基板の前記表示領域の外側の第1の領域に形成される
     表示装置の製造方法。
  3.  請求項2に記載の表示装置の製造方法であって、
     前記層間絶縁膜は第1の層間絶縁膜、第2の層間絶縁膜及び第3の層間絶縁膜を含み、
     前記第1の層間絶縁膜上に前記第2の電極を形成し、
     前記第2の電極の形成後、前記第2の電極及び前記第1の層間絶縁膜上に前記第2の層間絶縁膜を形成し、
     前記第2の層間絶縁膜形成後、前記第2の層間絶縁膜上に前記第1の電極を形成し、
     前記第1の電極形成後、前記第1の電極及び前記第2の層間絶縁膜上に前記第3の層間絶縁膜を形成する
     表示装置の製造方法。
  4.  請求項3に記載の表示装置の製造方法であって、
     前記異方性導電層の形成は、
     前記第1の電極の露出部、前記第2の電極の露出部及び前記層間絶縁膜上に異方性導電膜を形成し、
     露出させた前記第2の電極上にのみ前記異方性導電膜が残存するように、EPD制御を用いて前記異方性導電膜をアッシングすることにより行う
     表示装置の製造方法。
  5.  請求項3に記載の表示装置の製造方法であって、
     前記異方性導電層の形成は、
     前記第1の電極の露出部、前記第2の電極の露出部及び前記層間絶縁膜上に光硬化性樹脂を含む異方性導電膜を形成し、
     露出させた前記第2の電極上にのみ前記異方性導電膜が残存するように、前記異方性導電膜を露光、現像することにより行う
     表示装置の製造方法。
  6.  請求項4に記載の表示装置の製造方法であって、
     前記異方性導電層を介して前記第2の電極と配線基板とを対向配置し、熱圧着することにより前記第2の電極と前記配線基板とを電気的に接続する
     表示装置の製造方法。
  7.  請求項6に記載の表示装置の製造方法であって、
     前記第1の導電材料と前記第2の導電材料とは酸化還元ポテンシャルが異なる
     表示装置の製造方法。
  8.  請求項7に記載の表示装置の製造方法であって、
     前記第1の導電材料は透明導電材料であり、前記第2の導電材料はアルミニウムを含む材料である
     表示装置の製造方法。
  9.  請求項8に記載の表示装置の製造方法であって、
     前記第1の導電材料は酸化インジウムスズであり、前記第2の導電材料はアルミニウム銅合金である
     表示装置の製造方法。
  10.  請求項9に記載の表示装置の製造方法であって、
     前記第1の電極は、前記第2の導電材料からなる第1の導電層と、前記第1の導電層上に設けられた前記第1の導電材料からなる第2の導電層との積層構造を有する
     表示装置の製造方法。
  11.  請求項1に記載の表示装置の製造方法であって、
     前記第1の電極は前記基板の表示領域の外側の第2の領域に形成され、前記第2の電極は前記基板の前記表示領域の外側の第1の領域に形成される
     表示装置の製造方法。
  12.  表示領域を有する基板と、
     前記表示領域に設けられた、第1の導電材料を有する第1の電極と前記第1の電極上に設けられた有機エレクトロルミネッセンス層と前記有機エレクトロルミネッセンス層上に設けられた第3の電極とからなる有機エレクトロルミネッセンス素子と、
     前記基板の前記表示領域の外側に設けられ、前記第1の電極と電気的に接続する、前記第1の導電材料と異なる第2の導電材料を有する第2の電極と、
     前記第2の電極上に設けられた異方性導電層
     を具備する表示装置。
  13.  請求項12に記載の表示装置であって、
     前記第1の導電材料と前記第2の導電材料とは酸化還元ポテンシャルが異なる
     表示装置。
  14.  請求項13に記載の表示装置であって、
     前記異方性導電層を介して前記第2の電極と電気的に接続する配線基板
     を更に具備する表示装置。
  15.  表示領域を有する基板と、前記表示領域に設けられた第1の導電材料を有する第1の電極と前記第1の電極上に設けられた有機エレクトロルミネッセンス層と前記有機エレクトロルミネッセンス層上に設けられた第3の電極とからなる有機エレクトロルミネッセンス素子と、前記基板の前記表示領域の外側に設けられ、前記第1の電極と電気的に接続する前記第1の導電材料と異なる第2の導電材料を有する第2の電極と、前記第2の電極上に設けられた異方性導電層とを備える表示装置
     を具備する電子機器。
PCT/JP2017/038696 2016-12-21 2017-10-26 表示装置の製造方法、表示装置及び電子機器 Ceased WO2018116629A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US16/469,822 US20190319221A1 (en) 2016-12-21 2017-10-26 Method of manufacturing display apparatus, display apparatus, and electronic apparatus
JP2018557580A JP6986517B2 (ja) 2016-12-21 2017-10-26 表示装置の製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-247457 2016-12-21
JP2016247457 2016-12-21

Publications (1)

Publication Number Publication Date
WO2018116629A1 true WO2018116629A1 (ja) 2018-06-28

Family

ID=62627635

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/038696 Ceased WO2018116629A1 (ja) 2016-12-21 2017-10-26 表示装置の製造方法、表示装置及び電子機器

Country Status (3)

Country Link
US (1) US20190319221A1 (ja)
JP (1) JP6986517B2 (ja)
WO (1) WO2018116629A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020158710A1 (ja) * 2019-02-01 2020-08-06 ソニーセミコンダクタソリューションズ株式会社 表示装置および表示装置の製造方法、並びに、電子機器

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220060021A (ko) * 2020-11-02 2022-05-11 삼성디스플레이 주식회사 디스플레이 장치

Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03187193A (ja) * 1989-12-18 1991-08-15 Nikon Corp 薄膜el素子
JPH11204567A (ja) * 1997-10-28 1999-07-30 Seiko Epson Corp 異方性導電接着剤およびその基板への形設方法ならびに半導体チップ実装方法ならびに半導体装置
JP2001291595A (ja) * 2000-02-03 2001-10-19 Semiconductor Energy Lab Co Ltd 発光装置及びその作製方法
JP2002033198A (ja) * 2000-05-08 2002-01-31 Semiconductor Energy Lab Co Ltd 発光装置及びその作製方法
JP2002270372A (ja) * 2001-03-14 2002-09-20 Toshiba Corp 有機el表示装置の製造方法
JP2003055583A (ja) * 1998-12-08 2003-02-26 Taiyo Ink Mfg Ltd 光硬化型異方性導電組成物及びそれを用いて形成した異方性導電パターン
JP2003288994A (ja) * 2002-01-24 2003-10-10 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
JP2006139275A (ja) * 2004-10-27 2006-06-01 Samsung Sdi Co Ltd 平板表示素子および平板表示素子の製造方法
JP2006253053A (ja) * 2005-03-14 2006-09-21 Seiko Epson Corp 配線基板の洗浄方法、発光装置の製造方法
JP2009288540A (ja) * 2008-05-29 2009-12-10 Tdk Corp 有機elパネルの製造方法及び有機elパネル
JP2010092923A (ja) * 2008-10-03 2010-04-22 Canon Inc 自発光表示装置
WO2011105140A1 (ja) * 2010-02-24 2011-09-01 コニカミノルタホールディングス株式会社 フレキシブル有機el素子の製造方法
JP2013054863A (ja) * 2011-09-01 2013-03-21 Sony Corp 有機el表示装置、有機el表示装置の製造方法および電子機器
WO2014041794A1 (ja) * 2012-09-11 2014-03-20 パナソニック株式会社 有機エレクトロルミネッセンス素子の製造方法、及び、基板洗浄装置
JP2014089803A (ja) * 2012-10-29 2014-05-15 Seiko Epson Corp 有機el装置の製造方法、有機el装置、電子機器
JP2014112685A (ja) * 2005-02-18 2014-06-19 Semiconductor Energy Lab Co Ltd 発光装置
JP2016062874A (ja) * 2014-09-22 2016-04-25 株式会社ジャパンディスプレイ 画像表示装置及びその製造方法、並びに画像表示装置の検査方法
JP2016127172A (ja) * 2015-01-06 2016-07-11 セイコーエプソン株式会社 半導体装置、半導体装置の製造方法、電気光学装置、及び電子機器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG143063A1 (en) * 2002-01-24 2008-06-27 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
KR20110061832A (ko) * 2009-12-02 2011-06-10 주식회사 하이닉스반도체 반도체 칩 및 이를 이용한 반도체 패키지

Patent Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03187193A (ja) * 1989-12-18 1991-08-15 Nikon Corp 薄膜el素子
JPH11204567A (ja) * 1997-10-28 1999-07-30 Seiko Epson Corp 異方性導電接着剤およびその基板への形設方法ならびに半導体チップ実装方法ならびに半導体装置
JP2003055583A (ja) * 1998-12-08 2003-02-26 Taiyo Ink Mfg Ltd 光硬化型異方性導電組成物及びそれを用いて形成した異方性導電パターン
JP2001291595A (ja) * 2000-02-03 2001-10-19 Semiconductor Energy Lab Co Ltd 発光装置及びその作製方法
JP2002033198A (ja) * 2000-05-08 2002-01-31 Semiconductor Energy Lab Co Ltd 発光装置及びその作製方法
JP2002270372A (ja) * 2001-03-14 2002-09-20 Toshiba Corp 有機el表示装置の製造方法
JP2003288994A (ja) * 2002-01-24 2003-10-10 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
JP2006139275A (ja) * 2004-10-27 2006-06-01 Samsung Sdi Co Ltd 平板表示素子および平板表示素子の製造方法
JP2014112685A (ja) * 2005-02-18 2014-06-19 Semiconductor Energy Lab Co Ltd 発光装置
JP2006253053A (ja) * 2005-03-14 2006-09-21 Seiko Epson Corp 配線基板の洗浄方法、発光装置の製造方法
JP2009288540A (ja) * 2008-05-29 2009-12-10 Tdk Corp 有機elパネルの製造方法及び有機elパネル
JP2010092923A (ja) * 2008-10-03 2010-04-22 Canon Inc 自発光表示装置
WO2011105140A1 (ja) * 2010-02-24 2011-09-01 コニカミノルタホールディングス株式会社 フレキシブル有機el素子の製造方法
JP2013054863A (ja) * 2011-09-01 2013-03-21 Sony Corp 有機el表示装置、有機el表示装置の製造方法および電子機器
WO2014041794A1 (ja) * 2012-09-11 2014-03-20 パナソニック株式会社 有機エレクトロルミネッセンス素子の製造方法、及び、基板洗浄装置
JP2014089803A (ja) * 2012-10-29 2014-05-15 Seiko Epson Corp 有機el装置の製造方法、有機el装置、電子機器
JP2016062874A (ja) * 2014-09-22 2016-04-25 株式会社ジャパンディスプレイ 画像表示装置及びその製造方法、並びに画像表示装置の検査方法
JP2016127172A (ja) * 2015-01-06 2016-07-11 セイコーエプソン株式会社 半導体装置、半導体装置の製造方法、電気光学装置、及び電子機器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020158710A1 (ja) * 2019-02-01 2020-08-06 ソニーセミコンダクタソリューションズ株式会社 表示装置および表示装置の製造方法、並びに、電子機器
US12089457B2 (en) 2019-02-01 2024-09-10 Sony Semiconductor Solutions Corporation Display device and method for manufacturing display device, and electronic device

Also Published As

Publication number Publication date
JPWO2018116629A1 (ja) 2019-10-24
US20190319221A1 (en) 2019-10-17
JP6986517B2 (ja) 2021-12-22

Similar Documents

Publication Publication Date Title
JP5439837B2 (ja) 表示装置
KR101701021B1 (ko) 표시 장치 및 그의 제조 방법
US20200203462A1 (en) Display device and apparatus for manufacturing the same
CN110676302B (zh) 显示面板及其制造方法、显示装置
CN111509008B (zh) 阵列基板及其制造方法、显示面板、显示装置
JP5275517B2 (ja) 基板及びその製造方法、表示装置
CN113257875B (zh) 制造导电图案的方法、显示装置及制造显示装置的方法
JP6986517B2 (ja) 表示装置の製造方法
JP2012243936A (ja) 半導体素子および電子機器
JP6818512B2 (ja) 表示装置及び表示装置の製造方法
CN109427689A (zh) 一种显示面板及其制造方法
KR100875423B1 (ko) 유기 전계 발광 소자 및 그 제조방법
KR101928622B1 (ko) 반도체 장치 및 그 제조 방법
US7923293B2 (en) Method for manufacturing a semiconductor device wherein the electrical connection between two components is provided by capillary phenomenon of a liquid conductor material in a cavity therebetween
JP2009141175A (ja) 制御基板およびこの制御基板の製造方法
CN112909018A (zh) 元件阵列基板及其制作方法
KR102395900B1 (ko) 표시 장치 및 표시 장치의 제조 방법
KR102219428B1 (ko) 표시 장치 및 이의 제조 방법
US12532616B2 (en) Display panel and method of manufacturing display panel
KR100768707B1 (ko) 유기 발광 소자의 제조 방법
JP2008275940A (ja) 電気光学装置、及びその製造方法、電子機器
US20160336383A1 (en) Display apparatus manufacturing method and display apparatus
JP2011145483A (ja) 回路基板及びその製造方法並びに電子機器
CN119173084A (zh) 一种显示面板和显示装置
JP2007206134A (ja) アクティブマトリクス型表示装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17883250

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2018557580

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17883250

Country of ref document: EP

Kind code of ref document: A1