[go: up one dir, main page]

WO2015141777A1 - 光検出装置 - Google Patents

光検出装置 Download PDF

Info

Publication number
WO2015141777A1
WO2015141777A1 PCT/JP2015/058246 JP2015058246W WO2015141777A1 WO 2015141777 A1 WO2015141777 A1 WO 2015141777A1 JP 2015058246 W JP2015058246 W JP 2015058246W WO 2015141777 A1 WO2015141777 A1 WO 2015141777A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
semiconductor layer
semiconductor
gate
tft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2015/058246
Other languages
English (en)
French (fr)
Inventor
宮本 忠芳
一秀 冨安
敦志 東名
一篤 伊東
森 重恭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to US15/126,821 priority Critical patent/US9985061B2/en
Publication of WO2015141777A1 publication Critical patent/WO2015141777A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/803Pixels having integrated switching, control, storage or amplification elements
    • H10F39/8037Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
    • H10F39/80373Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor characterised by the gate of the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6733Multi-gate TFTs
    • H10D30/6734Multi-gate TFTs having gate electrodes arranged on both top and bottom sides of the channel, e.g. dual-gate TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/421Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
    • H10D86/423Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/011Manufacture or treatment of image sensors covered by group H10F39/12
    • H10F39/016Manufacture or treatment of image sensors covered by group H10F39/12 of thin-film-based image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/10Integrated devices
    • H10F39/12Image sensors
    • H10F39/18Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
    • H10F39/189X-ray, gamma-ray or corpuscular radiation imagers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/10Integrated devices
    • H10F39/12Image sensors
    • H10F39/18Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
    • H10F39/189X-ray, gamma-ray or corpuscular radiation imagers
    • H10F39/1898Indirect radiation image sensors, e.g. using luminescent members
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/802Geometry or disposition of elements in pixels, e.g. address-lines or gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/803Pixels having integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/803Pixels having integrated switching, control, storage or amplification elements
    • H10F39/8037Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
    • H10F39/80377Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor characterised by the channel of the transistor, e.g. channel having a doping gradient
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6755Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials

Definitions

  • the present invention relates to a photodetection device having a photodiode and a thin film transistor.
  • the flat panel type photodetection device further includes a wavelength conversion layer such as a scintillator that converts radiation into light, so that it can be used as a radiation detection device (for example, a contact image sensor or an X-ray detection device). Is spreading.
  • a flat panel type radiation detector (FPD: Flat Panel Detector) converts radiation (for example, X-rays) into light by a scintillator (for example, including CsI), and then converts the radiation into an electric charge by a photodiode.
  • radiation can also be detected using a direct conversion method in which radiation information is directly converted into an electrical signal by a photoelectric conversion layer (including Se, for example).
  • the indirect conversion method has a larger S / N ratio (signal-to-noise ratio) than the direct conversion method, and can detect radiation with a small irradiation dose.
  • Patent Document 1 discloses a radiation imaging apparatus including a photodiode, a TFT, and a wavelength conversion layer.
  • the present invention has been made to solve the above-described problems, and an object thereof is to improve the reliability of a photodetection device having a photodiode and a TFT.
  • a photodetector includes a semiconductor layer supported on a substrate, a TFT having a source electrode and a drain electrode, a gate electrode, a lower electrode electrically connected to the drain electrode, a semiconductor A photodiode having a stacked structure and an upper electrode; and an electrode formed of the same conductive film as the lower electrode and disposed to overlap the semiconductor layer with an insulating layer interposed therebetween.
  • the gate electrode is disposed between the substrate and the semiconductor layer, and the electrode has a portion facing the gate electrode through the semiconductor layer.
  • the electrode is electrically connected to the gate electrode.
  • the electrode is electrically connected to the source electrode.
  • the electrode is in an electrically floating state.
  • the electrode is connected to a wiring electrically independent of both the source electrode and the gate electrode.
  • the electrode functions as the gate electrode.
  • an additional electrode is provided between the substrate and the semiconductor layer, and the additional electrode is connected to a wiring that is electrically independent of both the source electrode and the gate electrode.
  • the semiconductor layer includes an oxide semiconductor.
  • the oxide semiconductor includes an In—Ga—Zn—O-based semiconductor.
  • the In—Ga—Zn—O-based semiconductor includes a crystalline portion.
  • the reliability of the photodetection device having the photodiode and the TFT is improved.
  • FIG. 1 is typical sectional drawing in alignment with the 1A-1A 'line in FIG.1 (b) of the photodetector 100 by embodiment of this invention
  • FIG. 1 is typical sectional drawing in alignment with the 1A-1A 'line in FIG.1 (b) of the photodetector 100 by embodiment of this invention
  • FIG. 1 is typical sectional drawing in alignment with the 1A-1A 'line in FIG.1 (b) of the photodetector 100 by embodiment of this invention
  • FIG. FIG. (A)-(f) is typical sectional drawing for demonstrating an example of the manufacturing method of the photodetector 100 by embodiment of this invention, respectively.
  • (A)-(d) is typical sectional drawing for demonstrating an example of the manufacturing method of the photodetector 100 by embodiment of this invention, respectively.
  • FIG. 4A is a schematic cross-sectional view of a light detection device 110 according to another embodiment of the present invention, taken along line 4A-4A ′ in FIG. 4B, and FIG. FIG.
  • FIG. 5A is a schematic cross-sectional view of a light detection device 120 according to still another embodiment of the present invention, taken along line 5A-5A ′ in FIG. 5B, and FIG. 5B is a light detection device.
  • 120 is a schematic plan view of 120.
  • FIG. (A) is a schematic sectional view taken along line 6A-6A ′ in FIG. 6 (b) of a photodetecting device 130 according to still another embodiment of the present invention, and (b) is a photodetecting device.
  • 130 is a schematic plan view of 130.
  • FIG. FIG. 7A is a schematic cross-sectional view of a light detection device 140 according to still another embodiment of the present invention along the line 7A-7A ′ in FIG. 7B, and FIG. 140 is a schematic plan view of 140.
  • FIG. 8 is a schematic sectional view taken along line 8A-8A ′ in FIG. 8 (b) of a photodetecting device 150 according to still another embodiment of the present invention, and (b) is a photodetecting device.
  • 150 is a schematic plan view of 150.
  • the radiation imaging apparatus of Patent Document 1 is manufactured by forming a photodiode after forming a TFT.
  • One of the reasons why the reliability of the radiation imaging apparatus of Patent Document 1 is not sufficient is, for example, a process of forming a photodiode, and the TFT semiconductor layer is damaged (for example, etching damage), and the characteristics of the TFT change. It turns out that. Changes in TFT characteristics include, for example, an increase in off current (leakage current), a shift in threshold voltage, and the like.
  • the above-mentioned problem that the reliability is not sufficient is that radiation imaging devices in which dry etching is used in the process of forming a photodiode and / or radiation in which an oxide semiconductor is used as a material of a semiconductor layer (active layer) of a TFT.
  • the oxide semiconductor include an In—Ga—Zn—O-based semiconductor containing indium, gallium, zinc, and oxygen as main components.
  • the etching can be performed for a long time in the process of forming the semiconductor laminated structure of the photodiode.
  • the layer to be etched and / or the thickness of the deposition film is not uniform (there is variation), so that the layer below the layer to be etched is etched (over) Etch).
  • the TFT semiconductor layer is covered with an insulating layer formed from a film below the lower electrode of the photodiode.
  • the insulating film is etched and / or charges are accumulated on the insulating film (charge-up) in the etching process for forming the semiconductor laminated structure of the photodiode. In this way, damage (process damage) can be received.
  • the radiation imaging apparatus of Patent Document 1 may have initial variations in TFT characteristics. Due to changes in TFT characteristics and / or variations in TFT characteristics, the radiation imaging apparatus of Patent Document 1 may have a problem of insufficient reliability.
  • etching tends to cause more process damage than wet etching.
  • a TFT in which an oxide semiconductor is used as a material for a semiconductor layer is subjected to heat treatment and / or a concentration of hydrogen contained in a film in contact with the semiconductor layer as compared with a TFT in which a silicon-based semiconductor is used.
  • the characteristics greatly change due to the change of.
  • the light detection device is, for example, a flat panel type, and is, for example, a photo sensor, an image sensor, or a radiation detection device (X-ray imaging display device).
  • X-ray imaging display device X-ray imaging display device
  • the present invention is not limited to the embodiments exemplified below.
  • components having substantially the same function are denoted by common reference numerals, and description thereof may be omitted.
  • FIG. 1 shows a schematic cross-sectional view and a plan view of a photodetection device 100 according to an embodiment of the present invention.
  • 1A is a schematic cross-sectional view of the photodetection device 100 taken along line 1A-1A ′ in FIG. 1B
  • FIG. 1B is a schematic view of the photodetection device 100.
  • FIG. 1A is a schematic cross-sectional view of the photodetection device 100 taken along line 1A-1A ′ in FIG. 1B
  • FIG. 1B is a schematic view of the photodetection device 100.
  • the light detection device 100 includes a TFT 10, a photodiode 20, and an electrode 50.
  • the TFT 10 includes a semiconductor layer 12 supported by the substrate 11, a source electrode 14 and a drain electrode 16, and a gate electrode 18.
  • the TFT 10 of the light detection device 100 is a bottom gate type TFT.
  • the photodiode 20 includes a lower electrode 22 that is electrically connected to the drain electrode 16, a semiconductor stacked structure 24, and an upper electrode 26.
  • the electrode 50 is formed of the same conductive film as the lower electrode 22 and is disposed so as to overlap the semiconductor layer 12 with an insulating layer (for example, the first passivation film 61) interposed therebetween.
  • the photodetector 100 includes an electrode 50 formed of the same conductive film as the lower electrode 22, and the electrode 50 is interposed through an insulating layer (first passivation film 61) when viewed from the normal direction of the substrate 11. Since it overlaps with the semiconductor layer 12, the electrode 50 can function as an etch stop for the insulating layer (first passivation film 61) in the process of forming the semiconductor multilayer structure 24 (for example, the etching process). Furthermore, the electrode 50 can suppress charge accumulation on the insulating layer (first passivation film 61) in the process of forming the semiconductor multilayer structure 24 (for example, a dry etching process). From the above, in the process of forming the semiconductor multilayer structure 24, damage to the semiconductor layer 12 is reduced.
  • the photodetector 100 is excellent in reliability because changes in the characteristics of the TFT 10 are suppressed and variations in the characteristics of the TFT 10 are reduced.
  • the electrode 50 preferably overlaps at least a portion to be a channel region in the semiconductor layer 12 when viewed from the normal direction of the substrate 11.
  • the electrode 50 preferably overlaps all of the semiconductor layer 12 when viewed from the normal direction of the substrate 11.
  • the photodetector 100 can realize excellent reliability without increasing the number of manufacturing steps.
  • the TFT 10 further includes a gate insulating film 13 between the gate electrode 18 and the semiconductor layer 12.
  • the TFT 10 may further include an insulating film (not shown) so as to be in contact with at least a portion to be a channel region on the upper surface of the semiconductor layer 12. This insulating film can function as an etch stop when the source electrode 14 and the drain electrode 16 are formed.
  • the photodiode 20 further includes a bias electrode 28 on the upper electrode 26.
  • the photodetector 100 further includes a second passivation film 62 and a planarization film 64 on the electrode 50 and the photodiode 20.
  • the TFT 10 is connected to the corresponding gate bus line 18 and the corresponding source bus line 14, and the upper electrode 26 of the photodiode 20 is connected to the corresponding bias line 28.
  • the gate bus line 18, the source bus line 14, and the bias line 28 are denoted by the same reference numerals as the gate electrode 18, the source electrode 14, and the bias electrode 28, respectively.
  • the photodetection device 100 has, for example, TFTs 10 and photodiodes 20 arranged in a matrix, and each photodiode 20 is connected to one TFT 10.
  • Each of the plurality of pixels included in the light detection device 100 is configured by a photodiode 20.
  • the photodiode 20 converts light applied to the semiconductor multilayer structure 24 into electric charges (electrons or holes).
  • the bias electrode 28 and the drain electrode 16 so that the semiconductor multilayer structure 24 is in a reverse bias state
  • the light irradiated to the semiconductor multilayer structure 24 is excited in the depletion layer. Converted to electric charge.
  • the charges generated by the photodiode 20 are taken out through the source bus line 14 when the TFT 10 connected to the photodiode 20 is turned on by a signal supplied to the gate bus line 18.
  • the light detection device 100 converts the amount of light irradiated to the semiconductor multilayer structure 24 into a current amount and outputs it as an electrical signal or an image.
  • the photodetection device 100 may further include a wavelength conversion layer (not shown) above the photodiode 20.
  • the wavelength conversion layer includes, for example, a scintillator (for example, including CsI).
  • the photodetection device further having the wavelength conversion layer can function as a radiation detection device, for example.
  • the photodetecting device 100 may further include a planarizing film (not shown) having an insulating property between the first passivation film 61 and the lower electrode 22 and the electrode 50.
  • a planarizing film (not shown) having an insulating property between the first passivation film 61 and the lower electrode 22 and the electrode 50.
  • the electrode 50 has, for example, a portion facing the gate electrode 18 with the semiconductor layer 12 interposed therebetween as shown in FIG.
  • the electrode 50 is electrically connected to the gate electrode 18.
  • a method of electrically connecting the electrode 50 and the gate electrode 18 will be described later with reference to FIGS.
  • the electrode 50 since the electrode 50 is electrically connected to the gate electrode 18, in the step of forming the semiconductor stacked structure 24 of the photodiode 20 (for example, dry etching step), Potential fluctuations can be suppressed. Therefore, variations in characteristics of the TFT 10 are reduced.
  • the TFT 10 has a structure in which two gate electrodes are arranged on both sides of one semiconductor layer (so-called dual gate structure or double gate structure).
  • the TFT 10 having a dual gate structure can disperse the voltage applied between the source and the drain, an increase in off-current can be effectively suppressed. Since the TFT 10 has a dual gate structure, the photodetection device 100 can achieve excellent reliability.
  • the electrode 50 and the gate electrode 18 are electrically connected, but the light detection device according to the embodiment of the present invention is not limited to this. In the light detection device according to the embodiment of the present invention, when the TFT 10 has a dual gate structure, the electrode 50 and the gate electrode 18 may not be electrically connected. A signal voltage may be applied to each of the electrode 50 and the gate electrode 18. The signal voltages applied to the electrode 50 and the gate electrode 18 may be the same or different.
  • each photodiode 20 is connected to one TFT 10, but the photodetection device according to the embodiment of the present invention is not limited to this.
  • Each of the photodiodes 20 of the photodetecting device according to the embodiment of the present invention may be connected to a plurality of (two or more) TFTs.
  • the photodetector 100 according to the embodiment of the present invention may further include an amplifier circuit (for example, a source follower circuit (drain grounded circuit)).
  • a TFT in which an oxide semiconductor is used as a material for the semiconductor layer has high mobility, and thus can be used as a TFT in an amplifier circuit.
  • An imaging device having three TFTs for each pixel is disclosed in, for example, Japanese Patent Application Laid-Open No. 2006-165530.
  • the photodetector 100 according to the embodiment of the present invention may further include a storage capacitor (CS) (not shown).
  • CS storage capacitor
  • Each of the photodiodes 20 of the photodetector according to the embodiment of the present invention may be connected to, for example, one TFT and one storage capacitor.
  • An electro-optical device having one TFT, one photodiode, and one storage capacitor for each pixel is disclosed in, for example, Japanese Patent Laid-Open No. 2009-238813 (Japanese Patent No. 5191259).
  • the photodiode 20 of the photodetector according to the embodiment of the present invention is not limited to the PIN type, but may be a PN type.
  • FIGS. 3 (a) to 3 (d) are cross-sectional views schematically showing the manufacturing process of the photodetector 100.
  • FIG. 2 and 3 show cross sections of the TFT / photodiode portion, the source / gate contact portion, and the lower electrode / gate contact portion of the photodetector 100, respectively.
  • the “source / gate contact portion” indicates a location where the gate metal layer (first conductive layer) and the source metal layer (second conductive layer) are electrically connected.
  • the “lower electrode / gate contact portion” indicates a location where the gate metal layer (first conductive layer) and the third conductive layer are electrically connected.
  • the gate metal layer refers to a layer including electrodes, wirings, terminals, and the like formed by patterning a conductive film that forms a gate electrode and a gate bus line.
  • a CS bus line and a CS electrode may be included.
  • the source metal layer (second conductive layer) is a layer that includes electrodes, wirings, terminals, and the like formed by patterning a conductive film that forms a source electrode, a drain electrode, and a source bus line, In addition to the source electrode, the drain electrode, and the source bus line, for example, a drain lead wiring / electrode (a wiring / electrode facing the CS bus line or the CS electrode and forming a storage capacitor) may be included.
  • the third conductive layer is a layer that includes electrodes, wirings, terminals, and the like formed by patterning a conductive film that forms an electrode that overlaps the lower electrode of the photodiode and the semiconductor layer.
  • the source / gate contact portion is formed, for example, for connecting jumper wiring (wiring straddling other wiring). For example, when two wirings in the source metal layer intersect, the two wirings are short-circuited by connecting one wiring to the wiring (jumper wiring) of the gate metal layer at two places before and after the intersection. Can be crossed without
  • the structure in which the source metal layer and the gate metal layer are connected to each other can also be formed at the gate terminal and / or the source terminal.
  • the stacked structure of the gate terminal and the source terminal does not need to be the same as each other, or the stacked structure may be the same as or different from the stacked structure of the source / gate contact portion. Good.
  • the gate electrode 18 is formed on the substrate 11.
  • the substrate 11 is, for example, a glass substrate or a silicon substrate.
  • the substrate 11 may be formed of a heat-resistant plastic or resin.
  • the substrate 11 may be formed using, for example, polyethylene terephthalate (PET), polyethylene naphthalate (PEN), polyethersulfone (PES), acrylic resin, or polyimide.
  • the gate electrode 18 is obtained by depositing a first conductive film (gate metal film) 18L on the substrate 11 and then patterning the first conductive film 18L to form a first conductive layer (gate metal layer) 18L. It is done.
  • the first conductive film 18L and the first conductive layer 18L formed by patterning the first conductive film 18L are denoted by the same reference numerals.
  • the gate electrode 18 is made of a metal such as aluminum (Al), tungsten (W), molybdenum (Mo), tantalum (Ta), chromium (Cr), titanium (Ti), or copper (Cu).
  • the gate electrode 18 may be an alloy containing the above metal.
  • the gate electrode 18 may include the metal nitride described above.
  • the thickness of the gate electrode 18 is, for example, 100 nm to 500 nm.
  • the gate electrode 18 may be a single layer or may have a structure in which a plurality of films are stacked.
  • the gate electrode 18 is formed by processing into a predetermined shape (pattern) by a photolithography process using dry etching. To do.
  • the gate insulating film 13 and the semiconductor layer 12 are formed on the first conductive layer (gate metal layer) 18L.
  • the gate insulating film 13 is made of, for example, silicon dioxide (SiO 2 ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ) (x> y), or silicon nitride oxide (SiN x O y ) (x > Y).
  • the gate insulating film 13 may be a single layer or a stacked structure of a plurality of films.
  • the lower layer of the gate insulating film 13 (layer on the substrate 11 side) is made of silicon nitride ( SiN x ) or silicon nitride oxide (SiN x O y ) (x> y) or the like
  • the upper layer of the gate insulating film 13 (layer on the semiconductor layer 12 side) is silicon dioxide (SiO 2 ) or oxynitrided It is desirable to form using silicon (SiO x N y ) (x> y).
  • a dense insulating film can be deposited at a relatively low temperature by mixing a rare gas (for example, argon) with a reaction gas used for forming the gate insulating film 13.
  • a dense insulating film can have an effect of reducing gate leakage current.
  • a SiN film having a thickness of 325 nm is formed as a lower layer, and a SiO 2 film having a thickness of 10 nm is formed as an upper layer thereon, thereby forming a laminated structure.
  • a gate insulating film 13 is formed.
  • the semiconductor layer 12 is formed on the gate insulating film 13.
  • the semiconductor layer 12 includes, for example, an In—Ga—Zn—O based semiconductor (hereinafter abbreviated as “In—Ga—Zn—O based semiconductor”).
  • the semiconductor layer 12 may include, for example, InGaO 3 (ZnO) 5 .
  • a TFT having an In—Ga—Zn—O-based semiconductor layer has high mobility (more than 20 times that of an amorphous silicon (a-Si) TFT) and low leakage current (less than 100 times that of an a-Si TFT). Since it has, it is used suitably as a drive TFT and a pixel TFT. Since a TFT having an In—Ga—Zn—O-based semiconductor layer has high mobility, downsizing of the TFT can be realized. If a TFT having an In—Ga—Zn—O-based semiconductor layer is used, for example, the power consumption of the photodetector can be significantly reduced and / or the resolution of the photodetector can be improved.
  • the In—Ga—Zn—O based semiconductor may be amorphous (amorphous) or may contain a crystalline part.
  • a crystalline In—Ga—Zn—O-based semiconductor in which the c-axis is oriented substantially perpendicular to the layer surface is preferable.
  • Such a crystal structure of an In—Ga—Zn—O-based semiconductor is disclosed in, for example, Japanese Patent Laid-Open No. 2012-134475. For reference, the entire disclosure of Japanese Patent Application Laid-Open No. 2012-134475 is incorporated herein by reference.
  • the semiconductor layer 12 may include another oxide semiconductor instead of the In—Ga—Zn—O-based semiconductor.
  • Zn—O based semiconductor ZnO
  • In—Zn—O based semiconductor IZO (registered trademark)
  • Zn—Ti—O based semiconductor ZTO
  • Cd—Ge—O based semiconductor Cd—Pb—O based
  • CdO cadmium oxide
  • Mg—Zn—O based semiconductors In—Sn—Zn—O based semiconductors (eg, In 2 O 3 —SnO 2 —ZnO), In—Ga—Sn—O based semiconductors, etc. You may go out.
  • the Zn—O based semiconductor includes, for example, a semiconductor in which no impurity element is added to ZnO, or a semiconductor in which an impurity is added to ZnO.
  • the Zn—O-based semiconductor includes, for example, a semiconductor to which one or a plurality of impurity elements are added among a group 1 element, a group 13 element, a group 14 element, a group 15 element, a group 17 element, and the like.
  • the Zn—O based semiconductor includes, for example, magnesium zinc oxide (Mg x Zn 1-x O) or cadmium zinc oxide (Cd x Zn 1-x O).
  • the Zn—O-based semiconductor may be amorphous (amorphous), polycrystalline, or a microcrystalline state in which an amorphous state and a polycrystalline state are mixed.
  • the semiconductor layer 12 may include another semiconductor instead of the oxide semiconductor.
  • amorphous silicon, polycrystalline silicon, low-temperature polysilicon, or the like may be included.
  • the thickness of the semiconductor layer 12 is, for example, 30 nm to 100 nm.
  • the semiconductor layer 12 is formed by processing into a predetermined shape (pattern) by a photolithography process including etching using a resist mask.
  • a first contact hole 13a for forming a source / gate contact portion is formed in the gate insulating film 13.
  • the first contact hole 13a is, for example, a photo including a step of forming a resist mask having an opening for forming the first contact hole 13a on the gate insulating film 13, and a step of etching the gate insulating film 13. Formed by a lithography process.
  • the source electrode 14 and the drain electrode 16 are formed.
  • the source electrode 14 and the drain electrode 16 are formed by depositing a second conductive film (source metal film) 14L on the semiconductor layer 12 and then patterning the second conductive film 14L to form a second conductive layer (source metal layer) 14L. Is obtained.
  • the second conductive film 14L and the second conductive layer 14L formed by patterning the second conductive film 14L are denoted by the same reference numerals.
  • the source electrode 14 and the drain electrode 16 are typically formed from the same film, but are not limited thereto, and may be formed from different films.
  • the source electrode 14 and the drain electrode 16 are each made of a metal such as aluminum (Al), tungsten (W), molybdenum (Mo), tantalum (Ta), chromium (Cr), titanium (Ti), copper (Cu), etc. Formed from.
  • Each of the source electrode 14 and the drain electrode 16 may be an alloy containing the above metal.
  • the source electrode 14 and the drain electrode 16 may each include the above-described metal nitride.
  • Each of the source electrode 14 and the drain electrode 16 may be a single layer or may have a laminated structure of a plurality of films.
  • the thicknesses of the source electrode 14 and the drain electrode 16 are, for example, 100 nm to 500 nm, respectively.
  • the source electrode 14 and the drain electrode 16 are formed by processing into a predetermined shape (pattern) by a photolithography process using dry etching.
  • a first passivation film 61 is formed.
  • the first passivation film 61 is formed from an insulating material.
  • the first passivation film 61 includes, for example, silicon nitride, silicon dioxide, silicon nitride oxide, or silicon oxynitride.
  • the first passivation film 61 may be a single layer or may have a structure in which a plurality of films are stacked (two layers or three or more layers).
  • the first passivation film 61 is formed by, for example, a plasma CVD method or a sputtering method.
  • the thickness of the first passivation film 61 is, for example, 200 nm to 500 nm.
  • the thickness of the first passivation film 61 is larger than the thickness at which the first passivation film 61 is shaved in a process of forming the photodiode 20 (for example, an etching process of forming the semiconductor multilayer structure 24 and the upper electrode 26 described later). Larger is preferred. Moreover, you may further perform the process of heating the whole surface of the board
  • substrate 11 for example, 350 degreeC as needed.
  • the second contact hole 61a is for electrically connecting the drain electrode 16 and the lower electrode 22, and the second contact hole 61b is for forming a lower electrode / gate contact portion.
  • the second contact holes 61a and 61b are formed by the same method as the first contact hole 13a, for example.
  • the lower electrode 22 and the electrode 50 are formed.
  • the lower electrode 22 and the electrode 50 are obtained by depositing the third conductive film 22L and then patterning the third conductive film 22L to form the third conductive layer 22L.
  • the third conductive film 22L and the third conductive layer 22L formed by patterning the third conductive film 22L are denoted by the same reference numerals.
  • the lower electrode 22 and the electrode 50 are made of a metal such as aluminum (Al), tungsten (W), molybdenum (Mo), tantalum (Ta), chromium (Cr), titanium (Ti), or copper (Cu).
  • the lower electrode 22 and the electrode 50 may be an alloy containing the above metal.
  • the lower electrode 22 and the electrode 50 may include the metal nitride described above.
  • the thicknesses of the lower electrode 22 and the electrode 50 are, for example, 100 nm to 300 nm.
  • the lower electrode 22 and the electrode 50 may be a single layer or may have a structure in which a plurality of films are stacked.
  • the lower electrode 22 and the electrode 50 are formed by processing into a predetermined shape (pattern) by a photolithography process using dry etching.
  • the semiconductor multilayer structure 24 and the upper electrode 26 are formed.
  • the semiconductor stacked structure 24 includes an n-type semiconductor layer 24n, a p-type semiconductor layer 24p, and an i-type semiconductor layer 24i provided therebetween.
  • the n-type semiconductor layer 24n is formed of a semiconductor (n-type semiconductor) in which electrons having negative charges are carriers, and the n-type semiconductor layer 24n has a high concentration of n-type carriers (electrons) in the semiconductor stacked structure 24. Including a region (n + region).
  • the n-type semiconductor layer 24n is formed of, for example, amorphous silicon (amorphous silicon: a-Si).
  • the thickness of the n-type semiconductor layer 24n is, for example, 40 nm to 50 nm.
  • the p-type semiconductor layer 24p is formed from a semiconductor (p-type semiconductor) in which positively charged holes are carriers, and the p-type semiconductor layer 24p has a p-type carrier (hole) concentration in the semiconductor stacked structure 24. Includes a large region (p + region).
  • the p-type semiconductor layer 24p is made of, for example, amorphous silicon.
  • the thickness of the p-type semiconductor layer 24p is, for example, 10 nm to 50 nm.
  • the i-type semiconductor layer 24i is formed of a semiconductor layer having lower conductivity than the n-type semiconductor layer 24n and the p-type semiconductor layer 24p, and is formed of, for example, an intrinsic semiconductor.
  • the i-type semiconductor layer 24i is formed of amorphous silicon, for example.
  • the i-type semiconductor layer 24i has a thickness of 400 nm to 1000 nm, for example.
  • the photodiode 20 having a large thickness of the i-type semiconductor layer 24i can have high photoelectric conversion efficiency because the thickness of the depletion layer is large.
  • the p-type semiconductor layer 24p is formed by forming an acceptor (for example, the i-type semiconductor layer 24i from Si in an end region (for example, an upper layer portion) of the i-type semiconductor layer 24i by, for example, an ion shower doping method or an ion implantation method. In this case, it may be formed by injecting B).
  • an acceptor for example, the i-type semiconductor layer 24i from Si in an end region (for example, an upper layer portion) of the i-type semiconductor layer 24i by, for example, an ion shower doping method or an ion implantation method. In this case, it may be formed by injecting B).
  • the upper electrode 26 is formed of, for example, a transparent conductive material (for example, IZO or ITO (Indium Tin Oxide)).
  • a transparent conductive material for example, IZO or ITO (Indium Tin Oxide)
  • the material for forming each of the n-type semiconductor layer 24n, the i-type semiconductor layer 24i, and the p-type semiconductor layer 24p is formed on the third conductive layer 22L in this order by using the CVD method. Then, a transparent conductive material is formed in a region including a region where the semiconductor multilayer structure 24 is formed by a sputtering method. Thereafter, the semiconductor multilayer structure 24 and the upper electrode 26 are formed by processing into a predetermined shape (pattern) by a photolithography process.
  • a second passivation film 62 is formed.
  • the second passivation film 62 covers, for example, the entire surface of the TFT 10, the entire side surface of the photodiode 20, and a part (end portion) of the upper surface.
  • the second passivation film 62 is formed from the same material as the first passivation film 61, for example.
  • the second passivation film 62 is formed by depositing an insulating material so as to cover the entire surface of the TFT 10 and the side surfaces and the upper surface of the photodiode 20 by, for example, a CVD method, and then forming a surface of the upper surface of the photodiode 20 by a photolithography process. It is formed by providing an opening in the part.
  • a planarizing film 64 is formed.
  • the planarization film 64 is formed on the second passivation film 62.
  • the planarization film 64 is formed of, for example, an inorganic insulating material (for example, silicon dioxide, silicon nitride, silicon oxynitride, silicon nitride oxide, or TEOS (Tetrahethyl orthosilicate)) or an organic insulating material.
  • the planarizing film 64 is formed by, for example, forming a film by a CVD method and then processing it into a predetermined shape (pattern) by a photolithography process using etching (for example, dry etching).
  • etching for example, dry etching
  • a bias line 28 is formed.
  • the bias line 28 is formed on the upper electrode 26.
  • the bias line 28 is made of, for example, Mo or Ti.
  • the bias line 28 is formed by, for example, forming a film by a sputtering method and processing the film into a predetermined shape by a photolithography process.
  • the light detection device 100 is manufactured through the above steps.
  • FIG. 4A is a schematic cross-sectional view of the photodetection device 110 taken along line 4A-4A ′ in FIG. 4B
  • FIG. 4B is a schematic view of the photodetection device 110.
  • the light detection device 110 is different from the light detection device 100 in that the electrode 50 is electrically connected to the source electrode 14.
  • the light detection device 110 may be the same as the light detection device 100 except for the electrical connection of the electrodes 50.
  • the photodetector 110 has an electrode 50 formed of the same conductive film as the lower electrode 22, and the electrode 50 is interposed through an insulating layer (first passivation film 61) when viewed from the normal direction of the substrate 11. Since it overlaps the semiconductor layer 12, the electrode 50 can function as an etch stop for the first passivation film 61 in the step of forming the semiconductor multilayer structure 24 (for example, the etching step). Furthermore, the electrode 50 can suppress the accumulation of electric charges on the first passivation film 61 in the process of forming the semiconductor multilayer structure 24 (for example, a dry etching process).
  • the potential variation in the back channel region of the semiconductor layer 12 occurs in the process of forming the semiconductor multilayer structure 24 (for example, dry etching process). Can be suppressed. From the above, in the process of forming the semiconductor multilayer structure 24, damage to the semiconductor layer 12 is reduced.
  • the photodetection device 110 is excellent in reliability because changes in the characteristics of the TFT 10 are suppressed and variations in the characteristics of the TFT 10 are reduced.
  • the electrode 50 is formed of the same conductive film as that of the lower electrode 22, the light detection device 110 can achieve excellent reliability without increasing the number of manufacturing steps.
  • the manufacturing method of the photodetecting device 110 may be the same as the manufacturing method of the photodetecting device 100 except for the electrical connection of the electrodes 50. In the manufacturing process of the photodetecting device 110, the process of manufacturing the lower electrode / gate contact portion can be omitted.
  • FIG. 5A is a schematic cross-sectional view of the photodetection device 120 taken along the line 5A-5A ′ in FIG. 5B
  • FIG. 5B is a schematic cross-sectional view of the photodetection device 120.
  • the light detection device 120 is different from the light detection device 100 in that the electrode 50 is in a floating state.
  • the electrode 50 of the light detection device 120 is not electrically connected to any other electrode or wiring.
  • the light detection device 120 may be the same as the light detection device 100 except for the electrical connection of the electrodes 50.
  • the photodetection device 120 includes an electrode 50 formed of the same conductive film as the lower electrode 22, and the electrode 50 passes through an insulating layer (first passivation film 61) when viewed from the normal direction of the substrate 11. Since it overlaps the semiconductor layer 12, the electrode 50 can function as an etch stop for the first passivation film 61 in the step of forming the semiconductor multilayer structure 24 (for example, the etching step). Furthermore, the electrode 50 can suppress the accumulation of electric charges on the first passivation film 61 in the process of forming the semiconductor multilayer structure 24 (for example, a dry etching process). From the above, in the process of forming the semiconductor multilayer structure 24, damage to the semiconductor layer 12 is reduced.
  • the light detection device 120 is excellent in reliability because changes in the characteristics of the TFT 10 are suppressed and variations in the characteristics of the TFT 10 are reduced.
  • the electrode 50 is formed of the same conductive film as that of the lower electrode 22, the light detection device 120 can achieve excellent reliability without increasing the number of manufacturing steps.
  • the manufacturing method of the photodetecting device 120 may be the same as the manufacturing method of the photodetecting device 100 except for the electrical connection of the electrodes 50. In the manufacturing process of the photodetecting device 120, the process of forming the lower electrode / gate contact portion can be omitted.
  • FIG. 6A is a schematic cross-sectional view of the photodetection device 130 taken along line 6A-6A ′ in FIG. 6B
  • FIG. 6B is a schematic view of the photodetection device 130.
  • the electrode 50 is electrically connected to a wiring that is electrically independent of both the source electrode 14 and the gate electrode 18. In this respect, it differs from the photodetection device 100.
  • the light detection device 130 may be the same as the light detection device 100 except for the electrical connection of the electrodes 50.
  • the photodetector 130 has an electrode 50 formed of the same conductive film as the lower electrode 22, and the electrode 50 is interposed through an insulating layer (first passivation film 61) when viewed from the normal direction of the substrate 11. Since it overlaps the semiconductor layer 12, the electrode 50 can function as an etch stop for the first passivation film 61 in the step of forming the semiconductor multilayer structure 24 (for example, the etching step). Further, the electrode 50 is a process of forming the semiconductor multilayer structure 24 (for example, a dry etching process), and the electrode 50 can suppress the charge from being accumulated on the first passivation film 61.
  • the electrode 50 is electrically connected to a wiring that is electrically independent of both the source electrode 14 and the gate electrode 18, in the process of forming the semiconductor stacked structure 24 (for example, a dry etching process). Further, the fluctuation of the potential of the back channel region of the semiconductor layer 12 can be suppressed. From the above, in the process of forming the semiconductor multilayer structure 24, damage to the semiconductor layer 12 is reduced.
  • the photodetection device 130 is excellent in reliability because changes in the characteristics of the TFT 10 are suppressed and variations in the characteristics of the TFT 10 are reduced.
  • the photodetection device 130 can achieve excellent reliability without increasing the number of manufacturing steps.
  • the photodetection device 130 can control (adjust) the threshold voltage of the TFT 10 by applying a voltage signal different from the gate voltage to the electrode 50.
  • the light detection device 130 can more effectively reduce variations in characteristics of the TFT 10.
  • the manufacturing method of the photodetecting device 130 may be the same as the manufacturing method of the photodetecting device 100 except for the electrical connection of the electrode 50. In the manufacturing process of the photodetecting device 130, the process of manufacturing the lower electrode / gate contact portion can be omitted.
  • FIG. 7A is a schematic cross-sectional view of the photodetection device 140 taken along line 7A-7A ′ in FIG. 7B
  • FIG. 7B is a schematic view of the photodetection device 140.
  • the electrode 50 of the photodetection device 140 functions as the gate electrode 18.
  • the photodetector 140 has a further electrode 19 between the substrate 11 and the semiconductor layer 12, and the further electrode 19 is electrically connected to a wiring that is electrically independent of both the source electrode 14 and the gate electrode 50. ing.
  • the light detection device 140 may be the same as the light detection device 100 except for the above points.
  • the light detection device 140 includes an electrode 50 formed of the same conductive film as the lower electrode 22, and the electrode 50 is interposed through an insulating layer (first passivation film 61) when viewed from the normal direction of the substrate 11. Since it overlaps the semiconductor layer 12, the electrode 50 can function as an etch stop for the first passivation film 61 in the step of forming the semiconductor multilayer structure 24 (for example, the etching step). Furthermore, the electrode 50 can suppress the accumulation of electric charges on the first passivation film 61 in the process of forming the semiconductor multilayer structure 24 (for example, a dry etching process).
  • the electrode 50 functions as the gate electrode 18, fluctuations in the potential of the back channel region of the semiconductor layer 12 can be suppressed in the process of forming the semiconductor multilayer structure 24 (for example, dry etching process). From the above, in the process of forming the semiconductor multilayer structure 24, damage to the semiconductor layer 12 is reduced.
  • the light detection device 140 is excellent in reliability because changes in the characteristics of the TFT 10 are suppressed and variations in the characteristics of the TFT 10 are reduced.
  • the electrode 50 is formed of the same conductive film as the lower electrode 22, the light detection device 140 can realize excellent reliability without increasing the number of manufacturing steps.
  • the TFT 10 of the light detection device 140 is a top gate type TFT in which the electrode 50 functions as the gate electrode 18.
  • the further electrode 19 of the light detection device 140 can function as a light-shielding film that prevents light (for example, a backlight (not shown)) from the direction of the substrate 11 from entering the semiconductor layer 12, thereby suppressing changes in characteristics of the TFT 10. Can be done.
  • the light detection device 140 can obtain a light detection device having a light-shielding film and a top-gate TFT without providing a new process in the manufacturing process of the light detection device 100.
  • the further electrode 19 of the light detection device 140 is formed of the same film as the gate electrode 18 of the light detection device 100, for example.
  • the manufacturing method of the photodetecting device 140 may be the same as the manufacturing method of the photodetecting device 100 except for the electrical connection of the electrode 50 and the further electrode 19. In the manufacturing process of the photodetecting device 140, the process of forming the lower electrode / gate contact portion can be omitted.
  • FIG. 8A is a schematic cross-sectional view of the photodetection device 150 taken along line 8A-8A ′ in FIG. 8B
  • FIG. 8B is a schematic view of the photodetection device 150.
  • the electrode 50 of the light detection device 150 functions as a gate electrode.
  • the light detection device 150 does not have a further electrode between the substrate 11 and the semiconductor layer 12.
  • the photodetection device 150 may be the same as the photodetection device 140 except that no further electrode is provided between the substrate 11 and the semiconductor layer 12.
  • the light detection device 150 includes an electrode 50 formed of the same conductive film as the lower electrode 22, and the electrode 50 passes through an insulating layer (first passivation film 61) when viewed from the normal direction of the substrate 11. Since it overlaps the semiconductor layer 12, the electrode 50 can function as an etch stop for the first passivation film 61 in the step of forming the semiconductor multilayer structure 24 (for example, the etching step). Furthermore, the electrode 50 can suppress the accumulation of electric charges on the first passivation film 61 in the process of forming the semiconductor multilayer structure 24 (for example, a dry etching process).
  • the electrode 50 functions as the gate electrode 18, fluctuations in the potential of the back channel region of the semiconductor layer 12 can be suppressed in the process of forming the semiconductor multilayer structure 24 (for example, a dry etching process). From the above, in the process of forming the semiconductor multilayer structure 24, damage to the semiconductor layer 12 is reduced.
  • the light detection device 150 is excellent in reliability because changes in characteristics of the TFT 10 are suppressed and variations in characteristics of the TFT 10 are reduced.
  • the electrode 50 is formed of the same conductive film as the lower electrode 22, the light detection device 150 can achieve excellent reliability without increasing the number of manufacturing steps.
  • the photodetection device 150 does not have an additional electrode, it can be manufactured with fewer steps than the photodetection device 140.
  • the manufacturing method of the photodetecting device 150 may be the same as the manufacturing method of the photodetecting device 140 except that the additional electrode 19 is not provided.
  • the light detection device according to the embodiment of the present invention is used as various light detection devices or radiation detection devices such as a flat panel X-ray detection device and an image sensor.
  • the light detection device according to the embodiment of the present invention is not limited to the medical field, and can be used for non-destructive inspection such as baggage inspection in an airport, for example.

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

 光検出装置(100)は、基板(11)に支持された半導体層(12)と、ソース電極(14)およびドレイン電極(16)と、ゲート電極(18)とを有するTFT(10)と、ドレイン電極(16)と電気的に接続された下部電極(22)と、半導体積層構造(24)と、上部電極(26)とを有するフォトダイオード(20)と、下部電極(22)と同じ導電膜から形成され、かつ、半導体層(12)に、絶縁層を介して重なるように配置された電極(50)とを有する。

Description

光検出装置
 本発明は、フォトダイオードおよび薄膜トランジスタを有する光検出装置に関する。
 光を電荷に変換するフォトダイオードと、スイッチング素子として機能する薄膜トランジスタ(TFT)とがマトリクス状に配置された、フラットパネル型の光検出装置は、イメージセンサやフォトセンサとして広く用いられている。フラットパネル型の光検出装置は、放射線を光に変換するシンチレータ等の波長変換層をさらに有することで、放射線検出装置(例えば、密着イメージセンサやX線検出装置)としての利用が、例えば医療分野において、広がっている。フラットパネル型の放射線検出装置(FPD:Flat Panel Detector)は、シンチレータ(例えばCsIを含む)によって放射線(例えばX線)を光に変換後、フォトダイオードにより電荷へ変換する間接変換方式によって、放射線を検出する。なお、間接変換方式の代わりに、放射線情報を光電変換層(例えばSeを含む)によって直接電気信号に変換する直接変換方式を用いて放射線を検出することもできる。一般に、間接変換方式は、直接変換方式に比べて、S/N比(信号対雑音比:signal-to-noise ratio)が大きく、少ない照射線量で放射線を検出することが可能である。
 特許文献1は、フォトダイオードと、TFTと、波長変換層とを備えた放射線撮像装置を開示している。
特開2013-156119号公報
 しかしながら、本発明者の検討によると、特許文献1に記載の放射線撮像装置は、信頼性が十分でないことがあることが分かった。
 本発明は、上記課題を解決するためにされたものであり、フォトダイオードとTFTとを有する光検出装置の信頼性を向上させることを目的とする。
 本発明の実施形態による光検出装置は、基板に支持された半導体層と、ソース電極およびドレイン電極と、ゲート電極とを有するTFTと、前記ドレイン電極と電気的に接続された下部電極と、半導体積層構造と、上部電極とを有するフォトダイオードと、前記下部電極と同じ導電膜から形成され、かつ、前記半導体層に、絶縁層を介して重なるように配置された電極とを有する。
 ある実施形態において、前記ゲート電極は、前記基板と前記半導体層との間に配置されており、前記電極は、前記半導体層を介して、前記ゲート電極と対向する部分を有する。
 ある実施形態において、前記電極は、前記ゲート電極と電気的に接続されている。
 ある実施形態において、前記電極は、前記ソース電極と電気的に接続されている。
 ある実施形態において、前記電極は、電気的にフローティング状態にある。
 ある実施形態において、前記電極は、前記ソース電極および前記ゲート電極のいずれとも電気的に独立な配線に接続されている。
 ある実施形態において、前記電極は、前記ゲート電極として機能する。
 ある実施形態において、前記基板と前記半導体層との間にさらなる電極を有し、前記さらなる電極は、前記ソース電極および前記ゲート電極のいずれとも電気的に独立な配線に接続されている。
 ある実施形態において、前記半導体層は、酸化物半導体を含む。
 ある実施形態において、前記酸化物半導体は、In-Ga-Zn-O系の半導体を含む。
 ある実施形態において、前記In-Ga-Zn-O系の半導体は、結晶質部分を含む。
 本発明の実施形態によると、フォトダイオードとTFTとを有する光検出装置の信頼性が向上する。
(a)は、本発明の実施形態による光検出装置100の、図1(b)中の1A-1A’線に沿った模式的な断面図であり、(b)は光検出装置100の模式的な平面図である。 (a)~(f)は、それぞれ、本発明の実施形態による光検出装置100の製造方法の一例を説明するための模式的な断面図である。 (a)~(d)は、それぞれ、本発明の実施形態による光検出装置100の製造方法の一例を説明するための模式的な断面図である。 (a)は、本発明の他の実施形態による光検出装置110の、図4(b)中の4A-4A’線に沿った模式的な断面図であり、(b)は光検出装置110の模式的な平面図である。 (a)は、本発明のさらに他の実施形態による光検出装置120の、図5(b)中の5A-5A’線に沿った模式的な断面図であり、(b)は光検出装置120の模式的な平面図である。 (a)は、本発明のさらに他の実施形態による光検出装置130の、図6(b)中の6A-6A’線に沿った模式的な断面図であり、(b)は光検出装置130の模式的な平面図である。 (a)は、本発明のさらに他の実施形態による光検出装置140の、図7(b)中の7A-7A’線に沿った模式的な断面図であり、(b)は光検出装置140の模式的な平面図である。 (a)は、本発明のさらに他の実施形態による光検出装置150の、図8(b)中の8A-8A’線に沿った模式的な断面図であり、(b)は光検出装置150の模式的な平面図である。
 まず、本発明者が見出した、特許文献1に記載の放射線撮像装置における信頼性が十分でない原因を説明する。
 特許文献1の放射線撮像装置は、TFTを形成した後にフォトダイオードを形成することによって製造される。特許文献1の放射線撮像装置の信頼性が十分でない原因の1つは、例えば、フォトダイオードを形成する工程で、TFTの半導体層がダメージ(例えばエッチングダメージ)を受けて、TFTの特性が変化することであることが分かった。TFTの特性の変化は、例えば、オフ電流(リーク電流)の増加、しきい値電圧のシフト等である。上記の信頼性が十分でないという問題は、フォトダイオードを形成する工程でドライエッチングが用いられた放射線撮像装置および/またはTFTの半導体層(活性層)の材料として酸化物半導体が用いられている放射線撮像装置において、多く発生する傾向があった。酸化物半導体には、例えば、インジウム、ガリウム、亜鉛、および酸素を主成分とするIn-Ga-Zn-O系の半導体が含まれる。
 一般に、フォトダイオードの半導体積層構造の厚さは、TFTの半導体層の厚さに比べて大きいので、フォトダイオードの半導体積層構造を形成する工程において、エッチングは長い時間行われ得る。また、エッチング工程においては、例えば、エッチング対象の層および/またはデポジション膜の厚さが均一でない(ばらつきがある)ことに起因して、エッチング対象の層の下の層までエッチングされる(オーバーエッチ)ことがある。特許文献1の放射線撮像装置において、特許文献1の図1に示されているように、TFTの半導体層は、フォトダイオードの下部電極より下の膜から形成された絶縁層で覆われている。特許文献1の放射線撮像装置のTFTの半導体層は、フォトダイオードの半導体積層構造を形成するエッチング工程において、絶縁膜がエッチングされることおよび/または絶縁膜上に電荷が蓄積される(チャージアップ)ことにより、ダメージ(プロセスダメージ)を受け得る。半導体層がダメージを受けることにより、特許文献1の放射線撮像装置は、TFTの特性に初期ばらつきが生じ得る。TFTの特性が変化することおよび/またはTFTの特性にばらつきが生じることにより、特許文献1の放射線撮像装置には、信頼性が十分でないという問題が生じることがあった。
 一般に、ドライエッチングは、ウエットエッチングに比べて、プロセスダメージが大きい傾向がある。また、半導体層の材料として酸化物半導体が用いられているTFTは、シリコン系半導体が用いられているTFTに比べて、加熱処理されることおよび/または半導体層に接する膜に含まれる水素の濃度が変化することにより、特性が大きく変化する傾向がある。
 なお、これらの説明は、本発明者の考察であり、本発明を限定するものではない。
 以下で、図面を参照して、本発明の実施形態による光検出装置を説明する。実施形態による光検出装置は、例えば、フラットパネル型であり、例えば、フォトセンサ、イメージセンサ、または放射線検出装置(X線撮像表示装置)である。ただし、本発明は以下で例示する実施形態に限られない。なお、以下の図面において、実質的に同じ機能を有する構成要素は共通の参照符号で示し、その説明を省略することがある。
 図1に、本発明の実施形態による光検出装置100の模式的な断面図および平面図を示す。図1(a)は、図1(b)中の1A-1A’線に沿った、光検出装置100の模式的な断面図であり、図1(b)は、光検出装置100の模式的な平面図である。
 図1(a)に示すように、光検出装置100は、TFT10と、フォトダイオード20と、電極50とを有する。TFT10は、基板11に支持された半導体層12と、ソース電極14およびドレイン電極16と、ゲート電極18とを有する。光検出装置100のTFT10は、ボトムゲート型のTFTである。フォトダイオード20は、ドレイン電極16と電気的に接続された下部電極22と、半導体積層構造24と、上部電極26とを有する。電極50は、下部電極22と同じ導電膜から形成され、かつ、半導体層12に、絶縁層(例えば第1パッシベーション膜61)を介して重なるように配置されている。
 光検出装置100は、下部電極22と同じ導電膜から形成された電極50を有し、基板11の法線方向から見たときに、電極50が絶縁層(第1パッシベーション膜61)を介して半導体層12に重なっているので、半導体積層構造24を形成する工程(例えばエッチング工程)で、電極50は絶縁層(第1パッシベーション膜61)に対するエッチストップとして機能し得る。さらに、電極50は、半導体積層構造24を形成する工程(例えばドライエッチング工程)で、絶縁層(第1パッシベーション膜61)上に電荷が蓄積されることを抑制し得る。以上のことから、半導体積層構造24を形成する工程において、半導体層12が受けるダメージが軽減される。光検出装置100は、TFT10の特性の変化が抑制され、TFT10の特性のばらつきが軽減されるので、信頼性に優れている。電極50は、基板11の法線方向から見たときに、半導体層12のうち少なくともチャネル領域となる部分と重なっていることが好ましい。電極50は、基板11の法線方向から見たときに、半導体層12の全てと重なっていることが好ましい。
 電極50が下部電極22と同じ導電膜から形成されるので、光検出装置100は、製造工程を増やすことなく、優れた信頼性を実現することができる。
 TFT10は、ゲート電極18と半導体層12との間にゲート絶縁膜13をさらに有する。TFT10は、半導体層12の上面のうち少なくともチャネル領域となる部分と接するように、絶縁膜(不図示)をさらに有してもよい。この絶縁膜は、ソース電極14およびドレイン電極16を形成する際に、エッチストップとして機能し得る。フォトダイオード20は、例えば、上部電極26上にバイアス電極28をさらに有する。光検出装置100は、例えば、電極50およびフォトダイオード20の上に第2パッシベーション膜62および平坦化膜64をさらに有する。
 図1(b)に示すように、TFT10は、対応するゲートバスライン18および対応するソースバスライン14と接続され、フォトダイオード20の上部電極26は、対応するバイアス線28と接続されている。簡単のため、ゲートバスライン18、ソースバスライン14、および、バイアス線28は、ゲート電極18、ソース電極14、およびバイアス電極28と、それぞれ、同じ参照符号で示す。
 光検出装置100は、例えば、マトリクス状に配置されたTFT10およびフォトダイオード20を有し、それぞれのフォトダイオード20は1つのTFT10と接続されている。光検出装置100が有する複数の画素のそれぞれは、フォトダイオード20によって構成されている。フォトダイオード20は、半導体積層構造24に照射された光を電荷(電子または正孔)に変換する。バイアス電極28とドレイン電極16との間に、半導体積層構造24が逆バイアス状態となるように電圧を印加しておくと、半導体積層構造24に照射された光は、空乏層内で励起された電荷に変換される。フォトダイオード20によって生成された電荷は、フォトダイオード20に接続されたTFT10がゲートバスライン18に供給される信号によりオン状態とされることで、ソースバスライン14を介して外部に取り出される。このようにして、光検出装置100は、半導体積層構造24に照射された光の照射量を電流量に変換し、電気信号または画像として出力する。
 光検出装置100は、フォトダイオード20の上方にさらに波長変換層(不図示)を有してもよい。波長変換層は例えばシンチレータ(例えばCsIを含む)を含む。波長変換層をさらに有する光検出装置は、例えば放射線検出装置として機能することができる。
 光検出装置100は、第1パッシベーション膜61と下部電極22および電極50との間に、絶縁性を有する平坦化膜(不図示)をさらに有してもよい。この平坦化膜を有することによって、光検出装置100は、電荷信号(画像信号)に含まれるノイズを軽減し、S/N比を大きくすることができる。また、この平坦化膜によって、寄生容量の低減および/または配線間のリーク電流の抑制が実現され得る。
 電極50は、例えば、図1(a)に示すように、半導体層12を介して、ゲート電極18と対向する部分を有する。電極50は、例えば、ゲート電極18と電気的に接続されている。電極50とゲート電極18とを電気的に接続する方法については、図2および図3を参照して後述する。光検出装置100は、電極50がゲート電極18と電気的に接続されているので、フォトダイオード20の半導体積層構造24を形成する工程(例えばドライエッチング工程)において、半導体層12のバックチャネル領域の電位の変動が抑制され得る。従って、TFT10の特性のばらつきが軽減される。また、電極50がゲート電極18と電気的に接続されている場合、TFT10は、1つの半導体層の両側に、2つのゲート電極が配置されている構造(いわゆる、デュアルゲート構造またはダブルゲート構造)を有する。デュアルゲート構造を有するTFT10は、ソース・ドレイン間に加わる電圧を分散させることができるので、オフ電流の増加を効果的に抑制することができる。TFT10がデュアルゲート構造を有することによって、光検出装置100は優れた信頼性を実現し得る。
 光検出装置100の、デュアルゲート構造を有するTFT10において、電極50とゲート電極18とは電気的に接続されているが、本発明の実施形態による光検出装置はこれに限られない。本発明の実施形態による光検出装置において、TFT10がデュアルゲート構造を有する場合、電極50とゲート電極18とは電気的に接続されていなくてもよい。電極50およびゲート電極18のそれぞれに、信号電圧が印加されていてもよい。電極50およびゲート電極18に印加される信号電圧は、同じであってもよいし、異なるものであってもよい。
 光検出装置100において、それぞれのフォトダイオード20は1つのTFT10と接続されているが、本発明の実施形態による光検出装置はこれに限られない。本発明の実施形態による光検出装置のフォトダイオード20のそれぞれは、複数(2または3以上)のTFTと接続されていてもよい。本発明の実施形態による光検出装置100は、増幅回路(例えばソースフォロワ回路(ドレイン接地回路))をさらに有してもよい。半導体層の材料として酸化物半導体が用いられているTFTは、高い移動度を有するので、増幅回路のTFTとして用いることもできる。画素ごとに3つのTFTを有する撮像装置は、例えば、特開2006-165530号公報に開示されている。
 本発明の実施形態による光検出装置100は、蓄積容量(CS)(不図示)をさらに有していてもよい。本発明の実施形態による光検出装置のフォトダイオード20のそれぞれは、例えば、1つのTFTおよび1つの蓄積容量と接続されていてもよい。画素ごとに、TFTとフォトダイオードと蓄積容量とを1つずつ有する電気光学装置は、例えば、特開2009-238813号公報(特許第5191259号公報)に開示されている。
 本発明の実施形態による光検出装置のフォトダイオード20は、PIN型に限られず、PN型でもよい。
 次に、図2および図3を参照して、光検出装置100の製造方法を説明する。図2(a)~図2(f)および図3(a)~図3(d)は、光検出装置100の製造工程を模式的に示す断面図である。図2および図3には、それぞれ、光検出装置100のTFT/フォトダイオード部、ソース/ゲートコンタクト部、および、下部電極/ゲートコンタクト部の断面を示している。
 ここで、「ソース/ゲートコンタクト部」は、ゲートメタル層(第1導電層)とソースメタル層(第2導電層)とが電気的に接続される箇所を示している。「下部電極/ゲートコンタクト部」は、ゲートメタル層(第1導電層)と第3導電層とが電気的に接続される箇所を示している。
 なお、本明細書において、ゲートメタル層(第1導電層)とは、ゲート電極およびゲートバスラインを形成する導電膜をパターニングすることによって形成された電極、配線および端子等を包含する層を指し、ゲート電極、ゲートバスラインの他、例えばCSバスライン、CS電極などを含むことがある。また、ソースメタル層(第2導電層)とは、ソース電極、ドレイン電極およびソースバスラインを形成する導電膜をパターニングすることによって形成された電極、配線および端子等を包含する層であって、ソース電極、ドレイン電極およびソースバスラインの他、例えば、ドレイン引出配線・電極(CSバスラインまたはCS電極に対向し、蓄積容量を形成する配線・電極)等を含むことがある。第3導電層とは、フォトダイオードの下部電極および半導体層に重なる電極を形成する導電膜をパターニングすることによって形成された電極、配線および端子等を包含する層である。
 ソース/ゲートコンタクト部は、例えば、ジャンパー配線(他の配線を跨ぐ配線)を接続するために形成される。例えば、ソースメタル層内の2つの配線が交差する場合に、交差部の前後の2箇所において、一方の配線をゲートメタル層の配線(ジャンパー配線)に接続することによって、2つの配線を短絡させることなく交差させることができる。ソースメタル層とゲートメタル層とが互いに接続される構造は、ゲート端子および/またはソース端子においても形成され得る。ゲート端子およびソース端子の積層構造は、互いに同じである必要はなく、または、それらの積層構造は、それぞれ独立に、ソース/ゲートコンタクト部の積層構造と同じであってもよいし、違ってもよい。
 まず、図2(a)に示すように、基板11上にゲート電極18を形成する。
 基板11は、例えば、ガラス基板またはシリコン基板である。基板11は、耐熱性を有するプラスチックまたは樹脂から形成されていてもよい。基板11は、例えば、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)、アクリル樹脂、またはポリイミドを用いて形成されていてもよい。
 ゲート電極18は、基板11上に第1導電膜(ゲートメタル膜)18Lを堆積した後、第1導電膜18Lをパターニングして第1導電層(ゲートメタル層)18Lを形成することによって、得られる。簡単のために、第1導電膜18Lと、第1導電膜18Lをパターニングすることによって形成される第1導電層18Lとを同じ参照符号で示す。ゲート電極18は、例えば、アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属から形成される。ゲート電極18は、上記の金属を含む合金であってもよい。ゲート電極18は、上記の金属の窒化物を含んでもよい。ゲート電極18の厚さは、例えば、100nm~500nmである。ゲート電極18は、単層であってもよいし、複数の膜を積層した構造を有していてもよい。ここでは、WおよびTaNを、それぞれ、370nmおよび50nmの厚さで成膜し、WおよびTaNの積層構造(W/TaN=370nm/50nm)を有するゲート電極18を形成する。ここでは、スパッタ装置を用いて、WおよびTaNを基板上に蒸着させて成膜した後、ドライエッチングを用いたフォトリソグラフィプロセスによって所定の形状(パターン)に加工することにより、ゲート電極18を形成する。
 次に、図2(b)に示すように、第1導電層(ゲートメタル層)18L上に、ゲート絶縁膜13および半導体層12を形成する。
 ゲート絶縁膜13は、例えば、二酸化珪素(SiO2)、窒化珪素(SiNx)、酸化窒化珪素(SiOxy)(x>y)、または、窒化酸化珪素(SiNxy)(x>y)を含む。ゲート絶縁膜13は、単層であってもよいし、複数の膜の積層構造であってもよい。例えば、ゲート絶縁膜13が2層の積層構造を有する場合には、基板11からの不純物等の拡散を防止するために、ゲート絶縁膜13の下層(基板11側の層)は、窒化珪素(SiNx)または窒化酸化珪素(SiNxy)(x>y)等を用いて形成され、ゲート絶縁膜13の上層(半導体層12側の層)は、二酸化珪素(SiO2)または酸化窒化珪素(SiOxy)(x>y)を用いて形成されることが望ましい。ゲート絶縁膜13の形成に用いる反応ガスに、希ガス(例えばアルゴン)を混合することによって、比較的低い温度で、緻密な絶縁膜を堆積することができる。緻密な絶縁膜は、ゲートリーク電流を低減させる効果を有し得る。
 ここでは、例えば、CVD(Chemical Vapor Deposition)装置を用いて、下層として厚さ325nmのSiN膜を成膜し、その上に上層として厚さ10nmのSiO2膜を成膜することにより、積層構造を有するゲート絶縁膜13を形成する。
 続いて、ゲート絶縁膜13の上に半導体層12を形成する。
 半導体層12は、例えばIn-Ga-Zn-O系の半導体(以下、「In-Ga-Zn-O系半導体」と略する。)を含む。ここで、In-Ga-Zn-O系半導体は、In(インジウム)、Ga(ガリウム)、Zn(亜鉛)の三元系酸化物であって、In、GaおよびZnの割合(組成比)は特に限定されず、例えばIn:Ga:Zn=2:2:1、In:Ga:Zn=1:1:1、In:Ga:Zn=1:1:2等を含む。半導体層12は、例えば、InGaO3(ZnO)5を含んでもよい。
 In-Ga-Zn-O系半導体層を有するTFTは、高い移動度(アモルファスシリコン(a-Si)TFTに比べ20倍超)および低いリーク電流(a-SiTFTに比べ100分の1未満)を有しているので、駆動TFTおよび画素TFTとして好適に用いられる。In-Ga-Zn-O系半導体層を有するTFTは、高い移動度を有するので、TFTの小型化を実現し得る。In-Ga-Zn-O系半導体層を有するTFTを用いれば、例えば、光検出装置の消費電力を大幅に削減することおよび/または光検出装置の解像度を向上させることが可能になる。
 In-Ga-Zn-O系半導体は、アモルファス(非晶質)でもよいし、結晶質部分を含んでもよい。結晶質In-Ga-Zn-O系半導体としては、c軸が層面に概ね垂直に配向した結晶質In-Ga-Zn-O系半導体が好ましい。このようなIn-Ga-Zn-O系半導体の結晶構造は、例えば、特開2012-134475号公報に開示されている。参考のために、特開2012-134475号公報の開示内容の全てを本明細書に援用する。
 半導体層12は、In-Ga-Zn-O系半導体の代わりに、他の酸化物半導体を含んでいてもよい。例えばZn-O系半導体(ZnO)、In-Zn-O系半導体(IZO(登録商標))、Zn-Ti-O系半導体(ZTO)、Cd-Ge-O系半導体、Cd-Pb-O系半導体、CdO(酸化カドミウム)、Mg-Zn-O系半導体、In-Sn-Zn-O系半導体(例えばIn23-SnO2-ZnO)、In-Ga-Sn-O系半導体などを含んでいてもよい。
 Zn-O系半導体は、例えば、ZnOに不純物元素が何も添加されていないもの、または、ZnOに不純物が添加された半導体を含む。Zn-O系半導体は、例えば、1族元素、13族元素、14族元素、15族元素または17族元素等のうち一種、または複数種の不純物元素が添加された半導体を含む。Zn-O系半導体は、例えば、酸化マグネシウム亜鉛(MgxZn1-xO)または酸化カドミウム亜鉛(CdxZn1-xO)を含む。Zn-O系半導体は、アモルファス(非晶質)でもよいし、多結晶でもよいし、非晶質状態および多結晶状態が混在する微結晶状態のものでもよい。
 半導体層12は、酸化物半導体の代わりに、他の半導体を含んでいてもよい。例えばアモルファスシリコン、多結晶シリコン、低温ポリシリコンなどを含んでいてもよい。
 半導体層12の厚さは、例えば、30nm~100nmである。ここでは、半導体をスパッタリング法により成膜した後、レジストマスクを用いたエッチングを含むフォトリソグラフィプロセスによって所定の形状(パターン)に加工し、半導体層12を形成する。
 次に、図2(c)に示すように、ゲート絶縁膜13に、ソース/ゲートコンタクト部を形成するための第1コンタクトホール13aを形成する。
 第1コンタクトホール13aは、例えば、ゲート絶縁膜13上に、第1コンタクトホール13aを形成するための開口部を有するレジストマスクを形成する工程、および、ゲート絶縁膜13をエッチングする工程を含むフォトリソグラフィプロセスによって形成される。
 次に、図2(d)に示すように、ソース電極14およびドレイン電極16を形成する。
 ソース電極14およびドレイン電極16は、例えば、半導体層12上に第2導電膜(ソースメタル膜)14Lを堆積した後、第2導電膜14Lをパターニングして第2導電層(ソースメタル層)14Lを形成することによって、得られる。簡単のために、第2導電膜14Lと、第2導電膜14Lをパターニングすることによって形成される第2導電層14Lとを同じ参照符号で示す。ソース電極14およびドレイン電極16は、典型的には同じ膜から形成されるが、これに限られず、異なる膜から形成されてもよい。ソース電極14およびドレイン電極16は、それぞれ、例えば、アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属から形成される。ソース電極14およびドレイン電極16は、それぞれ、上記の金属を含む合金であってもよい。ソース電極14およびドレイン電極16は、それぞれ、上記の金属の窒化物を含んでもよい。ソース電極14およびドレイン電極16は、それぞれ、単層であってもよいし、複数の膜の積層構造を有していてもよい。ソース電極14およびドレイン電極16の厚さは、それぞれ、例えば、100nm~500nmである。
 ここでは、TiおよびAlの積層構造(Ti/Al/Ti=100nm/300nm/30nm)を有するソース電極14およびドレイン電極16を形成する。スパッタ装置を用いて、TiおよびAlを順に成膜した後、ドライエッチングを用いたフォトリソグラフィプロセスによって、所定の形状(パターン)に加工することで、ソース電極14およびドレイン電極16を形成する。
 次に、図2(e)に示すように、第1パッシベーション膜61を形成する。
 第1パッシベーション膜61は、絶縁性材料から形成される。第1パッシベーション膜61は、例えば、窒化珪素、二酸化珪素、窒化酸化珪素、または酸化窒化珪素を含む。第1パッシベーション膜61は、単層であってもよいし、複数の膜が積層された構造(2層または3層以上)を有していてもよい。第1パッシベーション膜61は、例えば、プラズマCVD法またはスパッタリング法によって形成される。第1パッシベーション膜61の厚さは、例えば200nm~500nmである。第1パッシベーション膜61の厚さは、フォトダイオード20を形成する工程(例えば、後述する、半導体積層構造24および上部電極26を形成するエッチング工程)で、第1パッシベーション膜61が削られる厚さよりも大きいことが好ましい。また、必要に応じて、基板11の全面を加熱(例えば350℃)する工程をさらに行ってもよい。
 続いて、第1パッシベーション膜61に、2つの第2コンタクトホール61aおよび61bを形成する。第2コンタクトホール61aは、ドレイン電極16と下部電極22とを電気的に接続するためのものであり、第2コンタクトホール61bは、下部電極/ゲートコンタクト部を形成するためのものである。第2コンタクトホール61aおよび61bは、例えば、第1コンタクトホール13aと同じ方法で形成される。
 次に、図2(f)に示すように、下部電極22および電極50を形成する。
 下部電極22および電極50は、第3導電膜22Lを堆積した後、第3導電膜22Lをパターニングして第3導電層22Lを形成することによって、得られる。簡単のために、第3導電膜22Lと、第3導電膜22Lをパターニングすることによって形成される第3導電層22Lとを同じ参照符号で示す。下部電極22および電極50は、例えば、アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属から形成される。下部電極22および電極50は、上記の金属を含む合金であってもよい。下部電極22および電極50は、上記の金属の窒化物を含んでもよい。下部電極22および電極50の厚さは、例えば、100nm~300nmである。下部電極22および電極50は、単層であってもよいし、複数の膜を積層した構造を有していてもよい。
 ここでは、Moをスパッタリング法によって200nmの厚さで成膜した後、ドライエッチングを用いたフォトリソグラフィプロセスによって所定の形状(パターン)に加工することにより、下部電極22および電極50を形成する。
 次に、図3(a)に示すように、半導体積層構造24および上部電極26を形成する。
 フォトダイオード20が例えばPIN型のフォトダイオードである場合、半導体積層構造24は、n型半導体層24nと、p型半導体層24pと、これらの間に設けられたi型半導体層24iとが積層された構造である。n型半導体層24nは、負の電荷を持つ電子がキャリアである半導体(n型半導体)から形成され、n型半導体層24nは、半導体積層構造24内でn型キャリア(電子)の濃度が大きい領域(n+領域)を含む。n型半導体層24nは、例えば非晶質シリコン(アモルファスシリコン:a-Si)により形成される。n型半導体層24nの厚さは、例えば40nm~50nmである。p型半導体層24pは、正の電荷を持つ正孔がキャリアである半導体(p型半導体)から形成され、p型半導体層24pは、半導体積層構造24内でp型キャリア(正孔)の濃度が大きい領域(p+領域)を含む。p型半導体層24pは、例えば非晶質シリコンにより形成される。p型半導体層24pの厚さは、例えば10nm~50nmである。i型半導体層24iは、n型半導体層24nおよびp型半導体層24pよりも導電性の低い半導体層から形成され、例えば真性半導体から形成される。i型半導体層24iは、例えば非晶質シリコンにより形成される。i型半導体層24iの厚さは、例えば400nm~1000nmである。i型半導体層24iの厚さが大きいフォトダイオード20は、空乏層の厚さが大きいので、高い光電変換効率を有し得る。また、p型半導体層24pは、例えば、イオンシャワードーピング方法またはイオン注入方法により、i型半導体層24iの端の領域(例えば上層部)にアクセプタ(例えば、i型半導体層24iがSiから形成される場合にはB)が注入されることにより、形成されてもよい。
 上部電極26は、例えば、透明導電材料(例えば、IZOまたはITO(Indium Tin Oxide))で形成される。
 ここでは、例えば、n型半導体層24n、i型半導体層24i、および、p型半導体層24pのそれぞれを形成する材料を、第3導電層22L上に、この順でCVD法を用いて基板11の全面に成膜した後、透明導電材料を、スパッタリング法によって半導体積層構造24が形成される領域を含む領域に成膜する。その後、フォトリソグラフィプロセスによって所定の形状(パターン)に加工することにより、半導体積層構造24および上部電極26を形成する。
 次に、図3(b)に示すように、第2パッシベーション膜62を形成する。
 第2パッシベーション膜62は、例えば、TFT10の全面と、フォトダイオード20の側面の全部および上面の一部(端部)とを覆う。第2パッシベーション膜62は、例えば、第1パッシベーション膜61と同じ材料から形成される。第2パッシベーション膜62は、例えば、CVD法によって、TFT10の全面と、フォトダイオード20の側面および上面を覆うように絶縁性材料を成膜した後、フォトリソグラフィプロセスによって、フォトダイオード20の上面の一部に開口部を設けることによって、形成される。
 次に、図3(c)に示すように、平坦化膜64を形成する。
 平坦化膜64は、第2パッシベーション膜62上に形成される。平坦化膜64は、例えば、無機絶縁材料(例えば二酸化珪素、窒化珪素、酸化窒化珪素、窒化酸化珪素、またはTEOS(Tetraethyl orthosilicate))または有機絶縁材料から形成される。平坦化膜64は、例えば、CVD法によって成膜した後、エッチング(例えばドライエッチング)を用いたフォトリソグラフィプロセスによって所定の形状(パターン)に加工することによって、形成される。平坦化膜64を形成する材料として、感光性樹脂を用いると、フォトレジストを用いることなく、パターニングすることができる。
 次に、図3(d)に示すように、バイアス線28を形成する。
 バイアス線28は、上部電極26上に形成される。バイアス線28は、例えば、MoまたはTi等から形成される。バイアス線28は、例えばスパッタリング法により成膜した後、フォトリソグラフィプロセスによって所定の形状に加工することにより、形成される。
 以上の工程により、光検出装置100が製造される。
 次に、図4を参照して、本発明の実施形態による他の光検出装置110の模式的な断面図および平面図を示す。図4(a)は、図4(b)中の4A-4A’線に沿った、光検出装置110の模式的な断面図であり、図4(b)は、光検出装置110の模式的な平面図である。
 図4(a)および図4(b)に示すように、光検出装置110は、電極50がソース電極14と電気的に接続されている点において、光検出装置100と異なる。光検出装置110は、電極50の電気的接続を除いて、光検出装置100と同じであってよい。
 光検出装置110は、下部電極22と同じ導電膜から形成された電極50を有し、基板11の法線方向から見たときに、電極50が絶縁層(第1パッシベーション膜61)を介して半導体層12に重なっているので、半導体積層構造24を形成する工程(例えばエッチング工程)で、電極50は第1パッシベーション膜61に対するエッチストップとして機能し得る。さらに、電極50は、半導体積層構造24を形成する工程(例えばドライエッチング工程)で、第1パッシベーション膜61上に電荷が蓄積されることを抑制し得る。光検出装置110は、電極50がソース電極14と電気的に接続されているので、半導体積層構造24を形成する工程(例えばドライエッチング工程)において、半導体層12のバックチャネル領域の電位の変動が抑制され得る。以上のことから、半導体積層構造24を形成する工程において、半導体層12が受けるダメージが軽減される。光検出装置110は、TFT10の特性の変化が抑制され、TFT10の特性のばらつきが軽減されるので、信頼性に優れている。
 電極50は下部電極22と同じ導電膜から形成されるので、光検出装置110は、製造工程を増やすことなく、優れた信頼性を実現することができる。
 光検出装置110の製造方法は、電極50の電気的接続を除いて、光検出装置100の製造方法と同じであってよい。光検出装置110の製造工程においては、下部電極/ゲートコンタクト部を作製する工程は省略され得る。
 次に、図5を参照して、本発明の実施形態によるさらに他の光検出装置120の模式的な断面図および平面図を示す。図5(a)は、図5(b)中の5A-5A’線に沿った、光検出装置120の模式的な断面図であり、図5(b)は、光検出装置120の模式的な平面図である。
 図5(a)および図5(b)に示すように、光検出装置120は、電極50がフローティング状態にある点において、光検出装置100と異なる。光検出装置120の電極50は、他の電極および配線のいずれとも電気的に接続されていない。光検出装置120は、電極50の電気的接続を除いて、光検出装置100と同じであってよい。
 光検出装置120は、下部電極22と同じ導電膜から形成された電極50を有し、基板11の法線方向から見たときに、電極50が絶縁層(第1パッシベーション膜61)を介して半導体層12に重なっているので、半導体積層構造24を形成する工程(例えばエッチング工程)で、電極50は第1パッシベーション膜61に対するエッチストップとして機能し得る。さらに、電極50は、半導体積層構造24を形成する工程(例えばドライエッチング工程)で、第1パッシベーション膜61上に電荷が蓄積されることを抑制し得る。以上のことから、半導体積層構造24を形成する工程において、半導体層12が受けるダメージが軽減される。光検出装置120は、TFT10の特性の変化が抑制され、TFT10の特性のばらつきが軽減されるので、信頼性に優れている。
 電極50は下部電極22と同じ導電膜から形成されるので、光検出装置120は、製造工程を増やすことなく、優れた信頼性を実現することができる。
 光検出装置120の製造方法は、電極50の電気的接続を除いて、光検出装置100の製造方法と同じであってよい。光検出装置120の製造工程においては、下部電極/ゲートコンタクト部を作製する工程は省略され得る。
 次に、図6を参照して、本発明の実施形態によるさらに他の光検出装置130の模式的な断面図および平面図を示す。図6(a)は、図6(b)中の6A-6A’線に沿った、光検出装置130の模式的な断面図であり、図6(b)は、光検出装置130の模式的な平面図である。
 図6(a)および図6(b)に示すように、光検出装置130は、電極50が、ソース電極14およびゲート電極18のいずれとも電気的に独立な配線と電気的に接続されている点において、光検出装置100と異なる。光検出装置130は、電極50の電気的接続を除いて、光検出装置100と同じであってよい。
 光検出装置130は、下部電極22と同じ導電膜から形成された電極50を有し、基板11の法線方向から見たときに、電極50が絶縁層(第1パッシベーション膜61)を介して半導体層12に重なっているので、半導体積層構造24を形成する工程(例えばエッチング工程)で、電極50は第1パッシベーション膜61に対するエッチストップとして機能し得る。さらに、電極50は、半導体積層構造24を形成する工程(例えばドライエッチング工程)で、電極50は、第1パッシベーション膜61上に電荷が蓄積されることを抑制し得る。光検出装置130は、電極50がソース電極14およびゲート電極18のいずれとも電気的に独立な配線と電気的に接続されているので、半導体積層構造24を形成する工程(例えばドライエッチング工程)において、半導体層12のバックチャネル領域の電位の変動が抑制され得る。以上のことから、半導体積層構造24を形成する工程において、半導体層12が受けるダメージが軽減される。光検出装置130は、TFT10の特性の変化が抑制され、TFT10の特性のばらつきが軽減されるので、信頼性に優れている。
 電極50は下部電極22と同じ導電膜から形成されるので、光検出装置130は、製造工程を増やすことなく、優れた信頼性を実現することができる。
 光検出装置130は、電極50にゲート電圧とは異なる電圧信号を印加することにより、TFT10のしきい値電圧を制御(調整)することができる。光検出装置130は、TFT10の特性のばらつきをより効果的に軽減することができる。
 光検出装置130の製造方法は、電極50の電気的接続を除いて、光検出装置100の製造方法と同じであってよい。光検出装置130の製造工程においては、下部電極/ゲートコンタクト部を作製する工程は省略され得る。
 次に、図7を参照して、本発明の実施形態によるさらに他の光検出装置140の模式的な断面図および平面図を示す。図7(a)は、図7(b)中の7A-7A’線に沿った、光検出装置140の模式的な断面図であり、図7(b)は、光検出装置140の模式的な平面図である。
 図7(a)および図7(b)に示すように、光検出装置140の電極50はゲート電極18として機能する。光検出装置140は、基板11と半導体層12との間にさらなる電極19を有し、さらなる電極19は、ソース電極14およびゲート電極50のいずれとも電気的に独立な配線と電気的に接続されている。光検出装置140は、上記の点を除いて、光検出装置100と同じであってよい。
 光検出装置140は、下部電極22と同じ導電膜から形成された電極50を有し、基板11の法線方向から見たときに、電極50が絶縁層(第1パッシベーション膜61)を介して半導体層12に重なっているので、半導体積層構造24を形成する工程(例えばエッチング工程)で、電極50は第1パッシベーション膜61に対するエッチストップとして機能し得る。さらに、電極50は、半導体積層構造24を形成する工程(例えばドライエッチング工程)で、第1パッシベーション膜61上に電荷が蓄積されることを抑制し得る。光検出装置140は、電極50がゲート電極18として機能するので、半導体積層構造24を形成する工程(例えばドライエッチング工程)において、半導体層12のバックチャネル領域の電位の変動が抑制され得る。以上のことから、半導体積層構造24を形成する工程において、半導体層12が受けるダメージが軽減される。光検出装置140は、TFT10の特性の変化が抑制され、TFT10の特性のばらつきが軽減されるので、信頼性に優れている。
 電極50は下部電極22と同じ導電膜から形成されるので、光検出装置140は、製造工程を増やすことなく、優れた信頼性を実現することができる。
 光検出装置140のTFT10は、電極50がゲート電極18として機能する、トップゲート型のTFTである。光検出装置140のさらなる電極19は、基板11方向からの光(例えばバックライト(不図示))が半導体層12に入射することを防ぐ遮光膜として機能し得るので、TFT10の特性の変化が抑制され得る。光検出装置140は、光検出装置100の製造工程に新たな工程を設けることなく、遮光膜およびトップゲート型のTFTを有する光検出装置を得ることができる。
 光検出装置140のさらなる電極19は、例えば光検出装置100のゲート電極18と同じ膜から形成される。光検出装置140の製造方法は、電極50およびさらなる電極19の電気的接続を除いて、光検出装置100の製造方法と同じであってよい。光検出装置140の製造工程においては、下部電極/ゲートコンタクト部を作製する工程は省略され得る。
 次に、図8を参照して、本発明の実施形態によるさらに他の光検出装置150の模式的な断面図および平面図を示す。図8(a)は、図8(b)中の8A-8A’線に沿った、光検出装置150の模式的な断面図であり、図8(b)は、光検出装置150の模式的な平面図である。
 図8(a)および図8(b)に示すように、光検出装置150の電極50はゲート電極として機能する。光検出装置150は、基板11と半導体層12との間にさらなる電極を有しない。光検出装置150は、基板11と半導体層12との間にさらなる電極を有しない点を除いて、光検出装置140と同じであってよい。
 光検出装置150は、下部電極22と同じ導電膜から形成された電極50を有し、基板11の法線方向から見たときに、電極50が絶縁層(第1パッシベーション膜61)を介して半導体層12に重なっているので、半導体積層構造24を形成する工程(例えばエッチング工程)で、電極50は第1パッシベーション膜61に対するエッチストップとして機能し得る。さらに、電極50は、半導体積層構造24を形成する工程(例えばドライエッチング工程)で、第1パッシベーション膜61上に電荷が蓄積されることを抑制し得る。光検出装置150は、電極50がゲート電極18として機能するので、半導体積層構造24を形成する工程(例えばドライエッチング工程)において、半導体層12のバックチャネル領域の電位の変動が抑制され得る。以上のことから、半導体積層構造24を形成する工程において、半導体層12が受けるダメージが軽減される。光検出装置150は、TFT10の特性の変化が抑制され、TFT10の特性のばらつきが軽減されるので、信頼性に優れている。
 電極50は下部電極22と同じ導電膜から形成されるので、光検出装置150は、製造工程を増やすことなく、優れた信頼性を実現することができる。
 光検出装置150は、さらなる電極を有しないので、光検出装置140と比べて少ない工程で製造され得る。光検出装置150の製造方法は、さらなる電極19を有しない点を除いて、光検出装置140の製造方法と同じであってよい。
 本発明の実施形態による光検出装置は、例えば、フラットパネル型のX線検出装置やイメージセンサ等、種々の光検出装置または放射線検出装置として用いられる。本発明の実施形態による光検出装置は、医療分野に限られず、例えば、空港等における手荷物検査等の非破壊検査にも用いられ得る。
 10 TFT
 11 基板
 12 半導体層
 13 ゲート絶縁膜
 14 ソース電極(ソースバスライン)
 16 ドレイン電極
 18 ゲート電極(ゲートバスライン)
 20 フォトダイオード
 22 下部電極
 24 半導体積層構造
 26 上部電極
 28 バイアス電極(バイアス線)
 50 電極
 61 第1パッシベーション膜
 62 第2パッシベーション膜
 64 平坦化膜
 100、110、120、130、140、150 光検出装置

Claims (11)

  1.  基板に支持された半導体層と、ソース電極およびドレイン電極と、ゲート電極とを有するTFTと、
     前記ドレイン電極と電気的に接続された下部電極と、半導体積層構造と、上部電極とを有するフォトダイオードと、
     前記下部電極と同じ導電膜から形成され、かつ、前記半導体層に、絶縁層を介して重なるように配置された電極とを有する、光検出装置。
  2.  前記ゲート電極は、前記基板と前記半導体層との間に配置されており、
     前記電極は、前記半導体層を介して、前記ゲート電極と対向する部分を有する、請求項1に記載の光検出装置。
  3.  前記電極は、前記ゲート電極と電気的に接続されている、請求項1または2に記載の光検出装置。
  4.  前記電極は、前記ソース電極と電気的に接続されている、請求項1または2に記載の光検出装置。
  5.  前記電極は、電気的にフローティング状態にある、請求項1または2に記載の光検出装置。
  6.  前記電極は、前記ソース電極および前記ゲート電極のいずれとも電気的に独立な配線に接続されている、請求項1または2に記載の光検出装置。
  7.  前記電極は、前記ゲート電極として機能する、請求項1に記載の光検出装置。
  8.  前記基板と前記半導体層との間にさらなる電極を有し、前記さらなる電極は、前記ソース電極および前記ゲート電極のいずれとも電気的に独立な配線に接続されている、請求項7に記載の光検出装置。
  9.  前記半導体層は、酸化物半導体を含む、請求項1から8のいずれかに記載の光検出装置。
  10.  前記酸化物半導体は、In-Ga-Zn-O系の半導体を含む、請求項9に記載の光検出装置。
  11.  前記In-Ga-Zn-O系の半導体は、結晶質部分を含む、請求項10に記載の光検出装置。
PCT/JP2015/058246 2014-03-20 2015-03-19 光検出装置 Ceased WO2015141777A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/126,821 US9985061B2 (en) 2014-03-20 2015-03-19 Light detection device with integrated photodiode and thin film transistor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-058091 2014-03-20
JP2014058091 2014-03-20

Publications (1)

Publication Number Publication Date
WO2015141777A1 true WO2015141777A1 (ja) 2015-09-24

Family

ID=54144739

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/058246 Ceased WO2015141777A1 (ja) 2014-03-20 2015-03-19 光検出装置

Country Status (2)

Country Link
US (1) US9985061B2 (ja)
WO (1) WO2015141777A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016163347A1 (ja) * 2015-04-10 2016-10-13 シャープ株式会社 フォトセンサ基板
KR20170132130A (ko) * 2016-04-15 2017-12-01 보에 테크놀로지 그룹 컴퍼니 리미티드 센서, 그 제조 방법 및 전자 디바이스
JP2018190803A (ja) * 2017-04-28 2018-11-29 Tianma Japan株式会社 イメージセンサ及びセンサ装置
TWI812253B (zh) * 2022-01-19 2023-08-11 友達光電股份有限公司 感測裝置及其製造方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102610028B1 (ko) * 2016-04-12 2023-12-06 삼성디스플레이 주식회사 디스플레이 장치
CN106935601B (zh) * 2017-03-13 2019-08-23 京东方科技集团股份有限公司 半导体器件、阵列基板和半导体器件的制造方法
JP2019220684A (ja) * 2018-06-19 2019-12-26 シャープ株式会社 放射線検出器
CN109065558B (zh) * 2018-08-09 2021-10-12 京东方科技集团股份有限公司 一种背板及其制作方法、检测装置
CN109686808B (zh) * 2018-12-27 2021-07-23 厦门天马微电子有限公司 二极管及其制作方法、阵列基板、显示面板
WO2020143483A1 (zh) * 2019-01-11 2020-07-16 惠科股份有限公司 X射线探测器、x射线探测器制造方法及医用设备
EP3709360A1 (en) * 2019-03-13 2020-09-16 Koninklijke Philips N.V. Photodetector for imaging applications
CN110444553B (zh) * 2019-08-14 2021-12-24 京东方科技集团股份有限公司 感光装置及其制造方法、探测基板和阵列基板
KR102752787B1 (ko) * 2019-12-06 2025-01-08 엘지디스플레이 주식회사 디지털 엑스레이 검출기용 박막 트랜지스터 어레이 기판 및 이를 포함하는 디지털 엑스레이 검출기
US11843022B2 (en) * 2020-12-03 2023-12-12 Sharp Kabushiki Kaisha X-ray imaging panel and method of manufacturing X-ray imaging panel
US11916094B2 (en) * 2021-08-02 2024-02-27 Sharp Display Technology Corporation Photoelectric conversion panel and method for manufacturing photoelectric conversion panel
CN115101550B (zh) * 2022-01-19 2025-08-26 友达光电股份有限公司 感测装置及其制造方法
JP2023168677A (ja) * 2022-05-16 2023-11-29 株式会社ジャパンディスプレイ 検出装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001250932A (ja) * 2000-03-07 2001-09-14 Sharp Corp イメージセンサおよびその製造方法
JP2004265935A (ja) * 2003-02-14 2004-09-24 Canon Inc 固体撮像装置及びその製造方法、並びに放射線撮像装置
JP2009302092A (ja) * 2008-06-10 2009-12-24 Epson Imaging Devices Corp 固体撮像装置
JP2010003766A (ja) * 2008-06-18 2010-01-07 Fujifilm Corp 電磁波検出素子
WO2010150431A1 (ja) * 2009-06-26 2010-12-29 シャープ株式会社 フォトトランジスタ及びそれを備えた表示装置
WO2011129441A1 (ja) * 2010-04-16 2011-10-20 シャープ株式会社 半導体装置
JP2013021315A (ja) * 2011-06-17 2013-01-31 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2013021312A (ja) * 2011-06-17 2013-01-31 Semiconductor Energy Lab Co Ltd 半導体装置、及び半導体装置の作製方法
JP2013090274A (ja) * 2011-10-21 2013-05-13 Sony Corp 撮像装置および撮像表示システム

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4271268B2 (ja) * 1997-09-20 2009-06-03 株式会社半導体エネルギー研究所 イメージセンサおよびイメージセンサ一体型アクティブマトリクス型表示装置
JPH11326954A (ja) * 1998-05-15 1999-11-26 Semiconductor Energy Lab Co Ltd 半導体装置
JP2006319032A (ja) * 2005-05-11 2006-11-24 Nec Lcd Technologies Ltd 積層型ダイオード、ダイオード装置およびその製造方法
KR101819757B1 (ko) * 2009-06-17 2018-01-17 더 리젠츠 오브 더 유니버시티 오브 미시간 평판 x-선 영상기에서의 포토다이오드 및 기타 센서 구조물, 및 박막 전자 회로에 기초하여 평판 x-선 영상기에서의 포토다이오드 및 기타 센서 구조물의 토폴로지적 균일성을 향상시키는 방법
CN102959713B (zh) * 2010-07-02 2017-05-10 株式会社半导体能源研究所 半导体装置
TWI458110B (zh) * 2011-04-15 2014-10-21 E Ink Holdings Inc 光電二極體、光感測元件及其製備方法
JP2013156119A (ja) 2012-01-30 2013-08-15 Japan Display West Co Ltd 放射線撮像装置およびその製造方法ならびに放射線撮像表示システム
JP5739359B2 (ja) * 2012-02-09 2015-06-24 株式会社ジャパンディスプレイ 撮像装置およびその製造方法ならびに撮像表示システム
JP6099035B2 (ja) * 2012-10-12 2017-03-22 Nltテクノロジー株式会社 光電変換装置及びその製造方法並びにx線画像検出装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001250932A (ja) * 2000-03-07 2001-09-14 Sharp Corp イメージセンサおよびその製造方法
JP2004265935A (ja) * 2003-02-14 2004-09-24 Canon Inc 固体撮像装置及びその製造方法、並びに放射線撮像装置
JP2009302092A (ja) * 2008-06-10 2009-12-24 Epson Imaging Devices Corp 固体撮像装置
JP2010003766A (ja) * 2008-06-18 2010-01-07 Fujifilm Corp 電磁波検出素子
WO2010150431A1 (ja) * 2009-06-26 2010-12-29 シャープ株式会社 フォトトランジスタ及びそれを備えた表示装置
WO2011129441A1 (ja) * 2010-04-16 2011-10-20 シャープ株式会社 半導体装置
JP2013021315A (ja) * 2011-06-17 2013-01-31 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2013021312A (ja) * 2011-06-17 2013-01-31 Semiconductor Energy Lab Co Ltd 半導体装置、及び半導体装置の作製方法
JP2013090274A (ja) * 2011-10-21 2013-05-13 Sony Corp 撮像装置および撮像表示システム

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016163347A1 (ja) * 2015-04-10 2016-10-13 シャープ株式会社 フォトセンサ基板
KR20170132130A (ko) * 2016-04-15 2017-12-01 보에 테크놀로지 그룹 컴퍼니 리미티드 센서, 그 제조 방법 및 전자 디바이스
KR102035795B1 (ko) 2016-04-15 2019-10-24 보에 테크놀로지 그룹 컴퍼니 리미티드 센서, 그 제조 방법 및 전자 디바이스
JP2018190803A (ja) * 2017-04-28 2018-11-29 Tianma Japan株式会社 イメージセンサ及びセンサ装置
TWI812253B (zh) * 2022-01-19 2023-08-11 友達光電股份有限公司 感測裝置及其製造方法

Also Published As

Publication number Publication date
US20170092673A1 (en) 2017-03-30
US9985061B2 (en) 2018-05-29

Similar Documents

Publication Publication Date Title
US9985061B2 (en) Light detection device with integrated photodiode and thin film transistor
EP2919269B1 (en) Photosensor arrays for detection of radiation and process for the preparation thereof
US10141357B2 (en) Photosensor substrate
WO2016195000A1 (ja) フォトセンサ基板
CN107636840B (zh) 有源矩阵基板
CN106449861B (zh) 光传感器元件和光电转换装置
US20170139056A1 (en) Imaging panel and x-ray imaging device
TWI734051B (zh) 陣列基板、包含該陣列基板的數位x光檢測器、以及製造該陣列基板的方法
US9780140B2 (en) X-ray image sensor substrate
KR20190026312A (ko) 엑스레이 검출기용 어레이 기판과 이를 포함하는 엑스레이 검출기 및 그 제조 방법
US11133345B2 (en) Active matrix substrate, X-ray imaging panel with the same, and method of manufacturing the same
KR101654140B1 (ko) 산화물 반도체 트랜지스터를 구비한 엑스선 검출기
TW201610459A (zh) 攝像面板、攝像面板之製造方法、及x射線攝像裝置
JP6448784B2 (ja) アクティブマトリクス基板
WO2016111192A1 (ja) 撮像パネル及びx線撮像装置
US10861898B2 (en) Imaging device and X-ray imaging device
WO2015163288A1 (ja) 光検出装置
US12270957B2 (en) Photoelectric conversion panel, X-ray imaging panel, and manufacturing method of photoelectric conversion panel
US20220342092A1 (en) X-ray imaging panel and method for fabricating the same
US20260040704A1 (en) Photodetector
US20220367544A1 (en) Photoelectric conversion panel
US11257855B2 (en) Imaging panel and production method thereof

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15764665

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15126821

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15764665

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP