[go: up one dir, main page]

WO2008010371A1 - Procédé de fabrication de dispositif semi-conducteur, appareil de fabrication de dispositif semi-conducteur, programme informatique et support de stockage - Google Patents

Procédé de fabrication de dispositif semi-conducteur, appareil de fabrication de dispositif semi-conducteur, programme informatique et support de stockage Download PDF

Info

Publication number
WO2008010371A1
WO2008010371A1 PCT/JP2007/062140 JP2007062140W WO2008010371A1 WO 2008010371 A1 WO2008010371 A1 WO 2008010371A1 JP 2007062140 W JP2007062140 W JP 2007062140W WO 2008010371 A1 WO2008010371 A1 WO 2008010371A1
Authority
WO
WIPO (PCT)
Prior art keywords
copper
film
base film
substrate
water vapor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2007/062140
Other languages
English (en)
French (fr)
Inventor
Yasuhiko Kojima
Taro Ikeda
Tatsuo Hatano
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Electron Ltd
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Priority to US12/374,228 priority Critical patent/US8133811B2/en
Priority to CN2007800275731A priority patent/CN101490818B/zh
Priority to KR1020097001198A priority patent/KR101196501B1/ko
Publication of WO2008010371A1 publication Critical patent/WO2008010371A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0272Deposition of sub-layers, e.g. to promote the adhesion of the main coating
    • C23C16/0281Deposition of sub-layers, e.g. to promote the adhesion of the main coating of metallic sub-layers
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/06Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material
    • C23C16/18Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material from metallo-organic compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76858After-treatment introducing at least one additional element into the layer by diffusing alloying elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76867Barrier, adhesion or liner layers characterized by methods of formation other than PVD, CVD or deposition from a liquids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames

Definitions

  • the present invention relates to a technique for manufacturing a semiconductor device having good adhesion between, for example, a copper film forming a wiring and an underlying film.
  • a wiring technique using a copper wire instead of an aluminum wire has been implemented.
  • a technique for forming a copper film on the surface of a semiconductor wafer (hereinafter referred to as a wafer) is important.
  • CVD chemical vapor deposition method
  • a raw material gas such as trimethylbutylsilyl hexafluoroacetylacetonate copper (hereinafter referred to as Cu (Mac) TMVS) is used.
  • a method in which an organic compound of copper is supplied to a processing container in a vacuum state, and this material is thermally decomposed on a heated wafer to form a copper film on the surface.
  • the copper film is not directly deposited on the wafer, and a diffusion prevention film called a barrier metal (previously formed on the substrate) In many cases, the film is formed on the base film).
  • Titanium, tantalum, nitrides thereof, and the like are used for the base film.
  • the metal that forms the base film has a high tendency to oxidize, an organic impurity layer is formed between the base film and the copper film. It is known that
  • Patent Document 1 introduces a technique using water vapor. According to the technique described in Patent Document 1, the formation of an organic impurity layer is suppressed by performing steam CVD by supplying water vapor into a processing container containing a wafer.
  • the inventors have found that the deposition temperature (wafer temperature) of the copper film can be lowered by performing CVD using Cu (Mac) TMVS as a raw material in the presence of water vapor. Lowering the deposition temperature can improve the surface morphology of the copper film (reduce the surface roughness) and suppress the formation of voids in the copper wiring. For this reason, performing the above CVD in the presence of water vapor without causing secondary problems such as a decrease in adhesion due to the formation of an oxide layer has become an important issue.
  • Patent Document 1 Japanese Unexamined Patent Publication No. 2002-60942: Page 5, paragraphs 0037 to 0038, page 6, 005, paragraph 7
  • the present invention has been made based on such circumstances, and an object of the present invention is to provide a semiconductor device that suppresses the formation of an organic impurity layer and has good adhesion between a copper film and an underlying metal.
  • a manufacturing method, a semiconductor device manufacturing apparatus, a computer program of the semiconductor device manufacturing method, and a storage medium storing a computer program are provided.
  • the present invention includes a step of placing a substrate having a surface coated with a base film made of a metal film having a high oxidation tendency in an airtight processing vessel, and a step of supplying water vapor into the processing vessel.
  • a raw material gas made of an organic compound of copper is supplied into the processing vessel, and copper is formed on the surface of the base film on which the oxide layer is formed by water vapor.
  • a method for manufacturing a semiconductor device comprising:
  • the present invention is the method for manufacturing a semiconductor device, wherein the metal having a high oxidation tendency is titanium or tantalum.
  • the present invention includes a step of placing a substrate having a surface coated with a base film having a low oxidation tendency and a metal force in an airtight treatment vessel, a step of supplying water vapor to the treatment vessel, Or a step of supplying a raw material gas composed of an organic compound of copper into the processing container to form a copper film on the surface of the base film simultaneously with or after the start of the process of supplying air.
  • a method for manufacturing a semiconductor device is a step of placing a substrate having a surface coated with a base film having a low oxidation tendency and a metal force in an airtight treatment vessel, a step of supplying water vapor to the treatment vessel, Or a step of supplying a raw material gas composed of an organic compound of copper into the processing container to form a copper film on the surface of the base film simultaneously with or after the start of the process of supplying air.
  • the present invention is the method for manufacturing a semiconductor device, wherein the metal having a low oxidation tendency is any one of ruthenium, iridium, silver, nitrogen ⁇ radium, osmium, and cobalt.
  • the present invention is a method for manufacturing a semiconductor device, characterized in that a second base film made of a highly oxidizable metal is coated between the substrate and the base film.
  • the present invention is the method for manufacturing a semiconductor device, wherein the second base film has a titanium or tantalum force.
  • the present invention includes a step of placing a substrate in an airtight processing container, and supplying the first source gas having a compound power of lute into the processing container, so that the substrate is placed in a vacuum atmosphere.
  • And supplying a second source gas made of an organic compound of copper to form a copper film on the surface of the base film in a vacuum atmosphere. is there.
  • the present invention provides a semiconductor manufacturing apparatus having a transfer chamber provided with a substrate transfer means, and a first processing container and a second processing container that are hermetically connected to the transfer chamber.
  • a steam supply means connected to the processing container and supplying steam to the first processing container, and a raw material gas composed of an organic compound of copper connected to the first processing container and supplied to the first processing container
  • a raw material gas supply means connected to the processing container and supplying steam to the first processing container, and a raw material gas composed of an organic compound of copper connected to the first processing container and supplied to the first processing container
  • a raw material gas supply means ; a heating means provided in the second processing container for performing a heat treatment on the substrate in the second processing container; a water vapor supply means; and a raw material gas supply.
  • a control unit that controls the heating unit.
  • the control unit places a substrate, on the surface of which a base film made of a metal having a high oxidation tendency, is placed in the first processing container.
  • a raw material gas composed of an organic compound of copper is introduced into the first processing vessel. And supplying a copper film on the surface of the base film on which the oxide layer is formed with water vapor, and then the substrate on which the copper film is formed by the substrate transfer means.
  • a step of transporting from one processing container to a second processing container and placing in the second processing container; and converting the oxide layer into an alloy layer of metal and copper constituting the base film Therefore, the substrate is subjected to heat treatment by the heating means provided in the second processing container.
  • the present invention is the semiconductor device manufacturing apparatus characterized in that the metal having a high oxidation tendency is titanium or tantalum.
  • the present invention provides a processing container on which a substrate is placed, a first source gas supply means connected to the processing container and supplying a first source gas having a ruthenium compound power to the processing container, A second source gas supply means, a first source gas supply means, and a second source gas supply means connected to the process vessel and supplying a second source gas comprising a copper organic compound to the process vessel; And a control unit for controlling the step of placing a substrate in the processing container, and a first raw material made of a ruthenium compound in the processing container by a first raw material gas supply means.
  • the present invention further includes a water vapor supply means connected to the processing container and configured to supply water vapor into the processing container, and the control section supplies the first raw material gas by the first raw material gas supply means.
  • the present invention relates to a computer program for causing a computer to execute a method for manufacturing a semiconductor device.
  • the method for manufacturing a semiconductor device includes a base film made of a metal oxide having a high oxidation tendency in an airtight processing container.
  • a raw material gas comprising a copper organic compound is introduced into the processing vessel.
  • a step of converting into an alloy layer of metal and copper constituting the base film is
  • the present invention relates to a computer program for causing a computer to execute a method for manufacturing a semiconductor device.
  • the method for manufacturing a semiconductor device includes a base film made of a metal having a low oxidation tendency in an airtight processing container.
  • the present invention provides a computer program for causing a computer to execute a method for manufacturing a semiconductor device.
  • the method for manufacturing a semiconductor device includes a step of placing a substrate in an airtight processing container, Supplying a first source gas composed of a ruthenium compound to coat a base film having a ruthenium force on the surface of the substrate in a vacuum atmosphere, and then keeping the substrate positioned in the processing vessel. Alternatively, it is carried into another processing container without breaking the vacuum atmosphere, and the second raw material gas made of a copper organic compound is supplied into the processing container, and the copper film is formed on the surface of the base film in a vacuum atmosphere. And a step of forming a film.
  • the present invention provides a computer for causing a computer to execute a method for manufacturing a semiconductor device.
  • a method for manufacturing a semiconductor device includes: placing a substrate having a surface coated with a base film made of a metal film having a high oxidation tendency in an airtight processing container; At the same time or after the start of the step of supplying water vapor into the processing vessel and the step of supplying water vapor, a raw material gas such as an organic compound of copper is supplied into the processing vessel, and the oxide layer is formed by the water vapor.
  • the present invention relates to a storage medium storing a computer program for causing a computer to execute a method for manufacturing a semiconductor device.
  • the method for manufacturing a semiconductor device includes a metal cassette having a low oxidation tendency in an airtight processing container.
  • the step of supplying water vapor to the processing vessel, and the step of supplying water vapor, copper in the processing vessel And a step of supplying a raw material gas such as an organic compound film to form a copper film on the surface of the base film.
  • the semiconductor device manufacturing method includes a step of placing a substrate in an airtight processing container. Supplying a first source gas made of a ruthenium compound into the processing container to coat a surface film of ruthenium on the surface of the substrate in a vacuum atmosphere, and subsequently coating the substrate on the processing container.
  • the second raw material gas made of an organic compound of copper is supplied into the processing vessel while keeping it in the vacuum chamber or without breaking the vacuum atmosphere, and the second raw material gas made of a copper organic compound is supplied into the processing vessel.
  • a step of forming a copper film on the surface of the base film is supplied to the processing vessel.
  • an organic impurity layer is formed when a copper film is formed from a copper organic compound such as Cu (Mac) TMV S as a raw material on a base film having a high oxidation tendency such as titanium and tantalum.
  • Water vapor is supplied for the purpose of suppressing water vapor and lowering the film formation temperature, and film formation is performed in the presence of water vapor.
  • an oxide layer with poor adhesion to the copper film is formed on the surface of the base film, but the oxide layer is formed by further heat-treating the substrate.
  • the converted alloy layer can improve the adhesion between the copper film and the base film through the alloy layer having high adhesiveness even when the copper film or the base film has a large adhesiveness.
  • a copper film is formed on a base film that also has a metal force that has a low tendency to oxidize. Formation of the soot layer is suppressed, and a copper film can be formed with high adhesion to the base film.
  • FIG. 1 is a plan view of a semiconductor manufacturing apparatus according to an embodiment.
  • FIG. 2 is a cross-sectional view showing an example of a CVD apparatus according to an embodiment.
  • FIGS. 3 (a), (b), (c), and (d) are cross-sectional views of a surface portion of a semiconductor device manufactured according to an embodiment.
  • FIG. 4 is a cross-sectional view of a surface portion of a semiconductor device manufactured according to the embodiment.
  • FIG. 5 is a cross-sectional view showing an example of a CVD apparatus according to a second embodiment.
  • FIG. 6 is an explanatory diagram showing an example of a process sequence when the coating of the noria metal layer and the formation of the copper film are performed by the same CVD apparatus.
  • FIGS. 7 (a), (b), (c), and (d) are cross-sectional views of a surface portion of a semiconductor device manufactured according to a second embodiment.
  • FIGS. 8 (a) and 8 (b) are characteristic diagrams showing examples and comparative examples conducted for confirming the effects of the present invention.
  • FIGS. 9 (a) and 9 (b) are characteristic diagrams showing examples and comparative examples performed to confirm the effects of the present invention.
  • FIG. 10 is a characteristic diagram showing an example performed for confirming the effects of the present invention.
  • a CVD is performed on a wafer whose surface is covered with a barrier metal layer (underlayer film) that also has a metal (such as titanium or tantalum) force having a high oxidation tendency.
  • a barrier metal layer underlayer film
  • metal such as titanium or tantalum
  • film formation is performed while supplying water vapor for the purpose of suppressing the formation of the organic impurity layer and lowering the temperature during film formation.
  • the surface of the barrier metal layer is oxidized and an oxide layer having poor adhesion to the copper film is formed. .
  • FIG. 1 is a plan view showing a cluster tool (semiconductor manufacturing apparatus 7) according to an embodiment of the present invention.
  • the semiconductor manufacturing apparatus 7 includes two carrier chambers 71 and 72 in which the carrier (conveying container) C in which the wafer W is stored is also loaded with the atmospheric force through the gate door GT, and the first and second transfer chambers 73. 76, preliminary vacuum chambers 74, 75 interposed between these transfer chambers 73, 76, a CVD apparatus 2 for forming a copper film on wafer W, and a copper film formation And a heat treatment apparatus 3 for performing a heat treatment on the wafer W.
  • the first and second transfer chambers 73 and 76 and the preliminary vacuum chambers 74 and 75 have an airtight structure partitioned from the atmosphere side, and can be a vacuum atmosphere or an inert atmosphere. Further, the first transfer chamber 73 is provided with first transfer means 77 for transferring Ueno and W between the carrier chambers 71 and 72 and the preliminary vacuum chambers 74 and 75, and the second transfer chamber 73 is provided. The chamber 76 is provided with second transport means 78 for transporting Ueno and W between the preliminary vacuum chambers 74 and 75, the CVD apparatus 2, and the heat treatment apparatus 3.
  • FIG. 2 is a cross-sectional view showing an example of a CVD apparatus 2 for forming a copper film.
  • the CVD apparatus 2 has a processing container (vacuum chamber) 20 made of, for example, aluminum car.
  • the processing container 20 includes an upper large-diameter cylindrical portion 20a and a small-diameter cylindrical portion 20b connected to the lower side thereof, is formed in a mushroom shape, and is provided with a heating mechanism (not shown) for heating the inner wall. It has been.
  • a stage 21 for horizontally placing the wafer W is provided in the processing container 20, and this stage 21 is supported via a support member 22 on the bottom of the small diameter cylindrical portion 20b.
  • a heater 21 a that serves as a temperature control means for the wafer W is provided. Further, in stage 21, for example, three lifting pins 23 (only two are shown for convenience) project and retract with respect to the surface of stage 21 for moving wafer W up and down and delivering it to second transfer means 78. It is set up on its own.
  • the elevating pins 23 are connected to an elevating mechanism 25 outside the processing container 20 via a support member 24.
  • One end of an exhaust pipe 26 is connected to the bottom of the processing vessel 20, and a vacuum pump 27 is connected to the other end of the exhaust pipe 26.
  • Processing container 20 A transfer port 29 that is opened and closed by a gate valve 28 is formed on the side wall of the large-diameter cylindrical portion 20a.
  • an opening 31 is formed in the ceiling of the processing container 20, and a gas shower head 32 is provided so as to close the opening 31 and to face the stage 21.
  • the gas shower head 32 has two gas chambers 35a and 35b and two types of gas supply holes 37a and 37b, and the gas supplied to one gas chamber 35a passes through one gas supply hole 37a into the processing vessel 20. And the gas supplied to the other gas chamber 35b is supplied into the processing container 20 from the other gas supply hole 37b.
  • a raw material gas supply path 41 is connected to the lower gas chamber 35a, and a raw material reservoir 42 is connected to the upstream side of the raw material gas supply path 41.
  • Cu (Mac) TMVS which is an organic compound (complex) of copper, which is a raw material (precursor) for the copper film, is stored in the raw material reservoir 42 in a liquid state.
  • the raw material storage unit 42 is connected to the pressurizing unit 43. By pressurizing the inside of the raw material storage unit 42 with argon gas or the like supplied from the pressurizing unit 43, Cu (Mac) TM MVS is supplied to the gas shower head. It can be pushed toward 32.
  • a flow rate adjusting unit 44 including a liquid mass flow controller and a valve, and a vaporizer 45 for vaporizing Cu (Mac) TMVS are interposed in the source gas supply path 41 in this order in the upstream force.
  • the vaporizer 45 plays a role of contacting and mixing the carrier gas (hydrogen gas) supplied from the carrier gas supply source 46 to vaporize Cu (Mac) TMVS and supplying it to the lower gas chamber 35a.
  • reference numeral 47 denotes a flow rate adjusting unit for adjusting the flow rate of the carrier gas.
  • a water vapor supply path 51 is connected to the upper gas chamber 35b, and a water vapor supply source 52 is connected to the water vapor supply path 51 via a flow rate adjusting unit 53. It is connected.
  • a gas supply control system (dotted line portion) connected to a gas supply system of Cu (hfac) TMVS and water vapor, a pressure adjusting unit (not shown) provided in the exhaust pipe 26, a heater 21a, and an elevating mechanism 25 and the like are controlled by a control unit 70 that controls the operation of the entire semiconductor manufacturing apparatus 7.
  • the control unit 70 may be a computer having a program storage unit (not shown), and the program storage unit stores the wafer W into and out of the processing container 20 and performs all the steps (commands).
  • a computer program with groups is stored Yes.
  • the control unit 70 controls the overall operation of the CVD apparatus 2.
  • the computer program is stored in the program storage unit while being stored in the storage means 70a such as a hard disk, a compact disk, a magnetic optical disk, or a memory force.
  • a heat treatment apparatus 3 for converting an oxide layer formed on the surface of the barrier metal layer into a alloy layer of noble metal and copper by film formation in the CVD apparatus 2 will be described.
  • the heat treatment apparatus 3 for example, an apparatus having substantially the same configuration as the CVD apparatus 2 shown in FIG. 2 is used. Therefore, in the following description, the heat treatment apparatus 3 will be described with reference to the CVD apparatus 2 shown in FIG.
  • the processing container 20 of the heat treatment apparatus 3 has the same configuration as the CVD apparatus 2.
  • the gas shower head 32 is connected to a hydrogen gas supply system 55 instead of the Cu (Mac) TMVS or water vapor supply system (see FIG. 2), and is supplied from the hydrogen gas supply system 55.
  • Heat treatment is applied to the wafer W in a hydrogen gas atmosphere.
  • the heater 21a which is a temperature adjusting means for the wafer W provided on the stage 21, has a set temperature adjusted so that the wafer and W can be heated to 400 ° C., for example.
  • the gas supply control system of the heat treatment apparatus 3 and the heater 21a are controlled by the control unit 70 of the semiconductor manufacturing apparatus 7 in the same manner as the CVD apparatus 2, and are stored in the program storage unit. Based on the program, wafer W loading / unloading, supply / disconnection of hydrogen gas, heating of the heater, etc. will be executed!
  • FIG. 3 shows a cross-sectional view of the semiconductor device formed on the surface of the wafer W during the manufacturing process
  • FIG. 3 (a) shows a state before a trench is opened in the interlayer insulating film.
  • 10 and 11 are SiOC films (carbon-containing silicon oxide films) as interlayer insulating films
  • 12 is a SiN film (silicon nitride film).
  • the SiOC films 10 and 11 and the SiN film 12 can be formed, for example, by a plasma film forming process.
  • CF gas or CF gas may be used as an etching gas using a photoresist or the like patterned in a predetermined shape as a mask.
  • the SiOC film 11 is etched into a predetermined pattern.
  • the SiN film 12 which is the base film of the SiOC film 11 acts as an etching stopper.
  • a trench 100 having a line width of about 1 OO nm, for example, for embedding wiring copper in the SiOC film 11 is formed.
  • a base film (barrier metal layer 13) having a high oxidation tendency such as titanium or tantalum is formed on the surface of the SiOC film 11 including the trench 100 by sputtering, for example. Cover with.
  • the tendency to oxidize indicates entraumy in which the metal is combined with oxygen.
  • the enthalpy reacts with water vapor at the copper deposition temperature to form an oxide layer.
  • a metal with a size of 1 is referred to as a “metal with a high oxidation tendency”.
  • the wafer W having the surface covered with the barrier metal layer 13 is placed on the carrier chambers 71 and 72 of the semiconductor manufacturing apparatus 7 shown in FIG. It passes to the second conveying means 78 through the chambers 74 and 75.
  • the second transfer means 78 first carries the transferred wafer W into the CVD apparatus 2, and copper is buried in the trench 100 in the CVD apparatus 2.
  • the wafer W carried into the processing container 20 is transferred from the second transfer means 78 to the lift pins 23 and placed on the stage 21.
  • the wafer W is heated to, for example, about 100 ° C. to 150 ° C., and the processing vessel 20 is set in a vacuum atmosphere to supply water vapor having a force of, for example, about 5 sccm.
  • Titanium, which is the barrier metal layer 13 has a strong oxidation tendency and is easily oxidized. Therefore, as shown in Fig. 3 (c), the surface of the barrier metal layer 13 has a thin V and oxide layer 13a. It is formed.
  • copper is embedded in the trench 100 by supplying, for example, 0.5 gZmin of Cu (Mac) TMVS gas, for example, with a 200 sccm carrier gas (hydrogen gas) into the processing container.
  • a 200 sccm carrier gas hydrogen gas
  • water vapor suppresses the formation of the organic impurity layer and also plays a role in lowering the film formation temperature (wafer temperature) at which the copper film is formed.
  • the atmosphere where water vapor exists more than necessary When a copper film is grown in this way, there may be a problem that copper grows abnormally in a needle shape.
  • the supply of water vapor is stopped before the supply of Cu (Mac) TMVS is started, or the supply of force water vapor is stopped by supplying Cu (Mac) TMVS and water vapor simultaneously for a short time of 0.5 seconds, for example.
  • the CVD process temperature wafer temperature
  • the copper film may be grown while introducing a small amount of water vapor of a small degree, for example, about 0.1 lsccm.
  • a copper film 14 a is formed as shown in FIG. 3D, and copper is embedded in the trench 100.
  • the oxide layer 13a is formed on the surface of the noria metal layer 13
  • the copper film 14a thus formed has good adhesion to the noria metal layer 13. Therefore, the wafer W on which the copper film 14a is formed is subjected to a heat treatment to convert the oxide layer 13a into an alloy layer 13b made of copper and titanium (see FIG. 4).
  • the gate valve 28 of the CVD apparatus 2 is opened, the processed wafer W is transferred to the second transfer means 78, and the wafer W is loaded into the heat treatment apparatus 3.
  • the inside of the processing container 20 is heated to a predetermined temperature in advance, and the wafer W is placed on the stage 21 by the same operation as in the CVD apparatus 2.
  • the wafer W is heated to, for example, 400 ° C in a hydrogen gas atmosphere, whereby the above-described oxide layer 13a is converted into an alloy layer 13b made of copper and titanium. .
  • the alloy layer 13b has better adhesion to the copper film 14a than the oxide layer 13a. As a result, the adhesion between the copper film 14a and the barrier metal layer 13 is improved.
  • the temperature at which the wafer W is subjected to the heat treatment is not limited to the above-described temperature, and may be a temperature at which the oxide layer 13a is converted into the copper / titanium alloy layer 13b.
  • the processed wafer W is taken out by the second transfer means 78, transferred to the first transfer means 77 via the preliminary vacuum chambers 74, 75, and placed on the carrier chambers 71, 72.
  • the operation of the semiconductor manufacturing apparatus 7 is terminated.
  • the formation of an organic impurity layer can be suppressed by supplying water vapor when forming the copper film 14a from Cu (Mac) TMVS as a raw material on the barrier metal layer 13 which has a strong oxidation tendency and also has titanium power.
  • the film formation temperature can be lowered.
  • a titanium oxide layer 13a having poor adhesion to the copper film 14a is formed on the surface of the noria metal layer 13, and the oxide layer 13a is formed by subjecting this substrate to further heat treatment.
  • an alloy layer 13b of titanium and copper is Into an alloy layer 13b of titanium and copper.
  • the alloy layer 13b obtained by this treatment can improve the adhesion between the copper film 14a and the noria metal layer 13 through the alloy layer 13b having high adhesion to the copper film 14a. It is possible to reduce troubles such as peeling of the copper film 14a during the process.
  • a second embodiment of the present invention will be described.
  • the point that a copper film is formed from Cu (Mac) TMVS by supplying water vapor is the same as in the first embodiment, but the noria metal layer has a low oxidation tendency. It is characterized by the use of ruthenium (not easily oxidized).
  • Another feature is that the same CVD apparatus is used to coat the metal layer and to form a copper film.
  • FIG. 5 is a cross-sectional view showing an example of a CVD apparatus 2a that performs the coating of the barrier metal layer and the formation of the copper film in the same processing container.
  • CVD apparatus 2a shown in FIG. 5 those having the same configuration as the CVD apparatus 2 used in the first embodiment are denoted by the same reference numerals as those shown in FIG. Detailed explanation is omitted.
  • the components and the processing vessel 20 and the supply system for Cu (Mac) TMVSS gas and water vapor have the same configuration and functions as the CVD apparatus 2 shown in FIG. The explanation is omitted here.
  • the CVD apparatus 2a includes dodecacarbo-rutoruthenium (hereinafter referred to as Ru (CO) 12) for forming the barrier metal layer 15.
  • Ru (CO) 12 dodecacarbo-rutoruthenium
  • the Ar gas from the Ar supply source 63 is controlled in the flow rate by the flow rate adjustment unit 64 (mass flow controller), and is supplied to the raw material storage unit 62 heated by the heater 65. Introduce. Solid Ru (CO) 12 is vaporized to the saturated vapor pressure by heating, and Ar gas
  • the gas is swept and supplied as a mixed gas to the lower gas chamber 35a through the source gas supply path 61.
  • the flow rate of Ru (CO) 12 depends on the vapor pressure, the temperature and pressure of the raw material reservoir 62, and the Ar gas
  • FIG. 6 is an example of a schematic process sequence related to the CVD apparatus 2a.
  • FIG. 7 shows a cross-sectional view of the semiconductor device formed on the surface of the wafer and W by the CVD apparatus 2a in the course of the manufacturing process. Note that, in the semiconductor device shown in FIG. 7, the same reference numerals as those shown in FIGS. 3 and 4 are given to the same configurations as those in the first embodiment.
  • the SiN film 12 and the SiOC film 11 are stacked on the SiOC film 10 (FIG. 7 (a)), and then the SiOC film 11 is etched in the next step to form the trench 100 (FIG. 7 (b)).
  • the process up to)) is the same as that described with reference to Figs.
  • the wafer W on which the trench is formed is placed on the stage 21 in the CVD apparatus 2a by an external transfer device, the wafer W is heated to 150 ° C., for example. Then, as shown in FIG. 6, during the period from time T1 to T2, 0.
  • ruthenium composing the noble metal layer 15 has such a size that entraumy in which the metal and oxygen are bonded does not react with water vapor at the copper film formation temperature (407 [kjZmol at 200 ° C]. ]) "A metal with a low oxidation tendency". For this reason, even if water vapor is supplied, it is difficult to form an oxide layer with poor adhesion to the copper film 14a. In addition, due to the low tendency to oxidation, an organic impurity layer is also formed on the surface.
  • the following effects are obtained. Since the copper film 14a is formed on the barrier metal layer 15 with a low oxidation tendency that also has ruthenium power, it is difficult to form an organic impurity layer even if Cu (Mac) TMVS is used as a raw material, and even if water vapor is supplied. The ruthenium oxide film layer is difficult to form. As a result, the adhesion between the copper film and the barrier metal layer 15 is less likely to deteriorate, and troubles such as peeling of the copper film during processing can be reduced.
  • the barrier metal layer 15 is formed by CVD, it is possible to obtain the barrier metal layer 15 without formation of voids or the like even if the trench 100 is miniaturized. Further, since the formation of the barrier metal layer 15 and the copper film are performed using the same CVD apparatus 2a, the apparatus cost is reduced and the processing time is shortened. Since the copper film 14a is formed without breaking the vacuum after the barrier metal layer 15 is formed, there is a point that oxidation of the ruthenium surface by the atmosphere can be prevented.
  • the same CVD apparatus 2a is used to cover the near metal layer 15 and the copper film is described, but these processes are performed separately. It may be performed using a CVD apparatus. Further, the coating of the rare metal layer 15 is not limited to the one by CVD, but may be performed by sputtering, for example.
  • the barrier metal layer 15 has been described.
  • a metal having a low oxidation tendency that can be used as the barrier metal layer 15 is not limited thereto.
  • iridium, silver, palladium, osmium, and cobalt can be cited as examples of metals that have the same or lower oxidation tendency as ruthenium.
  • the barrier metal layer has a two-layer structure, and the lower layer side in contact with the SiOC film 11 has a high copper diffusion prevention effect, but an oxide layer is easily formed (high oxidation tendency).
  • the upper layer side on which the copper film is formed may be configured as a base film in which an organic impurity layer or an oxide layer is hard to be formed (low oxidation tendency) and has a ruthenium or other power.
  • a metal having a low oxidation tendency is used as the noria metal layer, an effect of forming an organic impurity layer when forming a copper film using Cu (Mac) TMVS as a raw material can be obtained. Such an effect can be obtained regardless of whether or not the power to supply water vapor. Therefore, a CVD apparatus that does not have a water vapor supply system may be used to cover the barrier metal layer 15 having a low oxidation tendency and to form a copper film. In this case as well, the cost of equipment can be reduced and the transport time of W and W can be reduced.
  • FIG. 8 (a) shows the result of SEM imaging of the interface between the noria metal layer and the copper film.
  • the film forming conditions are as follows.
  • Copper raw material Cu (Mac) TMVS
  • a copper film 14a was formed under the same conditions as in Example 1 except that water vapor was not introduced.
  • the result of SEM imaging is shown in Fig. 8 (b).
  • the thickness of the organic impurity layer is 1.5 nm. Almost no organic impurity layer was formed.
  • the thickness of the organic impurity layer is 6 nm, which is four times that when water vapor is introduced, as shown in Fig. 8 (b). It has become.
  • Example 2 The wafer W obtained in (Example 1) was subjected to heat treatment.
  • Figure 9 (a) shows the results of SEM imaging of the interface between the copper film and its underlying layer.
  • the conditions for the heat treatment are as follows.
  • FIG. 9 (b) shows the result of photographing the interface between the copper film and its base with SEM for the wafer W obtained before (Example 1) and W before the heat treatment.
  • the above-described noria metal layer has a two-layer structure in which titanium nitride is covered with ionized PVD on the lower layer side.
  • the film forming conditions are as follows.
  • Titanium nitride Coated with IONI PVD
  • Copper raw material Cu (hfac) TMVS

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Chemical Vapour Deposition (AREA)

Description

明 細 書
半導体装置の製造方法、半導体装置の製造装置、コンピュータプログラ ム及び記憶媒体
技術分野
[0001] 本発明は、例えば配線をなす銅膜とその下地膜との密着性のよい半導体装置を製 造する技術に関する。
背景技術
[0002] 半導体装置の性能向上の要請力 近年ではアルミニウム線に代わり銅線を用いる 配線技術が実施されている。このような半導体装置を製造する工程においては、半 導体ウェハ (以下ウェハという)の表面に銅膜を成膜する技術が重要となる。ウェハ 上に銅膜を形成する技術のひとつとして、銅の有機化合物を原料とした化学蒸着法 (以下、 CVDという)が知られている。
[0003] CVDによりウェハ上に銅膜を成膜する場合には、例えば原料ガスであるトリメチル ビュルシリル.へキサフルォロアセチルァセトナート銅(以下、 Cu (Mac)TMVSと記 す)等の銅の有機化合物を真空状態の処理容器に供給し、加熱したウェハ上でこの 物質を熱分解させてその表面に銅膜を形成させる手法がある。ところが銅原子はゥ ェハ内に拡散してしまう性質を持っているため銅膜がウェハ上に直接成膜されること は少なぐ基板上に予め形成されたバリアメタルと呼ばれる拡散防止膜 (下地膜)の 上に成膜される場合が多い。この下地膜にはチタンやタンタル、それらの窒化物等が 利用されるが、下地膜となっている金属の酸化傾向が高いと、この下地膜と銅膜との 間に有機不純物層が形成されてしまうことが知られている。
[0004] 有機不純物層が間に介在されると、下地膜と銅膜とは密着性が悪くなり、このため 上層側の銅配線と下層側の銅配線との抵抗値が大きくなつて電気特性が悪ィ匕したり 、またウェハを加工する際に銅膜が剥がれたりして、その結果歩留まりが低下する。 また、有機不純物層は下地膜と比較して濡れ性が悪いため、銅の凝集が起こりやす ぐアスペクト比の高いトレンチへの銅の埋め込み性が悪くなつて銅配線の形成不良 が生じるという問題もある。 [0005] このように、有機不純物層が形成されてしまうという問題に対して、特許文献 1には 水蒸気を利用する技術が紹介されて 、る。特許文献 1に記載された技術によれば、 ウェハを収めた処理容器内に水蒸気を供給してカゝら CVDを行うことにより有機不純 物層の生成を抑えている。
[0006] しかしながら、 Cu(Mac)TMVSを原料とする CVDにおける水蒸気が存在すると、 有機不純物層の形成を抑える一方で、酸化傾向の高 ヽ(即ち酸化しやす ヽ)金属か らなる下地膜の表面を酸ィ匕して、銅膜との間に酸化物層を形成してしまう。この酸ィ匕 物層は銅膜との密着性が悪いため、有機不純物層の形成を抑えても銅膜と下地との 密着性を向上させることができな 、と 、う問題があった。
[0007] 更に発明者らは、水蒸気の存在下で Cu(Mac)TMVSを原料とした CVDを行うと、 銅膜の成膜温度 (ウェハの温度)を低下させることができることを見出した。成膜温度 を低下させると、銅膜の表面のモフォロジーを改善 (表面の凸凹度合いを小さく)でき 、銅配線中のボイドの形成を抑制できることが分力つている。このため、酸化物層の 形成による密着性の低下等の副次的な問題を引き起こさずに、水蒸気の存在下で 上記の CVDを行うことは重要な課題となって 、た。
特許文献 1:特開 2002— 60942号公報:第 5頁 0037段落〜 0038段落、第 6頁 005 7段落
発明の開示
[0008] 本発明は、このような事情に基づいてなされたものであり、その目的は、有機不純 物層の形成を抑え、且つ銅膜と下地となる金属との密着性のよい半導体装置の製造 方法、半導体装置の製造装置及び前記半導体装置の製造方法のコンピュータプロ グラムおよびコンピュータプログラムを格納した記憶媒体を提供することにある。
[0009] 本発明は、気密な処理容器内に、酸化傾向の高い金属カゝらなる下地膜が表面に 被覆された基板を載置する工程と、前記処理容器内に水蒸気を供給する工程と、水 蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有機化 合物からなる原料ガスを供給して、水蒸気によって酸化物層が形成された前記下地 膜の表面に銅膜を成膜する工程と、この銅膜が成膜された基板に熱処理を施して、 前記酸化物層を、前記下地膜を構成する金属と銅との合金層に変換する工程と、を 含むことを特徴とする半導体装置の製造方法である。
[0010] 本発明は、前記酸化傾向の高い金属は、チタンまたはタンタルであることを特徴と する半導体装置の製造方法である。
[0011] 本発明は、気密な処理容器内に、酸化傾向の低い金属力 なる下地膜が表面に 被覆された基板を載置する工程と、前記処理容器に水蒸気を供給する工程と、水蒸 気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有機化合 物からなる原料ガスを供給して、前記下地膜の表面に銅膜を成膜する工程と、を含 むことを特徴とする半導体装置の製造方法である。
[0012] 本発明は、前記酸化傾向の低い金属は、ルテニウム、イリジウム、銀、ノ《ラジウム、 オスミウム、コバルトの 、ずれか一つであることを特徴とする半導体装置の製造方法 である。
[0013] 本発明は、前記基板と前記下地膜との間には、酸化傾向の高い金属からなる第 2 の下地膜が被覆されていることを特徴とする半導体装置の製造方法である。
[0014] 本発明は、前記第 2の下地膜は、チタンまたはタンタル力もなることを特徴とする半 導体装置の製造方法である。
[0015] 本発明は、気密な処理容器内に基板を載置する工程と、この処理容器内にルテ- ゥムの化合物力 なる第 1の原料ガスを供給して、真空雰囲気下で前記基板の表面 にルテニウムカゝらなる下地膜を被覆する工程と、続いて基板を前記処理容器内に位 置させたまま、あるいは真空雰囲気を破らずに別の処理容器に搬入して、その処理 容器内に銅の有機化合物からなる第 2の原料ガスを供給して、真空雰囲気下で前記 下地膜の表面に銅膜を成膜する工程と、を含むことを特徴とする半導体装置の製造 方法である。
[0016] 本発明は、基板搬送手段が設けられた搬送室と、この搬送室に気密に接続された 第 1の処理容器及び第 2の処理容器とを有する半導体製造装置において、前記第 1 の処理容器に接続され、第 1の処理容器に、水蒸気を供給する水蒸気供給手段と、 前記第 1の処理容器に接続され、第 1の処理容器に、銅の有機化合物からなる原料 ガスを供給する原料ガス供給手段と、前記第 2の処理容器に設けられ、第 2の処理容 器内で基板に熱処理を施すための加熱手段と、水蒸気供給手段と、原料ガス供給 手段と、加熱手段とを制御する制御部とを備え、この制御部は、酸化傾向の高い金 属からなる下地膜が表面に被覆された基板を前記第 1の処理容器内に載置するステ ップと、次に第 1の処理容器内に水蒸気を供給するステップと、水蒸気を供給するス テツプの開始と同時にまたはその後、前記第 1の処理容器内に銅の有機化合物から なる原料ガスを供給して、水蒸気によって酸ィ匕物層が形成された前記下地膜の表面 に銅膜を成膜するステップと、次 、で銅膜が成膜された基板を基板搬送手段によつ て第 1の処理容器から第 2の処理容器へ搬送して前記第 2の処理容器内に載置する ステップと、前記酸化物層を、前記下地膜を構成する金属と銅との合金層に変換す るために、第 2の処理容器に設けられた加熱手段によって基板に熱処理を施すステ ップと、を実行するように各手段を制御することを特徴とする半導体装置の製造装置 である。
[0017] 本発明は、前記酸化傾向の高い金属は、チタンまたはタンタルであることを特徴と する半導体装置の製造装置である。
[0018] 本発明は、基板が載置される処理容器と、この処理容器に接続され、処理容器に ルテニウムの化合物力 なる第 1の原料ガスを供給する第 1の原料ガス供給手段と、 前記処理容器に接続され、この処理容器に銅の有機化合物からなる第 2の原料ガス を供給する第 2の原料ガス供給手段と、第 1の原料ガス供給手段と、第 2の原料ガス 供給手段とを制御する制御部とを備え、この制御部は、前記処理容器内に基板を載 置するステップと、この処理容器内に第 1の原料ガス供給手段によってルテニウムの 化合物からなる第 1のの原料ガスを供給して、前記基板の表面にルテニウム力もなる 下地膜を被覆するステップと、処理容器内に第 2の原料ガス供給手段によって銅の 有機化合物からなる第 2の原料ガスを供給して、前記下地膜の表面に銅膜を成膜す るステップと、を実行するように各手段を制御することを特徴とする半導体装置の製造 装置である。
[0019] 本発明は、前記処理容器に接続され、処理容器内に水蒸気を供給する水蒸気供 給手段を更に備え、前記制御部は、第 1の原料ガス供給手段によって第 1の原料ガ スを供給し、前記基板の表面にルテニウムカゝらなる下地膜を被覆するステップの次に 、前記処理容器内に水蒸気供給手段によって水蒸気を供給するステップと、水蒸気 を供給するステップの開始と同時にまたはその後、第 2の原料ガス供給手段によって 銅の有機化合物力 なる第 2の原料ガスを供給して、前記下地膜の表面に銅膜を成 膜するステップと、を実行するように各手段を制御することを特徴とする半導体装置の 製造装置である。
[0020] 本発明は、コンピュータに半導体装置の製造方法を実行させるためのコンピュータ プログラムにおいて、半導体装置の製造方法は、気密な処理容器内に、酸化傾向の 高い金属カゝらなる下地膜が表面に被覆された基板を載置する工程と、前記処理容器 内に水蒸気を供給する工程と、水蒸気を供給する工程の開始と同時にまたはその後 、前記処理容器内に銅の有機化合物からなる原料ガスを供給して、水蒸気によって 酸ィ匕物層が形成された前記下地膜の表面に銅膜を成膜する工程と、この銅膜が成 膜された基板に熱処理を施して、前記酸化物層を、前記下地膜を構成する金属と銅 との合金層に変換する工程と、を含むことを特徴とするコンピュータプログラムである
[0021] 本発明は、コンピュータに、半導体装置の製造方法を実行させるためのコンビユー タプログラムにおいて、半導体装置の製造方法は、気密な処理容器内に、酸化傾向 の低い金属からなる下地膜が表面に被覆された基板を載置する工程と、前記処理容 器に水蒸気を供給する工程と、水蒸気を供給する工程の開始と同時にまたはその後 、前記処理容器内に銅の有機化合物カゝらなる原料ガスを供給して、前記下地膜の表 面に銅膜を成膜する工程と、を含むことを特徴とするコンピュータプログラムである。
[0022] 本発明は、コンピュータに、半導体装置の製造方法を実行させるためのコンビユー タプログラムにおいて、半導体装置の製造方法は、気密な処理容器内に基板を載置 する工程と、この処理容器内にルテニウムの化合物からなる第 1の原料ガスを供給し て、真空雰囲気下で前記基板の表面にルテニウム力もなる下地膜を被覆する工程と 、続いて基板を前記処理容器内に位置させたまま、あるいは真空雰囲気を破らずに 別の処理容器に搬入して、その処理容器内に銅の有機化合物からなる第 2の原料ガ スを供給して、真空雰囲気下で前記下地膜の表面に銅膜を成膜する工程と、を含む ことを特徴とするコンピュータプログラムである。
[0023] 本発明は、コンピュータに、半導体装置の製造方法を実行させるためのコンビユー タプログラムを格納した記憶媒体において、半導体装置の製造方法は、気密な処理 容器内に、酸化傾向の高い金属カゝらなる下地膜が表面に被覆された基板を載置す る工程と、前記処理容器内に水蒸気を供給する工程と、水蒸気を供給する工程の開 始と同時にまたはその後、前記処理容器内に銅の有機化合物カゝらなる原料ガスを供 給して、水蒸気によって酸化物層が形成された前記下地膜の表面に銅膜を成膜す る工程と、この銅膜が成膜された基板に熱処理を施して、前記酸化物層を、前記下 地膜を構成する金属と銅との合金層に変換する工程と、を含むことを特徴とする記憶 媒体である。
[0024] 本発明は、コンピュータに、半導体装置の製造方法を実行させるためのコンビユー タプログラムを格納した記憶媒体において、半導体装置の製造方法は、気密な処理 容器内に、酸化傾向の低い金属カゝらなる下地膜が表面に被覆された基板を載置す る工程と、前記処理容器に水蒸気を供給する工程と、水蒸気を供給する工程の開始 と同時にまたはその後、前記処理容器内に銅の有機化合物カゝらなる原料ガスを供給 して、前記下地膜の表面に銅膜を成膜する工程と、を含むことを特徴とする記憶媒体 である。
[0025] 本発明は、コンピュータに、半導体装置の製造方法を実行させるためのコンビユー タプログラムを格納した記憶媒体において、半導体装置の製造方法は、気密な処理 容器内に基板を載置する工程と、この処理容器内にルテニウムの化合物カゝらなる第 1の原料ガスを供給して、真空雰囲気下で前記基板の表面にルテニウム力もなる下 地膜を被覆する工程と、続いて基板を前記処理容器内に位置させたまま、あるいは 真空雰囲気を破らずに別の処理容器に搬入して、その処理容器内に銅の有機化合 物からなる第 2の原料ガスを供給して、真空雰囲気下で前記下地膜の表面に銅膜を 成膜する工程と、を含むことを特徴とする記憶媒体である。
[0026] 本発明によれば、チタンやタンタル等酸化傾向の高い下地膜上に Cu (Mac) TMV S等の銅の有機化合物を原料として銅膜を成膜する際に、有機不純物層の形成を抑 制したり、成膜温度を低下させたりすることを目的として水蒸気を供給し、水蒸気の存 在下で成膜が行われる。この結果、下地膜の表面には銅膜との密着性が悪い酸ィ匕 物層が形成されるが、この基板に対して更に熱処理を施すことによって酸化物層をこ の金属と銅との合金層に変換する。変換された合金層は銅膜や下地膜の!、ずれに 対しても密着性が高ぐ合金層を介して銅膜と下地膜との密着性を向上させることが 可能となる。
[0027] また、他の発明によれば酸化傾向の低い金属力もなる下地膜の上に銅膜を成膜す るため、水蒸気の存在下で成膜を行っても下地膜の表面における酸ィ匕物層の形成 が抑制され、下地膜との密着性の高 、銅膜を成膜することができる。
図面の簡単な説明
[0028] [図 1]図 1は、実施の形態に係る半導体製造装置の平面図である。
[図 2]図 2は、実施の形態に係る CVD装置の一例を示す断面図である。
[図 3]図 3 (a) (b) (c) (d)は、実施の形態により製造される半導体装置表面部の断面 図である。
[図 4]図 4は、実施の形態により製造される半導体装置表面部の断面図である。
[図 5]図 5は、第 2の実施の形態に係る CVD装置の一例を示す断面図である。
[図 6]図 6は、ノリアメタル層の被覆と銅膜の形成とを同一の CVD装置により行う際の プロセスシーケンスの一例を示す説明図である。
[図 7]図 7 (a) (b) (c) (d)は、第 2の実施の形態により製造される半導体装置の表面 部の断面図である。
[図 8]図 8 (a) (b)は、本発明の効果を確認するために行った実施例と比較例とを示す 特性図である。
[図 9]図 9 (a) (b)は、本発明の効果を確認するために行った実施例と比較例とを示す 特性図である。
[図 10]図 10は、本発明の効果を確認するために行った実施例を示す特性図である。 発明を実施するための最良の形態
[0029] 本発明の実施の形態に係る半導体装置の製造方法では、先ず酸化傾向の高い金 属 (例えばチタンやタンタル等)力もなるバリアメタル層(下地膜)が表面に被覆された ウェハに CVDにより銅膜を成膜する。このとき、有機不純物層の形成を抑え、成膜時 の温度を低下させることを目的として水蒸気を供給しながら成膜を行う。このときバリ ァメタル層の表面が酸ィ匕されて、銅膜との密着性の悪い酸ィ匕物層が形成されてしまう 。そこで、銅膜の成膜されたウェハに熱処理を施し、この酸ィ匕物層をバリアメタルと銅 との合金層に変換することによって銅膜の密着性を向上させている。本実施の形態 においては、クラスタツールまたはマルチチャンバと呼ばれる半導体製造装置により 、銅膜の成膜や熱処理を行う場合について説明する。
[0030] 図 1は、本発明の実施の形態に係るクラスタツール (半導体製造装置 7)を示す平 面図である。半導体製造装置 7は、ウェハ Wが収納されたキャリア (搬送容器) Cがゲ ートドア GTを介して大気側力も搬入される 2つのキャリア室 71、 72と、第 1、第 2の搬 送室 73、 76と、これらの搬送室 73、 76の間に介設された予備真空室 74、 75と、ゥェ ハ W上に銅膜を成膜するための CVD装置 2と、銅膜の成膜されたウェハ Wに熱処理 を施すための熱処理装置 3と、を備えている。第 1、第 2の搬送室 73、 76および予備 真空室 74、 75は大気側から区画された気密構造となっており、真空雰囲気あるいは 不活性雰囲気とすることができる。また、第 1の搬送室 73には、キャリア室 71、 72と予 備真空室 74、 75との間でウエノ、 Wを搬送するための第 1の搬送手段 77が設けられ 、第 2の搬送室 76には、予備真空室 74、 75、 CVD装置 2、及び熱処理装置 3の間 でウエノ、 Wを搬送するための第 2の搬送手段 78が設けられている。
[0031] 先ず、銅膜を成膜する装置について図 2を参照しながら説明する。図 2は銅膜の成 膜を行う CVD装置 2の一例を示した断面図である。 CVD装置 2は、例えばアルミ-ゥ ムカゝらなる処理容器 (真空チャンバ) 20を有している。この処理容器 20は、上側の大 径円筒部 20aと、その下側に連接された小径円筒部 20bとを含み、キノコ形状に形 成され、その内壁を加熱するための図示しない加熱機構が設けられている。処理容 器 20内には、ウェハ Wを水平に載置するためのステージ 21が設けられており、この ステージ 21は小径円筒部 20bの底部に支持部材 22を介して支持されている。
[0032] ステージ 21内にはウェハ Wの温調手段をなすヒータ 21aが設けられている。更にス テージ 21には、ウェハ Wを昇降させて第 2の搬送手段 78と受け渡しを行うための例 えば 3本の昇降ピン 23 (便宜上 2本のみ図示)がステージ 21の表面に対して突没自 在に設けられている。この昇降ピン 23は、支持部材 24を介して処理容器 20外の昇 降機構 25に接続されている。処理容器 20の底部には排気管 26の一端側が接続さ れ、この排気管 26の他端側には真空ポンプ 27が接続されている。また処理容器 20 の大径円筒部 20aの側壁には、ゲートバルブ 28により開閉される搬送口 29が形成さ れている。
[0033] 更に処理容器 20の天井部には開口部 31が形成され、この開口部 31を塞ぐように、 かつステージ 21に対向するようにガスシャワーヘッド 32が設けられて!/、る。ガスシャ ヮーヘッド 32は、 2つのガス室 35a、 35bと 2種類のガス供給孔 37a、 37bとを有し、一 方のガス室 35aに供給されたガスは一方のガス供給孔 37aから処理容器 20内に供 給され、また他方のガス室 35bに供給されたガスは他方のガス供給孔 37bから処理 容器 20内に供給される。
[0034] そして、下部ガス室 35aには、原料ガス供給路 41が接続され、この原料ガス供給路 41の上流側には原料貯留部 42が接続されている。原料貯留部 42には銅膜の原料 ( 前駆体)となる銅の有機化合物 (錯体)である Cu (Mac) TMVSが液体の状態で貯留 されている。原料貯留部 42は、加圧部 43に接続されており、この加圧部 43から供給 されたアルゴンガス等によって原料貯留部 42内を加圧することにより、 Cu (Mac) T MVSをガスシャワーヘッド 32へ向けて押し出すことができるようになつている。また、 原料ガス供給路 41には、液体マスフローコントローラやバルブを含む流量調整部 44 及び、 Cu (Mac) TMVSを気化するためのベーパライザ 45が上流力 この順に介設 されて ヽる。ベーパライザ 45はキャリアガス供給源 46から供給されたキャリアガス (水 素ガス)と接触混合させて Cu(Mac)TMVSを気化させ、下部ガス室 35aに供給する 役割を果たす。なお図 2中 47は、キャリアガスの流量を調整する流量調整部である。
[0035] 次に、水蒸気側のガス供給系について説明すると、上部ガス室 35bには水蒸気供 給路 51が接続され、この水蒸気供給路 51には流量調整部 53を介して水蒸気供給 源 52が接続されている。
[0036] また、 Cu (hfac) TMVS及び水蒸気のガス供給系に接続されて!ヽるガス供給制御 系(点線部分)、排気管 26に設けられた図示しない圧力調整部、ヒータ 21a及び昇降 機構 25等は、半導体製造装置 7全体の動作を制御する制御部 70により制御される ようになつている。制御部 70は、例えば図示しないプログラム格納部を有しているコ ンピュータカもなり、プログラム格納部にはウェハ Wを処理容器 20に搬入出する動作 や処理等にっ 、てのステップ (命令)群を備えたコンピュータプログラムが格納されて いる。そして、当該コンピュータプログラムが制御部 70に読み出されることにより、制 御部 70は CVD装置 2全体の動作を制御する。なお、このコンピュータプログラムは、 例えばハードディスク、コンパクトディスク、マグネットオプティカルディスク、メモリー力 ード等の記憶手段 70aに収納された状態でプログラム格納部に格納される。
[0037] 次いで、 CVD装置 2における成膜により、バリアメタル層の表面に形成された酸ィ匕 物層を、ノ リアメタルと銅との合金層に変換する熱処理装置 3について説明する。前 記熱処理装置 3は、例えば図 2に示した CVD装置 2とほぼ同様の構成を有するもの が使用される。そこで以下の説明では、図 2に示した CVD装置 2を引用しながら熱処 理装置 3の説明をする。当該熱処理装置 3の処理容器 20は、 CVD装置 2と同様の構 成を有している。一方で、ガスシャワーヘッド 32は、 Cu (Mac)TMVSや水蒸気の供 給系の代わりに水素ガスの供給系 55と接続されており(図 2参照)、この水素ガスの 供給系 55から供給された水素ガス雰囲気中でウェハ Wに熱処理が施されるようにな つている。また、ステージ 21に設けられたウェハ Wの温調手段をなすヒータ 21aは、 ウエノ、 Wを例えば 400°Cまで加熱することができるように設定温度が調整されて 、る 。また、熱処理装置 3のガス供給制御系やヒータ 21a等は CVD装置 2と同様に半導 体製造装置 7の制御部 70により制御されるようになっており、プログラム格納部に格 納されて 、るプログラムに基づ 、てウェハ Wの搬入出や水素ガスの給断、ヒータの昇 温等が実行されるようになって!/、る。
[0038] 続いて、上述構成を有する半導体製造装置 7を利用した半導体装置の製造方法に ついて説明する。図 3はウェハ W表面部に形成される半導体装置の製造工程途中 の断面図を示しており、図 3 (a)は層間絶縁膜にトレンチを開ける前の状態を示して いる。なお、説明を簡略化するために、銅の埋め込みはシングルダマシンで行ってい るものとし、図 3はビアホールから外れた部位の断面を示しているものとする。 10、 11 は層間絶縁膜としての SiOC膜 (炭素含有シリコン酸ィ匕膜)、 12は SiN膜 (窒化シリコ ン膜)である。
[0039] ここで SiOC膜 10、 11及び SiN膜 12は、例えばプラズマ成膜処理より成膜すること ができる。このようなウェハ Wに対し、先ず、所定の形状にパターユングされたフオトレ ジスト等をマスクとして、例えば CFガスや C Fガス等をエッチングガスとして用いるこ とにより、 SiOC膜 11が所定のパターン状にエッチングされる。このとき SiOC膜 11の 下地膜となっている SiN膜 12はエッチングストッパとして作用する。これにより、例え ば図 3 (b)に示すように、 SiOC膜 11に配線用の銅を埋め込むための例えば線幅が 1 OOnm前後のトレンチ 100が形成される。
[0040] 続いて、例えば図 3 (c)に示すように、このトレンチ 100を含めた SiOC膜 11の表面 上を例えばスパッタリングによってチタンやタンタル等の酸化傾向の高い下地膜 (バリ ァメタル層 13)で被覆する。ここで、酸化傾向とはその金属が酸素と結合するェンタ ルビーを示しており、本実施の形態ではこのェンタルピーが銅の成膜温度にぉ 、て 水蒸気と反応し、酸化物層を形成する程度の大きさの金属を「酸化傾向の高い金属 」とする。
[0041] なお、 200°Cにおいてチタンと酸素とが結合するェンタルピーは 722[kjZmol]、 タンタルと酸素とでは 659 [kjZmol]となっている。以下、本実施の形態においては チタンをバリアメタル層 13として用いた場合にっ 、て説明する。
[0042] このようにバリアメタル層 13が表面に被覆されたウェハ Wを、図 1に示した半導体製 造装置 7のキャリア室 71、 72に載置し、第 1の搬送手段 77によって予備真空室 74、 75を介して第 2の搬送手段 78に受け渡す。第 2の搬送手段 78は、受け渡されたゥェ ハ Wを、初めに CVD装置 2に搬入し、 CVD装置 2においてトレンチ 100に銅が埋め 込まれる。具体的には、処理容器 20内に搬入したウェハ Wを第 2の搬送手段 78から 昇降ピン 23に受け渡して、ステージ 21上に載置する。そして、ウェハ Wを例えば 10 0°C〜150°C程度まで加熱し、この処理容器 20を真空雰囲気として力も例えば 5scc m程度の水蒸気を供給する。ここでバリアメタル層 13となっているチタンは、酸化傾 向が強く酸ィ匕されやすいため、図 3 (c)に示すようにバリアメタル層 13の表面には薄 V、酸化物層 13aが形成される。
[0043] 続いて処理容器内に例えば質量換算で 0. 5gZminの Cu(Mac)TMVSガスを例 えば 200sccmのキャリアガス(水素ガス)と共に供給することによりトレンチ 100内に 銅を埋め込む。ここで Cu (Mac) TMVSを分解して銅膜を形成する反応において、 水蒸気は有機不純物層の形成を抑えると共に、銅膜が形成される成膜温度 (ウェハ の温度)を低下させる役割も果たす。一方で、水蒸気が必要以上に存在する雰囲気 で銅膜を成長させると、銅が針状に異常成長してしまうという不具合が生じることがあ る。そこで、 Cu (Mac) TMVSの供給を開始する前に水蒸気の供給を停止したり、 C u (Mac)TMVSと水蒸気とを例えば 0. 5秒間と短時間同時に供給して力 水蒸気の 供給を停止したりすることにより銅膜の異常成長を抑えるとよい。また、これらの工程 によりバリアメタル層 13との界面に有機不純物の少ない銅膜を形成した後は、 CVD のプロセス温度(ウェハの温度)を低下させるのに十分であり、かつ銅膜の異常成長 による悪影響が顕著に現れな 、程度の少な 、程度の例えば 0. lsccm程度の少量 の水蒸気を導入しながら銅膜を成長させてもょ ヽ。
[0044] これらの工程により、図 3 (d)に示すように銅膜 14aが成膜され、トレンチ 100内に銅 が埋め込まれる。し力しながらノリアメタル層 13の表面には酸ィ匕物層 13aが形成され て 、るため、成膜された銅膜 14aはノリアメタル層 13との密着性がょ 、とは 、えな ヽ 。そこで、銅膜 14aの成膜されたウェハ Wに熱処理を施して、上述の酸化物層 13aを 銅とチタンとからなる合金層 13bに変換する(図 4参照)。
[0045] 具体的には、 CVD装置 2のゲートバルブ 28を開いて、処理の施されたウェハ Wを 第 2の搬送手段 78に受け渡し、ウェハ Wを熱処理装置 3に搬入する。熱処理装置 3 では、予め処理容器 20内を所定の温度に昇温しておき、 CVD装置 2の場合と同様 の動作によりウェハ Wをステージ 21に載置する。
[0046] 熱処理装置 3内においてウェハ Wは、水素ガス雰囲気中で例えば 400°Cまで加熱 されることにより、上述の酸ィ匕物層 13aが銅とチタンとからなる合金層 13bに変換され る。この合金層 13bは、酸ィ匕物層 13aと比較して銅膜 14a対する密着性がよぐこの 結果、銅膜 14aとバリアメタル層 13との密着性が向上する。なお、ウェハ Wに熱処理 を施す際の温度は上述の温度に限定されず、酸ィ匕物層 13aが銅とチタンとの合金層 13bに変換される程度の温度であればよい。
[0047] その後、処理の終了したウェハ Wを第 2の搬送手段 78により取り出して、予備真空 室 74、 75を介して第 1の搬送手段 77に受け渡し、キャリア室 71、 72に載置して半導 体製造装置 7の動作を終了する。
[0048] これらの工程を経て得られたウェハ Wに対し、 CMP (Chemical Mechanical Polishin g)研磨を行うことにより、図 4に示すように、トレンチ 100以外の銅及びバリアメタル層 13が除去されてトレンチ 100内に銅配線 14が形成される。
[0049] 本実施の形態によれば次のような効果がある。即ち、チタン力もなる酸化傾向の高 いバリアメタル層 13上に Cu(Mac)TMVSを原料として銅膜 14aを成膜する際に水 蒸気を供給することにより、有機不純物層の形成を抑制したり、成膜温度を低下させ たりすることができる。一方、ノリアメタル層 13の表面には、銅膜 14aとの密着性が悪 いチタンの酸化物層 13aが形成されるが、この基板に対して更に熱処理を施すことに よって酸ィ匕物層 13aをチタンと銅との合金層 13bに変換する。この処理によって得ら れた合金層 13bは銅膜 14aに対する密着性が高ぐ合金層 13bを介して銅膜 14aと ノリアメタル層 13との密着性を向上させることが可能となり、 CMP等により加工を行う 際に銅膜 14aが剥がれてしまう等のトラブルを低減することが可能となる。
[0050] 次に、本発明の第 2の実施の形態について説明する。第 2の実施の形態において は、水蒸気を供給して Cu (Mac)TMVSから銅膜を成膜する点は第 1の実施の形態 と共通して 、るが、ノリアメタル層として酸化傾向の低 、(酸ィ匕されにく 、)ルテニウム を使用している点に特徴を有している。また、同一の CVD装置を利用してノ リアメタ ル層の被覆と、銅膜の成膜とを行う点にも特徴がある。
[0051] 先ず、ウェハ Wに対してバリアメタル層の被覆と、銅膜の成膜とを行う装置につ!、て 図 5を参照しながら説明する。図 5は、バリアメタル層の被覆と銅膜の成膜とを同一の 処理容器内で行う CVD装置 2aの一例を示した断面図である。図 5に示した CVD装 置 2aのうち、第 1の実施の形態にて用いられる CVD装置 2と同様の構成のものにつ いては、図 2に示したものと同じ符号を付して詳細な説明は省略する。
[0052] 図 5に示した CVD装置 2aでは、処理容器 20等の各部品、および Cu (Mac)TMV Sガスや水蒸気の供給系については図 4に示した CVD装置 2と構成及び機能が共 通なので説明を省略する。これらの構成に加えて当該 CVD装置 2aは、バリアメタル 層 15を形成するためのドデカカルボ-ルトリルテニウム(以下、 Ru (CO) 12と記す)
3
の供給系を有している。
[0053] この供給系について詳細に説明する。ルテニウム原料となる固体の Ru (CO) 12は
3 原料貯留部 62に貯留されている。 Ar供給源 63からの Arガスを、流量調整部 64 (マ スフローコントローラ)により流量を制御して、ヒータ 65で加熱された原料貯留部 62に 導入する。固体の Ru (CO) 12は加熱により飽和蒸気圧まで気化され、 Arガスにより
3
掃引されて混合ガスとして原料ガス供給路 61を通じて下部ガス室 35aに供給される。 Ru (CO) 12の流量は、その蒸気圧から、原料貯留部 62の温度および圧力、 Arガ
3
スの流量により一意に決定される。なお、点線部分で示したガス供給系や流量調整 部 53、 64等は、制御部 70により制御されるようになっている。
[0054] 次に当該 CVD装置 2aの作用について説明する。図 6は、当該 CVD装置 2aに関 する概略のプロセスシーケンスの一例である。また、図 7はこの CVD装置 2aによりゥ エノ、 W表面部に形成される半導体装置の製造工程途中の断面図を示している。な お、図 7に示した半導体装置のうち、第 1の実施の形態と同様の構成には図 3、図 4 に示したものと同じ符号を付してある。また、先行する工程において SiOC膜 10上に SiN膜 12や SiOC膜 11を積層し(図 7 (a) )、次 、で SiOC膜 11にエッチング処理を 施しトレンチ 100を形成する(図 7 (b) )までの工程は図 3 (a)、図 3 (b)で説明したもの と同様なので説明を省略する。
[0055] トレンチの形成されたウェハ Wが外部の搬送装置によって CVD装置 2a内のステー ジ 21上に載置されると、このウェハ Wが例えば 150°Cまで加熱される。そして、図 6に 示すように時刻 T1から T2の期間中、処理容器 20内に 0. lgZminの Ru (CO) 12
3 ガスが例えば lOOsccmのキャリアガス(水素ガス)と共に供給されて、トレンチ 100を 含めた SiOC膜 11の表面にノリアメタル層 15が被覆される(図 7 (c) )。
[0056] 次!、で、 Ru (CO) 12ガスの供給が停止され、 Ru (CO) 12ガスの供給系と水蒸気
3 3
の供給系とが切り替えられる。そして、図 6に示すように時刻 T3から T4の期間中、 Cu (Mac) TMVSガスと水蒸気とを同時に供給する。このとき水蒸気は、 CVDのプロセ ス温度を低下させることを目的として銅膜の異常成長による悪影響が顕著に現れな V、程度の少な 、量で供給される。この工程によりバリアメタル層 15の上に銅膜 14aが 成膜され、トレンチ 100に銅が埋め込まれる(図 3 (d)に示した銅膜 14aと略同様の状 態である)。
[0057] 続いて、このウェハ Wの表面に対して CMP研磨を行うことによりトレンチ 100以外の 銅及びバリアメタル層 15が除去されてトレンチ 100内に銅配線 14が形成される(図 7 (d) )。 [0058] ここで、ノ リアメタル層 15を構成するルテニウムは、金属と酸素とが結合するェンタ ルビーが、銅の成膜温度において水蒸気と反応しない程度の大きさ(200°Cにおい て 407[kjZmol] )の「酸化傾向の低い金属」である。このため、水蒸気を供給しても 銅膜 14aとの密着性の悪い酸ィ匕物層が形成されにくい。また、酸化傾向が低いことに より、有機不純物層もその表面に形成されに《なっている。
[0059] 第 2の実施の形態によれば次のような効果がある。ルテニウム力もなる酸化傾向の 低 、バリアメタル層 15の上に銅膜 14aを成膜するため、 Cu (Mac) TMVSを原料とし ても有機不純物層が形成されにくくなり、かつ水蒸気を供給してもルテニウムの酸ィ匕 膜層が形成されにくい。この結果、銅膜とバリアメタル層 15との密着性が悪ィ匕しにくく なり、加工の際に銅膜が剥がれてしまうトラブル等を低減することができる。
[0060] また、 CVDによってバリアメタル層 15を形成しているため、トレンチ 100が微細化し てもボイド等の形成のないバリアメタル層 15を得ることができる。さらに、バリアメタル 層 15の形成と銅膜の形成とを同じ CVD装置 2aを利用して行っているので装置コスト の低減及び処理時間の短縮と!/ヽぅ点で有効である他、ルテニウムのバリアメタル層 15 を形成した後、真空を破らずに銅膜 14aを形成しているので、大気によるルテニウム 表面の酸ィ匕を防止できると 、うよ 、点がある。
[0061] なお、第 2の実施の形態では、同じ CVD装置 2aを利用してノ リアメタル層 15の被 覆と、銅膜の成膜とを行う場合について説明したが、これらの処理は別々の CVD装 置を使って行ってもよい。また、ノ リアメタル層 15の被覆は、 CVDによるものに限定さ れるものではなぐ例えばスパッタリングによって行ってもよい。
[0062] また、第 2の実施の形態ではルテニウムをバリアメタル層 15とした場合にっ ヽて説 明したが、バリアメタル層 15として利用可能な酸化傾向の低い金属はこれに限定さ れない。例えば、ルテニウムと同程度またはそれよりも酸化傾向の低い金属として例 えばイリジウム、銀、パラジウム、オスミウム、コバルトを挙げることができる。また、バリ ァメタル層を 2層構造として、 SiOC膜 11と接する下層側を銅の拡散防止効果が高い が酸ィ匕物層の形成されやすい (酸化傾向の高い)チタン等力もなる第 2の下地膜とし 、銅膜の形成される上層側を有機不純物層や酸化物層の形成されにくい (酸化傾向 の低 、)ルテニウム等力もなる下地膜として構成してもよ 、。 [0063] また、ノリアメタル層として酸化傾向の低い金属を採用すると、 Cu (Mac)TMVSを 原料として銅膜を成膜する際に有機不純物層が形成されに《なるという効果が得ら れる。このような効果は水蒸気を供給する力否かにかかわらず得られる。そこで、水 蒸気の供給系を有さない CVD装置を利用して酸化傾向の低い金属力 なるバリアメ タル層 15の被覆と銅膜の成膜とを行ってもよい。この場合にも装置コストの低減ゃゥ エノ、 Wの搬送時間の削減という効果を得ることができる。
実施例
[0064] (実施例 1)
第 1の実施の形態にて説明した半導体製造装置の製造方法に基づいて、酸化傾 向の高いチタンをバリアメタル層として被覆したウェハ W上に銅膜を成膜した。ノリア メタル層と銅膜との界面を SEMで撮影した結果を図 8 (a)に示す。なお、成膜条件は 以下の通りである。
(銅膜の成膜条件)
ノ リアメタル層:チタン
銅原料: Cu (Mac) TMVS
成膜温度(ウェハの温度): 150°C
水蒸気導入:有り
(比較例 1)
水蒸気を導入しな力つた点以外は、(実施例 1)と同様の条件で銅膜 14aを成膜し た。 SEMの撮影結果を図 8 (b)に示す。
(実施例 1及び比較例 1の考察)
図 8 (a)に示すように、水蒸気を導入して水分子の存在下で銅膜を成膜した場合( 実施例 1)では、有機不純物層の厚さが 1. 5nmとなっており、有機不純物層は殆ど 形成されなかった。これに対して、水蒸気を導入しなカゝつた場合 (比較例 1)では、図 8 (b)に示すように、有機不純物層の厚さが 6nmと水蒸気を導入した場合の 4倍にも なっている。このような厚い有機物層が形成されることにより、バリアメタル層と銅膜と の密着性がを悪化する。
[0065] (実施例 2) (実施例 1)にて得られたウェハ Wに熱処理を施した。銅膜とその下地との界面を S EMで撮影した結果を図 9 (a)に示す。熱処理の条件は以下の通りある。
(熱処理の条件)
処理雰囲気:水素雰囲気
熱処理温度: 450°C
加熱時間: 30分
(実施例 1)にて得られたウェハ Wに熱処理を施す前のウエノ、 Wについて、銅膜と その下地との界面を SEMで撮影した結果を図 9 (b)に示す。
(実施例 2の考察)
図 9 (a)に示すように、熱処理を施した場合 (実施例 2)では、バリアメタル層(Ti)と、 銅膜との界面に 5nm程の膜が形成されて ヽることが分かる。この膜を更に拡大して 観察すると、 Cu Tの結晶構造が確認され、銅とチタンとからなる合金層が形成され
3 i
ていることが分かる。これに対して、熱処理を施す前でもバリアメタル層と、銅膜との 間に 1. 5〜2. 5nm程度の膜の形成が確認された。この膜を更に拡大して観察する と、(実施例 2)のような結晶構造は見られず、アモルファス状態となっていた。これは 、水分子の存在下で銅膜を成膜したことによって形成されたチタンの酸ィ匕物層である と考えられる。
(実施例 3)
第 2の実施の形態にて説明した半導体装置の製造方法に基づいて、 90nm、 80η mの 2種類のトレンチ 100にバリアメタル層として酸化傾向の低 、ルテニウムを被覆し 、その後銅膜を作成してトレンチ 100内に銅を埋め込んだ。夫々の結果を図 10に示 す。
なお、上記のノリアメタル層は、下層側にイオン化 PVDにより窒化チタンを被覆し た 2層構造とした。また、成膜条件は以下の通りである。
(バリアメタル層の成膜条件)
下層側:窒化チタン (イオンィ匕 PVDにより被覆)
上層側:ルテニウム (Ru (CO) 12を原料とする CVDにより被覆、成膜温度 150°C)
3
(銅膜の成膜条件) 銅原料: Cu (hfac) TMVS
成膜温度(ウェハの温度): 150°C
水蒸気導入:有り
(実施例 3の考察)
図 10に示すように、銅とルテニウムとの間には酸ィヒ物層の形成は確認されな力 た 。また、 80nm、 90nmいずれのトレンチ 100についてもボイドが形成されたりすること なく均一に銅を埋め込むことができた。

Claims

請求の範囲
[1] 気密な処理容器内に、酸化傾向の高い金属力 なる下地膜が表面に被覆された 基板を載置する工程と、
前記処理容器内に水蒸気を供給する工程と、
水蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有 機化合物からなる原料ガスを供給して、水蒸気によって酸化物層が形成された前記 下地膜の表面に銅膜を成膜する工程と、
この銅膜が成膜された基板に熱処理を施して、前記酸化物層を、前記下地膜を構 成する金属と銅との合金層に変換する工程と、を含むことを特徴とする半導体装置の 製造方法。
[2] 前記酸化傾向の高い金属は、チタンまたはタンタルであることを特徴とする請求項
1に記載の半導体装置の製造方法。
[3] 気密な処理容器内に、酸化傾向の低い金属力もなる下地膜が表面に被覆された 基板を載置する工程と、
前記処理容器に水蒸気を供給する工程と、
水蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有 機化合物からなる原料ガスを供給して、前記下地膜の表面に銅膜を成膜する工程と 、を含むことを特徴とする半導体装置の製造方法。
[4] 前記酸化傾向の低い金属は、ルテニウム、イリジウム、銀、パラジウム、オスミウム、 コバルトのいずれか一つであることを特徴とする請求項 3に記載の半導体装置の製 造方法。
[5] 前記基板と前記下地膜との間には、酸化傾向の高い金属力もなる第 2の下地膜が 被覆されていることを特徴とする請求項 3または 4に記載の半導体装置の製造方法。
[6] 前記第 2の下地膜は、チタンまたはタンタル力 なることを特徴とする請求項 5に記 載の半導体装置の製造方法。
[7] 気密な処理容器内に基板を載置する工程と、
この処理容器内にルテニウムの化合物カゝらなる第 1の原料ガスを供給して、真空雰 囲気下で前記基板の表面にルテニウムカゝらなる下地膜を被覆する工程と、 続いて基板を前記処理容器内に位置させたまま、あるいは真空雰囲気を破らずに 別の処理容器に搬入して、その処理容器内に銅の有機化合物からなる第 2の原料ガ スを供給して、真空雰囲気下で前記下地膜の表面に銅膜を成膜する工程と、を含む ことを特徴とする半導体装置の製造方法。
[8] 基板搬送手段が設けられた搬送室と、この搬送室に気密に接続された第 1の処理 容器及び第 2の処理容器とを有する半導体製造装置において、
前記第 1の処理容器に接続され、第 1の処理容器に、水蒸気を供給する水蒸気供 給手段と、
前記第 1の処理容器に接続され、第 1の処理容器に、銅の有機化合物からなる原 料ガスを供給する原料ガス供給手段と、
前記第 2の処理容器に設けられ、第 2の処理容器内で基板に熱処理を施すための 加熱手段と、
水蒸気供給手段と、原料ガス供給手段と、加熱手段とを制御する制御部とを備え、 この制御部は、
酸化傾向の高い金属カゝらなる下地膜が表面に被覆された基板を前記第 1の処理容 器内に載置するステップと、次に第 1の処理容器内に水蒸気を供給するステップと、 水蒸気を供給するステップの開始と同時にまたはその後、前記第 1の処理容器内に 銅の有機化合物カゝらなる原料ガスを供給して、水蒸気によって酸化物層が形成され た前記下地膜の表面に銅膜を成膜するステップと、次 、で銅膜が成膜された基板を 基板搬送手段によって第 1の処理容器から第 2の処理容器へ搬送して前記第 2の処 理容器内に載置するステップと、前記酸化物層を、前記下地膜を構成する金属と銅 との合金層に変換するために、第 2の処理容器に設けられた加熱手段によって基板 に熱処理を施すステップと、を実行するように各手段を制御することを特徴とする半 導体装置の製造装置。
[9] 前記酸化傾向の高い金属は、チタンまたはタンタルであることを特徴とする請求項
8に記載の半導体装置の製造装置。
[10] 基板が載置される処理容器と、
この処理容器に接続され、処理容器にルテニウムの化合物カゝらなる第 1の原料ガス を供給する第 1の原料ガス供給手段と、
前記処理容器に接続され、この処理容器に銅の有機化合物からなる第 2の原料ガ スを供給する第 2の原料ガス供給手段と、
第 1の原料ガス供給手段と、第 2の原料ガス供給手段とを制御する制御部とを備え この制御部は、
前記処理容器内に基板を載置するステップと、この処理容器内に第 1の原料ガス 供給手段によってルテニウムの化合物からなる第 1のの原料ガスを供給して、前記基 板の表面にルテニウム力 なる下地膜を被覆するステップと、処理容器内に第 2の原 料ガス供給手段によって銅の有機化合物カゝらなる第 2の原料ガスを供給して、前記 下地膜の表面に銅膜を成膜するステップと、を実行するように各手段を制御すること を特徴とする半導体装置の製造装置。
[11] 前記処理容器に接続され、処理容器内に水蒸気を供給する水蒸気供給手段を更 に備え、
前記制御部は、第 1の原料ガス供給手段によって第 1の原料ガスを供給し、前記基 板の表面にルテニウム力もなる下地膜を被覆するステップの次に、前記処理容器内 に水蒸気供給手段によって水蒸気を供給するステップと、水蒸気を供給するステップ の開始と同時にまたはその後、第 2の原料ガス供給手段によって銅の有機化合物か らなる第 2の原料ガスを供給して、前記下地膜の表面に銅膜を成膜するステップと、 を実行するように各手段を制御することを特徴とする請求項 10に記載の半導体装置 の製造装置。
[12] コンピュータに半導体装置の製造方法を実行させるためのコンピュータプログラム において、
半導体装置の製造方法は、
気密な処理容器内に、酸化傾向の高い金属カゝらなる下地膜が表面に被覆された 基板を載置する工程と、
前記処理容器内に水蒸気を供給する工程と、
水蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有 機化合物からなる原料ガスを供給して、水蒸気によって酸化物層が形成された前記 下地膜の表面に銅膜を成膜する工程と、
この銅膜が成膜された基板に熱処理を施して、前記酸化物層を、前記下地膜を構 成する金属と銅との合金層に変換する工程と、を含むことを特徴とするコンピュータプ ログラム。
[13] コンピュータに、半導体装置の製造方法を実行させるためのコンピュータプログラム において、
半導体装置の製造方法は、
気密な処理容器内に、酸化傾向の低い金属カゝらなる下地膜が表面に被覆された 基板を載置する工程と、
前記処理容器に水蒸気を供給する工程と、
水蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有 機化合物からなる原料ガスを供給して、前記下地膜の表面に銅膜を成膜する工程と 、を含むことを特徴とするコンピュータプログラム。
[14] コンピュータに、半導体装置の製造方法を実行させるためのコンピュータプログラム において、
半導体装置の製造方法は、
気密な処理容器内に基板を載置する工程と、
この処理容器内にルテニウムの化合物カゝらなる第 1の原料ガスを供給して、真空雰 囲気下で前記基板の表面にルテニウムカゝらなる下地膜を被覆する工程と、 続いて基板を前記処理容器内に位置させたまま、あるいは真空雰囲気を破らずに 別の処理容器に搬入して、その処理容器内に銅の有機化合物からなる第 2の原料ガ スを供給して、真空雰囲気下で前記下地膜の表面に銅膜を成膜する工程と、を含む ことを特徴とするコンピュータプログラム。
[15] コンピュータに、半導体装置の製造方法を実行させるためのコンピュータプログラム を格納した記憶媒体にお!/、て、
半導体装置の製造方法は、
気密な処理容器内に、酸化傾向の高い金属カゝらなる下地膜が表面に被覆された 基板を載置する工程と、
前記処理容器内に水蒸気を供給する工程と、
水蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有 機化合物からなる原料ガスを供給して、水蒸気によって酸化物層が形成された前記 下地膜の表面に銅膜を成膜する工程と、
この銅膜が成膜された基板に熱処理を施して、前記酸化物層を、前記下地膜を構 成する金属と銅との合金層に変換する工程と、を含むことを特徴とする記憶媒体。
[16] コンピュータに、半導体装置の製造方法を実行させるためのコンピュータプログラム を格納した記憶媒体にお!/、て、
半導体装置の製造方法は、
気密な処理容器内に、酸化傾向の低い金属カゝらなる下地膜が表面に被覆された 基板を載置する工程と、
前記処理容器に水蒸気を供給する工程と、
水蒸気を供給する工程の開始と同時にまたはその後、前記処理容器内に銅の有 機化合物からなる原料ガスを供給して、前記下地膜の表面に銅膜を成膜する工程と 、を含むことを特徴とする記憶媒体。
[17] コンピュータに、半導体装置の製造方法を実行させるためのコンピュータプログラム を格納した記憶媒体にお!/、て、
半導体装置の製造方法は、
気密な処理容器内に基板を載置する工程と、
この処理容器内にルテニウムの化合物カゝらなる第 1の原料ガスを供給して、真空雰 囲気下で前記基板の表面にルテニウムカゝらなる下地膜を被覆する工程と、 続いて基板を前記処理容器内に位置させたまま、あるいは真空雰囲気を破らずに 別の処理容器に搬入して、その処理容器内に銅の有機化合物からなる第 2の原料ガ スを供給して、真空雰囲気下で前記下地膜の表面に銅膜を成膜する工程と、を含む ことを特徴とする記憶媒体。
PCT/JP2007/062140 2006-07-20 2007-06-15 Procédé de fabrication de dispositif semi-conducteur, appareil de fabrication de dispositif semi-conducteur, programme informatique et support de stockage Ceased WO2008010371A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US12/374,228 US8133811B2 (en) 2006-07-20 2007-06-15 Semiconductor device manufacturing method, semiconductor device manufacturing apparatus, computer program and storage medium
CN2007800275731A CN101490818B (zh) 2006-07-20 2007-06-15 半导体装置的制造方法以及半导体装置的制造装置
KR1020097001198A KR101196501B1 (ko) 2006-07-20 2007-06-15 반도체장치의 제조 방법, 반도체장치의 제조 장치, 컴퓨터 프로그램 및 기억 매체

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006197671A JP5119618B2 (ja) 2006-07-20 2006-07-20 半導体装置の製造方法、半導体装置の製造装置及び記憶媒体
JP2006-197671 2006-07-20

Publications (1)

Publication Number Publication Date
WO2008010371A1 true WO2008010371A1 (fr) 2008-01-24

Family

ID=38956706

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/062140 Ceased WO2008010371A1 (fr) 2006-07-20 2007-06-15 Procédé de fabrication de dispositif semi-conducteur, appareil de fabrication de dispositif semi-conducteur, programme informatique et support de stockage

Country Status (6)

Country Link
US (1) US8133811B2 (ja)
JP (1) JP5119618B2 (ja)
KR (1) KR101196501B1 (ja)
CN (1) CN101490818B (ja)
TW (1) TWI415217B (ja)
WO (1) WO2008010371A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5342811B2 (ja) * 2008-06-09 2013-11-13 東京エレクトロン株式会社 半導体装置の製造方法
JP5696348B2 (ja) * 2008-08-09 2015-04-08 東京エレクトロン株式会社 金属回収方法、金属回収装置、排気系及びこれを用いた成膜装置
WO2010058606A1 (ja) * 2008-11-21 2010-05-27 株式会社ニコン 保持部材管理装置、積層半導体製造装置および保持部材管理方法
JP2010212452A (ja) * 2009-03-10 2010-09-24 Tokyo Electron Ltd Cu膜の成膜方法および記憶媒体
JP5659041B2 (ja) * 2011-02-24 2015-01-28 東京エレクトロン株式会社 成膜方法および記憶媒体
CN103572211B (zh) * 2012-07-31 2016-04-20 北京北方微电子基地设备工艺研究中心有限责任公司 物理气相沉积设备及物理气相沉积工艺
JP6324800B2 (ja) * 2014-05-07 2018-05-16 東京エレクトロン株式会社 成膜方法および成膜装置
US9793169B1 (en) * 2016-06-07 2017-10-17 Globalfoundries Inc. Methods for forming mask layers using a flowable carbon-containing silicon dioxide material
US9859219B1 (en) * 2017-01-24 2018-01-02 International Business Machines Corporation Copper wiring structures with copper titanium encapsulation

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10229084A (ja) * 1997-02-14 1998-08-25 Nippon Telegr & Teleph Corp <Ntt> 半導体装置の配線構造およびその製造方法
JP2002060942A (ja) * 2000-06-07 2002-02-28 Anelva Corp 銅薄膜形成方法及び銅薄膜形成装置
JP2003124145A (ja) * 2001-10-16 2003-04-25 Sharp Corp バリア金属膜への表面処理を用いた、化学気相蒸着法(cvd)による銅膜の初期成長を制御する方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5310602A (en) * 1991-11-12 1994-05-10 Cornell Research Foundation Self-aligned process for capping copper lines
KR100279753B1 (ko) * 1997-12-03 2001-03-02 정선종 반도체 집적회로 제조공정을 이용한 인덕터 제조방법
US6613671B1 (en) * 2000-03-03 2003-09-02 Micron Technology, Inc. Conductive connection forming methods, oxidation reducing methods, and integrated circuits formed thereby
KR100407678B1 (ko) * 2000-06-15 2003-12-01 주식회사 하이닉스반도체 반도체 소자의 구리 금속배선 형성 방법
JP2006505127A (ja) * 2002-10-29 2006-02-09 エーエスエム インターナショナル エヌ.ヴェー. 酸素架橋構造及び方法
US7023677B2 (en) * 2004-02-25 2006-04-04 United Microelectronics Corp. ESD protection designs with parallel LC tank for Giga-Hertz RF integrated circuits
US20050206000A1 (en) * 2004-03-19 2005-09-22 Sanjeev Aggarwal Barrier for copper integrated circuits
JP4194521B2 (ja) * 2004-04-07 2008-12-10 東京エレクトロン株式会社 半導体装置の製造方法
US7713876B2 (en) * 2005-09-28 2010-05-11 Tokyo Electron Limited Method for integrating a ruthenium layer with bulk copper in copper metallization

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10229084A (ja) * 1997-02-14 1998-08-25 Nippon Telegr & Teleph Corp <Ntt> 半導体装置の配線構造およびその製造方法
JP2002060942A (ja) * 2000-06-07 2002-02-28 Anelva Corp 銅薄膜形成方法及び銅薄膜形成装置
JP2003124145A (ja) * 2001-10-16 2003-04-25 Sharp Corp バリア金属膜への表面処理を用いた、化学気相蒸着法(cvd)による銅膜の初期成長を制御する方法

Also Published As

Publication number Publication date
TWI415217B (zh) 2013-11-11
US8133811B2 (en) 2012-03-13
JP5119618B2 (ja) 2013-01-16
CN101490818A (zh) 2009-07-22
JP2008028059A (ja) 2008-02-07
KR101196501B1 (ko) 2012-11-01
KR20090031582A (ko) 2009-03-26
US20100015799A1 (en) 2010-01-21
TW200811999A (en) 2008-03-01
CN101490818B (zh) 2010-12-22

Similar Documents

Publication Publication Date Title
TWI669410B (zh) 成膜方法及成膜裝置
JP5343369B2 (ja) 半導体装置の製造方法、半導体製造装置及び記憶媒体
US8008184B2 (en) Semiconductor device manufacturing method, semiconductor manufacturing apparatus and storage medium
KR101214704B1 (ko) 성막 방법 및 처리 시스템
CN101490817B (zh) 半导体装置的制造方法、半导体装置的制造装置、半导体装置以及计算机程序
CN101421831B (zh) 半导体装置的制造方法
WO2008010371A1 (fr) Procédé de fabrication de dispositif semi-conducteur, appareil de fabrication de dispositif semi-conducteur, programme informatique et support de stockage
JP5429078B2 (ja) 成膜方法及び処理システム
JP4294696B2 (ja) 半導体装置の製造方法および製造装置、ならびに記憶媒体
TWI663277B (zh) 釕膜之成膜方法及成膜裝置,以及半導體裝置之製造方法
CN101689490B (zh) 成膜方法和处理系统
JP2017050304A (ja) 半導体装置の製造方法
JP2017135237A (ja) Cu配線の製造方法およびCu配線製造システム
US8129271B2 (en) Film forming method, film forming apparatus and storage medium
US7846839B2 (en) Film forming method, semiconductor device manufacturing method, semiconductor device, program and recording medium
JP2007332422A (ja) 成膜方法及び成膜装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780027573.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07745395

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 12374228

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020097001198

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: RU

122 Ep: pct application non-entry in european phase

Ref document number: 07745395

Country of ref document: EP

Kind code of ref document: A1