TWI896899B - 半導體元件及其製作方法 - Google Patents
半導體元件及其製作方法Info
- Publication number
- TWI896899B TWI896899B TW111130215A TW111130215A TWI896899B TW I896899 B TWI896899 B TW I896899B TW 111130215 A TW111130215 A TW 111130215A TW 111130215 A TW111130215 A TW 111130215A TW I896899 B TWI896899 B TW I896899B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- forming
- metal silicide
- silicide layer
- metal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H10D64/0112—
-
- H10D64/01125—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H10P14/44—
-
- H10W20/033—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/822—Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H10P14/43—
-
- H10W20/047—
-
- H10W20/40—
Landscapes
- Electrodes Of Semiconductors (AREA)
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本發明揭露一種製作半導體元件的方法,其主要先形成一閘極結構於一基底上,然後形成一源極/汲極區域於該閘極結構兩側,形成一磊晶層於源極/汲極區域上,形成一層間介電層於閘極結構上,形成一接觸洞於層間介電層內並暴露出該磊晶層,形成一低應力金屬層於該接觸洞內,形成一阻障層於該低應力金屬層上,再進行一退火製程以形成第一矽化金屬層與第二矽化金屬層。
Description
本發明是關於一種製作半導體元件的方法,尤指一種於閘極結構兩側形成接觸洞後形成兩層矽化金屬層於接觸洞內的方法。
近年來,隨著場效電晶體(field effect transistors,FETs)元件尺寸持續地縮小,習知平面式(planar)場效電晶體元件之發展已面臨製程上之極限。為了克服製程限制,以非平面(non-planar)之場效電晶體元件,例如鰭狀場效電晶體(fin field effect transistor,Fin FET)元件來取代平面電晶體元件已成為目前之主流發展趨勢。由於鰭狀場效電晶體元件的立體結構可增加閘極與鰭狀結構的接觸面積,因此,可進一步增加閘極對於載子通道區域的控制,從而降低小尺寸元件面臨的汲極引發能帶降低(drain induced barrier lowering,DIBL)效應,並可以抑制短通道效應(short channel effect,SCE)。再者,由於鰭狀場效電晶體元件在同樣的閘極長度下會具有更寬的通道寬度,因而可獲得加倍的汲極驅動電流。甚而,電晶體元件的臨界電壓(threshold voltage)亦可
藉由調整閘極的功函數而加以調控。
然而,在現行鰭狀場效電晶體元件製程中,特別是接觸插塞的製備階段時常發生接觸電阻(contact resistance)過高的問題進而影響整個元件的運作與電性表現。因此如何改良現有鰭狀場效電晶體製程以解決此問題即為現今一重要課題。
本發明一實施例揭露一種製作半導體元件的方法,其主要先形成一閘極結構於一基底上,然後形成一源極/汲極區域於該閘極結構兩側,形成一磊晶層於源極/汲極區域上,形成一層間介電層於閘極結構上,形成一接觸洞於層間介電層內並暴露出該磊晶層,形成一低應力金屬層於該接觸洞內,形成一阻障層於該低應力金屬層上,再進行一退火製程以形成第一矽化金屬層與第二矽化金屬層。
本發明另一實施例揭露一種半導體元件,其主要包含一閘極結構設於基底上,一源極/汲極區域設於閘極結構兩側以及一接觸插塞設於閘極結構旁之源極/汲極區域上,其中接觸插塞細部包含一第一矽化金屬層設於源極/汲極區域上以及一第二矽化金屬層設於該第一矽化金屬層上。
12:基底
14:閘極結構
16:閘極結構
18:閘極介電層
20:閘極材料層
22:硬遮罩
24:側壁子
26:源極/汲極區域
28:磊晶層
36:接觸洞蝕刻停止層
38:層間介電層
40:高介電常數介電層
42:功函數金屬層
44:低阻抗金屬層
46:硬遮罩
48:接觸洞
50:低應力金屬層
52:阻障層
54:退火製程
56:介面層
58:矽化金屬層
60:矽化金屬層
62:導電層
64:接觸插塞
第1圖至第6圖為本發明一實施例製作一半導體元件之方法示意圖。
請參照第1圖至第6圖,第1圖至第6圖為本發明一實施例製作一半導體元件之方法示意圖。如第1圖所示,首先提供一基底12,然後於基底12上形成至少一閘極結構14、16。在本實施例中,形成閘極結構14、16的方式較佳依序形成一閘極介電層、一閘極材料層以及一硬遮罩於基底12上,並利用一圖案化光阻(圖未示)當作遮罩進行一圖案轉移製程,以單次蝕刻或逐次蝕刻步驟,去除部分硬遮罩、部分閘極材料層以及部分閘極介電層,然後剝除圖案化光阻,以於基底12上形成至少一由圖案化之閘極介電層18、圖案化之閘極材料層20以及圖案化之硬遮罩22所構成的閘極結構14、16。在本實施例中,閘極結構14、16的數量以兩顆為例,但不侷限於此,且為了凸顯後續於兩個閘極結構14、16之間所形成的接觸插塞,本實施例僅顯示部分閘極結構14、16,例如僅顯示閘極結構14的右半部份與閘極結構16的左半部份。
在本實施例中,基底12例如是矽基底、磊晶矽基底、碳化矽基底或矽覆絕緣(silicon-on-insulator,SOI)基底等之半導體基底,但不以此為限。閘極介電層18可包含二氧化矽(SiO2)、氮化矽(SiN)或高介電常數(high dielectric constant,high-k)材料;閘極材料層20可包含金屬材料、多晶矽或金屬矽化物(silicide)等導電材料;硬遮罩22可選自由氧化矽、氮化矽、碳化矽(SiC)以及氮氧化矽(SiON)所構成的群組,但不侷限於此。
此外,在一實施例中,還可選擇預先在基底12中形成複數個摻雜井(未繪示)或複數個作為電性隔離之用的淺溝渠隔離(shallow trench isolation,STI)。並且,本實施例雖以平面型電晶體為例,但在其他變化實施例中,本發明之半導體製程亦可應用於非平面電晶體,例如是鰭狀電晶體(Fin-FET),此時,第1圖所標示之基底12即相對應代表為形成於一基底12上的鰭狀結構。
然後在各閘極結構14、16側壁形成至少一側壁子24,於側壁子24兩側的基底12中形成一源極/汲極區域26及/或磊晶層28。在本實施例中,側壁子24可為單一側壁子或複合式側壁子,例如可細部包含一偏位側壁子(圖未示)以及一主側壁子(圖未示)。其中本實施例的側壁子24較佳由氮化矽所構成,但側壁子24又可選自由氧化矽、氮氧化矽以及氮碳化矽所構成的群組。源極/汲極區域26與磊晶層28可依據所置備電晶體的導電型式而包含不同摻質或不同材料。例如源極/汲極區域26可包含P型摻質或N型摻質,而磊晶層28則可包含鍺化矽、碳化矽或磷化矽。
接著如第2圖所示,可選擇性形成一由氮化矽所構成的接觸洞蝕刻停止層(contact etch stop layer,CESL)36於基底12上並覆蓋閘極結構14、16,再形成一層間介電層38於接觸洞蝕刻停止層36上。接著進行一平坦化製程,例如利用化學機械研磨(chemical mechanical polishing,CMP)去除部分層間介電層38與部分接觸洞蝕刻停止層36並使硬遮罩22上表面與層間介電層38上表面齊平。
隨後進行一金屬閘極置換製程將閘極結構14、16轉換為金屬閘極。例如可先進行一選擇性之乾蝕刻或濕蝕刻製程,例如利用氨水(ammonium hydroxide,NH4OH)或氫氧化四甲銨(Tetramethylammonium Hydroxide,TMAH)等蝕刻溶液來去除閘極結構14、16中的硬遮罩22與閘極材料層20,以於層間介電層38中形成凹槽(圖未示)。之後依序形成一高介電常數介電層40以及至少包含功函數金屬層42與低阻抗金屬層44的導電層於凹槽內,並再搭配進行一平坦化製程使U型高介電常數介電層40、U型功函數金屬層42與低阻抗金屬層44的表面與層間介電層38表面齊平。
在本實施例中,高介電常數介電層40包含介電常數大於4的介電材料,例如選自氧化鉿(hafnium oxide,HfO2)、矽酸鉿氧化合物(hafnium silicon oxide,HfSiO4)、矽酸鉿氮氧化合物(hafnium silicon oxynitride,HfSiON)、氧化鋁(aluminum oxide,Al2O3)、氧化鑭(lanthanum oxide,La2O3)、氧化鉭(tantalum oxide,Ta2O5)、氧化釔(yttrium oxide,Y2O3)、氧化鋯(zirconium oxide,ZrO2)、鈦酸鍶(strontium titanate oxide,SrTiO3)、矽酸鋯氧化合物(zirconium silicon oxide,ZrSiO4)、鋯酸鉿(hafnium zirconium oxide,HfZrO4)、鍶鉍鉭氧化物(strontium bismuth tantalate,SrBi2Ta2O9,SBT)、鋯鈦酸鉛(lead zirconate titanate,PbZrxTi1-xO3,PZT)、鈦酸鋇鍶(barium strontium titanate,BaxSr1-xTiO3,BST)、或其組合所組成之群組。
功函數金屬層42較佳用以調整形成金屬閘極之功函數,使其
適用於N型電晶體(NMOS)或P型電晶體(PMOS)。若電晶體為N型電晶體,功函數金屬層42可選用功函數為3.9電子伏特(eV)~4.3eV的金屬材料,如鋁化鈦(TiAl)、鋁化鋯(ZrAl)、鋁化鎢(WAl)、鋁化鉭(TaAl)、鋁化鉿(HfAl)或TiAlC(碳化鈦鋁)等,但不以此為限;若電晶體為P型電晶體,功函數金屬層42可選用功函數為4.8eV~5.2eV的金屬材料,如氮化鈦(TiN)、氮化鉭(TaN)或碳化鉭(TaC)等,但不以此為限。功函數金屬層42與低阻抗金屬層44之間可包含另一阻障層(圖未示),其中阻障層的材料可包含鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)等材料。低阻抗金屬層44則可選自銅(Cu)、鋁(Al)、鎢(W)、鈦鋁合金(TiAl)、鈷鎢磷化物(cobalt tungsten phosphide,CoWP)等低電阻材料或其組合。由於依據金屬閘極置換製程將虛置閘極轉換為金屬閘極乃此領域者所熟知技藝,在此不另加贅述。接著可去除部分高介電常數介電層40、部分功函數金屬層42與部分低阻抗金屬層44形成凹槽(圖未示),然後再填入一硬遮罩46於凹槽內並使硬遮罩46與層間介電層38表面齊平,其中硬遮罩46可選自由氧化矽、氮化矽、氮氧化矽以及氮碳化矽所構成的群組。
如第3圖所示,接著可利用圖案化遮罩進行一蝕刻製程,去除閘極結構14、16旁的部分層間介電層38及部分接觸洞蝕刻停止層36以形成接觸洞48暴露磊晶層28表面。然後依序形成一低應力金屬層50以及一阻障層52於接觸洞48內但不填滿接觸洞48。
在本實施例中,形成低應力金屬層50較佳利用物理氣相沉積(physical vapor deposition,PVD)製程而形成阻障層52則較佳利用化學
氣相沉積(chemical vapor deposition,CVD)製程,其中形成低應力金屬層50的物理氣相沉積製程的直流功率(DC power)較佳約1000瓦、射頻功率(RF power)約4500瓦以及自動電容調節器位置(automatic capacitance tuner position)較佳約75%。一般而言,自動電容調節器位置係為一種在靜電放電防護電路下用來控制電漿轟擊強度的電容參數,而相較於習知技藝中將自動電容調節器位置控制於約10%所產生具有約-712Mpa的高應力金屬層,本實施例較佳將自動電容調節器位置調至70%-80%或更佳約75%,如此便可產生具有約介於-330Mpa至-270Mpa或更佳約-299Mpa的低應力金屬層。另外在本實施例中,低應力金屬層50較佳包含鈦,但依據本發明其他實施例也可選自由鈦、鈷、鎳及鉑等所構成的群組,阻障層52則可包含氮化鈦、氮化鉭等金屬化合物且最佳包含氮化鈦。
如第4圖所示,然後進行一退火製程54以形成複數層矽化金屬層。在本實施例中,在連續沉積低應力金屬層50與阻障層52之後本階段所進行的退火製程54可包含依序進行一第一熱處理製程與一第二熱處理製程以形成複數個矽化金屬層於磊晶層28上。在本實施例中,第一熱處理製程包含一常溫退火(soak anneal)製程,其溫度較佳介於500℃至600℃,且最佳為550℃,而其處理時間則較佳介於10秒至60秒,且最佳為30秒。第二熱處理製程包含一峰值退火(spike anneal)製程,其溫度較佳介於600℃至950℃,且最佳為600℃,而其處理較佳時間則較佳介於100毫秒至5秒,且最佳為5秒。
值得注意的是,本階段於進行上述退火製程後磊晶層28較佳
與低應力金屬層50反應依序於磊晶層28表面以及未反應的阻障層52之間由下至上形成一介面層56、矽化金屬層58以及另一矽化金屬層60。其中介面層56較佳包含鍺化矽,矽化金屬層58包含金屬矽鍺化物或更具體而言鈦矽鍺化物(titanium germanosilicide,TiSiGe),而矽化金屬層60則包含金屬矽化物或更具體而言鈦矽化物(titanium silicide,TiSi)。
如第5圖所示,之後形成一導電層62於接觸洞48內並填滿接觸洞48。在本實施例中,導電層62較佳包含鎢,但不侷限於此。最後進行一平坦化製程,例如以CMP製程去除部分導電層62、部分阻障層52及部分低應力金屬層50,甚至可視製程需求接著去除部分層間介電層38,以形成接觸插塞64電連接磊晶層28。至此即完成本發明較佳實施例一半導體元件的製作。
請繼續參照第6圖,第6圖揭露本發明一實施例之接觸插塞64中各元素包括鈦原子、矽原子以及鍺原子於材料層中的分佈比例圖,其中圖示中X軸係為接觸插塞64中各材料層的相對深度距離而Y軸則為各元素於接觸插塞64中之濃度。如第6圖所示,接觸插塞64中的鍺原子濃度較佳由磊晶層28至介面層56遞減後又於鈦矽鍺化物所構成的矽化金屬層58中略為提升,然後於氮化鈦所構成的阻障層52中再次遞減。在本實施例中,磊晶層28的鍺濃度較佳介於25-45%或更佳介於48-58%,介面層56的鍺濃度較佳介於17-23%,而矽化金屬層58的鍺濃度則較佳介於24-29%。另外從厚度上來看,介面層56的厚度較佳約10-20埃,矽化金屬層58的厚度約50埃,而矽化金屬層60的厚度則可小於、等於或大於矽化金屬層58的厚度。
需注意的是本實施例中雖於鈦矽鍺化物(TiSiGe)所構成的矽化金屬層58與氮化鈦所構成的阻障層52之間另設置一由鈦矽化物(TiSi)所構成的矽化金屬層60,亦即在介面層56與阻障層52之間設有兩層矽化金屬層58、60,但不侷限於此,依據本發明其他實施例又可於前述沉積低應力金屬層50至退火製程54之間略為調整製程中的參數不額外形成鈦矽化物(TiSi)所構成矽化金屬層,使鈦矽鍺化物(TiSiGe)所構成的矽化金屬層58直接接觸上方由氮化鈦所構成的阻障層52,此變化型也屬本發明所涵蓋的範圍。為了對應此實施例且更清楚標示介面層56與鈦矽鍺化物所構成的矽化金屬層58之間的鍺濃度變化第6圖中僅繪示矽化金屬層58與阻障層52但省略兩者之間另一層由鈦矽化物所構成的矽化金屬層60。
綜上所述,本發明主要先形成接觸洞於金屬閘極兩側後依序形成一低應力金屬層以及一阻障層於接觸洞內,然後利用一退火製程使低應力金屬層與磊晶層反應形成介面層56、由鈦矽鍺化物所構成的矽化金屬層58以及由鈦矽化物所構成的矽化金屬層60。依據本發明之較佳實施例,藉由調整物理氣相沉積製程中的部分參數本發明可形成主要由鈦金屬所構成的低應力金屬層,而此具有低應力的金屬層又可促使鍺原子擴散至由鈦矽鍺化物所構成的矽化金屬層58並降低接觸插塞的整體接觸電阻(contact resistance)。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
12:基底14:閘極結構16:閘極結構18:閘極介電層24:側壁子26:源極/汲極區域28:磊晶層36:接觸洞蝕刻停止層38:層間介電層40:高介電常數介電層42:功函數金屬層44:低阻抗金屬層46:硬遮罩50:低應力金屬層52:阻障層56:介面層58:矽化金屬層60:矽化金屬層62:導電層64:接觸插塞
Claims (16)
- 一種製作半導體元件的方法,其特徵在於,包含:形成一閘極結構於一基底上;形成一源極/汲極區域於該閘極結構兩側;形成一層間介電層於該閘極結構上;形成一接觸洞於該層間介電層內並暴露出該源極/汲極區域;形成一第一矽化金屬層於該接觸洞內;以及形成一第二矽化金屬層於該第一矽化金屬層上。
- 如申請專利範圍第1項所述之方法,另包含:形成一磊晶層於該源極/汲極區域上;形成該接觸洞並暴露出該磊晶層;形成一低應力金屬層於該接觸洞內;形成一阻障層於該低應力金屬層上;以及進行一退火製程以形成該第一矽化金屬層及該第二矽化金屬層。
- 如申請專利範圍第2項所述之方法,其中該阻障層包含氮化鈦。
- 如申請專利範圍第2項所述之方法,另包含於該磊晶層以及該第一矽化金屬層之間形成一介面層。
- 如申請專利範圍第4項所述之方法,其中該介面層之鍺濃度小於該第一矽化金屬層之鍺濃度。
- 如申請專利範圍第4項所述之方法,其中該介面層之鍺濃度小於該磊晶層之鍺濃度。
- 如申請專利範圍第4項所述之方法,其中該介面層包含鍺化矽。
- 如申請專利範圍第1項所述之方法,其中該第一矽化金屬層包含金屬矽鍺化物。
- 如申請專利範圍第1項所述之方法,其中該第二矽化金屬層包含金屬矽化物。
- 一種半導體元件,其特徵在於,包含:一閘極結構設於一基底上;一源極/汲極區域設於該閘極結構兩側;一接觸插塞設於該閘極結構旁之該源極/汲極區域上,該接觸插塞包含:一第一矽化金屬層設於該源極/汲極區域上;以及一第二矽化金屬層設於該第一矽化金屬層上,其中:一磊晶層設於該源極/汲極區域上;一介面層設於該磊晶層上;該第一矽化金屬層設於該介面層上;該第二矽化金屬層設於該第一矽化金屬層上;一阻障層設於該第二矽化金屬層上;一導電層設於該阻障層上,且該介面層包含鍺化矽。
- 如申請專利範圍第10項所述之半導體元件,其中該介面層之鍺濃度小於該第一矽化金屬層之鍺濃度。
- 如申請專利範圍第10項所述之半導體元件,其中該介面層之鍺濃度小於該磊晶層之鍺濃度。
- 如申請專利範圍第10項所述之半導體元件,其中該阻障層包含氮化鈦。
- 如申請專利範圍第10項所述之半導體元件,其中該導電層包含鎢。
- 如申請專利範圍第10項所述之半導體元件,其中該第一矽化金屬層包含金屬矽鍺化物。
- 如申請專利範圍第10項所述之半導體元件,其中該第二矽化金屬層包含金屬矽化物。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202111134660.5A CN115881538A (zh) | 2021-09-27 | 2021-09-27 | 半导体元件及其制作方法 |
| CN202111134660.5 | 2021-09-27 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202335060A TW202335060A (zh) | 2023-09-01 |
| TWI896899B true TWI896899B (zh) | 2025-09-11 |
Family
ID=85706465
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111130215A TWI896899B (zh) | 2021-09-27 | 2022-08-11 | 半導體元件及其製作方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US12183801B2 (zh) |
| CN (1) | CN115881538A (zh) |
| TW (1) | TWI896899B (zh) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20180061956A1 (en) * | 2016-09-01 | 2018-03-01 | International Business Machines Corporation | Maskless method to reduce source-drain contact resistance in cmos devices |
| US20180374749A1 (en) * | 2017-06-22 | 2018-12-27 | Globalfoundries Inc. | Mechanically stable cobalt contacts |
| US20210257456A1 (en) * | 2015-08-03 | 2021-08-19 | Semiwise Limited | Reduced Local Threshold Voltage Variation MOSFET Using Multiple Layers of Epi for Improved Device Operation |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI620234B (zh) * | 2014-07-08 | 2018-04-01 | 聯華電子股份有限公司 | 一種製作半導體元件的方法 |
| US20160104673A1 (en) * | 2014-10-09 | 2016-04-14 | United Microelectronics Corp. | Fin-shaped field-effect transistor with a germanium epitaxial cap and a method for fabricating the same |
| US9543438B2 (en) * | 2014-10-15 | 2017-01-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact resistance reduction technique |
| US10796924B2 (en) * | 2016-02-18 | 2020-10-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof by forming thin uniform silicide on epitaxial source/drain structure |
| US11088033B2 (en) * | 2016-09-08 | 2021-08-10 | International Business Machines Corporation | Low resistance source-drain contacts using high temperature silicides |
| US10522359B2 (en) * | 2016-11-29 | 2019-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of forming |
| CN109545784A (zh) * | 2017-09-22 | 2019-03-29 | 联华电子股份有限公司 | 半导体元件及其制作方法 |
| US10998241B2 (en) * | 2018-09-19 | 2021-05-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective dual silicide formation using a maskless fabrication process flow |
| US11107896B2 (en) * | 2018-11-29 | 2021-08-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical interconnect features and methods of forming |
| US11532522B2 (en) * | 2021-01-19 | 2022-12-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain EPI structure for improving contact quality |
-
2021
- 2021-09-27 CN CN202111134660.5A patent/CN115881538A/zh active Pending
- 2021-10-26 US US17/510,394 patent/US12183801B2/en active Active
-
2022
- 2022-08-11 TW TW111130215A patent/TWI896899B/zh active
-
2024
- 2024-11-17 US US18/950,155 patent/US20250081568A1/en active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20210257456A1 (en) * | 2015-08-03 | 2021-08-19 | Semiwise Limited | Reduced Local Threshold Voltage Variation MOSFET Using Multiple Layers of Epi for Improved Device Operation |
| US20180061956A1 (en) * | 2016-09-01 | 2018-03-01 | International Business Machines Corporation | Maskless method to reduce source-drain contact resistance in cmos devices |
| US20180374749A1 (en) * | 2017-06-22 | 2018-12-27 | Globalfoundries Inc. | Mechanically stable cobalt contacts |
Also Published As
| Publication number | Publication date |
|---|---|
| US20230094638A1 (en) | 2023-03-30 |
| US12183801B2 (en) | 2024-12-31 |
| TW202335060A (zh) | 2023-09-01 |
| US20250081568A1 (en) | 2025-03-06 |
| CN115881538A (zh) | 2023-03-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN106803484B (zh) | 半导体元件及其制作方法 | |
| CN107275210B (zh) | 半导体元件及其制作方法 | |
| TWI728174B (zh) | 半導體元件及其製作方法 | |
| TWI814888B (zh) | 一種製作半導體元件的方法 | |
| CN106920839B (zh) | 半导体元件及其制作方法 | |
| US12300743B2 (en) | Semiconductor device and method for fabricating the same | |
| US20250098271A1 (en) | Semiconductor device and method for fabricating the same | |
| TWI690984B (zh) | 半導體元件及其製作方法 | |
| CN112736079A (zh) | 具有连接pmos区域栅极结构的接触插塞的半导体元件 | |
| CN116153863A (zh) | 半导体元件及其制作方法 | |
| TWI896899B (zh) | 半導體元件及其製作方法 | |
| TW202015112A (zh) | 半導體元件及其製作方法 | |
| TWI821535B (zh) | 一種製作半導體元件的方法 | |
| CN114121660B (zh) | 半导体元件及其制作方法 | |
| US12230509B2 (en) | Method for fabricating semiconductor device | |
| TW202514919A (zh) | 半導體元件及其製作方法 | |
| CN118486590A (zh) | 半导体元件 | |
| TW201320336A (zh) | 金氧半導體電晶體與其形成方法 |