TWI840040B - 畫素數據複製方法、顯示裝置以及資訊處理裝置 - Google Patents
畫素數據複製方法、顯示裝置以及資訊處理裝置 Download PDFInfo
- Publication number
- TWI840040B TWI840040B TW111149220A TW111149220A TWI840040B TW I840040 B TWI840040 B TW I840040B TW 111149220 A TW111149220 A TW 111149220A TW 111149220 A TW111149220 A TW 111149220A TW I840040 B TWI840040 B TW I840040B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- display
- latch
- pixel data
- sampling latch
- Prior art date
Links
Images
Landscapes
- Radar Systems Or Details Thereof (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本發明主要揭示一種畫素數據複製方法,係應用於包括一顯示面板以及至少一個顯示驅動晶片的一顯示裝置之中,使得該顯示驅動晶片在所述顯示裝置的分辨率被調降之時執行本發明之畫素數據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。
Description
本發明為顯示裝置的相關技術領域,尤指可以在減少數據傳送功耗和時間的情況下實現畫素數據複製的一種畫素數據複製方法。
已知,平面顯示器包含非自發光型平面顯示器以及自發光型平面顯示器,其中液晶顯示器為使用已久的一種非自發光型平面顯示器,而有機發光二極體(Organic light-emitting diode,OLED)顯示器以及發光二極體(Light-emitting diode,LED)顯示器則為目前具有主流應用的自發光型平面顯示器。圖1為習知的一種液晶顯示裝置的方塊圖。如圖1所示,習知的液晶顯示裝置1a係主要包括:一液晶面板11a以及至少一個顯示驅動晶片12a,其中該顯示驅動晶片12a包括:一時序控制器121a、一源極驅動單元122a以及一閘極驅動單元120a。
圖2為一組源極驅動電路的內部結構的方塊圖。如圖1與圖2所示,該源極驅動單元122a包含一具N個驅動通道(CH1~CHn)的源極驅動電路123a,且N為正整數。更詳細地說明,該源極驅動電路123a主要包括:一移位寄存器1231a、一採樣鎖存器(sampling latch)1232a、一保持鎖存器(holding latch)1233a、一電平位移器
(level shifter)1234a、一數位類比轉換器(DAC)1235a、N個驅動器(driver)1236a、以及一伽馬電壓產生單元1237a。
圖3為第一顯示數據、匯流排傳輸數據和時鐘信號的時序圖(Timing diagram)。如圖2與圖3所示,現有技術係利用以下方法步驟完成對於自一數據傳輸介面所接收的一第一顯示數據的數據鎖存:令該移位寄存器1231a依據一時鐘信號產生N/m個使能信號;其中,各所述使能信號包含一脈衝寬度,各所述脈衝寬度為(m/3)*T,且N、m皆為正整數;透過所述數據傳輸介面接收所述第一顯示數據;其中,該第一顯示數據包含N/3組RGB畫素數據,該數據傳輸介面接收該第一顯示數據的花費時間為(N/3)*T,且該數據傳輸介面接收一組RGB畫素數據的花費時間為T;將該第一顯示數據排列成一第二顯示數據;其中,該第一顯示數據係一串行數據,且該第二顯示數據係一並行數據;以及利用一數據傳輸總線(即,匯流排)將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器1232a,使得該採樣鎖存器1232a依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器1232a之中。
應可理解,一個畫素包含R子畫素、G子畫素和B子畫素,因此,利用所述m個子畫素數據,該源極驅動電路123a可以點亮該液晶顯示面板11a的m/3個畫素。進一步地,圖4、圖5為一組源極驅動電路的第一、第二方塊圖。如圖2與圖4所示,正常工作時,每三個
驅動通道所輸出的數據電壓(或數據電流)係對應一組RGB數據(如:R1/G1/B1)。依據現有技術,當該液晶顯示裝置1a的分辨率(resolution)被調降時,如圖5所示,各所述源極驅動電路123a會執行一畫素數據複製功能,使相鄰的兩個畫素對應同一組RGB數據。然而,實務經驗指出,執行所述畫素數據複製功能之時,各所述源極驅動電路123a的顯示數據的輸入量並不會改變,仍維持相同,因此接收輸入顯示數據的時間和功耗並不會減少。
由上述說明可知,本領域亟需的一種畫素數據複製方法。
本發明之主要目的在於提供一種畫素數據複製方法,其係應用於包括一顯示面板以及至少一個顯示驅動晶片的一顯示裝置之中,使得該顯示驅動晶片在所述顯示裝置的分辨率被調降之時執行本發明之畫素數據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。
為達成上述目的,本發明提出所述畫素數據複製方法的一第一實施例,其係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,且所述畫素數據複製方法包括:將一第一時鐘信號倍頻處理為一第二時鐘信號,使得該源極驅動電路所包含的一移位寄存器依據該第二時鐘信號產生N/m個使能信號;其中,各所述使能信號具有一脈衝寬度,且N、m皆為正整數;將透過一數據傳輸介面所接收的一第一顯示數據排列成一第二顯示數據;其中,該第一顯示數據和該第二顯示數據皆包含N/6組RGB
畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,且各所述脈衝寬度為(m/6)*T;以及利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中。
為達成上述目的,本發明同時提出所述畫素數據複製方法的一第二實施例,其係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,且所述畫素數據複製方法包括:令該源極驅動電路所包含的一移位寄存器依據一時鐘信號產生N/2m個第一使能信號以及N/2m個第二使能信號;其中,各所述第一使能信號具有一第一脈衝寬度,各所述第二使能信號具有一第二脈衝寬度,且N、m皆為正整數;透過一數據傳輸介面接收一第一顯示數據;其中,該第一顯示數據包含N/6組RGB畫素數據,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,各所述第一脈衝寬度為(m/3)*T,且各所述第二脈衝寬度為(m/3)*T;將該第一顯示數據排列成一第二顯示數據;以及
利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述第一使能信號對該第二顯示數據的m個子畫素數據執行一第一數據鎖存操作,並且依據一個所述第二使能信號對該第二顯示數據的m個子畫素數據執行一第二數據鎖存操作,最終該第二顯示數據在歷經N/2m次所述第一數據鎖存操作以及N/2m次所述第二數據鎖存操作之後被全部鎖存於該採樣鎖存器之中。
在第一可行實施例之中,該源極驅動電路包括:所述移位寄存器、耦接該移位寄存器的所述採樣鎖存器、耦接該採樣鎖存器的一保持鎖存器、耦接該保持鎖存器的一電平位移器、耦接該電平位移器的一數位類比轉換器、以及耦接該數位類比轉換器的N個驅動器,且該源極驅動電路進一步包括:一多工器,耦接於該採樣鎖存器和該數據傳輸總線之間;其中,該多工器在一個所述第一使能信號的使能時段內將包含m個子畫素數據的第j組數據傳送至該採樣鎖存器,使該採樣鎖存器對該m個子畫素數據執行所述第一數據鎖存操作,j為正整數;其中,該多工器在一個所述第二使能信號的使能時段內將包含m個子畫素數據的第j+1組數據傳送至該採樣鎖存器,使該採樣鎖存器對該m個子畫素數據執行所述第二數據鎖存操作。
在第二可行實施例之中,該源極驅動電路包括:所述移位寄存器、耦接該移位寄存器的所述採樣鎖存器、耦接該採樣鎖存器的一保持鎖存器、耦接該保持鎖存器的一電平位移器、耦接該電平位移器的一數位類比轉換器、以及耦接該數位類比轉換器的N個驅動器,且該源極驅動電路進一步包括:
一多工器,耦接於該保持鎖存器和該採樣鎖存器之間;其中,該採樣鎖存器在一個所述第一使能信號的使能時段內鎖存第j組數據,且該多工器進一步地將鎖存在該採樣鎖存器之中的第j組數據傳送至該保持鎖存器,該第j組數據包含m個子畫素數據,且j為正整數;其中,該採樣鎖存器在一個所述第二使能信號的使能時段內鎖存第j+1組數據,且該多工器進一步地將鎖存在該採樣鎖存器之中的第j+1組數據傳送至該保持鎖存器,該第j+1組數據包含m個子畫素數據。
在第三可行實施例之中,該源極驅動電路包括:所述移位寄存器、耦接該移位寄存器的所述採樣鎖存器、耦接該採樣鎖存器的一保持鎖存器、耦接該保持鎖存器的一電平位移器、耦接該電平位移器的一數位類比轉換器、以及耦接該數位類比轉換器的N個驅動器,且該源極驅動電路進一步包括:一多工器,耦接於該保持鎖存器和該電平位移器之間;其中,該保持鎖存器透過該多工器將第j組數據傳送至該電平位移器,該第j組數據包含m個子畫素數據,且j為正整數;其中,該保持鎖存器透過該多工器將第j+1組數據傳送至該電平位移器,且該第j+1組數據包含m個子畫素數據。
為達成上述目的,本發明同時提出所述畫素數據複製方法的一第三實施例,其係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,且所述畫素數據複製方法包括:
令該源極驅動電路所包含的一移位寄存器依據一時鐘信號產生N/m個使能信號;其中,各所述使能信號具有一脈衝寬度,且N、m皆為正整數;將透過一數據傳輸介面所接收的一第一顯示數據傳送至一先進先出暫存器;自該先進先出暫存器讀出該第一顯示數據,並將該第一顯示數據排列成一第二顯示數據;其中,該第一顯示數據和該第二顯示數據皆包含N/6組RGB畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,且各所述脈衝寬度為(m/3)*T;以及利用該數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中。
並且,本發明同時提出一種顯示裝置的一實施例,其包括一顯示面板以及至少一顯示驅動晶片,其特徵在於,該顯示驅動晶片在所述顯示裝置的分辨率(resolution)被調降之時執行如前所述本發明之畫素數據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。
進一步地,本發明還提出一種資訊處理裝置,其特徵在於,具有一顯示裝置,且該包括一顯示面板以及至少一顯示驅動晶片,其特徵在於,該顯示驅動晶片在所述顯示裝置的分辨率(resolution)
被調降之時執行如前所述本發明之畫素數據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。在一實施例中,該資訊處理裝置為選自於由智慧型手機、智慧型手錶、平板電腦、筆記型電腦、一體式電腦、智慧型電視、車載娛樂裝置、門禁裝置、打卡裝置、和電子式門鎖所組成群組之中的一種電子裝置。
1a:液晶顯示裝置
11a:液晶面板
12a:顯示驅動晶片
120a:閘極驅動單元
121a:時序控制器
122a:源極驅動單元
123a:源極驅動電路
1231a:移位寄存器
1232a:採樣鎖存器
1233a:保持鎖存器
1234a:電平位移器
1235a:數位類比轉換器
1236a:驅動器
1237a:伽馬電壓產生單元
1:顯示裝置
11:顯示面板
12:顯示驅動晶片
120:閘極驅動單元
121:時序控制器
122:源極驅動單元
123:源極驅動電路
1230:多工器
1231:移位寄存器
1232:採樣鎖存器
1233:保持鎖存器
1234:電平位移器
1235:數位類比轉換器
1236:驅動器
1237:伽馬電壓產生單元
S1:將一第一時鐘信號倍頻處理為一第二時鐘信號,使得該源極驅動電路所包含的一移位寄存器依據該第二時鐘信號產生N/m個使能信號
S2:將透過一數據傳輸介面所接收的一第一顯示數據排列成一第二顯示數據
S3:利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中
S1a:令該源極驅動電路所包含的一移位寄存器依據一時鐘信號產生N/2m個第一使能信號以及N/2m個第二使能信號
S2a:透過一數據傳輸介面接收一第一顯示數據
S3a:將該第一顯示數據排列成一第二顯示數據
S4a:利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述第一使能信號對該第二顯示數據的m個子畫素數據執行一第一數據鎖存操作,並且依據一個所述第二使能信號對該第二顯示數據的m個子畫素數據執行一第二數據鎖存操作,最終該第二顯示數據在歷經N/2m
次所述第一數據鎖存操作以及N/2m次所述第二數據鎖存操作之後被全部鎖存於該採樣鎖存器之中
S1b:令該源極驅動電路所包含的一移位寄存器依據一時鐘信號產生N/m個使能信號
S2b:將透過一數據傳輸介面所接收的一第一顯示數據傳送至一先進先出暫存器
S3b:自該先進先出暫存器讀出該第一顯示數據,並將該第一顯示數據排列成一第二顯示數據
S4b:利用該數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中
圖1為習知的一種液晶顯示裝置的方塊圖;圖2為一組源極驅動電路的內部結構的方塊圖;圖3為第一顯示數據、匯流排傳輸數據和N/m個使能信號的時序圖;圖4為一組源極驅動電路的第一方塊圖;圖5為一組源極驅動電路的第二方塊圖;圖6為應用本發明之一種畫素數據複製方法的一顯示裝置的方塊圖;圖7為一組源極驅動電路的內部結構的方塊圖;圖8為本發明之畫素數據複製方法的第一實施例的流程圖;圖9為第一顯示數據、匯流排傳輸數據和N/m個使能信號的時序圖;圖10為一組源極驅動電路的方塊圖;圖11為本發明之畫素數據複製方法的第二實施例的流程圖;圖12為第一顯示數據、匯流排傳輸數據、N/2m個第一使能信號和N/2m個第二使能信號的時序圖;
圖13A為一採樣鎖存器和一保持鎖存器的第一方塊圖;圖13B為一採樣鎖存器和一保持鎖存器的第二方塊圖;圖14A為一採樣鎖存器和一保持鎖存器的第三方塊圖;圖14B為一採樣鎖存器和一保持鎖存器的第四方塊圖;圖15A為一採樣鎖存器和一保持鎖存器的第五方塊圖;圖15B為一採樣鎖存器和一保持鎖存器的第六方塊圖;圖16為本發明之畫素數據複製方法的第三實施例的流程圖;以及圖17為第一顯示數據、匯流排傳輸數據和N/m個使能信號的時序圖。
為使 貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
圖6為應用本發明之一種畫素數據複製方法的一顯示裝置的方塊圖。如圖6所示,該顯示裝置1係主要包括:一顯示面板11以及至少一個顯示驅動晶片12,其中該顯示驅動晶片12包括:一時序控制器121、一源極驅動單元122以及一閘極驅動單元120。在可行的實施例中,該顯示面板11較佳地為LCD面板,但亦可為OLED面板、LED面板、或QLED面板,且該顯示裝置1可以整合在一電子裝置之中,其中該電子裝置可以是但不限於智慧型手機、智慧型手錶、平板電腦、筆記型電腦、一體式電腦、智慧型電視、車載娛樂裝置、門禁裝置、打卡裝置、或電子式門鎖。進一步地,圖7為一組源極驅動電路的內部結構的方塊圖。如圖6與圖7所示,該源極驅動單元122
包含一具N個驅動通道(CH1~CHn)的源極驅動電路123,其中該源極驅動電路123主要包括:一移位寄存器1231、一採樣鎖存器(sampling latch)1232、一保持鎖存器(holding latch)1233、一電平位移器(level shifter)1234、一數位類比轉換器(DAC)1235、N個驅動器(driver)1236、以及一伽馬電壓產生單元1237。
本發明主要揭示一種畫素數據複製方法,其係應用於該顯示裝置1之中,使得該顯示驅動晶片12在所述顯示裝置1的分辨率被調降之時執行本發明之畫素數據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。圖8為本發明之畫素數據複製方法的第一實施例的流程圖,其中包含以下步驟:步驟S1:將一第一時鐘信號倍頻處理為一第二時鐘信號,使得該源極驅動電路123所包含的一移位寄存器1231依據該第二時鐘信號產生N/m個使能信號;其中,各所述使能信號具有一脈衝寬度,且N、m皆為正整數;步驟S2:將透過一數據傳輸介面所接收的一第一顯示數據排列成一第二顯示數據;以及步驟S3:利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路123所包含的一採樣鎖存器1232,使得該採樣鎖存器1232依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器1232之中。
圖9為第一顯示數據、匯流排傳輸數據和N/m個使能信號的時序圖(Timing diagram)。如圖7與圖9所示,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,其中每一組RGB畫素數據的
花費時間為T,各所述使能信號No的一使能時間寬度為(m/6)*T,且N、m皆為正整數。如圖9所示,該第一顯示數據和該第二顯示數據(即,匯流排傳輸數據)皆包含N/6組RGB畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容。舉例而言,RGB[1]為包含R1子畫素數據、B1子畫素數據和G1子畫素數據的第1組RGB畫素數據,且RGB[2]為包含R2子畫素數據、B2子畫素數據和G2子畫素數據的第2組RGB畫素數據。藉由將兩個第一顯示數據排列而兩列即產生所述第二顯示數據,其中,第1列的第1組數據(即,RGB[1])和第2列的第1組數據(即,RGB[1])包含相同內容,且第1列的第2組數據(即,RGB[2])和第2列的第2組數據(即,RGB[2])包含相同內容,依此類推。
依前述規劃,在完成第二顯示數據的排列之後,如圖9所示,該第二顯示數據被發送至一數據傳輸總線(即,匯流排data bus),從而由該數據傳輸總線傳送至該源極驅動電路123所包含的採樣鎖存器1232。由於該移位寄存器1231依據所述時鐘信號而產生N/m個使能信號NO傳送至該採樣鎖存器(sampling latch)1232,因此,該採樣鎖存器(sampling latch)1232依據每一個所述使能信號NO對該第二顯示數據的m個子畫素數據執行一次數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器1232之中。進一步地,圖10為一組源極驅動電路的方塊圖。如圖7、圖9與圖10所示,當該顯示裝置1的分辨率(resolution)被調降時,各所述源極驅動電路123會執行本發明之畫素數據複製方法,從而啟用一畫素數據複製功能,使得相鄰的兩個畫素對應同一組RGB數據。例如,通道CH1~CH3所輸出的數據電壓(或數據電流)
係對應第1組RGB數據(包含R1/G1/B1),且通道CH4~CH6所輸出的數據電壓(或數據電流)亦對應第1組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。並且,通道CH7~CH9所輸出的數據電壓(或數據電流)係對應第2組RGB數據(包含R2/G2/B2),且通道CH10~CH12所輸出的數據電壓(或數據電流)亦對應第2組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。
簡單而言,為實現畫素複製,需要重複輸入RGB1以保證RGB2=RGB1(即,每二組RGB畫素數據包含相同內容)。因此,在第一實施例中,係通過調整所述第二時鐘信號所包含之N/m個脈衝寬度的時序以及將該數據傳輸介面所接收的第一顯示數據排列成第二顯示數據的方式,保證兩個相鄰畫素接收的數據是相同的,從而避免重複輸入,減少輸入時間和功耗。於此,所述兩個相鄰畫素指的是顯示面板11上的兩個相鄰畫素,一個畫素包含R子畫素、G子畫素和B子畫素。
進一步地,本發明還揭示一種畫素數據複製方法的第二實施例。圖11為本發明之畫素數據複製方法的第二實施例的流程圖,其中包含以下步驟:步驟S1a:令該源極驅動電路123所包含的一移位寄存器1231依據一時鐘信號產生N/2m個第一使能信號以及N/2m個第二使能信號;其中,各所述第一使能信號具有一第一脈衝寬度,各所述第二使能信號具有二第一脈衝寬度,且N、m皆為正整數;步驟S2a:透過一數據傳輸介面接收一第一顯示數據;其中,該第一顯示數據包含N/6組RGB畫素數據,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫
素數據的花費時間為T,各所述第一脈衝寬度為(m/3)*T,且各所述第二脈衝寬度為(m/3)*T;步驟S3a:將該第一顯示數據排列成一第二顯示數據;以及步驟S4a:利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路123所包含的一採樣鎖存器1232,使得該採樣鎖存器1232依據一個所述第一使能信號對該第二顯示數據的m個子畫素數據執行一第一數據鎖存操作,並且依據一個所述第二使能信號對該第二顯示數據的m個子畫素數據執行一第二數據鎖存操作,最終該第二顯示數據在歷經N/2m次所述第一數據鎖存操作以及N/2m次所述第二數據鎖存操作之後被全部鎖存於該採樣鎖存器1232之中。
圖12為第一顯示數據、匯流排傳輸數據、N/2m個第一使能信號和N/2m個第二使能信號的時序圖。如圖7與圖12所示,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,其中每一組RGB畫素數據的花費時間為T。另一方面,N/2m個第一使能信號分別為NO[1]、NO[3]、......、NO[N/m-1],N/2m個第二使能信號分別為NO[2]、NO[4]、......、NO[N/m],所述第一使能信號和各所述第二使能信號皆具有一使能時間寬度為(m/3)*T,且N、m皆為正整數。如圖12所示,該第一顯示數據包含N/6組RGB畫素數據,包括:RGB[1]、RGB[2]、......、RGB[N/6-1]、以及RGB[N/6]。具體地,RGB[1]為包含R1子畫素數據、B1子畫素數據和G1子畫素數據的第1組RGB畫素數據,且RGB[2]為包含R2子畫素數據、B2子畫素數據和G2子畫素數據的第2組RGB畫素數據,依此類推。
圖13A為一採樣鎖存器和一保持鎖存器的第一方塊圖,且圖13B為一採樣鎖存器和一保持鎖存器的第二方塊圖。如圖13A和圖
13B所示,在第二實施例中,可進一步規劃設置一多工器1230,使其耦接於該採樣鎖存器1232和該數據傳輸總線(即,匯流排data bus)之間。依此設置,該第二顯示數據被發送至該數據傳輸總線,從而由該數據傳輸總線傳送至該多工器1230。如圖13A所示,該多工器一個所述第一使能信號(NO[1]、NO[3]、...NO[N/m-1])的使能時間寬度內將包含m個子畫素數據的第j組數據(如:RGB[1])傳送至該採樣鎖存器1232,使該採樣鎖存器1232對該m個子畫素數據執行所述第一數據鎖存操作,j為正整數。並且,如圖13B所示,該多工器1230在一個所述第二使能信號(NO[2]、NO[4]、...NO[N/m])的使能時間寬度內將包含m個子畫素數據的第j+1組數據(如:RGB[2])傳送至該採樣鎖存器1232,使該採樣鎖存器1232對該m個子畫素數據執行所述第二數據鎖存操作。最終,在歷經N/2m次所述第一數據鎖存操作以及N/2m次所述第二數據鎖存操作之後,該第二顯示數據被全部鎖存於該採樣鎖存器1232之中。如圖7、圖12與圖10所示,當該顯示裝置1的分辨率(resolution)被調降時,各所述源極驅動電路123會執行本發明之畫素數據複製方法,從而啟用一畫素數據複製功能,使得相鄰的兩個畫素對應同一組RGB數據。例如,通道CH1~CH3所輸出的數據電壓(或數據電流)係對應第1組RGB數據(包含R1/G1/B1),且通道CH4~CH6所輸出的數據電壓(或數據電流)亦對應第1組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。並且,通道CH7~CH9所輸出的數據電壓(或數據電流)係對應第2組RGB數據(包含R2/G2/B2),且通道CH10~CH12所輸出的數據電壓(或數據電流)亦對應第2組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。
進一步地,圖14A為一採樣鎖存器和一保持鎖存器的第三方塊圖,且圖14B為一採樣鎖存器和一保持鎖存器的第四方塊圖。如圖14A和圖14B所示,實務上,可進一步規劃設置一多工器1230,使其耦接於該保持鎖存器1233和該採樣鎖存器1232之間。依此設置,該第二顯示數據被發送至一數據傳輸總線(即,匯流排data bus),從而由該數據傳輸總線傳送至該保持鎖存器1233。如圖14A所示,該採樣鎖存器1232在一個所述第一使能信號(NO[1]、NO[3]、...NO[N/m-1])的使能時間寬度內鎖存第j組數據(如:RGB[1]),且該多工器1230進一步地將鎖存在該採樣鎖存器1232之中的RGB[1]傳送至該保持鎖存器1233。並且,如圖14B所示,該採樣鎖存器1232在一個所述第二使能信號(NO[2]、NO[4]、...NO[N/m])的使能時間寬度內鎖存第j+1組數據(如:RGB[2]),且該多工器1230進一步地將鎖存在該採樣鎖存器1232之中的RGB[2]傳送至該保持鎖存器1233。如圖7、圖12與圖10所示,當該顯示裝置1的分辨率(resolution)被調降時,各所述源極驅動電路123會執行本發明之畫素數據複製方法,從而啟用一畫素數據複製功能,使得相鄰的兩個畫素對應同一組RGB數據。例如,通道CH1~CH3所輸出的數據電壓(或數據電流)係對應第1組RGB數據(包含R1/G1/B1),且通道CH4~CH6所輸出的數據電壓(或數據電流)亦對應第1組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。並且,通道CH7~CH9所輸出的數據電壓(或數據電流)係對應第2組RGB數據(包含R2/G2/B2),且通道CH10~CH12所輸出的數據電壓(或數據電流)亦對應第2組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。
此外,圖15A為一採樣鎖存器和一保持鎖存器的第五方塊圖,且圖15B為一採樣鎖存器和一保持鎖存器的第六方塊圖。如圖15A和圖15B所示,實務上,可進一步規劃設置一多工器1230,使其耦接於該保持鎖存器1233和該電平位移器1234之間。依此設置,該第二顯示數據被發送至一數據傳輸總線(即,匯流排data bus),從而由該數據傳輸總線傳送至該採樣鎖存器1232,再由該採樣鎖存器1232傳送至該保持鎖存器1233。接著,如圖15A所示,該保持鎖存器1233透過該多工器1230將第j組數據(如:RGB[1])傳送至該電平位移器1234。並且,如圖15B所示,該保持鎖存器1233透過該多工器1230將第j+1組數據(如:RGB[2])傳送至該電平位移器1234。如圖7、圖12與圖10所示,當該顯示裝置1的分辨率(resolution)被調降時,各所述源極驅動電路123會執行本發明之畫素數據複製方法,從而啟用一畫素數據複製功能,使得相鄰的兩個畫素對應同一組RGB數據。例如,通道CH1~CH3所輸出的數據電壓(或數據電流)係對應第1組RGB數據(包含R1/G1/B1),且通道CH4~CH6所輸出的數據電壓(或數據電流)亦對應第1組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。並且,通道CH7~CH9所輸出的數據電壓(或數據電流)係對應第2組RGB數據(包含R2/G2/B2),且通道CH10~CH12所輸出的數據電壓(或數據電流)亦對應第2組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。
進一步地,本發明還揭示一種畫素數據複製方法的第三實施例。圖16為本發明之畫素數據複製方法的第三實施例的流程圖,其中包含以下步驟:
步驟S1b:令該源極驅動電路123所包含的一移位寄存器1231依據一時鐘信號產生N/m個使能信號;其中,各所述使能信號具有一脈衝寬度,且N、m皆為正整數;步驟S2b:將透過一數據傳輸介面所接收的一第一顯示數據傳送至一先進先出(FIFO)暫存器;步驟S3b:自該先進先出暫存器讀出該第一顯示數據,並將該第一顯示數據排列成一第二顯示數據;其中,該第一顯示數據和該第二顯示數據皆包含N/6組RGB畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,且各所述脈衝寬度為(m/3)*T;以及步驟S4b:利用該數據傳輸總線將該第二顯示數據傳送至該源極驅動電路123所包含的一採樣鎖存器1232,使得該採樣鎖存器1232依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器1232之中。
圖17為第一顯示數據、匯流排傳輸數據和N/m個使能信號的時序圖。如圖7與圖17所示,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,其中每一組RGB畫素數據的花費時間為T。另一方面,該N/m個使能信號分別為NO[1]、NO[2]、......、NO[N/m-1]、NO[N/m],且各所述使能信號具一使能時間寬度為(m/3)*T。如圖17所示,該第一顯示數據和該第二顯示數據(即,匯流排傳輸數據)皆包含N/6組RGB畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容。舉例而言,RGB[1]為包含R1子
畫素數據、B1子畫素數據和G1子畫素數據的第1組RGB畫素數據,且RGB[2]為包含R2子畫素數據、B2子畫素數據和G2子畫素數據的第2組RGB畫素數據。藉由將兩個第一顯示數據排列而兩列即產生所述第二顯示數據,其中,第1列的第1組數據(即,RGB[1])和第2列的第1組數據(即,RGB[1])包含相同內容,且第1列的第2組數據(即,RGB[2])和第2列的第2組數據(即,RGB[2])包含相同內容,依此類推。
依前述規劃,在完成第二顯示數據的排列之後,如圖17所示,該第二顯示數據被發送至一數據傳輸總線(即,匯流排data bus)。由於該移位寄存器1231依據所述時鐘信號而產生N/m個使能信號NO傳送至該採樣鎖存器(sampling latch)1232,因此,該採樣鎖存器1232依據每一個所述使能信號NO對該第二顯示數據的m個子畫素數據執行一次數據鎖存操作,亦即,自該先進先出暫存器讀出該第二顯示數據並鎖存m個子畫素數據。最終,在歷經N/m次所述數據鎖存操作之後,該第二顯示數據被全部鎖存於該採樣鎖存器1232之中。進一步地,圖10為一組源極驅動電路的方塊圖。如圖7、圖9與圖10所示,當該顯示裝置1的分辨率(resolution)被調降時,各所述源極驅動電路123會執行本發明之畫素數據複製方法,從而啟用一畫素數據複製功能,使得相鄰的兩個畫素對應同一組RGB數據。例如,通道CH1~CH3所輸出的數據電壓(或數據電流)係對應第1組RGB數據(包含R1/G1/B1),且通道CH4~CH6所輸出的數據電壓(或數據電流)亦對應第1組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。並且,通道CH7~CH9所輸出的數據電壓(或數據電流)係對應第2組RGB數據(包含R2/G2/B2),且通道CH10~CH12
所輸出的數據電壓(或數據電流)亦對應第2組RGB數據,亦即相鄰的兩個畫素對應同一組RGB數據。
補充說明的是,由於該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,其和該N/m個使能信號的使能時間寬度的總和(即,(m/3)*T*(N/m)=(N/3)*T)之間存在時間差。因此,必須先將該第一顯示數據存入FIFO暫存器,接著再將由該第一顯示數據所排列而成的第二顯示數據傳送至該採樣鎖存器(sampling latch)1232。
由上述可知,本發明揭露了一種畫素數據複製方法,其係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,N為6之正整數倍數,且所述畫素數據複製方法包括:依一時鐘信號之控制在該時鐘信號之N/6個時鐘週期內接收N/6組RGB資料;以及依該時鐘信號產生至少一組使能脈衝信號以在N/6個所述時鐘週期內將N/6組所述RGB資料各重複鎖存在一保持鎖存器之N/3組儲存單元之兩組儲存單元中,其中所述至少一組使能脈衝信號在N/6個所述時鐘週期內共有N/3個脈衝,且該保持鎖存器之各組所述儲存單元均與3個所述驅動通道對應。
如此,上述已完整且清楚地說明本發明之畫素數據複製方法;並且,經由上述可得知本發明具有下列優點:
(1)本發明提供一種畫素數據複製方法,其係應用於包括一顯示面板以及至少一個顯示驅動晶片的一顯示裝置之中,使得該顯示驅動晶片在所述顯示裝置的分辨率被調降之時執行本發明之畫素數
據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。
(2)並且,本發明同時提供一種顯示裝置的一實施例,其包括一顯示面板以及至少一顯示驅動晶片,其特徵在於,該顯示驅動晶片在所述顯示裝置的分辨率(resolution)被調降之時執行如前所述本發明之畫素數據複製方法,從而在減少數據傳送功耗和時間的情況下實現畫素數據複製。
(3)進一步地,本發明,本發明還提供一種資訊處理裝置,其特徵在於具有如前所述本發明之顯示裝置。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請 貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
S1:將一第一時鐘信號倍頻處理為一第二時鐘信號,使得該源極驅動電路所包含的一移位寄存器依據該第二時鐘信號產生N/m個使能信號
S2:將透過一數據傳輸介面所接收的一第一顯示數據排列成一第二顯示數據
S3:利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中
Claims (13)
- 一種畫素數據複製方法,係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,且所述畫素數據複製方法包括:將一第一時鐘信號倍頻處理為一第二時鐘信號,使得該源極驅動電路所包含的一移位寄存器依據該第二時鐘信號產生N/m個使能信號;其中,各所述使能信號具有一脈衝寬度,且N、m皆為正整數;將透過一數據傳輸介面所接收的一第一顯示數據排列成一第二顯示數據;其中,該第一顯示數據和該第二顯示數據皆包含N/6組RGB畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,且各所述脈衝寬度為(m/6)*T;以及利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中。
- 一種顯示裝置,包括一顯示面板以及至少一顯示驅動晶片,其特徵在於,該顯示驅動晶片在所述顯示裝置的分辨率(resolution)被調降之時執行如請求項1所述之畫素數據複製方法。
- 一種畫素數據複製方法,係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,且所述畫素數據複製方法包括:令該源極驅動電路所包含的一移位寄存器依據一時鐘信號產生N/2m個第一使能信號以及N/2m個第二使能信號;其中,各所述第一使能信號具有一第一脈衝寬度,各所述第二使能信號具有一第二脈衝寬度,且N、m皆為正整數;透過一數據傳輸介面接收一第一顯示數據;其中,該第一顯示數據包含N/6組RGB畫素數據,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,各所述第一脈衝寬度為(m/3)*T,且各所述第二脈衝寬度為(m/3)*T;將該第一顯示數據排列成一第二顯示數據;以及利用一數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述第一使能信號對該第二顯示數據的m個子畫素數據執行一第一數據鎖存操作,並且依據一個所述第二使能信號對該第二顯示數據的m個子畫素數據執行一第二數據鎖存操作,最終該第二顯示數據在歷經N/2m次所述第一數據鎖存操作以及N/2m次所述第二數據鎖存操作之後被全部鎖存於該採樣鎖存器之中。
- 如請求項3所述之畫素數據複製方法,其中,該源極驅動電路包括:所述移位寄存器、耦接該移位寄存器的所述採樣鎖存 器、耦接該採樣鎖存器的一保持鎖存器、耦接該保持鎖存器的一電平位移器、耦接該電平位移器的一數位類比轉換器、以及耦接該數位類比轉換器的N個驅動器,且該源極驅動電路進一步包括:一多工器,耦接於該採樣鎖存器和該數據傳輸總線之間;其中,該多工器在一個所述第一使能信號的使能時段內將包含m個子畫素數據的第j組數據傳送至該採樣鎖存器,使該採樣鎖存器對該m個子畫素數據執行所述第一數據鎖存操作,j為正整數;其中,該多工器在一個所述第二使能信號的使能時段內將包含m個子畫素數據的第j+1組數據傳送至該採樣鎖存器,使該採樣鎖存器對該m個子畫素數據執行所述第二數據鎖存操作。
- 如請求項3所述之畫素數據複製方法,其中,該源極驅動電路包括:所述移位寄存器、耦接該移位寄存器的所述採樣鎖存器、耦接該採樣鎖存器的一保持鎖存器、耦接該保持鎖存器的一電平位移器、耦接該電平位移器的一數位類比轉換器、以及耦接該數位類比轉換器的N個驅動器,且該源極驅動電路進一步包括:一多工器,耦接於該保持鎖存器和該採樣鎖存器之間;其中,該採樣鎖存器在一個所述第一使能信號的使能時段內鎖存第j組數據,且該多工器進一步地將鎖存在該採樣鎖存器之中的第j組數據傳送至該保持鎖存器,該第j組數據包含m個子畫素數據,且j為正整數;其中,該採樣鎖存器在一個所述第二使能信號的使能時段內鎖存第j+1組數據,且該多工器進一步地將鎖存在該採樣鎖存器之中的第 j+1組數據傳送至該保持鎖存器,該第j+1組數據包含m個子畫素數據。
- 如請求項3所述之畫素數據複製方法,其中,該源極驅動電路包括:所述移位寄存器、耦接該移位寄存器的所述採樣鎖存器、耦接該採樣鎖存器的一保持鎖存器、耦接該保持鎖存器的一電平位移器、耦接該電平位移器的一數位類比轉換器、以及耦接該數位類比轉換器的N個驅動器,且該源極驅動電路進一步包括:一多工器,耦接於該保持鎖存器和該電平位移器之間;其中,該保持鎖存器透過該多工器將第j組數據傳送至該電平位移器,該第j組數據包含m個子畫素數據,且j為正整數;其中,該保持鎖存器透過該多工器將第j+1組數據傳送至該電平位移器,且該第j+1組數據包含m個子畫素數據。
- 一種顯示裝置,包括一顯示面板以及至少一顯示驅動晶片,其特徵在於,該顯示驅動晶片在所述顯示裝置的分辨率(resolution)被調降之時執行如請求項3至請求項6之中任一項所述之畫素數據複製方法。
- 一種畫素數據複製方法,係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,且所述畫素數據複製方法包括:令該源極驅動電路所包含的一移位寄存器依據一時鐘信號產生N/m個使能信號;其中,各所述使能信號具有一脈衝寬度,且N、m皆為正整數; 將透過一數據傳輸介面所接收的一第一顯示數據傳送至一先進先出暫存器;自該先進先出暫存器讀出該第一顯示數據,並將該第一顯示數據排列成一第二顯示數據;其中,該第一顯示數據和該第二顯示數據皆包含N/6組RGB畫素數據,該第二顯示數據之中每二組RGB畫素數據包含相同內容,該數據傳輸介面接收該第一顯示數據的花費時間為(N/6)*T,該數據傳輸介面接收一組RGB畫素數據的花費時間為T,且各所述脈衝寬度為(m/3)*T;以及利用該數據傳輸總線將該第二顯示數據傳送至該源極驅動電路所包含的一採樣鎖存器,使得該採樣鎖存器依據一個所述使能信號對該第二顯示數據的m個子畫素數據執行一數據鎖存操作,最終該第二顯示數據在歷經N/m次所述數據鎖存操作之後被全部鎖存於該採樣鎖存器之中。
- 一種畫素數據複製方法,係由一顯示驅動晶片執行,其中該顯示驅動晶片包含一具N個驅動通道的源極驅動電路,N為6之正整數倍數,且所述畫素數據複製方法包括:依一時鐘信號之控制在該時鐘信號之N/6個時鐘週期內接收N/6組RGB資料;以及依該時鐘信號產生至少一組使能脈衝信號以在N/6個所述時鐘週期內將N/6組所述RGB資料各重複鎖存在一保持鎖存器之N/3組儲存單元之兩組儲存單元中,其中所述至少一組使能脈衝信號在N/6個所 述時鐘週期內共有N/3個脈衝,且該保持鎖存器之各組所述儲存單元均與3個所述驅動通道對應。
- 一種顯示裝置,包括一顯示面板以及至少一顯示驅動晶片,其特徵在於,該顯示驅動晶片在所述顯示裝置的分辨率(resolution)被調降之時執行如請求項8或9所述之畫素數據複製方法。
- 一種資訊處理裝置,其特徵在於,具有如請求項2所述之顯示裝置。
- 一種資訊處理裝置,其特徵在於,具有如請求項7所述之顯示裝置。
- 一種資訊處理裝置,其特徵在於,具有如請求項10所述之顯示裝置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111149220A TWI840040B (zh) | 2022-12-21 | 2022-12-21 | 畫素數據複製方法、顯示裝置以及資訊處理裝置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111149220A TWI840040B (zh) | 2022-12-21 | 2022-12-21 | 畫素數據複製方法、顯示裝置以及資訊處理裝置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI840040B true TWI840040B (zh) | 2024-04-21 |
| TW202427431A TW202427431A (zh) | 2024-07-01 |
Family
ID=91618764
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111149220A TWI840040B (zh) | 2022-12-21 | 2022-12-21 | 畫素數據複製方法、顯示裝置以及資訊處理裝置 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI840040B (zh) |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201137818A (en) * | 2010-04-19 | 2011-11-01 | Himax Tech Ltd | A method for handling image data transfer in a display driver and display system |
| CN109872672A (zh) * | 2017-12-04 | 2019-06-11 | 硅工厂股份有限公司 | 数据驱动装置、数据处理装置以及显示驱动系统 |
-
2022
- 2022-12-21 TW TW111149220A patent/TWI840040B/zh active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201137818A (en) * | 2010-04-19 | 2011-11-01 | Himax Tech Ltd | A method for handling image data transfer in a display driver and display system |
| CN109872672A (zh) * | 2017-12-04 | 2019-06-11 | 硅工厂股份有限公司 | 数据驱动装置、数据处理装置以及显示驱动系统 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202427431A (zh) | 2024-07-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN100524395C (zh) | 数据传输方法和电子设备 | |
| KR100978168B1 (ko) | 전기 광학 장치 및 전자기기 | |
| KR100696915B1 (ko) | 표시 장치 및 표시 제어 회로 | |
| US7936345B2 (en) | Driver for driving a display panel | |
| US8542177B2 (en) | Data driving apparatus and display device comprising the same | |
| CN1326111C (zh) | 驱动电路、光电装置及其驱动方法 | |
| KR100954011B1 (ko) | 표시 장치 | |
| KR20000035530A (ko) | 반도체장치의 시스템구성 및 그를 이용하는 액정 표시장치모듈 | |
| US6130657A (en) | Liquid crystal display device | |
| US20080001898A1 (en) | Data bus power down for low power lcd source driver | |
| WO2013084813A1 (ja) | 表示装置および電子機器 | |
| CN101051448B (zh) | 用于平面型显示装置的数据线驱动器中的半导体集成电路器件 | |
| KR20070095221A (ko) | 화상표시장치 | |
| JP4390451B2 (ja) | 表示装置およびデータ側駆動回路 | |
| US6727876B2 (en) | TFT LCD driver capable of reducing current consumption | |
| TWI840040B (zh) | 畫素數據複製方法、顯示裝置以及資訊處理裝置 | |
| US7167117B2 (en) | Test circuit for digital to analog converter in liquid crystal display driver | |
| KR100430092B1 (ko) | 싱글뱅크형액정표시장치 | |
| JPH03198087A (ja) | 表示装置の列電極駆動回路 | |
| KR101429909B1 (ko) | 액정 표시 장치 | |
| KR20040024915A (ko) | 액정표시장치 | |
| KR20050097032A (ko) | 액정표시장치의 구동장치 및 방법 | |
| KR960008102B1 (ko) | 표시장치의 행전극 구동회로 | |
| CN114078447B (zh) | 一种显示驱动电路、方法、显示面板及显示装置 | |
| JP2004061632A (ja) | 電気光学装置及び電子機器 |