JP2004061632A - 電気光学装置及び電子機器 - Google Patents
電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP2004061632A JP2004061632A JP2002216762A JP2002216762A JP2004061632A JP 2004061632 A JP2004061632 A JP 2004061632A JP 2002216762 A JP2002216762 A JP 2002216762A JP 2002216762 A JP2002216762 A JP 2002216762A JP 2004061632 A JP2004061632 A JP 2004061632A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- period
- clock
- sampling
- data line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000005070 sampling Methods 0.000 claims abstract description 60
- 230000000630 rising effect Effects 0.000 claims description 25
- 239000004973 liquid crystal related substance Substances 0.000 description 46
- 101000994667 Homo sapiens Potassium voltage-gated channel subfamily KQT member 2 Proteins 0.000 description 29
- 102100034354 Potassium voltage-gated channel subfamily KQT member 2 Human genes 0.000 description 29
- 239000000758 substrate Substances 0.000 description 24
- 238000006243 chemical reaction Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 6
- 239000003086 colorant Substances 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000000565 sealant Substances 0.000 description 2
- 239000003566 sealing material Substances 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000004040 coloring Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 150000002367 halogens Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000005693 optoelectronics Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0275—Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
- G09G2320/0214—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
【解決手段】画像信号処理回路は、画像信号VID1〜VID6を出力する。データ線駆動回路140は、クロックCLK及びイネーブル信号ENBを用いて画像信号VID1〜VID6をサンプリングするためのサンプリング制御信号を発生する。タイミングジェネレータ200は、クロックCLKの立上り又は立下りタイミングを含む期間以外の期間において、サンプリングを可能にするイネーブル信号のアクティブ期間を設定する。これにより、画像信号がサンプリングされるタイミングでは、クロックCLKは立上り又は立下ることはなく、クロックによる高周波ノイズが画像信号に混入することを防止することができる。これにより、縦ラインムラの発生を防止して、高品位の画像を得ることができる。
【選択図】 図1
Description
【発明の属する技術分野】
本発明は、アクティブマトリクス方式の電気光学装置及び電子機器に関する。
【0002】
【従来の技術】
一般に電気光学装置、例えば、電気光学物質に液晶を用いて所定の表示を行う液晶装置は、一対の基板間に液晶が挟持された構成となっている。このうち、TFT駆動、TFD駆動等によるアクティブマトリクス駆動方式の液晶装置等の電気光学装置においては、縦横に夫々配列された多数の走査線及びデータ線並びにこれらの各交点に対応して多数の画素電極などがTFTアレイ基板等上に設けられている。
【0003】
各走査線には、走査線駆動回路から走査信号が順次供給されるようになっている。一方、データ線には、データ線駆動回路により駆動されたサンプリング回路によって画像信号が供給される。即ち、データ線駆動回路は、画像信号線上の画像信号をデータ線毎にサンプリングするサンプリング回路に対して、走査信号の順次供給動作と平行して、サンプリング回路駆動信号を供給するように構成されている。
【0004】
データ線駆動回路は、一般には、複数のラッチ回路(シフトレジスタ回路)を備え、水平走査期間の最初に供給される転送信号をクロック信号に応じて順次シフトして、これをサンプリング信号として出力するものであり、同様に、走査線駆動回路は、複数のラッチ回路を備え、垂直走査期間の最初に供給される転送信号をクロック信号に応じて順次シフトして、これを走査信号として出力するものである。また、サンプリング回路は、各データ線毎に設けられるサンプリング用のスイッチを備え、外部から供給される画像信号を、データ線駆動回路によるサンプリング信号にしたがいサンプリングして、各データ線に供給するものである。
【0005】
従って、各データ線のサンプリング信号は互いに排他的に発生する必要がある。ところが、サンプリング信号が、何らかの理由によりオーバーラップして出力されることがある。そうすると、あるデータ線に本来サンプリングされるべき画像信号は、これに隣接するデータ線にもサンプリングされてしまう。この結果、いわゆるゴーストやクロストークなどが発生して、表示品位が低下するという問題が生じる。
【0006】
特に、最近では、ドットクロックの高周波数化に対処すべく、1系統の画像信号を複数のm系統にシリアル−パラレル変換(相展開)すると共に、これらm系統の画像信号をサンプリング信号にしたがって同時にサンプリングして、m本のデータ線に供給する技術が開発されているが、このような技術において、サンプリング信号がオーバーラップして出力されると、m本単位にゴーストやクロストークなどが発生するので、表示品位の低下は、より深刻な問題となる。
【0007】
そこで、従来、サンプリング信号がオーバーラップすることを防止するために、イネーブル回路が導入されている。イネーブル回路は、相前後するサンプリング回路駆動信号同士が、時間軸上で部分的に重なったまま、これらの信号に応じてサンプリングスイッチがサンプリングしてしまうことがないように、イネーブル信号と呼ばれるイネーブル用のクロック信号と各サンプリング回路駆動信号との論理積をとることにより、各サンプリング回路駆動信号のパルス幅を、イネーブル信号のパルス幅にまで狭める技術である。
【0008】
このようにパルス幅を制限することにより、相前後する二つのサンプリング回路駆動信号の間には、若干の時間間隔が時間的マージンとして置かれることになる。このため、たとえ高周波数駆動に伴って、サンプリング回路、データ線駆動回路等を構成するTFT等の能動素子や各種配線におけるオン抵抗や配線抵抗、時定数、容量、遅延時間などの悪影響が相対的に増大しても、上述した時間的マージンにより、この悪影響を部分的に又は完全に吸収することが可能となる。
【0009】
この結果、画像信号が相展開されていない場合には相隣接するデータ線間における、或いは、画像信号が相展開されている場合には同一の画像信号に接続されていると共に相前後して駆動されるデータ線間における、所謂クロストークやゴーストが生じるのを効率的に防ぐことが可能となる。
【0010】
【発明が解決しようとする課題】
ところで、上述したシフトレジスタ回路は、外部の画像信号処理回路から入力され水平走査の基準となるX側クロック信号CLX(及びその反転信号CLXinv)及びイネーブル信号ENBに基づいて各段における転送信号を発生し、この転送信号をサンプリング回路駆動信号として夫々対応する走査線に接続されたサンプリングスイッチに出力するように構成されている。
【0011】
ところが、クロック信号CLX又はその反転信号CLXinvとイネーブル信号ENBとの立上がり又は立下りが略同時に発生すると、データ線に供給される画像信号に混入する高周波ノイズのレベルが著しく高くなってしまう。この高周波ノイズは、画面上に縦ラインムラとして表示され画面品位を劣化させるという問題点があった。
【0012】
本発明はかかる問題点に鑑みてなされたものであって、アクティブなイネーブル信号期間及びその近傍の期間においてクロック信号CLX又はその反転信号CLXinvの論理状態を変化させないようにすることにより、画像信号に混入するノイズレベルを低減して縦ラインムラを抑制することができる電気光学装置及び電子機器を提供することを目的とする。
【0013】
【課題を解決するための手段】
本発明に係る電気光学装置は、複数の走査線及び複数のデータ線と、前記走査線及びデータ線の交差部分に対応して設けられるスイッチング素子及び画素電極の対と、画像信号を伝送するビデオ信号線と、前記ビデオ信号線によって転送された画像信号を水平走査の基準となるクロック及び前記データ線への画像信号の供給タイミングを決定するイネーブル信号を用いてサンプリングして前記データ線に供給するデータ線駆動手段と、前記クロックの立上り又は立下りタイミングを含まない期間に前記画像信号のサンプリングを可能にする前記イネーブル信号のアクティブ期間を設定するタイミング発生手段とを具備したことを特徴とする。
【0014】
このような構成によれば、データ線駆動手段は、水平走査の基準となるクロック及びイネーブル信号を用いて、ビデオ信号線を介して転送された画像信号をサンプリングして、各データ線に供給する。タイミング発生手段は、クロックの立上り又は立下りタイミングを含まない期間に画像信号のサンプリングを可能にするイネーブル信号のアクティブ期間を設定する。即ち、サンプリング期間を設定するイネーブル信号のアクティブ期間内において、クロックの立上り及び立下りは発生しない。従って、画像信号がデータ線に供給されている期間において、クロックの立下り及び立下りによる高周波ノイズが画像信号に混入することが防止される。また、クロックの立上り又は立下りタイミングと、イネーブル信号の立上り又は立下りタイミングとが一致しないので、両者のノイズが重畳して、画像信号のノイズレベルが著しく大きくなってしまうこともない。これにより、画像信号に混入するノイズレベルを低減して、画面上に縦方向のラインムラが表示されることを防止し、画面品位を向上させることができる。
【0015】
また、前記タイミング発生手段は、前記クロックの立上り又は立下りタイミングを含む所定幅の期間以外の期間に前記イネーブル信号のアクティブ期間を設定することを特徴とする。
【0016】
このような構成によれば、イネーブル信号の立上り及び立下りは、クロックの立上り及び立下りから所定幅の期間以上離れたタイミングで発生する。従って、クロックによるノイズとイネーブル信号によるノイズとの和のレベルは比較的小さく、データ線に供給される画像信号に混入する高周波ノイズのレベルは十分に低減される。
【0017】
また、前記所定幅の期間は、前記クロックの立上り又は立下りタイミングから15n秒以上離れた期間であることを特徴とする。
【0018】
このような構成によれば、イネーブル信号及びクロックの立上り又は立下りによるノイズの影響は十分に低減され、画面品位が高い画像信号が得られる。
【0019】
また、前記イネーブル信号は、前記水平走査の基準となるクロックの1周期内に、複数のアクティブ期間を有することを特徴とする。
【0020】
このような構成によれば、クロックの1周期内において、イネーブル信号による複数のデータ線に画像信号を時分割で供給することができ、クロック周波数を低減することができる。
【0021】
また、本発明に係る電子機器は、前記電気光学装置を画像形成手段として備えたことを特徴とする。
【0022】
このような構成によれば、前記電気光学装置において画像信号に高周波ノイズが混入することが防止されるので、ラインムラの発生を防止した高画質の画像を得ることができる。
【0023】
【発明の実施の形態】
以下、本発明の実施の形態について図面を参照して説明する。図1は本発明の第1実施の形態に係る電気光学装置を示す説明図である。本実施の形態は電気光学材料として液晶を用いた液晶装置に適用した例である。
【0024】
本実施の形態においては、データ線に画像信号が供給されるタイミング、即ち、データ線への画像信号の供給を可能にするイネーブル信号のアクティブ期間及びその近傍の期間において、クロック信号CLX又はその反転信号CLXinvの論理状態を変化させないようにすることにより、画像信号に混入するノイズレベルを低減するようにしたものである。
【0025】
図1に示すように、液晶装置は、液晶パネル100と、タイミングジェネレータ200と、画像信号処理回路300とを備える。このうち、タイミングジェネレータ200は、各部で使用されるタイミング信号や制御信号などを出力するものである。また、画像信号処理回路300内部におけるS/P変換回路302は、1系統の画像信号Videoを入力すると、相展開による書き込みを行うために、6系統の画像信号にシリアル−パラレル変換して出力する。ここで、画像信号を6系統にシリアル−パラレル変換する理由は、サンプリング回路150において、サンプリング用のスイッチ151を構成する薄膜トランジスタ(Thin FilmTransistor:以下TFTと称する。)のソース領域への画像信号の印加時間を長くして、サンプリング時間および充放電時間を十分に確保するためである。
【0026】
増幅・反転回路304は、シリアル−パラレル変換された画像信号のうち、反転が必要となるものを反転させ、この後、適宜、増幅して画像信号VID1〜VID6として液晶パネル100に対し並列的に供給するものである。なお、反転するか否かについては、一般には、データ信号の印加方式が走査線112単位の極性反転であるか、データ線114単位の極性反転であるか、画素単位の極性反転であるかに応じて定められ、その反転周期は、1水平走査期間またはドットクロック周期に設定される。なお、本実施の形態にあっては説明の便宜上、走査線112単位の極性反転である場合を例にとって説明するが、本発明をこれに限定する趣旨ではない。
【0027】
ここで、極性反転とは、画像信号の振幅中心電位を基準として正極性と負極性に交互に電圧レベルを反転させることをいう。また、6系統の画像信号VID1〜VID6を液晶パネル100に供給するタイミングは、図1に示す液晶装置では同時とするが、ドットクロックに同期して順次ずらしてもよく、この場合は後述するサンプリング回路にて6系統の画像信号を順次サンプリングする構成となる。
【0028】
図2は図1中の液晶パネル100の構成を示す斜視図であり、図3は図2のA−A’線の断面図である。
【0029】
液晶パネル100は、各種素子や画素電極118等が形成された素子基板101と、対向電極108等が設けられた対向基板102とが、スペーサ(図示省略)を含むシール材104によって一定の間隙を保って、互いに電極形成面が対向するように貼り合わせられると共に、この間隙に電気光学物質として例えばTN(Twisted Nematic)型の液晶105が封入された構成となっている。
【0030】
素子基板101には、ガラスや、半導体、石英などが用いられるが、対向基板102には、ガラスなどが用いられる。なお、素子基板101に不透明な基板が用いられる場合には、透過型ではなく反射型として用いられることとなる。また、シール材104は、対向基板102の周辺に沿って形成されるが、液晶105を封入するために一部が開口している。このため、液晶105の封入後に、その開口部分が封止材106によって封止されている。
【0031】
次に、素子基板101の対向面であって、シール材104の外側一辺の領域140においては、後述するデータ線駆動回路が形成されて、サンプリング信号を出力する構成となっている。さらに、この一辺においてシール材104が形成される近傍の領域150には、画像信号線やサンプリング回路などを形成してもよい。一方、この一辺の外周部分には、複数の実装端子107が形成されて、外部回路(図示省略)から各種信号を入力する構成となっている。
【0032】
また、この一辺に隣接する2辺の領域130には、夫々走査線駆動回路が形成されて、走査線を両側から駆動する構成となっている。なお、走査線に供給される走査信号の遅延が問題にならないのであれば、走査線駆動回路を片側1個だけに形成する構成でもよい。
【0033】
一方、対向基板102に設けられる対向電極108は、素子基板101との貼合部分における4隅のうち少なくとも一ヶ所において導通材により、素子基板101と電気的に接続される構成となっている。
【0034】
ほかに、対向基板102には、特に図示はしないが、画素電極118と対向する領域に、必要に応じて着色層(カラーフィルタ)が設けられる。ただし、後述する複板式のプロジェクタのように色光変調の用途に適用する場合には、対向基板102に着色層を形成する必要はない。
【0035】
素子基板101及び対向基板102の対向面には、ラビング処理された配向膜(図3では省略)が設けられる。また、基板101,102の各背面側には配向膜の配向方向に応じた偏光子(図示省略)が夫々設けられる。なお、図3においては、対向電極108や、画素電極118、実装端子107等には厚みを持たせているが、これは、形成位置を示すための便宜的な措置であり、実際には、基板に対して充分に無視できるほど薄い。
【0036】
液晶パネル100は、素子基板にあっては、図1に示すように、X方向に沿って平行に複数本の走査線112が配列して形成され、また、これと直交するY方向に沿って平行に複数本のデータ線114が形成されている。そして、これらの走査線112とデータ線114との各交点においては、各画素を制御するためのスイッチたるTFT116のゲート電極が走査線112に接続される一方、TFT116のソース電極がデータ線114に接続されると共に、TFT116のドレイン電極が画素電極118に接続されている。そして、各画素は、画素電極118と、対向基板に形成された共通電極と、これら両電極間に挟持された液晶とによって構成される結果、走査線112とデータ線114との各交点に対応して、マトリクス状に配列されることとなる。なお、このほかに、蓄積容量(図示省略)が、各画素毎に、電気的にみて、画素電極118と共通電極とに挟持された液晶に対して並列に形成される構成としても良い。
【0037】
駆動回路120は、少なくとも走査線駆動回路130、データ線駆動回路140及びサンプリング回路150からなる。駆動回路120の構成素子は、画素を駆動するTFT116と共通の製造プロセスで形成されるPチャネル型TFT及びNチャネル型TFTを組み合わせて構成されるため、製造効率の向上や、製造コストの低下、素子特性の均一化などが図られている。
【0038】
図4は図1中のデータ線駆動回路140の具体的な構成を示す回路図である。
【0039】
データ線駆動回路140は、水平走査期間の最初に供給される転送開始パルスDX−R又はDX−Lを、クロック信号CLX及びその反転クロック信号CLXinvにしたがって順次シフトすることによって、サンプリング信号S1〜Snを所定の順番で出力するものである。
【0040】
データ線駆動回路140に供給されるクロック信号CLX、その反転クロック信号CLXinv、転送開始パルスDX−R(DX−L)及びイネーブル信号(パルス幅制限信号)ENB1、ENB2は、いずれも図1におけるタイミングジェネレータ200によって、画像信号VID1〜VID6と同期して供給されるものである。なお、実際には、これら信号には、タイミングジェネレータ200から供給される低論理振幅信号を、図示しないレベルシフタによって高論理振幅信号に変換された信号が用いられる。このように論理振幅を変換する理由は、液晶パネル100に各種信号を供給するタイミングジェネレータ200は、一般にCMOS回路で構成されるので、その出力電圧は3〜5V程度であるのに対し、データ線駆動回路140の構成素子は、画素を駆動するTFT116と同一プロセスで形成されるTFTであるので、12V程度の比較的高い動作電圧が要求されるからである。
【0041】
データ線駆動回路140は、(n+1)段に接続されたラッチ回路1430を備えており、1個のラッチ回路1430は、クロック信号CLX及びその反転クロック信号のレベル遷移(立ち下がり、立ち上がり)時において、その直前の入力レベルをラッチして出力すると共に、後段に位置するラッチ回路1430の入力信号として供給するものである。
【0042】
各ラッチ回路1430は、図においてR方向及びL方向の双方向に転送可能であり、R方向転送の場合には、ラッチ回路1430の左側から転送開始パルスDX−Rが入力される一方、L方向の転送の場合には、ラッチ回路1430の右側から転送開始パルスDX−Lが入力される構成となっている。このため、後段とは、R方向転送の場合には右側を意味し、L方向転送の場合には左側を意味することになる。また、データ線駆動回路140を双方向に駆動するには、nを奇数で構成すれば、イネーブル信号ENB1、ENB2を転送方向によって切り換える必要がなくなり、外部回路の負荷を低減できる。
【0043】
なお、iは、第1段〜第(n+1)段のラッチ回路1430を一般化して説明するためものである。また、図4のデータ線駆動回路は、双方向の転送が可能である。信号Si’(R方向転送の場合に第i段のラッチ回路1430から出力される信号、又は、L方向転送の場合に第(i+1)段のラッチ回路1430から出力される信号)は、3入力型NAND回路1464の第1入力端に供給されている。また、NAND回路1464の第2入力端には、iが奇数であればイネーブル信号ENB1が供給される一方、iが偶数であればイネーブル信号ENB2が供給されている。さらに、NAND回路1464の第3入力端には、NAND回路1462の出力信号、詳細には、イネーブル信号ENB1及びENB2の否定論理積信号が供給されている。
【0044】
イネーブル信号ENB1、ENB2は、信号S1’〜Sn’の隣接同士において同時にHレベルとなるのを避けるために用いられる信号であって、夫々クロック信号CLX(反転クロック信号CLXinv)の半周期よりも短いパルス幅を有し、本来的には、互いにオーバーラップしないような信号である。
【0045】
各段に対応するNAND回路1464の出力信号は、夫々インバータ1466によって反転されて、これが、データ線駆動回路140のサンプリング信号S1〜Snとして出力される構成となっている。尚、インバータ1466は、1段、3段、5段、というように複数段設けるようにしても良い。
【0046】
本実施の形態においては、イネーブル信号ENB1、ENB2は、タイミングジェネレータ200によって、クロックCLK,CLKinvの立上がり又は立下りタイミング及びその近傍期間には、サンプリングを不能にするLレベル期間に設定されるようになっている。
【0047】
図5は各信号を示すタイミングチャートである。
【0048】
図5に示すように、イネーブル信号ENB1、ENB2は、クロックCLXの立上り(CLXinvの立下り)タイミングから期間tb 後に立上り、クロックCLXの立下り(CLXinvの立上り)タイミングから期間tf 前に立下るようになっている。本実施の形態においては、例えば、tb ,tf としては、15〜20n秒以上の時間に設定される。
【0049】
後述するように、イネーブル信号ENB1、ENB2のH期間に、画像信号がサンプリングされて各データ線に供給される。従って、図5のタイミング設定によって、画像信号がサンプリングされてデータ線に供給される期間においては、クロックCLX,CLXinvのいずれも立上り又は立下ることはなく、この立上り,立下りによる高周波ノイズが画像信号に混入することが防止される。
【0050】
仮に、イネーブル信号ENB1、ENB2の立上り及び立下りタイミングとクロックCLX,CLXinvの立上り又は立下りタイミングとが近接して発生すると、両者の高周波ノイズが合成されて、画像信号に大きな影響を与えるが、イネーブル信号ENB1、ENB2の立上り及び立下りタイミングは、クロックCLX,CLXinvの立上り又は立下りタイミングから十分に離れたタイミングに設定されていることから、画像信号に混入する高周波ノイズのレベルを軽減することができる。
【0051】
図1において、サンプリング回路150は、6本のデータ線114を1群(ブロック)とし、これらの群に属するデータ線114に対し、サンプリング信号S1〜Snにしたがって、画像信号VID1〜VID6を夫々サンプリングして供給するものである。詳細には、サンプリング回路150は、各データ線114毎に設けられるスイッチ151からなり、各スイッチ151は、データ線114の一端と、画像信号VID1〜VID6のいずれかが供給される信号線との間に介挿されると共に、そのゲートにサンプリング信号が供給される構成となっている。
【0052】
走査線駆動回路130は、出力信号の引き出し方向と、入力される信号とが異なる以外、基本的にデータ線駆動回路140の構成と同様である。すなわち、走査線駆動回路130は、データ線駆動回路150を90度左回転して配置したものであり、図1に示すように、パルスDX−R(DX−L)及び転送制御信号R(L)の代わりに、パルスDY−D(DY−U)及び転送制御信号D(U)を入力すると共に、クロック信号CLX及びその反転クロック信号CLXinvの代わりに、水平走査期間毎に、クロック信号CLY及びその反転クロック信号CLYinvを入力する構成となっている。
【0053】
なお、垂直走査方向が下方向である場合には、垂直走査期間の最初にパルスDY−Dが供給されると共に、転送制御信号Dがアクティブとなる一方、垂直走査方向が上方向である場合には、垂直走査期間の最初にパルスDY−Uが供給されると共に、転送制御信号Uがアクティブとなる。また、クロック信号CLYと、その反転信号CLYinvと、パルスDY−U(又はDY−D)とは、図1におけるタイミングジェネレータ200によって、画像信号VID1〜VID6と同期して供給されるものであり、さらに、これらの信号と、転送制御信号R(L)とは、いずれも、図示しないレベルシフタによって高論理振幅の信号に変換されたものである。
【0054】
また、これらのクロック信号の周波数を低く設定することにより、相隣接した走査線に供給される走査信号が実質的に重ならないようにすることが十分に可能なので、走査線駆動回路130においてパルス幅を狭めるためのNAND回路と、これに続くインバータとによるシンプルな構成にしても問題はない。
【0055】
次に、このように構成された実施の形態の動作について説明する。なお、以下においては説明の便宜上、垂直走査方向を下方向とし、水平走査方向を右(R)方向とする。
【0056】
走査線駆動回路130には、垂直走査期間の最初にパルスDY−Dが供給され、クロック信号CLY及びその反転クロック信号CLYinvによって順次シフトされて、各走査線112に出力される。これにより、複数の走査線112が1本ずつ線順次に下方向に選択されることとなる。
【0057】
また、1系統の画像信号Videoは、画像信号処理回路300によって、図5に示すように、画像信号VID1〜VID6に分配されると共に、時間軸に対して6倍に伸長される。さらに、ある走査線が選択される期間の最初、すなわち水平走査期間の最初において、データ線駆動回路140には、同図に示すように、転送開始パルスDX−Rが供給される。
【0058】
ここで、通常の動作において、イネーブル信号ENB1、ENB2は、タイミングジェネレータ200から、図5に示されるようにHレベル(アクティブ)期間が互いにオーバーラップしないように供給されるので、図4のNAND回路1462の出力信号は、継続してHレベルとなり、Lレベルに遷移しない。このため、NAND回路1464の出力は、iが奇数であれば、信号Si及びイネーブル信号ENB1のみに依存し、また、iが偶数であれば、信号Si及びイネーブル信号ENB2のみに依存することになる。
【0059】
このため、信号S1’〜Sn’は、すなわち、第1段〜第n段のラッチ回路1430によって、最初に供給される転送開始パルスDX−Rを、クロック信号CLX及びその反転クロック信号CLXinvの半周期ずつ毎に順次シフトした信号S1’〜Sn’は、イネーブル信号ENB1、ENB2のHレベル期間SMPaに制限されて、これが図5に示すように、サンプリング信号S1〜Snとして順次出力されることとなる。
【0060】
サンプリング信号S1がHレベルになると、この群に属する6本のデータ線114に、夫々画像信号VID1〜VID6がサンプリングされて、これらの画像信号VID1〜VID6が現時点で選択された走査線112と交差する6個の画素に、当該TFT116によって夫々書き込まれることとなる。次いで、サンプリング信号S2がHレベルになると、今度は、次の6本のデータ線114に夫々画像信号VID1〜VID6がサンプリングされ、これらの画像信号VID1〜VID6がその時点で選択された走査線112と交差する6個の画素に、当該TFT116によって夫々書き込まれることとなる。
【0061】
以下同様にして、サンプリング信号S3、S4、……、Snが順次Hレベルとなると、各サンプリング信号に属する6本のデータ線114に夫々画像信号VID1〜VID6がサンプリングされ、これらの画像信号VID1〜VID6がその時点で選択された走査線112と交差する6個の画素に夫々書き込まれることとなる。そして、この後、次の走査線112が選択され、再び、サンプリング信号S1〜Snが順次出力されて、同様な書き込みが繰り返し実行されることとなる。
【0062】
イネーブル信号ENB1、ENB2のHレベルによるサンプリング期間には、各データ線の画像信号にはノイズが重畳する。特に、水平方向の複数画素単位で立上り立下るクロックCLX,CLXinv、イネーブル信号ENB1、ENB2による高周波ノイズによる影響は、縦方向のラインムラとして現れ、著しい画質劣化を生じさせる。
【0063】
しかし、本実施の形態においては、イネーブル信号ENB1、ENB2のHレベルによるサンプリング期間の開始タイミング及び終了タイミングは、クロックCLX,CLXinvの立上り及び立下りタイミングから十分に離間したタイミングに設定されている。これにより、クロックCLX,CLXinv及びイネーブル信号ENB1、ENB2による高周波ノイズは、図5に示すように、サンプリング期間以外の期間で大きく、サンプリング期間には比較的小さい。また、クロックCLX,CLXinvによる高周波ノイズとイネーブル信号ENB1、ENB2による高周波ノイズとは、発生タイミングが十分に離間しており、両ノイズが加算された大レベルのノイズが生じることはなく、画像信号に混入するノイズレベルは比較的小さい。
【0064】
このように本実施の形態においては、サンプリング期間を設定するイネーブル信号ENB1、ENB2のHレベル期間内において、クロックCLX,CLXinvの立上り及び立下りを発生させない設定にすると共に、イネーブル信号ENB1、ENB2の立上り及び立下りと、クロックCLX,CLXinvの立上り及び立下りとを十分に離間したタイミングで発生させて、データ線に供給される画像信号に混入する高周波ノイズのレベルを低減して、画面上に縦方向のラインムラが表示されることを防止し、画面品位を向上させている。
【0065】
なお、第1実施の形態においては、水平走査方向を右(R)方向として説明したが、反対に、左(L)方向とする場合には、各ラッチ回路1430が、R方向転送時の構成を左右反転させたものとなる。このため、サンプリング信号が、Sn、S(n−1)、……、S2、S1という順番で出力される点において相違するのみであるから、その動作について説明は省略する。垂直走査期間を上方向とする場合も同様である。
【0066】
また、上述の説明では、サンプリング回路150は、1群とする6本のデータ線114に対して、6系統に変換された画像信号VID1〜VID6を同時にサンプリングして供給すると共に、画像信号VID1〜VID6の印加をデータ線群毎に順次行うように構成したが、変換数及び同時に印加するデータ線数(すなわち、1群を構成するデータ線数)は、「6」に限られるものではない。例えば、サンプリング回路150におけるスイッチ151の応答速度が十分に高いのであれば、画像信号をパラレルに変換することなく1本の信号線にシリアル伝送して、各データ線114毎に順次サンプリングするように構成しても良い。また、変換数及び同時に印加するデータ線の数を「3」や、「12」、「24」等として、3本や、12本、24本等のデータ線に対して、3系統変換や、12系統変換、24系統変換等して並列供給させた画像信号を同時に供給する構成としても良い。なお、変換数及び同時に印加するデータ線数としては、カラーの画像信号が3つの原色に係る信号からなることとの関係から、3の倍数であることが制御や回路などを簡易化する上で好ましい。
【0067】
また、上述した実施の形態にあっては、画素のスイッチング素子を、TFTで代表される3端子素子として説明したが、ダイオード等の2端子素子で構成しても良い。ただし、画素のスイッチング素子として2端子素子を用いる場合には、走査線112を一方の基板に形成し、データ線114を他方の基板に形成すると共に、2端子素子を、走査線112又はデータ線114のいずれか一方と、画素電極118との間に形成する必要がある。この場合、画素は、二端子素子が接続される画素電極118と、対向基板に形成される信号線(データ線114又は走査線112の一方)と、これらの間に挟持される液晶とから構成されることとなる。
【0068】
また、上記実施の形態においては、1クロックCLX,CLXinvに対して、1イネーブル信号ENB1、ENB2を発生させた例について説明した。更に、1クロックCLX,CLXinvに対して、複数のイネーブル信号ENB1、ENB2、…を発生させ、1クロックCLK期間に、複数のデータ線に時分割に画像信号を供給する方法を採用することもできる。図6は1クロックCLK期間に、4本のデータ線に時分割に画像信号を供給する場合のクロックCLKとイネーブル信号ENB1〜ENB4を示すタイミングチャートである。
【0069】
図6に示すように、クロックCLKのHレベル期間に、イネーブル信号ENB1、ENB2がアクティブとなり、クロックCLKのLレベル期間に、イネーブル信号ENB3、ENB4がアクティブとなる。従って、イネーブル信号ENB1〜ENB4を用いることで、クロックCLKの1周期において、4本のデータ線に対応する画像信号を時分割にサンプリングして、対応する4本のデータ線に供給することが可能である。
【0070】
図6においても、サンプリング期間を設定するイネーブル信号ENB1〜ENB4のHレベル期間内において、クロックCLKの立上り及び立下りが発生しておらず、また、イネーブル信号ENB1〜ENB4の立上り及び立下りと、クロックCLKの立上り及び立下りとを十分に離間したタイミングで発生させている。
【0071】
これにより、この場合においても、図6に示すように、データ線に供給される画像信号に混入する高周波ノイズのレベルを低減して、画面上に縦方向のラインムラが表示されることを防止し、画面品位を向上させることができる。
【0072】
なお、上記実施の形態においては電気光学材料としては液晶を採用した例を説明したが、本発明は、エレクトロルミネッセンス素子などを用いて、その電気光学効果により表示を行う表示装置にも適用可能である。すなわち、本発明は、上述した液晶装置と類似の構成を有するすべての電気光学装置に適用可能である。
【0073】
次に、上述した液晶装置を各種の電子機器に適用される場合について説明する。
【0074】
<その1:プロジェクタ>
まず、この液晶パネルをライトバルブとして用いたプロジェクタについて説明する。図7は、このプロジェクタの構成を示す平面図である。この図に示すように、プロジェクタ1100内部には、ハロゲンランプ等の白色光源からなるランプユニット1102が設けられている。このランプユニット1102から射出された投射光は、内部に配置された3枚のミラー1106及び2枚のダイクロイックミラー1108によってRGBの3原色に分離されて、各原色に対応するライトバルブとしての液晶パネル100R、100B及び100Gに夫々導かれる。ここで、B色の光は、他のR色やG色と比較すると、光路が長いので、その損失を防ぐために、入射レンズ1122、リレーレンズ1123及び出射レンズ1124からなるリレーレンズ系1121を介して導かれる。
【0075】
液晶パネル100R、100B及び100Gの構成は、上述した液晶パネル100と同等であり、画像信号処理回路(図示省略)から供給されるR、G、Bの原色信号で夫々駆動されるものである。そして、これらの液晶パネルによって変調された光は、ダイクロイックプリズム1112に3方向から入射される。このダイクロイックプリズム1112において、R色及びB色の光は90度に屈折する一方、G色の光は直進する。したがって、各色の画像が合成される結果、投射レンズ1114を介して、スクリーン1120にカラー画像が投射されることとなる。
【0076】
ここで、各液晶パネル100R、100B及び100Gによる表示像について着目すると、液晶パネル100Gによる表示像は、液晶パネル100R、100Bによる表示像に対して左右反転していることが必要となる。このため、水平走査方向は、液晶パネル100Gと、液晶パネル100R、100Bとでは互いに逆方向の関係となる。なお、液晶パネル100R、100B及び100Gには、ダイクロイックミラー1108によって、R、G、Bの各原色に対応する光が入射するので、カラーフィルタを設ける必要はない。
【0077】
<その2:モバイル型コンピュータ>
次に、この液晶パネルを、モバイル型のパーソナルコンピュータに適用した例について説明する。図8は、このパーソナルコンピュータの構成を示す斜視図である。図において、コンピュータ1200は、キーボード1202を備えた本体部1204と、液晶表示ユニット1206とから構成されている。この液晶表示ユニット1206は、先に述べた液晶パネル100の背面にバックライトを付加することにより構成されている。
【0078】
<その3:携帯電話>
さらに、この液晶パネルを、携帯電話に適用した例について説明する。図9は、この携帯電話の構成を示す斜視図である。図において、携帯電話1300は、複数の操作ボタン1302のほか、受話口1304、送話口1306と共に、液晶パネル100を備えるものである。この液晶パネル100にも、必要に応じてその背面にバックライトが設けられる。
【0079】
なお、電子機器としては、図7〜図9を参照して説明した他にも、液晶テレビや、ビューファインダ型、モニタ直視型のビデオテープレコーダ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワークステーション、テレビ電話、POS端末、タッチパネルを備えた機器等などが挙げられる。そして、これらの各種電子機器に対して、各実施の形態の液晶装置、さらには電気光学装置が適用可能なのは言うまでもない。
【0080】
【発明の効果】
以上説明したように本発明によれば、アクティブなイネーブル信号期間及びその近傍の期間においてクロック信号CLX又はその反転信号CLXinvの論理状態を変化させないようにすることにより、画像信号に混入するノイズレベルを低減して縦ラインムラを抑制することができるという効果を有する。
【図面の簡単な説明】
【図1】本発明の第1実施の形態に係る電気光学装置を示す説明図。
【図2】図1中の液晶パネル100の構成を示す斜視図。
【図3】図2のA−A’線の断面図。
【図4】図1中のデータ線駆動回路140の具体的な構成を示す回路図。
【図5】各信号を示すタイミングチャート。
【図6】1クロックCLK期間に、4本のデータ線に時分割に画像信号を供給する場合のクロックCLKとイネーブル信号ENB1〜ENB4を示すタイミングチャート。
【図7】本発明に係る電子機器を示す説明図。
【図8】本発明に係る電子機器を示す説明図。
【図9】本発明に係る電子機器を示す説明図。
【符号の説明】
100…液晶パネル、120…駆動回路、140…データ線駆動回路、150…サンプリング回路、200…タイミングジェネレータ、300…画像信号処理回路。
Claims (5)
- 複数の走査線及び複数のデータ線と、
前記走査線及びデータ線の交差部分に対応して設けられるスイッチング素子及び画素電極の対と、
画像信号を伝送するビデオ信号線と、
前記ビデオ信号線によって転送された画像信号を水平走査の基準となるクロック及び前記データ線への画像信号の供給タイミングを決定するイネーブル信号を用いてサンプリングして前記データ線に供給するデータ線駆動手段と、
前記クロックの立上り又は立下りタイミングを含まない期間に前記画像信号のサンプリングを可能にする前記イネーブル信号のアクティブ期間を設定するタイミング発生手段とを具備したことを特徴とする電気光学装置。 - 前記タイミング発生手段は、前記クロックの立上り又は立下りタイミングを含む所定幅の期間以外の期間に前記イネーブル信号のアクティブ期間を設定することを特徴とする請求項1に記載の電気光学装置。
- 前記所定幅の期間は、前記クロックの立上り又は立下りタイミングから15n秒以上離れた期間であることを特徴とする請求項2に記載の電気光学装置。
- 前記イネーブル信号は、前記水平走査の基準となるクロックの1周期内に、複数のアクティブ期間を有することを特徴とする請求項1に記載の電気光学装置。
- 前記請求項1乃至4のいずれか1つに記載の電気光学装置を画像形成手段として備えたことを特徴とする電子機器。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002216762A JP2004061632A (ja) | 2002-07-25 | 2002-07-25 | 電気光学装置及び電子機器 |
| US10/609,665 US20040041776A1 (en) | 2002-07-25 | 2003-07-01 | Electro-optical device, driver circuit for electro-optical device, drive method for driving electro-optical device, and electronic equipment |
| TW092119593A TW200401914A (en) | 2002-07-25 | 2003-07-17 | Electrooptic device, driving circuit for electrooptic device, driving method and electronic machine to drive electrooptic device |
| CNA031330746A CN1477432A (zh) | 2002-07-25 | 2003-07-24 | 光电装置、驱动电路、驱动方法和电子设备 |
| KR1020030050852A KR20040010360A (ko) | 2002-07-25 | 2003-07-24 | 전기 광학 장치, 전기 광학 장치용 구동 회로, 전기 광학장치를 구동하는 구동 방법 및 전자 기기 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002216762A JP2004061632A (ja) | 2002-07-25 | 2002-07-25 | 電気光学装置及び電子機器 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2004061632A true JP2004061632A (ja) | 2004-02-26 |
Family
ID=31884293
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2002216762A Withdrawn JP2004061632A (ja) | 2002-07-25 | 2002-07-25 | 電気光学装置及び電子機器 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US20040041776A1 (ja) |
| JP (1) | JP2004061632A (ja) |
| KR (1) | KR20040010360A (ja) |
| CN (1) | CN1477432A (ja) |
| TW (1) | TW200401914A (ja) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100585105B1 (ko) * | 2003-11-05 | 2006-06-01 | 삼성전자주식회사 | 메모리 갱신 동작 전류를 감소시킬 수 있는 타이밍컨트롤러, 이를 구비하는 lcd 드라이버 및 디스플레이데이터 출력방법 |
| JP4016968B2 (ja) * | 2004-05-24 | 2007-12-05 | セイコーエプソン株式会社 | Da変換器、データ線駆動回路、電気光学装置、その駆動方法及び電子機器 |
| CN100485765C (zh) * | 2004-07-09 | 2009-05-06 | 精工爱普生株式会社 | 驱动电路、驱动方法、电气光学设备和电子系统 |
| JP4793121B2 (ja) * | 2005-08-24 | 2011-10-12 | セイコーエプソン株式会社 | 電気光学装置、及びこれを備えた電子機器 |
| US7538304B2 (en) * | 2006-03-30 | 2009-05-26 | Aptina Imaging Corporation | Reducing noise in an imager by sampling signals with a plurality of capacitances connected to an output line |
| KR100855989B1 (ko) * | 2007-03-20 | 2008-09-02 | 삼성전자주식회사 | 셀프 마스킹 기능을 이용한 액정 패널의 구동 방법, 이를구현하는 마스킹 회로 및 비대칭 래치들 |
| US20170181923A1 (en) * | 2015-12-29 | 2017-06-29 | HCT Group Holdings Limited | Facial massaging mask |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2625390B2 (ja) * | 1994-10-27 | 1997-07-02 | 日本電気株式会社 | 液晶表示装置およびその駆動方法 |
| JPH10143115A (ja) * | 1996-11-11 | 1998-05-29 | Sharp Corp | アクティブマトリクス型画像表示装置 |
| JP2000047643A (ja) * | 1998-07-29 | 2000-02-18 | Seiko Epson Corp | 電気光学装置の駆動回路及びこれを備えた電気光学装置 |
| JP3846057B2 (ja) * | 1998-09-03 | 2006-11-15 | セイコーエプソン株式会社 | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 |
| JP2000310964A (ja) * | 1999-02-23 | 2000-11-07 | Seiko Epson Corp | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 |
| JP2000310963A (ja) * | 1999-02-23 | 2000-11-07 | Seiko Epson Corp | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 |
| JP3535067B2 (ja) * | 2000-03-16 | 2004-06-07 | シャープ株式会社 | 液晶表示装置 |
| JP2002072987A (ja) * | 2000-06-14 | 2002-03-12 | Sony Corp | 表示装置およびその駆動方法、ならびに投写型表示装置 |
| JP2002023683A (ja) * | 2000-07-07 | 2002-01-23 | Sony Corp | 表示装置およびその駆動方法 |
| US7123235B2 (en) * | 2002-09-05 | 2006-10-17 | Toppoly Optoelectronics Corp. | Method and device for generating sampling signal |
-
2002
- 2002-07-25 JP JP2002216762A patent/JP2004061632A/ja not_active Withdrawn
-
2003
- 2003-07-01 US US10/609,665 patent/US20040041776A1/en not_active Abandoned
- 2003-07-17 TW TW092119593A patent/TW200401914A/zh unknown
- 2003-07-24 KR KR1020030050852A patent/KR20040010360A/ko not_active Ceased
- 2003-07-24 CN CNA031330746A patent/CN1477432A/zh active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| CN1477432A (zh) | 2004-02-25 |
| KR20040010360A (ko) | 2004-01-31 |
| US20040041776A1 (en) | 2004-03-04 |
| TW200401914A (en) | 2004-02-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3846057B2 (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 | |
| JP2000310963A (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 | |
| JP3536653B2 (ja) | 電気光学装置のデータ線駆動回路、電気光学装置、及び電子機器 | |
| KR100546428B1 (ko) | 전기광학패널의 구동회로 및 이것을 구비한 전기광학장치및 전자기기 | |
| JP3758503B2 (ja) | 電気光学装置、駆動回路および電子機器 | |
| JP3903736B2 (ja) | 電気光学パネル、その駆動回路、駆動方法および電子機器 | |
| JP3520756B2 (ja) | 電気光学装置の駆動回路、電気光学装置及び電子機器 | |
| JP3635972B2 (ja) | 電気光学装置の駆動回路、電気光学装置および電子機器 | |
| JP4007117B2 (ja) | 出力制御回路、駆動回路、電気光学装置および電子機器 | |
| JP3663943B2 (ja) | 電気光学装置および電子機器 | |
| JP2004061632A (ja) | 電気光学装置及び電子機器 | |
| JP3855575B2 (ja) | 電気光学装置の駆動回路、電気光学装置および電子機器 | |
| JP3893819B2 (ja) | 電気光学装置の駆動回路、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器 | |
| JP3843784B2 (ja) | 電気光学装置、その駆動方法および駆動回路、電子機器 | |
| JP4120306B2 (ja) | 電気光学装置、フレキシブルプリント基板及び電子機器 | |
| JP3757646B2 (ja) | 電気光学装置の駆動回路及び電気光学装置 | |
| JP2000235372A (ja) | シフトレジスタ回路、電気光学装置の駆動回路、電気光学装置および電子機器 | |
| JP2000162982A (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 | |
| JP2001188520A (ja) | 電気光学装置の駆動回路、電気光学装置及び電子機器 | |
| KR100637642B1 (ko) | 전기 광학 장치의 구동 회로 및 구동 방법, 전기 광학 장치그리고 전자 기기 | |
| JP4529484B2 (ja) | 電気光学装置及び電子機器 | |
| JP2000310964A (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 | |
| JP3726675B2 (ja) | 電気光学パネル、その駆動回路、データ線駆動回路、走査線駆動回路および電子機器 | |
| JP2004046201A (ja) | 駆動回路、電気光学装置、及び電子機器 | |
| JP4720654B2 (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040831 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040907 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20041105 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050111 |
|
| A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20050310 |