TWI707471B - Finfet裝置及製造方法 - Google Patents
Finfet裝置及製造方法 Download PDFInfo
- Publication number
- TWI707471B TWI707471B TW108113057A TW108113057A TWI707471B TW I707471 B TWI707471 B TW I707471B TW 108113057 A TW108113057 A TW 108113057A TW 108113057 A TW108113057 A TW 108113057A TW I707471 B TWI707471 B TW I707471B
- Authority
- TW
- Taiwan
- Prior art keywords
- epitaxial
- gate
- region
- finfet
- layer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/797—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
-
- H10D64/01316—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/015—Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H10W20/069—
-
- H10W20/0698—
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
一種製造finFET以防止閘極接觸部與溝槽矽化物(TS)電氣短路之方法。具體實施例包括在基板上方形成finFET,該finFET包含閘極之側邊處所形成之磊晶S/D區;在該磊晶S/D上方凹口中形成α-Si層;在該α-Si層上方形成氧化物層;在該基板上方形成非TS隔離開口;在該非TS隔離開口中形成低介電常數層;移除該氧化物層與α-Si層;形成位在該閘極上方之開口、及位在該磊晶S/D區上方之開口;以及形成位在該閘極上方該開口中之閘極接觸部、及位在該磊晶S/D區上方該開口上方之磊晶S/D接觸部。
Description
本揭露係關於半導體製作。特別的是,本揭露係關於鰭式場效電晶體(finFET)製作。
FinFET在電子器件中常用於切換、放大、濾波等。FinFET呈現理想之短通道行為,並且包括垂直鰭片中所形成之通道。finFET結構可使用與習知平面型金屬氧化物半導體場效電晶體(MOSFET)所用者類似之布局及處理步驟來製作。
與需要某些設計特徵之積體電路裝置相關聯之更高密度及效能需求不斷增加,諸如更短之閘極長度、高可靠性及提升之製造。關鍵尺寸持續縮減已經為習知製作技術之局限性帶來挑戰。因此,正在探索新裝置結構,以改善finFET效能並允許進一步裝置比例縮放。
習知之溝槽矽化物處理導致閘極接觸凹穴過蝕刻,使其可伸抵磊晶(epi)S/D區並導致電氣短路。第1圖在截面圖中繪示高介電常數金屬閘極(high dielectric constant metal gate;HKMG)103周圍所形成之過蝕刻區101。一旦以金屬填充凹穴而形成閘極接觸部(gate contact)105, 閘極接觸部105便與磊晶S/D區107接觸。這種類型之短路也會發生在使用低介電常數隔離技術之取代接觸期間,該等低介電常數隔離技術導致過蝕刻產生可延展至磊晶S/D區107之凹穴。
因此,需要能夠製作finFET裝置而不使閘極接觸部電氣短路至磊晶S/D之方法。
本揭露之一態樣是一種用於形成中段(middle of line;MOL)FinFET裝置防止閘極接觸部與磊晶S/D短路之方法、以及相關裝置。
本揭露之附加態樣及其它特徵將會在以下說明中提出,並且對於審查以下內容之所屬技術領域中具有通常知識者部分將會顯而易見,或可經由實踐本揭露來學習。可如隨附申請專利範圍中特別指出的內容來實現並且獲得本揭露的優點。
根據本揭露,有一些技術功效可藉由一種方法來部分達成,該方法包括:在基板(substrate)上方形成finFET,該finFET包括閘極之側邊處所形成之磊晶S/D區;在該磊晶S/D上方凹口中形成非晶矽(α-Si)層;在該α-Si層上方形成氧化物層;在該基板上方形成非溝槽矽化物(非TS)隔離開口;在該非TS隔離開口中形成低介電常數層;移除該氧化物層及α-Si層以在磊晶S/D區上方形成開口;以及形成位在該閘極上方開口中之閘極接觸部、及位在該磊晶S/D區上方該開口上方之磊晶S/D接觸部。
本揭露之態樣包括:該finFET具有多晶矽虛設(dummy)閘極之側邊處所形成之該磊晶S/D區。其它態樣包括:該磊晶S/D包括磊晶生長之矽鍺(SiGe)。又進一步態樣包括:在該α-Si層上方形成該氧化物層之後,用金屬閘極或HKMG取代該多晶矽虛設閘極。另一態樣包括:該閘極接觸部包括鉭、鎢、鈦或鋁。其它態樣包括:在該閘極上方形成氮化矽蓋體(cap)。另一態樣包括:形成氧化矽之低介電常數層。又另一態樣包括:該氧化矽包括碳氧化矽(SiOC)或碳化矽(SiC)。其它態樣包括:在該基板上方形成並圖案化光阻層;以及蝕刻穿過該光阻以形成位在該閘極上方之該開口、及位在該磊晶S/D區上方之該開口。
本揭露之另一態樣是一種裝置,其包括:基板上方所形成之finFET,其中該等finFET其中一者包括HKMG之側邊處所形成之磊晶S/D區;該等finFET之間所形成之低介電常數層;以及在截面中檢視時該HKMG之上表面上所形成之閘極接觸部,並且該閘極接觸部未與該磊晶S/D區接觸。
本揭露之態樣包括:該磊晶S/D包括磊晶生長之SiGe。其它態樣包括:該閘極接觸部包括鉭、鎢、鈦或鋁。又進一步態樣包括:該低介電常數層為氧化矽。另一態樣包括:該氧化矽包括SiOC或SiC。
本揭露之又另一態樣是一種方法,其包括:在基板上方形成finFET,該finFET包含閘極、側壁間隔物、及磊晶S/D區;在該磊晶S/D區上方形成第一介電質,該 第一介電質包含底端光阻層及頂端介電質蓋體;將該第一介電質之第一部分從非TS隔離區移除;將該側壁間隔物從該閘極移除,以在該閘極與該磊晶S/D區之間形成開口;用第二介電質填充介於該閘極與該磊晶S/D區之間的該開口;移除該第一介電質之第二部分以曝露該磊晶S/D區上方之該底端光阻層;移除該底端光阻層以曝露該磊晶S/D區;移除閘極蓋體以曝露該閘極;以及形成磊晶S/D接觸部與閘極接觸部。
本揭露之態樣包括:移除該側壁間隔物及高介電常數層。其它態樣包括:形成該finFET,其具有多晶矽虛設閘極之側邊處所形成之該磊晶S/D區。又進一步態樣包括:該磊晶S/D包括磊晶生長之SiGe。另一態樣包括:用金屬閘極或HKMG取代該多晶矽虛設閘極。其它態樣包括:該閘極接觸部包括鉭、鎢、鈦或鋁。
本揭露之附加態樣及技術功效經由以下詳細說明對於所屬技術領域中具有通常知識者將會輕易地變為顯而易見,其中本揭露之具體實施例單純地藉由經深思用以實行本揭露之最佳模式的說明來描述。如將會瞭解的是,本揭露能夠是其它及不同的具體實施例,而且其數項細節能夠在各種明顯方面進行修改,全都不會脫離本揭露。因此,圖式及說明本質上要視為說明性,而不是作為限制。
101:過蝕刻區
103:高介電常數金屬閘極(HKMG)
105,203:閘極接觸部
107,209:磊晶源極/汲極(S/D)區
201:金屬閘極或高介電常數金屬閘極(HKMG)
201a:虛設多晶矽閘極
205,217:源極/汲極(S/D)接觸部
207:氮化物蓋體或SiN蓋體
211:高k介電層或低k介電層
213:淺溝槽隔離(STI)區
215:矽鰭、半導體鰭片或鰭片
219:側壁間隔物
221,231:開口
223:底端光阻層
225:頂端介電質蓋體
227:非溝槽矽化物(TS)隔離區
229:低k介電質
233:光學平坦化層(OPL)
本揭露是在隨附圖式的附圖中舉例來說明,但非作為限制,圖中相似的參考元件符號係指類似的元件, 並且其中:第1圖在截面圖中示意性繪示利用習知處理所產生之finFET裝置,其導致閘極接觸部與磊晶S/D短路;第2A圖在俯視圖中示意性繪示根據一例示性具體實施例產生具有閘極接觸部之finFET裝置;第2B圖至第2D圖根據一例示性具體實施例,沿著第2A圖之多條線在截面圖中示意性繪示finFET裝置;第2E圖根據一例示性具體實施例在俯視圖中示意性繪示finFET裝置;以及第2F圖至第2W圖根據一例示性具體實施例,沿著第2E圖之多條線在截面圖中示意性繪示用於製作finFET裝置之程序步驟。
在底下的說明中,為了解釋,提出許多特定細節以便透徹理解例示性具體實施例。然而,應顯而易知的是,沒有這些特定細節或利用均等配置也可實踐例示性具體實施例。在其它實例中,眾所周知的結構及裝置是以方塊圖形式來展示,為的是要避免不必要地混淆例示性具體實施例。另外,除非另有所指,本說明書及申請專利範圍中用來表達成分、反應條件等等之量、比率、及數值特性的所有數字都要了解為在所有實例中是以「約」一語來修飾。
本揭露因應並解決習知finFET裝置製作時 伴隨而來之閘極接觸部及附近磊晶S/D區之目前問題。根據本揭露之具體實施例之方法包括:在基板上方形成finFET,該finFET包括閘極之側邊處所形成之磊晶S/D區;在該磊晶S/D上方凹口中形成α-Si層;在該α-Si層上方形成氧化物層;在該基板上方形成非TS隔離開口;在該非TS隔離開口中形成低介電常數層;移除該等氧化物層與α-Si層;形成位在該閘極上方之開口、及位在該磊晶S/D區上方之開口;以及形成位在該閘極上方該開口中之閘極接觸部、及位在該磊晶S/D區上方該開口上方之磊晶S/D接觸部。
單純地藉由所思最佳模式的描述,還有其它態樣、特徵、以及技術功效經由下文的詳細說明對於所屬技術領域中具有通常知識者將顯而易知,其中所示及所述為較佳具體實施例。本揭露能夠有其它及不同具體實施例,並且其數項細節能夠用各種明顯觀點來修改。因此,圖式及說明書本質上要視為說明性,而不是作為限制。
第2A圖根據一例示性具體實施例,為finFET裝置之俯視圖,其包括金屬閘極201或HKMG 201、以及閘極接觸部203與S/D接觸部205。第2B圖為沿著第2A圖之線條A-A’的截面圖。在第2B圖中,以截面展示金屬閘極或HKMG 201。在這項實施例中,繪示多個HKMG 201。其中兩個HKMG 201上方形成氮化物蓋體207,而其中一個HKMG 201包括閘極接觸部203,其侷限於這一個HKMG 201之上表面。氮化物蓋體207可由氮化矽 (SiN)所構成。閘極接觸部203係由金屬所構成,並且可選自於鉭、鎢、鈦或鋁。閘極接觸部203侷限於中間HKMG 201之上表面,並且未向下延展至磊晶S/D區209,其繪示於第2B圖中之背景中。在第2B圖中,HKMG 201可包括高k介電層211。高k介電層211可包括HfO2、ZrO2、La2O3、Al2O3、TiO2、SrTiO3、LaAlO3、Y2O3等。HKMG可包括金屬或金屬化合物,諸如Mo、Cu、W、Ti、Ta、TiN、TaN、NiSi、CoSi、及/或其它合適之導電材料。低介電常數(低k)介電層211係位於第2B圖中HKMG 201之側邊。諸鰭片之間形成STI區213。第2B圖中之HKMG 201與非TS隔離區中之低k介電層211直接接觸。低k是一種相對於二氧化矽(SiO2)具有小介電常數之材料。SiO2之介電常數為3.9。用於層件211之低k材料實施例包括具有介電常數低於3.9之SiOC或SiC。
第2C圖為沿著第2A圖之線條B-B’的截面圖。此視圖之前景中繪示磊晶S/D區209。進行磊晶生長程序,以將矽鰭215之半導體材料與磊晶生長層或「磊晶(epi)」層合併。S/D接觸部217係由S/D區209上方之金屬所構成。起始finFET結構可在任何合適之基板上形成,諸如絕緣體上矽(silicon-on-insulator;SOI)、矽鍺(SiGe)或塊體(bulk)半導體基板。複數個半導體鰭片215係在基板上使用所屬技術領域中合適之任何技術所形成,包括光阻/硬遮罩圖案化及蝕刻。用於鰭片215及磊晶S/D區209兩者之半導體材料可以相同(例如矽、SiGe)。淺溝槽隔離(shallow trench isolation;STI)區213係置於諸鰭片之間。STI區可包括二氧化矽(SiO2)。然後,可任選地摻雜不在HKMG結構底下之鰭片部分以形成磊晶S/D區209。磊晶S/D區209係形成於HKMG 201之對立面。鰭片215包括finFET之通道,並且將會耦接至finFET之磊晶S/D區209。在第2C圖中,側壁隔離物219係繪示成位在HKMG 201之側邊上。第2D圖為沿著第2A圖之線條C-C’的截面圖。
第2E圖為包括虛設多晶矽閘極201a及磊晶S/D區之finFET裝置的俯視圖。第2F圖為沿著第2E圖之線條A-A’的截面圖。在第2F圖中,多晶矽虛設閘極包括虛設多晶矽閘極201a之對立面處所形成之側壁間隔物219及磊晶S/D區209。虛設多晶矽閘極201a之上表面上方形成SiN蓋體207。第2G圖為沿著第2E圖之線條B-B’的截面圖。鰭片215包括finFET之通道,並且將會耦接至finFET之磊晶S/D區209。磊晶S/D區209上方形成開口221。第2G圖為沿著第2E圖之線條B-B’的截面圖。
第2H圖為沿著第2E圖之線條A-A’的截面圖。第2I圖為沿著第2E圖之線條B-B’的截面圖。開口221(第2F圖及第2G圖)係以雙層層間介電質(inter layer dielectric;ILD)來填充。雙層ILD包括底端光阻層223及頂端介電質蓋體225。底端光阻層223為犧牲層,並且可包括形成為0.01μm至0.7μm厚度之非晶矽(α-Si)。頂端介電質蓋體225係由氧化物所構成,其包括形成為0.01μm至0.7μm厚度之SiO2。
第2J圖及第2K圖在截面圖中繪示用以形成HGMG 201之虛設多晶矽閘極201a移除及取代金屬閘極(replacement metal gate;RMG)沉積。第2J圖為沿著第2E圖之線條A-A’的截面圖。第2K圖為沿著第2E圖之線條B-B’的截面圖。
第2L圖為沿著第2E圖之線條A-A’的截面圖。第2M圖為沿著第2E圖之線條B-B’的截面圖。從第2L圖中STI區213上方非TS隔離區227移除雙層ILD之第一部分,包括底端光阻層223及頂端介電質蓋體225。第2M圖中之雙層ILD留在磊晶S/D區209上方。
第2N圖為沿著第2E圖之線條A-A’的截面圖。第2O圖為沿著第2E圖之線條B-B’的截面圖。將側壁間隔物219從非TS隔離區227移除,如第2N圖所示。
第2P圖為沿著第2E圖之線條A-A’的截面圖。第2Q圖為沿著第2E圖之線條B-B’的截面圖。在非TS隔離區227中沉積並平坦化低k介電質229,如第2P圖所示。
第2R圖為沿著第2E圖之線條A-A’的截面圖。第2S圖為沿著第2E圖之線條B-B’的截面圖。如第2S圖所示,將雙層ILD從磊晶S/D區209上方移除以曝露磊晶S/D區209。開口231係用於要在稍後程序形成之磊晶S/D接觸部。
第2T圖為沿著第2E圖之線條A-A’的截面圖。第2U圖為沿著第2E圖之線條B-B’的截面圖。在第 2T圖中,於HKMG 201其中一者上方沉積並圖案化光學平坦化層(optical planarization layer;OPL)233。反應性離子蝕刻(reactive ion etching;RIE)移除低k介電層229及SiN蓋體207,以曝露將形成閘極接觸部203之HKMG 201之上表面。在第2U圖中,OPL 233填充磊晶S/D區209上方之開口231。
第2V圖為沿著第2E圖之線條A-A’的截面圖。第2W圖為沿著第2E圖之線條B-B’的截面圖。剥除剩餘OPL 233。進行矽化物及金屬化以產生閘極接觸部203及磊晶S/D接觸部205。形成接觸部203及205後可進行附加MOL處理。
本揭露之具體實施例可實現數種技術功效,包括防止閘極接觸部與附近磊晶S/D區之間的電氣短路。本揭露之具體實施例提供了一種用以防止此類電氣短路之新穎處理技術。本揭露在各種工業應用之任一者中享有產業利用性,例如,微處理器、智慧型手機、行動電話、蜂巢式手機、機上盒、DVD錄影機與播放器、車輛導航、印表機與週邊裝置、網路與電信設備、遊戲系統、以及數位照相機。因此,本揭露在包括7奈米及更先進的技術節點中使用半導體鰭片之各類半導體裝置中任一者方面享有產業利用性。
在前述說明中,本揭露係參照其具體例示性具體實施例作說明。然而,將會證實可對其進行各種修改及變更,但不會脫離本揭露的更廣泛精神與範疇,如申請專利範圍中所提。本說明書及圖式從而要視為說明性而非作為限制。據了解,本揭露能夠使用各種其它組合及具體實施例,並且如本文中所表達,能夠在本發明概念的範疇內作任何變更或修改。
201‧‧‧金屬閘極或高介電常數金屬閘極(HKMG)
207‧‧‧氮化物蓋體或SiN蓋體
209‧‧‧磊晶源極/汲極(S/D)區
215‧‧‧矽鰭、半導體鰭片或鰭片
217‧‧‧源極/汲極(S/D)接觸部
219‧‧‧側壁間隔物或SiN蓋體
Claims (20)
- 一種半導體裝置,包含:基板上方所形成之多個鰭式場效電晶體(finFET),其中,第一finFET包含高介電常數金屬閘極(HKMG)之側邊處所形成之磊晶源極/汲極(磊晶S/D)區,其中,在截面中檢視時第二finFET形成於該磊晶S/D區的第一側邊,並且第三finFET形成於該磊晶S/D區的第二側邊,以及其中,在截面中檢視時該第一finFET係置於該第二finFET及該第三finFET之間;該第一finFET、該第二finFET及該第三finFET之間所形成之低介電常數層;以及在截面中檢視時該HKMG之上表面上所形成之閘極接觸部,且該閘極接觸部未與該磊晶S/D區接觸。
- 如申請專利範圍第1項所述之半導體裝置,其中,該磊晶S/D區包含磊晶生長之矽鍺(SiGe)。
- 如申請專利範圍第1項所述之半導體裝置,其中,該閘極接觸部包含鉭、鎢、鈦或鋁,並且在截面中檢視時該第二finFET及該第三finFET皆具有上表面,氮化物蓋體置於該二finFET及該第三finFET的各該上表面上。
- 如申請專利範圍第1項所述之半導體裝置,其中,該低介電常數層是氧化矽。
- 如申請專利範圍第4項所述之半導體裝置,其中,該氧化矽包含碳氧化矽(SiOC)或碳化矽(SiC)。
- 一種製作半導體裝置之方法,該方法包含: 在基板上方形成鰭式場效電晶體(finFET),該finFET包含閘極之側邊處所形成之磊晶源極/汲極(磊晶S/D)區;在該磊晶S/D區上方凹口中形成非晶矽(α-Si)層;在該α-Si層上方形成氧化物層;在該基板上方形成非溝槽矽化物(非TS)隔離開口;在該非TS隔離開口中形成低介電常數層;移除該氧化物層及α-Si層,在該磊晶S/D區上方形成開口;以及形成位在該閘極上方開口中之閘極接觸部、及位在該磊晶S/D區上方該開口上方之磊晶S/D接觸部。
- 如申請專利範圍第6項所述之方法,其中,該finFET包含多晶矽虛設閘極之側邊處所形成之該磊晶源極/汲極(磊晶S/D)區。
- 如申請專利範圍第7項所述之方法,其中,該磊晶S/D區包含磊晶生長之矽鍺(SiGe)。
- 如申請專利範圍第8項所述之方法,更包含:在該α-Si層上方形成該氧化物層之後,用金屬閘極或高介電常數金屬閘極(HKMG)取代該多晶矽虛設閘極。
- 如申請專利範圍第6項所述之方法,其中,該閘極接觸部包含鉭、鎢、鈦或鋁。
- 如申請專利範圍第6項所述之方法,更包含:在該閘極上方形成氮化矽蓋體。
- 如申請專利範圍第11項所述之方法,包含: 形成氧化矽之該低介電常數層。
- 如申請專利範圍第11項所述之方法,其中,該氧化矽包含碳氧化矽(SiOC)或碳化矽(SiC)。
- 如申請專利範圍第6項所述之方法,更包含:在該基板上方形成並圖案化光阻層;以及蝕刻穿過該光阻層以形成位在該閘極上方之該開口、及位在該磊晶S/D區上方之該開口。
- 一種製作半導體裝置之方法,該方法包含:在基板上方形成鰭式場效電晶體(finFET),該finFET包含閘極、側壁間隔物、及磊晶源極/汲極(磊晶S/D)區;在該磊晶S/D區上方形成第一介電質,該第一介電質包含底端光阻層及頂端介電質蓋體;將該第一介電質之第一部分從非溝槽矽化物(非TS)隔離區移除;將該側壁間隔物從該閘極移除,以在該閘極與該磊晶S/D區之間形成開口;用第二介電質填充介於該閘極與該磊晶S/D區之間的該開口;移除該第一介電質之第二部分以曝露該磊晶S/D區上方之該底端光阻層;移除該底端光阻層以曝露該磊晶S/D區;移除閘極蓋體以曝露該閘極;以及形成磊晶S/D接觸部與閘極接觸部。
- 如申請專利範圍第15項所述之方法,更包含:移除該側壁間隔物及高介電常數層。
- 如申請專利範圍第15項所述之方法,其中,該finFET包含多晶矽虛設閘極之側邊處所形成之該磊晶S/D區。
- 如申請專利範圍第17項所述之方法,其中,該磊晶S/D區包含磊晶生長之矽鍺(SiGe)。
- 如申請專利範圍第17項所述之方法,更包含:用金屬閘極或高介電常數金屬閘極(HKMG)取代該多晶矽虛設閘極。
- 如申請專利範圍第15項所述之方法,其中,該閘極接觸部包含鉭、鎢、鈦或鋁。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/980,436 US10804379B2 (en) | 2018-05-15 | 2018-05-15 | FinFET device and method of manufacturing |
| US15/980,436 | 2018-05-15 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201947763A TW201947763A (zh) | 2019-12-16 |
| TWI707471B true TWI707471B (zh) | 2020-10-11 |
Family
ID=68419361
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108113057A TWI707471B (zh) | 2018-05-15 | 2019-04-15 | Finfet裝置及製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10804379B2 (zh) |
| DE (1) | DE102019206975B4 (zh) |
| TW (1) | TWI707471B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10892338B2 (en) * | 2018-10-24 | 2021-01-12 | Globalfoundries Inc. | Scaled gate contact and source/drain cap |
| US12349407B2 (en) * | 2021-06-30 | 2025-07-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for manufacturing semiconductor structure with dielectric feature |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201511283A (zh) * | 2013-09-04 | 2015-03-16 | 格羅方德半導體公司 | 於鰭式場效電晶體半導體設備上形成接觸結構的方法及其所產生的設備 |
| US20150108590A1 (en) * | 2013-10-22 | 2015-04-23 | International Business Machines Corporation | Anisotropic dielectric material gate spacer for a field effect transistor |
| TW201735266A (zh) * | 2015-12-30 | 2017-10-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| TW201814796A (zh) * | 2016-09-29 | 2018-04-16 | 台灣積體電路製造股份有限公司 | 鰭狀場效電晶體結構的形成方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9147576B2 (en) | 2014-01-23 | 2015-09-29 | International Business Machines Corporation | Gate contact with vertical isolation from source-drain |
| US9412656B2 (en) | 2014-02-14 | 2016-08-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reverse tone self-aligned contact |
| US9853110B2 (en) | 2015-10-30 | 2017-12-26 | Globalfoundries Inc. | Method of forming a gate contact structure for a semiconductor device |
| US10269793B2 (en) * | 2016-04-28 | 2019-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain regions in fin field effect transistors (FinFETs) and methods of forming same |
| US9985023B1 (en) * | 2017-02-21 | 2018-05-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and formation method of semiconductor device structure |
| US10056473B1 (en) * | 2017-04-07 | 2018-08-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US10211302B2 (en) * | 2017-06-28 | 2019-02-19 | International Business Machines Corporation | Field effect transistor devices having gate contacts formed in active region overlapping source/drain contacts |
| US10607893B2 (en) | 2018-02-17 | 2020-03-31 | Globalfoundries Inc. | Middle of line structures |
-
2018
- 2018-05-15 US US15/980,436 patent/US10804379B2/en active Active
-
2019
- 2019-04-15 TW TW108113057A patent/TWI707471B/zh active
- 2019-05-14 DE DE102019206975.4A patent/DE102019206975B4/de active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201511283A (zh) * | 2013-09-04 | 2015-03-16 | 格羅方德半導體公司 | 於鰭式場效電晶體半導體設備上形成接觸結構的方法及其所產生的設備 |
| US20150108590A1 (en) * | 2013-10-22 | 2015-04-23 | International Business Machines Corporation | Anisotropic dielectric material gate spacer for a field effect transistor |
| TW201735266A (zh) * | 2015-12-30 | 2017-10-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| TW201814796A (zh) * | 2016-09-29 | 2018-04-16 | 台灣積體電路製造股份有限公司 | 鰭狀場效電晶體結構的形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20190355838A1 (en) | 2019-11-21 |
| DE102019206975B4 (de) | 2022-05-05 |
| DE102019206975A1 (de) | 2019-11-21 |
| US10804379B2 (en) | 2020-10-13 |
| TW201947763A (zh) | 2019-12-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11721626B2 (en) | Semiconductor device with backside spacer and methods of forming the same | |
| US12159913B2 (en) | Contact structures for gate-all-around devices and methods of forming the same | |
| TWI804735B (zh) | 半導體裝置及其製造方法 | |
| US9153657B2 (en) | Semiconductor devices comprising a fin | |
| US9461041B2 (en) | Metal gate finFET device | |
| US8765546B1 (en) | Method for fabricating fin-shaped field-effect transistor | |
| US9117908B2 (en) | Methods of forming replacement gate structures for semiconductor devices and the resulting semiconductor products | |
| US20210226037A1 (en) | Dummy Dielectric Fin Design for Parasitic Capacitance Reduction | |
| US12363937B2 (en) | Multi-gate device and related methods | |
| US12513931B2 (en) | Multi-gate device and related methods | |
| CN106449388A (zh) | 具有自对准源极接触和漏极接触的晶体管及其制造方法 | |
| US8928091B2 (en) | Field-effect-transistor with self-aligned diffusion contact | |
| TWI612666B (zh) | 一種製作鰭狀場效電晶體的方法 | |
| US20250311185A1 (en) | Multi-gate device and related methods | |
| US20250338590A1 (en) | Inner spacer for a multi-gate device and related methods | |
| CN106992211A (zh) | 鳍式场效晶体管装置 | |
| US20190157158A1 (en) | Simple contact over gate on active area | |
| TWI707471B (zh) | Finfet裝置及製造方法 | |
| CN112151540B (zh) | 半导体器件及制造方法 | |
| US20250185270A1 (en) | Formation of gate-all-around devices and structures thereof | |
| US20240113201A1 (en) | Multi-gate device inner spacer and methods thereof | |
| CN221466584U (zh) | 半导体结构 | |
| CN114093766B (zh) | 半导体装置及其制造方法 |