TWI788931B - 半導體裝置、模板及模板的製造方法 - Google Patents
半導體裝置、模板及模板的製造方法 Download PDFInfo
- Publication number
- TWI788931B TWI788931B TW110127988A TW110127988A TWI788931B TW I788931 B TWI788931 B TW I788931B TW 110127988 A TW110127988 A TW 110127988A TW 110127988 A TW110127988 A TW 110127988A TW I788931 B TWI788931 B TW I788931B
- Authority
- TW
- Taiwan
- Prior art keywords
- film
- substrate
- layer
- wiring
- insulating film
- Prior art date
Links
Images
Classifications
-
- H10W20/42—
-
- H10P95/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/50—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/518—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
-
- H10P76/405—
-
- H10W72/019—
-
- H10W72/0198—
-
- H10W72/926—
-
- H10W72/941—
-
- H10W80/301—
-
- H10W80/312—
-
- H10W80/327—
-
- H10W90/792—
Landscapes
- Engineering & Computer Science (AREA)
- Semiconductor Memories (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Non-Volatile Memory (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Manufacturing & Machinery (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Junction Field-Effect Transistors (AREA)
- Bipolar Transistors (AREA)
Abstract
一種半導體裝置包括:基板;以及第一積層膜及第二積層膜,包含交替設置於所述基板上的多個絕緣層及多個電極層。所述裝置更包括多個柱狀部,多個柱狀部設置於第一積層膜的絕緣層及電極層內且包含電荷蓄積層及半導體層。第二積層膜更包括絕緣膜,所述絕緣膜具有:第一下表面,相對於第一積層膜內的所述電極層中的一個上表面僅傾斜第一角度;以及第二下表面,相對於第一積層膜內的電極層中的一個上表面僅傾斜比第一角度小的第二角度。第二積層膜內的絕緣層及電極層設置於絕緣膜的第一下表面及第二下表面下方。
Description
本揭示的實施方式是有關於一種半導體裝置、模板及模板的製造方法。
半導體裝置中,於設置交替包含多個絕緣層及多個電極層的積層膜的情況下,有時該些絕緣層及電極層設置於傾斜面。於該情況下,理想的是於較佳的形狀的傾斜面設置絕緣層及電極層。
本發明的一實施方式提供一種可於較佳的形狀的傾斜面設置積層膜的絕緣層及電極層的半導體裝置。
根據一實施方式,半導體裝置包括:基板;以及第一積層膜及第二積層膜,包含交替設置於所述基板上的多個絕緣層及多個電極層。所述裝置更包括多個柱狀部,所述多個柱狀部設置於所述第一積層膜的所述絕緣層及所述電極層內且包含電荷蓄積層及半導體層。所述第二積層膜更包括絕緣膜,所述絕緣膜具有:第一下表面,相對於所述第一積層膜內的所述電極層中的一個上表面傾斜第一角度;以及第二下表面,相對於所述第一積層膜內的所述電極層中的一個上表面傾斜比所述第一角度小的第二角度。所述第二積層膜內的所述絕緣層及所述電極層設置於所述絕緣膜的所述第一下表面及第二下表面下方。
根據所述結構,可提供一種可於較佳的形狀的傾斜面設置積層膜的絕緣層及電極層的半導體裝置。
對本發明的若干個實施方式進行了說明,但該些實施方式作為例子呈現,並不意圖限定發明的範圍。圖1~圖30中,對相同的結構標注相同的符號,並省略重覆的說明。
(第一實施方式)
圖1是示出了第一實施方式的半導體裝置的結構的剖面圖。
本實施方式的半導體裝置例如是三維半導體存儲器,包括電路區域1及陣列區域2。圖1中,於電路區域1上設置有陣列區域2。陣列區域2包括存儲器單元陣列,電路區域1包括控制存儲器單元陣列的互補金屬氧化物半導體(Complementary Metal Oxide Semiconductor,CMOS)電路。本實施方式的半導體裝置例如藉由貼合包含電路區域1的電路晶圓與包含陣列區域2的陣列晶圓來製造。圖1示出了電路區域1(電路晶圓)與陣列區域2(陣列晶圓)的貼合面S。
圖1示出了相互垂直的X方向、Y方向及Z方向。本說明書中,將+Z方向視為上方向,將-Z方向視為下方向。-Z方向可與重力方向一致,亦可與重力方向不一致。
本實施方式的半導體裝置包括基板11、層間絕緣膜12、層間絕緣膜13、存儲器單元陣列部14、連接部15、多個電晶體16、多個電晶體17等。基板11、層間絕緣膜12、電晶體16以及電晶體17設置於電路區域1內,層間絕緣膜13、存儲器單元陣列部14以及連接部15設置於陣列區域2內。
基板11例如是矽基板等半導體基板。圖1中,基板11的上表面及下表面與X方向及Y方向平行,並垂直於Z方向。層間絕緣膜12設置於基板11上,層間絕緣膜13設置於層間絕緣膜12上。層間絕緣膜12與層間絕緣膜13的界面成為貼合面S的一部分。存儲器單元陣列部14及連接部15設置於層間絕緣膜13上。電晶體16及電晶體17於基板11上設置於層間絕緣膜12內。
存儲器單元陣列部14包括積層膜14a、以及設置於積層膜14a上的積層膜14b。存儲器單元陣列部14(積層膜14a、積層膜14b)是第一積層膜的例子。同樣地,連接部15包括積層膜15a、以及設置於積層膜15a上的積層膜15b。連接部15(積層膜15a、積層膜15b)是第二積層膜的例子。另外,積層膜15a是第一部分的例子,積層膜15b是第二部分的例子。
積層膜14a包括在層間絕緣膜13上交替積層的多個絕緣層21及多個電極層22。積層膜15a包括在層間絕緣膜13上交替積層的多個絕緣層21及多個電極層22、以及設置於該些絕緣層21及電極層22上的絕緣膜23。積層膜14a及積層膜15a共用相同的絕緣層21及電極層22。積層膜14a、積層膜15a內的絕緣層21、電極層22及絕緣膜23分別為例如氧化矽膜、含有鎢層的金屬層。該些電極層22例如包括字線及源極側選擇線。
積層膜14b包括設置於積層膜14a上的絕緣膜24、以及於絕緣膜24上交替積層的多個絕緣層21及多個電極層22。積層膜15b包括:設置於積層膜15a上的絕緣膜24;於絕緣膜24上交替積層的多個絕緣層21及多個電極層22;以及設置於該些絕緣膜24、絕緣層21及電極層22上的絕緣膜23。積層膜14b與積層膜15b共用相同的絕緣膜24、絕緣層21及電極層22。積層膜14b、積層膜15b內的絕緣層21、電極層22、絕緣膜23及絕緣膜24分別是例如氧化矽膜、含有鎢層的金屬層。該些電極層22例如包括字線及汲極側選擇線。
積層膜15b內的絕緣膜23具有相對於基板11的上表面僅傾斜一定角度的面S1、以及相對於基板11的上表面僅傾斜不同角度的面S2。該些面S1、S2是該絕緣膜23的下表面。由於基板11的上表面與XY平面平行,因此面S1、面S2相對於XY平面傾斜。面S2相對於基板11的上表面的角度(例如0.1度~4度)設定得比面S1相對於基板11的上表面的角度(例如4.5度~10度)小。因此,面S1陡峭地傾斜,面S2平緩地傾斜。面S2的上端與面S1的下端相接,面S1的下端與面S2的上端之間的切點(切線)成為反曲點(inflection point)(反曲點線)。本實施方式中,積層膜14a、積層膜14b內的各電極層22的上表面或下表面亦與XY平面平行,面S1、面S2相對於積層膜14a、積層膜14b內的各電極層22的上表面或下表面傾斜。
另外,積層膜15a內的絕緣膜23具有相對於基板11的上表僅面傾斜一定角度的面S3。該面S3是該絕緣膜23的下表面。由於基板11的上表面平行於XY平面,因此面S3相對於XY平面傾斜。面S3相對於基板11的上表面的角度設定為與面S2相對於基板11的上表面的角度大致相同。因此,面S1陡峭地傾斜,面S2、面S3平緩地傾斜。圖1所示的面S3大致位於面S2的延長面上。本實施方式中,積層膜14a、積層膜14b內的各電極層22的上表面或下表面亦與XY平面平行,面S3相對於積層膜14a、積層膜14b內的各電極層22的上表面或下表面傾斜。
本實施方式中,連接部15內的絕緣層21及電極層22設置於該些面S1、S2、S3下方。因此,於積層膜15b內,面S1、面S2下方的絕緣層21及電極層22與XY平面不平行地延伸。同樣地,於積層膜15a內,面S3下方的絕緣層21及電極層22與XY平面不平行地延伸。面S1是第一下表面的例子,面S2、面S3是第二下表面的例子。另外,面S1相對於基板11的上表面的角度是第一角度的例子,面S2、面S3相對於基板11的上表面的角度是第二角度的例子。
於存儲器單元陣列部14內,多個柱狀部25設置於積層膜14a、積層膜14b的絕緣層21、電極層22及絕緣膜24內,貫通積層膜14a、積層膜14b。本實施方式的各柱狀部25包括構成多個存儲器單元的電荷蓄積層及通道半導體層。本實施方式的各柱狀部25包括設置於積層膜14a內的部分、以及設置於積層膜14b內的部分。
於連接部15內,多個梁部26設置於積層膜15a、積層膜15b的絕緣層21、電極層22、絕緣膜23及絕緣膜24內,貫通積層膜15a、積層膜15b。梁部26例如由氧化矽膜形成。本實施方式的各梁部26作為加強積層膜14a、積層膜14b、積層膜15a、積層膜15b的梁而發揮作用。本實施方式的各梁部26包括設置於積層膜15a內的部分、以及設置於積層膜15b內的部分。
各電晶體16包括依次設置於基板11上的閘極絕緣膜16a及閘極電極16b、以及設置於基板11內的源極區域及汲極區域(未圖示)。電晶體16配置於存儲器單元陣列部14下方,並與存儲器單元陣列部14內的柱狀部25電連接。電晶體16是第一電晶體的例子。
各電晶體17包括依次設置於基板11上的閘極絕緣膜17a及閘極電極17b、以及設置於基板11內的源極區域及汲極區域(未圖示)。電晶體17配置於存儲器單元陣列部14下方及連接部15下方,並與連接部15內的電極層22電連接。電晶體17是第二電晶體的例子。本實施方式中,電晶體17的閘極長度設定得比電晶體16的閘極長度長。
接觸插塞31、接觸插塞32、配線層33、通孔插塞34、配線層35、通孔插塞36、配線層37、通孔插塞38及金屬墊39於電路區域1內設置於存儲器單元陣列部14下方。接觸插塞31、接觸插塞32分別設置於對應的電晶體16的閘極電極16b、源極區域或汲極區域上。配線層33、通孔插塞34、配線層35、通孔插塞36、配線層37、通孔插塞38及金屬墊39依次設置於接觸插塞31、接觸插塞32上。
接觸插塞41、配線層42、通孔插塞43、配線層44、通孔插塞45及金屬墊46於電路區域1內設置於存儲器單元陣列部14下方及連接部15下方。接觸插塞41分別設置於對應的電晶體17的閘極電極17b、源極區域或汲極區域上。配線層42、通孔插塞43、配線層44、通孔插塞45及金屬墊46依次設置於接觸插塞41上。
金屬墊51、配線層52、通孔插塞53、配線層54、通孔插塞55及配線層56於陣列區域2內設置於存儲器單元陣列部14下方。金屬墊51設置於金屬墊39上,並與金屬墊39接合。金屬墊39與金屬墊51的接合面成為貼合面S的一部分。配線層52、通孔插塞53、配線層54、通孔插塞55及配線層56依次設置於金屬墊51上。配線層54內的各配線作為位線發揮作用。配線層56內的各配線與對應的多個柱狀部25相接,並與該些柱狀部25電連接。如此,柱狀部25經由符號31~符號39、符號51~符號56所示的配線結構而與電晶體16電連接。配線層56內的配線是第一配線的例子。
金屬墊61、配線層62、通孔插塞63、配線層64、通孔插塞65、配線層66於陣列區域2內設置於連接部15下方。金屬墊61設置於金屬墊46上,與金屬墊46接合。金屬墊46與金屬墊61的接合面成為貼合面S的一部分。配線層62、通孔插塞63、配線層64、通孔插塞65及配線層66依次設置於金屬墊61上。配線層66內的各配線與對應的一個電極層22相接,並與該電極層22電連接。如此,電極層22經由符號41~符號46、符號61~符號66所示的配線結構而與電晶體17電連接。配線層66內的配線是第二配線的例子。
圖1示出了配線層66內的配線66a、配線66b、配線66c。配線66a配置於面S1下方,如圖1所示,與配置於存儲器單元陣列部14下方的電晶體17電連接。配線66b配置於面S2下方,如圖1所示,與配置於連接部15下方的電晶體17電連接。配線66c配置於面S3下方,如圖1所示,與配置於連接部15下方的電晶體17電連接。
如後所述,配線66a將積層膜15b內的電極層22與存儲器單元陣列部14下方的電晶體17電連接(圖4)。另外,配線66b將積層膜15b內的電極層22與連接部15下方的電晶體17電連接(圖4)。另外,配線66c將積層膜15a內的電極層22與連接部15下方的電晶體17電連接(圖4)。此種結構的進一步的詳情將後述。
本實施方式的半導體裝置更於陣列區域2內包括配線層71、絕緣膜72、絕緣膜73、絕緣膜74、通孔插塞75、金屬墊76、以及絕緣膜77。配線層71及絕緣膜77分別設置於存儲器單元陣列部14及連接部15上。絕緣膜72、絕緣膜73及絕緣膜74依次設置於配線層71及絕緣膜77上,作為鈍化絕緣膜發揮作用。通孔插塞75於絕緣膜72內設置於配線層71上。金屬墊76於絕緣膜73、絕緣膜74內設置於通孔插塞75上,作為本實施方式的半導體裝置的外部連接墊(焊墊)發揮作用。金屬墊76經由通孔插塞75及配線層71而與存儲器單元陣列部14內的多個柱狀部25電連接。
圖2是示出了第一實施方式的半導體裝置的結構的另一剖面圖。
圖2示出了圖1所示的區域的大致兩倍的區域。具體而言,圖1示出了一個存儲器單元陣列部14、以及該存儲器單元陣列部14的單側的連接部15,相對於此,圖2示出了一個存儲器單元陣列部14、以及該存儲器單元陣列部14的兩側的連接部15。本實施方式的半導體裝置包括一個或多個圖2所示的結構。
圖3是示出了第一實施方式的柱狀部25的結構的剖面圖。
圖3示出了交替包含多個絕緣層21及多個電極層22的存儲器單元陣列部14、以及設置於存儲器單元陣列部14內的一個柱狀部25。如圖3所示,本實施方式的各柱狀部25包括:依次設置於存儲器單元陣列部14內的阻擋絕緣膜25a、電荷蓄積層25b、隧道絕緣膜25c、通道半導體層25d、以及芯絕緣膜25e。
阻擋絕緣膜25a例如是氧化矽膜。電荷蓄積層25b例如是氮化矽膜等絕緣膜,亦可為多晶矽層等半導體層。隧道絕緣膜25c例如是氧化矽膜或氮氧化矽膜。通道半導體層25d例如是多晶矽層。芯絕緣膜25e例如是氧化矽膜。
圖4是示出了第一實施方式的存儲器單元陣列部14及連接部15的結構的剖面圖。
圖4與圖1同樣地示出了本實施方式的存儲器單元陣列部14及連接部15。但是,為了容易理解地說明電極層22與配線66a~配線66c的關係,圖4示出了數量比圖1中少的電極層22。
如上所述,配線層66包括配置於面S1下方的配線66a、配置於面S2下方的配線66b、以及配置於面S3下方的配線66c。配線66a與存儲器單元陣列部14下方的電晶體17電連接,配線66b與連接部15下方的電晶體17電連接,配線66c與連接部15下方的電晶體17電連接(圖1)。
本實施方式的半導體裝置包括經由絕緣膜27設置於連接部15的積層膜15a內的多個穿孔插塞28。穿孔插塞28於面S1、面S2下方配置於配線66a、配線66b上。穿孔插塞28是所述第一部分內的插塞的例子。
該些穿孔插塞28將積層膜15b內的電極層22與配線66a、配線66b電連接。具體而言,面S1下方的穿孔插塞28電連接電極層22與配線66a,因此與電極層22及存儲器單元陣列部14下方的電晶體17電連接(圖1)。另外,面S2下方的穿孔插塞28電連接電極層22與配線66b,因此與電極層22及連接部15下方的電晶體17電連接(圖1)。另一方面,積層膜15a內的電極層22與配線66c相接,因此不經由穿孔插塞28而與連接部15下方的電晶體17電連接(圖1)。再者,存儲器單元陣列部14內的電極層22經由連接部15內的電極層22而與配線66a~配線66c電連接。
以下,參照圖1及圖4對本實施方式的半導體裝置的進一步的詳情進行說明。
本實施方式的連接部15是為了容易將電極層22與配線66a~配線66c電連接而設置。連接部15中,於作為傾斜面的面S1~面S3下方設置電極層22,藉此電極層22與XY平面不平行地延伸。因此,電極層22於絕緣膜24的上表面或層間絕緣膜13的上表面露出,可於該些上表面簡單地連接於穿孔插塞28或配線66c。再者,電連接於穿孔插塞28的電極層22經由穿孔插塞28電連接於配線66a或配線66b。
為了縮小本實施方式的半導體裝置的晶片面積,理想的是使連接部15內的面S1~面S3的傾斜陡峭,從而減小連接部15的平面形狀。另一方面,若存儲器單元陣列部14及連接部15內的電極層22的數量增加,則需要增加電極層22用的電晶體17的數量。因此,有難以確保用於在基板11上配置該些電晶體17的區域之虞。再者,與配線層66內的某配線連接的電晶體17理想的是配置於該配線的正下方的區域或其附近。原因在於用於連接該配線與電晶體17的電氣路徑變短。
因此,本實施方式的連接部15中,使面S1的傾斜變得陡峭,面S2、面S3的傾斜變得平緩。其結果,與面S1~面S3的傾斜相同的情況相比,可確保面S2、面S3下方的配線66b、配線66c間的間隔寬。因此,即使例如將配線66b、配線66c用的電晶體17配置於配線66b、配線66c的正下方,亦可充分確保用於配置該些電晶體17的區域。藉此,可縮短用於連接配線66b、配線66c與電晶體17的電氣路徑。
另一方面,本實施方式的面S1下方的配線66a間的間隔變窄,因此難以將配線66a用的電晶體17配置於配線66a的正下方。因此,本實施方式的配線66a用的電晶體17配置於存儲器單元陣列部14下方而並非連接部15下方。藉此,可充分確保用於配置配線66a用的電晶體17的區域。另外,由於配線66a配置於存儲器單元陣列部14的附近,因此即使將配線66a用的電晶體17配置於存儲器單元陣列部14下方,亦可縮短用於連接配線66a與電晶體17的電氣路徑。
如此,根據本實施方式,藉由使面S1的傾斜變得陡峭且使面S2、面S3的傾斜變得平緩,可較佳地配置配線66a~配線66c或電晶體17。
圖5A~圖5D是示出了第一實施方式的半導體裝置的結構的平面圖。
圖5A示出了配線層66及通孔插塞65的佈局。圖5A中,配線層66內的各配線於Y方向上延伸,接近存儲器單元陣列部14的配線66a具有細的寬度,遠離存儲器單元陣列部14的配線66b具有粗的寬度。圖5A更示出了設置於存儲器單元陣列部14及連接部15內並於X方向上延伸的狹縫ST。
圖5A~圖5D示出了俯視時的相同的區域。因此,圖5B所示的金屬墊61配置於圖5A所示的通孔插塞65的正下方。圖5C示出了該些金屬墊61的下方的配線層44內的多個配線。圖5C的配線層44內,配線層66內的粗的配線66b的下方的配線具有直線狀的平面形狀,配線層66內的細的配線66a的下方的配線具有L字型的平面形狀。配線層44內的前者的配線與對應的配線66b電連接,配線層44內的後者的配線與對應的配線66a電連接。圖5D示出了閘極電極17b或接觸插塞41。再者,圖5D所示的閘極電極17b亦可以能夠進行個別控制的方式按照各個電晶體17進行分割。
圖6是示出了第一實施方式的變形例的半導體裝置的結構的剖面圖。
圖2中,存儲器單元陣列部14設置於中央部,兩個連接部15夾持存儲器單元陣列部14。另一方面,圖6中,連接部15設置於中央部,兩個存儲器單元陣列部14夾持連接部15。本實施方式的半導體裝置亦可採用圖6所示的結構來代替採用圖2所示的結構。
圖7及圖8是示出了第一實施方式的半導體裝置的製造方法的剖面圖。
圖7示出了包括多個電路區域1的電路晶圓W1及包括多個陣列區域2的陣列晶圓W2。符號Sa表示電路晶圓W1的上表面,符號Sb表示陣列晶圓W2的上表面。圖7所示的陣列晶圓W2的方向與圖1所示的陣列區域2的方向相反。本實施方式的半導體裝置藉由貼合電路晶圓W1與陣列晶圓W2來製造。圖7示出了為了貼合而使方向反轉之前的陣列晶圓W2,圖1示出了為了貼合而使方向反轉並進行貼合及切割之後的陣列區域2。
陣列晶圓W2除了圖1所示的構成要素以外,包括存儲器單元陣列部14及設置於連接部15下方的基板18。基板18例如是矽基板等半導體基板。
本實施方式中,首先,如圖7所示,於電路晶圓W1的基板11上形成層間絕緣膜12、電晶體16、電晶體17、金屬墊39、金屬墊46等,於陣列晶圓W2的基板18上形成存儲器單元陣列部14、連接部15、柱狀部25、梁部26、層間絕緣膜13、配線層56、配線層66、金屬墊51、金屬墊61等。存儲器單元陣列部14形成為包括基板18上的積層膜14b及積層膜14b上的積層膜14a。連接部15形成為包括基板18上的積層膜15b及積層膜15b上的積層膜15a。
其次,如圖8所示,利用機械壓力貼合電路晶圓W1與陣列晶圓W2。藉此,層間絕緣膜12與層間絕緣膜13接著。更,對電路晶圓W1及陣列晶圓W2進行退火。藉此,金屬墊39與金屬墊51接合,金屬墊46與金屬墊61接合。
之後,藉由化學機械研磨(Chemical Mechanical Polishing,CMP)將基板11薄膜化,於藉由CMP去除基板18後,將電路晶圓W1及陣列晶圓W2切斷為多個晶片。如此製造圖1的半導體裝置。再者,圖1所示的配線層71、絕緣膜72、絕緣膜73、絕緣膜74、通孔插塞75、金屬墊76及絕緣膜77例如於基板11的薄膜化及基板18的去除之後,形成於存儲器單元陣列部14及連接部15上。
圖9~圖14是示出了第一實施方式的陣列晶圓W2的製造方法的剖面圖。
首先,於基板18上形成包括多個絕緣層21、多個犧牲層22'、絕緣膜23及絕緣膜24的積層膜14b、積層膜15b(圖9)。犧牲層22'是於後述的步驟中可與電極層22置換的層,例如是氮化矽膜。犧牲層22'是第一層的例子。
圖9所示的積層膜14b、積層膜15b例如以如下方式形成。首先,於基板18上形成絕緣膜23。該絕緣膜23形成為具有相對於基板18的上表面僅傾斜一定角度的面S1、以及相對於基板18的上表面僅傾斜不同角度的面S2。面S1、面S2於圖1中是絕緣膜23的下表面,相對於此,於圖9中是絕緣膜23的上表面。面S2相對於基板18的上表面的角度設定得比面S1相對於基板18的上表面的角度小。因此,面S1陡峭地傾斜,面S2平緩地傾斜。其次,於基板18上經由絕緣膜23交替地形成多個絕緣層21及多個犧牲層22'。其結果,該些絕緣層21及犧牲層22'的一部分形成於面S1、面S2上。該些絕緣層21及犧牲層22'以絕緣層21及犧牲層22'的上表面成為接近平坦面的形狀的方式進行加工,絕緣膜24形成於絕緣層21及犧牲層22'的所述上表面上。
本實施方式中,積層膜14b內的各犧牲層22'的上表面或下表面與基板18的上表面平行,面S1、面S2相對於積層膜14b內的各犧牲層22'的上表面或下表面傾斜。
其次,形成貫通積層膜14b、積層膜15b的多個孔,於積層膜14b的孔內形成多個柱狀部25的一部分,於積層膜15b的孔內形成多個梁部26的一部分(圖10)。積層膜14b內的柱狀部25藉由於積層膜14b的孔內依次形成阻擋絕緣膜25a、電荷蓄積層25b、隧道絕緣膜25c、通道半導體層25d以及芯絕緣膜25e而形成(參照圖3)。積層膜15b內的梁部26藉由於積層膜15b的孔內嵌入氧化矽膜而形成。
其次,於在基板18上形成絕緣膜24的剩餘部分之後,於積層膜14b、積層膜15b上形成包括多個絕緣層21、多個犧牲層22'、絕緣膜23及絕緣膜24的積層膜14a、積層膜15a(圖11)。該些犧牲層22'亦為於後述的步驟中可與電極層22置換的層,例如是氮化矽膜。該些犧牲層22'亦為第一層的例子。
圖11所示的積層膜14a、積層膜15a例如以如下方式形成。首先,於積層膜14b、積層膜15b上形成絕緣膜23。該絕緣膜23形成為具有相對於基板18的上表面僅傾斜一定角度的面S3。面S3於圖1中是絕緣膜23的下表面,相對於此,於圖11中是絕緣膜23的上表面。面S3相對於基板18的上表面的角度設定為與面S2相對於基板18的上表面的角度大致相同。因此,面S1陡峭地傾斜,面S2、面S3平緩地傾斜。面S1是第一上表面的例子,面S2、面S3是第二上表面的例子。其次,於積層膜14b、積層膜15b上經由絕緣膜23交替地形成多個絕緣層21及多個犧牲層22'。其結果,該些絕緣層21及犧牲層22'的一部分形成於面S3上。該些絕緣層21及犧牲層22'以絕緣層21及犧牲層22'的上表面成為接近平坦面的形狀的方式進行加工。
本實施方式中,積層膜14b、積層膜14a內的各犧牲層22'的上表面或下表面與基板18的上表面平行,面S1~面S3相對於積層膜14b、積層膜14a內的各犧牲層22'的上表面或下表面傾斜。
其次,形成貫通積層膜14a、積層膜15a的多個孔,於積層膜14a的孔內形成多個柱狀部25的剩餘部分,於積層膜15a的孔內形成多個梁部26的剩餘部分(圖12)。積層膜14a內的孔形成為到達積層膜14b內的柱狀部25。積層膜15a內的孔形成為到達積層膜15b內的梁部26。積層膜14a內的柱狀部25藉由於積層膜14a的孔內依次形成阻擋絕緣膜25a、電荷蓄積層25b、隧道絕緣膜25c、通道半導體層25d及芯絕緣膜25e而形成於積層膜14b內的柱狀部25上。積層膜15a內的梁部26藉由於積層膜15a的孔內嵌入氧化矽膜而形成於積層膜15b內的梁部26上。如此,於積層膜14b、積層膜14a內形成柱狀部25,於積層膜15b、積層膜15a內形成梁部26。
再者,本實施方式中,可於圖10的步驟中於積層膜14b、積層膜15b內形成多個孔,於圖12的步驟中於積層膜14a、積層膜15a內形成多個孔,之後,於積層膜14b、積層膜14a、積層膜15b、積層膜15a的孔內形成柱狀部25及梁部26。藉此,可於相同的步驟中形成積層膜14b、積層膜15b內的柱狀部25及梁部26、以及積層膜14a、積層膜15a內的柱狀部25及梁部26。
另外,本實施方式中,亦可於絕緣膜24內形成柱狀部25的一部分與柱狀部25的剩餘部分之間的接合部。接合部例如形成為具有比柱狀部25的該些部分的直徑大的直徑。
另外,圖12的步驟中,形成有絕緣膜27及穿孔插塞28用的孔作為積層膜15a內的孔(參照圖4)。該孔形成為到達積層膜15b內的犧牲層22'。絕緣膜27及穿孔插塞28於圖12的步驟中依次形成於該孔內。
其次,將積層膜14b、積層膜14a、積層膜15b、積層膜15a內的犧牲層22'置換為電極層22(圖13)。其結果,於基板18上形成交替包含多個絕緣層21與多個電極層22的積層膜14b、積層膜14a、積層膜15b、積層膜15a。
自犧牲層22'向電極層22的置換例如以如下方式進行。首先,形成貫通積層膜14b、積層膜14a或積層膜15b、積層膜15a的狹縫(未圖示)。其次,藉由濕式蝕刻自狹縫去除犧牲層22'。其次,於藉由去除犧牲層22'而於絕緣層21之間形成的空洞內形成電極層22。之後,利用絕緣膜嵌入狹縫。如此,於基板18上形成存儲器單元陣列部14及連接部15。
再者,於圖9及圖11的步驟中形成電極層22來代替犧牲層22'的情況下,不需要圖13的步驟中的置換。此時的電極層22是第一層的例子。
其次,於存儲器單元陣列部14及連接部15上形成層間絕緣膜13、配線層56、配線層66、金屬墊51、金屬墊61等(圖14)。如此製造本實施方式的陣列晶圓W2。圖9~圖14所示的步驟相當於圖7所示的步驟的一例。之後,該陣列晶圓W2於圖8所示的步驟中與電路晶圓W1貼合。
圖15A~圖15E是示出了第一實施方式的絕緣膜23的形成方法的平面圖及剖面圖。
圖15A示出了陣列晶圓W2的上表面中的相當於一個半導體裝置(一個陣列區域2)的區域。圖15A示出了多個存儲器單元陣列部14(平面)、以及多個連接部15。
圖15B示意性地示出了於圖9的步驟中於基板18上形成絕緣膜23時的陣列晶圓W2的剖面。圖15B所示的絕緣膜23形成於與圖15A所示的連接部15對應的位置。該絕緣膜23分別具有面S1、面S2及面S2'作為上表面。面S1、面S2相對於XY平面傾斜,相對於此,面S2'相對於XY平面大致平行。
圖15C示出了用於形成圖15B所示的絕緣膜23的模板3的剖面。模板3包括部分3a、以及設置於部分3a下方的部分3b,於部分3b內包括多個凹部P1。各凹部P1包括具有與絕緣膜23的面S1、面S2、面S2'相同的面積或傾斜的面T1、面T2、面T2'。圖15C中,模板3的上表面或下表面與XY平面平行。面T1、面T2相對於模板3的上表面或下表面傾斜,面T2'相對於模板3的上表面或下表面大致平行。模板3的上表面或下表面是規定的面的例子。另外,面T1、面T2、面T2'是第一下表面、第二下表面及第三下表面的例子,面T1、面T2相對於模板3的上表面或下表面的角度是第一角度及第二角度的例子。面T2相對於XY平面的角度小於面T1相對於XY平面的角度。面T2'相對於XY平面的角度大致為0度。
圖15B的絕緣膜23例如使用圖15C的模板3形成。具體而言,於基板18的上表面塗佈絕緣膜23的材料,將模板3按壓至該材料,使進入至模板3的凹部P1內的材料硬化,藉此形成具有面S1、面S2及面S2'的絕緣膜23。凹部P1內的材料可藉由向材料照射光來使其硬化,亦可藉由對材料進行加熱來使其硬化。前者的情況下的模板3由透光性構件形成,後者的情況下的模板3由傳熱性構件形成。本實施方式中,為了藉由光使凹部P1內的材料硬化,由石英基板形成模板3。
圖15D示意性地示出了於圖11的步驟中於積層膜15b上形成絕緣膜23時的陣列晶圓W2的剖面。圖15D所示的該絕緣膜23形成於與圖15A所示的連接部15對應的位置。該絕緣膜23分別具有面S3作為上表面。面S3相對於XY平面傾斜。再者,絕緣層21或犧牲層22'實際上於面S1、面S2的附近傾斜(參照圖9等),圖15D中為了方便而以無傾斜的形式進行圖示。
圖15E示出了用於形成圖15D所示的該絕緣膜23的模板4的剖面。模板4包括部分4a、以及設置於部分4a下方的部分4b,於部分4b內包括多個凹部P2。各凹部P2包括具有與絕緣膜23的面S3相同的面積或傾斜的面T3。圖15E中,模板4的上表面或下表面與XY平面平行。面T3相對於模板4的上表面或下表面傾斜。面T3相對於XY平面的角度與面T2相對於XY平面的角度大致相同。
圖15D的該絕緣膜23例如可使用圖15E的模板4形成。具體而言,於積層膜14b、積層膜15b的上表面塗佈絕緣膜23的材料,將模板4按壓至該材料,使進入至模板4的凹部P2內的材料硬化,藉此形成具有面S3的絕緣膜23。凹部P2內的材料可藉由向材料照射光來使其硬化,亦可藉由對材料進行加熱來使其硬化。前者的情況下的模板4由透光性構件形成,後者的情況下的模板4由傳熱性構件形成。本實施方式中,為了利用光使凹部P2內的材料硬化,由石英基板形成模板4。
圖16A~圖16C是示出了第一實施方式的絕緣膜23的形成方法的另一平面圖及剖面圖。
圖16A示出了陣列晶圓W2的上表面中的相當於八個半導體裝置(八個陣列區域2)的區域。圖16A與圖15A同樣地示出了多個存儲器單元陣列部14(平面)、以及多個連接部15。圖16A更以粗線表示陣列區域2之間的切割線L。
圖16B示意性地示出了於圖9的步驟中於基板18上形成絕緣膜23時的陣列晶圓W2的剖面。圖16B所示的絕緣膜23形成於與圖16A所示的連接部15對應的位置。圖16B中,中央的絕緣膜23配置於切割線L上。
圖16C示出了用於形成圖16B所示的絕緣膜23的模板3的剖面。圖16C示出了該模板3整體的剖面。本實施方式的模板3可同時形成八個陣列區域2用的絕緣膜23。該情況對於模板4而言亦相同。
圖17是示出了第一實施方式的絕緣膜23的形成方法的另一平面圖。
圖17示出了重覆使用模板3、模板4而於基板18上形成的絕緣膜23的平面形狀。本實施方式中,於基板18上形成有於X方向上相互鄰接並於Y方向上延伸的多個絕緣膜23。
圖18A~圖18C及圖19A~圖19C是示出了第一實施方式的絕緣膜23的形成方法的另一剖面圖。
首先,於基板18的上表面塗佈絕緣膜23的材料(圖18A)。其次,於將模板3按壓至該材料後,使進入至模板3的凹部P1內的材料硬化(圖18B)。其次,將模板3自該材料脫模(圖18C)。如此形成了具有面S1、面S2及面S2'的絕緣膜23。
其次,於進行了所述圖9及圖10的步驟之後,於積層膜14b、積層膜15b的上表面塗佈絕緣膜23的材料(圖19A)。其次,於將模板4按壓至該材料後,使進入至模板4的凹部P2內的材料硬化(圖19B)。其次,將模板4自該材料脫模(圖19C)。如此,具有面S3的絕緣膜23形成於具有面S1、面S2及面S2'的絕緣膜23上。再者,絕緣層21或犧牲層22'實際上於面S1、面S2的附近傾斜(參照圖9等),於圖19A~圖19C中為了方便而以無傾斜的形式進行圖示。
圖20A~圖20D是示出了第一實施方式的變形例的絕緣膜23的形成方法的剖面圖。
圖20A示出了用於形成圖15B所示的絕緣膜23的模板5的剖面。模板5包括部分5a、以及設置於部分5a下方的部分5b,於部分5b內包括多個凹部P3。各凹部P3包括具有與絕緣膜23的面S1、面S2、面S2'相同的面積或傾斜的面U1、面U2、面U2'。圖20A中,模板5的上表面或最下表面與XY平面平行。面U1、面U2相對於模板5的上表面或最下表面傾斜,面U2'相對於模板5的上表面或最下表面大致平行。模板5的上表面或最下表面是規定的面的例子。另外,面U1、面U2、面U2'是第一下表面、第二下表面及第三下表面的例子,面U1、面U2相對於模板5的上表面或最下表面的角度是第一角度及第二角度的例子。面U2相對於XY平面的角度小於面U1相對於XY平面的角度。面U2'相對於XY平面的角度大致為0度。
圖20B示意性地示出了於圖9的步驟中於基板18上形成絕緣膜23時的陣列晶圓W2的剖面。本變形例的模板5用於藉由噴墨方式形成絕緣膜23。具體而言,於基板18上載置模板5,向由基板18的上表面及模板5的面U1、面U2、面U2'包圍的空間(即凹部P3)內噴出絕緣膜23的材料,使凹部P3內的材料硬化,藉此形成具有面S1、面S2及面S2'的絕緣膜23(圖20C)。凹部P3內的材料可藉由向材料照射光來使其硬化,亦可藉由對材料進行加熱來使其硬化。前者的情況下的模板5由透光性構件形成,後者的情況下的模板5由傳熱性構件形成。本變形例中,為了利用光使凹部P3內的材料硬化,由石英基板形成模板5。
圖20D示出了用於形成圖15D所示的絕緣膜23的模板6的剖面。模板6包括部分6a、以及設置於部分6a下方的部分6b,於部分6b內包括多個凹部P4。各凹部P4包括具有與絕緣膜23的面S3相同的面積或傾斜的面U3。圖20D中,模板6的上表面或最下表面與XY平面平行。面U3相對於模板6的上表面或最下表面傾斜。面U3相對於XY平面的角度與面U2相對於XY平面的角度大致相同。
本變形例的模板6與模板5同樣地用於藉由噴墨方式形成絕緣膜23。因此,模板6例如由透光性構件或傳熱性構件形成。本變形例中,為了利用光使凹部P4內的材料硬化,由石英基板形成模板6。
圖21A~圖21E是示出了第一實施方式的另一變形例的絕緣膜23的形成方法的平面圖及剖面圖。
圖21A~圖21E分別與圖15A~圖15E對應。 [圖15A~圖15E所示的方法例如可於形成包含兩個圖2所示的結構的半導體裝置的絕緣膜23時採用。另一方面,圖21A~圖21E所示的方法例如可於形成包含兩個圖6所示的結構的半導體裝置的絕緣膜23時採用。
如上所述,本實施方式的連接部15包括絕緣膜23,所述絕緣膜23具有陡峭地傾斜的面S1、以及平緩地傾斜的面S2、面S3。因此,根據本實施方式,可於作為較佳的形狀的傾斜面的面S1、面S2、面S3設置積層膜15a、積層膜15b的絕緣層21及電極層22。例如面S1的傾斜陡峭,面S2、面S3的傾斜平緩,藉此可較佳地配置配線66a~配線66c或電晶體17。
(第二實施方式)
圖22是示出了第二實施方式的模板3的形狀的一例的剖面圖。
圖22的模板3與第一實施方式中說明的模板3同樣地可用於圖18B的步驟。圖22的模板3包括部分3a、以及設置於部分3a下方的部分3b,於部分3b內包括凹部P1。
該凹部P1包括具有與所述絕緣膜23的面S1、面S2、面S2'相同的面積或傾斜的面T1、面T2、面T2'。圖22中,模板3的上表面或下表面與XY平面平行。面T1相對於模板3的上表面或下表面僅傾斜角度θ1,面T2相對於模板3的上表面或下表面僅傾斜比角度θ1小的角度θ2。另一方面,面T2'與模板3的上表面或下表面大致平行,面T2'相對於XY平面的角度大致為0度。模板3的上表面或下表面是規定的面的例子。另外,面T1、面T2、面T2'是第一下表面、第二下表面及第三下表面的例子,角度θ1、角度θ2是第一角度及第二角度的例子。
圖23A、圖23B~圖25A、圖25B是示出了圖22的模板3的製造方法的剖面圖。
首先,準備模板3用的基板(圖23A)。本實施方式中,藉由利用蝕刻對該基板進行加熱來製造模板3。以下,將該基板表述為「基板3」。基板3例如是石英基板等透明基板。
其次,於清洗基板3後,於基板3上依次形成遮罩膜81及抗蝕劑膜82(圖23A)。遮罩膜81例如是氧化矽膜(SiO
2)等硬遮罩膜。遮罩膜81可藉由能夠於基板3上均勻地形成遮罩膜81的任意的方法形成,例如可藉由濺鍍、化學氣相沈積(Chemical Vapor Deposition,CVD)、物理氣相沈積(Physical Vapor Deposition,PVD)、原子層沈積(Atomic Layer Deposition,ALD)、液相沈積(Liquid Phase Deposition,LPD)或蒸鍍而形成。遮罩膜81是第一膜的例子。抗蝕劑膜82例如藉由利用塗佈機塗佈於遮罩膜81的上表面而形成。
其次,藉由光微影及蝕刻對抗蝕劑膜82進行圖案化,藉由以抗蝕劑膜82為遮罩的乾式蝕刻對遮罩膜81進行加工(圖23B)。其結果,於遮罩膜81內形成開口部H1,基板3的上表面於開口部H1內露出。另一方面,遮罩膜81殘存於基板3的區域R1上。區域R1是第一區域的例子。抗蝕劑膜82的光微影例如使用電子束(Electron Beam,EB)裝置進行。另外,遮罩膜81亦可藉由濕式蝕刻代替乾式蝕刻來進行加工。
其次,於自基板3去除抗蝕劑膜82後,於基板3及遮罩膜81上依次形成遮罩膜83及遮罩膜84(圖24A)。遮罩膜83例如是摻雜有雜質原子的氧化矽膜或正矽酸四乙酯(Tetraethyl Orthosilicate,TEOS)膜等硬遮罩膜。遮罩膜84例如是包含金屬元素或有機化合物的硬遮罩膜。該金屬元素的例子是鉻(Cr)、鉬(Mo)、鎢(W)、金(Au)、銀(Ag)或鉑(Pt)等鉑族元素。本實施方式的遮罩膜84是具有100 nm左右的膜厚的鉻膜。遮罩膜84的形成溫度不會使遮罩膜81、遮罩膜83的品質發生變化,因此理想的是比遮罩膜81、遮罩膜83的形成溫度低。遮罩膜83、遮罩膜84例如可藉由濺鍍、CVD、PVD、ALD、LPD或蒸鍍而形成。遮罩膜83、遮罩膜84分別是第二膜及第三膜的例子。
其次,於遮罩膜84上形成抗蝕劑膜85(圖24B)。抗蝕劑膜85例如藉由利用塗佈機塗佈於遮罩膜84的上表面而形成。
其次,藉由光微影及蝕刻對抗蝕劑膜85進行圖案化,藉由以抗蝕劑膜85為遮罩的乾式蝕刻對遮罩膜84進行加工(圖24B)。其結果,於遮罩膜84內形成開口部H2,遮罩膜83的上表面於開口部H2內露出。另一方面,遮罩膜83殘存於基板3的區域R1、區域R2、區域R3上,遮罩膜84殘存於基板3的區域R1、區域R2上。區域R2、區域R3分別是第二區域及第三區域的例子。抗蝕劑膜85的光微影例如使用EB裝置進行。另外,遮罩膜84亦可藉由濕式蝕刻代替乾式蝕刻來進行加工。
其次,於去除開口部H2內(區域R3上)的遮罩膜83後,藉由將遮罩膜81、遮罩膜83、遮罩膜84用作遮罩的濕式蝕刻,自區域R3對基板3進行加工(圖25A)。該濕式蝕刻例如使用含有氟化氫(Hydrogen Fluoride,HF)的藥液(蝕刻液)進行。再者,開口部H2內的遮罩膜83可藉由圖24B的步驟的乾式蝕刻去除,若利用所述藥液進行的蝕刻均勻,則亦可藉由圖25A的步驟的濕式蝕刻去除。
圖25A的步驟的濕式蝕刻例如使用遮罩膜83的蝕刻速度比遮罩膜81的蝕刻速度或基板3的蝕刻速度大的藥液來進行。於該情況下,該濕式蝕刻以將基板3或遮罩膜81、遮罩膜83加工成圖25A所示的形狀的方式進行,更以將基板3或遮罩膜81、遮罩膜83加工成圖25B所示的形狀的方式進行。圖25A中,具有面T2、面T2'作為上表面的凹部P1形成於基板3的區域R2、區域R3內。圖25B中,與圖25A相比,面T2、面T2'的高度降低,且具有面T1、面T2、面T2'作為上表面的凹部P1形成於基板3的區域R1、區域R2、區域R3內。即,圖25A中於區域R2、區域R3內形成的凹部P1於圖25B中擴展至區域R1。
圖25A或圖25B所示的面T1、面T2、面T2'的面積或傾斜與圖22所示者相同。圖25A或圖25B中,基板3的上表面或下表面與XY平面平行。面T1相對於基板3的上表面或下表面僅傾斜角度θ1,面T2相對於基板3的上表面或下表面僅傾斜比角度θ1小的角度θ2。另一方面,面T2'與基板3的上表面或下表面大致平行,面T2'相對於XY平面的角度大致為0度。基板3的上表面或下表面是規定的面的例子。另外,面T1、面T2、面T2'是第一上表面、第二上表面及第三上表面的例子,角度θ1、角度θ2是第一角度及第二角度的例子。
圖25A中的藥液的橫向的浸入量可藉由遮罩膜83的蝕刻速度進行控制。例如於遮罩膜83的蝕刻速度為基板3的蝕刻速度的5倍的情況下,角度θ2約為11度。另外,於遮罩膜83的蝕刻速度為基板3的蝕刻速度的10倍的情況下,角度θ2約為5度。本實施方式的藥液例如是10%的稀HF水溶液,以面T2的X方向的長度為8 μm的方式對基板3進行加工。另一方面,本實施方式的藥液亦可設為含有30%的NH
4F(氟化銨)、6%的HF及界面活性劑的混合水溶液,藉此可形成平滑性良好的面T2。
於進行基板3或遮罩膜83的蝕刻時,如圖25A所示,遮罩膜81於凹部P1內露出。之後,遮罩膜81的蝕刻速度決定面T1的角度θ1。圖25B中,以面T1的X方向的長度為1 μm的方式對基板3進行加工。
之後,自基板3去除遮罩膜81、遮罩膜83、遮罩膜84。如此自基板3製造圖22的模板3。
再者,本實施方式的方法亦可適用於製造角度θ2比角度θ1大的模板3的情況。另外,本實施方式的方法不僅可適用於在模板3內形成具有兩個傾斜面(T1、T2)的凹部P1的情況,亦可適用於在模板3內形成具有三個以上的傾斜面的凹部的情況。
圖26是示出了第二實施方式的模板3的形狀的另一例的剖面圖。
圖26的模板3與第一實施方式中說明的模板3同樣地可用於圖18B的步驟。圖26的模板3包括部分3a、以及設置於部分3a下方的部分3b,於部分3b內包括凹部P1。
該凹部P1包括具有與所述絕緣膜23的面S1、面S2、面S2'相同的面積或傾斜的面T1、面T2、面T2'。圖26中,模板3的上表面或下表面與XY平面平行。面T1相對於模板3的上表面或下表面僅傾斜角度θ1,面T2相對於模板3的上表面或下表面僅傾斜比角度θ1小的角度θ2。另一方面,面T2'與模板3的上表面或下表面大致平行,面T2'相對於XY平面的角度大致為0度。模板3的上表面或下表面是規定的面的例子。另外,面T1、面T2、面T2'是第一下表面、第二下表面及第三下表面的例子,角度θ1、角度θ2是第一角度及第二角度的例子。
圖27A、圖27B~圖29A、圖29B是示出了圖26的模板3的製造方法的剖面圖。圖27A、圖27B~圖29A、圖29B的說明中,省略與圖23A、圖23B~圖25A、圖25B共通的事項的說明。
首先,準備模板3用的基板(圖27A)。以下,將該基板表述為「基板3」。
其次,於清洗基板3後,於基板3上依次形成遮罩膜83及抗蝕劑膜86(圖27A)。遮罩膜83例如是摻雜有雜質原子的氧化矽膜或TEOS(正矽酸四乙酯)膜等硬遮罩膜。遮罩膜83是第二膜的例子。抗蝕劑膜86例如藉由利用塗佈機塗佈於遮罩膜83的上表面而形成。
其次,藉由光微影及蝕刻對抗蝕劑膜86進行圖案化,藉由以抗蝕劑膜86為遮罩的乾式蝕刻對遮罩膜83進行加工(圖27B)。其結果,於遮罩膜83內形成開口部H3,基板3的上表面於開口部H3內露出。抗蝕劑膜86的光微影例如使用EB裝置進行。另外,遮罩膜83亦可藉由濕式蝕刻代替乾式蝕刻來進行加工。
其次,於自基板3去除抗蝕劑膜86後,於基板3及遮罩膜83上依次形成遮罩膜81及遮罩膜84(圖28A)。遮罩膜81例如是氧化矽膜等硬遮罩膜。遮罩膜84例如是包含金屬元素或有機化合物的硬遮罩膜。該金屬元素的例子是鉻、鉬、鎢、金、銀或鉑等鉑族元素。遮罩膜81、遮罩膜84分別是第一膜及第三膜的例子。
其次,於遮罩膜84上形成抗蝕劑膜87(圖28B)。抗蝕劑膜87例如藉由利用塗佈機塗佈於遮罩膜84的上表面上而形成。
其次,藉由光微影及蝕刻對抗蝕劑膜87進行圖案化,藉由以抗蝕劑膜87為遮罩的乾式蝕刻對遮罩膜84、遮罩膜81進行加工(圖28B)。其結果,於遮罩膜84、遮罩膜81內形成開口部H4,遮罩膜83的上表面於開口部H4內露出。另一方面,遮罩膜81殘存於基板3的區域R1、區域R2上,遮罩膜83殘存於基板3的區域R2、區域R3上,遮罩膜84殘存於基板3的區域R1、區域R2上。區域R1、區域R2、區域R3分別是第一區域、第二區域及第三區域的例子。抗蝕劑膜87的光微影例如使用EB裝置進行。另外,遮罩膜84、遮罩膜81亦可藉由濕式蝕刻代替乾式蝕刻來進行加工。
其次,於去除開口部H4內(區域R3上)的遮罩膜83後,藉由將遮罩膜81、遮罩膜83、遮罩膜84用作遮罩的濕式蝕刻,自區域R3對基板3進行加工(圖29A)。該濕式蝕刻例如使用含有HF的藥液(蝕刻液)來進行。再者,開口部H4內的遮罩膜83可藉由圖28B的步驟的乾式蝕刻來去除,若利用所述藥液進行的蝕刻均勻,則亦可藉由圖29A的步驟的濕式蝕刻來去除。
圖29A的步驟的濕式蝕刻例如使用遮罩膜83的蝕刻速度比遮罩膜81的蝕刻速度或基板3的蝕刻速度大的藥液來進行。於該情況下,該濕式蝕刻以將基板3或遮罩膜81、遮罩膜83加工成圖29A所示的形狀的方式進行,更,以將基板3或遮罩膜81、遮罩膜83加工成圖29B所示的形狀的方式進行。圖29A中,具有面T2、面T2'作為上表面的凹部P1形成於基板3的區域R2、區域R3內。圖29B中,與圖29A相比,面T2、面T2'的高度降低,且具有面T1、面T2、面T2'作為上表面的凹部P1形成於基板3的區域R1、區域R2、區域R3內。即,圖29A中形成於區域R2、區域R3內的凹部P1於圖29B中擴展至區域R1。
圖29A或圖29B所示的面T1、面T2、面T2'的面積或傾斜與圖26所示者相同。圖29A或圖29B中,基板3的上表面或下表面與XY平面平行。面T1相對於基板3的上表面或下表面僅傾斜角度θ1,面T2相對於基板3的上表面或下表面僅傾斜比角度θ1小的角度θ2。另一方面,面T2'與基板3的上表面或下表面大致平行,面T2'相對於XY平面的角度大致為0度。基板3的上表面或下表面是規定的面的例子。另外,面T1、面T2、面T2'是第一上表面、第二上表面及第三上表面的例子,角度θ1、角度θ2是第一角度及第二角度的例子。
圖29A中的藥液的橫向的浸入量可藉由遮罩膜83的蝕刻速度進行控制。於進行基板3或遮罩膜83的蝕刻時,如圖29A所示,基板與遮罩膜81的界面於凹部P1內露出。之後,遮罩膜81的蝕刻速度決定面T1的角度θ1。
之後,自基板3去除遮罩膜81、遮罩膜83、遮罩膜84。如此自基板3製造圖26的模板3。
圖30是示出了第二實施方式的模板3的形狀的另一例的剖面圖。
圖30的模板3的形狀與圖22的模板3的形狀類似,但圖30的凹部P1除了面T1、面T2、面T2'以外,具有面T1'。面T1'設置於面T1'的上端與面T1的下端相接的位置。面T1'相對於模板3的上表面或下表面僅傾斜比角度θ1小的角度θ1'。如此,模板3的凹部P1可具有三個以上的傾斜面。
如上所述,本實施方式中,藉由將遮罩膜81、遮罩膜83、遮罩膜84用作遮罩來對基板3進行加工,由基板3製造模板3。因此,根據本實施方式,可製造具有面T1、面T2的模板3。
再者,本發明的實施方式可利用如下態樣實施。
(附記1)
一種半導體裝置的製造方法,包括
在基板上形成交替含有多個絕緣層及多個第一層的第一積層膜及第二積層膜,且
於所述第一積層膜的所述絕緣層及所述第一層內形成包括電荷蓄積層及半導體層的多個柱狀部,
所述第二積層膜藉由如下方式形成:
於所述基板上形成絕緣膜,所述絕緣膜具有相對於所述第一積層膜內的所述第一層中的一個上表面僅傾斜第一角度的第一上表面、以及相對於所述第一積層膜內的所述第一層中的一個上表面僅傾斜比所述第一角度小的第二角度的第二上表面,且
於所述絕緣膜的所述第一上表面及第二上表面上交替地形成所述第二積層膜的所述絕緣層及所述第一層。
(附記2)
如附記1所述的半導體裝置的製造方法,更包括
準備具有相對於規定的面僅傾斜所述第一角度的第一下表面、以及相對於所述規定的面僅傾斜所述第二角度的第二下表面的模板,
將所述模板按壓至所述絕緣膜的材料,藉此於所述基板上形成具有所述第一上表面及第二上表面的所述絕緣膜。
(附記3)
如附記1所述的半導體裝置的製造方法,更包括
準備具有相對於規定的面僅傾斜所述第一角度的第一下表面、以及相對於所述規定的面僅傾斜所述第二角度的第二下表面的模板,
向由所述基板的上表面及所述模板的所述第一下表面及第二下表面包圍的空間內噴出所述絕緣膜的材料,藉此於所述基板上形成具有所述第一上表面及第二上表面的所述絕緣膜。
對本發明的若干個實施方式進行了說明,但該些實施方式作為例子呈現,並不意圖限定發明的範圍。該些新穎的實施方式可利用其他各種形態實施,可於不脫離發明的主旨的範圍內進行各種省略、置換、變更。該些實施方式或其變形包含於發明的範圍或主旨中,並且包含於申請專利範圍中記載的發明及其均等的範圍內。
1:電路區域
2:陣列區域
3、4、5、6:模板
3a、3b、4a、4b、5a、5b、6a、6b:部分
11、18:基板
12、13:層間絕緣膜
14:存儲器單元陣列部
14a、14b、15a、15b:積層膜
15:連接部
16、17:電晶體
16a、17a:閘極絕緣膜
16b、17b:閘極電極
21:絕緣層
22:電極層
22':犧牲層
23、24、27、72、73、74、77:絕緣膜
25:柱狀部
25a:阻擋絕緣膜
25b:電荷蓄積層
25c:隧道絕緣膜
25d:通道半導體層
25e:芯絕緣膜
26:梁部
28:穿孔插塞
31、32、41:接觸插塞
33、35、37、42、44、52、54、56、62、64、66、71:配線層
34、36、38、43、45、53、55、63、65、75:通孔插塞
39、46、51、61、76:金屬墊
66a、66b、66c:配線
81、83、84:遮罩膜
82、85、86、87:抗蝕劑膜
H1、H2、H3、H4:開口部
P1、P2、P3、P4:凹部
R1、R2、R3:區域
S:貼合面
S1、S2、S2'、S3、T1、T1'、T2、T2'、T3、U1、U2、U2'、U3:面
Sa:電路晶圓的上表面
Sb:陣列晶圓的上表面
ST:狹縫
W1:電路晶圓
W2:陣列晶圓
θ1、θ1'、θ2:角度
圖1是示出了第一實施方式的半導體裝置的結構的剖面圖。
圖2是示出了第一實施方式的半導體裝置的結構的另一剖面圖。
圖3是示出了第一實施方式的柱狀部25的結構的剖面圖。
圖4是示出了第一實施方式的存儲器單元陣列部14及連接(hookup)部15的結構的剖面圖。
圖5A~圖5D是示出了第一實施方式的半導體裝置的結構的平面圖。
圖6是示出了第一實施方式的變形例的半導體裝置的結構的剖面圖。
圖7及圖8是示出了第一實施方式的半導體裝置的製造方法的剖面圖。
圖9~圖14是示出了第一實施方式的陣列晶圓W2的製造方法的剖面圖。
圖15A~圖15E是示出了第一實施方式的絕緣膜23的形成方法的平面圖及剖面圖。
圖16A~圖16C是示出了第一實施方式的絕緣膜23的形成方法的另一平面圖及剖面圖。
圖17是示出了第一實施方式的絕緣膜23的形成方法的另一平面圖。
圖18A~圖18C及圖19A~圖19C是示出了第一實施方式的絕緣膜23的形成方法的另一剖面圖。
圖20A~圖20D是示出了第一實施方式的變形例的絕緣膜23的形成方法的剖面圖。
圖21A~圖21E是示出了第一實施方式的另一變形例的絕緣膜23的形成方法的平面圖及剖面圖。
圖22是示出了第二實施方式的模板3的形狀的一例的剖面圖。
圖23A、圖23B~圖25A、圖25B是示出了圖22的模板3的製造方法的剖面圖。
圖26是示出了第二實施方式的模板3的形狀的另一例的剖面圖。
圖27A、圖27B~圖29A、圖29B是示出了圖26的模板3的製造方法的剖面圖。
圖30是示出了第二實施方式的模板3的形狀的另一例的剖面圖。
1:電路區域
2:陣列區域
11:基板
12、13:層間絕緣膜
14:存儲器單元陣列部
14a、14b、15a、15b:積層膜
15:連接部
16、17:電晶體
16a、17a:閘極絕緣膜
16b、17b:閘極電極
21:絕緣層
22:電極層
23、24、72、73、74、77:絕緣膜
25:柱狀部
26:梁部
31、32、41:接觸插塞
33、35、37、42、44、52、54、56、62、64、66、71:配線層
34、36、38、43、45、53、55、63、65、75:通孔插塞
39、46、51、61、76:金屬墊
66a、66b、66c:配線
S:貼合面
S1、S2、S3:面
Claims (10)
- 一種半導體裝置,包括:基板;第一積層膜及第二積層膜,包含交替設置於所述基板上的多個絕緣層及多個電極層;以及多個柱狀部,設置於所述第一積層膜的所述絕緣層及所述電極層內且包含電荷蓄積層及半導體層,所述第二積層膜更包括絕緣膜,所述絕緣膜具有:第一下表面,相對於所述第一積層膜內的所述電極層中的一個上表面僅傾斜第一角度;以及第二下表面,相對於所述第一積層膜內的所述電極層中的一個上表面僅傾斜比所述第一角度小的第二角度,所述第二積層膜內的所述絕緣層及所述電極層設置於所述絕緣膜的所述第一下表面及第二下表面下方。
- 如請求項1所述的半導體裝置,更包括:多個第一配線,設置於所述第一積層膜下方,與所述柱狀部電連接;以及多個第一電晶體,設置於所述基板上,所述第一配線與設置於所述第一積層膜下方的所述第一電晶體電連接。
- 如請求項1所述的半導體裝置,更包括:多個第二配線,設置於所述第二積層膜下方,與所述電極層 電連接;以及多個第二電晶體,設置於所述基板上,設置於所述第一下表面下方的所述第二配線與設置於所述第一積層膜下方的所述第二電晶體電連接,設置於所述第二下表面下方的所述第二配線與設置於所述第二積層膜下方的所述第二電晶體電連接。
- 如請求項1所述的半導體裝置,更包括:多個第一配線,設置於所述第一積層膜下方,與所述柱狀部電連接;多個第一電晶體,設置於所述基板上;多個第二配線,設置於所述第二積層膜下方,與所述電極層電連接;以及多個第二電晶體,設置於所述基板上,所述第一配線與設置於所述第一積層膜下方的所述第一電晶體電連接,設置於所述第一下表面下方的所述第二配線與設置於所述第一積層膜下方的所述第二電晶體電連接,設置於所述第二下表面下方的所述第二配線與設置於所述第二積層膜下方的所述第二電晶體電連接,所述第二電晶體的閘極長度比所述第一電晶體的閘極長度長。
- 如請求項3所述的半導體裝置,其中所述第二積層 膜包括:第一部分,包含一部分的所述絕緣層及所述電極層;以及第二部分,設置於所述第一部分上且包含另外一部分的所述絕緣層及所述電極層,更包括插塞,所述插塞設置於所述第一部分內,將所述第二部分內的所述電極層與所述第二配線電連接。
- 如請求項5所述的半導體裝置,其中所述第一部分內的所述電極層不經由所述插塞而與所述第二配線電連接。
- 如請求項5所述的半導體裝置,其中所述第二部分內的所述絕緣膜具有所述第一下表面及所述第二下表面,所述第一部分內的所述絕緣膜具有所述第二下表面。
- 如請求項5所述的半導體裝置,其中設置於所述第一下表面下方的所述插塞與設置於所述第一積層膜下方的所述第二電晶體電連接,設置於所述第二下表面下方的所述插塞與設置於所述第二積層膜下方的所述第二電晶體電連接。
- 如請求項1所述的半導體裝置,其中所述第一角度為4.5度~10度。
- 如請求項1所述的半導體裝置,其中所述第二角度為0.1度~4度。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2021-045058 | 2021-03-18 | ||
| JP2021045058A JP2022144164A (ja) | 2021-03-18 | 2021-03-18 | 半導体装置、テンプレート、およびテンプレートの製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202238955A TW202238955A (zh) | 2022-10-01 |
| TWI788931B true TWI788931B (zh) | 2023-01-01 |
Family
ID=83284188
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111144904A TWI846164B (zh) | 2021-03-18 | 2021-07-30 | 用於半導體裝置之模板及用於半導體裝置之模板的製造方法 |
| TW110127988A TWI788931B (zh) | 2021-03-18 | 2021-07-30 | 半導體裝置、模板及模板的製造方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111144904A TWI846164B (zh) | 2021-03-18 | 2021-07-30 | 用於半導體裝置之模板及用於半導體裝置之模板的製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US12068244B2 (zh) |
| JP (1) | JP2022144164A (zh) |
| CN (1) | CN115117081A (zh) |
| TW (2) | TWI846164B (zh) |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201631667A (zh) * | 2015-02-17 | 2016-09-01 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
| TW201803142A (zh) * | 2016-07-06 | 2018-01-16 | 日商佳能股份有限公司 | 光電轉換裝置、成像系統、可移動設備以及光電轉換裝置的製造方法 |
| TW201906189A (zh) * | 2017-06-27 | 2019-02-01 | 台灣積體電路製造股份有限公司 | 光感測裝置 |
| CN110349970A (zh) * | 2018-04-06 | 2019-10-18 | 三星电子株式会社 | 半导体存储器件 |
| TW202025529A (zh) * | 2018-03-16 | 2020-07-01 | 日商東芝記憶體股份有限公司 | 磁性裝置 |
| TW202034529A (zh) * | 2019-03-04 | 2020-09-16 | 日商東芝記憶體股份有限公司 | 半導體裝置及其製造方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5100080B2 (ja) | 2006-10-17 | 2012-12-19 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
| JP5430890B2 (ja) | 2008-07-25 | 2014-03-05 | 株式会社東芝 | 半導体記憶装置 |
| US9390995B2 (en) | 2012-01-31 | 2016-07-12 | Mitsubishi Electric Corporation | Semiconductor device and method of manufacturing the same |
| JP6227128B2 (ja) | 2013-06-07 | 2017-11-08 | グロ アーベーGlo Ab | マルチカラーled及びその製造方法 |
| JP6203152B2 (ja) | 2014-09-12 | 2017-09-27 | 東芝メモリ株式会社 | 半導体記憶装置の製造方法 |
| US9837431B2 (en) * | 2015-11-20 | 2017-12-05 | Sandisk Technologies Llc | 3D semicircular vertical NAND string with recessed inactive semiconductor channel sections |
| JP6983760B2 (ja) * | 2016-04-08 | 2021-12-17 | キヤノン株式会社 | 硬化物パターンの形成方法、加工基板の製造方法、光学部品の製造方法、回路基板の製造方法、電子部品の製造方法、インプリントモールドの製造方法、およびインプリント前処理コート用材料 |
| JP7304335B2 (ja) * | 2017-08-21 | 2023-07-06 | 長江存儲科技有限責任公司 | Nandメモリデバイスおよびnandメモリデバイスを形成するための方法 |
| JP2021044295A (ja) | 2019-09-06 | 2021-03-18 | キオクシア株式会社 | 半導体装置およびその製造方法 |
| JP7520494B2 (ja) | 2019-10-16 | 2024-07-23 | キオクシア株式会社 | 半導体記憶装置 |
-
2021
- 2021-03-18 JP JP2021045058A patent/JP2022144164A/ja active Pending
- 2021-07-30 CN CN202110874350.0A patent/CN115117081A/zh active Pending
- 2021-07-30 TW TW111144904A patent/TWI846164B/zh active
- 2021-07-30 TW TW110127988A patent/TWI788931B/zh active
- 2021-09-09 US US17/470,529 patent/US12068244B2/en active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201631667A (zh) * | 2015-02-17 | 2016-09-01 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
| TW201803142A (zh) * | 2016-07-06 | 2018-01-16 | 日商佳能股份有限公司 | 光電轉換裝置、成像系統、可移動設備以及光電轉換裝置的製造方法 |
| TW201906189A (zh) * | 2017-06-27 | 2019-02-01 | 台灣積體電路製造股份有限公司 | 光感測裝置 |
| TW202025529A (zh) * | 2018-03-16 | 2020-07-01 | 日商東芝記憶體股份有限公司 | 磁性裝置 |
| CN110349970A (zh) * | 2018-04-06 | 2019-10-18 | 三星电子株式会社 | 半导体存储器件 |
| TW202034529A (zh) * | 2019-03-04 | 2020-09-16 | 日商東芝記憶體股份有限公司 | 半導體裝置及其製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TWI846164B (zh) | 2024-06-21 |
| TW202238955A (zh) | 2022-10-01 |
| CN115117081A (zh) | 2022-09-27 |
| JP2022144164A (ja) | 2022-10-03 |
| US12068244B2 (en) | 2024-08-20 |
| TW202315088A (zh) | 2023-04-01 |
| US20220302024A1 (en) | 2022-09-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR102537172B1 (ko) | 수평 및 수직 접합 계면들을 포함하는 접합된 조립체 및 이를 형성하는 방법들 | |
| CN103035615B (zh) | 半导体装置及其制造方法 | |
| JP2008098641A (ja) | Nandフラッシュメモリー装置及びその製造方法 | |
| US11239204B2 (en) | Bonded assembly containing laterally bonded bonding pads and methods of forming the same | |
| TWI737998B (zh) | 半導體裝置及其製造方法 | |
| TW202118039A (zh) | 積體晶片、電阻式隨機存取記憶胞及其形成方法 | |
| TW202034403A (zh) | 半導體裝置及其製造方法 | |
| JP2021150601A (ja) | 半導体ウェハおよびその製造方法 | |
| CN114121780B (zh) | 半导体装置及其制造方法 | |
| TWI788931B (zh) | 半導體裝置、模板及模板的製造方法 | |
| JP7621894B2 (ja) | 半導体装置およびその製造方法 | |
| CN113380757B (zh) | 半导体装置 | |
| KR100957185B1 (ko) | 3차원 집적회로 집적화 시 상부 층 실리콘의 품질을 유지하기 위한 웨이퍼 가공 방법 | |
| JP6201322B2 (ja) | 電子デバイス及びその製造方法、並びに基板構造及びその製造方法 | |
| KR101040533B1 (ko) | 반도체 소자 및 그 제조방법 | |
| JP2024127596A (ja) | 半導体装置の製造方法および半導体ウェハ | |
| KR20060097442A (ko) | 그루브들을 갖는 본딩패드 및 그 제조방법 | |
| CN121218602A (zh) | 半导体装置及其制造方法 | |
| JP2025040883A (ja) | 半導体装置およびその製造方法 | |
| TW202447713A (zh) | 半導體結構及其製造方法 | |
| JP2012256671A (ja) | 半導体装置およびその製造方法 | |
| JP2008294070A (ja) | マスクrom及びその製造方法 | |
| JPH1187655A (ja) | 半導体集積回路装置の製造方法および半導体集積回路装置 | |
| JP2007123509A (ja) | 半導体装置およびその製造方法 | |
| JPH065654A (ja) | 半導体装置及びその製造方法 |