TWI784321B - 用來在一顯示模組中進行混合型過電流保護偵測的方法及時序控制器 - Google Patents
用來在一顯示模組中進行混合型過電流保護偵測的方法及時序控制器 Download PDFInfo
- Publication number
- TWI784321B TWI784321B TW109133698A TW109133698A TWI784321B TW I784321 B TWI784321 B TW I784321B TW 109133698 A TW109133698 A TW 109133698A TW 109133698 A TW109133698 A TW 109133698A TW I784321 B TWI784321 B TW I784321B
- Authority
- TW
- Taiwan
- Prior art keywords
- detection result
- over
- protection detection
- display module
- current
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/147—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/12—Test circuits or failure detection circuits included in a display system, as permanent part thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Emergency Protection Circuit Devices (AREA)
Abstract
本發明提供一種用來在一顯示模組中進行混合型過電流保護偵測的方法以及相關時序控制器。該方法包含:於該顯示模組的初始化的期間,在一組驅動電壓已被建立後,在一內建自我測試模式中進行第一過電流保護偵測以產生一第一過電流保護偵測結果;將該第一過電流保護偵測結果寫入一暫存器庫,以供被一主裝置存取,其中該顯示模組係可應用於為該主裝置顯示資訊;在一正常模式中進行第二過電流保護偵測以產生一第二過電流保護偵測結果;以及將該第二過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取。
Description
本發明係關於故障/失敗偵測(fail detection),尤指一種用來在一顯示模組中進行混合型過電流保護偵測的方法及相關時序控制器。
內建顯示裝置諸如液晶顯示(liquid crystal display,LCD)面板已被廣泛地使用在運輸工具諸如汽車、巴士等。依據相關技術,在一汽車中的主系統的顯示裝置藉由改變(例如上拉)某個訊號的電壓位準來通報錯誤給該主系統。然而,這會發生某些問題。例如,當被輸入至該顯示裝置一或多個訊號是錯誤的(例如像素時脈可能過快),該顯示裝置會顯示異常,尤其會消耗大量的電流,導致一過電流保護(over-current protection,OCP)錯誤會被觸發。如此一來,對於是該顯示側還是該主裝置側故障可能會有誤判。因此,需要一種新穎的方法以及相關架構,以在沒有副作用或較不會帶來副作用的情況下增強故障偵測機制。
本發明之一目的在於提供一種用來在一顯示模組中進行混合型過電流保護偵測的方法,以及提供相關時序控制器,以解決上述問題。
本發明之另一目的在於提供一種用來在一顯示模組中進行混合型過
電流保護偵測的方法,以及提供相關時序控制器,以在沒有副作用或較不會帶來副作用的情況下增強故障偵測機制。
本發明至少一實施例提供一種用來在一顯示模組中進行混合型過電流保護偵測的方法。該方法可包含:於該顯示模組的初始化的期間,在一組驅動電壓已被建立後,在一內建自我測試(built-in self-test,BIST)模式中進行第一過電流保護偵測以產生一第一過電流保護偵測結果;將該第一過電流保護偵測結果寫入一暫存器庫(bank),以供被一主裝置存取,其中該顯示模組係可應用於(applicable to)為該主裝置顯示資訊;在一正常模式中進行第二過電流保護偵測以產生一第二過電流保護偵測結果;以及將該第二過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取。
除了以上方法外,本發明亦提供一種時序控制器,其中該時序控制器係可應用於在一顯示模組中進行混合型過電流保護偵測。該時序控制器可包含一通訊埠(port)、耦接至該通訊埠的一暫存器庫、以及耦接至該暫存器庫的一第一過電流保護偵測電路及一第二過電流保護偵測電路。例如,該通訊埠可用來為該時序控制器以和一主裝置裝置進行通訊,以及該暫存器庫可用來為該時序控制器儲存資訊。於該顯示模組的初始化的期間,在一組驅動電壓已被建立後,該第一過電流保護偵測電路可在一內建自我測試模式中進行第一過電流保護偵測以產生一第一過電流保護偵測結果,並且將該第一過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取,其中該顯示模組係可應用於為該主裝置顯示資訊。另外,該第二過電流保護偵測電路可在一正常模式中進行第二過電流保護偵測以產生一第二過電流保護偵測結果,並且將該第二過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取。
本發明的方法以及相關設備(例如該時序控制器)能確保用於正確判斷是該顯示側還是該主裝置側故障時有足夠的資訊是可用的(available)。另
外,本發明的實施例不會大幅地增加額外成本。因此,相關技術的問題能被解決,且整體成本不會增加太多。相較於相關技術,本發明的方法以及相關設備能在沒有副作用或較不會帶來副作用的情況下增強故障偵測機制。
10:主裝置
20:顯示模組
20G:閘極驅動器
20S:源極驅動器
20P:顯示面板
100:時序控制器
100F:故障偵測標幟
100H:混合型OCP偵測電路
12:晶片
110:控制單元
122:影片訊號接收器
124:BIST訊號產生器
126:多工器
128:後處理電路
132:通訊埠
134:暫存器庫
136:故障偵測模組
FD1,FD2,FD3:故障偵測電路
FDR1,FDR2,FDR3:故障偵測結果
FDC:故障偵測控制電路
300:顯示模組
310:混合型連接電路
312:脈衝頻率調變助推器電路
320:顯示面板
IC(0),IC(1),IC(2):積體電路
FD1(0),FD2(0),FD1(1),FD2(1),FD1(2),FD2(2):故障偵測電路
FDC(0),FDC(1),FDC(2):故障偵測控制電路
VMONP,VMONN:監控電壓
VSP,VSN:電壓訊號
DRVP,DRVN:驅動電壓
Fail_Det:故障偵測訊號
MN,MP:電晶體
LP,LN:電感器
RP,RN:電阻器
DP,DN:二極體
CSP,CSN:電容器
510P,510N:第一比較器
520:第一邏輯閘
THP1,THN1:第一電壓臨界值
610P,610N:第二比較器
620:第二邏輯閘
THP2,THN2:第二電壓臨界值
701:第一組邏輯閘
702:第二組邏輯閘
700L:最後一個邏輯閘
VCC,LVDS_P,VS,RESET_B,STBY_B:訊號
VGL,VGH,VGMPH,VGMNH,SOURCE:訊號
S10,S12,S14,S15,S16,S18:步驟
第1圖為依據本發明一實施例之一主系統的示意圖,其中該主系統可包含一主裝置以及一顯示模組。
第2圖為依據本發明一實施例繪示之一種用來在一顯示模組諸如第1圖所示之顯示模組中進行混合型OCP偵測的方法的故障偵測控制方案。
第3圖為依據本發明一實施例繪示之該方法的OCP控制方案,其中基於第2圖所示之OCP控制方案的顯示模組可作為第1圖所示之顯示模組的例子。
第4圖繪示第3圖所示之顯示模組的某些實施細節。
第5圖繪示在第2圖所示之架構中之一第一OCP偵測電路的例子。
第6圖繪示在第2圖所示之架構中之一第二OCP偵測電路的例子。
第7圖繪示第2圖所示之架構中之一故障偵測控制電路的例子。
第8圖為依據本發明一實施例繪示之該方法涉及的某些訊號的時序圖。
第9圖為依據本發明一實施例之該方法的流程圖。
第1圖為依據本發明一實施例之一主系統(host system)的示意圖,其中該主系統可包含一主裝置(host device)10以及一顯示模組20,以及該顯示模組20可包含一時序控制器100、可被統稱為源極驅動器20S的至少一源極驅動器(例如一或多個源極驅動器)、可被統稱為閘極驅動器20G的至少一閘極驅動
器(例如一或多個閘極驅動器)、以及一顯示面板20P。為便於理解,第1圖所示之主系統可被實施在一運輸工具諸如汽車、巴士等內,並且可用來控制該運輸工具的運作,其中顯示模組20(例如其顯示面板20P等)可代表依據液晶顯示(liquid crystal display,LCD)技術來實施的一液晶顯示模組(例如其液晶顯示面板),但本發明不限於此。例如,顯示模組20可為依據其他技術來實施的其他類型的顯示模組的其中一者,尤其是其架構在需要時可予以變化。在某些實施例中,第1圖所示之主系統可被實施在某些其他類型的交通工具的任一者內。
時序控制器100可透過源極驅動器20S以及閘極驅動器20G在顯示面板20P上進行顯示控制(例如進行時序控制、影像增強等),尤其可輸出相關顯示控制訊號至源極驅動器20S以及閘極驅動器20G並且輸出影片訊號至源極驅動器20S,以供控制顯示面板20P顯示影像,但本發明不限於此。如第1圖所示,時序控制器100可包含一混合型過電流保護(over-current protection,簡稱OCP)偵測電路100H,以及混合型OCP偵測電路100H可設定複數個故障偵測標幟100F(在第1圖中標示為「FD標幟」以求簡明)的至少一部分(例如一部分或全部),其中故障偵測標幟100F可分別代表複數個故障偵測結果,但本發明不限於此。時序控制器100能進行故障偵測以產生該複數個故障偵測結果,尤其係可應用於在顯示模組20中進行混合型OCP偵測,例如藉由使用混合型OCP偵測電路100H。
基於第1圖所示之架構,時序控制器100可自主裝置10接收至少一影片輸入諸如載有(carry)一系列影片資料以及相關控制訊號諸如一像素時脈等的一或多個影片輸入訊號,例如透過主裝置10與時序控制器100之間的影片輸入路徑諸如第1圖所示之它們之間的上方路徑。另外,主裝置10可存取在時序控制器100中的資訊,尤其可將控制資訊(control information,CI)寫入時序控制器100並且自時序控制器100讀取故障偵測資訊(fail detection information,FDI)諸如故障偵測標幟100F,例如透過主裝置10與時序控制器100之間的通訊路徑諸如第1
圖所示之它們之間的下方路徑。主裝置10可寫入該控制資訊的多個子集合中之任一者,以透過時序控制器100配置顯示模組20,並且可讀取該故障偵測資訊的多個子集合中之任一者,以判斷是否有錯誤發生及/或是發生了多種類型中的哪一種的錯誤。此外,該控制資訊以及該故障偵測資訊可被儲存在複數個儲存單元內諸如複數個暫存器,例如該複數個站存器可被實施成一暫存器庫(bank)(未顯示於第1圖),其中該控制資訊的多個子集合以及該故障偵測資訊的多個子集合可被分別儲存在於該暫存器庫中之該複數個暫存器內的多個組的暫存器中,諸如一組控制資訊暫存器以及一組故障偵測資訊暫存器,但本發明不限於此。依據某些觀點,該控制資訊以及該故障偵測資訊可被分別儲存為在該暫存器(例如該組控制資訊暫存器以及該組故障偵測資訊暫存器)中的多組表諸如一組控制資訊表以及一組故障偵測資訊表
依據某些實施例,該影片輸入路徑以及該通訊路徑可用於主裝置10與顯示模組20之間之符合至少一標準(例如一或多個標準)的至少一傳輸纜線(cable)(例如一或多個傳輸纜線)以及符合上述至少一標準的一介面電路來實施,其中該介面電路可位於顯示模組20中,尤其可位於時序控制器100中。例如,上述至少一傳輸纜線可包含一影片輸入纜線以及一通訊纜線。在某些例子中,該影片輸入纜線以及該通訊纜線可被整合在同一條纜線中。
在以上實施例中,上述至少一標準的例子可包含(但不限於)序列周邊介面標準(Serial Peripheral Interface,SPI)標準、積體匯流排電路(Inter-Integrated Circuit,I2C)標準等。
第2圖為依據本發明一實施例繪示之一種用來在一顯示模組諸如第1圖所示之顯示模組20中進行混合型OCP偵測的方法的故障偵測控制方案,其中時序控制器100可依據該方法運作。如第2圖所示,主裝置10可包含在晶片(例如系統單晶片(system on a chip,SoC))12上的一運輸工具系統,以供控制主裝
置10的運作,時序控制器100可包含一控制單元110、一影片訊號接收器122、一內建自我測試(built-in self-test,簡稱「BIST」)訊號產生器124、一多工器(multiplexer)126(在第2圖中標示為「MUX」以求簡明)、一後處理(post-processing,PP)電路128、一通訊埠132、耦接至通訊埠132的一暫存器庫134、以及一故障偵測模組136(在第2圖中標示為「FD」以求簡明),以及故障偵測模組136可包含複數個故障偵測電路{FD1,FD2,FD3,...}諸如耦接至暫存器庫134的一第一OCP偵測電路FD1、一第二OCP偵測電路FD2、及其他偵測電路FD3等,並且可另包含耦接於複數個故障偵測電路{FD1,FD2,FD3,...}與主裝置10之間的一故障偵測控制電路FDC。為便於理解,第一OCP偵測電路FD1以及第二OCP偵測電路FD2在第2圖中可分別被標示為「BM OCP偵測電路」以及「NM OCP偵測電路」,其中「BM」以及「NM」分別代表BIST模式以及正常模式,但本發明不限於此。另外,混合型OCP偵測電路100H可包含第一OCP偵測電路FD1以及第二OCP偵測電路FD2,且複數個故障偵測標幟100F可被儲存在暫存器庫134中。第2圖所示之於主裝置10與時序控制器100之間的上方路徑可作為上述影片輸入路徑的例子,並且第2圖所示之於主裝置10與時序控制器100之間的剩餘的路徑可作為上述傳輸路徑的例子。
依據本實施例,控制單元110可控制時序控制器100的運作,尤其可控制時序控制器100在該BIST模式與該正常模式之間作切換。影片訊號接收器122可自主裝置10接收上述至少一影片輸入以及相關控制訊號,尤其可進行訊號交接(interfacing)以將以上訊號轉換為對應於該正常模式的訊號,諸如載有該系列影像資料及上述顯示控制訊號的一或多個正常影片訊號,並且將這些訊號輸出為多工器126的第一組輸入訊號,以供在該正常模式中被使用,其中該影片訊號接收器122可包含用來進行該訊號交接的介面電路,但本發明不限於此。例如,在來自主裝置10的這些訊號能被直接使用的情況下,該訊號交接可被省略。
不論是否需要該訊號交接。上述顯示控制訊號可源自於從主裝置10取得的控制訊號。另外,顯示模組20可在BIST模式中進行BIST運作。例如,BIST訊號產生器124可產生自我生成(self-generated)顯示控制訊號,尤其產生對應於該BIST模式的訊號(其可取代對應於該正常模式的訊號),諸如載有一系列BIST影像資料及相關顯示控制訊號的一或多個BIST影片訊號,並且將這些訊號輸出為多工器126的第二組輸入資訊,以供在該BIST模式中被使用。
在控制單元110的控制下,多工器126可自該第一組輸入訊號及該第二組輸入訊號中選擇一組輸入訊號,以供在一對應模式(例如該正常模式或該BIST模式)中被使用。如此一來,後處理電路128可自多工器126取得被選擇的那組輸入訊號以對這組輸入訊號進行後處理運作,以透過源極驅動器20S以及閘極驅動器20G對顯示面板20P進行顯示控制。請注意,顯示模組20係可應用於在該正常模式中為主裝置10顯示資訊(尤指主裝置生成(host-generated)顯示資訊)諸如該系列影像資料,並且在該BIST模式中顯示內部產生的顯示資訊諸如該系列BIST影像資料。例如,在該正常模式中,顯示模組20可依據來自主裝置10的主裝置生成顯示控制資訊(例如該第一組輸入訊號中的顯示控制訊號,諸如來自主裝置10的控制訊號或其衍生物)運作。又例如,在該BIST模式中,顯示模組20可依據上述自我生成顯示控制訊號(例如該第二組輸入訊號中的相關顯示控制訊號)運作。
基於第2圖所示之架構,通訊埠132可用來為時序控制器100以和主裝置10進行通訊,以及暫存器庫134可用來為時序控制器100以儲存資訊(例如該控制資訊以及該故障偵測資訊),以容許主裝置10透過通訊埠132存取在暫存器庫134中的資訊(例如該控制資訊以及該故障偵測資訊)。複數個故障偵測電路{FD1,FD2,FD3,...}諸如第一OCP偵測電路FD1、第二OCP偵測電路FD2、以及其他偵測電路FD3等,可進行故障偵測運作以分別產生複數個故障偵測結果諸如
{FDR1,FDR2,FDR3,...}(例如第一OCP偵測結果FDR1、第二OCP偵測結果FDR2、其他偵測結果FDR3等),並且可將複數個故障偵測結果{FDR1,FDR2,FDR3,...}輸出至故障偵測控制電路FDC,以容許故障偵測控制電路FDC依據複數個故障偵測結果{FDR1,FDR2,FDR3,...}產生一故障偵測訊號Fail_Det,其中複數個故障偵測電路{FD1,FD2,FD3,...}中之任一者可改變一對應的故障偵測結果諸如故障偵測結果{FDR1,FDR2,FDR3,...}中的其中一者的邏輯值(例如藉由上拉其電壓位準)以指出有一對應的錯誤發生,並且故障偵測控制電路FDC在複數個故障偵測結果{FDR1,FDR2,FDR3,...}中之任一者指出有錯誤諸如上述對應的錯誤發生時可改變故障偵測訊號Fail_Det的邏輯值(例如藉由上拉故障偵測訊號Fail_Det的電壓位準),但本發明不限於此。例如,複數個故障偵測電路{FD1,FD2,FD3,...}也可輸出複數個故障偵測結果{FDR1,FDR2,FDR3,...}至暫存器庫134,以供被儲存在暫存器庫134中。
於顯示模組20的初始化的期間,在一組驅動電壓已被建立後,第一OCP偵測電路FD1(諸如該BM OCP偵測電路)可在該BIST模式中進行第一OCP偵測以產生第一OCP偵測結果FDR1,並且可將第一OCP偵測結果FDR1寫入暫存器庫134(例如該組故障偵測資訊暫存器中之一或多個故障偵測資訊暫存器),以供被主裝置10存取(例如讀取)。第二OCP偵測電路FD2(諸如該NM OCP偵測電路)可在該正常模式中進行第二OCP偵測以產生第二OCP偵測結果FDR2,並且將第二OCP偵測結果FDR2寫入暫存器庫134(例如該組故障偵測資訊暫存器中之一或多個故障偵測資訊暫存器),以供被主裝置10存取(例如讀取)。為便於理解,第一OCP偵測結果FDR1可指出肇因於顯示模組20的顯示模組20的一OCP錯誤是否發生,並且第二OCP偵測結果FDR2可指出肇因於主裝置10的顯示模組20的一OCP錯誤是否發生,其中第一OCP偵測結果FDR1以及第二OCP偵測結果FDR2的組合可指出顯示模組20之至少一OCP錯誤(例如一或多個OCP錯誤)
是顯示模組20還是主裝置10所導致,但本發明不限於此。
由於時序控制器100能產生第一OCP偵測結果FDR1以及第二OCP偵測結果FDR2,尤其能將第一OCP偵測結果FDR1以及第二OCP偵測結果FDR2儲存於暫存器庫134中,以供被主裝置10存取(例如讀取),該方法以及相關設備(例如時序控制器100)能確保用於正確判斷是顯示側還是主裝置側故障時有足夠的資訊是可用的,以避免相關技術的問題。因此,本發明能提供強健的故障偵測機制。
第3圖為依據本發明一實施例繪示之該方法的OCP控制方案,其中基於第2圖所示之OCP控制方案的顯示模組300可作為第1圖所示之顯示模組20的例子。顯示模組300可包含顯示面板320(其可作為顯示面板20P的例子)以及耦接於顯示面板320與主裝置10之間的一混合型連接電路310,尤其可包含安裝於顯示面板320上的至少一積體電路諸如積體電路{IC(0),IC(1),IC(2)}。例如,上述至少一源極驅動器諸如源極驅動器20S可包含分別實施於積體電路{IC(0),IC(1),IC(2)}上的多個源極驅動器,以供分別對顯示面板320的一顯示區域的多個子區域進行顯示控制,以及上述至少一閘極驅動器諸如閘極驅動器20G可包含分別實施於其他積體電路(其也可被安裝於顯示面板320上)上的多個閘極驅動器。另外,時序控制器100可被實施在積體電路{IC(0),IC(1),IC(2)}的每一者上,其中積體電路{IC(0),IC(1),IC(2)}之各自的故障偵測電路{{FD1(0),FD2(0),...},{FD1(1),FD2(1),...},{FD1(2),FD2(2),...}}(諸如各自的BM OCP偵測電路、各自的NM OCP偵測電路等)以及各自的故障偵測控制電路{FDC(0),FDC(1),FDC(2)}可分別對應於第2圖所示之時序控制器100的複數個故障偵測電路{FD1,FD2,...}(諸如該BM OCP偵測電路、該NM OCP偵測電路等)以及故障偵測控制電路FDC。
基於顯示面板320的一組預定設定,積體電路IC(0)的故障偵測電路
{FD1(0),FD2(0),...}以及故障偵測控制電路FDC(0)可被致能(enable)或開啟,而積體電路{IC(1),IC(2)}的故障偵測電路{{FD1(1),FD2(1),...},{FD1(2),FD2(2),...}}以及故障偵測控制電路{FDC(1),FDC(2)}可被除能(disable)或關閉,因此,積體電路IC(0)可被稱為主(master)積體電路而積體電路{IC(1),IC(2)}可被稱為僕(slave)積體電路#1及#2,但本發明不限於此。如第3圖所示,混合型連接電路310可包含一脈衝頻率調變(pulse-frequency modulation,PFM)助推器(booster)電路312,並且可透過多個連接路徑耦接至顯示面板320,以用於在混合型連接電路310與顯示面板320之間的多個訊號諸如一組電壓訊號VSP及VSN、一組監控電壓VMONP及VMONN、一組驅動電壓DRVP及DRVN、故障偵測訊號Fail_Det等的傳輸,其中該多個連接路徑可耦接至積體電路{IC(0),IC(1),IC(2)}之對應的端子(例如墊片(pad))。例如,混合型連接電路310可用軟性印刷電路(flexible printed circuit,FPC)或印刷電路板(printed circuit board,PCB)來實施,而脈衝頻率調變助推器電路312可被安裝在其上。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
第4圖繪示第3圖所示之顯示模組300的某些實施細節。混合型連接電路310可包含多個電晶體MN及MP(例如金屬氧化物半導體場效電晶體(Metal Oxide Semiconductor Field Effect Transistor,MOSFET)諸如N型及P型金屬氧化物半導體場效電晶體)、多個電阻器RP及RN、多個電感器LP及LN、多個電容器CSP及CSN、以及多個二極體DP及DN,以及以上元件可被耦接以分別形成一第一子電路以及一第二子電路諸如第4圖所示之架構的左半部以及右半部。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
第5圖繪示在第2圖所示之架構中之第一OCP偵測電路FD1(諸如該BM OCP偵測電路)的例子。第一OCP偵測電路FD1可包含一組第一比較器510P及510N(在第5圖標示為「CMP」以求簡明)以及耦接至該組第一比較器510P
及510N的一第一邏輯閘520(例如一或閘(OR gate))。該組第一比較器510P及510N可將該組監控電壓VMONP及VMONN分別與一組第一電壓臨界值THP1及THN1作比較,以分別產生一組第一比較結果。另外,第一邏輯閘520可依據該組第一比較結果(例如該組第一比較器510P及510N的輸出)進行一邏輯運作(例如一或運作(OR operation))以產生第一OCP偵測結果FDR1,其中第一OCP偵測結果FDR1可指出該組監控電壓VMONP及VMONN中之任一者(例如監控電壓VMONP及VMONN中之任一者)是否達到該組第一電壓臨界值THP1及THN1中之一對應電壓臨界值,但本發明不限於此。例如,第一OCP偵測結果FDR1可另指出與該組監控電壓VMONP及VMONN中之所述任一者相關聯的電流是否達到一對應電流臨界值。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
第6圖繪示在第2圖所示之架構中之第二OCP偵測電路FD2(諸如該NM OCP偵測電路)的例子。第二OCP偵測電路FD2可包含一組第二比較器610P及610N(在第6圖中標示為「CMP」以求簡明)以及耦接至該組第二比較器610P及620N的一第二邏輯閘620(例如一或閘)。該組第二比較器610P及610N可將該組監控電壓VMONP及VMONN分別與一組第二電壓臨界值THP2及THN2作比較,以分別產生一組第二比較結果。另外,第二邏輯閘620可依據該組第二比較結果(例如該組第二比較器610P及610N的輸出)進行一邏輯運作(例如一或運作(OR operation))以產生第二OCP偵測結果FDR2,其中第二OCP偵測結果FDR2可指出該組監控電壓VMONP及VMONN中之一監控電壓(例如監控電壓VMONP及VMONN中之任一者)是否達到該組第二電壓臨界值THP2及THN2中之一對應電壓臨界值,但本發明不限於此。例如,第二OCP偵測結果FDR2可另指出與該組監控電壓VMONP及VMONN中之這個監控電壓相關聯的電流是否達到另一電流臨界值。為簡明起見,在本實施例中之與前述實施例類似之細節在
此不重複贅述。
依據某些實施例,第一OCP偵測結果FDR1可指出與該組監控電壓VMONP及VMONN中之所述任一者相關聯的電流是否達到該對應電流臨界值,以及第二OCP偵測結果FDR2可指出與該組監控電壓VMONP及VMONN中之該監控電壓相關聯的電流是否達到該另一電流臨界值。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
第7圖繪示第2圖所示之架構中之故障偵測控制電路FDC的例子。故障偵測控制電路FDC可包含複數個邏輯閘(例如或閘)諸如第一組邏輯閘701(例如第一行(column)的或閘)、第二組邏輯閘702(例如第二行的或閘)等,以及該複數個邏輯閘值中之最後一個邏輯閘700L(例如在最後一行中的最後一個或閘)可輸出故障偵測訊號Fail_Det。該複數個邏輯閘可依據複數個故障偵測結果{FDR1,FDR2,FDR3,...}諸如第一OCP偵測結果FDR1、第二OCP偵測結果FDR2、其他偵測結果FDR3等進行邏輯運作(例如或運作)。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
第8圖為依據本發明一實施例繪示之該方法涉及的某些訊號{VCC,LVDS_P,VS,RESET_B,STBY_B,VSP,VSN,VGL,VGH,VGMPH,VGMNH,SOURCE}的時序圖,其中標示「暫存器讀/寫」的曲線可指出讀取/寫入在暫存器庫134中之一或多個暫存器的運作,且標示「狀態」的曲線可指出顯示模組20(例如時序控制器100)的相關狀態。例如,訊號VCC可包含至少一電源訊號(一或多個電源訊號諸如VCC1、VCC2等),訊號LVDS_P可代表一低電壓差動訊號(low voltage differential signaling,LVDS)對(例如多個低電壓差動訊號對中之任一低電壓差動訊號對),以及對應於訊號{VGMPH,VGMNH}的某些額外訊號可具有與訊號{VGMPH,VGMNH}類似的波形,因此可忽略,但本發明不限於此。為便於理解,於顯示模組20的初始化的期間,某些訊號諸如訊號{VSP,
VSN,VGL,VGH,VGMPH,VGMNH}可自0伏特(Volt,簡稱「V」)被上拉或被下拉,以及當其電壓位準達到這些訊號之各自的目標電壓位準時,這些訊號的建立可被視為完成(在第8圖中標示為「完成」);在一開始階段之尚未備妥的訊號VS被標示為「不予理會」(Don’t care),並且可在一後續階段載有某些脈衝(例如一系列的低脈衝),其中這些脈衝的至少一部分(例如一部分或全部)可指出訊框切換(例如自某一個訊框切換至其下一個訊框)的時間點;以及主裝置10可在顯示模組20的初始化的其間存取(例如讀取或寫入)一或多個初始碼;但本發明不限於此。
如第8圖所示,在時序控制器100的控制下,內部產生的顯示資訊諸如該系列BIST影像資料可包含在一BM OCP偵測時期傳送的一或多個BIST圖樣(pattern),以供進行第一OCP偵測諸如BM OCP偵測,並且該BM OCP偵測時期的長度可等於兩個訊框的長度,但本發明不限於此。例如,該BM OCP偵測時期的長度可等於兩個以上的訊框的長度,而時序控制器100可依據一第一局部控制資訊(例如該控制資訊的一部份)控制BM OCP的訊框的數量,其中該第一局部控制資訊可被儲存在該組控制資訊表的一控制資訊表中,諸如該組控制資訊暫存器的一或多組控制資訊暫存器。另外,在時序控制器的控制下,內部產生的顯示資訊可另包含在一NM OCP偵測時期傳送的一或多個正常模式圖樣(在第8圖中標示為「NM圖樣」以求簡明),以供進行第二OCP偵測諸如NM OCP偵測,並且該NM OCP偵測時期的長度可等於兩個訊框的長度,但本發明不限於此。例如,該NM OCP偵測時期的長度可等於兩個以上的訊框的長度,而時序控制器100可依據一第二局部控制資訊(例如該控制資訊的另一部份)控制NM OCP的訊框的數量,其中該第二局部控制資訊可被儲存在這個控制資訊表中。此外,時序控制器100可控制顯示面板20P進行正常顯示。例如,該正常顯示可包含顯示該一或多個正常模式圖樣以及該主裝置生成顯示資訊諸如該系列影像資料的運
作。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
依據某些實施例,該第一局部控制資訊以及該第二局部控制資訊可被儲存在該組控制資訊表中之不同的控制資訊表,諸如該組控制資訊暫存器中之不同的控制資訊暫存器。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
依據某些實施例,在時序控制器100的控制下,該一或多個BIST圖樣可代表一或多個黑圖樣以使顯示面板20P顯示一黑屏(black screen)。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
為便於理解,第8圖所示之某些訊號諸如訊號{VSP,VSN,VGL,VGH,VGMPH,VGMNH},較佳為{VGMPH,VGMNH},可作為該組驅動電壓的例子,但本發明不限於此。
第9圖為依據本發明一實施例之該方法的流程圖。第9圖所示之工作流程可被施加於時序控制器100(例如其內的元件)。
在步驟S10中,時序控制器可開始進行顯示模組20的初始化。
在步驟S12中,在該組驅動電壓已被建立後,時序控制器100(例如第一OCP偵測電路FD1諸如該BM OCP偵測電路)在該BIST模式中進行該第一OCP偵測以產生第一OCP偵測結果FDR1。
在步驟S14中,時序控制器100(例如第一OCP偵測電路FD1諸如BM OCP偵測電路)可將第一OCP偵測結果FDR1寫入暫存器庫134(例如該組故障偵測資訊暫存器中之一或多個故障偵測資訊暫存器),以供被主裝置10存取(例如讀取)。
在步驟S15中,時序控制器100可開始正常顯示。
在步驟S16中,時序控制器100(例如第二OCP偵測電路FD2諸如NM OCP偵測電路)可在該正常模式中進行該第二OCP偵測以產生第二OCP偵測結果
FDR2。
在步驟S18中,時序控制器100(例如第二OCP偵測電路FD2諸如NM OCP偵測電路)可將第二OCP偵測結果FDR2寫入暫存器庫134(例如該組故障偵測資訊暫存器中之一或多個故障偵測資訊暫存器),以供被主裝置10存取(例如讀取)。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
為便於理解,該方法可用第9圖所示之工作流程來說明,但本發明不限於此。依據某些實施例,一或多個步驟可於第9圖所示之工作流程中被新增、刪除或修改。
表1展示了在暫存器庫134中之一暫存器FD_Flag的例子,其中暫存器FD_Flag可包含一組故障偵測資訊{PFM_NG_FAIL,OTP_FAIL,EEPROM_FAIL,GATE_FAIL,LVDS_FAIL,OCP_Fail},且包含有故障偵測資訊{OCP_Fail_Normal,OCP_Fail_BIST}的故障偵測資訊OCP_Fail可被視為包含有兩個故障偵測標幟OCP_Fail_BIST及OCP_Fail_Normal的一混合型故障偵測標幟{OCP_Fail_Normal,OCP_Fail_BIST}。時序控制器100可利用第一OCP偵測結果FDR1(例如故障偵測標幟OCP_Fail_BIST)及第二OCP偵測結果FDR2(例如故障偵測標幟OCP_Fail_Normal)的組合(例如混合型故障偵測標幟{OCP_Fail_Normal,OCP_Fail_BIST})來指出顯示模組20的至少一OCP錯誤(例如一或多個OCP錯誤)是由顯示模組20還是主裝置10所導致。例如,{OCP_Fail_Normal,OCP_Fail_BIST}={0,0}可指出沒有OCP錯誤出現(例如偵測到顯示面板20的正常功率消耗被偵測到),而失敗原因則為不可用(not available,簡稱「NA」);{OCP_Fail_Normal,OCP_Fail_BIST}={0,1}可指出在BIST模式中偵測到異常功率消耗(例如顯示面板20P的高功率消耗);{OCP_Fail_Normal,OCP_Fail_BIST}={1,0}可指出來自主裝置10的一或多個輸入訊號是錯誤的(例如像素時脈可能過快);以及{OCP_Fail_Normal,OCP_Fail_BIST}={1,1}可指出顯示面板20P的故障被偵測到。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
表2展示了在暫存器庫134中之一暫存器OCP_BIST_Sel的例子,其中暫存器OCP_BIST_Sel可包含一組控制資訊{VMONPS_BM[1:0],VMONNS_BM[1:0]},且該組控制資訊{VMONPS_BM[1:0],VMONNS_BM[1:0]}可被儲存在該組控制資訊表中之一控制資訊表內(例如該組控制資訊暫存器中之一控制資訊暫存器,諸如暫存器OCP_BIST_Sel)。時序控制器100可依據暫存器OCP_BIST_Sel控制該組第一電壓臨界值THP1及THN1(例如該組監控電壓VMONP及VMONN之各自的電壓臨界值THP1及THN1),以控制分別與該組監控電壓VMONP及VMONN相關聯的電流{I_VSP,I_VSN}之各自的電流臨界值{I_VSP_OCP1,I_VSN_OCP1},並且電流{I_VSP,I_VSN}可代表自第4圖所示之架構的該第一子電路及該第二子電路輸出的該組電壓訊號{VSP,VSN}之各自的電流。例如,當控制資訊VMONPS_BM[1:0]等於{0,0}時,THP1=0.06V且
I_VSP_OCP1約為60毫安培(milliampere,簡稱「mA」);當控制資訊VMONPS_BM[1:0]等於{0,1}時,THP1=0.07V且I_VSP_OCP1約為70mA;而其餘可依此類推。又例如,當控制資訊VMONNS_BM[1:0]等於{0,0}時,THN1=0.06V且I_VSN_OCP1約為60mA;當控制資訊VMONNS_BM[1:0]等於{0,1}時,THN1=0.07且I_VSN_OCP1約為70mA;而其餘可依此類推。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
表3展示了在暫存器134中之一暫存器OCP_Normal_Sel的例子,其中
暫存器OCP_Normal_Sel可包含一組控制資訊{VMONPS_NM[1:0],VMONNS_NM[1:0]},且該組控制控制資訊{VMONPS_NM[1:0],VMONNS_NM[1:0]}可被儲存在該組控制資訊表中之一控制資訊表內(例如該組控制資訊暫存器中之一控制資訊暫存器,諸如暫存器OCP_Normal_Sel)。時序控制器100可依據暫存器OCP_Normal_Sel控制該組第二電壓臨界值THP2及THN2(例如該組監控電壓VMONP及VMONN之各自的電壓臨界值THP2及THN2),以控制分別與該組監控電壓VMONP及VMONN相關聯的電流{I_VSP,I_VSN}之各自的電流臨界值{I_VSP_OCP2,I_VSN_OCP2}。例如,當控制資訊VMONPS_NM[1:0]等於{0,0}時,THP2=0.4V且I_VSP_OCP2約為400mA;當控制資訊VMONPS_NM[1:0]等於{0,1}時,THP2=0.6V且I_VSP_OCP2約為600mA;而其餘可依此類推。又例如,當控制資訊VMONNS_NM[1:0]等於{0,0}時,THN2=0.4V且I_VSN_OCP2約為400mA;當控制資訊VMONNS_NM[1:0]等於{0,1}時,THN2=0.6V且I_VSN_OCP2約為600mA;而其餘可依此類推。為簡明起見,在本實施例中之與前述實施例類似之細節在此不重複贅述。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10:主裝置
20:顯示模組
20G:閘極驅動器
20S:源極驅動器
20P:顯示面板
100:時序控制器
100F:故障偵測標幟
100H:混合型OCP偵測電路
Claims (14)
- 一種用來在一顯示模組中進行混合型過電流保護(over-current protection,OCP)偵測的方法,該方法包含:於該顯示模組的初始化的期間,在一組驅動電壓已被建立後,在一內建自我測試(built-in self-test,BIST)模式中進行第一過電流保護偵測以產生一第一過電流保護偵測結果;將該第一過電流保護偵測結果寫入一暫存器庫(bank),以供被一主裝置存取,其中該顯示模組係可應用於(applicable to)為該主裝置顯示資訊;在一正常模式中進行第二過電流保護偵測以產生一第二過電流保護偵測結果;以及將該第二過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取;其中在該內建自我測試模式中,該顯示模組依據自我生成(self-generated)顯示控制訊號來運作;以及在該正常模式中,該顯示模組依據來自該主裝置的主裝置生成(host-generated)顯示控制訊號來運作。
- 如申請專利範圍第1項所述之方法,其中該第一過電流保護偵測結果指出肇因於該顯示模組的該顯示模組的一過電流保護錯誤是否發生。
- 如申請專利範圍第1項所述之方法,其中該第一過電流保護偵測結果以及該第二過電流保護偵測結果的組合指出該顯示模組之至少一過電流保護錯誤是該顯示模組還是該主裝置所導致。
- 如申請專利範圍第1項所述之方法,其中進行該第一過電流保護偵測之步驟另包含: 將一組監控電壓分別與一組第一電壓臨界值作比較,以產生該第一過電流保護偵測結果,其中該第一過電流保護偵測結果指出該組監控電壓中之任一者是否達到該組第一電壓臨界值中之一對應電壓臨界值。
- 如申請專利範圍第4項所述之方法,其中該第一過電流保護偵測結果另指出與該組監控電壓中之所述任一者相關聯之電流是否達到一對應電流臨界值。
- 如申請專利範圍第4項所述之方法,其中進行該第二過電流保護偵測之步驟另包含:將該組監控電壓分別與一組第二電壓臨界值作比較,以產生該第二過電流保護偵測結果,其中該第二過電流保護偵測結果指出該組監控電壓中之一監控電壓是否達到該組第二電壓臨界值中之一對應電壓臨界值。
- 如申請專利範圍第6項所述之方法,其中該第一過電流保護偵測結果另指出與該組監控電壓中之所述任一者相關聯之電流是否達到一對應電流臨界值;以及該第二過電流保護偵測結果另指出與該組監控電壓中之該監控電壓相關聯之電流是否達到另一電流臨界值。
- 一種時序控制器,可應用於(applicable to)在一顯示模組中進行混合型過電流保護(over-current protection,OCP)偵測,該時序控制器包含:一通訊埠(port),用來為該時序控制器以和一主裝置裝置進行通訊; 一暫存器庫(bank),耦接至該通訊埠,用來為該時序控制器儲存資訊;一第一過電流保護偵測電路,耦接至該暫存器庫,其中於該顯示模組的初始化的期間,在一組驅動電壓已被建立後,該第一過電流保護偵測電路在一內建自我測試(built-in self-test,BIST)模式中進行第一過電流保護偵測以產生一第一過電流保護偵測結果,並且將該第一過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取,其中該顯示模組係可應用於為該主裝置顯示資訊;一第二過電流保護偵測電路,耦接至該暫存器庫,用來在一正常模式中進行第二過電流保護偵測以產生一第二過電流保護偵測結果,並且將該第二過電流保護偵測結果寫入該暫存器庫,以供被該主裝置存取;以及一內建自我測試訊號產生器,用來產生自我生成(self-generated)顯示控制訊號;其中:在該內建自我測試模式中,該顯示模組依據所述自我生成顯示控制訊號來運作;以及在該正常模式中,該顯示模組依據來自該主裝置的主裝置生成(host-generated)顯示控制訊號來運作。
- 如申請專利範圍第8項所述之時序控制器,其中該第一過電流保護偵測結果指出肇因於該顯示模組的該顯示模組的一過電流保護錯誤是否發生。
- 如申請專利範圍第8項所述之時序控制器,其中該第一過電流保護偵測結果以及該第二過電流保護偵測結果的組合指出該顯示模組之至少 一過電流保護錯誤是該顯示模組還是該主裝置所導致。
- 如申請專利範圍第8項所述之時序控制器,其中該第一過電流保護偵測電路包含:一組第一比較器,用來將一組監控電壓分別與一組第一電壓臨界值作比較,以分別產生一組第一比較結果;以及一第一邏輯閘,耦接至該組第一比較器,用來依據該組第一比較結果進行一邏輯運作以產生該第一過電流保護偵測結果,其中該第一過電流保護偵測結果指出該組監控電壓中之任一者是否達到該組第一電壓臨界值中之一對應電壓臨界值。
- 如申請專利範圍第11項所述之時序控制器,其中該第一過電流保護偵測結果另指出與該組監控電壓中之所述任一者相關聯之電流是否達到一對應電流臨界值。
- 如申請專利範圍第11項所述之時序控制器,其中該第二過電流保護偵測電路包含:一組第二比較器,用來將該組監控電壓分別與一組第二電壓臨界值作比較,以分別產生一組第二比較結果;以及一第二邏輯閘,耦接至該組第二比較器,用來依據該組第二比較結果進行一邏輯運作以產生該第二過電流保護偵測結果,其中該第二過電流保護偵測結果指出該組監控電壓中之一監控電壓是否達到該組第二電壓臨界值中之一對應電壓臨界值。
- 如申請專利範圍第13項所述之時序控制器,其中該第一過電流保護偵測結果另指出與該組監控電壓中之所述任一者相關聯之電流是否達到一對應電流臨界值;以及該第二過電流保護偵測結果另指出與該組監控電壓中之該監控電壓相關聯之電流是否達到另一電流臨界值。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/824,650 US11170675B2 (en) | 2020-03-19 | 2020-03-19 | Method for performing hybrid over-current protection detection in a display module, and associated timing controller |
| US16/824,650 | 2020-03-19 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202136987A TW202136987A (zh) | 2021-10-01 |
| TWI784321B true TWI784321B (zh) | 2022-11-21 |
Family
ID=77748417
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109133698A TWI784321B (zh) | 2020-03-19 | 2020-09-28 | 用來在一顯示模組中進行混合型過電流保護偵測的方法及時序控制器 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11170675B2 (zh) |
| CN (1) | CN113496663B (zh) |
| TW (1) | TWI784321B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN114241968A (zh) * | 2021-12-15 | 2022-03-25 | 惠州视维新技术有限公司 | 具有调整功能的goa电路、调整方法和显示面板 |
| KR20250093826A (ko) * | 2023-12-18 | 2025-06-25 | 엘지디스플레이 주식회사 | 디스플레이 장치 및 컨트롤러 |
Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200907364A (en) * | 2007-07-16 | 2009-02-16 | Himax Technologies Co Ltd | Device for jitter measurement and method thereof |
| US8228071B2 (en) * | 2006-07-24 | 2012-07-24 | Newire, Inc. | Electrical safety devices and systems for use with electrical wiring, and methods for using same |
| KR101245748B1 (ko) * | 2012-12-07 | 2013-03-25 | (주) 동보파워텍 | 과전류, 과열 및 서지 보호 기능을 가지는 하이브리드 고조파 저감장치 |
| US8589110B2 (en) * | 2009-03-03 | 2013-11-19 | Synergistic Technologies Solutions, Inc. | System and method for programmable automatic testing of power supplied |
| US20150172590A1 (en) * | 2012-01-10 | 2015-06-18 | Analogix (China) Semiconductor, Inc. | Receiving device, and control method, device and system for video refresh frequency |
| TW201534939A (zh) * | 2014-03-06 | 2015-09-16 | Ali Corp | 晶片的區分方法 |
| TW201636767A (zh) * | 2015-04-07 | 2016-10-16 | 偉詮電子股份有限公司 | 電源供應器之過電流保護晶片及過電流保護電路 |
| TW201640267A (zh) * | 2015-05-12 | 2016-11-16 | 偉詮電子股份有限公司 | 用於設定電源供應器的保護晶片之過電流保護態樣之控制治具裝置及方法 |
| US10141734B2 (en) * | 2014-10-26 | 2018-11-27 | Semiconductor Components Industries, Llc | Electrical safety device miswire detection |
| CN109066608A (zh) * | 2018-07-24 | 2018-12-21 | 平高集团有限公司 | 一种混合式高压直流断路器过电流保护方法及装置 |
| TW201917397A (zh) * | 2017-07-25 | 2019-05-01 | 加拿大商皇虎科技(加拿大)有限公司 | 積體電路裝置上自動預燒測試的系統及方法 |
| US20190278114A1 (en) * | 2018-03-06 | 2019-09-12 | Samsung Display Co., Ltd. | Short-circuit detection circuit and display device including the same |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100234504B1 (ko) * | 1995-09-18 | 1999-12-15 | 포만 제프리 엘 | 선택된 고장에 대한 고장정보를 포착하는 집적회로의 테스트 방법 및 내장된 자기 테스트 장치 |
| US7269772B1 (en) * | 2004-02-23 | 2007-09-11 | Cypress Semiconductor Corporation | Method and apparatus for built-in self-test (BIST) of integrated circuit device |
| KR20070027378A (ko) * | 2005-09-06 | 2007-03-09 | 삼성전자주식회사 | 표시 장치의 구동 장치 |
| WO2007147048A2 (en) * | 2006-06-15 | 2007-12-21 | Texas Instruments Incorporated | Protocol manager for massive multi-site test |
| CN201503686U (zh) * | 2009-03-25 | 2010-06-09 | 北京京东方光电科技有限公司 | 老化驱动装置 |
| TW201229983A (en) * | 2011-01-03 | 2012-07-16 | Novatek Microelectronics Corp | Test circuit of source driver |
| CN102592527A (zh) * | 2011-01-17 | 2012-07-18 | 联咏科技股份有限公司 | 源极驱动器的测试电路 |
| KR101906441B1 (ko) * | 2011-11-11 | 2018-12-10 | 엘지디스플레이 주식회사 | Bist 회로를 구비한 메모리 및 이를 포함하는 bist 회로를 구비한 메모리 및 이를 포함하는 액정표시장치 |
| KR102429388B1 (ko) * | 2015-12-28 | 2022-08-03 | 엘지디스플레이 주식회사 | 보호회로 및 이를 포함하는 표시장치 |
| US20190197929A1 (en) * | 2017-12-26 | 2019-06-27 | Novatek Microelectronics Corp. | Driving apparatus of display panel and operation method thereof |
| CN110289041B (zh) * | 2019-06-25 | 2021-05-18 | 浙江大学 | 一种系统芯片中bist与ecc结合的存储器检测装置 |
-
2020
- 2020-03-19 US US16/824,650 patent/US11170675B2/en active Active
- 2020-09-28 TW TW109133698A patent/TWI784321B/zh active
- 2020-11-02 CN CN202011203926.2A patent/CN113496663B/zh active Active
Patent Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8228071B2 (en) * | 2006-07-24 | 2012-07-24 | Newire, Inc. | Electrical safety devices and systems for use with electrical wiring, and methods for using same |
| TW200907364A (en) * | 2007-07-16 | 2009-02-16 | Himax Technologies Co Ltd | Device for jitter measurement and method thereof |
| US8589110B2 (en) * | 2009-03-03 | 2013-11-19 | Synergistic Technologies Solutions, Inc. | System and method for programmable automatic testing of power supplied |
| US20150172590A1 (en) * | 2012-01-10 | 2015-06-18 | Analogix (China) Semiconductor, Inc. | Receiving device, and control method, device and system for video refresh frequency |
| KR101245748B1 (ko) * | 2012-12-07 | 2013-03-25 | (주) 동보파워텍 | 과전류, 과열 및 서지 보호 기능을 가지는 하이브리드 고조파 저감장치 |
| TW201534939A (zh) * | 2014-03-06 | 2015-09-16 | Ali Corp | 晶片的區分方法 |
| US10141734B2 (en) * | 2014-10-26 | 2018-11-27 | Semiconductor Components Industries, Llc | Electrical safety device miswire detection |
| TW201636767A (zh) * | 2015-04-07 | 2016-10-16 | 偉詮電子股份有限公司 | 電源供應器之過電流保護晶片及過電流保護電路 |
| TW201640267A (zh) * | 2015-05-12 | 2016-11-16 | 偉詮電子股份有限公司 | 用於設定電源供應器的保護晶片之過電流保護態樣之控制治具裝置及方法 |
| TW201917397A (zh) * | 2017-07-25 | 2019-05-01 | 加拿大商皇虎科技(加拿大)有限公司 | 積體電路裝置上自動預燒測試的系統及方法 |
| US20190278114A1 (en) * | 2018-03-06 | 2019-09-12 | Samsung Display Co., Ltd. | Short-circuit detection circuit and display device including the same |
| CN109066608A (zh) * | 2018-07-24 | 2018-12-21 | 平高集团有限公司 | 一种混合式高压直流断路器过电流保护方法及装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113496663B (zh) | 2024-03-19 |
| US11170675B2 (en) | 2021-11-09 |
| CN113496663A (zh) | 2021-10-12 |
| TW202136987A (zh) | 2021-10-01 |
| US20210295752A1 (en) | 2021-09-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9336170B2 (en) | Universal serial bus device and charging and enumeration method | |
| CN103021313B (zh) | 传送数据方法、传送数据的驱动器电路和显示驱动器装置 | |
| US10935823B2 (en) | Short-circuit detection circuit and display device including the same | |
| US8054005B2 (en) | Driving circuit for display device, and test circuit and test method for driving circuits | |
| TWI784321B (zh) | 用來在一顯示模組中進行混合型過電流保護偵測的方法及時序控制器 | |
| US8754838B2 (en) | Discharge circuit and display device with the same | |
| CN102629457B (zh) | 液晶显示器的驱动模块 | |
| US10078994B2 (en) | Voltage generating circuit, method of operating the same, and display device | |
| CN107016968B (zh) | 驱动装置及液晶显示装置 | |
| US10671112B2 (en) | Gate driving circuit and display apparatus having the same | |
| CN111566491A (zh) | 用于静电放电保护(esd)分析的管芯上电路 | |
| US9721524B2 (en) | Power supply circuit, display panel driver and display device incorporating the same | |
| CN103377712B (zh) | 启动侦测系统 | |
| US20230317013A1 (en) | Display device and method of performing an over-current protecting operation thereof | |
| KR102695142B1 (ko) | 표시 장치의 전력 관리 회로 및 표시 장치 | |
| CN107452320A (zh) | 电平转移电路及其控制方法、显示装置及其驱动电路 | |
| US12431068B2 (en) | Gate driving circuit and display device including the same | |
| US6774656B2 (en) | Self-test for leakage current of driver/receiver stages | |
| US20230266403A1 (en) | Device with fault detection and related system and method | |
| US12505774B2 (en) | Gate driver and display device including the same | |
| US20070075750A1 (en) | Supply voltage removal detecting circuit, display device and method for removing latent image | |
| KR20180006852A (ko) | 타이밍 컨트롤러, 그 제어 방법, 그것을 사용한 전자 기기 | |
| CN119811244A (zh) | 栅极驱动器和显示设备 | |
| CN114495860A (zh) | 显示驱动电路及显示驱动装置 | |
| KR20230019352A (ko) | 표시 장치 |