TWI783384B - 半導體封裝及其形成之方法 - Google Patents
半導體封裝及其形成之方法 Download PDFInfo
- Publication number
- TWI783384B TWI783384B TW110106223A TW110106223A TWI783384B TW I783384 B TWI783384 B TW I783384B TW 110106223 A TW110106223 A TW 110106223A TW 110106223 A TW110106223 A TW 110106223A TW I783384 B TWI783384 B TW I783384B
- Authority
- TW
- Taiwan
- Prior art keywords
- component
- interposer
- rdl
- package
- dielet
- Prior art date
Links
Images
Classifications
-
- H10W70/611—
-
- H10W70/09—
-
- H10P72/74—
-
- H10W70/093—
-
- H10W70/095—
-
- H10W70/618—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W70/685—
-
- H10W72/0198—
-
- H10W76/40—
-
- H10W90/00—
-
- H10W90/401—
-
- H10P72/743—
-
- H10W70/05—
-
- H10W70/099—
-
- H10W70/60—
-
- H10W70/63—
-
- H10W72/072—
-
- H10W72/07207—
-
- H10W72/07252—
-
- H10W72/073—
-
- H10W72/227—
-
- H10W72/241—
-
- H10W72/252—
-
- H10W72/29—
-
- H10W72/874—
-
- H10W72/877—
-
- H10W72/9413—
-
- H10W72/944—
-
- H10W74/117—
-
- H10W74/15—
-
- H10W90/288—
-
- H10W90/701—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Geometry (AREA)
- Wire Bonding (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
描述將一中介層小晶片整合於其中以在組件之間提供之精細繞線的多組件封裝結構。在實施例中,將該中介層小晶片與複數個導電通孔囊封在一囊封層中。該第一組件及該第二組件的第一複數個端子可與該複數個導電柱電連接,且第一組件及第二組件的第二複數個端子可與該中介層小晶片電連接。
Description
本文描述的實施例相關於半導體封裝,且更具體地相關於包括中介層小晶片的半導體封裝。
可攜式及行動電子裝置(諸如,行動電話、個人數位助理(PDA)、數位相機、可攜式播放器、遊戲、及其他行動裝置)的目前市場需求要求將更多效能及特徵整合至越來越小的空間中。結果,晶粒的輸入/輸出密度與整合在單一封裝內的晶粒數目已顯著增加。已特別提議作為多晶粒封裝解決方案的各種2.5D及3D封裝解決方案以連接單一封裝內的相鄰晶粒。
描述將一中介層小晶片整合於其中以在組件之間提供精細繞線的多組件封裝結構。在根據實施例的晶粒後貼合方法(die-last approach)中,可將一或多個中介層小晶片及複數個導電柱內嵌在囊封層內。用於在囊封層的第一側及第二側之間的電連接之複數個導電柱可延伸通過囊封層的厚度。在實施例中,將多個組件並排地安裝在囊封層的第一側上。第一及第二組件的第一複數個端子與複數個導電柱電連接,且第一及第二組件的第二複數個端子與中介層小晶片電連接。中介層小晶片將第一及第二組件互連。再分布層(RDL)可可選地跨越囊封層的第一側上方,其具有安裝在相對於囊封層之RDL的第一側上之第一及第二組件。相似及其他結構也可以晶粒先貼合方法(die-first approach)形成。
在根據實施例的晶粒先貼合方法中,將第一及第二組件內嵌在囊封層內,並將一或多個中介層小晶片安裝在囊封層的第一側上。中介層小晶片將第一及第二組件互連。在實施例中,第一及第二組件的第一複數個端子與橫向相鄰於中介層小晶片的複數個導電凸塊電連接,且第一及第二組件的第二複數個端子與中介層小晶片電連接。
RDL可可選地跨越囊封層的第一側,其具有安裝在RDL上的中介層小晶片,及接合至RDL接觸墊的複數個導電凸塊。在任一組態中,可選的RDL可包括多條再分布線之扇出型互連繞線的第一區域,及與中介層小晶片互連之繞線的第二區域。例如,繞線的第二區域可包括堆疊或偏移通孔。在其他實施例中,導電凸塊不放置成橫向地相鄰於中介層小晶片。在實施例中,在將中介層小晶片安裝在RDL上之前,將複數個導電柱可選地電鍍在RDL上,然後將中介層小晶片及複數個導電柱封裝在第二囊封層內。在根據實施例的晶粒先貼合或晶粒後貼合方法的任一方法中,導電凸塊可可選地形成在RDL的著陸墊上。替代地,封裝可係替代電連接以此種著陸墊產生的進一步處理。例如,封裝可進一步整合至內嵌型晶圓級封裝處理中。
[相關申請案之交互參照]
本申請案主張於2017年6月9日申請之美國臨時專利申請案第62/517,789號的優先權,其以引用方式併入本文中。
實施例描述在其中使用中介層小晶片來互連多個組件的半導體封裝及製造方法。在實施例中,封裝包括內嵌在囊封層內,並電連接至第一及第二組件之端子的複數個導電柱及一或多個中介層小晶片。在實施例中,封裝包括內嵌在囊封層內的第一及第二組件。第一及第二組件之第一複數個端子與橫向相鄰於一或多個中介層小晶片的複數個導電凸塊電連接,該等中介層小晶片與第一及第二組件的第二複數個端子電連接。在二個實施例中,一或多個中介層小晶片將第一及第二組件互連。在二個實施例中,再分布層(RDL)可可選地位於包括第一及第二組件之層與包括中介層小晶片及可選地包括複數個導電柱的層之間。
在一態樣中,中介層小晶片包括窄節距之組件至組件繞線,而可選的RDL包括用於封裝的寬節距扇出型繞線。以此方式,能避免將窄節距繞線包括在RDL內的成本及複雜度。額外地,不必將具有貫矽通孔(TSV)的中介層包括在封裝內。
在另一態樣中,一些實施例描述對於封裝良率上可具有正面效果的封裝方法。封裝方法也可與封裝處理序列相容,諸如,常使用矽中介層的矽基板上晶圓上晶片封裝(chip-on-wafer-on-silicon)。因此,根據實施例之可選的RDL及內嵌型中介層小晶片能使用晶圓級設計規則製造,而置換封裝序列中的習知中介層。
在另一態樣中,實施例描述中介層小晶片組態,其可可選地包括整合式被動裝置(諸如,電阻器、電感器、電容器等)。根據實施例而設想將中介層小晶片整合在封裝內的各種修改及變化。封裝可額外地包括背側RDL、相同或不同組件的組合、及散熱器、加強環、或內嵌型主動晶粒的加入。
在各種實施例中,參照圖式進行說明。然而,某些實施例可在無這些特定細節之一或多者的情況下實行或可與其他已知的方法及組態結合實行。在下列敘述中,為了提供對實施例的全面瞭解而提出眾多特定細節(例如,特定組態、尺寸、及程序等)。在其他例子中,為了避免不必要地使本實施例失焦,所以並未特別詳細地敘述公知的半導體程序及製造技術。此專利說明書通篇指稱的「一實施例(one embodiment)」係指與該實施例一同描述之具體特徵、結構、組態、或特性係包括在至少一實施例中。因此,此專利說明書通篇於各處出現之詞組「在一實施例中(in one embodiment)」不必然指稱相同實施例。此外,在一或多個實施例中,可以任何合適的方式結合特定特徵、結構、組態、或特性。
如本文所用之「在…上方(over)」、「至(to)」、「介於…之間(between)」、「橫跨(spanning)」、及「在…上(on)」之用語可指稱一層相對於其他層之一相對位置。在另一層「上方」、「橫跨」另一層、或在另一層「上」或者接合「至」另一層或與另一層「接觸(contact)」的一層可直接與該另一層接觸或可具有一或多個中介層。一層介於(多個)層「之間」可直接與該等層接觸或可具有一或多個中介層。
現在參考圖1A,提供根據實施例之包括內嵌型中介層小晶片的多組件封裝之截面側視圖。如圖所示,封裝100可包括內嵌在囊封層140內的中介層小晶片110複數個導電柱142。針對在囊封層140的第一側141及第二側147之間的電連接,複數個導電柱142可延伸通過該囊封層的厚度。在實施例中,將多個組件130、132並排地安裝在囊封層140的第一側141上。第一及第二組件的第一複數個端子135A與複數個導電柱142電連接,且第一及第二組件的第二複數個端子135B與中介層小晶片110電連接。中介層小晶片110將第一組件130及第二組件132互連。根據實施例,第一組件130及第二組件132可係晶粒、封裝、或其組合。在實施例中,中介層小晶片110可選地包括整合式被動裝置,諸如,電阻器、電感器、電容器等。
複數個導電柱142可延伸通過囊封層140的厚度。在實施例中,將複數個導電凸塊150(例如,銲料凸塊、C4)接合至複數個導電柱142。如圖所示,保護層144可可選地位於複數個導電柱142及中介層小晶片110之下。開口可可選地通過保護層144形成,以暴露複數個導電柱142。額外地,晶粒附接膜146可可選地由於中介層小晶片110附接操作而存在。在實施例中,將複數個接觸墊126可選地形成在囊封層140的第一側141上。第一組件130及第二組件132可可選地接合至複數個接觸墊126,或可直接接合在中介層小晶片110之著陸墊112的暴露表面111上及導電柱142之暴露表面143上。
現在參考圖1B,提供根據實施例之包括內嵌型中介層小晶片的多組件封裝之截面側視圖。如圖所示,RDL 120可可選地跨越囊封層140的第一側141上方,其具有相對於囊封層140之安裝在RDL 120的第一側121上之第一組件130及第二組件132。在實施例中,封裝100包括RDL 120、安裝在RDL 120之第一側121上的第一組件130(例如,晶粒或封裝)及第二組件132(例如,晶粒或封裝)。囊封層140跨越相對於第一側121之RDL 120的第二側122上方。將中介層小晶片110內嵌在RDL 120之第二側122上的囊封層140內。根據實施例,中介層小晶片110將第一組件130及第二組件132互連。在實施例中,中介層小晶片110可選地包括整合式被動裝置,諸如,電阻器、電感器、電容器等。
RDL 120可一或多條再分布線124及鈍化層125。再分布線124的材料可形成自金屬材料,諸如:銅(Cu);鈦(Ti);鎳(Ni);金(Au);Ti、Ni、Au、或Cu之至少一者的組合;或其他合適金屬、合金、或金屬及/或合金的組合。鈍化層125能係任何合適絕緣材料,諸如,氧化物、或聚合物(例如,聚醯亞胺)。在實施例中,再分布線124能包括直接形成在導電柱142之暴露表面143上的接觸墊123。再分布線124可使用合適技術形成,諸如,濺鍍,然後蝕刻。多條再分布線124及鈍化層125可使用一系列沈積及圖案化形成在RDL 120內。在實施例中,RDL 120的第一側121包括接觸墊或凸塊下金屬化(UBM)墊126。在所說明的實施例中,RDL 120額外包括複數個堆疊或偏移通孔127。堆疊或偏移通孔127也可直接形成在中介層小晶片110之著陸墊112的暴露表面111上。堆疊或偏移通孔127的相對側可額外包括接觸墊126(例如,UBM墊)。
在實施例中,RDL 120可包括與複數個導電柱142互連的多條再分布線124之扇出型互連繞線的第一區域120A,及與中介層小晶片110互連之繞線的第二區域120B。例如,繞線的第二區域120B可包括堆疊或偏移通孔127。中介層小晶片110可包括中介層繞線115,其特徵在於比多條再分布線124的RDL 120之扇出型互連繞線更窄的節距。堆疊或偏移通孔127的配置可延伸通過RDL 120以將中介層小晶片110與第一組件130及第二組件132互連。
在實施例中,第一複數個導電凸塊131(例如,銲料)將第一組件130及第二組件132連接至RDL 120,且第二複數個導電凸塊133(例如,微凸塊;銲料)將第一組件130及第二組件132連接至RDL 120。更具體地說,第二複數個導電凸塊133經由延伸通過RDL 120之堆疊或偏移通孔127的配置與中介層小晶片110互連,而第一複數個導電凸塊131與藉由多條再分布線124之扇出型互連繞線延伸通過囊封層140之厚度的複數個導電柱142互連。在一些實施例中,第一複數個導電凸塊131可具有比第二複數個導電凸塊133更寬的節距,雖然彼等也可具有相似節距。
圖2係根據實施例形成包括內嵌型中介層小晶片110之多組件封裝100(諸如圖1A至圖1B中所繪示的)的方法之處理流程。為了簡潔起見,連同在圖3至圖6中提供的截面側視圖,來描述在圖2中提供的處理流程。
現在參照圖3,在操作2010,將複數個導電柱142形成在載體基材202上。導電柱142的材料能包括,但不限於,金屬材料,諸如,銅、鈦、鎳、金、及彼等的組合或合金。導電柱142可使用合適處理技術形成,並可以各式各樣合適材料(例如,銅)及層形成。在實施例中,導電柱142係藉由電鍍技術,諸如,使用圖案化光阻層界定柱結構尺寸的電鍍,然後藉由移除圖案化光阻層而形成。載體基材202可係各式各樣的基材,諸如,矽或玻璃。可額外包括可選的導電層204以促進導電柱142的電鍍。
參考圖4,在操作2020,然後將中介層小晶片110相鄰於複數個導電柱202附接至載體基材202。例如,此可使用可選的晶粒附接膜146完成。然後在操作2030,將中介層小晶片110及複數個導電柱142囊封在囊封層140中。根據實施例,囊封層140可使用乾膜技術(例如,層壓)或基於液體的技術(例如,固化膜)形成。例如,囊封層140可係常使用在電子封裝中的任何合適模製化合物。在實施例中,將囊封層140平坦化以暴露複數個導電柱142的表面143與中介層小晶片110之著陸墊112的表面111。例如,著陸墊112可係金屬柱形凸塊。將接觸墊126(例如,UBM墊)可選地形成在複數個導電柱142的暴露表面143及中介層小晶片110之著陸墊112的表面111上。根據實施例,圖4中提供的結構可以晶圓規模形成。可額外實施測試以驗證複數個導電柱142與中介層小晶片110的電連接。
現在參考圖5,在操作2040,RDL 120可選地形成在經囊封中介層小晶片110與複數個導電柱142上方並與其等電接觸。形成RDL 120可包括形成與複數個導電柱142互連的再分布線124之扇出型互連繞線的第一區域120A,及與中介層小晶片110互連之繞線(例如,堆疊或偏移通孔127)的第二區域120B。中介層小晶片110可包括中介層繞線,其特徵在於比再分布線124的RDL之扇出型互連繞線更窄的節距。在實施例中,再分布線124能包括直接形成在導電柱142之暴露表面143上的接觸墊123。堆疊或偏移通孔127也可直接形成在中介層小晶片110之著陸墊112的暴露表面111上。根據實施例,圖5中提供的結構可以晶圓規模形成。可額外實施測試以驗證RDL 120內、及中介層小晶片110的電連接。
現在參考圖6,在操作2050,然後安裝第一組件130與第二組件132。在第一實施例中,諸如,繪示於圖1A中的實施例,將第一組件130及第二組件132安裝在導電柱142、著陸墊112、或形成於其上的接觸墊126上。在第二實施例中,諸如,繪示於圖1B中的實施例,將第一組件130及第二組件132安裝在RDL 120上。根據實施例,第一組件130及第二組件132可使用合適技術附接,諸如,覆晶接合及使用導電凸塊131、133(例如,銲料)。在實施例中,第二複數個導電凸塊133係微凸塊,並可小於第一複數個導電凸塊131。應理解組件附接也可以包括大量之組件的晶圓規模實施。在實施例中,第一組件130及第二組件132係相同類型的晶粒或封裝。例如,彼等二者可都係邏輯晶粒或封裝(例如,CPU、GPU、SoC等)或記憶體晶粒或封裝。在實施例中,第一組件130及第二組件132可係不同類型的晶粒或封裝,或晶粒與封裝的組合。在實施例中,第一組件130係CPU晶粒或封裝,而第二組件132係GPU晶粒或封裝。
在安裝組件後,第一組件130及第二組件132可可選地係以模製化合物底部填充或包覆模製,以保護接合結構的機械或化學完整性。在操作2060,然後可將載體基材202與可選的導電層204移除。在實施例中,可形成可選的保護層144,接著將複數個導電凸塊150(例如,銲料凸塊、C4)接合至複數個導電柱142,且切割獨立封裝100,造成在圖1A至圖1B中繪示的結構。
在圖7至圖12C的以下描述中,提供數個封裝變化。應理解實施例未受所說明之具體組態限制,且可將封裝變化的數者組合在單一實施例中。額外地,在所說明之具體封裝變化包括RDL 120的同時,該RDL係可選的。因此,應瞭解以下封裝變化係說明性的,而非限制性的。
圖7係根據實施例之包括內嵌型中介層小晶片110及背側RDL 160的多組件封裝100之截面側視圖。在此種實施例中,背側RDL 160可在移除載體基材202之後形成。背側RDL 160可包括一或多條再分布線164及鈍化層165。在實施例中,再分布線164能包括直接形成在導電柱142之暴露表面145上的接觸墊163。在實施例中,背側RDL 160的背側也可包括接觸墊或凸塊下金屬化(UBM)墊166以接受導電凸塊150。
至此,已描述第一組件130及第二組件132可係不同類型的晶粒或封裝,或晶粒與封裝的組合。圖8係根據實施例之包括多個不同晶粒或封裝及內嵌型中介層小晶片的封裝100之截面側視圖。如圖所示,第一組件130及第二組件132包括不同尺寸。在實施例中,第一組件130係晶粒,而第二組件132係封裝。因此,根據實施例,中介層小晶片110可在晶粒與封裝之間提供精細繞線。
圖9係根據實施例之包括內嵌型中介層小晶片110及散熱器170的多組件封裝100之截面側視圖。如圖所示,例如,散熱器170可固定至多個組件130、132上並使用導熱底部填充材料172固定。
圖10係根據實施例之包括內嵌型中介層小晶片110及內嵌型晶粒180的多組件封裝100之截面側視圖。晶粒180可與中介層小晶片110相似地整合。例如,晶粒180可使用晶粒附接膜146附接。相似地,可選的RDL 120可包括直接形成在著陸墊182(例如,金屬柱形凸塊)之暴露表面181上的接觸墊123。在RDL 120不存在處,導電泵131能接合至形成於其上的著陸墊182或接觸墊126。在實施例中,包括用於電力傳遞目的的內嵌型晶粒180,例如,當第一組件130及第二組件132包括處理器晶粒時,諸如,CPU及/或GPU。
圖11係根據實施例之包括內嵌型中介層小晶片110及加強環190的多組件封裝100之截面側視圖。在此種實施例中,加強環190可可選地在組件130、132的安裝後,及載體基材202的分離前附接。
圖12A係根據實施例之包括中介層小晶片110的多組件封裝100之截面側視圖。在具體實施例中,中介層小晶片100包括整合式被動裝置。如所繪示的,封裝100可包括囊封層240,及內嵌在囊封層240內的第一組件130與第二組件132。中介層小晶片110安裝在囊封層240的第一側241上。第一組件130及第二組件132的第一複數個端子135A與橫向相鄰於中介層小晶片110的複數個導電凸塊150電連接,且第一組件130及第二組件132的第二複數個端子135B與中介層小晶片110電連接。中介層小晶片110將第一組件130及第二組件132互連。如圖所示,底部填充材料195可可選地施加在中介層小晶片110與囊封層240之間,以及導電凸塊117周圍(例如,微凸塊;銲料)。保護層244可可選地形成在第一組件130及第二組件132上方。
圖12B係根據實施例之包括中介層小晶片110及RDL 120的多組件封裝100之截面側視圖。如圖所示,RDL 120可在囊封層240的第一側241上,並包括與第一組件130及第二組件132互連之扇出型互連繞線的第一區域120A,及將第一組件130及第二組件132與中介層小晶片110互連之繞線的第二區域120B。在實施例中,中介層小晶片110安裝在RDL 120上,且複數個導電凸塊150接合至扇出型互連繞線之第一區域120A的RDL接觸墊126。在實施例中,封裝100包括RDL 120、附接至RDL 120之第一側121上的第一組件130(例如,晶粒或封裝)及第二組件132(例如,晶粒或封裝)。囊封層140跨越RDL 120的第一側121上方並囊封第一組件130及第二組件132。中介層小晶片110安裝在RDL 120的第二側122上。在實施例中,中介層小晶片110將第一組件130及第二組件132互連。相似於先前描述,RDL 120可包括與第一組件130及第二組件132互連之扇出型互連繞線的第一區域120A,及將第一組件130及第二組件132與中介層小晶片110互連之繞線(例如,堆疊或偏移通孔127)的第二區域120B。
在繪示於圖12B的特定實施例中,將複數個導電凸塊150(例如,銲料凸塊、C4)接合至RDL 120的接觸墊或UBM接觸墊126,使得彼等橫向地相鄰於中介層小晶片110。中介層小晶片110可直接安裝在堆疊或偏移通孔127,或在具有複數個導電凸塊117(例如,微凸塊;銲料)的通孔127上的接觸墊126上,其實質小於封裝100的導電凸塊150。中介層小晶片110可包括中介層繞線115,其特徵在於比多條再分布線124的RDL 120之扇出型互連繞線更窄的節距。堆疊或偏移通孔127的配置可延伸通過RDL 120以將中介層小晶片110與第一組件130及第二組件132互連。根據實施例,中介層小晶片可可選地包括整合式被動裝置。
圖12C係根據實施例之包括內嵌型中介層小晶片及再分布層的多組件封裝之截面側視圖。具有從RDL 120的第二側122延伸之複數個導電柱142的加入,具有內嵌在囊封層140內的中介層小晶片110與複數個導電柱140的圖12C實質相似於圖12B。保護層144可可選地形成在囊封層140及中介層小晶片110上方。保護層144可圖案化,之後電鍍或沈積以形成著陸墊148。導電凸塊150(例如,銲料凸塊、C4)可可選地形成在著陸墊148上。替代地,封裝100可受替代電連接以著陸墊148製成的進一步處理。例如,然後封裝100可在內嵌型晶圓級封裝處理中受進一步封裝。中介層小晶片110可可選地包括一或多個貫穿通孔200(例如,貫穿矽通孔)以與著陸墊148及在相對於導電凸塊117之中介層小晶片110的側(例如,背側)上的導電凸塊150連接。
圖13係根據實施例形成包括中介層小晶片110之多組件封裝100(諸如圖12A至圖12C中所繪示的)的方法之處理流程。在操作1310,複數個組件130、132附接至載體基材102。例如,此可可選地使用晶粒附接膜146來促進。在操作1320,然後使用囊封層140將組件130、132囊封在載體基材102上。然後可將囊封層140平坦化。此可可選地暴露端子135A、135B(例如,金屬柱形凸塊)的表面。替代地,囊封層140可圖案化,之後藉由電鍍以形成金屬柱形凸塊。
在操作1330,然後將RDL 120可選地形成在經囊封組件130、132上方並與其電接觸,或更具體地說,在端子135A、135B上方並與其電接觸。在實施例中,RDL 120包括直接形成在第一組件130及第二組件132之第一複數個端子135A上的接觸墊123。RDL可額外包括直接形成在第一組件130及第二組件132之第二複數個端子135B上的堆疊通孔127。此種製造序列可緩和與第一組件130及第二組件132關聯的翹曲,特別在安裝及薄化第一組件130與第二組件132期間與避免回流關聯的翹曲。多個堆疊或偏移通孔127、再分布線124、及鈍化層125可使用一系列沈積及圖案化形成在RDL 120內。在實施例中,RDL 120包括接觸墊126(例如,UBM墊)。接觸墊126也可形成在最後的堆疊或偏移通孔127上。在操作1331,然後複數個導電柱142可可選地從RDL 120的第二側122電鍍。導電柱142可電鍍在接觸墊126上。在1340,中介層小晶片110使用合適技術安裝,諸如,覆晶接合。在實施例中,接合係使用複數個導電凸塊117(例如,微凸塊;銲料)實現。
在中介層小晶片110的安裝後,中介層小晶片110可可選地在操作1341底部填充以保護經接合結構的機械或化學完整性。可選的複數個導電柱與中介層小晶片可可選地在操作1343囊封(例如,內嵌)在囊封層內。鈍化層144與著陸墊148可可選地在操作1345形成。然後載體基材202可在操作1350移除。在實施例中,可選的保護層144可在各階段形成。在一些實施例中,複數個導電凸塊150(例如,銲料凸塊、C4)能接合至/放置在複數個導電柱126上。然後可實施獨立封裝100的切割,造成在圖12A至圖12C中繪示的結構。
在使用實施例的各種態樣的過程中,所屬技術領域中具有通常知識者將明白上述實施例的組合或變化對於形成包括中介層小晶片的封裝而言係可行的。雖然已經以結構特徵及/或方法動作之特定語言敘述實施例,應了解附加的申請專利範圍不必受限於所述的特定特徵或行為。替代地,所揭示之特定的特徵或動作應理解為可用於說明之申請專利範圍的實施例。
100:封裝
110:中介層小晶片
111:暴露表面
112:著陸墊
115:中介層繞線
117:導電凸塊
120:RDL
120A:第一區域
120B:第二區域
121:第一側
122:第二側
123:接觸墊
124:再分布線
125:鈍化層
126:接觸墊
127:堆疊或偏移通孔
130:組件
131:導電凸塊
132:組件
133:導電凸塊
135A:端子
135B:端子
140:囊封層
141:第一側
142:導電柱
143:暴露表面
144:保護層
145:暴露表面
146:晶粒附接膜
147:第二側
148:著陸墊
150:導電凸塊
160:背側RDL
163:接觸墊
164:再分布線
165:鈍化層
166:凸塊下金屬化(UBM)墊
170:散熱器
172:導熱底部填充材料
180:晶粒
181:暴露表面
182:著陸墊
190:加強環
195:底部填充材料
200:貫穿通孔
202:載體基材
204:導電層
240:囊封層
241:第一側
244:保護層
[圖1A]係根據實施例之包括內嵌型中介層小晶片的多組件封裝之截面側視圖。
[圖1B]係根據實施例之包括內嵌型中介層小晶片及再分布層的多組件封裝之截面側視圖。
[圖2]係根據實施例之形成包括內嵌型中介層小晶片的多組件封裝之方法的流程圖。
[圖3]係根據實施例之形成在載體基材上的複數個柱之截面側視圖。
[圖4]係根據實施例之相鄰於複數個柱之安裝在載體基材上的中介層小晶片之截面側視圖。
[圖5]係根據實施例之形成在內嵌型中介層小晶片及複數個柱上方的再分布層之截面側視圖。
[圖6]係根據實施例之安裝在再分布層上的複數個組件之截面側視圖。
[圖7]係根據實施例之包括內嵌型中介層小晶片及背側再分布層的多組件封裝之截面側視圖。
[圖8]係根據實施例之包括多個不同晶粒及內嵌型中介層小晶片的封裝之截面側視圖。
[圖9]係根據實施例之包括內嵌型中介層小晶片及散熱器的多組件封裝之截面側視圖。
[圖10]係根據實施例之包括內嵌型中介層小晶片及內嵌型晶粒的多組件封裝之截面側視圖。
[圖11]係根據實施例之包括內嵌型中介層小晶片及加強環的多組件封裝之截面側視圖。
[圖12A]係根據實施例之包括中介層小晶片的多組件封裝之截面側視圖。
[圖12B]係根據實施例之包括中介層小晶片及再分布層的多組件封裝之截面側視圖。
[圖12C]係根據實施例之包括內嵌型中介層小晶片及再分布層的多組件封裝之截面側視圖。
[圖13]係根據實施例之形成包括中介層小晶片的多組件封裝之方法的流程圖。
100:封裝
110:中介層小晶片
115:中介層繞線
110:中介層小晶片
117:導電凸塊
120:RDL
120A:第一區域
120B:第二區域
121:第一側
122:第二側
123:接觸墊
124:再分布線
125:鈍化層
126:接觸墊
130:組件
132:組件
135A:端子
135B:端子
140:囊封層
142:導電柱
144:保護層
146:晶粒附接膜
148:著陸墊
150:導電凸塊
200:貫穿通孔
240:囊封層
241:第一側
244:保護層
Claims (20)
- 一種封裝,其包含: 一囊封層; 一中介層小晶片,其內嵌在該囊封層內; 複數個導電柱,其內嵌在該囊封層內; 一再分布層(RDL),其跨越該囊封層之一第一側上方; 一第一組件及一第二組件,其安裝在相對於該囊封層之該RDL的一第一側上; 其中該第一組件及該第二組件的第一複數個端子與該複數個導電柱電連接,且該第一組件及該第二組件的第二複數個端子經由延伸通過該RDL之堆疊通孔或偏移通孔的一配置與該中介層小晶片電連接。
- 如請求項1之封裝,其中該RDL包含與該複數個導電柱互連之扇出型互連繞線的一第一區域。
- 如請求項2之封裝,其進一步包含在該囊封層之該第一側上的複數個接觸墊,其中該第一組件及該第二組件接合至該複數個接觸墊。
- 如請求項3之封裝,其進一步包含將該第一組件及該第二組件連接至該RDL的該扇出型互連繞線的第一複數個導電凸塊,及將該第一組件及該第二組件連接至延伸通過該RDL之堆疊通孔或偏移通孔的該配置的第二複數個導電凸塊。
- 如請求項4之封裝,其中該第一複數個導電凸塊具有比該第二複數個導電凸塊更大的節距(pitch)。
- 如請求項5之封裝,其中該第二複數個導電凸塊小於該第一複數個導電凸塊。
- 如請求項1之封裝,其中該第一組件係選自由一第一晶粒及一第一封裝所組成之群組,且該第二組件係選自由一第二晶粒及一第二封裝所組成之群組。
- 如請求項1之封裝,其中該中介層小晶片將該第一組件及該第二組件互連。
- 如請求項8之封裝,其中該中介層小晶片包括中介層繞線,其特徵在於比扇出型互連繞線之第一區域更細(finer)的一節距。
- 如請求項1之封裝,進一步包含相對於該RDL在該囊封層上的一背側RDL。
- 如請求項10之封裝,其中該背側RDL包含連接至該複數個導電柱的再分布線。
- 如請求項11之封裝,其中該背側RDL包含複數個凸塊下金屬化(UBM)墊。
- 如請求項12之封裝,進一步包含在該複數個UBM墊上的複數個背側導電凸塊。
- 一種形成一封裝的方法,其包含: 在一載體基材上形成複數個導電柱; 將一中介層小晶片鄰近於該複數個導電柱附接至該載體基材; 將該中介層小晶片及該複數個導電柱囊封至一囊封層內; 在經囊封的該中介層小晶片及該複數個導電柱上方形成與經囊封的該中介層小晶片及該複數個導電柱電接觸的一再分布層(RDL),其中形成該RDL包含形成與該複數個導電柱互連之扇出型互連繞線的一第一區域、以及延伸通過該RDL且與該中介層小晶片互連之堆疊通孔或偏移通孔的一配置; 將一第一組件及一第二組件安裝在該RDL上並與扇出型互連繞線的該第一區域及堆疊通孔或偏移通孔的該配置電連接;以及 移除該載體基材。
- 如請求項14之方法,其中囊封該中介層小晶片及該複數個導電柱包含沈積一模製化合物,並平坦化該模製化合物以暴露該複數個導電柱及該中介層小晶片之著陸墊。
- 如請求項14之方法,其中該中介層小晶片包括中介層繞線,其特徵在於比扇出型互連繞線之該第一區域更細的一節距。
- 如請求項14之方法,其中該第一組件係選自由一第一晶粒及一第一封裝所組成之群組,且該第二組件係選自由一第二晶粒及一第二封裝所組成之群組。
- 如請求項14之方法,其中將該第一組件及該第二組件安裝在該RDL上包含安裝該第一組件及該第二組件使第一複數個導電凸塊將該第一組件及該第二組件連接至該RDL之該扇出型互連繞線、且第二複數個導電凸塊將該第一組件及該第二組件連接至延伸通過該RDL之堆疊通孔或偏移通孔的該配置。
- 如請求項18之方法,其中該第一複數個導電凸塊具有比該第二複數個導電凸塊更大的節距(pitch)。
- 如請求項19之方法,其中該第二複數個導電凸塊小於該第一複數個導電凸塊。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201762517789P | 2017-06-09 | 2017-06-09 | |
| US62/517,789 | 2017-06-09 | ||
| US15/817,054 US10943869B2 (en) | 2017-06-09 | 2017-11-17 | High density interconnection using fanout interposer chiplet |
| US15/817,054 | 2017-11-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202131458A TW202131458A (zh) | 2021-08-16 |
| TWI783384B true TWI783384B (zh) | 2022-11-11 |
Family
ID=64563740
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107117447A TWI723264B (zh) | 2017-06-09 | 2018-05-23 | 半導體封裝及其形成之方法 |
| TW110106223A TWI783384B (zh) | 2017-06-09 | 2018-05-23 | 半導體封裝及其形成之方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107117447A TWI723264B (zh) | 2017-06-09 | 2018-05-23 | 半導體封裝及其形成之方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (4) | US10943869B2 (zh) |
| CN (1) | CN110692127B (zh) |
| TW (2) | TWI723264B (zh) |
| WO (1) | WO2018226394A2 (zh) |
Families Citing this family (81)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11625523B2 (en) | 2016-12-14 | 2023-04-11 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips |
| CN108288616B (zh) | 2016-12-14 | 2023-04-07 | 成真股份有限公司 | 芯片封装 |
| US10943869B2 (en) | 2017-06-09 | 2021-03-09 | Apple Inc. | High density interconnection using fanout interposer chiplet |
| US10447274B2 (en) | 2017-07-11 | 2019-10-15 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips using non-volatile memory cells |
| US10957679B2 (en) | 2017-08-08 | 2021-03-23 | iCometrue Company Ltd. | Logic drive based on standardized commodity programmable logic semiconductor IC chips |
| US10630296B2 (en) | 2017-09-12 | 2020-04-21 | iCometrue Company Ltd. | Logic drive with brain-like elasticity and integrality based on standard commodity FPGA IC chips using non-volatile memory cells |
| US20200144186A1 (en) * | 2017-09-13 | 2020-05-07 | Intel Corporation | Active silicon bridge |
| TWI688802B (zh) | 2017-11-03 | 2020-03-21 | 曾世憲 | 畫素陣列及其製造方法 |
| US10930631B2 (en) * | 2017-11-03 | 2021-02-23 | Shih-Hsien Tseng | Display apparatus, pixel array and manufacturing method thereof |
| MY195611A (en) * | 2017-12-29 | 2023-02-02 | Intel Corp | Patch Accomodating Embedded Dies Having Different Thicknesses |
| US11335665B2 (en) * | 2017-12-29 | 2022-05-17 | Intel Corporation | Microelectronic assemblies |
| WO2019139625A1 (en) | 2018-01-12 | 2019-07-18 | Intel Corporation | First layer interconnect first on carrier approach for emib patch |
| US10608642B2 (en) | 2018-02-01 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile radom access memory cells |
| US10608638B2 (en) * | 2018-05-24 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
| US12476637B2 (en) | 2018-05-24 | 2025-11-18 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
| US10433425B1 (en) * | 2018-08-01 | 2019-10-01 | Qualcomm Incorporated | Three-dimensional high quality passive structure with conductive pillar technology |
| TWI697078B (zh) * | 2018-08-03 | 2020-06-21 | 欣興電子股份有限公司 | 封裝基板結構與其接合方法 |
| TWI662676B (zh) * | 2018-08-31 | 2019-06-11 | 欣興電子股份有限公司 | 具有內埋基板的線路載板及其製作方法與晶片封裝結構 |
| US11309334B2 (en) | 2018-09-11 | 2022-04-19 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
| US10937762B2 (en) | 2018-10-04 | 2021-03-02 | iCometrue Company Ltd. | Logic drive based on multichip package using interconnection bridge |
| US11616046B2 (en) | 2018-11-02 | 2023-03-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| US11211334B2 (en) | 2018-11-18 | 2021-12-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| KR102530320B1 (ko) * | 2018-11-21 | 2023-05-09 | 삼성전자주식회사 | 반도체 패키지 |
| US11094625B2 (en) * | 2019-01-02 | 2021-08-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package with improved interposer structure |
| US11075167B2 (en) | 2019-02-01 | 2021-07-27 | Dialog Semiconductor (Uk) Limited | Pillared cavity down MIS-SIP |
| KR102684976B1 (ko) * | 2019-02-15 | 2024-07-16 | 삼성전자주식회사 | 반도체 패키지 |
| US10770433B1 (en) | 2019-02-27 | 2020-09-08 | Apple Inc. | High bandwidth die to die interconnect with package area reduction |
| US11798865B2 (en) | 2019-03-04 | 2023-10-24 | Intel Corporation | Nested architectures for enhanced heterogeneous integration |
| US11031373B2 (en) * | 2019-03-29 | 2021-06-08 | International Business Machines Corporation | Spacer for die-to-die communication in an integrated circuit |
| KR102584960B1 (ko) * | 2019-04-12 | 2023-10-05 | 삼성전기주식회사 | 반도체 패키지 |
| TWI698966B (zh) * | 2019-05-14 | 2020-07-11 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
| EP3739618A1 (en) * | 2019-05-15 | 2020-11-18 | AT & S Austria Technologie & Systemtechnik Aktiengesellschaft | Component carrier with surface-contactable component embedded in laminated stack |
| US11387177B2 (en) * | 2019-06-17 | 2022-07-12 | Taiwan Semiconductor Manufacturing Company Ltd. | Package structure and method for forming the same |
| CN110211954A (zh) * | 2019-06-17 | 2019-09-06 | 上海先方半导体有限公司 | 一种多芯片封装结构及其制造方法 |
| CN110211946A (zh) * | 2019-06-17 | 2019-09-06 | 上海先方半导体有限公司 | 一种芯片封装结构及其制造方法 |
| US11227838B2 (en) | 2019-07-02 | 2022-01-18 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cooperating or supporting circuits |
| US11710672B2 (en) * | 2019-07-08 | 2023-07-25 | Intel Corporation | Microelectronic package with underfilled sealant |
| US11887930B2 (en) | 2019-08-05 | 2024-01-30 | iCometrue Company Ltd. | Vertical interconnect elevator based on through silicon vias |
| TW202111907A (zh) | 2019-09-05 | 2021-03-16 | 力成科技股份有限公司 | 以矽中介層作為互連橋的封裝晶片結構 |
| US11637056B2 (en) | 2019-09-20 | 2023-04-25 | iCometrue Company Ltd. | 3D chip package based on through-silicon-via interconnection elevator |
| US11507527B2 (en) * | 2019-09-27 | 2022-11-22 | Advanced Micro Devices, Inc. | Active bridge chiplet with integrated cache |
| US20210159182A1 (en) * | 2019-11-22 | 2021-05-27 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor Devices and Methods of Manufacture |
| CN113053759A (zh) * | 2019-12-27 | 2021-06-29 | 台湾积体电路制造股份有限公司 | 制造半导体器件的方法 |
| US11791275B2 (en) * | 2019-12-27 | 2023-10-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method of manufacturing |
| US11600526B2 (en) | 2020-01-22 | 2023-03-07 | iCometrue Company Ltd. | Chip package based on through-silicon-via connector and silicon interconnection bridge |
| US11309246B2 (en) * | 2020-02-05 | 2022-04-19 | Apple Inc. | High density 3D interconnect configuration |
| US11462461B2 (en) * | 2020-06-03 | 2022-10-04 | Apple Inc. | System in package for lower z height and reworkable component assembly |
| KR102788001B1 (ko) | 2020-08-07 | 2025-04-01 | 삼성전자주식회사 | 반도체 패키지 및 그의 제조 방법 |
| US12266611B2 (en) * | 2020-08-12 | 2025-04-01 | Advanced Micro Devices, Inc. | Mixed density interconnect architectures using hybrid fan-out |
| EP4211723A1 (en) * | 2020-09-10 | 2023-07-19 | Smoltek AB | Electronic component package with integrated component and redistribution layer stack |
| CN112151471A (zh) * | 2020-10-13 | 2020-12-29 | 杭州晶通科技有限公司 | 一种多芯粒集成的封装结构及其制备方法 |
| US11749629B2 (en) * | 2020-12-10 | 2023-09-05 | Advanced Micro Devices, Inc. | High-speed die connections using a conductive insert |
| US12125815B2 (en) * | 2020-12-22 | 2024-10-22 | Intel Corporation | Assembly of 2XD module using high density interconnect bridges |
| TW202240808A (zh) | 2021-01-08 | 2022-10-16 | 成真股份有限公司 | 使用於積體電路晶片封裝結構中的微型熱導管 |
| US11817380B2 (en) * | 2021-02-26 | 2023-11-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package and method of forming same |
| US11966090B2 (en) * | 2021-03-03 | 2024-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Heterogeneous packaging integration of photonic and electronic elements |
| US11626359B2 (en) * | 2021-04-27 | 2023-04-11 | Qualcomm Incorporated | Three-dimensional integrated circuit (3D IC) power distribution network (PDN) capacitor integration |
| KR20220151989A (ko) * | 2021-05-07 | 2022-11-15 | 삼성전자주식회사 | 반도체 패키지 |
| US12176278B2 (en) | 2021-05-30 | 2024-12-24 | iCometrue Company Ltd. | 3D chip package based on vertical-through-via connector |
| KR20220161767A (ko) | 2021-05-31 | 2022-12-07 | 삼성전자주식회사 | 반도체 패키지 장치 |
| CN117296148A (zh) * | 2021-08-06 | 2023-12-26 | 华为技术有限公司 | 芯片封装结构及其封装方法、电子设备 |
| US11996345B2 (en) * | 2021-08-27 | 2024-05-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and manufacturing method thereof |
| US12268012B2 (en) | 2021-09-24 | 2025-04-01 | iCometrue Company Ltd. | Multi-output look-up table (LUT) for use in coarse-grained field-programmable-gate-array (FPGA) integrated-circuit (IC) chip |
| TWI779917B (zh) * | 2021-11-03 | 2022-10-01 | 南茂科技股份有限公司 | 半導體封裝及其製作方法 |
| US12512375B2 (en) * | 2021-11-05 | 2025-12-30 | Qorvo Us, Inc. | System in a package (SIP) with air cavity |
| JP2024543400A (ja) * | 2021-11-11 | 2024-11-21 | アプライド マテリアルズ インコーポレイテッド | 半導体デバイスパッケージ |
| US20230207439A1 (en) * | 2021-12-23 | 2023-06-29 | Adel A. Elsherbini | Package architecture with in-glass blind and through cavities to accommodate dies |
| US20230245988A1 (en) * | 2022-01-28 | 2023-08-03 | Apple Inc. | Harvested Reconstitution Bumping |
| US12525574B2 (en) * | 2022-03-18 | 2026-01-13 | Qualcomm Incorporated | Three-dimensional (3D) integrated circuit (IC) (3DIC) package with a bottom die layer employing an extended interposer substrate, and related fabrication methods |
| TWI861669B (zh) * | 2022-04-04 | 2024-11-11 | 台灣積體電路製造股份有限公司 | 積體電路封裝及其形成方法 |
| US20230387025A1 (en) * | 2022-05-24 | 2023-11-30 | Mediatek Inc. | Semiconductor device and manufacturing method thereof |
| US20240006396A1 (en) * | 2022-07-01 | 2024-01-04 | Advanced Semiconductor Engineering, Inc. | Optical device |
| US20240072032A1 (en) * | 2022-08-23 | 2024-02-29 | Qualcomm Incorporated | Package comprising a chiplet located between an integrated device and a metallization portion |
| US20240071993A1 (en) * | 2022-08-23 | 2024-02-29 | Qualcomm Incorporated | Package comprising a chiplet located between two metallization portions |
| US20240105626A1 (en) * | 2022-09-23 | 2024-03-28 | Apple Inc. | Semiconductor Package with Local Interconnect and Chiplet Integration |
| CN115763281B (zh) * | 2022-11-24 | 2024-08-16 | 海光集成电路设计(北京)有限公司 | 一种扇出式芯片封装方法及扇出式芯片封装结构 |
| KR20240077124A (ko) | 2022-11-24 | 2024-05-31 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 시스템 장치 |
| US20240266334A1 (en) * | 2023-02-07 | 2024-08-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Thermal Dissipation Structures and Methods for Forming Same |
| US20240321759A1 (en) * | 2023-03-22 | 2024-09-26 | Taiwan Semiconductor Manufacturing Company Limited | Package structure including lower molded structure including a substrate portion, and methods of forming the package structure |
| TWI879344B (zh) * | 2023-12-25 | 2025-04-01 | 友達光電股份有限公司 | 半導體結構及其製造方法 |
| CN120453248B (zh) * | 2025-07-09 | 2025-09-30 | 甬矽半导体(宁波)有限公司 | 高密度重新分布互连封装结构及其制备方法 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050077632A1 (en) * | 2003-09-30 | 2005-04-14 | Infineon Technologies Ag | Method for producing a multichip module and multichip module |
| US20140360759A1 (en) * | 2013-06-05 | 2014-12-11 | Ibiden Co., Ltd. | Wiring board and method for manufacturing the same |
| US20150116965A1 (en) * | 2013-10-30 | 2015-04-30 | Qualcomm Incorporated | Embedded bridge structure in a substrate |
| US20150371951A1 (en) * | 2014-06-18 | 2015-12-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor Device and Method |
| US20160133552A1 (en) * | 2012-12-20 | 2016-05-12 | Intel Corporation | High density organic bridge device and method |
| TW201705400A (zh) * | 2015-03-04 | 2017-02-01 | 蘋果公司 | 系統級封裝扇出堆疊架構及製程流程 |
| US20170062383A1 (en) * | 2015-08-31 | 2017-03-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package Structures and Methods of Making the Same |
Family Cites Families (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003243604A (ja) | 2002-02-13 | 2003-08-29 | Sony Corp | 電子部品及び電子部品の製造方法 |
| US8222079B2 (en) | 2007-09-28 | 2012-07-17 | International Business Machines Corporation | Semiconductor device and method of making semiconductor device |
| US8679861B2 (en) | 2007-11-29 | 2014-03-25 | International Business Machines Corporation | Semiconductor chip repair by stacking of a base semiconductor chip and a repair semiconductor chip |
| US7619441B1 (en) | 2008-03-03 | 2009-11-17 | Xilinx, Inc. | Apparatus for interconnecting stacked dice on a programmable integrated circuit |
| US9064936B2 (en) * | 2008-12-12 | 2015-06-23 | Stats Chippac, Ltd. | Semiconductor device and method of forming a vertical interconnect structure for 3-D FO-WLCSP |
| US8288854B2 (en) | 2010-05-19 | 2012-10-16 | Advanced Semiconductor Engineering, Inc. | Semiconductor package and method for making the same |
| US8502372B2 (en) | 2010-08-26 | 2013-08-06 | Lsi Corporation | Low-cost 3D face-to-face out assembly |
| JP5677062B2 (ja) | 2010-12-10 | 2015-02-25 | キヤノン株式会社 | 電子機器 |
| KR20130124858A (ko) | 2012-05-07 | 2013-11-15 | 삼성전자주식회사 | 반도체 패키지 |
| US8835228B2 (en) * | 2012-05-22 | 2014-09-16 | Invensas Corporation | Substrate-less stackable package with wire-bond interconnect |
| US8975726B2 (en) * | 2012-10-11 | 2015-03-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | POP structures and methods of forming the same |
| US8946900B2 (en) | 2012-10-31 | 2015-02-03 | Intel Corporation | X-line routing for dense multi-chip-package interconnects |
| US8901748B2 (en) * | 2013-03-14 | 2014-12-02 | Intel Corporation | Direct external interconnect for embedded interconnect bridge package |
| US9106229B1 (en) | 2013-03-14 | 2015-08-11 | Altera Corporation | Programmable interposer circuitry |
| JP2015103585A (ja) * | 2013-11-21 | 2015-06-04 | キヤノン・コンポーネンツ株式会社 | 可撓性を有するインターポーザ、半導体装置 |
| US9275955B2 (en) | 2013-12-18 | 2016-03-01 | Intel Corporation | Integrated circuit package with embedded bridge |
| KR101605610B1 (ko) | 2014-04-17 | 2016-03-22 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스의 제조 방법 및 이에 따른 반도체 디바이스 |
| US20150364422A1 (en) | 2014-06-13 | 2015-12-17 | Apple Inc. | Fan out wafer level package using silicon bridge |
| US9666559B2 (en) * | 2014-09-05 | 2017-05-30 | Invensas Corporation | Multichip modules and methods of fabrication |
| US20160141234A1 (en) * | 2014-11-17 | 2016-05-19 | Qualcomm Incorporated | Integrated device package comprising silicon bridge in photo imageable layer |
| US9659907B2 (en) | 2015-04-07 | 2017-05-23 | Apple Inc. | Double side mounting memory integration in thin low warpage fanout package |
| US10074630B2 (en) | 2015-04-14 | 2018-09-11 | Amkor Technology, Inc. | Semiconductor package with high routing density patch |
| US9601471B2 (en) | 2015-04-23 | 2017-03-21 | Apple Inc. | Three layer stack structure |
| JP6792322B2 (ja) | 2015-05-12 | 2020-11-25 | 昭和電工マテリアルズ株式会社 | 半導体装置及び半導体装置の製造方法 |
| US11018025B2 (en) * | 2015-07-31 | 2021-05-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Redistribution lines having stacking vias |
| US9368450B1 (en) | 2015-08-21 | 2016-06-14 | Qualcomm Incorporated | Integrated device package comprising bridge in litho-etchable layer |
| US10049953B2 (en) | 2015-09-21 | 2018-08-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing an integrated fan-out package having fan-out redistribution layer (RDL) to accommodate electrical connectors |
| WO2017078709A1 (en) | 2015-11-04 | 2017-05-11 | Intel Corporation | Three-dimensional small form factor system in package architecture |
| US9576933B1 (en) | 2016-01-06 | 2017-02-21 | Inotera Memories, Inc. | Fan-out wafer level packaging and manufacturing method thereof |
| US9831148B2 (en) * | 2016-03-11 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated fan-out package including voltage regulators and methods forming same |
| KR102019352B1 (ko) * | 2016-06-20 | 2019-09-09 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| US10833052B2 (en) * | 2016-10-06 | 2020-11-10 | Micron Technology, Inc. | Microelectronic package utilizing embedded bridge through-silicon-via interconnect component and related methods |
| KR101983186B1 (ko) * | 2016-12-16 | 2019-05-28 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
| CN114038809A (zh) * | 2016-12-29 | 2022-02-11 | 英特尔公司 | 用于系统级封装设备的与铜柱连接的裸管芯智能桥 |
| US10943869B2 (en) | 2017-06-09 | 2021-03-09 | Apple Inc. | High density interconnection using fanout interposer chiplet |
-
2017
- 2017-11-17 US US15/817,054 patent/US10943869B2/en active Active
-
2018
- 2018-05-22 WO PCT/US2018/033813 patent/WO2018226394A2/en not_active Ceased
- 2018-05-22 CN CN201880035627.7A patent/CN110692127B/zh active Active
- 2018-05-23 TW TW107117447A patent/TWI723264B/zh active
- 2018-05-23 TW TW110106223A patent/TWI783384B/zh active
-
2021
- 2021-02-03 US US17/166,795 patent/US11594494B2/en active Active
-
2023
- 2023-02-01 US US18/163,033 patent/US12283549B2/en active Active
-
2025
- 2025-01-15 US US19/023,078 patent/US20250157939A1/en active Pending
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050077632A1 (en) * | 2003-09-30 | 2005-04-14 | Infineon Technologies Ag | Method for producing a multichip module and multichip module |
| US20160133552A1 (en) * | 2012-12-20 | 2016-05-12 | Intel Corporation | High density organic bridge device and method |
| US20140360759A1 (en) * | 2013-06-05 | 2014-12-11 | Ibiden Co., Ltd. | Wiring board and method for manufacturing the same |
| US20150116965A1 (en) * | 2013-10-30 | 2015-04-30 | Qualcomm Incorporated | Embedded bridge structure in a substrate |
| US20150371951A1 (en) * | 2014-06-18 | 2015-12-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor Device and Method |
| TW201705400A (zh) * | 2015-03-04 | 2017-02-01 | 蘋果公司 | 系統級封裝扇出堆疊架構及製程流程 |
| US20170062383A1 (en) * | 2015-08-31 | 2017-03-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package Structures and Methods of Making the Same |
Also Published As
| Publication number | Publication date |
|---|---|
| US20250157939A1 (en) | 2025-05-15 |
| US10943869B2 (en) | 2021-03-09 |
| TWI723264B (zh) | 2021-04-01 |
| TW202131458A (zh) | 2021-08-16 |
| US11594494B2 (en) | 2023-02-28 |
| TW201903979A (zh) | 2019-01-16 |
| US20180358298A1 (en) | 2018-12-13 |
| US20210159180A1 (en) | 2021-05-27 |
| CN110692127B (zh) | 2023-09-26 |
| US20230223348A1 (en) | 2023-07-13 |
| WO2018226394A3 (en) | 2019-03-21 |
| WO2018226394A2 (en) | 2018-12-13 |
| CN110692127A (zh) | 2020-01-14 |
| US12283549B2 (en) | 2025-04-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI783384B (zh) | 半導體封裝及其形成之方法 | |
| US11901320B2 (en) | Contact pad for semiconductor device | |
| US11721559B2 (en) | Integrated circuit package pad and methods of forming | |
| US11538788B2 (en) | Integrated fan-out stacked package with fan-out redistribution layer (RDL) | |
| CN106548948B (zh) | 集成多输出封装件及制造方法 | |
| TWI819767B (zh) | 半導體封裝以及製造其之方法 | |
| CN108987380B (zh) | 半导体封装件中的导电通孔及其形成方法 | |
| TWI749088B (zh) | 半導體裝置的製造方法 | |
| CN105789062A (zh) | 封装件结构及其形成方法 | |
| CN107301981B (zh) | 集成的扇出型封装件以及制造方法 | |
| CN114765150A (zh) | 金属化结构及封装结构 | |
| TWI859786B (zh) | 封裝結構及其形成方法 | |
| TW202407917A (zh) | 半導體封裝以及製造其之方法 |