TWI775235B - 橫向雙擴散金氧半電晶體以及n型通道橫向雙擴散金氧半電晶體 - Google Patents
橫向雙擴散金氧半電晶體以及n型通道橫向雙擴散金氧半電晶體 Download PDFInfo
- Publication number
- TWI775235B TWI775235B TW109143358A TW109143358A TWI775235B TW I775235 B TWI775235 B TW I775235B TW 109143358 A TW109143358 A TW 109143358A TW 109143358 A TW109143358 A TW 109143358A TW I775235 B TWI775235 B TW I775235B
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- transistor
- type doped
- ldmos
- ldmos transistor
- Prior art date
Links
- 229910044991 metal oxide Inorganic materials 0.000 title claims description 6
- 150000004706 metal oxides Chemical class 0.000 title claims description 6
- 239000004065 semiconductor Substances 0.000 title claims description 6
- 230000003071 parasitic effect Effects 0.000 claims abstract description 50
- 238000002955 isolation Methods 0.000 claims abstract description 10
- 239000000758 substrate Substances 0.000 claims description 27
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 16
- 229920005591 polysilicon Polymers 0.000 claims description 16
- 230000005669 field effect Effects 0.000 claims description 5
- 230000001052 transient effect Effects 0.000 description 25
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 24
- 229910052710 silicon Inorganic materials 0.000 description 24
- 239000010703 silicon Substances 0.000 description 24
- 239000002019 doping agent Substances 0.000 description 16
- 230000005684 electric field Effects 0.000 description 11
- 238000012360 testing method Methods 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 10
- 239000002184 metal Substances 0.000 description 9
- 230000007704 transition Effects 0.000 description 7
- 235000012431 wafers Nutrition 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 3
- 239000000969 carrier Substances 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 241000293849 Cordylanthus Species 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000007865 diluting Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/80—FETs having rectifying junction gate electrodes
- H10D30/83—FETs having PN junction gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/371—Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
- H10D64/112—Field plates comprising multiple field plate segments
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
- H10D64/516—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Bipolar Transistors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本發明提供一種n型通道LDMOS電晶體之改良結構,用以避免閘極氧化層於LDMOS電晶體操作過程中發生破斷。該LDMOS電晶體包含一介電隔離結構,其可於實體上將包含一寄生NPN電晶體之區域與因弱碰撞電離(impact ionization)而產生電洞電流之區域隔離,後者即為該LDMOS電晶體之延伸汲極區域。於本發明之一種實施例中,係於上述二區域間設置一垂直深溝而達成實體隔離。本發明之其他實施例亦關於藉由減少該寄生NPN電晶體之增益及該背閘極電阻,而進一步改善該LDMOS電晶體之強健度。
Description
本發明主張於2019年12月12日提出之美國臨時專利申請案No.62/947,452之優先權,於此以參考文獻方式全部合併入本文中。
本發明係關於一種橫向雙擴散金氧半(lateral double-diffused metal oxide semiconductor,LDMOS)電晶體。更詳而言之,本發明係關於一種具有改良結構而能改善其操作期間的強健度之n型通道LDMOS電晶體。
高電壓積體電路或HVIC主要用於電源轉換應用。橫向雙擴散MOS電晶體或LDMOS係HVIC之常用組件。然而,實需一種經改良的LDMOS電晶體的強健元件結構,使其在操作期間具有較佳的可靠性。
本發明係有關於一種具有改良結構的n型通道LDMOS電晶體,以改善電晶體於其操作期間的強健度。特別地,本發明有關於一種具有改良結構的n型通道LDMOS電晶體,而能完全避免或至少減少電晶體於操作期間的閘極氧化層破斷現象。
一種橫向n型通道LDMOS電晶體之改良結構被提供,以可避免電晶體在其操作期間發生閘極氧化層破斷之現象。所述LDMOS電晶體所包含之一介電隔離結構,其可在實體上使包含一寄生NPN電晶體之區域與會因弱碰撞電離(impact ionization)而產生電洞電流之區域(即LDMOS電晶體之延伸汲極區域)隔開。根據本發明之一實施例,可於上述二區域之間設置垂直深溝而達成。本發明之其他實施例亦透過降低寄生NPN電晶體之增益以及背閘極電阻而進一步改善LDMOS電晶體的強健度。
根據本發明之一實施例,一種LDMOS電晶體包含:一汲極;一閘極;一源極;以及一背閘極;其中,該LDMOS電晶體進一步包含一隔離結構,該隔離結構係配置為實體上將包含該LDMOS電晶體之該汲極之一第一區域與於使用時具有一寄生雙極接面電晶體之一第二區域隔離。
根據本發明之另一實施例,一種橫向n型通道LDMOS電晶體包含:一汲極;一閘極;一源極;以及一背閘極;其中該橫向n型通道LDMOS電晶體進一步包含:一場區氧化區域,橫向延伸於該汲極與該閘極間;一閘極氧化區域,橫向延伸於該場區氧化區域之一側邊緣與該源極之間;一p型摻雜區域,可於使用時減少寄生雙極電晶體之增益,該p型摻雜區域係嵌入於位在該源極及該背閘極下方之一p型井區域內,其中,該p型摻雜區域包含由該p型井區域之剩餘部分而與該源極及該背閘極隔離之一內埋p型摻雜層,以及其中,該內埋
p型摻雜層之一側邊緣係對齊於該閘極接近位於該場區氧化區域與該閘極氧化區域間之過渡區域之一側邊緣。
根據本發明之又一實施例,一種橫向n型通道LDMOS電晶體包含:一第一區域,配置為於使用時操作如同一虛擬之接面場效電晶體(JFET);一一第二區域,配置為於使用時操作如同一虛擬之金氧半場效電晶體(MOSFET);其中,該第一區域於使用中因弱碰撞電離而產生一第一電流,其中,該第二區域於使用中因第二區域內之寄生NPN電晶體而產生一第二電流,以及其中,該第一區域與該第二區域隔離,使得該第一電流不與該第二電流成正比。
100:LDMOS元件
101:氧化層上覆矽基板
101a:塊狀矽晶圓
101b:內埋氧化層/BOX層
102:摻雜矽區域
102a:內埋p型摻雜矽層
102b:p型摻雜磊晶生長矽層
103:n型井區域
103a:內埋n型摻雜區域
103b:n型摻雜區域
104:p型井區域
105:閘極
106:背閘極
106a:p型摻雜區域
106b:背閘極端子
107:源極
107a:n型摻雜區域
107b:金屬孔
107b:源極端子
108:汲極
108a:n型摻雜區域
108b:金屬孔
110:介電區域
110a,110b:LOCOS場區氧化區域
110c:閘極氧化區域
112:降低表面電場結構
112a:第一場板
112b:第二場板
114:導電通道
300:測試電路
301:n型通道LDMOS電晶體
302:NPN雙極接面電晶體/寄生NPN雙極接面電晶體
303:電容器
304:電阻器
305:PNP雙極接面電晶體
400:LDMOS元件
401:第一區域
401a:p型基板
401b:n型井區域
401c:汲極
401d:第二n型摻雜區域
401e:多晶矽結構
401f:p型摻雜背閘極
401g:降低表面電場結構
402:第二區域
402a:p型基板
402b:p型井區域
402c:第一n型摻雜區域
402d:第二n型摻雜區域/源極
402e:閘極結構
402e(i):多晶矽閘極層
402e(ii):閘極氧化層
402f:p型摻雜背閘極
403:垂直深溝
404:第一側
405:LOCOS氧化層
500:LDMOS元件
500a:第一側
500b:第二側
501:內埋氧化層/BOX層
502a:p型摻雜矽層
502b:p型磊晶層
503:n型井區域
503a:內埋n型摻雜區域
503b:n型摻雜區域
504:p型井區域
504a:內埋p型摻雜區域
504b:p型摻雜區域
505:深溝
506:汲極
507:源極
508:背閘極
509:閘極
510a:LOCOS場區氧化區域
510b:過渡區域
510c:薄閘極氧化區域
511:接面
600:LDMOS元件
601:內埋氧化層/BOX層
602a:p型摻雜矽層
602b:p型摻雜磊晶生長矽層
603:n型井區域
604a:內埋p型摻雜區域
604b:p型井區域
604c:p型埋置區域
607:源極
608:背閘極
圖1A係本發明之n型通道LDMOS元件之剖視圖。
圖1B係於圖1A之元件操作時發生的閘極氧化層破斷之示意圖。
圖2係顯示圖1A之元件之不同區域之摻雜物濃度分布。
圖3A係LDMOS元件之參考電路圖,其寄生NPN雙極電晶體為關斷狀態。
圖3B係LDMOS元件之電路圖,以啟動寄生NPN雙極電晶體。
圖3C(i)係LDMOS元件之剖視圖,說明於LDMOS元件之暫態模式操作期間,以PNP電晶體做為背閘極電流之源極之概念。
圖3C(ii)係圖3C(i)所述概念之電路圖。
圖4A係本發明第一實施例之n型通道LDMOS元件之剖視圖。
圖4B係顯示圖4A之LDMOS元件之電性連接。
圖5A係本發明另一實施例之n型通道LDMOS元件之剖視圖。
圖5B係顯示圖5之LDMOS元件中不同區域之摻雜物濃度分布。
圖6係本發明又一實施例之n型通道LDMOS元件之剖視圖。
發明人已經認識到,當n型通道LDMOS元件工作時,該元件中可能發生閘極氧化層破斷,並且可導致元件的最終故障。這種類型的破斷不同於作為製造缺陷的閘極氧化層破斷,這是因為前者係發生在元件的操作期間。因此,實需一種經改良的強健元件結構,以解決n在型通道LDMOS元件的操作期間閘極氧化層破斷的問題。
本發明係關於一種n型通道LDMOS電晶體,其具有改良結構而能夠改善該電晶體於操作期間的強健度。詳言之,本發明係關於一種n型通道LDMOS電晶體,其具有改良結構而能完全避免或至少減少該電晶體於操作期間的閘極氧化層破斷現象。藉由修改LDMOS電晶體中個別結構之尺寸及/或準齊狀態,可減少閘極氧化層破斷之發生。但本發明之發明人發現此種解決方案在設計製造方面極受侷限。本發明之發明人發現閘極氧化層破斷之發生係與LDMOS電晶體在暫態模式操作時寄生NPN雙極電晶體之啟動有關。詳言之,在不受任何理論的拘束下,本發明之發明人發現,在暫態模式下,由於弱碰撞電離之作用,電洞電流密度會與來自寄生NPN雙極電晶體之電流成正比,而正是一在高電場下穿隧閘極氧化層之電洞電流,導致氧化層破斷。本發明之發明人更發現,在LDMOS電晶體之暫態操作模式期間(例如在脈衝干擾(glitch)期間),因弱碰撞電離產生之電洞電流可理解為是由一PNP電晶體之射極發射而出。此PNP雙極性接面電晶體可理解為與該寄生NPN雙極性接面電晶體共同作用,而產生與寄生NPN雙極性接面電晶體所產生之電流INPN成正比之電流IPNP。
為避免或至少減少在暫態模式下閘極氧化層之破斷,本發明之發明人對LDMOS電晶體之結構進行改良,從而預防上述機制或至少降低其發生之可能性。
LDMOS電晶體之結構可經改良,使得當LDMOS電晶體於暫態模式下操作並因例如電源供應器中之尖波或脈衝干擾而啟動的寄生NPN雙極接面電晶體,其增益減少。在本發明之一實施例中,上述結構是在LDMOS電晶體之源極及背閘極下方之一p型井區域內提供一內埋p型摻雜區域。所述內埋p型摻雜區域可將摻雜物添加至寄生NPN雙極接面電晶體之基極,藉此減少寄生NPN雙極接面電晶體之增益。加入上述之內埋p型摻雜區域亦有助於降低背閘極電阻,從而降低寄生NPN雙極接面電晶體在暫態模式下啟動之可能性。
在另一實施例中,係將經高度摻雜之p型摻雜區域直接設置於源極及背閘極下方,使其形成與源極之n型摻雜區域及背閘極之p型摻雜區域之接面。如此修改之LDMOS電晶體結構亦能夠減少寄生NPN雙極電晶體之增益並降低背閘極電阻,從而降低寄生雙極電晶體在暫態模式下啟動之可能性。
然更重要者,本發明之發明人設計出一種改良方式,透過將包含寄生NPN電晶體之區域與產生電洞電流之區域(即LDMOS電晶體之延伸汲極區域)實體上隔離,達到避免閘極氧化層破斷之功效。根據本發明之一種實施例,可藉由在該二區域之間設置一垂直深溝而達到隔離之目的。此實施例之另一優點在於所述該第二區域並不必須鄰接該第一區域,且可設置於實現LDMOS元件之晶片上之理想位置,藉此予以更高之晶片設計自由度,特別是在嘗試優化已知晶片面積之利用時。
如在此所稱,「上」、「下」、「於其一側」等等用語,意指如圖式中所設定方向之組件或區域,且不應構成對於實際元件之限制。
圖1A為在氧化層上覆矽基板101之一n型通道LDMOS元件100之剖視圖。二氧化矽介電層101b(內埋氧化層或BOX層)覆蓋於塊狀矽晶圓101a上。經摻雜矽區域102,在圖1A中為p型摻雜區域或p型基板,覆蓋於該內埋氧化層101b上。所述p型基板可為多層基板,包含直接設置於內埋氧化層101b上方之一內埋p型摻雜矽層102a以及直接設置於內埋p型摻雜矽層102a上方之一p型摻雜磊晶生長矽層102b。LDMOS元件進一步包含一部份內嵌於該p型基板中之一n型摻雜區域或一n型井區域103。所述元件亦包含一p型摻雜區域或一p型井區域104,其亦內嵌於該p型基板中,其中該p型井區域係與該n型井區域103橫向毗鄰。如下文將詳述者,n型井區域103形成該n型通道LDMOS元件之延伸汲極漂移區域。n型井區域103可為多層區域,包含位於該p型基板中之一內埋n型摻雜區域103a及位於該內埋n型摻雜層103a上方之一n型摻雜區域103b。圖2顯示圖1A之元件中不同區域之摻雜物濃度分布。
所述元件更包括至少在該元件之一側的一介電深溝,其中該介電深溝係與該元件之塊狀矽區域隔離。在圖1A中,所述元件包含一接近p型井區域104之介電深溝。
所述元件包含一閘極105、一背閘極106、一源極107及一汲極108。
如圖1A所示,源極107及汲極108位於閘極105之橫向對立兩側。背閘極106係與源極107橫向毗鄰。源極107包含內嵌於p型井區域104之頂部表面中之一n型摻雜區域107a,其中n型摻雜區域107a之整體摻雜物濃度高於該n型井區域103。背閘極106包含內嵌於p型井區域104之頂部表面中且與n型摻雜區域
107a橫向毗鄰之一p型摻雜區域106a,其中p型摻雜區域106a之整體摻雜物濃度高於p型井區域104。汲極108包含內嵌於n型井區域103之頂部表面中之一n型摻雜區域108a。n型摻雜區域108a之整體摻雜物濃度高於n型井區域103。
所述元件亦包括在頂部表面的一介電區域110。對源極107之電接點及對汲極108之電接點係分別以金屬孔107b、108b所構成,所述金屬孔107b、108b延伸通過介電層中之孔隙,分別接觸源極107之區域107a及汲極108之區域108a。介電區域110,較佳者包括氧化層,包含LOCOS場區氧化區域110a、110b及閘極氧化區域110c。
閘極105包含延伸在該n型井區域103一部份及該p型井區域104一部份上方之一多晶矽閘極層,LOCOS場區氧化區域110a及閘極氧化區域110c將該多晶矽閘極層與該n型井區域及該p型井區域分離。
圖1A亦顯示一降低表面電場(resurf)結構(場板結構),其所包含之一第一場板112a具有一預設長度,內嵌於該介電區域110內,且電性連接於延伸通過介電區域110而接觸該多晶矽閘極層之一金屬孔。所述resurf結構進一步包含一第二場板112b,其在介電區域110表面具有一預設長度。第二場板112b係位於該第一場板112a上方,且經由延伸通過該介電區域110之金屬孔而連接於該第一場板112a。圖1A之第一場板112a亦具備閘極接點之功能。
圖1A中之LOCOS場區氧化區域110a具有一預設橫向距離,延伸於汲極與閘極之間。LOCOS場區氧化區域110a具有一預設深度,垂直延伸通過該元件之頂部表面進入n型井區域103。該閘極氧化區域110c在該元件表面上方橫向延伸於LOCOS場區氧化區域110a之一端(鳥嘴)與源極107之n型摻雜區域107a之間。所述閘極氧化區域厚度小於該場區氧化區域。該閘極氧化區域110c
之厚度可較該LOCOS場區氧化區域110a之厚度小至少兩個數量級。例如,若閘極氧化區域之厚度為至少15nm,則LOCOS場區氧化區域110a之厚度可為至少400nm。
於特定應用中,源極端子107b係與背閘極端子106b為電性短路,如圖1A所示,且此二端子係保持於相同電位,以免一寄生NPN雙極電晶體啟動。
如可見於圖1A者,於閘極施加電位可在源極107與汲極108之間形成一導電反轉層或一導電通道114。後將汲極108相對於源極107偏置,可使得多數載體或電子自源極107經由導電通道114移動至汲極108。圖1A亦顯示一空乏區域產生,其延伸進入通道區域,且亦通過輕度摻雜延伸漂移區域,稀釋內部電場區,並藉此允許高電壓操作。
空乏區域所產生之內部電場區低於啟動碰撞電離鏈反應進而定義該元件之崩潰電壓VBD所需之臨界電場。但通道電流與延伸漂移區域上方電場區之結合會造成弱碰撞電離,因此於一n型通道LDMOS元件產生多數載體或電洞;此電洞電流或背閘極電流Ibg自該汲極漂移區域延朝向該源極/背閘極之方向流動。
閘極氧化層之破斷取決於上述電洞電流之密度及閘極氧化區域110c上電場區之強度。閘極氧化層在LDMOS元件的暫態模式操作時因其上之電場而遭來自背閘極電流之電洞鑿通進而破斷,如圖1B所示。
於該LDMOS元件之特定應用中,源極端子107b對背閘極端子106b之短路可預防寄生NPN雙極接面電晶體啟動。然而,即便有此短路連接,寄生NPN雙極電晶體仍可能因脈衝干擾(例如因電源供應電壓中尖波所造成之
電壓過衝)而啟動。在LDMOS元件操作之暫態模式期間,因弱碰撞電離而產生之電洞電流會與注入至汲極之電子數量成正比。
本發明之發明人利用圖3A及3B所示之測試電路300模擬LDMOS電晶體,以重現LDMOS元件在暫態模式操作期間發生之閘極氧化層破斷。此測試電路300包含一n型通道LDMOS電晶體301,其耦接於一NPN雙極接面電晶體302,其中,電晶體302代表於n型通道LDMOS電晶體操作時可啟動之寄生NPN雙極電晶體。測試電路300亦包含用於模擬背閘極電容之一電容器303以及用於模擬背閘極電阻之一電阻器304。圖3A顯示測試電路300中之寄生NPN雙極電晶體處於「關斷(off)」模式,即並未啟動。圖3B顯示測試電路300中之寄生NPN雙極電晶體為「開通(on)」模式,亦即,圖3B表示n型通道LDMOS電晶體中之寄生NPN雙極電晶體於元件操作期間被啟動。
利用測試電路300,本發明之發明人啟動寄生NPN雙極電晶體302並觀察到電洞密度相較於參考電路中之對應電洞密度而大幅增加,特別是在場區氧化區域110a與閘極氧化區域110c(如圖1A所示)間之過渡區域。在利用圖3B之測試電路300進行測試時,本發明之發明人發現寄生NPN雙極接面電晶體若遭強制啟動,會使場區氧化層到閘極氧化層間之過渡區域電洞密度較圖3A參考電路中寄生雙極接面電晶體為關斷狀態時增加三個數量級。於圖3B之測試電路中,本發明觀察到由場區氧化層至閘極氧化層之過渡區域中發生閘極氧化層破斷現象。
圖3C(i)為圖1A所示LDMOS電晶體之簡化剖視圖。本發明之發明人之重要發現為,LDMOS元件於暫態操作模式下(例如於脈衝干擾發生時),可將因弱碰撞電離而產生之電洞電流理解為由一PNP電晶體之射極所發出,如
圖3C(i)之剖視圖所示。圖3C(ii)之測試電路300可用於模擬LDMOS元件之暫態模式操作。如圖3C(ii)所示,可將PNP雙極接面電晶體305理解為與寄生NPN雙極接面電晶體302共同運作而產生流IPNP,其流向與寄生NPN雙極接面電晶體302所產生之電流INPN相反。PNP雙極電晶體305之射極因此可視為電洞之射極,且此二雙極接面電晶體302、305共同作用,如圖3C(ii)所示,使得導致少數載子流向源極之弱碰撞電離效應與INPN成正比。
本發明之發明人發現該元件於暫態模式操作期間會發生閘極氧化層破斷,特別是當此二雙極電晶體之增益積超過1時。為解決此一問題,本發明之發明人對LDMOS元件進行修改,如下文詳述。
以下將參照圖4-6說明本發明之各種實施例,其中LDMOS電晶體結構係經改良,以於LDMOS電晶體之暫態模式操作時避免或至少減少閘極氧化層之破斷現象。
圖4A係根據本發明LDMOS元件400之第一實施例。圖4A所描繪LDMOS元件之設計目的在於避免暫態模式操作時發生上述之閘極氧化層破斷問題。LDMOS元件400具有一第一區域401及一第二區域402,其中,該第一區域401與該第二區域402係由一垂直深溝403隔開。深溝403與此二區域為介電隔離,且其中填充有一介電層,較佳者為氧化層。
第一區域401形成於一氧化層上覆矽基板(圖未示)之上。第一區域包含一p型基板401a,其與上述圖1A元件之p型基板相仿。第一區域401更包含位在該p型基板401a上方之一n型井區域401b,其係與上述圖1A元件之n型井區域結構相仿。
於圖4A中,汲極401c接近元件之第一側404。第一區域401更包含接近該深溝之一第二n型摻雜區域401d。n型井區域401b自該汲極401c橫向延伸至該第二n型摻雜區域401d。汲極401c及第二n型摻雜區域401d均內嵌於n型井區域401b之頂部表面。
第一區域401亦包含具有預設長度之一多晶矽結構401e,且由一介電層,較佳者為一LOCOS氧化層405,將多晶矽結構401e與元件之頂部表面隔開,特別是與n型井區域401b之頂部表面隔開。第一區域401進一步包含一p型摻雜背閘極401f,其中該p型摻雜背閘極401f橫向位於多晶矽結構401e與第二n型摻雜區域401d之間,p型摻雜背閘極401f經由介電區域而在橫向上與多晶矽結構401e及第二n型摻雜區域401d分離,所述介電區域例如可為LOCOS氧化層405。
第二區域402亦形成於該氧化層上覆矽基板(圖未示)上。第二區域402包含一p型基板402a。第二區域402之p型基板402a在厚度上大於第一區域401之p型基板401a。於圖4A之元件中,分屬第一區域401及第二區域402之p型基板401a、402a各包含一位於BOX層上之內埋p型摻雜矽層,以及直接設置於內埋p型摻雜矽層上方之一磊晶生長p型摻雜矽層。在圖4A中,第二區域402之p型基板402a之磊晶生長p型摻雜層較第一區域401之p型基板401a之磊晶生長p型摻雜層更厚。第二區域402進一步包含直接設置於p型基板402a上方之p型摻雜區域或p型井區域402b。
第二區域402在一閘極結構402e之橫向對立兩側具有一第一n型摻雜區域402c及一第二n型摻雜區域或源極402d,該閘極結構402e包含設於閘極氧化層402e(ii)上之多晶矽閘極層402e(i),其中,該多晶矽閘極層402e(i)
係由閘極氧化層402e(ii)而與p型井區域402b的表面隔開,與圖1A中元件之閘極相仿。第二區域402之第一n型摻雜區域402c係橫向位於深溝403與閘極結構402e之間。源極402d橫向位於閘極結構402e與一p型摻雜背閘極402f之間,其中,該源極402d係經由介電區域而橫向與閘極結構402e及p型摻雜背閘極402f隔開,所述介電區域例如可為LOCOS氧化層。
所述元件亦包含設於元件頂部表面及多晶矽結構上方之介電層(圖未示),與圖1A所示元件相仿。上述LOCOS氧化層亦構成介電層之一部份。連通二區域中汲極、多晶矽結構、背閘極及n型摻雜區域之電接點可利用通過介電層中的孔隙而延伸之金屬孔所形成。該元件亦可包含一降低表面電場結構(場板結構)401g,其與圖1A中元件之降低表面電場結構112相仿。
圖4B為圖4A之LDMOS電晶體之簡化圖,顯示圖4A中LDMOS電晶體之不同區域間的電性連接。圖4B顯示第二區域402之背閘極402f電性耦接於第一區域401之背閘極401f、第一區域401之p型基板401a、第一區域之多晶矽結構401e以及第一區域401中降低表面電場結構401g之場板。第一區域401之第二n型摻雜區域401d電性耦接於第二區域402之第一n型摻雜區域402c。圖4B中LDMOS電晶體之背閘極端子位於第二區域402之背閘極402f,如圖4B所示。圖4B中LDMOS電晶體之汲極端子位於第一區域401之汲極401c,如圖4B所示。圖4B中LDMOS電晶體之閘極端子位於第二區域402之閘極402e(i),如圖4B所示。圖4B中LDMOS電晶體之源極端子位於第二區域402之源極402d,如圖4B所示。在某些實施例中,源極端子與背閘極端子可為短路。
圖4A亦顯示在LDMOS電晶體之操作期間,第一區域401之作用如同一有效高電壓接面場效電晶體(JFET),且第二區域402之作用如同一有效
低電壓金氧半場效電晶體(MOSFET)。此高電壓JFET之下閘極即是該p型基板401a之磊晶生長p型摻雜矽層(P型磊晶層),且是與作為有效高電壓JFET之上閘極之背閘極401f保持在相同電位。如圖4A中之虛線所示,空乏區域與有效高電壓JFET之上電極方及下閘極隔開。空乏區域可配置為以一夾止電壓(pinch-off voltage)使該汲極401c夾止(pinch-off)於JFET之第二n型摻雜區域401d或有效源極,所述夾止電壓係由n型井區域401b之摻雜物濃度所定義。如此能夠保護JFET之有效源極401d,使其不受施用於汲極之高電壓電位影響,且使n型井區域產生分壓器之作用。電子流(藍色虛線)自該JFET源極端子(或第一區域401之第二n型摻雜區域401d)至該汲極端子在空乏區域之間流動,如圖4B所示。
本發明發現圖4A之元件結構並不會出現如上所述,電洞電流與暫態模式下寄生NPN雙極接面電晶體之電流INPN成正比之問題。究其原因,首先是由於,在圖4A之元件,垂直深溝403使寄生NPN雙極電晶體與可能因弱碰撞電離而產生電洞電流之n型井區域相互隔離。其次,在圖4A之元件中,因弱碰撞電離所產生之電洞電流從背閘極接點降至地端。因此,圖4A之元件結構能夠克服在n型通道LDMOS元件於暫態模式操作期間發生閘極氧化層破斷之問題。
在實施圖4A之LDMOS元件之晶片中,第二區域402並不必須在位置上毗鄰第一區域401,即是使用深溝403使第二區域402之實體結構與第一區域401介電隔離,因此,只要此二區域間仍能構成如上所述之外部電性連接,第二區域402可視需要(例如優化晶片面積之利用)而設置於其他位置,如此一來,在設計上具有更大之自由度。
圖5A顯示本發明LDMOS元件500之另一實施例。此元件結構與圖1A之LDMOS元件相仿,但在圖5A之元件中,n型井區域503及p型井區域504皆為多層區域。n型井區域503包含一內埋n型摻雜區域503a及位在該內埋n型摻雜區域上方之另一n型摻雜區域503b。多層p型井區域504包含直接設置於p型磊晶層502b上方之內埋p型摻雜區域504a,以及位在該內埋p型摻雜區域504a上方之一p型摻雜區域504b。n型井區域503接近該元件之第一側500a。p型井區域504接近設於該元件之第二側500b(與第一側500a對立)之深溝505。在圖5A之元件500中,內埋n型摻雜區域503a及內埋p型摻雜區域504a是直接位於p型基板之p型磊晶層502b上方。該n型摻雜區域503b在內埋p型摻雜區域504a與內埋n型摻雜區域503a區域間之接面511上,沿朝向深溝505之方向延伸一預設長度。
圖5B顯示圖5A之元件中不同p型摻雜區域之摻雜物濃度分布。
本發明之發明人發現加設內埋p型摻雜區域504a有助於使可在LDMOS元件暫態模式操作期間被啟動之寄生NPN雙極電晶體的增益降低。內埋p型摻雜區域504a能夠將摻雜物加入寄生NPN雙極電晶體之基極,從而降低其增益。有鑑於上述關於閘極氧化層在暫態模式中破斷問題之討論,可知若降低NPN電晶體之增益,即能夠使與NPN電晶體所產生電流成比例關係之電洞電流密度降低。加設內埋p型摻雜區域504a之另一優點在於該埋層有助於降低背閘極電阻。如此可避免電源供應器中之任何暫態脈衝干擾造成寄生雙極電晶體之啟動,藉此提升元件之強健度。由於上述圖5A元件結構之優點,LDMOS元件於暫態模式操作時,較不易發生閘極氧化層破斷之現象。
於特定應用中,如亦可見於圖5A者,內埋p型摻雜區域504a之一側邊緣,或說內埋n型摻雜區域503a與內埋p型摻雜層區域之接面511,是對齊靠近由LOCOS場區氧化區域510a所定義之鳥嘴的閘極多晶矽層之一側邊緣,其中該鳥嘴亦形成LOCOS場區氧化區域510a與薄閘極氧化區域510c間之過渡區域510b。上述對齊可於製造該元件時達成,具體方法是將內埋p型摻雜區域504a之邊緣,或說是內埋n型摻雜區域503a與內埋p型摻雜區域之接面511,對齊於閘極光罩之一側邊緣。本發明之發明人發現,如此使內埋p型摻雜區域504a之邊緣對齊於閘極光罩可進一步提升減少寄生NPN雙極電晶體增益之效果。本發明之發明人發現,若將內埋p型摻雜區域504a邊緣與閘極光罩之一側邊緣對齊時之公差控制在約0.5μm至1μm,且更佳者為約1μm,可避免自內埋p型摻雜區域504a發生擴散。
圖6為根據本發明LDMOS元件600之又一實施例。圖6之剖視圖為圖5A剖視圖之簡化版本,然不同處在於,圖6包含位於該LDMOS元件之源極及背閘極下方之一p型埋置區域604c。該埋置區域之摻雜物濃度高於周圍p型井區域604b,較佳者,該埋置區域之整體摻雜物濃度為1E18cm-3。埋置區域604c可如圖6所示般與內埋p型摻雜區域604a結合使用,或以其本身單獨使用。藉由利用動能在n型通道LDMOS元件600之源極607及背閘極608下方埋置摻雜物,本發明之發明人發現,透過調整P型埋置區域604c之位置,能夠使得沿反轉通道(見圖1A之導電通道114)之MOS作用在橫向上不受影響。但在寄生NPN電晶體之基極中額外p型摻雜物之作用下,暫態模式期間之垂直寄生雙極作用可大幅減少。再者,源極607上之高度摻雜區域使其不致因暫態背閘極電
流所造成之電位下降受到影響。如此一來,由於埋置區域亦有助於減少背閘極電阻,寄生雙極電晶體可避免因暫態脈衝干擾而啟動。
以下將藉由實施例1至實施例7說明用以製造上開所述LDMOS電晶體之方法。
實施例1為一LDMOS電晶體之製造方法,其係包含:提供一晶圓;形成一汲極、一閘極、一源極及一背閘極;以及形成一隔離結構,該隔離結構配置為實體上將包含該汲極之一第一區域與一於使用時具有寄生雙極接面電晶體之一第二區域隔開。
實施例2為根據實施例1之LDMOS電晶體之製造方法,其中該方法包含形成一n型通道LDMOS電晶體。
實施例3為根據實施例1之LDMOS電晶體之製造方法,其中該方法包含形成一p型通道LDMOS電晶體。
實施例4為根據實施例1之LDMOS電晶體之製造方法,其中形成一隔離結構之步驟包含形成一介電深溝。
實施例5為一橫向n型通道LDMOS電晶體之製造方法,其係包含:提供一晶圓;形成一汲極、一閘極、一源極;及一背閘極;形成橫向延伸於該汲極與該閘極間之一場區氧化區域;形成橫向延伸於該場區氧化區域邊緣與該源極間之一閘極氧化區域;形成一p型摻雜區域,其中該p型摻雜區域係配置為於使用時減少一寄生雙極電晶體之增益;在該p型摻雜區域內形成一內埋p型摻雜層,使得該內埋p型摻雜層由p型摻雜區域之剩餘部分而與該源極及該背閘極分離,其中,形成一內埋p型摻雜層之步驟進一步包含將該內埋p型摻雜層
之一側邊緣對齊該閘極接近於該場區氧化區域與該閘極氧化區域間之過渡區域之一側邊緣。
實施例6為根據實施例5之橫向n型通道LDMOS電晶體之製造方法,其中,形成該內埋p型摻雜層之步驟包含:埋置該內埋p型摻雜層,該內埋p型摻雜層之摻雜物濃度高於該p型摻雜區域之剩餘部分。
實施例7為根據實施例5或6之橫向n型通道LDMOS電晶體之製造方法,其中,形成該p型摻雜區域之步驟包含:在一p型磊晶層上方形成該內埋p型摻雜層;並在該內埋p型摻雜層上方形成一p型井區域,其中該源極及該背閘極係形成於該p型井區域內。
本發明在此透過特定實施例加以描述,然所述實施例可經結合而提供更多實施例。此外,一實施例所示之特定功能亦可納入另一實施例中。雖本發明係以n型通道LDMOS電晶體為例說明,本發明之教示同樣適用於p型通道LDMOS電晶體。
100:LDMOS元件
101:氧化層上覆矽基板
101a:塊狀矽晶圓
101b:內埋氧化層/BOX層
102:摻雜矽區域
102a:內埋p型摻雜矽層
102b:p型摻雜磊晶生長矽層
103:n型井區域
103a:內埋n型摻雜區域
103b:n型摻雜區域
104:p型井區域
105:閘極
106:背閘極
106a:p型摻雜區域
106b:背閘極端子
107:源極
107a:n型摻雜區域
107b:金屬孔
107b:源極端子
108:汲極
108a:n型摻雜區域
108b:金屬孔
110:介電區域
110a,110b:LOCOS場區氧化區域
110c:閘極氧化區域
112:降低表面電場結構
112a:第一場板
112b:第二場板
114:導電通道
Claims (12)
- 一種橫向雙擴散金氧半(lateral double-diffused metal oxide semiconductor,LDMOS)電晶體,包含:一汲極;一閘極;一源極;以及一背閘極,包括位在一第一區域之一p型摻雜結構以及位在一第二區域的一p型摻雜結構;其中,該LDMOS電晶體進一步包含一隔離結構,配置為實體上將包含該LDMOS電晶體之該汲極在內之該第一區域與在使用時具有一寄生雙極接面電晶體之該第二區域隔開。
- 如請求項1之LDMOS電晶體,其中,該LDMOS電晶體包含一n型通道LDMOS電晶體,以及其中,該寄生雙極接面電晶體包含一寄生NPN雙極接面電晶體。
- 如請求項1之LDMOS電晶體,其中,該LDMOS電晶體包含一p型通道LDMOS電晶體,以及其中,該寄生雙極接面電晶體包含一寄生PNP雙極接面電晶體。
- 如請求項1之LDMOS電晶體,其中,該隔離結構係為一介電深溝。
- 如請求項1之LDMOS電晶體,其中,該閘極包含位在該第二區域中之一氧化層上多晶矽結構。
- 如請求項2之LDMOS電晶體,其中,位在該第一區域中之該p型摻雜結構於使用時係耦接於位於該第一區域中之一氧化層上多晶矽結構、位於該第一區域中之一p型摻雜基板以及位於該第二區域中之該p型摻雜結構。
- 如請求項2之LDMOS電晶體,其中,該第二區域進一步包含該源極,且位於該第一區域中之一第一n型摻雜井區域係耦接於位於該第二區域中之一第二n型摻雜井區域。
- 如請求項1之LDMOS電晶體,其中,該源極係耦接於該背閘極。
- 如請求項1之LDMOS電晶體,其中,該第一區域進一步包含一場板結構,其配置為在使用時控制該第一區域中之電荷分布。
- 如請求項9之LDMOS電晶體,其中,該場板結構包含:一第一場板;以及一第二場板;其中,該第二場板係位於該第一場板上方,其中,該第二場板係平行於該第一場板,以及其中,該第二場板係配置為耦接該第一場板。
- 如請求項1之LDMOS電晶體,更包括一LOCOS氧化層,其中,該背閘極與該源極由該LOCOS氧化層隔開。
- 一種n型通道橫向雙擴散金氧半(lateral double-diffused metal oxide semiconductor,LDMOS)電晶體,包含:一第一區域,配置為於使用時操作如同一虛擬之接面場效電晶體(JFET);一第二區域,配置為於使用時操作如同一虛擬之金氧半場效電晶體(MOSFET);以及 一背閘極,包括位在該第一區域之一p型摻雜結構以及位在該第二區域的一p型摻雜結構;其中,該第一區域因弱碰撞電離而產生一第一電流,其中,該第二區域因該第二區域中之一寄生NPN電晶體而產生一第二電流,以及其中,該第一區域係配置為與該第二區域隔離,使得該第一電流不與該第二電流成正比。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201962947452P | 2019-12-12 | 2019-12-12 | |
| US62/947,452 | 2019-12-12 | ||
| US16/952,500 | 2020-11-19 | ||
| US16/952,500 US11552190B2 (en) | 2019-12-12 | 2020-11-19 | High voltage double-diffused metal oxide semiconductor transistor with isolated parasitic bipolar junction transistor region |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202137553A TW202137553A (zh) | 2021-10-01 |
| TWI775235B true TWI775235B (zh) | 2022-08-21 |
Family
ID=73694854
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109143358A TWI775235B (zh) | 2019-12-12 | 2020-12-09 | 橫向雙擴散金氧半電晶體以及n型通道橫向雙擴散金氧半電晶體 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11552190B2 (zh) |
| EP (1) | EP3836229A3 (zh) |
| CN (1) | CN112993038B (zh) |
| TW (1) | TWI775235B (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20250261440A1 (en) * | 2022-02-25 | 2025-08-14 | Analog Devices International Unlimited Company | Monolithically integrated voltage divider device based on depletion field effect |
| US20240282852A1 (en) * | 2023-02-21 | 2024-08-22 | Globalfoundries U.S. Inc. | Semiconductor structure with device including at least one in-well porous region |
| US12396236B1 (en) | 2024-04-23 | 2025-08-19 | Globalfoundries Singapore Pte. Ltd. | High-voltage electrostatic discharge device |
| US12453156B1 (en) | 2024-04-23 | 2025-10-21 | Globalfoundries Singapore Pte. Ltd. | High-voltage electrostatic discharge device |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6137140A (en) * | 1997-11-26 | 2000-10-24 | Texas Instruments Incorporated | Integrated SCR-LDMOS power device |
| US20020017683A1 (en) * | 2000-08-04 | 2002-02-14 | Fairchild Korea Semiconductor Ltd. | High voltage semiconductor device having high breakdown voltage isolation region |
| US20070158681A1 (en) * | 2006-01-09 | 2007-07-12 | Kim Sung-Lyong | Power integrated circuit device having embedded high-side power switch |
| EP2434546A1 (en) * | 2003-09-09 | 2012-03-28 | Cree, Inc. | A transistor with a field plate |
Family Cites Families (90)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS577969A (en) | 1980-06-18 | 1982-01-16 | Toshiba Corp | Semiconductor integrated circuit |
| US4811065A (en) | 1987-06-11 | 1989-03-07 | Siliconix Incorporated | Power DMOS transistor with high speed body diode |
| US5218228A (en) | 1987-08-07 | 1993-06-08 | Siliconix Inc. | High voltage MOS transistors with reduced parasitic current gain |
| US5623151A (en) * | 1995-06-16 | 1997-04-22 | International Rectifier Corporation | MOS-gated power semiconductor devices with conductivity modulation by positive feedback mechanism |
| US6242787B1 (en) | 1995-11-15 | 2001-06-05 | Denso Corporation | Semiconductor device and manufacturing method thereof |
| US6413822B2 (en) | 1999-04-22 | 2002-07-02 | Advanced Analogic Technologies, Inc. | Super-self-aligned fabrication process of trench-gate DMOS with overlying device layer |
| US6365932B1 (en) | 1999-08-20 | 2002-04-02 | Denso Corporation | Power MOS transistor |
| US6358781B1 (en) | 2000-06-30 | 2002-03-19 | Taiwan Semiconductor Manufacturing Company | Uniform current distribution SCR device for high voltage ESD protection |
| US20020149067A1 (en) | 2001-04-12 | 2002-10-17 | Mitros Jozef C. | Isolated high voltage MOS transistor |
| US20020185695A1 (en) * | 2001-06-08 | 2002-12-12 | Beasom James Douglas | Lateral DMOS structure with lateral extension structure for reduced charge trapping in gate oxide |
| US6894349B2 (en) | 2001-06-08 | 2005-05-17 | Intersil Americas Inc. | Lateral DMOS structure with lateral extension structure for reduced charge trapping in gate oxide |
| US7179691B1 (en) | 2002-07-29 | 2007-02-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for four direction low capacitance ESD protection |
| US7667268B2 (en) * | 2002-08-14 | 2010-02-23 | Advanced Analogic Technologies, Inc. | Isolated transistor |
| US6833586B2 (en) | 2003-01-02 | 2004-12-21 | Micrel, Inc. | LDMOS transistor with high voltage source and drain terminals |
| JP2005005446A (ja) | 2003-06-11 | 2005-01-06 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| US6900101B2 (en) | 2003-06-13 | 2005-05-31 | Texas Instruments Incorporated | LDMOS transistors and methods for making the same |
| US7582938B2 (en) | 2003-10-01 | 2009-09-01 | Lsi Corporation | I/O and power ESD protection circuits by enhancing substrate-bias in deep-submicron CMOS process |
| US7202114B2 (en) | 2004-01-13 | 2007-04-10 | Intersil Americas Inc. | On-chip structure for electrostatic discharge (ESD) protection |
| US7375410B2 (en) | 2004-02-25 | 2008-05-20 | International Business Machines Corporation | Ultra-thin SOI vertical bipolar transistors with an inversion collector on thin-buried oxide (BOX) for low substrate-bias operation and methods thereof |
| US7238986B2 (en) | 2004-05-03 | 2007-07-03 | Texas Instruments Incorporated | Robust DEMOS transistors and method for making the same |
| US7285828B2 (en) | 2005-01-12 | 2007-10-23 | Intersail Americas Inc. | Electrostatic discharge protection device for digital circuits and for applications with input/output bipolar voltage much higher than the core circuit power supply |
| US7414287B2 (en) | 2005-02-21 | 2008-08-19 | Texas Instruments Incorporated | System and method for making a LDMOS device with electrostatic discharge protection |
| US7566914B2 (en) | 2005-07-07 | 2009-07-28 | Intersil Americas Inc. | Devices with adjustable dual-polarity trigger- and holding-voltage/current for high level of electrostatic discharge protection in sub-micron mixed signal CMOS/BiCMOS integrated circuits |
| DE102005042827A1 (de) | 2005-09-09 | 2007-03-22 | Atmel Germany Gmbh | Hochvolt-Feldeffekttransistor und Verfahren zur Herstellung eines Hochvolt-Feldeffekttransistors |
| US7446375B2 (en) | 2006-03-14 | 2008-11-04 | Ciclon Semiconductor Device Corp. | Quasi-vertical LDMOS device having closed cell layout |
| EP1868239B1 (en) * | 2006-06-12 | 2020-04-22 | ams AG | Method of manufacturing trenches in a semiconductor body |
| US7960222B1 (en) | 2007-11-21 | 2011-06-14 | National Semiconductor Corporation | System and method for manufacturing double EPI N-type lateral diffusion metal oxide semiconductor transistors |
| US8035112B1 (en) * | 2008-04-23 | 2011-10-11 | Purdue Research Foundation | SIC power DMOSFET with self-aligned source contact |
| CN102099920B (zh) * | 2008-07-22 | 2014-11-12 | Nxp股份有限公司 | 具有场板的ldmos |
| US8354710B2 (en) | 2008-08-08 | 2013-01-15 | Infineon Technologies Ag | Field-effect device and manufacturing method thereof |
| US8044457B2 (en) | 2009-06-29 | 2011-10-25 | Analog Devices, Inc. | Transient over-voltage clamp |
| US8222698B2 (en) | 2009-06-29 | 2012-07-17 | Analog Devices, Inc. | Bond pad with integrated transient over-voltage protection |
| US9059332B2 (en) | 2009-10-02 | 2015-06-16 | Skyworks Solutions, Inc. | Continuous tunable LC resonator using a FET as a varactor |
| US8174070B2 (en) | 2009-12-02 | 2012-05-08 | Alpha And Omega Semiconductor Incorporated | Dual channel trench LDMOS transistors and BCD process with deep trench isolation |
| US8320091B2 (en) | 2010-03-25 | 2012-11-27 | Analog Devices, Inc. | Apparatus and method for electronic circuit protection |
| US8344472B2 (en) * | 2010-03-30 | 2013-01-01 | Freescale Semiconductor, Inc. | Semiconductor device and method |
| US8319255B2 (en) | 2010-04-01 | 2012-11-27 | Texas Instruments Incorporated | Low side Zener reference voltage extended drain SCR clamps |
| US8368116B2 (en) | 2010-06-09 | 2013-02-05 | Analog Devices, Inc. | Apparatus and method for protecting electronic circuits |
| US8432651B2 (en) | 2010-06-09 | 2013-04-30 | Analog Devices, Inc. | Apparatus and method for electronic systems reliability |
| US8665571B2 (en) | 2011-05-18 | 2014-03-04 | Analog Devices, Inc. | Apparatus and method for integrated circuit protection |
| US20130087828A1 (en) | 2010-06-21 | 2013-04-11 | Renesas Electronics Corporation | Semiconductor device and method for manufacturing same |
| US8422187B2 (en) | 2010-07-02 | 2013-04-16 | Analog Devices, Inc. | Apparatus and method for electronic circuit protection |
| US8553380B2 (en) | 2010-07-08 | 2013-10-08 | Analog Devices, Inc. | Apparatus and method for electronic circuit protection |
| US8416543B2 (en) | 2010-07-08 | 2013-04-09 | Analog Devices, Inc. | Apparatus and method for electronic circuit protection |
| US8278710B2 (en) | 2010-07-23 | 2012-10-02 | Freescale Semiconductor, Inc. | Guard ring integrated LDMOS |
| CN102456578B (zh) * | 2010-11-03 | 2013-09-04 | 凹凸电子(武汉)有限公司 | 高压晶体管及其制造方法 |
| US8466489B2 (en) | 2011-02-04 | 2013-06-18 | Analog Devices, Inc. | Apparatus and method for transient electrical overstress protection |
| US8592860B2 (en) | 2011-02-11 | 2013-11-26 | Analog Devices, Inc. | Apparatus and method for protection of electronic circuits operating under high stress conditions |
| US8564065B2 (en) | 2011-06-03 | 2013-10-22 | Analog Devices, Inc. | Circuit architecture for metal oxide semiconductor (MOS) output driver electrical overstress self-protection |
| JP2013012577A (ja) | 2011-06-29 | 2013-01-17 | Hitachi Ltd | 半導体装置 |
| US8680620B2 (en) | 2011-08-04 | 2014-03-25 | Analog Devices, Inc. | Bi-directional blocking voltage protection devices and methods of forming the same |
| US8716791B1 (en) | 2011-08-11 | 2014-05-06 | Maxim Integrated Products, Inc. | LDMOS with corrugated drift region |
| US8969913B2 (en) * | 2011-12-23 | 2015-03-03 | Taiwan Semiconductor Maufacturing Company, Ltd. | Insulated gate bipolar transistor structure having low substrate leakage |
| US8947841B2 (en) | 2012-02-13 | 2015-02-03 | Analog Devices, Inc. | Protection systems for integrated circuits and methods of forming the same |
| US8946822B2 (en) | 2012-03-19 | 2015-02-03 | Analog Devices, Inc. | Apparatus and method for protection of precision mixed-signal electronic circuits |
| US9209683B2 (en) | 2012-06-01 | 2015-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for a switched circuit device |
| US8610251B1 (en) | 2012-06-01 | 2013-12-17 | Analog Devices, Inc. | Low voltage protection devices for precision transceivers and methods of forming the same |
| US8637899B2 (en) | 2012-06-08 | 2014-01-28 | Analog Devices, Inc. | Method and apparatus for protection and high voltage isolation of low voltage communication interface terminals |
| US10290702B2 (en) | 2012-07-31 | 2019-05-14 | Silanna Asia Pte Ltd | Power device on bulk substrate |
| US9088256B2 (en) | 2012-08-08 | 2015-07-21 | Analog Devices, Inc. | Apparatus and methods for amplifier fault protection |
| US8723227B2 (en) | 2012-09-24 | 2014-05-13 | Analog Devices, Inc. | Heterojunction compound semiconductor protection clamps and methods of forming the same |
| US9184098B2 (en) | 2012-09-24 | 2015-11-10 | Analog Devices, Inc. | Bidirectional heterojunction compound semiconductor protection devices and methods of forming the same |
| US8958187B2 (en) | 2012-11-09 | 2015-02-17 | Analog Devices, Inc. | Active detection and protection of sensitive circuits against transient electrical stress events |
| US8796729B2 (en) | 2012-11-20 | 2014-08-05 | Analog Devices, Inc. | Junction-isolated blocking voltage devices with integrated protection structures and methods of forming the same |
| US9123540B2 (en) | 2013-01-30 | 2015-09-01 | Analog Devices, Inc. | Apparatus for high speed signal processing interface |
| US8860080B2 (en) | 2012-12-19 | 2014-10-14 | Analog Devices, Inc. | Interface protection device with integrated supply clamp and method of forming the same |
| US9006781B2 (en) | 2012-12-19 | 2015-04-14 | Analog Devices, Inc. | Devices for monolithic data conversion interface protection and methods of forming the same |
| US9275991B2 (en) | 2013-02-13 | 2016-03-01 | Analog Devices, Inc. | Apparatus for transceiver signal isolation and voltage clamp |
| US9147677B2 (en) | 2013-05-16 | 2015-09-29 | Analog Devices Global | Dual-tub junction-isolated voltage clamp devices for protecting low voltage circuitry connected between high voltage interface pins and methods of forming the same |
| US9171832B2 (en) | 2013-05-24 | 2015-10-27 | Analog Devices, Inc. | Analog switch with high bipolar blocking voltage in low voltage CMOS process |
| US9293912B2 (en) | 2013-09-11 | 2016-03-22 | Analog Devices, Inc. | High voltage tolerant supply clamp |
| KR20160108835A (ko) | 2014-01-27 | 2016-09-21 | 르네사스 일렉트로닉스 가부시키가이샤 | 반도체 장치 |
| TWI562374B (en) | 2014-03-04 | 2016-12-11 | Vanguard Int Semiconduct Corp | Semiconductor device and method of manufacturing the same |
| US9666671B2 (en) | 2014-05-16 | 2017-05-30 | Nxp Usa, Inc. | Semiconductor device with composite drift region and related fabrication method |
| US9306013B2 (en) | 2014-05-23 | 2016-04-05 | Texas Instruments Incorporated | Method of forming a gate shield in an ED-CMOS transistor and a base of a bipolar transistor using BICMOS technologies |
| US9634482B2 (en) | 2014-07-18 | 2017-04-25 | Analog Devices, Inc. | Apparatus and methods for transient overstress protection with active feedback |
| US9478608B2 (en) | 2014-11-18 | 2016-10-25 | Analog Devices, Inc. | Apparatus and methods for transceiver interface overvoltage clamping |
| US10050115B2 (en) | 2014-12-30 | 2018-08-14 | Globalfoundries Inc. | Tapered gate oxide in LDMOS devices |
| US10068894B2 (en) | 2015-01-12 | 2018-09-04 | Analog Devices, Inc. | Low leakage bidirectional clamps and methods of forming the same |
| US9929142B2 (en) | 2015-03-04 | 2018-03-27 | Analog Devices, Inc. | Apparatus and methods for overvoltage switches with active leakage current compensation |
| US9871373B2 (en) | 2015-03-27 | 2018-01-16 | Analog Devices Global | Electrical overstress recording and/or harvesting |
| US9673187B2 (en) | 2015-04-07 | 2017-06-06 | Analog Devices, Inc. | High speed interface protection apparatus |
| US9831666B2 (en) | 2015-05-15 | 2017-11-28 | Analog Devices, Inc. | Apparatus and methods for electrostatic discharge protection of radio frequency interfaces |
| US10158029B2 (en) | 2016-02-23 | 2018-12-18 | Analog Devices, Inc. | Apparatus and methods for robust overstress protection in compound semiconductor circuit applications |
| US10199369B2 (en) | 2016-03-04 | 2019-02-05 | Analog Devices, Inc. | Apparatus and methods for actively-controlled transient overstress protection with false condition shutdown |
| US9831233B2 (en) | 2016-04-29 | 2017-11-28 | Analog Devices Global | Apparatuses for communication systems transceiver interfaces |
| US10269916B2 (en) | 2016-05-24 | 2019-04-23 | Maxim Integrated Products, Inc. | LDMOS transistors and associated systems and methods |
| US10177566B2 (en) | 2016-06-21 | 2019-01-08 | Analog Devices, Inc. | Apparatus and methods for actively-controlled trigger and latch release thyristor |
| US10734806B2 (en) | 2016-07-21 | 2020-08-04 | Analog Devices, Inc. | High voltage clamps with transient activation and activation release control |
| TWI646653B (zh) | 2017-12-28 | 2019-01-01 | 新唐科技股份有限公司 | 橫向擴散金屬氧化物半導體場效電晶體 |
-
2020
- 2020-11-19 US US16/952,500 patent/US11552190B2/en active Active
- 2020-12-02 EP EP20211255.3A patent/EP3836229A3/en active Pending
- 2020-12-09 TW TW109143358A patent/TWI775235B/zh active
- 2020-12-11 CN CN202011460085.3A patent/CN112993038B/zh active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6137140A (en) * | 1997-11-26 | 2000-10-24 | Texas Instruments Incorporated | Integrated SCR-LDMOS power device |
| US20020017683A1 (en) * | 2000-08-04 | 2002-02-14 | Fairchild Korea Semiconductor Ltd. | High voltage semiconductor device having high breakdown voltage isolation region |
| EP2434546A1 (en) * | 2003-09-09 | 2012-03-28 | Cree, Inc. | A transistor with a field plate |
| US20070158681A1 (en) * | 2006-01-09 | 2007-07-12 | Kim Sung-Lyong | Power integrated circuit device having embedded high-side power switch |
Also Published As
| Publication number | Publication date |
|---|---|
| US20210184033A1 (en) | 2021-06-17 |
| EP3836229A3 (en) | 2021-09-15 |
| CN112993038A (zh) | 2021-06-18 |
| TW202137553A (zh) | 2021-10-01 |
| EP3836229A2 (en) | 2021-06-16 |
| CN112993038B (zh) | 2025-07-04 |
| US11552190B2 (en) | 2023-01-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI775235B (zh) | 橫向雙擴散金氧半電晶體以及n型通道橫向雙擴散金氧半電晶體 | |
| US8541862B2 (en) | Semiconductor device with self-biased isolation | |
| US8866252B2 (en) | Power semiconductor devices and fabrication methods | |
| JP5172654B2 (ja) | 半導体装置 | |
| US10008919B2 (en) | Semiconductor device | |
| JP2007123887A (ja) | レトログレード領域を備える横型dmosトランジスタ及びその製造方法 | |
| CN105097955B (zh) | 具有带一个浮动隔离的双隔离的晶体管 | |
| TW202221926A (zh) | 切換式電源供應電路之高壓元件及其製造方法 | |
| JP2020178049A (ja) | 半導体装置 | |
| KR20110078621A (ko) | 반도체 소자 및 그 제조 방법 | |
| TWI818371B (zh) | 高壓元件及其製造方法 | |
| US11646364B2 (en) | Power device having lateral insulated gate bipolar transistor (LIGBT) and manufacturing method thereof | |
| TW201730971A (zh) | 高壓半導體裝置及其製造方法 | |
| TW202221889A (zh) | 高壓半導體裝置 | |
| CN102386231B (zh) | 半导体装置 | |
| US6995453B2 (en) | High voltage integrated circuit including bipolar transistor within high voltage island area | |
| JP2017216482A (ja) | 半導体装置 | |
| CN114566534A (zh) | 切换式电源供应电路的高压元件及其制造方法 | |
| KR20020010041A (ko) | 트렌치구조의 폴리실리콘 영역을 구비하는 고전압소자 및그 제조방법 | |
| CN114520264A (zh) | 高压半导体装置 | |
| CN113451297B (zh) | 具有横向绝缘栅极双极性晶体管的功率元件及其制造方法 | |
| KR19980058392A (ko) | 바이모스형 전력 반도체 소자 및 그의 제조방법 | |
| KR100230741B1 (ko) | 고전압 반도체 소자 및 그의 제조방법 | |
| CN114639675A (zh) | 漏极延伸晶体管 | |
| CN113540078A (zh) | 高压半导体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| GD4A | Issue of patent certificate for granted invention patent |