[go: up one dir, main page]

TWI755527B - 半導體裝置結構與其形成方法 - Google Patents

半導體裝置結構與其形成方法 Download PDF

Info

Publication number
TWI755527B
TWI755527B TW107114687A TW107114687A TWI755527B TW I755527 B TWI755527 B TW I755527B TW 107114687 A TW107114687 A TW 107114687A TW 107114687 A TW107114687 A TW 107114687A TW I755527 B TWI755527 B TW I755527B
Authority
TW
Taiwan
Prior art keywords
layer
fin
source
fin structure
isolation
Prior art date
Application number
TW107114687A
Other languages
English (en)
Other versions
TW201913879A (zh
Inventor
朱峯慶
李威養
楊豐誠
陳燕銘
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201913879A publication Critical patent/TW201913879A/zh
Application granted granted Critical
Publication of TWI755527B publication Critical patent/TWI755527B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • H10D62/116Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • H10D62/822Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • H10D62/832Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • H10D62/834Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge further characterised by the dopants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/017Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0186Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0188Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0193Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • H10W20/20
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6211Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6219Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)

Abstract

提供半導體裝置結構。半導體裝置結構包括基板,其具有基底與第一鰭狀結構於基底上。半導體裝置結構包括隔離層於基底上。第一鰭狀結構部份地位於隔離層中。半導體裝置結構包括第一閘極結構,其位於第一鰭狀結構上並橫越第一鰭狀結構。半導體裝置結構包括第一源極結構與第一汲極結構,其位於第一鰭狀結構上與第一閘極結構的兩側上。第一源極結構與第一汲極結構之組成為n型導電材料。半導體裝置結構包括蓋層,其覆蓋第一源極結構與第一汲極結構。蓋層摻雜IIIA族元素。

Description

半導體裝置結構與其形成方法
本發明實施例關於半導體裝置結構,更特別關於源極與汲極結構上的蓋層。
半導體積體電路產業已經歷快速成長。積體電路材料與設計的技術進步,使每一代的積體電路比前一代的積體電路更小且電路更複雜。然而這些進展會增加積體電路製程的複雜度。
隨著積體電路進展,功能密度(比如固定晶片面積中的內連線裝置數目)通常隨著幾何尺寸(比如製程形成的最小構件)縮小而增加。尺寸縮小的製程通常有利於增加產能並降低相關成本。
然而結構尺寸持續縮小(比如兩相鄰鰭狀結構之間的距離持續縮小),因此越來越難進行製程。如此一來,如何形成可信且越來越小的半導體裝置為一大挑戰。
本發明一實施例提供之半導體裝置結構,包括:基板,具有基底與第一鰭狀結構於基底上;隔離層,位於基底上,其中第一鰭狀結構部份地位於隔離層中;第一閘極結構,位於第一鰭狀結構上並橫越第一鰭狀結構;第一源極結構與第 一汲極結構,位於第一鰭狀結構上與第一閘極結構的兩側上,其中第一源極結構與第一汲極結構之組成為n型導電材料;以及蓋層,覆蓋第一源極結構與第一汲極結構,其中蓋層摻雜IIIA族元素。
D1、D2、D3:距離
G、G1、G2、G11、G22:閘極結構
I-I’、II-II’、III-III’、IV-IV’、V-V’:剖線
M1、M2:遮罩層
P1、P2、P3、R、152、154:溝槽
R1、R2、R3、R4:穿孔
S:側壁
T1、T2:厚度
W1、W2:寬度
110:基板
111:基底
112、114、116、118:鰭狀結構
120:隔離層
130、222、224:閘極介電層
140:閘極
142、164a:上表面
150:間隔物層
162P、164N:應力體
164b:下表面
164c:側壁
170:蓋層
180:蝕刻停止層
190:介電層
210:隔離結構
232、234:功函數金屬層
242、244:閘極層
252、254:接點插塞
第1A至1N圖係一些實施例中,用於形成半導體裝置結構的製程其多種階段的透視圖。
第1K-1圖係一些實施例中,半導體裝置結構沿著第1K圖中剖線I-I’的剖視圖。
第1N-1圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線I-I’的剖視圖。
第1N-2圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線II-II’的剖視圖。
第1N-3圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線III-III’的剖視圖。
第1N-4圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線IV-IV’的剖視圖。
第1N-5圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線V-V’的剖視圖。
下述揭露內容提供許多不同實施例或實例以實施本發明的不同結構。下述特定構件與排列的實施例係用以簡化本發明而非侷限本發明。舉例來說,形成第一構件於第二構件 上的敘述包含兩者直接接觸,或兩者之間隔有其他額外構件而非直接接觸。此外,本發明的多個實例可採用重複標號及/或符號使說明簡化及明確,但這些重複不代表多種實施例中相同標號的元件之間具有相同的對應關係。
此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。應理解在方法之前、之中、與之後可進行額外步驟,且方法的其他實施例可置換或省略下述的一些步驟。
鰭狀物可由任何合適方法圖案化。舉例來說,鰭狀物的圖案化方法採用一或多道光微影製程,包含雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距可小於單一的直接光微影製程所能得到的最小間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程,沿著圖案化的犧牲層側壁形成間隔物。接著移除犧牲層,再以保留的間隔物圖案化鰭狀物。
第1A至1N圖係一些實施例中,用於形成半導體裝置結構的製程其多種階段的透視圖。如第1A圖所示的一些實施例,提供基板110。舉例來說,基板110包含半導體基板。舉例來說,半導體基板包含半導體晶圓(如矽晶圓)或半導體晶圓的一部份。
在一些實施例中,基板110之組成為半導體元素材料,比如單晶、多晶、或非晶結構的矽或鍺。在一些其他實施例中,基板110之組成為半導體化合物如碳化矽、砷化鎵、磷化鎵、磷化銦、或砷化銦;半導體合金如矽鍺、磷砷化鎵、或上述之組合。基板110亦可包含多層的半導體材料、絕緣層上半導體基板(絕緣層上矽或絕緣層上鍺)、或上述之組合。
如第1A圖所示的一些實施例,基板110具有基底111與鰭狀結構112、114、116、與118。在一些實施例中,鰭狀結構112、114、116、與118位於基底111上。在一些實施例中,鰭狀結構112、114、116、與118彼此之間分隔有溝槽P1、P2、與P3。
在一些實施例中,鰭狀結構112與114之間的距離D1,小於鰭狀結構114與116之間的距離D2。在一些實施例中,鰭狀結構116與118之間的距離D3小於距離D2。
如第1B圖所示的一些實施例,隔離層120形成於基底111上。在一實施例中,每一鰭狀結構112、114、116、或118部份地位於隔離層120中。在一些實施例中,隔離層120包含氧化物如氧化矽。在一些實施例中,隔離層120的形成方法為化學氣相沉積製程與回蝕刻製程。
如第1B圖所示的一些實施例,閘極介電層130與閘極140形成於鰭狀結構112、114、116、與118以及隔離層120上。在一些實施例中,閘極140形成於閘極介電層130上。
在一些實施例中,閘極介電層130位於閘極140以及鰭狀結構112、114、116、與118之間。在一些實施例中,閘 極介電層130亦位於閘極140與隔離層120之間。在一些實施例中,閘極140與閘極介電層130一起形成閘極結構G。在一些實施例中,閘極結構G的部份位於溝槽P1、P2、與P3中。
在一些實施例中,閘極介電層130之組成為氧化矽。在一些實施例中,閘極介電層130之形成方法採用化學氣相沉積製程與蝕刻製程。在一些實施例中,閘極140之組成為多晶矽。在一些實施例中,閘極140的形成方法採用化學氣相沉積製程與蝕刻製程。
如第1B圖所示的一些實施例,間隔物層150形成於閘極結構G的側壁S上。在一些實施例中,間隔物層150圍繞閘極結構G。在一些實施例中,間隔物層150位於鰭狀結構112、114、116、與118以及隔離層120上。
在一些實施例中,間隔物層150包含絕緣材料如氧化矽、氮化矽、氮氧化矽、或碳化矽。在一些實施例中,間隔物層150的形成方法包括沉積製程與非等向蝕刻製程。
如第1C圖所示的一些實施例,遮罩層M1形成於隔離層120上以覆蓋鰭狀結構112與114。在一些實施例中,遮罩層M1之組成為介電材料。介電材料可包含氮化矽、氮氧化矽、碳化矽、另一合適介電材料、或上述之組合。
在一些實施例中,遮罩材料層沉積於隔離層120、鰭狀結構112、114、116、與118、以及閘極結構G上。遮罩材料層的沉積方法可採用化學氣相沉積製程、物理氣相沉積製程、旋轉塗佈製程、另一可行製程、或上述之組合。之後可採用光微影製程與蝕刻製程移除部份的遮罩材料層。舉例來說, 圖案化光阻層(未圖示)可形成於遮罩材料層上,並蝕刻圖案化光阻層未覆蓋的部份遮罩材料層。如此一來,可形成遮罩層M1。
接著如第1C圖所示的一些實施例,移除隔離層120之外且閘極結構G與間隔物層150未覆蓋的部份鰭狀結構116與118。在一些實施例中,移除製程包含蝕刻製程。
如第1D圖所示的一些實施例,應力體162P形成於鰭狀結構116與118上。在一些實施例中,應力體162P直接接觸鰭狀結構116與118。在一些實施例中,應力體162P位於閘極結構G的兩側上。在一些實施例中,應力體162P之一者為源極結構,而另一者為汲極結構。
在一些實施例中,源極結構與汲極結構之組成為p型導電材料。p型導電材料包含矽鍺或另一合適的p型導電材料。在一些實施例中,應力體162P的形成方法採用磊晶製程。在一些實施例中,應力體162P摻雜IIIA族元素。IIIA族元素包含硼或另一合適材料。
如第1E圖所示的一些實施例,移除遮罩層M1。移除製程包含蝕刻製程或另一合適製程。如第1E圖所示的一些實施例,在移除製程後,形成遮罩層M2於隔離層120上以覆蓋鰭狀結構116與118以及應力體162P。在一些實施例中,遮罩層M2之組成為介電材料。介電材料可包含氮化矽、氮氧化矽、碳化矽、另一合適的介電材料、或上述之組合。
在一些實施例中,遮罩材料層沉積於隔離層120、鰭狀結構112、114、116、與118、閘極結構G、以及應力體162P 上。遮罩材料層的沉積方法可採用化學氣相沉積製程、物理氣相沉積製程、旋轉塗佈製程、另一可行製程、或上述之組合。之後可移除部份的遮罩材料層,且移除方法可採用光微影製程與蝕刻製程。舉例來說,圖案化光阻層(未圖示)可形成於遮罩材料層上,並蝕刻圖案化光阻層未覆蓋的部份遮罩材料層。如此一來,可形成遮罩層M2。
之後如第1E圖所示的一些實施例,移除隔離層120之外且閘極結構G與間隔物層150未覆蓋的部份鰭狀結構112與114。在一些實施例中,移除製程包含蝕刻製程。
如第1F圖所示的一些實施例中,應力體164N形成於鰭狀結構112與114上。在一些實施例中,應力體164N直接接觸鰭狀結構112與114。在一些實施例中,應力體164N位於閘極結構G的兩側上。在一些實施例中,應力體164N之一者為源極結構,而另一者為汲極結構。在一些實施例中,每一應力體164N具有上表面164a、側壁164c、與下表面164b。
在一些實施例中,應力體164N的組成為n型導電材料。N型導電材料包括磷化矽或另一合適的n型導電材料。在一些實施例中,應力體164N之形成方法採用磊晶製程。
在一些實施例中,應力體164N摻雜VA族元素。VA族元素包含磷、銻、或另一合適的VA族材料。在一些實施例中,VA族元素(如磷)的濃度介於約3E21原子/cm3至約7E21原子/cm3之間。如第1F圖所示的一些實施例,移除遮罩層M2。移除製程包含蝕刻製程或另一合適製程。
如第1G圖所示的一些實施例,蓋層170形成於應力 體164N上。在一些實施例中,蓋層170順應性地覆蓋應力體164N。在一些實施例中,蓋層170直接接觸應力體164N與隔離層120。
在一些實施例中,蓋層170之組成為p型導電材料,比如矽鍺或類似物。在一些實施例中,蓋層170摻雜IIIA族元素,其與摻雜於應力體162P中的IIIA族元素相同。IIIA族元素包含硼或另一合適材料。
在一些實施例中,蓋層170中IIIA族元素(如硼)的第一平均濃度,小於應力體162P中IIIA族元素的第二平均濃度。在一些實施例中,第一平均濃度介於約4E20原子/cm3至約9E20原子/cm3之間。
在一些實施例中,第二平均濃度介於約1E21原子/cm3至約9E21原子/cm3之間。在一些實施例中,第一平均濃度小於摻雜於應力體164N中的VA族元素濃度。
在一些實施例中,蓋層170與應力體164N的組成為不同材料。在一些實施例中,後續蝕刻製程中的蓋層170其蝕刻速率低於應力體164N其蝕刻速率。如此一來,一些實施例的蓋層170可避免下方的應力體164N在後續蝕刻製程中受損。
在一些實施例中,蓋層170的平均厚度介於約2nm至約6nm之間。在一些實施例中,蓋層170的平均厚度介於約2nm至約4nm之間。在一些實施例中,蓋層170在應力體164N的上表面164a上(或與應力體164N的上表面164a相鄰)的厚度T1,大於蓋層170與應力體164N之下表面164b相鄰的厚度T2。在一些實施例中,蓋層170的形成方法採用磊晶製程。
在一些實施例中,蓋層170與應力體164N的總寬度W1大於應力體162P的寬度W2。在一些實施例中,蓋層170覆蓋應力體164N的上表面164a與側壁164c。在一些實施例中,蓋層170未覆蓋應力體164N的下表面164b。
如第1H圖所示的一些實施例,蝕刻停止層180沉積於閘極結構G、間隔物層150、隔離層120、蓋層170、與應力體162P上。在一些實施例中,蝕刻停止層180直接接觸閘極結構G、間隔物層150、隔離層120、蓋層170、與應力體162P。
在一些實施例中,蓋層170位於蝕刻停止層180與應力體164N之間,以分隔蝕刻停止層180與應力體164N。在一些實施例中,蓋層170的平均厚度小於蝕刻停止層180的平均厚度。
如第1H圖所示的一些實施例,介電層190形成於蝕刻停止層180上。在一些實施例中,介電層190包含氧化物如氧化矽。在一些實施例中,介電層190的形成方法為化學氣相沉積製程。
在第1I圖所示的一些實施例中,接著在介電層190上進行平坦化製程,直到露出閘極140的上表面142。在一些實施例中,平坦化製程包括化學機械研磨製程。
如第1J圖所示的一些實施例,移除鰭狀結構114與116之間的隔離層120、閘極介電層130、閘極140、間隔物層150、蝕刻停止層180、與介電層190的部份。
在一些實施例中,移除製程形成溝槽R,其穿過鰭狀結構114與116之間的閘極介電層130、閘極140、間隔物層 150、蝕刻停止層180、與介電層190。在一些實施例中,溝槽R穿越至鰭狀結構114與116之間的隔離層120中。
在一些實施例中,溝槽R將閘極結構G分為閘極結構G1與閘極結構G2。在一些實施例中,閘極結構G1位於鰭狀結構112與114上。在一些實施例中,閘極結構G2位於鰭狀結構116與118上。
在一些實施例中,移除製程包括光微影製程與蝕刻製程。在一些實施例中,蝕刻製程包括乾蝕刻製程。在一些實施例中,乾蝕刻製程採用的製程氣體包含氯氣及/或四氯化矽。
第1K-1圖係一些實施例中,半導體裝置結構沿著沿著第1K圖中剖線I-I’的剖視圖。如第1K與1K-1圖所示的一些實施例,隔離結構210形成於溝槽R中。在一些實施例中,隔離結構210位於閘極結構G1與G2之間,並位於應力體164N與162P之間。在一些實施例中,隔離結構210穿過介電層190。
在一些實施例中,隔離結構210直接接觸閘極結構G1與G2(如閘極140與閘極介電層130)、蓋層170、應力體162P、蝕刻停止層180、間隔物層150、介電層190、與隔離層120。
在一些實施例中,蓋層170與應力體164N延伸至隔離結構210中。在一些實施例中,應力體162P延伸至隔離結構210中。在一些實施例中,蓋層170分隔隔離結構210與應力體164N。在一些實施例中,蓋層170直接接觸隔離結構210。
在一些實施例中,隔離結構210之組成為絕緣材料如氧化矽、氮化矽、氮氧化矽、碳化矽、或類似物。在一些實 施例中,隔離結構210與介電層190之材料組成不同。在一些實施例中,隔離結構210與介電層190之材料組成相同。在一些實施例中,隔離結構210之形成方法為沉積製程與平坦化製程。
如第1L圖所示的一些實施例,移除閘極結構G1與G2。在一些實施例中,移除製程包含濕蝕刻製程。在一些實施例中,移除製程之後形成溝槽152與154於間隔物層150中。在一些實施例中,溝槽152露出鰭狀結構112與114的部份。在一些實施例中,溝槽154露出鰭狀結構116與118的部份。
如第1M圖所示的一些實施例,閘極介電層222與224分別形成於溝槽152與154中,以覆蓋溝槽152與154的下表面。閘極介電層222與224之組成為氧化矽、氮化矽、氮氧化矽、高介電常數的介電材料、另一合適的介電材料、或上述之組合。
高介電常數的介電材料包含氧化鉿、氧化鋯、氧化鋁、氧化鉿-氧化鋁合金、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、另一合適的高介電常數材料、或上述之組合。
之後如第1M圖所示的一些實施例,分別沉積功函數金屬層232與234於閘極介電層222與224上。功函數金屬層232與234提供電晶體所需的功函數,以增進裝置效能如改善臨界電壓。
在形成n型金氧半電晶體的實施例中,功函數金屬層234可為n型金屬,其可提供適用於裝置的功函數值如小於或等於約4.5eV。n型金屬之組成可為金屬、金屬碳化物、金屬氮化物、或上述之組合。舉例來說,n型金屬之組成為鉭、氮化 鉭、或上述之組合。
在形成p型金氧半電晶體的實施例中,功函數金屬層234可為p型金屬,其可提供適用於裝置的功函數值如大於或等於約4.8eV。p型金屬之組成可為金屬、金屬碳化物、金屬氮化物、其他合適材料、或上述之組合。
舉例來說,p型金屬之組成為鈦、氮化鈦、其他合適材料、或上述之組合。在一些實施例中,功函數金屬層232與234之形成方法為沉積製程與平坦化製程。沉積製程包含物理氣相沉積製程、化學氣相沉積製程、原子層沉積製程、電鍍製程、另一合適方法、或上述之組合。
在一些實施例中,功函數金屬層232與234之組成為不同材料。在一些實施例中,分開形成功函數金屬層232與234。舉例來說,在形成功函數金屬層232時,以第一遮罩層(未圖示)覆蓋溝槽154;且在形成功函數金屬層234時,以第二遮罩層(未圖示)覆蓋溝槽152。
在一些實施例中,功函數金屬層232與234之組成為相同材料。在一些實施例中,功函數金屬層232與234係由相同的沉積製程形成。
之後如第1M圖所示的一些實施例,閘極層242與244(又稱作金屬閘極層)分別沉積於功函數金屬層232與234上,以填入溝槽152與154。在一些實施例中,閘極層242與244之組成為合適的金屬材料如鋁、鎢、金、鉑、鈷、另一合適金屬、上述之合金、或上述之組合。
在一些實施例中,閘極242、功函數金屬層232、 與閘極介電層222一起形成閘極結構G11。在一些實施例中,閘極244、功函數金屬層234、與閘極介電層224一起形成閘極結構G22。
第1N-1圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線I-I’的剖視圖。第1N-2圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線II-II’的剖視圖。第1N-3圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線III-III’的剖視圖。第1N-4圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線IV-IV’的剖視圖。第1N-5圖係一些實施例中,半導體裝置結構沿著第1N圖中剖線V-V’的剖視圖。
如第1N圖與第1N-1至1N-4圖所示的一些實施例,穿孔R1與R2形成於介電層190、蝕刻停止層180、與蓋層170中。在一些實施例中,穿孔R1與R2穿過介電層190、蝕刻停止層180、與蓋層170,並延伸至應力體164N。
如第1N與1N-5圖所示的一些實施例,穿孔R3與R4形成於介電層190及蝕刻停止層180中。在一些實施例中,穿孔R3與R4穿過介電層190與蝕刻停止層180,並延伸至應力體162P。
在一些實施例中,穿孔R1、R2、R3、與R4的形成方法採用蝕刻製程。由於蓋層170薄(比如小於或等於6nm),蝕刻製程可輕易移除蓋層170。
之後如第1N圖與第1N-1至1N-5圖所示的一些實施例,接點插塞252形成於穿孔R1與R2中,而接點插塞254形成於穿孔R3與R4中。在一些實施例中,接點插塞252穿過介電層 190、蝕刻停止層180、與蓋層170以達應力體164N。在一些實施例中,每一接點插塞252電性連接至其下方的應力體164N。
在一些實施例中,接點插塞254穿過介電層190與蝕刻停止層180以達應力體162P。在一些實施例中,每一接點插塞254電性連接至其下方的應力體162P。在一些實施例中,接點插塞252與254之組成為合適的導電材料如金屬材料(比如鋁、鎢、金、鉑、鈷、另一合適金屬、上述之合金、或上述之組合)。
在一些實施例中,提供半導體裝置結構與其形成方法。用於形成半導體裝置結構的方法形成具有n型導電性的蓋層於源極結構與汲極結構(或應力體上),以在後續蝕刻製程中避免損傷源極結構與汲極結構。蓋層摻雜IIIA族元素。
在一些實施例中,提供半導體裝置結構。半導體裝置結構包括基板,其具有基底與第一鰭狀結構於基底上。半導體裝置結構包括隔離層於基底上。第一鰭狀結構部份地位於隔離層中。半導體裝置結構包括第一閘極結構,其位於第一鰭狀結構上並橫越第一鰭狀結構。半導體裝置結構包括第一源極結構與第一汲極結構,其位於第一鰭狀結構上與第一閘極結構的兩側上。第一源極結構與第一汲極結構之組成為n型導電材料。半導體裝置結構包括蓋層,其覆蓋第一源極結構與第一汲極結構。蓋層摻雜IIIA族元素。
在一些實施例中,上述半導體裝置結構的蓋層組成為矽鍺。
在一些實施例中,上述半導體裝置結構的IIIA族元 素為硼。
在一些實施例中,上述半導體裝置結構的n型導電材料為磷化矽。
在一些實施例中,上述半導體裝置結構的蓋層其與第一源極結構的上表面相鄰的厚度,大於蓋層其與第一源極結構的下表面相鄰的厚度。
在一些實施例中,上述半導體裝置結構的基板更包括第二鰭狀結構於基底上,且半導體裝置構更包括:第二閘極結構,位於第二鰭狀結構上並橫越第二鰭狀結構;以及第二源極結構與第二汲極結構,位於第二鰭狀結構上以及第二閘極結構的兩側上;其中第二源極結構與第二汲極結構之組成為p型導電材料,且第二源極結構與第二汲極結構摻雜IIIA族元素。
在一些實施例中,上述半導體裝置結構更包括介電層於隔離層、第一源極結構、第一汲極結構、第二源極結構、與第二汲極結構上,其中第一閘極結構與第二閘極結構埋置於介電層中;以及隔離結構,位於第一閘極結構與第二閘極結構之間、位於第一源極結構與第二源極結構之間、以及位於第一汲極結構與第二汲極結構之間,其中隔離結構穿過介電層。
在一些實施例中,上述半導體裝置結構的隔離結構直接接觸第一閘極結構、第二閘極結構、蓋層、介電層、與隔離層。
在一些實施例中,上述半導體裝置結構的隔離結構更直接接觸第二源極結構與第二汲極結構。
在一些實施例中,上述半導體裝置結構的蓋層延伸至隔離結構中,且蓋層分開隔離結構與第一源極結構,並分開隔離結構與第一汲極結構。
在一些實施例中,上述半導體裝置結構的蓋層直接接觸第一源極結構、第一汲極結構、隔離層、與隔離結構。
在一些實施例中,上述半導體裝置結構的蓋層中IIIA族元素的第一平均濃度,低於第二源極結構與第二汲極結構中IIIA族元素的第二平均濃度。
在一些實施例中,上述半導體裝置結構更包括接點插塞穿過蓋層以達第一源極結構,以電性連接至第一源極結構。
在一些實施例中,提供半導體裝置結構。半導體裝置結構包括基板,其具有基底與第一鰭狀結構位於基底上。半導體裝置結構包括隔離層於基底上。第一鰭狀結構部份地位於隔離層中。半導體裝置結構包括第一閘極結構,其位於第一鰭狀結構上並橫越第一鰭狀結構。半導體裝置結構包括第一應力體與第二應力體,其位於第一鰭狀結構上與第一閘極結構的兩側上。第一應力體與第二應力體之組成為n型導電材料。半導體裝置結構包括蓋層,其覆蓋第一應力體的第一上表面與第一側壁,以及第二應力體的第二上表面與第二側壁。蓋層摻雜IIIA族元素。在一實施例中,蓋層未覆蓋第一應力體的第一下表面與第二應力體的第二下表面。
在一些實施例中,上述半導體裝置結構的基板更包括第二鰭狀結構於基底上,且半導體裝置結構更包括:第二 閘極結構,位於第二鰭狀結構上並橫越第二鰭狀結構;以及第三應力體與第四應力體,位於第二鰭狀結構上與第二閘極結構的兩側上;其中第三應力體與第四應力體之組成為p型導電材料,且第三應力體與第四應力體摻雜IIIA元素;介電層,位於隔離層、第一應力體、第二應力體、第三應力體、與第四應力體上,其中第一閘極結構與第二閘極結構埋置於介電層中;以及隔離結構,位於第一閘極結構與第二閘極結構之間、位於第一應力體與第三應力體之間、以及位於第二應力體與第四應力體之間,其中隔離結構穿過介電層。
在一些實施例中,上述半導體裝置結構的蓋層與第一應力體延伸至隔離結構中。
在一些實施例中,上述半導體置結構的第三應力體延伸至隔離結構中。
在一些實施例中,上述半導體裝置結構更包括蝕刻停止層,覆蓋蓋層、第一應力體、與第二應力體,其中蓋層分隔蝕刻停止層與第一應力體,並分隔蝕刻停止層與第二應力體。
在一些實施例中,上述半導體裝置結構的蓋層比蝕刻停止層薄。
在一些實施例中,提供用以形成半導體裝置結構的方法。方法包括提供基板,其具有基底、第一鰭狀結構、與第二鰭狀結構。第一鰭狀結構與第二鰭狀結構位於基底上。方法包括隔離層於基底上。第一鰭狀結構與第二鰭狀結構部份地位於隔離層中。方法包括形成閘極結構於第一鰭狀結構與第二 鰭狀結構上,且閘極結構橫越第一鰭狀結構與第二鰭狀結構。方法包括形成源極結構與汲極結構於第一鰭狀結構上與閘極結構的兩側上。源極結構與汲極結構之組成為n型導電材料。方法包括形成蓋層於源極結構與汲極結構上。蓋層摻雜IIIA族元素。方法包括形成介電層於隔離層、源極結構、與汲極結構上。方法包括移除第一鰭狀結構與第二鰭狀結構之間的閘極結構與介電層的部份,以形成溝槽於閘極結構與介電層中。溝槽將閘極結構分為第一閘極結構與第二閘極結構,其各自位於第一鰭狀結構與第二鰭狀結構上。方法包括形成隔離結構於溝槽中。隔離結構位於第一閘極結構與第二閘極結構之間,並位於蓋層與第二鰭狀結構之間。
本發明已以數個實施例揭露如上,以利本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者可採用本發明為基礎,設計或調整其他製程與結構,用以實施實施例的相同目的,及/或達到實施例的相同優點。本技術領域中具有通常知識者應理解上述等效置換並未偏離本發明之精神與範疇,並可在未偏離本發明之精神與範疇下進行這些不同的改變、置換、與調整。
G:閘極結構
T1、T2:厚度
W1、W2:寬度
110:基板
111:基底
112、114、116、118:鰭狀結構
120:隔離層
150:間隔物層
162P、164N:應力體
164a:上表面
164b:下表面
164c:側壁
170:蓋層

Claims (18)

  1. 一種半導體裝置結構,包括:一基板,具有一基底與一第一鰭狀結構於該基底上;一隔離層,位於該基底上,其中該第一鰭狀結構部份地位於該隔離層中;一第一閘極結構,位於該第一鰭狀結構上;一第一源極結構與一第一汲極結構,位於該第一鰭狀結構上與該第一閘極結構的兩側上,其中該第一源極結構與該第一汲極結構之組成為n型導電材料;以及一蓋層,覆蓋該第一源極結構與該第一汲極結構,其中該蓋層摻雜IIIA族元素,且其中該蓋層與該第一源極結構的上表面相鄰的厚度,大於該蓋層與該第一源極結構的下表面相鄰的厚度。
  2. 如請求項1之半導體裝置結構,其中該蓋層的組成為矽鍺。
  3. 一種半導體裝置結構,包括:一基板,具有一基底與一第一鰭狀結構位於該基底上;一隔離層,位於該基底上,其中該第一鰭狀結構部份地位於該隔離層中;一第一閘極結構,延伸橫越該第一鰭狀結構;一第一應力體與一第二應力體,位於該第一鰭狀結構上與該第一閘極結構的兩側上,其中該第一應力體與該第二應力體之組成為n型導電材料;一蓋層,覆蓋該第一應力體的第一上表面與第一側壁以及 該第二應力體的第二上表面與第二側壁,其中該蓋層摻雜IIIA族元素;以及一蝕刻停止層,覆蓋該蓋層、該第一應力體、與該第二應力體,其中該蓋層與該第一應力體及該第二應力體隔有該蝕刻停止層。
  4. 如請求項3之半導體裝置結構,其中該基板更包括一第二鰭狀結構位於該基底上,且該半導體裝置更包括:一第二閘極結構,延伸橫越該第二鰭狀結構;以及一第三應力體與一第四應力體,位於該第二鰭狀結構上與該第二閘極結構的兩側上,其中該第三應力體與該第四應力體之組成為p型導電材料,且該第三應力體與該第四應力體摻雜IIIA族元素;一介電層,位於該隔離層、該第一應力體、該第二應力體、該第三應力體、與該第四應立體上,其中該第一閘極結構與該第二閘極結構埋置於該介電層中;以及一隔離結構,位於該第一閘極結構與該第二閘極結構之間、位於該第一應力體與該第三應力體之間、並位於該第二應力體與該第四應力體之間,其中該隔離結構穿過該介電層。
  5. 一種半導體裝置結構,包括:一基板,具有一基底與一鰭狀結構位於該基底上;一隔離層,位於該基底上,其中該鰭狀結構部分地位於該隔離層中; 一第一閘極結構,位於該鰭狀結構上;一第一源極結構與一第一汲極結構,位於該鰭狀結構上與該第一閘極結構的兩側上,其中該第一源極結構與該第一汲極結構之組成為n型導電材料;以及一蓋層,覆蓋該第一源極結構與該第一汲極結構,其中該蓋層摻雜IIIA族元素;一蝕刻停止層,位於該隔離層與該蓋層上;一介電層,位於該蝕刻停止層上;以及一隔離結構,穿過該介電層與該蝕刻停止層,其中該蓋層延伸至該隔離結構中。
  6. 一種半導體裝置結構的形成方法,包括提供一基板,其具有一基底、一第一鰭狀結構、與一第二鰭狀結構,其中該第一鰭狀結構與該第二鰭狀結構位於該基底上;形成一隔離層於該基底上,其中該第一鰭狀結構與該第二鰭狀結構部份地位於該隔離層中;形成一閘極結構於該第一鰭狀結構與該第二鰭狀結構上;形成一第一源極結構與一第一汲極結構於該第一鰭狀結構上與該閘極結構的兩側上,其中該第一源極結構與該第一汲極結構之組成為n型導電材料;以及形成一蓋層於該第一源極結構與該第一汲極結構上,其中該蓋層摻雜IIIA族元素,且其中該蓋層與該第一源極結構的上表面相鄰的厚度,大於該蓋層與該第一源極結構的下表面相鄰的厚度。
  7. 如請求項6之半導體裝置結構的形成方法,其中該蓋層順應性地覆蓋該第一源極結構的上表面與側壁。
  8. 一種半導體裝置結構的形成方法,包括提供一基板,其具有一基底、一第一鰭狀結構、與一第二鰭狀結構,其中該第一鰭狀結構與該第二鰭狀結構位於該基底上;形成一隔離層於該基底上,其中該第一鰭狀結構與該第二鰭狀結構部份地位於該隔離層中;形成一閘極結構於該第一鰭狀結構與該第二鰭狀結構上;形成一第一應力體與一第二應力體於該第一鰭狀結構上與該閘極結構的兩側上,其中該第一應力體與該第二應力體之組成為n型導電材料;以及形成一蓋層於該第一應力體的第一上表面與第一側壁以及該第二應力體的第二上表面與第二側壁上,其中該蓋層摻雜IIIA族元素;以及形成一蝕刻停止層於該蓋層與該隔離層上,其中該蝕刻停止層與該第一應力體及該第二應力體隔有該蓋層。
  9. 如請求項8之半導體裝置結構的形成方法,其中該蝕刻停止層順應性地覆蓋該蓋層與該隔離層。
  10. 一種半導體裝置結構的形成方法,包括提供一基板,其具有一基底、一第一鰭狀結構、與一第二鰭狀結構,其中該第一鰭狀結構與該第二鰭狀結構位於該基底上;形成一隔離層於該基底上,其中該第一鰭狀結構與該第二 鰭狀結構部份地位於該隔離層中;形成一閘極結構於該第一鰭狀結構與該第二鰭狀結構上;形成一源極結構與一汲極結構於該第一鰭狀結構上與該閘極結構的兩側上,其中該源極結構與該汲極結構之組成為n型導電材料;以及形成一蓋層於該源極結構與該汲極結構上,其中該蓋層的組成為p型導電材料。
  11. 如請求項10之半導體裝置結構的形成方法,更包括:形成一介電層於該隔離層、該源極結構、該汲極結構、與該蓋層上;移除該第一鰭狀結構與該第二鰭狀結構之間的該閘極結構與該介電層的部分,以形成一溝槽於該閘極結構與該介電層中,其中該溝槽使該閘極結構分成一第一閘極結構與該第二閘極結構,以分別位於該第一鰭狀結構與該第二鰭狀結構上;以及形成一隔離結構於該溝槽中,其中隔離結構分隔該第一閘極結構與該第二閘極結構,並分隔該蓋層與該第二鰭狀結構。
  12. 一種半導體裝置結構,包括:一第一鰭狀結構與一第二鰭狀結構,延伸高於一基板;一第一源極/汲極結構,形成於該第一鰭狀結構上,其中該第一源極/汲極結構的組成為n型導電材料;一第二源極/汲極結構,形成於該第二鰭狀結構上,其中該 第二源極/汲極結構的組成為p型導電材料;以及一蓋層,形成於該第一源極/汲極結構上,其中該蓋層的組成為p型導電材料。
  13. 如請求項12之半導體裝置結構,更包括:一隔離結構,位於該第一源極/汲極結構與該第二源極/汲極結構之間,其中該蓋層直接接觸該隔離結構。
  14. 一種半導體裝置結構,包括:一隔離層,形成於一基板上;一第一鰭狀結構,延伸高於該隔離層;一第一閘極結構,形成於該第一鰭狀結構上;一第一源極/汲極結構,形成於該第一鰭狀結構上,其中該第一源極/汲極結構的組成為n型導電材料;一蓋層,形成於該第一源極/汲極結構上;以及一隔離結構,與該蓋層相鄰,其中該隔離結構的下表面低於該蓋層的最底部表面。
  15. 如請求項14之半導體裝置結構,其中該蓋層的一部分與與該第一源極/汲極結構的一部分延伸至該隔離結構中。
  16. 一種半導體裝置結構,包括:一隔離層,形成於一基板上;一第一鰭狀結構與一第二鰭狀結構,延伸高於該隔離層;一第一閘極結構,形成於該第一鰭狀結構上;一第一源極/汲極結構,形成於該第一鰭狀結構上,其中該第一源極/汲極結構的組成為n型導電材料; 一第二閘極結構,形成於該第二鰭狀結構上;一第二源極/汲極結構,形成於該第二鰭狀結構上,其中該第二源極/汲極結構的組成為p型導電材料;一蓋層,形成於該第一源極/汲極結構上;以及一隔離結構,位於該第一源極/汲極結構與該第二源極/汲極結構之間,其中該蓋層的延伸部分埋置於該隔離結構中。
  17. 如請求項16之半導體裝置結構,更包括:一蝕刻停止層,形成於該蓋層上,其中該蝕刻停止層直接接觸該隔離結構。
  18. 一種半導體裝置結構的形成方法,包括提供一基板,其具有一基底、一第一鰭狀結構、與一第二鰭狀結構,其中該第一鰭狀結構與該第二鰭狀結構位於該基底上;形成一隔離層於該基底上,其中該第一鰭狀結構與該第二鰭狀結構部份地位於該隔離層中;形成一閘極結構於該第一鰭狀結構與該第二鰭狀結構上並橫越該第一鰭狀結構與該第二鰭狀結構;形成一源極結構與一汲極結構於該第一鰭狀結構上與該閘極結構的兩側上,其中該源極結構與該汲極結構之組成為n型導電材料;形成一蓋層於該源極結構與該汲極結構上,其中該蓋層摻雜IIIA族元素;形成一介電層於該隔離層、該源極結構、與該汲極結構上;移除該第一鰭狀結構與該第二鰭狀結構之間的該閘極結構 與該介電層的部分,以形成一溝槽於該閘極結構與該介電層中,其中該溝槽使該閘極結構分成一第一閘極結構與該第二閘極結構,以分別位於該第一鰭狀結構與該第二鰭狀結構上;以及形成一隔離結構於該溝槽中,其中隔離結構位於該第一閘極結構與該第二閘極結構之間,並位於該蓋層與該第二鰭狀結構之間。
TW107114687A 2017-08-31 2018-04-30 半導體裝置結構與其形成方法 TWI755527B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/692,471 2017-08-31
US15/692,471 US10522680B2 (en) 2017-08-31 2017-08-31 Finfet semiconductor device structure with capped source drain structures

Publications (2)

Publication Number Publication Date
TW201913879A TW201913879A (zh) 2019-04-01
TWI755527B true TWI755527B (zh) 2022-02-21

Family

ID=65436123

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107114687A TWI755527B (zh) 2017-08-31 2018-04-30 半導體裝置結構與其形成方法

Country Status (3)

Country Link
US (5) US10522680B2 (zh)
CN (1) CN109427782A (zh)
TW (1) TWI755527B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10522680B2 (en) 2017-08-31 2019-12-31 Taiwan Semiconductor Manufacturing Co., Ltd. Finfet semiconductor device structure with capped source drain structures
US10797049B2 (en) * 2018-10-25 2020-10-06 Globalfoundries Inc. FinFET structure with dielectric bar containing gate to reduce effective capacitance, and method of forming same
US10868174B1 (en) 2019-06-14 2020-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Devices with strained isolation features
CN112542506B (zh) * 2019-09-23 2025-07-01 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法
US11177181B2 (en) * 2020-01-15 2021-11-16 International Business Machines Corporation Scalable device for FINFET technology
KR102793906B1 (ko) * 2020-06-10 2025-04-08 삼성전자주식회사 집적회로 장치
US11908910B2 (en) * 2020-10-27 2024-02-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having embedded conductive line and method of fabricating thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160365292A1 (en) * 2015-06-09 2016-12-15 International Business Machines Corporation Method and structure for enabling controlled spacer rie
US20170125410A1 (en) * 2015-10-28 2017-05-04 Taiwan Semiconductor Manufacturing Co., Ltd. Finfet device and method for fabricating the same

Family Cites Families (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US103249A (en) * 1870-05-17 Improved spring-bed bottom
JP2009032955A (ja) * 2007-07-27 2009-02-12 Toshiba Corp 半導体装置、およびその製造方法
US8901537B2 (en) * 2010-12-21 2014-12-02 Intel Corporation Transistors with high concentration of boron doped germanium
WO2013095375A1 (en) * 2011-12-20 2013-06-27 Intel Corporation Iii-v layers for n-type and p-type mos source-drain contacts
US8815712B2 (en) 2011-12-28 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Method for epitaxial re-growth of semiconductor region
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9397098B2 (en) * 2012-03-08 2016-07-19 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET-based ESD devices and methods for forming the same
US9129827B2 (en) * 2012-04-13 2015-09-08 Intel Corporation Conversion of strain-inducing buffer to electrical insulator
US9171929B2 (en) 2012-04-25 2015-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Strained structure of semiconductor device and method of making the strained structure
US8691652B2 (en) * 2012-05-03 2014-04-08 United Microelectronics Corp. Semiconductor process
US9093530B2 (en) 2012-12-28 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of FinFET
US9214555B2 (en) 2013-03-12 2015-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Barrier layer for FinFET channels
US8963258B2 (en) 2013-03-13 2015-02-24 Taiwan Semiconductor Manufacturing Company FinFET with bottom SiGe layer in source/drain
US9117842B2 (en) * 2013-03-13 2015-08-25 Globalfoundries Inc. Methods of forming contacts to source/drain regions of FinFET devices
US8796666B1 (en) 2013-04-26 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. MOS devices with strain buffer layer and methods of forming the same
US9153694B2 (en) * 2013-09-04 2015-10-06 Globalfoundries Inc. Methods of forming contact structures on finfet semiconductor devices and the resulting devices
US9076823B2 (en) * 2013-09-11 2015-07-07 Taiwan Semiconductor Manufacturing Company, Ltd. Bi-layer metal deposition in silicide formation
US9252271B2 (en) * 2013-11-27 2016-02-02 Taiwan Semiconductor Manufacturing Company Limited Semiconductor device and method of making
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9627375B2 (en) * 2014-02-07 2017-04-18 Taiwan Semiconductor Manufacturing Company Ltd. Indented gate end of non-planar transistor
US9548303B2 (en) 2014-03-13 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET devices with unique fin shape and the fabrication thereof
US9390976B2 (en) * 2014-05-01 2016-07-12 International Business Machines Corporation Method of forming epitaxial buffer layer for finFET source and drain junction leakage reduction
US20150340468A1 (en) * 2014-05-21 2015-11-26 Globalfoundries Inc. Recessed channel fin device with raised source and drain regions
KR102243492B1 (ko) * 2014-07-21 2021-04-23 삼성전자주식회사 반도체 장치 및 이의 제조 방법
KR102202753B1 (ko) * 2014-08-11 2021-01-14 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR102230198B1 (ko) * 2014-09-23 2021-03-19 삼성전자주식회사 반도체 소자 및 이의 제조 방법
US9496402B2 (en) * 2014-10-17 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Metal gate with silicon sidewall spacers
US9406680B1 (en) * 2015-02-13 2016-08-02 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device including fin structures and manufacturing method thereof
KR102407994B1 (ko) * 2015-03-23 2022-06-14 삼성전자주식회사 반도체 소자 및 이의 제조 방법
KR102340329B1 (ko) * 2015-03-25 2021-12-21 삼성전자주식회사 반도체 소자
KR102395071B1 (ko) * 2015-05-14 2022-05-10 삼성전자주식회사 전계 효과 트랜지스터를 포함하는 반도체 소자
KR20160141034A (ko) * 2015-05-27 2016-12-08 삼성전자주식회사 반도체 소자 및 반도체 소자의 제조 방법
CN106252392B (zh) * 2015-06-09 2020-08-18 联华电子股份有限公司 半导体元件及其制作方法
US9450094B1 (en) * 2015-09-08 2016-09-20 United Microelectronics Corp. Semiconductor process and fin-shaped field effect transistor
US10103249B2 (en) * 2015-09-10 2018-10-16 Taiwan Semiconductor Manufacturing Co., Ltd. FinFET device and method for fabricating the same
TWI668866B (zh) * 2015-10-07 2019-08-11 聯華電子股份有限公司 半導體元件及其製作方法
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US10497701B2 (en) * 2015-12-16 2019-12-03 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US9972537B2 (en) * 2016-02-24 2018-05-15 Globalfoundries Inc. Methods of forming graphene contacts on source/drain regions of FinFET devices
US10026838B2 (en) * 2016-02-25 2018-07-17 Taiwan Semiconductor Manufacturing Co., Ltd. Fin-type field effect transistor and manufacturing method thereof
US20170288041A1 (en) * 2016-04-05 2017-10-05 Globalfoundries Inc. Method for forming a doped region in a fin using a variable thickness spacer and the resulting device
US9997631B2 (en) * 2016-06-03 2018-06-12 Taiwan Semiconductor Manufacturing Company Methods for reducing contact resistance in semiconductors manufacturing process
US9953875B1 (en) * 2016-11-30 2018-04-24 Taiwan Semiconductor Manufacturing Company Contact resistance control in epitaxial structures of finFET
US10510762B2 (en) * 2016-12-15 2019-12-17 Taiwan Semiconductor Manufacturing Co., Ltd. Source and drain formation technique for fin-like field effect transistor
US10164106B2 (en) * 2016-12-29 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and a method for fabricating the same
US10157997B2 (en) * 2017-04-27 2018-12-18 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs and methods of forming the same
US10522423B2 (en) * 2017-08-30 2019-12-31 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnect structure for fin-like field effect transistor
US10522680B2 (en) * 2017-08-31 2019-12-31 Taiwan Semiconductor Manufacturing Co., Ltd. Finfet semiconductor device structure with capped source drain structures
US10403551B2 (en) * 2017-11-08 2019-09-03 Taiwan Semiconductor Manufacturing Co., Ltd. Source/drain features with an etch stop layer

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160365292A1 (en) * 2015-06-09 2016-12-15 International Business Machines Corporation Method and structure for enabling controlled spacer rie
US20170221773A1 (en) * 2015-06-09 2017-08-03 International Business Machines Corporation Method and structure for enabling controlled spacer rie
US20170125410A1 (en) * 2015-10-28 2017-05-04 Taiwan Semiconductor Manufacturing Co., Ltd. Finfet device and method for fabricating the same

Also Published As

Publication number Publication date
US20240363754A1 (en) 2024-10-31
US20200144423A1 (en) 2020-05-07
US20210119049A1 (en) 2021-04-22
US10879395B2 (en) 2020-12-29
US20190067478A1 (en) 2019-02-28
US20230119318A1 (en) 2023-04-20
US11569386B2 (en) 2023-01-31
US10522680B2 (en) 2019-12-31
CN109427782A (zh) 2019-03-05
TW201913879A (zh) 2019-04-01
US12107165B2 (en) 2024-10-01

Similar Documents

Publication Publication Date Title
TWI755527B (zh) 半導體裝置結構與其形成方法
US12471310B2 (en) Method of making a FinFET device including a step of removing a portion of a fin
TWI722304B (zh) 半導體裝置及其形成方法
US9257505B2 (en) Structures and formation methods of finFET device
US9659932B2 (en) Semiconductor device having a plurality of fins and method for fabricating the same
KR101637679B1 (ko) Fⅰnfet을 형성하기 위한 메커니즘들을 포함하는 반도체 디바이스및 그 형성 방법
US20210143277A1 (en) Semiconductor device and manufacturing method thereof
US20190088756A1 (en) Semiconductor device structure and method for forming the same
CN105575885B (zh) 半导体元件及其制作方法
CN107689355B (zh) 半导体器件和方法
CN107689398A (zh) 半导体器件及其制造方法
TWI755541B (zh) 半導體裝置及其製造方法
US9865697B1 (en) Semiconductor device structure and method for forming the same
CN109427894B (zh) 鳍式场效晶体管装置结构及其形成方法
KR20160078210A (ko) 게이트를 가진 반도체 디바이스 구조를 형성하기 위한 방법
KR20170051120A (ko) 구조물 및 반도체 디바이스 구조물의 형성 방법
CN106206714B (zh) 半导体器件
TWI744333B (zh) 半導體裝置及其製程
CN106960845A (zh) 鳍式场效应晶体管器件
CN115458601A (zh) 半导体器件及其制造方法