TWI748950B - 多高度半導體裝置及其製造方法 - Google Patents
多高度半導體裝置及其製造方法 Download PDFInfo
- Publication number
- TWI748950B TWI748950B TW105116135A TW105116135A TWI748950B TW I748950 B TWI748950 B TW I748950B TW 105116135 A TW105116135 A TW 105116135A TW 105116135 A TW105116135 A TW 105116135A TW I748950 B TWI748950 B TW I748950B
- Authority
- TW
- Taiwan
- Prior art keywords
- channel
- planar
- planar conductive
- conductive channel
- layer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/611—Insulated-gate field-effect transistors [IGFET] having multiple independently-addressable gate electrodes influencing the same channel
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6215—Fin field-effect transistors [FinFET] having multiple independently-addressable gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
- H10D62/292—Non-planar channels of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/371—Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/201—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
- H10D86/215—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI comprising FinFETs
-
- H10P14/6306—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H10P14/3421—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W90/724—
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
一方法,包括:將多閘極裝置的非平面裝置傳導通道形成在基板上,通道包括從基板的表面上之基層所定義的高度尺寸;進行修改,範圍小於通道的整個部位;以及將閘極堆疊形成在通道上,閘極堆疊包括介電材料及閘極電極。設備包括:基板上之非平面多閘極裝置,其包括通道,通道包括定義傳導部位及氧化部位的高度尺寸與配置在通道上的閘極堆疊,閘極堆疊包含介電材料及閘極電極。
Description
包括具有有著低能帶隙包覆層之通道區的非平面半導體裝置之半導體裝置。
過去幾十年來,積體電路中的特徵的縮放已成為持續成長的半導體工廠背後之驅動力。縮放到越來越小的特徵能夠增加半導體晶片的有限面積上之功能單元的密度。例如,縮小的電晶體尺寸能夠在晶片上結合更多數量的記憶體裝置,使得能夠製造具有更多容量的產品。然而,持續增加的容量之裝置並非沒有問題。最佳化各個裝置的性能之需要變得日益重要。
諸如中央處理單元裝置等未來電路裝置希望具有高性能裝置及低電容二者,整合在單晶粒或晶片中之低功率裝置。目前,三維非平面金屬氧化半導體場效電晶體(MOSFET)通常利用單一高度的鰭狀物。單一高度鰭狀物有限制設計的傾向並且需要有所犧牲。
A:裝置
B:裝置
H:高度
H1:高度
h:高度
100:結構
110:基板
120:緩衝層
130:鰭狀物
140:介電材料
145:閘極電極區
150:間隔物
155:摻雜劑區
160A:接面區
160B:接面區
165:催化劑層
170:犧牲性充填層
175:氧化部位
180:閘極電極
185:介電層
190:閘極介電層
200:裝置結構
260A:接面區
260B:接面區
275:修改區
300:互連體
302:基板
304:基板
306:球柵陣列
308:金屬互連
310:通孔
400:計算裝置
402:積體電路晶粒
404:處理器
406:晶粒上記憶體
408:通訊晶片
410:揮發性記憶體
412:非揮發性記憶體
414:圖形處理單元
416:數位信號處理器
420:晶片組
422:天線
424:顯示器或觸碰式螢幕顯示器
426:觸碰式螢幕控制器
428:電池
430:羅盤
432:動作感應器
434:揚聲器
436:相機
438:使用者輸入裝置
440:大量儲存體裝置
442:密碼處理器
444:全球定位系統裝置
1300:鰭狀物
1310:鰭狀物
1800:閘極電極
2300:鰭狀物
圖1為基板的一部分之俯瞰側視立體圖,即、例如,晶圓上之積體電路晶粒或晶片的一部分且具有形成在基板上之三維電路裝置的一部分。
圖2為圖1直通線2-2’的結構之橫剖面側視圖。
圖3為圖1直通線3-3’的結構圖。
圖4為在裝置的鰭狀物上引進催化劑層之後的圖2之結構圖。
圖5為在裝置的鰭狀物上引進催化劑層之後的圖3之結構圖。
圖6為移除或凹入催化劑層的一部分之後的圖4之結構圖。
圖7為移除或凹入催化劑層的一部分之後的圖5之結構圖。
圖8為修改鰭狀物的一部分之後的圖6之結構圖。
圖9為修改鰭狀物的一部分之後的圖7之結構圖。
圖10為移除催化劑層、在閘極電極區中引進介電材料到鰭狀物的修改部位之高度、及在鰭狀物上引進閘極堆疊之後的圖8之結構圖。
圖11為移除催化劑層、在閘極電極區中引進介電材料到鰭狀物的修改部位之高度、及在鰭狀物上引進閘極堆疊之後的圖9之結構圖。
圖12為圖11的結構之放大圖以圖示基板上之兩裝置
的存在。
圖13為裝置結構的另一實施例之剖面圖。
圖14為實施一或更多個實施例之互連體。
圖15為計算裝置的實施例圖。
此處所說明的實施例係相關於具有目標或預定的鰭狀物或通道高度之非平面半導體裝置(如、三維裝置)以及在基板上製造目標或預定的鰭狀物或通道高度之非平面半導體裝置的方法,其中,此種鰭狀物高度可以是基板上的裝置之多鰭狀物高度的其中之一。在一此種實施例中,非平面裝置的閘極堆疊包圍鰭狀物的通道區(諸如三閘極或鰭式場效電晶體裝置等)。此方法能夠結合在晶片或晶粒上具有不同鰭狀物高度之三維裝置,諸如需要具有低電容的高電流之高性能裝置、較低功率裝置等。
圖1-11說明將非平面多閘極半導體裝置之鰭狀物或通道高度從最初鰭狀物高度修改至不同於最初鰭狀物高度之目標鰭狀物高度的方法或處理。在一實施例中,裝置為三維金屬氧化半導體場效電晶體(MOSFET),及為隔離裝置或者為複數個套疊式裝置中之一裝置。如所知一般,有關典型的積體電路,在單一基板上可製造N通道電晶體及P通道電晶體二者,以形成互補金屬氧化物半導體(CMOS)積體電路。而且,可製造其他互連以便將此種裝置整合到積體電路內。
圖1為例如為晶圓上之積體電路晶粒或晶片的一部分之矽或絕緣體上矽晶片(SOI)基板的一部分之俯瞰側視立體圖。尤其是,圖1為包括矽或SOI的基板110之結構100。覆蓋的基板110為選用的緩衝層120。在一實施例中,緩衝層為在一實施例中由生長技術引進基板110上之矽鍺緩衝層。緩衝層120具有幾百奈米(nm)等級之代表性厚度。
在圖1所示之實施例中,配置在緩衝層120之表面上的是電晶體裝置的一部分,諸如N型電晶體裝置或P型電晶體裝置等。在此實施例中,N型或P型電晶體裝置所共同的是配置在緩衝層120的表面(表面125)上之鰭狀物130。用於鰭狀物130的代表性材料為第III-V族半導體材料,諸如銦鎵砷化物(InGaAs)材料等。在一實施例中,鰭狀物130具有大於高度尺寸H的長度尺寸L。代表性長度範圍係在10nm至1毫米(mm)的等級,及代表性高度範圍係在5nm至200nm的等級。鰭狀物130亦具有代表性為等級4-10nm之寬度W。如圖示,鰭狀物130為從基板110的表面125(或者選用地從緩衝層120)延伸之三維本體。如圖1所示之三維本體為矩形本體,但是應明白在此種本體的處理中,由於可利用的工具可能無法達成正矩形及可能導致其他形狀。代表性形狀包括但並不侷限於梯形(如、底邊大於頂邊)及拱形。
在一實施例中,配置在鰭狀物130上的是例如二氧化矽的介電材料140,或者具有介電常數(k)小於二氧化
矽之介電材料(低k介電)。介電材料140被引進至適合閘極電極結構的厚度。圖1為定義閘極電極的區域之間隔物150。典型上,間隔物150連同犧牲性或假閘極電極一起沉積在鰭狀物130的指定通道區上(與此處鰭狀物或通道1300視作同一物),接著形成接面區及引進介電材料140。因此,為了此實施例的目的,此種犧牲性或假閘極電極事先沉積在閘極電極區145中,及視需要根據習知處理技術來形成接面區,接著介電材料140沉積。在圖1所示之圖解中,諸如藉由蝕刻處理等已移除犧牲性或假閘極,留下暴露在閘極電極區145中之鰭狀物或通道1300。
圖2為圖1直通線2-2’的結構之橫剖面側視圖。圖3為圖1直通線3-3’的結構圖。參考圖2,結構100圖示具有高度H之鰭狀物或通道1300,其配置在接面區160A及接面區160B之間(分別為源極及汲極區)。接面區160A及160B可以是被摻雜的第III-V族化合物材料區。在接面區160A及接面區160B的每一個下面是摻雜劑或植入物區155。接面區及摻雜劑/植入物係根據習知處理來形成。覆蓋或在接面區160A/160B上(如所看見)是定義閘極電極區145之介電材料140及間隔物150。圖3圖示經過閘極電極區145中之鰭狀物或通道1300所取之結構100,及圖示具有高度H之基板上的鰭狀物130。
圖4及圖5分別圖示在引進(如、沉積)催化劑層165在鰭狀物1300上之後的圖2及圖3之結構,在一實
施例中,催化劑層165為被選擇來增強鰭狀物1300的材料之氧化的材料。在一實施例中,增強鰭狀物1300的材料之氧化的材料為被選擇來降低鰭狀物材料的氧化溫度之材料。典型上,半導體的鰭狀物材料將在約1000℃中的氫及氧環境中氧化。在一實施例中,催化劑層165為在低於1000℃的溫度中將促進鰭狀物1300的材料之氧化的材料,諸如600℃或更低(如、500℃)的等級等。催化劑層的適當材料為氧化鋁(Al2O3)。典型上,氧化鋁的催化劑層可以經由原子層沉積處理引進到10nm或更小的等級之厚度。如圖5所示,催化劑層165係保形地沉積在鰭狀物1300上,及在一實施例為閘極電極區145中之基板的基層上(緩衝層120上)。
圖6及圖7分別圖示在移除或凹入催化劑層165的一部分之後的圖4及圖5的結構。在一實施例中,催化劑層165被降低到選定用於鰭狀物1300的修改之高度。典型上,催化劑層165係藉由將犧牲性充填層引進到閘極電極區內、接著乾蝕刻及濕蝕刻組合來予以凹入。如所示,催化劑層165係從其基層到小於鰭狀物的尖頂來形成在鰭狀物1300上。圖7圖示引進到催化劑層165的高度之犧牲性充填層170。用於犧牲性充填層170的適當材料包括可流動的氧化物,諸如碳熱掩模等。如圖7所示,在凹入處理之後,催化劑層165維持在鰭狀物1300的底部位四周。
圖8及圖9分別圖示在藉由例如選擇性蝕刻來移除犧
牲性充填層及鰭狀物1300的一部分之修改之後的圖6及圖7的結構。修改在移除犧牲性充填層之後。在此實施例中,修改為鰭狀物1300的下部位之氧化。在一實施例中,鰭狀物1300的一部分之氧化係在低於習知氧化溫度的溫度中執行(如,低於1000℃的溫度)。經由催化劑層165的存在來完成在例如低於材料的氧化溫度之溫度中氧化鰭狀物1300的下部位。圖8及圖9圖示鰭狀物1300的氧化部位175。在修改之後,鰭狀物1300具有有著高度h之主動部位(如、非氧化部位)。在接面區160A及160B底表面的投影下方沒有與之接觸的氧化物材料。
圖10及圖11分別圖示在藉由例如選擇性蝕刻處理來移除催化劑層165及在閘極電極區中引進介電材料到鰭狀物1300之修改部位175的高度之後的圖8及圖9的結構。在閘極電極區中引進介電層185之後,閘極堆疊被引進(如、沉積)在包括閘極介電及閘極電極之結構上。在實施例中,閘極電極堆疊的閘極電極180係由金屬閘極所組成,及閘極介電層190係由具有介電常數大於二氧化矽的介電常數之材料(高K材料)所組成。例如,在一實施例中,閘極介電層190係由諸如但並不侷限於氧化鉿、氮氧化鉿、鉿矽酸鹽、氧化鑭、氧化鋯、鋯矽酸鹽、氧化鉭、鋇鍶鈦酸鹽、鋇鈦酸鹽、鍶鈦酸鹽、氧化釔、氧化鋁、氧化鉛鈧鉭、鉛鋅鈮酸鹽、或其組合等材料所組成。在一實施例中,閘極電極180係由諸如但並不侷限於金屬氮化物、金屬碳化物、金屬矽化物、金屬鋁化物、鉿、鋯、鈦、鉭、鋁、釕、鈀、鉑、鈷、鎳、或導電金屬氧化
物等金屬層所組成。
如圖10及圖11所示,鰭狀物1300的主動部位具有有著閘極電極180包圍鰭狀物之高度h。如所示,鰭狀物1300的修改高度h係小於例如圖2及3所示之鰭狀物1300的開始高度H。
圖12圖示圖11的結構之放大圖以圖示基板上之兩裝置的存在。裝置A為圖11所示之裝置。裝置B為包括通道或鰭狀物1310及閘極電極1800之第二三維或非平面多閘極裝置。裝置A具有修改鰭狀物高度h。同一基板上之裝置B具有大於裝置A的修改鰭狀物高度h之鰭狀物高度H(鰭狀物1310)。因此,根據此處所說明之處理,圖解用以整合同一基板上之不同鰭狀物高度的裝置之方法。裝置A具有典型上短於裝置B的鰭狀物或通道。典型上,裝置A可被用在需要較低電容及想要較少漏流之應用中。一例子為用於圖形應用之裝置。裝置B典型上可被用於想要高電流之高性能應用。在圖式中,裝置A具有約為裝置B的鰭狀物高度之尺寸的一半之鰭狀物高度h。應明白,鰭狀物高度可被修改至任何想要的高度,包括高度的一半、高度的四分之三、高度的四分之一等。
圖13圖示裝置結構的另一實施例之橫剖面圖。在此實施例中,諸如三維鰭式場效電晶體等非平面半導體利用接面區下面的修改區以隔離裝置的通道。參考圖13,裝置結構200包括鰭狀物2300作為通道區。鰭狀物2300具有鰭狀物高度H1,以及接面區260A及接面區260B在鰭
狀物的相反側上。除了具有植入物或摻雜劑區在各個接面區下面之外,裝置還包括修改區275。在一實施例中,修改區275為可如上文參考圖2-11所說明一般形成之氧化區。在一實施例中,鰭狀物2300的修改僅在其基層上,使得鰭狀物(通道)具有約最大的目標鰭狀物高度。在此實施例中,結構的氧化不僅包括鰭狀物2300的底部位,而且還包括接面區260A及260B下面的氧化區。應明白,在其他實施例中,若想要的話,亦可修改(如、氧化)鰭狀物2300較大的部位。
在另一實施例中,除了根據上文參考圖2-11所說明之處理來形成裝置結構200以外,在形成接面區260A及260B之前可進行鰭狀物的底部位及接面區下面的區域之氧化。
圖14圖解一包括一或更多個實施例之互連體。互連體300為用於橋接第一基板302至第二基板304之中間基板。第一基板302可以是例如積體電路晶粒。第二基板304可以是例如記憶體模組、電腦母板、或另一積體電路晶粒。通常,互連體300的目的係用於延伸連接到更寬的間距或用於重新路由連接到不同連接。例如,互連體300可耦合積體電路晶粒到可隨後耦合到第二基板304之球柵陣列(BGA)306。在一些實施例中,第一及第二基板302/304係裝附至互連體300的相反側。在其他實施例中,第一及第二基板302/304係裝附至互連體300的同一側。在其他實施例中,三或更多個基板係藉由互連體300
互連。
互連體300係由環氧樹脂、玻璃纖維強化環氧樹脂、陶瓷材料、或諸如聚醯亞胺等聚合物材料來形成。在其他實施中,互連體係由包括上述用於半導體基板中的相同材料之交替的堅硬或撓性材料所形成,諸如矽、鍺、及其他第III-V族及第IV族材料等。
互連體包括金屬互連308及通孔310,包括但並不侷限於矽導通孔(TSV)312。互連體300可另包括崁入式裝置314,崁入式裝置包括被動及主動裝置二者。此種裝置包括但並不侷限於電容器、解偶電容器、電阻器、電導體、熔絲、二極體、變壓器、感應器、及靜電放電(ESD)裝置。亦可將諸如射頻(RF)裝置、功率放大器、電力管理裝置、天線、陣列、感應器、及MEMS裝置等更複雜的裝置形成在互連體300上。
根據實施例,可在製造互連體300時使用此處所揭示之設備或處理。
圖15圖解根據一實施例之計算裝置400。計算裝置400可包括一些組件。在一實施例中,這些組件係裝附至一或更多個母板。在另一實施例中,這些組件被製造至除了母板以外的單一單晶片系統(SoC)晶粒上。計算裝置400中的組件包括但並不侷限於積體電路晶粒402及至少一通訊晶片408。在一些實施例中,通訊晶片408被製造作為積體電路晶粒402的部分。積體電路晶粒402可包括處理器404及晶粒上記憶體406(通常被使用作為快取記
憶體),它們可藉由諸如崁入式DRAM(eDRAM(崁入式動態隨機存取記憶體))或自旋轉移力矩記憶體(STTM或STTM-RAM(自旋轉移力矩隨機存取記憶體))等技術來提供。
計算裝置400可包括可以或不用實體上及電耦合到母板或者製造在SoC晶粒內之其他組件。這些其他組件包括但並不侷限於揮發性記憶體410(如、DRAM)、非揮發性記憶體412(如、ROM或快閃記憶體)、圖形處理單元414(GPU)、數位信號處理器416、密碼處理器442(執行硬體內的加密演算法之專門處理器)、晶片組420、天線422、顯示器或觸碰式螢幕顯示器424、觸碰式螢幕控制器426、電池428或其他電源、功率放大器(未圖示)、全球定位系統(GPS)裝置444、羅盤430、運動協同處理器或感應器432(其可包括加速儀、迴轉儀、及羅盤)、揚聲器434、相機436、使用者輸入裝置438(諸如鍵盤、滑鼠、電子筆、及觸碰式墊板等)、及大量儲存體裝置440(諸如硬碟機、小型碟(CD)、數位多用途碟(DVD)、諸如此類等)。
通訊晶片408能夠無線通訊以轉移資料至及自計算裝置400。”無線”一詞及其衍生字可被用於說明電路、裝置、系統、方法、技術、通訊頻道等等,它們可經由非固態媒體經由使用已調變電磁輻射來通訊資料。此一詞未暗示相關裝置未包含任何線路,但是在一些實施例中可不包含線路。通訊晶片408可實施一些無線標準或協定的任一
個,包括但並不侷限於Wi-Fi(IEEE 802.11,家用)、WiMAX(IEEE 802.16,家用)、IEEE 802.20、長期演進技術(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生物,以及被指定作3G、4G、5G及以上之任何其他無線協定。計算裝置400可包括複數個通訊晶片408。例如,第一通訊晶片408專屬於較短範圍無線通訊,諸如Wi-Fi及藍芽等,而第二通訊晶片408專屬於較長範圍無線通訊,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO及其他等。
計算裝置400的處理器404包括一或更多個裝置,諸如電晶體或金屬互連等,它們係根據此處所說明的實施例所形成,包括具有為特別應用所裁剪的鰭狀物高度(如、處理器404上之不同的鰭狀物高度)之三維多閘極電晶體裝置。”處理器”一詞可意指任何裝置或裝置的部位,其處理來自暫存器及/或記憶體的電子資料以將那電子資料轉換成可儲存在暫存器及/或記憶體中之其他電子資料。
通訊晶片408亦可包括一或更多個裝置,諸如電晶體或金屬互連等,它們係根據上文所說明的實施例所形成,包括包括修改或裁剪的鰭狀物高度之三維電晶體裝置。
在其他實施例中,框覆在計算裝置400內之另一組件可包含一或更多個裝置,諸如電晶體或金屬互連等,它們係根據上文所說明的實施例所形成,包括包括修改或裁剪的鰭狀物高度之三維電晶體裝置。
在各種實施例中,計算裝置400可以是膝上型電腦、小筆電、筆記型電腦、超輕薄筆電、智慧型電話、平板電腦、個人數位助理(PDA)、迷你行動型個人電腦、行動電話、桌上型電腦、伺服器、列印機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、或數位視頻記錄器。在其他實施中,計算裝置400可以是處理資料之任何其他電子裝置。
下面例子係有關於實施例。
例子1為包括將多閘極裝置之非平面傳導通道形成在基板上之方法,通道包括從基板的表面上之基層所定義的高度尺寸;進行修改,範圍小於通道的整個部位;以及將閘極堆疊形成在通道上,閘極堆疊包含介電材料及閘極電極。
在例子2中,例子1的修改包括氧化,及在氧化小於通道的整個部位之前,方法包括將一層催化劑材料形成在通道上,其中,催化劑材料包含具有將增強該通道的材料之氧化的特性之材料。
在例子3中,例子2的氧化通道包括將通道經過低於通道的材料之氧化溫度的溫度。
在例子4中,例子2之催化劑材料的此層係僅形成在通道的基層中。
在例子5中,將例子2之催化劑材料的此層形成在從
通道的基層至低於通道之頂點的高度之通道上。
在例子6中,例子5之催化劑材料的此層係形成在通道之長度的一半上。
在例子7中,例子3的形成催化劑層包括:將催化劑層沉積在通道的整個高度尺寸上;及在沉積之後,方法包括從通道之高度尺寸的一部分移除催化劑材料的此層。
在例子8中,例子1或例子2的通道係配置在基板上的接面區之間,方法另包括氧化接面區下面之基板的一部分。
在例子9中,在形成閘極堆疊之前,例子1或例子2的方法包括:將鄰近通道的介電材料引進到等同通道的氧化部位之高度。
例子10為方法,包括將多閘極裝置的非平面傳導通道形成在基板上;氧化通道的一部分,所氧化的部分係藉由從低於通道的總高度尺寸之基板的表面所測量之通道的高度尺寸來定義;以及將閘極堆疊形成在通道上,閘極堆疊包含介電材料及閘極電極。
在例子11中,在氧化小於通道的整個部位之前,例子10的方法包括將一層催化劑材料形成在通道上,其中,催化劑材料包括具有將增強通道的材料之氧化的特性之材料。
在例子12中,例子11的氧化通道包括將通道經過低於通道的材料之氧化溫度的溫度。
在例子13中,例子11的將催化劑材料的此層形成在
通道上包括:將催化劑材料的此層沉積在通道的整個部位上;及在氧化之前,方法另包括移除催化劑材料之此層的一部分。
在例子14中,例子13的移除催化劑材料之此層的一部分包括:從通道之總高度尺寸的至少一半移除此層。
在例子15中,例子10-14的任一個之通道係配置在基板上的接面區之間,方法另包括氧化接面區下面之基板的一部分。
在例子16中,在形成閘極堆疊之前,例子10-15的任一個之方法包括:將鄰近通道的介電材料引進到等同通道的氧化部位之高度。
例子17為設備,包括基板上之非平面多閘極裝置,其包括通道,通道包括定義傳導部位及修改部位的高度尺寸與配置在通道上的閘極堆疊,閘極堆疊包含介電材料及閘極電極。
在例子18中,例子17的閘極堆疊係僅配置在通道的傳導部位上。
在例子19中,例子17或例子18的通道之修改部位係配置在基板與通道的傳導部位之間。
在例子20中,例子17或例子18的多閘極裝置為第一多閘極裝置,設備另包括第二多閘極裝置,第二多閘極裝置包含通道,通道包含具有高度尺寸大於第一多閘極裝置的該傳導部位之高度尺寸的傳導部位。
在例子21中,將例子17或例子18的通道之修改部
位氧化。
在例子22中,例子17或例子18的多閘極裝置另包括通道之相對側上的每一個上之接面區,將接面區下面的區域氧化。
上述圖解實施的說明(包括摘要中所說明者)並不想成為全面性的或者將本發明侷限於所揭示的精確形式。儘管為了圖解此處揭示例如發明的特定實施及用於發明的例子,但是精於相關技術之人士應明白,在此範疇內可有各種同等修改。
按照上述詳細說明可進行這些修改。下面申請專利範圍所使用的語詞不應被闡釋成將本發明侷限於說明書及申請專利範圍中所揭示的特定實施。而是,本發明的範疇係完全由下面申請專利範圍來決定,申請專利範圍係根據所建立的申請專利解釋條例來闡釋。
100:結構
110:基板
120:緩衝層
125:表面
130:鰭狀物
140:介電材料
145:閘極電極區
150:間隔物
Claims (16)
- 一種製造多高度半導體裝置的方法,包含:將多閘極裝置的非平面傳導通道形成在基板上,該非平面傳導通道包含從該基板的表面上之基層所定義的高度尺寸;將一層催化劑材料形成在該非平面傳導通道上,其中,該催化劑材料包含具有加速該非平面傳導通道的材料氧化的特性的材料;氧化該非平面傳導通道的整個部位的的一部分以形成一氧化部位,其中,該非平面傳導通道的該氧化部位係與該非平面傳導通道的非氧化部位的半導體材料相同,且該非氧化部位係設置於該氧化部位之上,並且,該非平面傳導通道的該氧化部位具有頂表面,其中,該非平面傳導通道係配置在該基板上的接面區之間,其中,該非平面傳導通道之相對側的每一側上之該接面區的底表面在該非平面傳導通道的傳導部位的底表面下方,且其中,在該非平面傳導通道的每一相對側上的該接面區的該底表面投影下方及接觸處沒有氧化物材料;以及將閘極堆疊形成在該非平面傳導通道上,該閘極堆疊包含閘極介電層及閘極電極,其中,該閘極堆疊具有底表面在該非平面傳導通道的該氧化部位的該頂表面上方。
- 根據申請專利範圍第1項之方法,其中,氧化該非平面傳導通道包含將該非平面傳導通道經過低於該非平面傳導通道的材料之氧化溫度的溫度。
- 根據申請專利範圍第1項之方法,其中,該催化劑材料的該層係僅形成在該非平面傳導通道的基層上。
- 根據申請專利範圍第1項之方法,其中,將該催化劑材料的該層形成在從該非平面傳導通道的該基層至低於該非平面傳導通道之頂點的高度之該非平面傳導通道上。
- 根據申請專利範圍第4項之方法,其中,將該催化劑材料的該層形成在該非平面傳導通道之長度的一半上。
- 根據申請專利範圍第1項之方法,其中,形成該催化劑層包含:將該催化劑層沉積在該非平面傳導通道的該整個高度尺寸上,及在沉積之後,該方法包含從該非平面傳導通道之該高度尺寸的一部分移除該催化劑材料的該層。
- 根據申請專利範圍第1項之方法,其中,在形成該閘極堆疊之前,該方法包含將鄰近該非平面傳導通道的介電材料引進到等同該非平面傳導通道的該氧化部位之高度。
- 一種製造多高度半導體裝置的方法,包含:將多閘極裝置的非平面傳導通道形成在基板上;將一層催化劑材料形成在該非平面傳導通道上,其中,該催化劑材料包含具有加速該非平面傳導通道的材料氧化的特性的材料,該催化劑材料包含氧化鋁;氧化該非平面傳導通道的整個部位的一部分以形成一 氧化部位,所氧化的該部位係藉由從低於該非平面傳導通道的總高度尺寸之該基板的表面所測量之該非平面傳導通道的高度尺寸來定義,其中,該非平面傳導通道的該氧化部位係與該非平面傳導通道的非氧化部位的半導體材料相同,且該非氧化部位係設置於該氧化部位之上,並且,該非平面傳導通道的該氧化部位具有頂表面,其中,該非平面傳導通道係配置在該基板上的接面區之間,其中,該非平面傳導通道之相對側的每一側上之該接面區的底表面在該非平面傳導通道的傳導部位的底表面下方,且其中,在該非平面傳導通道的每一相對側上的該接面區的底表面投影下方及接觸處沒有氧化物材料;以及將閘極堆疊形成在該非平面傳導通道上,該閘極堆疊包含閘極介電層及閘極電極,其中,該閘極堆疊具有底表面在該非平面傳導通道的該氧化部位的該頂表面上方。
- 根據申請專利範圍第8項之方法,其中,氧化該非平面傳導通道包含將該非平面傳導通道經過低於該非平面傳導通道的材料之氧化溫度的溫度。
- 根據申請專利範圍第8項之方法,其中,將該催化劑材料的該層形成在該非平面傳導通道上包含將該催化劑材料的該層沉積在該非平面傳導通道的整個部位上,及在氧化之前,該方法進一步包含移除該催化劑材料之該層的一部分。
- 根據申請專利範圍第10項之方法,其中,移除該催化劑材料之該層的一部分包含從該非平面傳導通道之 該總高度尺寸的至少一半移除該層。
- 根據申請專利範圍第8項之方法,其中,在形成該閘極堆疊之前,該方法包含將鄰近該非平面傳導通道的介電材料引進到等同該非平面傳導通道的該氧化部位之高度。
- 一種多高度半導體裝置,包含:基板上之非平面多閘極裝置,其包含通道,該通道包含定義傳導部位及修改部位的高度尺寸與配置在該通道上的閘極堆疊,其中,該通道的該修改部位係與該通道的非氧化部位的半導體材料相同,且該非氧化部位係設置於該氧化部位之上,並且,該通道的該修改部位具有頂表面,該閘極堆疊包含介電材料及閘極電極,其中,該閘極堆疊具有底表面在該通道的該修改部位的該頂表面上方,其中,該多閘極裝置另包含該通道之相對側的每一側上之接面區,其中,該通道之相對側的每一側上之該接面區的底表面在該通道的該傳導部位的底表面下方,且其中,在該通道的每一相對側上的該接面區的該底表面投影下方及接觸處沒有氧化物材料。
- 根據申請專利範圍第13項之裝置,其中,該閘極堆疊係僅配置在該通道的該傳導部位上。
- 根據申請專利範圍第13項之裝置,其中,該通道的該修改部位係配置在該基板與該通道的該傳導部位之間。
- 根據申請專利範圍第13項之裝置,其中,該多 閘極裝置為第一多閘極裝置,該設備另包含第二多閘極裝置,該第二多閘極裝置包含通道,該通道包含具有高度尺寸大於該第一多閘極裝置的該傳導部位之高度尺寸的傳導部位。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| WOPCT/US15/38194 | 2015-06-27 | ||
| PCT/US2015/038194 WO2017003411A1 (en) | 2015-06-27 | 2015-06-27 | Multi-height finfet device by selective oxidation |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201724212A TW201724212A (zh) | 2017-07-01 |
| TWI748950B true TWI748950B (zh) | 2021-12-11 |
Family
ID=57608792
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110145728A TWI828018B (zh) | 2015-06-27 | 2016-05-24 | 多高度半導體裝置及其製造方法 |
| TW105116135A TWI748950B (zh) | 2015-06-27 | 2016-05-24 | 多高度半導體裝置及其製造方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110145728A TWI828018B (zh) | 2015-06-27 | 2016-05-24 | 多高度半導體裝置及其製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US11456372B2 (zh) |
| EP (1) | EP3314638A4 (zh) |
| KR (1) | KR102395108B1 (zh) |
| CN (1) | CN107683529B (zh) |
| TW (2) | TWI828018B (zh) |
| WO (1) | WO2017003411A1 (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11764104B2 (en) * | 2019-06-27 | 2023-09-19 | Intel Corporation | Forming an oxide volume within a fin |
| US11342432B2 (en) | 2020-03-27 | 2022-05-24 | Intel Corporation | Gate-all-around integrated circuit structures having insulator fin on insulator substrate |
| US12356552B2 (en) * | 2021-06-25 | 2025-07-08 | Intel Corporation | Capacitor formed with coupled dies |
| US20230097948A1 (en) * | 2021-09-25 | 2023-03-30 | Intel Corporation | Transistor structures with reduced source/drain leakage through backside treatment of subfin semiconductor material |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20060022253A1 (en) * | 2004-07-28 | 2006-02-02 | International Business Machines Corporation | Multiple-gate device with floating back gate |
| US20130087845A1 (en) * | 2011-10-07 | 2013-04-11 | Naoki Yasuda | Nonvolatile semiconductor memory device and method of manufacturing the same |
| US20130280883A1 (en) * | 2012-04-24 | 2013-10-24 | Globalfoundries Inc. | Methods of forming bulk finfet devices so as to reduce punch through leakage currents |
| US20140124863A1 (en) * | 2012-11-07 | 2014-05-08 | International Business Machines Corporation | Method and structure for forming a localized soi finfet |
| TW201436213A (zh) * | 2013-03-12 | 2014-09-16 | Taiwan Semiconductor Mfg | 積體電路元件及其製造方法 |
| US20140312432A1 (en) * | 2012-08-24 | 2014-10-23 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor arrangement with substrate isolation |
| US20150021691A1 (en) * | 2013-07-18 | 2015-01-22 | Globalfoundries Inc. | Finfet with electrically isolated active region on bulk semiconductor substrate and method of fabricating same |
| US20150028348A1 (en) * | 2013-07-23 | 2015-01-29 | Globalfoundries Inc. | Forming embedded source and drain regions to prevent bottom leakage in a dielectrically isolated fin field effect transistor (finfet) device |
| US20150108572A1 (en) * | 2013-10-21 | 2015-04-23 | International Business Machines Corporation | Electrically Isolated SiGe FIN Formation By Local Oxidation |
Family Cites Families (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4806505A (en) * | 1987-10-30 | 1989-02-21 | Regents Of The University Of Minnesota | Samarium- and ytterbium-promoted oxidation of silicon and gallium arsenide surfaces |
| JP2937817B2 (ja) | 1995-08-01 | 1999-08-23 | 松下電子工業株式会社 | 半導体基板表面の酸化膜の形成方法及びmos半導体デバイスの製造方法 |
| US6642090B1 (en) | 2002-06-03 | 2003-11-04 | International Business Machines Corporation | Fin FET devices from bulk semiconductor and method for forming |
| KR100855870B1 (ko) | 2007-01-31 | 2008-09-03 | 재단법인서울대학교산학협력재단 | 핀과 리세스 혼합 채널을 가진 전계효과트랜지스터 및 그제조방법 |
| US8106459B2 (en) * | 2008-05-06 | 2012-01-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs having dielectric punch-through stoppers |
| KR101050457B1 (ko) | 2008-08-29 | 2011-07-19 | 주식회사 하이닉스반도체 | 반도체장치의 고전압게이트절연막 형성 방법 |
| US8263462B2 (en) * | 2008-12-31 | 2012-09-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dielectric punch-through stoppers for forming FinFETs having dual fin heights |
| US9117877B2 (en) * | 2012-01-16 | 2015-08-25 | Globalfoundries Inc. | Methods of forming a dielectric cap layer on a metal gate structure |
| US20130270638A1 (en) * | 2012-04-13 | 2013-10-17 | International Business Machines Corporation | Strained soi finfet on epitaxially grown box |
| US9082853B2 (en) * | 2012-10-31 | 2015-07-14 | International Business Machines Corporation | Bulk finFET with punchthrough stopper region and method of fabrication |
| CN103811346B (zh) | 2012-11-09 | 2017-03-01 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
| US9006786B2 (en) * | 2013-07-03 | 2015-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin structure of semiconductor device |
| US9093534B2 (en) | 2013-07-29 | 2015-07-28 | International Business Machines Corporation | Dielectric filler fins for planar topography in gate level |
| US9196522B2 (en) * | 2013-10-16 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with buried insulator layer and method for forming |
| US20150137237A1 (en) * | 2013-11-21 | 2015-05-21 | Globalfoundries Inc. | Undoped epitaxial layer for junction isolation in a fin field effect transistor (finfet) device |
| US9082851B2 (en) | 2013-11-22 | 2015-07-14 | International Business Machines Corporation | FinFET having suppressed leakage current |
| US9620642B2 (en) * | 2013-12-11 | 2017-04-11 | Globalfoundries Singapore Pte. Ltd. | FinFET with isolation |
| US9214557B2 (en) * | 2014-02-06 | 2015-12-15 | Globalfoundries Singapore Pte. Ltd. | Device with isolation buffer |
| JP6411550B2 (ja) | 2014-06-26 | 2018-10-24 | インテル・コーポレーション | ドープサブフィン領域があるオメガフィンを有する非プレーナ型半導体デバイスおよびそれを製造する方法 |
| US9484461B2 (en) * | 2014-09-29 | 2016-11-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit structure with substrate isolation and un-doped channel |
| US9548362B2 (en) * | 2014-10-10 | 2017-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | High mobility devices with anti-punch through layers and methods of forming same |
-
2015
- 2015-06-27 CN CN201580080408.7A patent/CN107683529B/zh active Active
- 2015-06-27 US US15/576,251 patent/US11456372B2/en active Active
- 2015-06-27 EP EP15897302.4A patent/EP3314638A4/en active Pending
- 2015-06-27 WO PCT/US2015/038194 patent/WO2017003411A1/en not_active Ceased
- 2015-06-27 KR KR1020187002564A patent/KR102395108B1/ko active Active
-
2016
- 2016-05-24 TW TW110145728A patent/TWI828018B/zh active
- 2016-05-24 TW TW105116135A patent/TWI748950B/zh active
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20060022253A1 (en) * | 2004-07-28 | 2006-02-02 | International Business Machines Corporation | Multiple-gate device with floating back gate |
| US20130087845A1 (en) * | 2011-10-07 | 2013-04-11 | Naoki Yasuda | Nonvolatile semiconductor memory device and method of manufacturing the same |
| US20130280883A1 (en) * | 2012-04-24 | 2013-10-24 | Globalfoundries Inc. | Methods of forming bulk finfet devices so as to reduce punch through leakage currents |
| US20140312432A1 (en) * | 2012-08-24 | 2014-10-23 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor arrangement with substrate isolation |
| US20140124863A1 (en) * | 2012-11-07 | 2014-05-08 | International Business Machines Corporation | Method and structure for forming a localized soi finfet |
| TW201436213A (zh) * | 2013-03-12 | 2014-09-16 | Taiwan Semiconductor Mfg | 積體電路元件及其製造方法 |
| US20140264592A1 (en) * | 2013-03-12 | 2014-09-18 | Taiwan Semiconductor Manufacturing Co. Ltd. | Barrier Layer for FinFET Channels |
| US20150021691A1 (en) * | 2013-07-18 | 2015-01-22 | Globalfoundries Inc. | Finfet with electrically isolated active region on bulk semiconductor substrate and method of fabricating same |
| US20150028348A1 (en) * | 2013-07-23 | 2015-01-29 | Globalfoundries Inc. | Forming embedded source and drain regions to prevent bottom leakage in a dielectrically isolated fin field effect transistor (finfet) device |
| US20150108572A1 (en) * | 2013-10-21 | 2015-04-23 | International Business Machines Corporation | Electrically Isolated SiGe FIN Formation By Local Oxidation |
Non-Patent Citations (1)
| Title |
|---|
| Satoshi Kitaoka, Tsuneaki Matsudaira and Masashi Wada,Mass-Transfer Mechanism of Alumina Ceramics under Oxygen Potential Gradients at High Temperatures,Materials Transactions, Vol. 50, No. 5 (2009) pp. 1023 to 1031,2009/04/25 * |
Also Published As
| Publication number | Publication date |
|---|---|
| CN107683529A (zh) | 2018-02-09 |
| EP3314638A1 (en) | 2018-05-02 |
| TW202213469A (zh) | 2022-04-01 |
| KR20180021158A (ko) | 2018-02-28 |
| CN107683529B (zh) | 2021-10-08 |
| TWI828018B (zh) | 2024-01-01 |
| KR102395108B1 (ko) | 2022-05-09 |
| TW201724212A (zh) | 2017-07-01 |
| EP3314638A4 (en) | 2019-05-29 |
| WO2017003411A1 (en) | 2017-01-05 |
| US20180151702A1 (en) | 2018-05-31 |
| US11456372B2 (en) | 2022-09-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI761323B (zh) | 使用共享共閘極之堆疊電晶體構建的動態邏輯 | |
| CN108369957B (zh) | 形成用于纳米线设备结构的自对准垫片的方法 | |
| TWI697962B (zh) | 具有砷化鎵作為犧牲層的鍺奈米線電晶體 | |
| CN108369948B (zh) | 用于改进的静电学的非平面igzo器件的制造 | |
| TWI565005B (zh) | 積體電路及形成積體電路的方法 | |
| TWI713562B (zh) | 混合三閘極和奈米線cmos裝置架構 | |
| US20200335635A1 (en) | Thin film transistors having double gates | |
| US11411119B2 (en) | Double gated thin film transistors | |
| KR102309367B1 (ko) | 비대칭 프로파일을 갖는 핀 구조체들을 형성하는 방법 및 장치 | |
| TW201828457A (zh) | 用於對3d堆疊裝置之密度改善的倒反階梯接觸 | |
| US20210074703A1 (en) | Semiconductor nanowire device having (111)-plane channel sidewalls | |
| TWI748950B (zh) | 多高度半導體裝置及其製造方法 | |
| TWI724107B (zh) | 用於高壓射頻切換器之氮化鎵電晶體 | |
| TWI798159B (zh) | 具有嚴格控制的多鰭狀物高度的鰭式場效電晶體的整合方法 | |
| US20220199799A1 (en) | Thin film transistors having boron nitride integrated with 2d channel materials | |
| TW201813105A (zh) | 用以降低閘極誘發障壁下降/短通道效應同時最小化對驅動電流的影響的有欠疊尖端的鍺電晶體結構 | |
| EP4156288A1 (en) | High-k or ferroelectric gate oxide with zero-sio2 il process for transistor | |
| TWI715608B (zh) | 透過用於應力增強及接觸的背側露出而能深度取向生長 | |
| TW201732939A (zh) | 用以減少寄生電容的閘極堆疊金屬間的差動功函數 | |
| JP2017525128A (ja) | シリコンダイの相互接続スタック内の埋め込みメモリ |