TWI748193B - 記憶體裝置 - Google Patents
記憶體裝置 Download PDFInfo
- Publication number
- TWI748193B TWI748193B TW108120995A TW108120995A TWI748193B TW I748193 B TWI748193 B TW I748193B TW 108120995 A TW108120995 A TW 108120995A TW 108120995 A TW108120995 A TW 108120995A TW I748193 B TWI748193 B TW I748193B
- Authority
- TW
- Taiwan
- Prior art keywords
- area
- magnetic field
- magnetic
- shielding structure
- field shielding
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N50/00—Galvanomagnetic devices
- H10N50/10—Magnetoresistive devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N50/00—Galvanomagnetic devices
- H10N50/80—Constructional details
-
- H10W42/20—
-
- H10W42/287—
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1695—Protection circuits or methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
- H10B61/20—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
- H10B61/22—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
-
- H10W90/756—
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Hall/Mr Elements (AREA)
- Physics & Mathematics (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
本發明實施例提供記憶體裝置。記憶體裝置包含晶片,晶片包含磁性隨機存取記憶體單元。磁場屏蔽結構包括導電或磁性材料,且至少部份地圍繞晶片。磁場屏蔽結構包括橫向地圍繞晶片的側壁區、從側壁區向上延伸的上方區和從側壁區向下延伸的下方區,開口位於晶片上方,上方區及/或下方區中的至少一者終止於開口。
Description
本發明實施例係有關於半導體技術,且特別是有關於記憶體裝置。
許多現代電子裝置含有電子記憶體,例如硬碟或隨機存取記憶體(random access memory,RAM)。電子記憶體可為揮發性記憶體或非揮發性記憶體。非揮發性記憶體能夠在沒有電源的情況下儲存資料,而揮發性記憶體在斷電時流失資料記憶內容。磁性穿隧接面(magnetic tennel junctions,MTJs)可用於硬碟及/或磁性隨機存取記憶體(magnetic RAM,MRAM)中,因此磁性穿隧接面為下一世代資料儲存的方法中有希望的候選。
在一些實施例中,提供記憶體裝置,記憶體裝置包含晶片,包含磁性隨機存取記憶體單元;磁場屏蔽結構,包括導電或磁性材料,且至少部份地圍繞晶片,其中磁場屏蔽結構包括橫向地圍繞晶片的側壁區、從側壁區向上延伸的上方區和從側壁區向下延伸的下方區;以及開口,位於晶片上方,其中上方區及/或下方區中的至少一者終止於開口。
在一些其他實施例中,提供記憶體裝置,記憶體裝置包含晶片,包含磁性隨機存取記憶體單元,晶片包含上方表面、下方表面以及延伸於上方表面與下方表面之間的晶片側壁;以及磁場屏蔽結構,至少部份地圍繞晶片,並定義圍繞晶片的磁屏蔽區,其中磁場屏蔽結構包括複數個導電或磁性材料層和複數個絕緣材料層,其中複數個絕緣材料層分別設置於複數個導電或磁性材料層之間。
在另外一些實施例中,提供記憶體裝置,記憶體裝置包含晶片,包含磁性隨機存取記憶體單元,晶片包含上方表面、下方表面以及延伸於上方表面與下方表面之間的晶片側壁;以及磁場屏蔽結構,至少部份地圍繞晶片,其中磁場屏蔽結構包括橫向地圍繞晶片側壁的側壁區以及從側壁區向內延伸以懸掛於上方表面或下方表面中的第一個的周邊區域的第一懸掛區,第一懸掛區不完全地覆蓋整個上方表面或整個下方表面,且磁場屏蔽結構包含第一斜內角,其中側壁區和第一懸掛區交會於第一斜內角。
要瞭解的是以下的揭露內容提供許多不同的實施例或範例,以實施提供之主體的不同部件。以下敘述各個構件及其排列方式的特定範例,以求簡化揭露內容的說明。當然,這些僅為範例並非用以限定本發明。例如,以下的揭露內容敘述了將一第一部件形成於一第二部件之上或上方,即表示其包含了所形成的上述第一部件與上述第二部件是直接接觸的實施例,亦包含了尚可將附加的部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與上述第二部件可能未直接接觸的實施例。此外,揭露內容中不同範例可能使用重複的參考符號及/或用字。這些重複符號或用字係為了簡化與清晰的目的,並非用以限定各個實施例及/或所述外觀結構之間的關係。
再者,為了方便描述圖式中一元件或部件與另一(複數)元件或(複數)部件的關係,可使用空間相關用語,例如“在...之下”、“下方”、“下部”、“上方”、“上部”及類似的用語。除了圖式所繪示的方位之外,空間相關用語也涵蓋裝置在使用或操作中的不同方位。所述裝置也可被另外定位(例如,旋轉90度或者位於其他方位),並對應地解讀所使用的空間相關用語的描述。
磁性穿隧接面(MTJ)包含透過穿隧阻障層隔開的第一鐵磁性膜和第二鐵磁性膜。其中一個鐵磁性膜(時常被稱為“參考層”)具有固定的磁化方向,而另一個鐵磁性膜(時常被稱為“自由層”)具有可變的磁化方向。對於有著正穿隧磁阻(tunnelling magnetoresistance,TMR)的磁性穿隧接面,如果參考層和自由層的磁化方向為平行定向,則電子穿過穿隧阻障層的可能性較大,使得磁性穿隧接面為低電阻狀態。相反地,如果參考層和自由層的磁化方向為反平行定向,則電子穿過穿隧阻障層的可能性較小,使得磁性穿隧接面為高電阻狀態。因此,磁性穿隧接面可在兩種電阻狀態之間切換,有著低電阻的第一狀態(低電阻態RP
: 參考層和自由層的磁化方向為平行)和有著高電阻的第二狀態(高電阻態RAP
: 參考層和自由層的磁化方向為反平行)。可以注意的是,磁性穿隧接面也具有負穿隧磁阻,例如反平行定向的電阻較低,而平行定向的電阻較高。
由於二進制的性質,因此在記憶單元中使用磁性穿隧接面來儲存數位資料時,低電阻態RP
對應至第一資料狀態(例如邏輯“0”),高電阻態RAP
對應至第二資料狀態(例如邏輯“1”)。因此,一些晶片包含一個或多個陣列的磁性隨機存取記憶體單元,其中每個磁性隨機存取記憶體使用一個磁性穿隧接面來儲存資料狀態。然而,當此晶片存在外部磁場時,外部磁場可能不利地“翻轉”儲存在磁性隨機存取記憶體單元中的資料狀態,導致資料保存問題。為了減輕外部磁場的不利影響,本發明實施例考慮了以磁場屏蔽結構至少部分地圍繞磁性隨機存取記憶體晶片。磁場屏蔽結構至少部分地圍繞晶片,且定義了圍繞晶片的磁屏蔽區。位於磁場屏蔽結構中的磁屏蔽區具有第一磁場強度小於緊接在磁場屏蔽結構的最外表面之外的第二磁場強度。因此,磁場屏蔽結構降低了晶片所承受的磁場,進而幫助改善在晶片的磁性隨機存取記憶體單元中的資料保留。
第1A圖顯示依據一些實施例之記憶體裝置100的透視圖,且第1B圖顯示第1A圖的記憶體裝置100的透視圖,其中將第1A圖的前方部分移除,以更清楚地顯示記憶體裝置的內部。如第1A-1B圖所示,記憶體裝置100包含晶片102和磁場屏蔽結構104。磁場屏蔽結構104的最內表面至少部分地圍繞晶片102並建立接近晶片102的磁屏蔽區。由於磁場屏蔽結構104的緣故,磁屏蔽區具有第一磁場強度小於緊接在磁場屏蔽結構104的最外表面之外的第二磁場強度。因此,磁場屏蔽結構104降低了晶片102所承受的磁場,進而幫助改善在晶片上的磁性隨機存取記憶體單元中的資料保留。
晶片102包含半導體基底106和設置於半導體基底106上方的互連結構108。一般來說,晶片102包含設置於半導體基底106中的電晶體110以及排列在互連結構108中的磁性隨機存取記憶體單元(例如磁性隨機存取記憶體單元112)的陣列。在一些實施例中,半導體基底106具有主動裝置(例如電晶體110)設置於其上的第一面以及相對於第一面的第二面,其中軸123垂直通過第一面和第二面。
磁場屏蔽結構104由一種或多種導電或磁性材料製成。在一些實施例中,磁場屏蔽結構104包括橫向地圍繞晶片102的側壁區114、從側壁區114向上延伸的上方區116以及從側壁區114向下延伸的下方區118。上方區116及/或下方區118的至少一者終止於晶片102上方的開口(例如第一開口120或第二開口122)。
在第1A-1B圖的範例中,第一開口120設置於晶片102的上方表面上方,且第二開口122設置於晶片102的下方表面之下。在一些實施例中,上方及/或下方開口的中心在軸123上,且上方及/或下方開口對於軸123大致對稱。
在一些實施例中,上方區116包括:從側壁區114向上延伸的上支柱區124以及從上支柱區124的最上方範圍向內延伸的上懸區126,上懸區126懸掛在第一面的周邊區域上方,其中上懸區126終止於第一開口120,使得上懸區126不直接懸掛於第一面的中心區域上方。也請參照第2B、2C、2D和2E圖。
在一些實施例中,磁場屏蔽結構104包含第一斜內角128,其中上支柱區124和上懸區126交會於第一斜內角128。也請參照第2B、2C、2D和2E圖。
在一些實施例中,下方區118包括: 從側壁區114向下延伸的下支柱區130以及從下支柱區130的最下方範圍向內延伸的下懸區132,下懸區132懸掛在第二面的周邊區域下方,其中下懸區132終止於第二開口122,使得下懸區132不直接懸掛於第二面的中心區域下方。
在一些實施例中,磁場屏蔽結構104包含第二斜內角134,其中下支柱區130和下懸區132交會於第二斜內角134。在一些實施例中,第二斜內角134可具有與第一斜內角128相同的曲率半徑,其可促進預期與晶片對稱之磁場的遮蔽。在其他實施例中,第二斜內角134可具有大於或小於第一斜內角128的曲率半徑,其可促進預期與晶片非對稱之磁場的遮蔽。
在一些實施例中,第一開口120和第二開口122具有相等尺寸(也請參照第2A-2E圖和第3A圖)。然而,在其他實施例中,第一開口120和第二開口122具有不同尺寸(請參照第3B-3C圖)。
在其他實施例中,不具有上懸區126及/或下懸區132,且上支柱區124和下支柱區130的最內側壁為大致平坦的(請參照第2A圖)。
在一些實施例中,磁場屏蔽結構包括透過絕緣膜彼此隔開的多層導電或磁性膜。數個範例如第4A-4E圖所示。舉例來說,導電或磁性層402可包括導電或磁性材料,例如矽、鋼、鐵、碳、矽鋼、碳鋼或包括鐵(Fe)、鈷(Co)、鎳(Ni)、矽(Si)及/或碳(C)的其他材料。絕緣層404(有時也被稱為絕緣結構)可包括絕緣材料,且可例如包含低介電常數(low-K)材料、高介電常數(high-K)材料或二氧化矽。
舉例來說,第4A圖顯示磁場屏蔽結構104的一些實施例,磁場屏蔽結構104包括透過絕緣層404彼此隔開的多層導電或磁性層402。第4A圖的左圖顯示磁場屏蔽結構104的上視圖,而第4A圖的右圖顯示磁場屏蔽結構104的剖面示意圖。導電或磁性層402為彼此堆疊的環狀結構,因此每個環狀結構的中心位於軸123上。導電或磁性層402位於彼此平行的對應平面中,且平行於晶片102所在的平面中,且導電或磁性層402的平面一般垂直於軸123。同為環狀結構的絕緣層404堆疊於對應的導電或磁性層402之間,以將相鄰的導電或磁性層402彼此隔開。對於絕緣層404,每個環狀結構的中心位於軸123上。絕緣層404位於通常彼此平行的對應平面中,且平行於導電或磁性層402。在一些實施例中,導電或磁性層402可具有彼此相等的厚度。舉例來說,在一些實施例中,導電或磁性層402可具有各自的厚度在1μm至1mm的範圍。相似地,絕緣層404可具有彼此相等的厚度。舉例來說,在一些實施例中,絕緣層404可具有各自的厚度在1μm至1mm的範圍。在一些情況中,導電或磁性層402的各自厚度相等於絕緣層404的各自厚度,但是在其他情況中,導電或磁性層402的各自厚度大於或小於絕緣層404的各自厚度。
第4B圖顯示磁場屏蔽結構104的其他實施例,磁場屏蔽結構104包括透過絕緣層404彼此隔開的多層導電或磁性層402。第4B圖的左圖顯示磁場屏蔽結構104的上視圖,而第4B圖的右圖顯示磁場屏蔽結構104的剖面示意圖。如第4B圖的上視圖(左圖)所示,導電或磁性層402為彼此同心的環狀結構,且具有中心位於軸123上。如第4B圖(右圖)所示,相較於第4A圖,導電或磁性層402此處沿軸123伸長。同為環狀結構的絕緣層404設置於對應的導電或磁性層402之間,以將相鄰的導電或磁性層402彼此隔開。絕緣層404也彼此為同心的,且相對於導電或磁性層402同心。在一些實施例中,導電或磁性層402可具有彼此相等的厚度。舉例來說,在一些實施例中,導電或磁性層402可具有各自的厚度在1μm至1mm的範圍。相似地,絕緣層404可具有彼此相等的厚度。舉例來說,在一些實施例中,絕緣層404可具有各自的厚度在1μm至1mm的範圍。在一些情況中,導電或磁性層402的各自厚度相等於絕緣層404的各自厚度,但是在其他情況中,導電或磁性層402的各自厚度大於或小於絕緣層404的各自厚度。
第4C圖顯示磁場屏蔽結構104的其他實施例,磁場屏蔽結構104包括透過絕緣層404彼此隔開的多層導電或磁性層402。在第4C圖中,導電或磁性層402同樣為彼此同心的環狀結構,且具有中心在軸123上。如第4C圖(右圖)所示,導電或磁性層402和絕緣層404具有一般沿斜內上角的曲率的上錐形部以及一般沿斜內下角的曲率的下錐形部。同為環狀結構的絕緣層404設置於對應的導電或磁性層402之間,以將相鄰的導電或磁性層402彼此隔開。絕緣層404也彼此為同心的,且相對於導電或磁性層402同心。
第4D圖顯示磁場屏蔽結構104的其他實施例,磁場屏蔽結構104包括透過絕緣層404彼此隔開的多層導電或磁性層402。在第4D圖中,導電或磁性層402同樣為彼此同心的環狀結構,且具有中心在軸123上。然而,在第4C圖中,給定半徑的每個導電或磁性環狀結構是連續的並且從磁場屏蔽結構的最上表面延伸到磁場屏蔽結構的最下表面,而在第4D圖中,給定半徑的多個導電或磁性環狀結構在磁場屏蔽結構的最上表面和磁場屏蔽結構的最下表面之間的不同高度處間隔開。因此,在第4D圖中,第一組的環狀結構450沿垂直於軸123的第一平面451彼此具有不同半徑(例如半徑r1
、r2
、r3
),且第二組的環狀結構452沿平行於軸123的第二平面455彼此具有相等半徑(例如半徑r2
)。絕緣層404設置於對應的導電或磁性層402之間,以將相鄰的導電或磁性環狀結構彼此隔開。
如第4E圖(右圖)所示,相較於第4D圖,導電或磁性層402和絕緣層404可具有一般沿斜內上角的曲率的上錐形部以及一般沿斜內下角的曲率的下錐形部。絕緣層404同樣設置於對應的導電或磁性層402之間,以將相鄰的導電或磁性層402彼此隔開。
第5A-5D圖顯示絕緣封裝材料502封裝晶片102以形成封裝結構的進一步範例。在一些實施例中,絕緣封裝材料502包括塑膠(熱固性或熱塑性)或陶瓷,且通常為黑色的。在一些實施例中,如第5A-5D圖所示,舉例來說,絕緣封裝材料502的最外表面與磁場屏蔽結構104的最內表面間隔開,使得磁場屏蔽結構104位於封裝結構之外。包含晶片102和絕緣封裝材料502的封裝結構以及磁場屏蔽結構104安裝至印刷電路板(PCB)基板506上。
在第5A圖中,舉例來說,絕緣封裝材料502封裝晶片102以形成封裝結構,且磁場屏蔽結構104圍繞絕緣封裝材料502和晶片102。導線504(例如由鋁或銅製成的導線架)將晶片102上的接合墊或其他結構耦接至印刷電路板基板506上的導線。在第5A圖中,導線504完全位於磁場屏蔽結構104中。磁場屏蔽結構104可透過環氧樹脂、黏膠、焊料或其他扣件固定至印刷電路板基板506。
第5B圖顯示另一實施例,其中絕緣封裝材料502封裝晶片102以形成封裝結構,且磁場屏蔽結構104圍繞絕緣封裝材料502和晶片102。相較於第5A圖中導線504在晶片102與印刷電路板基板506之間僅垂直地延伸,在第5B圖中,導線504向內彎曲以延伸於晶片102下方,以允許磁場屏蔽結構104在靠近印刷電路板基板506處具有較小的開口。
第5C圖顯示另一實施例,其中磁場屏蔽結構104在其側壁中包含開口,以容納導線504。因此,從側壁的面來看時,開口可為圓形、方形、矩形或其他形狀,且導線504通過開口以延伸通過磁場屏蔽結構104,且因此最終向外延伸超出磁場屏蔽結構104的外緣,以耦接至印刷電路板基板506。
第5D圖顯示另一實施例,其中晶片102上的接合墊、焊料凸塊或其他導電結構可透過重佈線層510和焊料凸塊512操作地耦接至印刷電路板基板506上的導線。重佈線層510可包含設置於介電結構中的一個或多個導電層,其中重佈線層510能夠“扇出”,使得焊料凸塊512的涵蓋範圍大於晶片102上的接合墊的涵蓋範圍。磁場屏蔽結構104可透過環氧樹脂、黏膠、焊料或其他扣件固定至印刷電路板基板506。
在一些實施例中,如第6A-6D圖所示,絕緣封裝材料502封裝晶片102和磁場屏蔽結構104。因此,絕緣封裝材料502環繞或選擇性地完全封裝磁場屏蔽結構104和晶片102,以建立封裝結構。
在第6A圖中,焊線604通過絕緣封裝材料502延伸至導線架602,以將晶片102上的接合墊或焊料凸塊電性耦接至印刷電路板(PCB)基板506上的導線。在通過絕緣封裝材料502時,焊線604通過磁場屏蔽結構104的上表面中的開口,並且越過磁場屏蔽結構104的上表面,以耦接導線架602。
第6B圖顯示另一實施例,其中焊線604通過磁場屏蔽結構104的下表面中的開口,並且越過磁場屏蔽結構104的下表面,以耦接導線架602。
第6C圖顯示另一實施例,其中磁場屏蔽結構104在其側壁中包含開口。因此,焊線604通過磁場屏蔽結構104的側壁中的開口,以耦接導線架602。
第6D圖顯示另一實施例,其中絕緣封裝材料502封裝晶片102和磁場屏蔽結構104。然而,在第6D圖中,晶片102上的接合墊、焊料凸塊或其他導電結構可透過選擇性的焊線604、重佈線層510和焊料凸塊512操作地耦接至印刷電路板基板506上的導線。重佈線層510可包含設置於介電結構中的一個或多個導電層,其中重佈線層510能夠“扇出”,使得焊料凸塊512的涵蓋範圍大於晶片102上的接合墊的涵蓋範圍。在其他實施例中,晶片102上的接合墊或其他導電部件(例如銅柱)可在沒有所示的焊線604的情況下直接接合至重佈線層510。
第7圖顯示積體電路700的一些實施例的剖面示意圖,在一些實施例中,積體電路700也可被稱為晶片(例如晶片102)。積體電路700包含設置於積體電路700的互連結構704中的磁性穿隧接面記憶元件703a、703b。磁性穿隧接面記憶元件703a、703b可為磁性穿隧接面元件陣列的一部分,磁性穿隧接面元件陣列被包含在磁性隨機存取記憶體裝置內。
積體電路700包含基底706。基底706可例如為塊狀(bulk)基底(例如塊狀單晶矽基底)或絕緣層上覆矽(silicon-on-insulator,SOI)基底。所示的實施例顯示一個或多個淺溝槽隔離(shallow trench isolation,STI)區708,淺溝槽隔離區708可包含在基底706中的介電填充溝槽。
存取電晶體710、712設置於淺溝槽隔離區708之間。存取電晶體710、712分別包含閘極電極714、716、閘極介電質718、720、側壁間隙壁722以及源極/汲極區724。源極/汲極區724設置於閘極電極714、716與淺溝槽隔離區708之間的基底706中,且摻雜第一導電型,第一導電型與分別閘極介電質718、720下方的通道區的第二導電型相對。閘極電極714、716可例如為摻雜多晶矽或金屬(例如鋁、銅)或前述之組合。閘極介電質718、720可例如為氧化物,例如二氧化矽或高介電常數介電材料。側壁間隙壁722可例如由氮化矽(例如Si3
N4
)製成。
互連結構704設置於基底706上方並將裝置(例如存取電晶體710、712)彼此耦接。互連結構704包含複數個金屬間介電(intermetal dielectric,IMD)層726、728、730以及複數個金屬化層732、734、736彼此交替層疊。金屬間介電層726、728、730可例如由低介電常數介電質製成,例如未摻雜的矽酸鹽玻璃或氧化物(例如二氧化矽)或極低介電常數介電層。金屬化層732、734、736包含形成於溝槽中的金屬線738、740、742,且金屬線738、740、742可由金屬(例如銅或鋁)製成。接點744從底部的金屬化層732延伸至源極/汲極區724及/或閘極電極714、716,且導通孔746延伸於金屬化層732、734、736之間。接點744和導通孔746延伸通過介電保護層750、752(介電保護層750、752可由介電材料製成,且可在製造期間作為蝕刻停止層)。介電保護層750、752可由極低介電常數介電材料製成,例如SiC。接點744和導通孔746可由金屬製成,例如銅或鎢。
被配置來儲存個別資料狀態的磁性穿隧接面記憶元件703a、703b設置於互連結構704中相鄰金屬層之間。磁性穿隧接面記憶元件703a包含磁性穿隧接面,磁性穿隧接面包含反鐵磁性層713、固定層715、金屬夾層717、鐵磁性參考層707、非磁性阻障層711和鐵磁性自由層709。
在一些實施例中,反鐵磁性層713包括鉑錳(PtMn),固定層715包括CoFeB,且金屬夾層717包括釕(Ru)。金屬夾層717具有預定的厚度,金屬夾層717在固定層715與鐵磁性參考層707之間引入強的反平行耦合(anti-parallel coupling)。舉例來說,在一些實施例中,其中金屬夾層717為過渡金屬、過渡金屬合金或甚至氧化物,以提供強的反鐵磁性層間交互耦合(interlayer-exchange coupling,IEC),金屬夾層717具有厚度從1.2Å至約30Å的範圍。在一些實施例中,金屬夾層717為釕(Ru)層或銥層。
在一些實施例中,非磁性阻障層711可包括非晶阻障質(例如氧化鋁(AlOx
)或氧化鈦(TiOx
))或結晶阻障質(例如氧化鎂(MgO)或尖晶石(MgAl2
O4
,其在一些情況中也可以MAO表示))。在一些實施例中,非磁性阻障層711為穿隧阻障層,其足夠薄以允許鐵磁性自由層709與鐵磁性參考層707之間電流的量子力學穿隧。在以自旋閥(spin valve)取代磁性穿隧接面的其他實施例中,非磁性阻障層711一般為非磁性金屬。非磁性金屬的範例包含銅、金、銀、鋁、鉛、錫、鈦和鋅及/或例如黃銅或青銅的合金,但不限於此。
鐵磁性自由層709能夠在兩個磁化狀態之間改變其磁化方向,兩個磁化狀態具有不同的電阻且對應於儲存在記憶體單元中的二進制資料狀態。在一些實施例中,鐵磁性自由層709可包括磁性金屬,例如鐵、鎳、鈷和前述之合金。舉例來說,在一些實施例中,鐵磁性自由層709可包括鈷、鐵和硼,例如CoFeB鐵磁性自由層,且非磁性阻障層711可包括非晶阻障質(例如氧化鋁(AlOx
)或氧化鈦(TiOx
))或結晶阻障質(例如氧化鎂(MgO)或尖晶石(MgAl2
O4
))。
在一些情況中,當磁性穿隧接面存在反鐵磁性層713時,反鐵磁性層713可對固定層715提供交換偏壓。然而,可以注意的是,反鐵磁性層713為選擇性的,且事實上,許多磁性穿隧接面不存在反鐵磁性層。
位元線(bit-line,BL)耦接至磁性穿隧接面記憶元件703a的一端,且源極線(source-line,SL)透過存取電晶體712耦接至磁性穿隧接面記憶元件703a的另一端。因此,施加至存取電晶體712的閘極電極之合適的字元線(word-line,WL)電壓將磁性穿隧接面記憶元件703a耦接於位元線與源極線之間,且允許偏壓通過位元線和源極線施加於磁性穿隧接面記憶元件703a上方。因此,透過提供合適的偏壓狀態,磁性穿隧接面記憶元件703a可在兩種電阻狀態之間切換以儲存資料,分別為有著低電阻的第一狀態(參考層和自由層的磁化方向為平行)和有著高電阻的第二狀態(參考層和自由層的磁化方向為反平行)。
雖然本發明實施例主要以磁性穿隧接面進行描述,可以理解的是,本發明實施例可應用於自旋閥記憶元件,自旋閥記憶元件可使用軟磁層作為鐵磁性自由層709,硬磁層作為鐵磁性參考層707,以及非磁性阻障質將硬磁層和軟磁層隔開。
一些實施例為有關於記憶體裝置,記憶體裝置包含晶片,晶片包含磁性隨機存取記憶體(MRAM)單元於其上。磁場屏蔽結構包括導電或磁性材料,且至少部份地圍繞晶片。磁場屏蔽結構包括橫向地圍繞晶片的側壁區、從側壁區向上延伸的上方區和從側壁區向下延伸的下方區。開口位於晶片上方,上方區及/或下方區中的至少一者終止於開口。
在一些其他實施例中,其中磁場屏蔽結構包含複數個導電或磁性材料層,複數個導電或磁性材料層分別透過複數個絕緣材料層彼此隔開。
在一些其他實施例中,上述記憶體裝置更包含絕緣封裝材料,絕緣封裝材料封裝晶片以形成封裝結構,其中絕緣封裝材料的最外表面與用於封裝結構的磁場屏蔽結構的最內表面間隔開,使得磁場屏蔽結構位於封裝結構之外。
在一些其他實施例中,上述記憶體裝置更包含絕緣封裝材料,絕緣封裝材料封裝晶片和磁場屏蔽結構,絕緣封裝材料設置於晶片的最外表面與磁場屏蔽結構的最內表面之間,且絕緣封裝材料圍繞磁場屏蔽結構的最外表面,以建立封裝結構;以及電性連接器,延伸通過絕緣封裝材料,以將晶片電性耦接至焊料凸塊或導線架,焊料凸塊或導線架被配置為安裝至印刷電路板。
在一些其他實施例中,其中晶片包含半導體基底,半導體基底具有主動裝置設置於其上的第一面和相對於第一面的第二面,其中一軸垂直地通過第一面、第二面和開口。
在一些其他實施例中,其中開口的中心位於軸上,且開口大致對稱於軸。
在一些其他實施例中,其中上方區包含上懸區,上懸區從上方區的最上方範圍向內延伸,以懸掛於第一面的周邊區域上方,且其中上懸區終止於開口,使得上懸區不直接懸掛於第一面的中心區域上方。
在一些其他實施例中,其中磁場屏蔽結構包含第一斜內角,其中上方區和上懸區交會於第一斜內角。
在一些其他實施例中,其中下方區包含下懸區,下懸區從下方區的最下方範圍向內延伸,以懸掛於第二面的周邊區域下方,且其中下懸區終止於第二開口,使得下懸區不直接懸掛於第二面的中心區域下方。
在一些其他實施例中,其中磁場屏蔽結構包含第二斜內角,其中下方區和下懸區交會於第二斜內角。
在一些其他實施例中,其中開口和第二開口具有相等尺寸。
在一些其他實施例中,其中開口和第二開口具有不同尺寸。
一些實施例為有關於記憶體裝置,記憶體裝置包含晶片,晶片包含磁性隨機存取記憶體(MRAM)單元於其上,晶片包含上方表面、下方表面以及延伸於上方表面與下方表面之間的晶片側壁。磁場屏蔽結構至少部份地圍繞晶片,並定義圍繞晶片的磁屏蔽區。磁場屏蔽結構包括複數個導電或磁性材料層和複數個絕緣材料層。複數個絕緣材料層分別設置於複數個導電或磁性材料層之間。
在一些其他實施例中,其中磁場屏蔽結構包含複數個環狀結構,複數個環狀結構彼此堆疊且具有中心在一軸上,且複數個環狀結構包含導電或磁性材料;以及複數個環狀絕緣結構設置於複數個導電或磁性材料層之間,以將相鄰的導電或磁性材料層彼此隔開。
在一些其他實施例中,其中磁場屏蔽結構的上方表面或下方表面的開口定義懸掛區終點,其中軸與開口的中心交會並垂直地通過晶片的表面。
在一些其他實施例中,其中磁場屏蔽結構包含複數個環狀結構,複數個環狀結構彼此同心且具有中心在一軸上,複數個環狀結構平行於軸伸長且包含導電或磁性材料;以及複數個環狀絕緣結構設置於複數個導電或磁性材料層之間,以將相鄰的導電或磁性材料層彼此隔開。
在一些其他實施例中,其中複數個環狀結構的上方區及/或複數個環狀結構的下方區中的至少一者為錐形的。
在一些其他實施例中,其中磁場屏蔽結構包含複數個環狀結構,複數個環狀結構彼此同心且具有中心在一軸上,其中第一組的複數個環狀結構沿垂直於軸的第一平面具有彼此不同的半徑,且其中第二組的複數個環狀結構沿平行於軸的第二平面具有彼此相等的半徑;以及絕緣結構將第一組的複數個環狀結構和第二組的複數個環狀結構彼此隔開。
一些實施例為有關於記憶體裝置,記憶體裝置包含晶片,晶片包含磁性隨機存取記憶體(MRAM)單元於其上,晶片包含上方表面、下方表面以及延伸於上方表面與下方表面之間的晶片側壁。磁場屏蔽結構至少部份地圍繞晶片,磁場屏蔽結構包括橫向地圍繞晶片側壁的側壁區以及從側壁區向內延伸以懸掛於上方表面或下方表面中的第一個的周邊區域的第一懸掛區,第一懸掛區不完全地覆蓋整個上方表面或整個下方表面。磁場屏蔽結構包含第一斜內角,其中側壁區和第一懸掛區交會於第一斜內角。
在一些其他實施例中,其中磁場屏蔽結構更包含第二懸掛區,第二懸掛區從側壁區向內延伸以懸掛於上方表面或下方表面中的第二個的周邊區域,第二懸掛區不完全地覆蓋整個上方表面或整個下方表面,上方表面或下方表面中的第二個不同於上方表面或下方表面中的第一個,且其中磁場屏蔽結構包含第二斜內角,其中側壁區和第二懸掛區交會於第二斜內角。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更加了解本發明實施例。本技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明的發明精神與範圍。在不背離本發明的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。
100‧‧‧記憶體裝置
102‧‧‧晶片
104‧‧‧磁場屏蔽結構
106‧‧‧半導體基底
108、704‧‧‧互連結構
110‧‧‧電晶體
112‧‧‧磁性隨機存取記憶體單元
114‧‧‧側壁區
116‧‧‧上方區
118‧‧‧下方區
120‧‧‧第一開口
122‧‧‧第二開口
123‧‧‧軸
124‧‧‧上支柱區
126‧‧‧上懸區
128‧‧‧第一斜內角
130‧‧‧下支柱區
132‧‧‧下懸區
134‧‧‧第二斜內角
402‧‧‧導電或磁性層
404‧‧‧絕緣層
450、452‧‧‧環狀結構
451‧‧‧第一平面
455‧‧‧第二平面
502‧‧‧絕緣封裝材料
504‧‧‧導線
506‧‧‧印刷電路板基板
510‧‧‧重佈線層
512‧‧‧焊料凸塊
602‧‧‧導線架
604‧‧‧焊線
700‧‧‧積體電路
703a、703b‧‧‧磁性穿隧接面記憶元件
706‧‧‧基底
707‧‧‧鐵磁性參考層
708‧‧‧淺溝槽隔離區
709‧‧‧鐵磁性自由層
710、712‧‧‧存取電晶體
711‧‧‧非磁性阻障層
713‧‧‧反鐵磁性層
714、716‧‧‧閘極電極
715‧‧‧固定層
717‧‧‧金屬夾層
718、720‧‧‧閘極介電質
722‧‧‧側壁間隙壁
724‧‧‧源極/汲極區
726、728、730‧‧‧金屬間介電層
732、734、736‧‧‧金屬化層
738、740、742‧‧‧金屬線
744‧‧‧接點
746‧‧‧導通孔
750、752‧‧‧介電保護層
r1、r2、r3‧‧‧半徑
根據以下的詳細說明並配合所附圖式可以更加理解本發明實施例。應注意的是,根據本產業的標準慣例,圖示中的各種部件(feature)並未必按照比例繪製。事實上,可能任意的放大或縮小各種部件的尺寸,以做清楚的說明。
第1A圖顯示依據一些實施例之使用磁場屏蔽結構的記憶體裝置的透視圖,且第1B圖顯示第1A圖的記憶體裝置的透視圖,其中將第1A圖的前方部分移除,以更清楚地顯示記憶體裝置的內部。
第2A-2E圖各顯示依據一些實施例之使用磁場屏蔽結構的記憶體裝置的各種實施例的剖面示意圖和對應的透視圖。
第3A-3C圖顯示依據一些實施例之使用磁場屏蔽結構的記憶體裝置的各種實施例的剖面示意圖。
第4A-4E圖各顯示依據一些實施例之使用磁場屏蔽結構的記憶體裝置的各種實施例的上視圖和剖面示意圖。
第5A-5D圖各顯示依據一些實施例之封裝記憶體裝置的各種實施例的剖面示意圖,其中當磁場屏蔽結構安裝於印刷電路板(printed circuit board,PCB)上時,磁場屏蔽結構在封裝體外部。
第6A-6D圖各顯示依據一些實施例之封裝記憶體裝置的各種實施例的剖面示意圖,其中磁場屏蔽結構設置於封裝體內,且接著安裝至印刷電路板上。
第7圖顯示一些實施例之記憶體裝置的剖面示意圖,記憶體裝置包含半導體基底,在半導體基底上方有著互連結構,其中記憶體裝置包含設置於互連結構中的磁性穿隧接面或磁性隨機存取記憶體單元。
100‧‧‧記憶體裝置
102‧‧‧晶片
104‧‧‧磁場屏蔽結構
106‧‧‧半導體基底
108‧‧‧互連結構
110‧‧‧電晶體
112‧‧‧磁性隨機存取記憶體單元
114‧‧‧側壁區
116‧‧‧上方區
118‧‧‧下方區
120‧‧‧第一開口
122‧‧‧第二開口
123‧‧‧軸
124‧‧‧上支柱區
126‧‧‧上懸區
128‧‧‧第一斜內角
130‧‧‧下支柱區
132‧‧‧下懸區
134‧‧‧第二斜內角
Claims (15)
- 一種記憶體裝置,包括:一晶片,包含一磁性隨機存取記憶體單元;一磁場屏蔽結構,包括導電或磁性材料,且至少部份地圍繞該晶片,其中該磁場屏蔽結構包括橫向地圍繞該晶片的一側壁區、從該側壁區向上延伸的一上方區和從該側壁區向下延伸的一下方區,其中該磁場屏蔽結構更包括一上懸區和一下懸區,該上懸區從該上方區向內延伸並延伸至該晶片的一上方表面上方且終止於該晶片上方的一第一開口,該下懸區從該下方區向內延伸並延伸至該晶片的一下方表面下方且終止於該晶片下方的一第二開口。
- 如申請專利範圍第1項所述之記憶體裝置,其中該磁場屏蔽結構包括複數個導電或磁性材料層,該複數個導電或磁性材料層分別透過複數個絕緣材料層彼此隔開。
- 如申請專利範圍第1或2項所述之記憶體裝置,更包括:一絕緣封裝材料,封裝該晶片以形成一封裝結構,其中該絕緣封裝材料的最外表面與用於該封裝結構的該磁場屏蔽結構的最內表面間隔開,使得該磁場屏蔽結構位於該封裝結構之外。
- 如申請專利範圍第1或2項所述之記憶體裝置,更包括:一絕緣封裝材料,封裝該晶片和該磁場屏蔽結構,該絕緣封裝材料設置於該晶片的最外表面與該磁場屏蔽結構的最內表面之間,且該絕緣封裝材料圍繞該磁場屏蔽結構的最外表面,以建立一封裝結構;以及一電性連接器,延伸通過該絕緣封裝材料,以將該晶片電性耦接至一焊料凸塊或一導線架,該焊料凸塊或該導線架被配置為安裝至一印刷電路板。
- 如申請專利範圍第1或2項所述之記憶體裝置,其中該晶片包含一半導體基底,該半導體基底具有一主動裝置設置於其上的一第一面和相對於該第一面的一第二面,其中一軸垂直地通過該第一面、該第二面及該第一開口或該第二開口的至少一者。
- 如申請專利範圍第5項所述之記憶體裝置,其中該上懸區從該上方區的最上方範圍向內延伸,以懸掛於該第一面的一周邊區域上方,且其中該上懸區終止於該第一開口,使得該上懸區不直接懸掛於該第一面的一中心區域上方。
- 如申請專利範圍第6項所述之記憶體裝置,其中該磁場屏蔽結構包含一第一曲面內角,其中該上方區和該上懸區交會於該第一曲面內角。
- 如申請專利範圍第6項所述之記憶體裝置,其中該下懸區從該下方區的最下方範圍向內延伸,以懸掛於該第二面的一周邊區域下方,且其中該下懸區終止於該第二開口,使得該下懸區不直接懸掛於該第二面的一中心區域下方。
- 如申請專利範圍第8項所述之記憶體裝置,其中該磁場屏蔽結構包含一第二曲面內角,其中該下方區和該下懸區交會於該第二曲面內角。
- 一種記憶體裝置,包括:一晶片,包含一磁性隨機存取記憶體單元,該晶片包含一上方表面、一下方表面以及延伸於該上方表面與該下方表面之間的一晶片側壁;以及一磁場屏蔽結構,至少部份地圍繞該晶片,並定義圍繞該晶片的一磁屏蔽區,其中該磁場屏蔽結構包括複數個導電或磁性材料層和複數個絕緣材料層,其中該複數個絕緣材料層分別設置於該複數個導電或磁性材料層之間。
- 如申請專利範圍第10項所述之記憶體裝置,其中該磁場屏蔽結構包括:複數個環狀結構,彼此堆疊且具有中心在一軸上,且該複數個環狀結構包括導電或磁性材料;以及複數個環狀絕緣結構,設置於該複數個導電或磁性材料層之間,以將相鄰的導電或磁性材料層彼此隔開。
- 如申請專利範圍第10項所述之記憶體裝置,其中該磁場屏蔽結構包括:複數個環狀結構,彼此同心且具有中心在一軸上,該複數個環狀結構平行於該軸伸長且包括導電或磁性材料;以及複數個環狀絕緣結構,設置於該複數個導電或磁性材料層之間,以將相鄰的導電或磁性材料層彼此隔開。
- 如申請專利範圍第12項所述之記憶體裝置,其中該複數個環狀結構的一上方區及/或該複數個環狀結構的一下方區中的至少一者為錐形的。
- 如申請專利範圍第10項所述之記憶體裝置,其中該磁場屏蔽結構包括:複數個環狀結構,彼此同心且具有中心在一軸上,其中一第一組的該複數個環狀結構沿垂直於該軸的一第一平面具有彼此不同的半徑,且其中一第二組的該複數個環狀結構沿平行於該軸的一第二平面具有彼此相等的半徑;以及一絕緣結構,將該第一組的該複數個環狀結構和該第二組的該複數個環狀結構彼此隔開。
- 一種記憶體裝置,包括: 一晶片,包含一磁性隨機存取記憶體單元,該晶片包含一上方表面、一下方表面以及延伸於該上方表面與該下方表面之間的一晶片側壁;以及一磁場屏蔽結構,至少部份地圍繞該晶片,其中該磁場屏蔽結構包括橫向地圍繞該晶片側壁的一側壁區、從該側壁區向內延伸以懸掛於該上方表面的一周邊區域而不完全地覆蓋整個該上方表面的一上懸區以及從該側壁區向內延伸以懸掛於該下方表面的一周邊區域而不完全地覆蓋整個該下方表面的一下懸區,且該磁場屏蔽結構包含一第一曲面內角,其中該側壁區和該上懸區或該下懸區的其中一者交會於該第一曲面內角。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201862686239P | 2018-06-18 | 2018-06-18 | |
| US62/686,239 | 2018-06-18 | ||
| US16/379,901 | 2019-04-10 | ||
| US16/379,901 US11139341B2 (en) | 2018-06-18 | 2019-04-10 | Protection of MRAM from external magnetic field using magnetic-field-shielding structure |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202005051A TW202005051A (zh) | 2020-01-16 |
| TWI748193B true TWI748193B (zh) | 2021-12-01 |
Family
ID=68840357
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108120995A TWI748193B (zh) | 2018-06-18 | 2019-06-18 | 記憶體裝置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US11139341B2 (zh) |
| KR (1) | KR102293010B1 (zh) |
| CN (1) | CN110620174B (zh) |
| DE (1) | DE102019110686B4 (zh) |
| TW (1) | TWI748193B (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11088083B2 (en) | 2018-06-29 | 2021-08-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | DC and AC magnetic field protection for MRAM device using magnetic-field-shielding structure |
| CN116631989A (zh) * | 2019-06-14 | 2023-08-22 | 华为数字能源技术有限公司 | 一种封装模块及金属板 |
| US12424567B2 (en) * | 2021-09-10 | 2025-09-23 | Xintec Inc. | Chip package and manufacturing method thereof |
| KR20230038894A (ko) * | 2021-09-13 | 2023-03-21 | 삼성전자주식회사 | Mram 소자를 포함하는 임베디드 소자 |
| KR102624903B1 (ko) | 2021-11-24 | 2024-01-16 | 넷솔 주식회사 | 자기 차폐층을 구비한 mram 패키지 및 이의 제조방법 |
| KR102456095B1 (ko) * | 2022-06-20 | 2022-10-18 | 주식회사 위앤아이티 | Nd자석 및 자기장 차폐용 sts 구조물을 포함하는 진동 센서용 거치대 및 이를 이용한 용해로의 진동량 측정방법 |
| CN115642148B (zh) * | 2022-12-22 | 2024-04-12 | 北京智芯微电子科技有限公司 | 磁屏蔽装置、磁屏蔽装置的制备方法以及mram芯片 |
| US20240324468A1 (en) * | 2023-03-22 | 2024-09-26 | International Business Machines Corporation | Spin-orbit torque memory devices |
Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003309196A (ja) * | 2002-04-16 | 2003-10-31 | Sony Corp | 磁気不揮発性メモリ素子の磁気シールドパッケージ |
| TW200540867A (en) * | 2003-11-24 | 2005-12-16 | Koninkl Philips Electronics Nv | Non-homogeneous shielding of an mram chip with magnetic field sensor |
| US7336556B2 (en) * | 2002-07-11 | 2008-02-26 | Sony Corporation | Magnetic non-volatile memory device |
| US7598596B2 (en) * | 2006-11-21 | 2009-10-06 | Freescale Semiconductor, Inc. | Methods and apparatus for a dual-metal magnetic shield structure |
| TW201336037A (zh) * | 2011-12-16 | 2013-09-01 | 晟碟半導體(上海)有限公司 | 用於半導體裝置之電磁干擾屏蔽及熱消耗 |
| US20150084141A1 (en) * | 2013-09-24 | 2015-03-26 | Kabushiki Kaisha Toshiba | Semiconductor device and method of manufacturing the same |
| US9048413B2 (en) * | 2011-11-15 | 2015-06-02 | Semiconductor Manufacturing International (Shanghai) Corporation | Semiconductor magnetoresistive random-access memory (MRAM) device and manufacturing method thereof |
| US20160172580A1 (en) * | 2014-12-10 | 2016-06-16 | J-Devices Corporation | Magnetic shielding package of non-volatile magnetic memory element |
| JP2016129206A (ja) * | 2015-01-09 | 2016-07-14 | 国立研究開発法人産業技術総合研究所 | 記憶装置及びその製法 |
| KR20170019966A (ko) * | 2015-08-13 | 2017-02-22 | 삼성전자주식회사 | 자기 쉴딩층을 구비한 mram 소자와 반도체 패키지, 및 그들의 제조방법 |
| TW201711170A (zh) * | 2015-09-14 | 2017-03-16 | 東芝股份有限公司 | 半導體裝置 |
| TW201712838A (zh) * | 2015-07-23 | 2017-04-01 | 蘋果公司 | 自行屏蔽的系統級封裝模組 |
Family Cites Families (26)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3130335B2 (ja) | 1991-07-23 | 2001-01-31 | セイコーインスツルメンツ株式会社 | レジストパターンの形成方法 |
| JPH0529197U (ja) | 1991-09-24 | 1993-04-16 | ミツミ電機株式会社 | 複合回路基板 |
| US5741435A (en) | 1995-08-08 | 1998-04-21 | Nano Systems, Inc. | Magnetic memory having shape anisotropic magnetic elements |
| KR100689085B1 (ko) * | 2002-01-16 | 2007-03-02 | 미쓰이 가가쿠 가부시키가이샤 | 자성기재, 자성기재의 적층체 및 그 제조방법 |
| US6914183B2 (en) | 2002-09-25 | 2005-07-05 | Sumitomo Electric Industries, Ltd. | Board for printed wiring |
| JP4096302B2 (ja) | 2002-12-16 | 2008-06-04 | ソニー株式会社 | 磁気メモリ装置 |
| DE10260961A1 (de) * | 2002-12-20 | 2004-07-01 | Endress + Hauser Conducta Gesellschaft für Mess- und Regeltechnik mbH + Co. KG | Halbleitersensor mit frontseitiger Kontaktierung |
| JP4742502B2 (ja) | 2004-02-23 | 2011-08-10 | ソニー株式会社 | 磁気シールド体、磁気シールド構造及び磁気メモリ装置 |
| US7183617B2 (en) | 2005-02-17 | 2007-02-27 | Taiwan Semiconductor Manufacturing Co., Ltd. | Magnetic shielding for magnetically sensitive semiconductor devices |
| US20060289970A1 (en) | 2005-06-28 | 2006-12-28 | Dietmar Gogl | Magnetic shielding of MRAM chips |
| JP5046189B2 (ja) | 2005-10-03 | 2012-10-10 | 日本電気株式会社 | 磁気ランダムアクセスメモリ |
| US8269319B2 (en) | 2006-10-13 | 2012-09-18 | Tessera, Inc. | Collective and synergistic MRAM shields |
| CN101656246B (zh) * | 2008-08-19 | 2011-11-09 | 南茂科技股份有限公司 | 具有开口的基板的芯片堆叠封装结构及其封装方法 |
| US8482966B2 (en) | 2008-09-24 | 2013-07-09 | Qualcomm Incorporated | Magnetic element utilizing protective sidewall passivation |
| JP5425461B2 (ja) | 2008-12-26 | 2014-02-26 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US8247888B2 (en) | 2009-04-28 | 2012-08-21 | Dai Nippon Printing Co., Ltd. | Semiconductor device and method for manufacturing metallic shielding plate |
| JP5422646B2 (ja) | 2009-05-27 | 2014-02-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| KR101855294B1 (ko) | 2010-06-10 | 2018-05-08 | 삼성전자주식회사 | 반도체 패키지 |
| JP5813596B2 (ja) | 2012-08-10 | 2015-11-17 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JP6280014B2 (ja) | 2014-09-30 | 2018-02-14 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
| KR102354370B1 (ko) | 2015-04-29 | 2022-01-21 | 삼성전자주식회사 | 쉴딩 구조물을 포함하는 자기 저항 칩 패키지 |
| CN104853576A (zh) | 2015-05-13 | 2015-08-19 | 东莞市万丰纳米材料有限公司 | 超高屏蔽性能的电磁屏蔽膜及其生产工艺 |
| TWI600133B (zh) * | 2015-05-25 | 2017-09-21 | 美光科技公司 | 半導體元件及其製作方法 |
| JP2017011236A (ja) | 2015-06-26 | 2017-01-12 | 株式会社神戸製鋼所 | 多層磁気シールド |
| KR20170114445A (ko) | 2016-04-04 | 2017-10-16 | 쓰리엠 이노베이티브 프로퍼티즈 캄파니 | 케이블용 자기장 차폐 테이프 및 이의 제조 방법 |
| CN108074825B (zh) | 2016-11-11 | 2020-04-07 | 上海磁宇信息科技有限公司 | 磁性组件芯片封装方法以及磁性组件芯片封装件 |
-
2019
- 2019-04-10 US US16/379,901 patent/US11139341B2/en active Active
- 2019-04-25 DE DE102019110686.9A patent/DE102019110686B4/de active Active
- 2019-06-13 KR KR1020190070209A patent/KR102293010B1/ko active Active
- 2019-06-17 CN CN201910523220.5A patent/CN110620174B/zh active Active
- 2019-06-18 TW TW108120995A patent/TWI748193B/zh active
Patent Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003309196A (ja) * | 2002-04-16 | 2003-10-31 | Sony Corp | 磁気不揮発性メモリ素子の磁気シールドパッケージ |
| US7336556B2 (en) * | 2002-07-11 | 2008-02-26 | Sony Corporation | Magnetic non-volatile memory device |
| TW200540867A (en) * | 2003-11-24 | 2005-12-16 | Koninkl Philips Electronics Nv | Non-homogeneous shielding of an mram chip with magnetic field sensor |
| US7598596B2 (en) * | 2006-11-21 | 2009-10-06 | Freescale Semiconductor, Inc. | Methods and apparatus for a dual-metal magnetic shield structure |
| US9048413B2 (en) * | 2011-11-15 | 2015-06-02 | Semiconductor Manufacturing International (Shanghai) Corporation | Semiconductor magnetoresistive random-access memory (MRAM) device and manufacturing method thereof |
| TW201336037A (zh) * | 2011-12-16 | 2013-09-01 | 晟碟半導體(上海)有限公司 | 用於半導體裝置之電磁干擾屏蔽及熱消耗 |
| US20150084141A1 (en) * | 2013-09-24 | 2015-03-26 | Kabushiki Kaisha Toshiba | Semiconductor device and method of manufacturing the same |
| US20160172580A1 (en) * | 2014-12-10 | 2016-06-16 | J-Devices Corporation | Magnetic shielding package of non-volatile magnetic memory element |
| JP2016129206A (ja) * | 2015-01-09 | 2016-07-14 | 国立研究開発法人産業技術総合研究所 | 記憶装置及びその製法 |
| TW201712838A (zh) * | 2015-07-23 | 2017-04-01 | 蘋果公司 | 自行屏蔽的系統級封裝模組 |
| KR20170019966A (ko) * | 2015-08-13 | 2017-02-22 | 삼성전자주식회사 | 자기 쉴딩층을 구비한 mram 소자와 반도체 패키지, 및 그들의 제조방법 |
| TW201711170A (zh) * | 2015-09-14 | 2017-03-16 | 東芝股份有限公司 | 半導體裝置 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR102293010B1 (ko) | 2021-08-27 |
| US20190386061A1 (en) | 2019-12-19 |
| DE102019110686A1 (de) | 2019-12-19 |
| CN110620174B (zh) | 2022-11-18 |
| CN110620174A (zh) | 2019-12-27 |
| DE102019110686B4 (de) | 2024-08-08 |
| TW202005051A (zh) | 2020-01-16 |
| KR20190142727A (ko) | 2019-12-27 |
| US11139341B2 (en) | 2021-10-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI748193B (zh) | 記憶體裝置 | |
| KR102297452B1 (ko) | Mram mtj 상부 전극 대 비아 계면을 위한 기술 | |
| JP7046135B2 (ja) | 磁気トンネル接合装置の製造技術と対応装置 | |
| US12119336B2 (en) | Fusion memory device and method of fabricating the same | |
| KR102283330B1 (ko) | 반도체 소자 | |
| TWI725437B (zh) | 針對磁阻式隨機存取記憶體磁性穿隧接面中頂部電極與金屬層之間包含間隔件的介面的技術 | |
| TWI628817B (zh) | 積體電路、磁阻式隨機存取記憶體單元及磁阻式隨機存取記憶體單元之形成方法 | |
| US11355696B2 (en) | Magnetic tunnel junction structures and related methods | |
| TW202236511A (zh) | 半導體封裝 | |
| US12167614B2 (en) | Techniques for MRAM MTJ top electrode to via interface |