[go: up one dir, main page]

TWI742780B - 半導體元件及其製造方法 - Google Patents

半導體元件及其製造方法 Download PDF

Info

Publication number
TWI742780B
TWI742780B TW109125328A TW109125328A TWI742780B TW I742780 B TWI742780 B TW I742780B TW 109125328 A TW109125328 A TW 109125328A TW 109125328 A TW109125328 A TW 109125328A TW I742780 B TWI742780 B TW I742780B
Authority
TW
Taiwan
Prior art keywords
pad
stop structure
slot
layer material
etch stop
Prior art date
Application number
TW109125328A
Other languages
English (en)
Other versions
TW202110296A (zh
Inventor
曹博昭
黃裕華
Original Assignee
聯發科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯發科技股份有限公司 filed Critical 聯發科技股份有限公司
Publication of TW202110296A publication Critical patent/TW202110296A/zh
Application granted granted Critical
Publication of TWI742780B publication Critical patent/TWI742780B/zh

Links

Images

Classifications

    • H10W72/90
    • H10W72/50
    • H10W72/019
    • H10W72/01212
    • H10W72/01255
    • H10W72/01904
    • H10W72/01938
    • H10W72/01951
    • H10W72/01953
    • H10W72/075
    • H10W72/07532
    • H10W72/234
    • H10W72/536
    • H10W72/59
    • H10W72/923
    • H10W72/931
    • H10W72/932
    • H10W72/934
    • H10W72/952
    • H10W72/981
    • H10W72/983
    • H10W74/137

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Abstract

本發明提供了一種半導體元件及其製造方法。半導體元件包括基板和焊盤。焊盤位於基板上並且具有上表面和狹槽,其中,狹槽相對于上表面向內凹進。本發明中在焊盤上包括狹槽,可以使得在焊接過程中容納焊盤部分的變形和/或減小或釋放焊盤的應力,可以縮小相鄰兩個焊盤之間的間距。

Description

半導體元件及其製造方法
本發明涉及一種半導體元件(semiconductor component)及其製造方法,更具體地,涉及一種具有狹槽(slot)的半導體元件及其製造方法。
傳統的半導體元件包括多個焊盤。將焊線(solder wire)接合到焊盤上後,對焊盤施加力,會使得焊盤破裂或變形而接觸到相鄰的焊盤(導致電氣短路)。
有鑑於此,本發明提供了一種半導體元件及其製造方法,以解決上述現有技術的問題或缺點。
在本發明的一個實施例中,提供了一種半導體元件。半導體元件包括基板和焊盤。焊盤位於基板上並且具有上表面和狹槽,其中,狹槽相對于上表面向內凹進。
在本發明的另一個實施例中,提供了一種用於半導體元件的製造方法。該製造方法包括以下步驟:在基板上形成焊盤結構和蝕刻停止結構,其中蝕刻停止結構覆蓋焊盤結構,其中焊盤結構包括焊盤部分和圍繞焊盤部分的週邊部分;去除蝕刻停止結構的週邊部分,以形成蝕刻停止結構的保留 部分,用於覆蓋焊盤結構的焊盤部分,其中焊盤結構的週邊部分從保留部分暴露出;以及在焊盤結構的週邊部分上形成狹槽以形成焊盤,其中狹槽相對於焊盤的上表面向內凹進。
本發明中在焊盤上包括狹槽,可以使得在焊接過程中容納焊盤部分的變形和/或減小或釋放焊盤的應力,可以縮小相鄰兩個焊盤之間的間距。
當結合附圖閱讀以下對本發明實施例的詳細描述時,本發明的許多目的、特徵和優點將顯而易見。然而,本文採用的附圖是出於描述的目的,並且不應被視為限制。
100:半導體元件
120:焊盤
110:基板
130:鈍化層
111:基底
112:導電層
113:電介質層
114:導電通孔
121:焊盤層
122:阻擋層
113u:電介質層的上表面
121s:焊盤層的第一側面
122s:焊盤層的第二側面
120u:焊盤的上表面
120r:狹槽
121A:焊盤部分
121B:週邊部分
10:焊線
130a:鈍化層的開口
130w:第一內側壁
120w:第二內側壁
122":阻擋層材料
121":第一焊盤層材料
121':第二焊盤層材料
20':蝕刻停止結構材料
113a:電介質層的開口
120':焊盤結構
121A':焊盤部分
21,121B':週邊部分
20:蝕刻停止結構
22:保留部分
1221":阻擋層材料的去除部分
130':鈍化層材料
131':暴露部分
130s:開口的內側壁
120r':凹部
附圖被包括進來以提供對本發明的進一步理解,附圖被結合在本說明書中並構成本說明書的一部分。附圖示出了本發明的實施例,並且與說明書一起用於解釋本發明的原理。在附圖中:第1A圖示出了根據本發明實施例的半導體元件的示意圖。
第1B圖示出了第1A圖的半導體元件的俯視圖。
第1C圖示出了接合在第1A圖的半導體元件的焊盤上的焊線的示意圖。
第2A圖至第2I圖示出了第1A圖的半導體元件的製造工藝。
參照第1A圖至第1C圖,第1A圖示出了根據本發明實施例的半導體元件100的示意圖,第1B圖示出了第1A圖的半導體元件100的俯視圖,第1C圖示出了接合在第1A圖的半導體元件100的焊盤120上的焊線的示意圖。在一個實施例中,半導體元件100可以例如是半導體基板、半導體晶片等。
半導體元件100包括基板110、至少一個焊盤120和鈍化層130。
基板110包括基底(base)111、多個導電層112、多個電介質層(dielectric layer)113和多個導電通孔114。基底111例如是矽晶圓(silicon wafer)。通過使用半導體工藝在基底111上形成導電層112、電介質層113和導電通孔114。相鄰的兩個導電層112通過一個電介質層113彼此分開,並且通過至少一個導電通孔114電連接。
如第1A圖所示,焊盤120可以是多層結構。例如,焊盤120包括焊盤層121和阻擋層(barrier layer)122。焊盤層121例如由鋁、金、銀、銅或其組合形成。阻擋層122例如由鎳(Ni)、鎳合金、氮化鈦(TiN)或其組合形成。阻擋層122的至少一部分形成在最上面的電介質層113的開口113a內,焊盤層121形成在阻擋層122上。焊盤層121突出(project)在電介質層113的上表面113u之外。焊盤層121具有第一側面121s,阻擋層122具有第二側面122s,其中第一側面121s和阻擋層122彼此對齊,例如,第一側面121s和阻擋層122彼此齊平(flush)。
每個焊盤120具有上表面120u和狹槽(slot)120r,其中狹槽120r相對於上表面120u向內凹進(recess)並且朝向基板110延伸。焊盤120包括焊盤部分121A和週邊部分(periphery portion)121B,例如,焊盤120的焊盤層121包括焊盤部分121A和週邊部分121B,其中週邊部分121B圍繞焊盤部分121A,並且狹槽120r形成在焊盤部分121A和週邊部分121B之間。
如第1C圖所示,焊線10接合在相應的焊盤120上。焊線10接合在焊盤120上之後,焊線10部分地形成在狹槽120r內,並且狹槽120r的至少一部分由焊線10填充。狹槽120r可以為焊盤部分121A的變形部分提供用於容納焊盤部分121A的變形部分的空間。此外,在將焊線10接合在焊盤120上的過程期間,狹槽120r可以容納(receive)焊盤部分121A的變形(由焊接工具施加在焊盤120上的壓力導致),因此,如此可以防止由於過度變形和/或鈍化層130損壞而導致的焊盤破裂或者接觸相鄰焊盤。換句話說,狹槽 120r可容納焊盤部分121A的變形和/或減小或釋放焊盤的應力。因此,相鄰兩個焊盤120之間的間距(pitch)可以縮小。在實施例中,與不具有狹槽121r的相鄰兩個焊盤之間的間距相比,相鄰兩個焊盤120之間的間距可縮小5%至15%。
如第1B圖所示,狹槽120r是環形(ring-shaped)狹槽,例如,閉合的(closed)環形狹槽或敞開的(open)環形狹槽。另外,狹槽120r以多邊形、圓形、橢圓形等延伸。狹槽120r的寬度W1在0.1微米(mm)至2.0mm之間,例如0.1mm。然而,這種示例並不意味著對本發明的限制。
如第1C圖所示,狹槽120r位於焊盤部分121A和週邊部分121B之間。焊盤部121A被構造為承接(carry)焊線10。當焊接工具向焊盤120施加力時,焊盤部分121A向外變形,並且狹槽120r可以容納變形的焊盤部分121A。因此,即使焊盤120變形,變形的焊盤120也不會接觸相鄰的焊盤或相鄰的電子元件。
如第1A圖所示,鈍化層130具有至少一個開口130a。開口130a的第一內側壁(inner sidewall)130w與狹槽120r的第二內側壁120w對齊,例如,開口130a的第一內側壁130w與狹槽120r的第二內側壁120w齊平。
第2A圖至第2I圖示出了第1A圖的半導體元件100的製造工藝。
如第2A圖所示,通過使用沉積技術(deposition technology)形成覆蓋基板110的阻擋層材料122"。可用的技術包括但不限於物理氣相沉積(physical vapor deposition,PVD)、化學氣相沉積(chemical vapor deposition,CVD)、電化學沉積(electrochemical deposition,ECD)、分子束外延(molecular beam epitaxy,MBE)以及近來的原子層沉積(atomic layer deposition,ALD)等。然後,通過使用後端(back end of line,BEOL)技術形成覆蓋阻擋層材料122"的第一焊盤層材料121"。然後,通過沉積技術形成覆蓋第一焊盤層材料121"的蝕刻停止結構(etching stop structure)材料20'。可用的技術包括但 不限於物理氣相沉積、化學氣相沉積、電化學沉積、分子束外延以及近來的原子層沉積等。
然後,如第2A圖中所示,通過使用沉積技術形成覆蓋一部分蝕刻停止結構材料20'的第一圖案化光刻膠(first patterned photoresist)PR1。可用的技術包括但不限於物理氣相沉積、化學氣相沉積、電化學沉積、分子束外延以及近來的原子層沉積等。第一圖案化光刻膠PR1限定了保留部分(retained portion)PR12以及連接到保留部分PR12並圍繞保留部分PR12的週邊部分PR11。第一圖案化光刻膠PR1位於最上層電介質層113的開口113a的正上方。
接著,如第2B圖中所示,通過第一圖案化光刻膠PR1,去除蝕刻停止結構材料20'的一部分,形成蝕刻停止結構20。例如,去除蝕刻停止結構材料20'的未被第一圖案化光刻膠PR1覆蓋的部分,以形成蝕刻停止結構20。
如第2B圖所示,使用蝕刻技術通過第一圖案化光刻膠PR1去除第一焊盤層材料121"的一部分,以形成焊盤結構120'的第二焊盤層材料121'。焊盤結構120'還包括阻擋層材料122"。在本實施例中,阻擋層材料122"可以作為蝕刻停止層,因此對第一焊盤層材料121"(如第2A圖所示)的蝕刻可以在阻擋層材料122"處停止。如第2B圖所示,第二焊盤層材料121'包括焊盤部分121A'以及連接到焊盤部分121A'並圍繞焊盤部分121A'的週邊部分121B'。
在本實施例中,通過同一第一圖案化光刻膠PR1在同一蝕刻工藝中形成蝕刻停止結構20和焊盤結構120'。
如第2C圖所示,使用蝕刻工藝去除第一圖案化光刻膠PR1的週邊部分PR11,以暴露蝕刻停止結構20的週邊部分21。在蝕刻工藝中,覆蓋 蝕刻停止結構20的保留部分22的第一圖案化光刻膠PR1的保留部分PR12被保留。
如第2D圖所示,利用蝕刻工藝通過第一圖案化光刻膠PR1的保留部分PR12,去除蝕刻停止結構20的週邊部分21,以暴露第二焊盤層材料121'的週邊部分121B',並且保留覆蓋焊盤部分121A'的保留部分22。
在第2D圖中,通過使用蝕刻工藝去除阻擋層材料122"的去除部分1221"以暴露電介質層113,並且保留覆蓋電介質層113的阻擋層材料122"的阻擋層122。
在一個實施例中,在同一蝕刻工藝中(或同時)去除蝕刻停止結構20的週邊部分21以及阻擋層材料122"的去除部分1221"。另外,在蝕刻之後,第二焊盤層材料121'具有第一側面121s,阻擋層122具有第二側面122s,其中第一側面121s和阻擋層122彼此對齊,例如,第一側面121s和阻擋層122彼此齊平。
如第2E圖所示,利用蝕刻工藝去除第一圖案化光刻膠PR1的保留部分PR12,以暴露蝕刻停止結構20的保留部分22。
如第2F圖所示,通過使用沉積技術形成覆蓋保留部分22、第二焊盤層材料121'和電介質層113的鈍化層材料130'。可用的技術包括但不限於物理氣相沉積、化學氣相沉積、電化學沉積、分子束外延、以及近來的原子層沉積等。
如第2G圖所示,通過使用沉積技術形成覆蓋鈍化層材料130'的第二圖案化光刻膠PR2。可用的技術包括但不限於物理氣相沉積、化學氣相沉積、電化學沉積、分子束外延以及近來的原子層沉積等。第二圖案化光刻膠PR2具有至少一個開口PR2a,該開口PR2a暴露出鈍化層材料130'的暴露部分131',其中暴露部分131'位於保留部分22的正上方。
在第2G圖中,保留部分22具有第一寬度L1,開口PR2a具有第二寬度L2,其中第二寬度L2大於第一寬度L1。例如,第一寬度L1和第二寬度L2之間的寬度差在0.05mm至2mm之間的範圍內。
如第2H圖所示,通過第二圖案化光刻膠PR2的開口PR2a在鈍化層材料130'上形成開口130a,以利用蝕刻工藝形成鈍化層130。鈍化層130的開口130a暴露第二焊盤層材料121'的焊盤部分121A'和保留部分22,例如暴露整個保留部分22。在蝕刻之後,第二圖案化的光刻膠PR2具有內側壁PRs,鈍化層130的開口130a具有內側壁130s,其中內側壁PRs和內側壁130s彼此對齊,例如,內側壁PRs和內側壁130s彼此齊平。
在第2H圖中,在蝕刻工藝中,形成通過第二圖案化光刻膠PR2的開口PR2a和鈍化層130的開口130a從第二焊盤層材料121'的焊盤部分121A'的上表面120u(在第2G圖中示出)向基板110延伸的凹部(recess)120r'。凹部120r'具有第一深度D1。
如第2I圖所示,通過使用蝕刻工藝去除蝕刻停止結構20的保留部分22。在蝕刻工藝中,凹部120r'朝著基板110延伸以形成狹槽(slot)120r。
狹槽120r具有第二深度D2,第二深度D2大於凹部120r'的第一深度D1。在同一蝕刻工藝中,形成狹槽120r並且去除保留部分22。換句話說,在去除保留部分22的過程中形成狹槽120r,並且不需要附加的光罩(photo mask)。
然後,去除第二圖案化光刻膠PR2以暴露鈍化層130,接著形成半導體元件100。
儘管已經根據目前被認為是最實際和優選的實施例描述了本發明,但是應該理解,本發明不限於所公開的實施例。相反,本發明旨在覆蓋所附申請專利範圍的精神和範圍內包含的各種修改和類似佈置,這些修改和類似佈置與最寬泛的解釋相一致,從而涵蓋所有這類修改和類似結構。
100:半導體元件
120:焊盤
110:基板
130:鈍化層
111:基底
112:導電層
113:電介質層
114:導電通孔
121:焊盤層
122:阻擋層
113u:電介質層的上表面
121s:焊盤層的第一側面
122s:焊盤層的第二側面
120u:焊盤的上表面
120r:狹槽
121A:焊盤部分
121B:週邊部分

Claims (17)

  1. 一種半導體元件,包括:基板;焊盤,位於所述基板上並且具有上表面和狹槽;以及鈍化層,所述鈍化層覆蓋所述焊盤的一部分,並且所述鈍化層具有開口,其中,所述狹槽相對於所述上表面向內凹進,其中,所述鈍化層的開口的第一內側壁與所述狹槽的第二內側壁對齊。
  2. 如請求項1之半導體元件,其中,所述焊盤包括焊盤部分和圍繞所述焊盤部分的週邊部分,並且所述狹槽位於所述焊盤部分和所述週邊部分之間。
  3. 如請求項1之半導體元件,其中,所述狹槽是環形狹槽。
  4. 如請求項3之半導體元件,其中,所述狹槽是閉合的環形狹槽或者敞開的環形狹槽。
  5. 如請求項1之半導體元件,其中,所述狹槽的寬度在0.1微米至2.0微米之間。
  6. 如請求項1之半導體元件,其中,還包括:部分形成在所述狹槽內的焊線。
  7. 如請求項6之半導體元件,其中,所述狹槽的至少一部分填充有所述焊線。
  8. 一種用於半導體元件的製造方法,包括:在基板上形成焊盤結構和蝕刻停止結構,其中所述蝕刻停止結構覆蓋所述焊盤結構,其中所述焊盤結構包括焊盤部分和圍繞所述焊盤部分的週邊部分; 去除所述蝕刻停止結構的週邊部分,以形成所述蝕刻停止結構的保留部分,用於覆蓋所述焊盤結構的所述焊盤部分,其中所述焊盤結構的所述週邊部分從所述保留部分暴露出;以及在所述焊盤結構的所述週邊部分上形成狹槽以形成焊盤,其中所述狹槽相對於所述焊盤的上表面向內凹進。
  9. 如請求項8之製造方法,其中,還包括:在所述基板上形成阻擋層材料;形成第一焊盤層材料以覆蓋所述阻擋層材料;形成蝕刻停止結構材料以覆蓋所述第一焊盤層材料;去除所述第一焊盤層材料的一部分,以形成所述焊盤結構的第二焊盤層材料,其中所述第二焊盤層材料包括所述焊盤部分和所述週邊部分;以及去除所述蝕刻停止結構材料的一部分,以形成所述蝕刻停止結構。
  10. 如請求項9之製造方法,其中,去除所述第一焊盤層材料的一部分以形成所述焊盤結構的所述第二焊盤層材料的步驟包括:形成第一圖案化光刻膠以覆蓋所述蝕刻停止結構材料;通過所述第一圖案化光刻膠去除所述第一焊盤層材料的一部分,以形成所述焊盤結構的所述第二焊盤層材料;其中,去除所述刻蝕停止結構材料的一部分以形成所述刻蝕停止結構的步驟包括:通過所述第一圖案化光刻膠去除所述蝕刻停止結構材料的一部分,以形成所述蝕刻停止結構。
  11. 如請求項10之製造方法,其中,還包括:去除所述第一圖案化光刻膠的週邊部分,其中,保留所述第一圖案化光刻膠的覆蓋所述蝕刻停止結構的所述保留部分的保留部分; 其中,去除所述蝕刻停止結構的所述週邊部分以形成所述蝕刻停止結構的所述保留部分用於覆蓋所述焊盤結構的所述焊盤部分的步驟還包括:通過所述第一圖案化光刻膠的所述保留部分去除所述蝕刻停止結構的所述週邊部分,以形成所述蝕刻停止結構的所述保留部分,並暴露所述第二焊盤層材料的所述週邊部分;以及去除所述第一圖案化光刻膠以暴露所述蝕刻停止結構的所述保留部分。
  12. 如請求項9之製造方法,其中,還包括:去除所述阻擋層材料的去除部分,以形成被所述焊盤結構覆蓋的阻擋層。
  13. 如請求項12之製造方法,其中,去除所述阻擋層材料的所述去除部分的步驟以及去除所述蝕刻停止結構的週邊部分的步驟在同一工藝中執行。
  14. 如請求項8之製造方法,其中,還包括:形成鈍化層材料以覆蓋所述蝕刻停止結構的所述保留部分;在所述鈍化層材料上形成開口;以及形成從所述焊盤的上表面向所述基板延伸的凹部。
  15. 如請求項8之製造方法,其中,還包括:形成鈍化層材料以覆蓋所述蝕刻停止結構的所述保留部分;形成第二圖案化光刻膠以覆蓋所述鈍化層材料,其中所述第二圖案化光刻膠具有開口以暴露所述鈍化層材料的暴露部分;通過所述第二圖案化光刻膠的所述開口在所述鈍化層材料上形成開口,以形成所述鈍化層;通過所述第二圖案化光刻膠的所述開口形成凹部,以通過所述鈍化層的所述開口從所述焊盤的上表面向所述基板延伸。
  16. 如請求項14之製造方法,其中,還包括: 去除所述蝕刻停止結構的所述保留部分;以及延伸所述凹部以形成所述狹槽。
  17. 如請求項15之製造方法,其中,在同一工藝中執行去除所述蝕刻停止結構的所述保留部分的步驟和延伸所述凹部以形成所述狹槽的步驟。
TW109125328A 2019-08-15 2020-07-27 半導體元件及其製造方法 TWI742780B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962887075P 2019-08-15 2019-08-15
US62/887,075 2019-08-15
US16/928,089 US11424204B2 (en) 2019-08-15 2020-07-14 Semiconductor component and manufacturing method thereof
US16/928,089 2020-07-14

Publications (2)

Publication Number Publication Date
TW202110296A TW202110296A (zh) 2021-03-01
TWI742780B true TWI742780B (zh) 2021-10-11

Family

ID=71899507

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109125328A TWI742780B (zh) 2019-08-15 2020-07-27 半導體元件及其製造方法

Country Status (4)

Country Link
US (1) US11424204B2 (zh)
EP (1) EP3780093A1 (zh)
CN (1) CN112397469B (zh)
TW (1) TWI742780B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI879662B (zh) * 2023-07-18 2025-04-01 南亞科技股份有限公司 半導體元件及其製造方法
TWI855778B (zh) * 2023-07-18 2024-09-11 南亞科技股份有限公司 半導體元件及其製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150194395A1 (en) * 2014-01-03 2015-07-09 Sohrab Safai Bond pad having a trench and method for forming
TW201725715A (zh) * 2015-12-29 2017-07-16 台灣積體電路製造股份有限公司 積體晶片與其形成方法
TW201737450A (zh) * 2016-04-13 2017-10-16 台灣積體電路製造股份有限公司 影像感測器、接墊結構以及接墊結構的製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW437030B (en) 2000-02-03 2001-05-28 Taiwan Semiconductor Mfg Bonding pad structure and method for making the same
US6825541B2 (en) * 2002-10-09 2004-11-30 Taiwan Semiconductor Manufacturing Co., Ltd Bump pad design for flip chip bumping
US6844626B2 (en) * 2003-05-23 2005-01-18 Taiwan Semiconductor Manufacturing Company, Ltd. Bond pad scheme for Cu process
JP5114969B2 (ja) 2007-02-21 2013-01-09 富士通セミコンダクター株式会社 半導体装置、半導体ウエハ構造、及び半導体装置の製造方法
US7585754B2 (en) * 2008-01-10 2009-09-08 Winbond Electronics Corp. Method of forming bonding pad opening
JP5926988B2 (ja) 2012-03-08 2016-05-25 ルネサスエレクトロニクス株式会社 半導体装置
US9515034B2 (en) * 2014-01-03 2016-12-06 Freescale Semiconductor, Inc. Bond pad having a trench and method for forming
JP6301763B2 (ja) * 2014-07-16 2018-03-28 ルネサスエレクトロニクス株式会社 半導体装置、および半導体装置の製造方法
JP2016167536A (ja) 2015-03-10 2016-09-15 セイコーエプソン株式会社 電子部品及びその製造方法
US9704827B2 (en) * 2015-06-25 2017-07-11 Taiwan Semiconductor Manufacturing Co., Ltd. Hybrid bond pad structure

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150194395A1 (en) * 2014-01-03 2015-07-09 Sohrab Safai Bond pad having a trench and method for forming
TW201725715A (zh) * 2015-12-29 2017-07-16 台灣積體電路製造股份有限公司 積體晶片與其形成方法
TW201737450A (zh) * 2016-04-13 2017-10-16 台灣積體電路製造股份有限公司 影像感測器、接墊結構以及接墊結構的製造方法

Also Published As

Publication number Publication date
US11424204B2 (en) 2022-08-23
US20210050315A1 (en) 2021-02-18
EP3780093A1 (en) 2021-02-17
CN112397469B (zh) 2024-09-27
TW202110296A (zh) 2021-03-01
CN112397469A (zh) 2021-02-23

Similar Documents

Publication Publication Date Title
JP4873517B2 (ja) 半導体装置及びその製造方法
KR100884238B1 (ko) 앵커형 결합 구조를 갖는 반도체 패키지 및 그 제조 방법
KR100837269B1 (ko) 웨이퍼 레벨 패키지 및 그 제조 방법
JP4373866B2 (ja) 半導体装置の製造方法
US10833032B2 (en) Semiconductor device
KR20200068958A (ko) 배선 구조체 및 이의 형성 방법
TW201719842A (zh) 半導體元件結構及其形成方法
TWI569480B (zh) 發光二極體封裝體及其形成方法
JP4775007B2 (ja) 半導体装置及びその製造方法
JP2013247139A (ja) 半導体装置及びその製造方法
TWI742780B (zh) 半導體元件及其製造方法
US8349736B2 (en) Semiconductor device manufacturing method and semiconductor device
KR100691051B1 (ko) 반도체 디바이스 및 본드 패드 형성 프로세스
JP2009094466A (ja) 半導体装置およびバンプ形成方法
JP2012195328A (ja) 半導体装置およびその製造方法
JP2007157844A (ja) 半導体装置、および半導体装置の製造方法
JP2002093811A (ja) 電極および半導体装置の製造方法
JP4506767B2 (ja) 半導体装置の製造方法
US20250054916A1 (en) Thermal pad, semiconductor chip including the same and method of manufacturing the semiconductor chip
US20220037279A1 (en) Semiconductor package
US11798904B2 (en) Semiconductor structure, redistribution layer (RDL) structure, and manufacturing method thereof
CN112582364B (zh) 焊盘结构及其形成方法、半导体器件及其形成方法
TW202114084A (zh) 半導體封裝以及其製造方法
TWI845115B (zh) 半導體結構及其製造方法
CN110828317B (zh) 封装基板结构与其接合方法