[go: up one dir, main page]

TWI740072B - 形成半導體結構的方法 - Google Patents

形成半導體結構的方法 Download PDF

Info

Publication number
TWI740072B
TWI740072B TW107137825A TW107137825A TWI740072B TW I740072 B TWI740072 B TW I740072B TW 107137825 A TW107137825 A TW 107137825A TW 107137825 A TW107137825 A TW 107137825A TW I740072 B TWI740072 B TW I740072B
Authority
TW
Taiwan
Prior art keywords
forming
interlayer dielectric
dielectric layer
metal gate
helmet
Prior art date
Application number
TW107137825A
Other languages
English (en)
Other versions
TW201926549A (zh
Inventor
張書維
曾建華
吳中書
蔡雅怡
陳嘉仁
魏安祺
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201926549A publication Critical patent/TW201926549A/zh
Application granted granted Critical
Publication of TWI740072B publication Critical patent/TWI740072B/zh

Links

Images

Classifications

    • H10D64/01326
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6211Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • H10D62/116Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • H10P14/6933
    • H10P14/69394
    • H10P50/264
    • H10P50/283
    • H10P50/71
    • H10P95/064
    • H10W10/014
    • H10W10/17
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Inorganic Chemistry (AREA)

Abstract

一種形成半導體結構的方法包括:在半導體基板中的淺溝槽隔離(STI)材料上方形成金屬閘極堆疊;在淺溝槽隔離材料上方形成層間介電層;凹陷層間介電層至低於金屬閘極堆疊的頂表面的一高度處;在已凹陷之層間介電層上方形成護盔結構;以及在形成護盔結構之後,蝕刻金屬閘極堆疊直到到達淺溝槽隔離材料。

Description

形成半導體結構的方法
本揭露是有關一種形成半導體結構的方法。
半導體裝置係在半導體晶圓基板上製造的小電子元件。使用各種製造技術,這些裝置被製造且連接在一起以形成積體電路。在一個晶片上可找到數個積體電路,並且此些積體電路在操作電子設備時能夠執行一組有用功能。此等電子設備例如行動電話、個人電腦及個人遊戲裝置。依照這些受歡迎之裝置的尺寸,意味著在晶片上形成的元件是小的。
根據本揭露一些實施例,一種形成半導體結構的方法包括:在半導體基板中的淺溝槽隔離(STI)材料上方形成金屬閘極堆疊;在淺溝槽隔離材料上方形成層間介電層;凹陷層間介電層至低於金屬閘極堆疊的頂表面的高度處;在凹陷之層間介電層上方形成護盔結構;以及在形成護盔結構之後,蝕刻金屬閘極堆疊直到到達淺溝槽隔離材料。
根據本揭露一些實施例,一種形成半導體結構的方法包括:在半導體基板中形成複數個鰭;在鰭之間形成淺溝槽隔離(STI)材料;在溝槽隔離材料及鰭上方形成金屬閘極堆疊及閘極間隔件;蝕刻閘極間隔件,使得閘極間隔件的頂部低於金屬閘極堆疊的頂部;在閘極間隔件的頂部上方形成護盔結構;以及在形成護盔結構之後,蝕刻金屬閘極堆疊直到到達溝槽隔離材料。
根據本揭露一些實施例,一種形成半導體結構的方法包括:在第一及第二鰭上形成第一及第二磊晶結構;在第一及第二磊晶結構上方形成層間介電層;跨過第一及第二鰭形成金屬閘極堆疊;在形成金屬閘極堆疊之後凹陷層間介電層;在凹陷之層間介電層上方形成護盔結構;穿過金屬閘極堆疊及護盔結構形成開口,此開口在第一及第二鰭之間;以及在開口形成一介電結構。
10:方塊
20:方塊
30:方塊
40:方塊
50:方塊
60:方塊
70:方塊
80:方塊
90:方塊
100:半導體裝置
100a:半導體結構
100b:半導體裝置
110:半導體基板
112:鰭
114:上部
120:淺溝槽隔離材料
130:金屬閘極堆疊
132:側壁
134:頂表面
140:閘極間隔件
142:第二凹面
147:凹面
150:層間介電層
152:第一凹面
160:護盔層
160a:護盔結構
162:頂表面
164:底表面
170:半導體材料
180:緩衝層
190:硬遮罩層
190a:覆蓋層
210:光阻層
220a:介電材料(介電結構)
220b:介電材料
221:第一部分
222:第二部分
O1:開口
O2:開口
O3:開口
當結合隨附圖式閱讀時,自以下詳細描述將很好地理解本揭露之態樣。應注意,根據工業中的標準實務,各個特徵並非按比例繪製。事實上,出於論述清晰之目的,可任意增加或減小各個特徵之尺寸。
第1圖係根據本揭露之一些實施例的形成半導體結構的方法的流程圖。
第2圖係根據本揭露之一些實施例的半導體裝置的立體圖。
第3圖係沿著第2圖所示的線L1-L1截取的半導體裝置的剖面圖。
第4圖至第7圖、第9圖、第11圖、第13圖、第15圖、第17圖、第19圖及第21圖係在第3圖的階段之後沿著第2圖的線L1-L1截取的形成半導體結構的中間階段的剖面圖。
第8圖、第10圖、第12圖、第14A圖、第16A圖、第18A圖、第20圖及第22圖係在第6圖的階段之後沿著第2圖的線L2-L2截取的形成半導體結構的中間階段的剖面圖。
第14B圖、第16B圖及第18B圖係在第12圖的階段之後沿著第2圖的線L3-L3截取的形成半導體結構的中間階段的剖面圖。
以下揭露內容提供許多不同實施例或實例,以便實施所提供標的之不同特徵。下文描述組件及排列之特定實例以簡化本揭露。當然,此等僅為實例且並不意欲為限制性。例如,以下描述中在第二特徵上方或第二特徵上形成第一特徵可包括以直接接觸形成第一特徵及第二特徵的實施例,且亦可包括在第一特徵與第二特徵之間形成額外特徵以使得第一特徵及第二特徵可不處於直接接觸的實施例。另外,本揭露可在各個實例中重複元件符號及/或字母。此重複係出於簡便性及清晰的目的且本身並不指示所論述之各個實施例及/或配置之間的關係。
另外,為了便於描述,本文可使用空間相對性術語(諸如「之下」、「下方」、「下部」、「上方」、「上部」及類似者)來描述諸圖中所示出之一個元件或特徵與另一元件(或多個元件)或特徵(或多個特徵)之關係。除了諸圖所描繪之定向外,空間相對性術語意欲包含使用或操作中元件之不同定向。設備可經其他方式定向(旋轉90度或處於其他定向)且由此可類似解讀本文所使用之空間相對性描述詞。
形成場效電晶體(FinFET)包括:在半導體基板上方形成遮罩層;圖案化遮罩層以形成暴露基板的部分的開口;在遮罩層的開口之下的基板中形成溝槽,使得鰭在溝槽之間形成;移除剩餘的遮罩層;在溝槽中形成淺溝槽隔離(STI)材料;凹陷STI材料;在STI材料上方並且跨過鰭形成虛設閘電極;在虛設閘電極的側壁上形成閘極間隔件;在鰭的上部上方磊晶生長半導體材料;在磊晶生長的半導體材料及STI材料上方形成層間介電層(ILD);移除虛設閘電極以在閘極間隔件之間形成開口;以及在閘極間隔件之間的開口中形成金屬閘極堆疊。鰭可藉由任何適宜方法來圖案化。例如,鰭可使用一或多個光微影製程(包括雙圖案化或多圖案化製程)來圖案化。大體上,雙圖案化或多圖案化製程結合光微影及自對準的製程,從而允許產生圖案,此等圖案具有例如小於可另外使用單個直接光微影製程獲得的間距。例如,在一個實施例中,犧牲層在基板上方形成並且使用光微影製程圖案化。間隔件使用自對準製程在圖案化之犧牲層旁邊形成。隨後移除犧牲層,並且剩餘間隔件可隨後用於圖案化鰭。
第1圖係根據本揭露之一些實施例的形成半導體結構的方法的流程圖。方法開始於方塊10,其中金屬閘極堆疊130、閘極間隔件140及層間介電層150(ILD)在半導體基板110中的淺溝槽隔離(STI)材料120上形成(如第2圖及第3圖所示)。方法繼續到方塊20,其中凹陷層間介電層150以形成低於金屬閘極堆疊130的頂表面134的第一凹面152(如第4圖所示)。方法繼續到方塊30,其中凹陷閘極間隔件140以形成鄰接層間介電層150的第一凹面152的第二凹面142(如第5圖所示)。方法繼續到方塊40,其中護盔層160在金屬閘極堆疊130、層間介電層150的第一凹面152、及閘極間隔件140的第二凹面142上方形成(如第6圖所示)。方法繼續到方塊50,其中研磨護盔層160,直到到達金屬閘極堆疊130以形成護盔結構160a(如第7圖及第8圖所示)。方法繼續到方塊60,其中圖案化之硬遮罩層190在護盔結構160a及金屬閘極堆疊130上方形成,並且在金屬閘極堆疊130及閘極間隔件140之上具有開口O2(如第13圖及第14A圖所示)。方法繼續到方塊70,其中移除在開口O2之下的金屬閘極堆疊130、閘極間隔件140、硬遮罩層190及層間介電層150以形成另一開口O3(如第17圖及第18A圖所示)。方法繼續到方塊80,其中介電材料220a及220b在開口O3中並且在金屬閘極堆疊130的剩餘部分及護盔結構160a上方形成(如第19圖及第20圖所示)。方法繼續到方塊90,其中研磨介電材料220a及220b以及護盔結構160a,直到移除護盔結構160a(如第21圖及第22圖所示)。
第2圖係根據本揭露之一些實施例的半導體裝置100的立體圖。第3圖係沿著第2圖所示的線L1-L1截取的半導體裝置100的剖面圖。參看第2圖及第3圖,半導體裝置100包括具有凸出的半導體鰭112的半導體基板110、在鰭112之間的淺溝槽隔離(STI)材料120、在淺溝槽隔離材料120及鰭112上方的金屬閘極堆疊130,鄰接金屬閘極堆疊130的側壁132的閘極間隔件140以及未由金屬閘極堆疊130及閘極間隔件140覆蓋的淺溝槽隔離材料120及鰭112上方的層間介電層(ILD)150。金屬閘極堆疊130及閘極間隔件140跨過鰭112。形成半導體裝置100包括:從半導體基板110或在半導體基板110上形成鰭112;在鰭112之間的溝槽中形成淺溝槽隔離材料120;凹陷淺溝槽隔離材料;在淺溝槽隔離材料120及鰭112上方形成圖案化之虛設閘電極(未繪示);在虛設閘電極的橫向側壁上形成閘極間隔件140;在鰭112的上部114上方磊晶生長半導體材料170;在磊晶生長的半導體材料170及淺溝槽隔離材料120上方形成層間介電層150;移除虛設閘電極以在閘極間隔件140之間形成開口;以及在開口中形成金屬閘極堆疊130。因此,可以形成第2圖的半導體裝置100。
凹陷半導體基板110以形成鰭112,但本揭露的各個實施例不限於此。在一些實施例中,鰭112在半導體基板110上磊晶生長。鰭112及半導體基板110由矽、鍺、鍺矽、III-V化合物半導體之一或另一半導體材料形成。凹陷淺溝槽隔離材料120的上部,使得鰭112的上部114從淺溝槽隔離材料120凸出,或在淺溝槽隔離材料120之上延伸。在一些實施例中,上 部114係鍺(Ge),鰭112的剩餘部分係鍺矽(SiGe),並且半導體基板110係矽晶圓。在替代實施例中,上部114及鰭112的剩餘部分係鍺矽(SiGe)。在又一些實施例中,上部(通道區域)114係矽(Si),並且鰭112的剩餘部分係鍺矽(SiGe)。
淺溝槽隔離材料120可包括氧化矽、氮氧化矽、氮化矽、低介電常數材料或其他適宜材料。淺溝槽隔離材料120使用高深寬比製程(HARP)形成,此製程可為增強的HARP(EHARP),但本揭露的各個實施例不限於此。在一些實施例中,淺溝槽隔離材料120使用具有良好間隙填充能力的其他方法(諸如旋塗)形成。
在一些實施例中,上部114由矽形成,並且虛設閘電極由多晶矽形成,但本揭露的各個實施例不限於此。在一些實施例中,上部114由鍺形成,虛設閘電極由多晶鍺形成。閘極間隔件140可由包括氮化矽、氧化矽、氮氧化矽或任何其組合的材料製成。每一閘極間隔件140可包括單層或複合層。閘極間隔件140可藉由以下步驟來形成:使用熱製程、低壓化學氣相沉積(LPCVD)或電漿增強化學氣相沉積(PECVD)在淺溝槽隔離材料120及虛設閘電極上方毯覆式沉積介電層,隨後非等向性蝕刻介電材料以從虛設閘電極的水平表面移除介電材料,但不從側壁移除介電材料。
在形成閘極間隔件140之後,半導體材料170(亦即,磊晶材料或磊晶結構)在無閘極及閘極間隔件的鰭112的上部114上方磊晶生長。在一些實施例中,半導體材料170可在磊晶製程期間利用n型摻雜物或p型摻雜物原位(in-situ)摻 雜。在其他實施例中,執行額外植入製程以將n型摻雜物或p型摻雜物摻雜到磊晶生長的半導體材料170中。在一些實施例中,半導體材料170由矽、鍺矽、磷碳矽等等來形成。半導體材料170可包括單層或多層結構。在單層實施例中,半導體材料170可包括含矽材料。在一些實施例中,含矽材料包括磷矽(SiP)、碳矽(SiC)或鍺矽(SiGe)。在一些實施例中,半導體材料170(諸如碳矽(SiC))藉由低壓化學氣相沉積(LPCVD)製程磊晶生長以形成n型鰭式場效電晶體(FinFET)的源極/汲極區域。在替代實施例中,半導體材料170(諸如鍺矽(SiGe))藉由LPCVD製程磊晶生長以形成p型FinFET的源極/汲極區域。在多層實施例中,半導體材料170可在含矽材料與鰭112的上部114之間進一步包括II-VI半導體材料或III-V半導體材料。在一些實施例中,II-VI半導體材料包括選自由ZeSe、ZnO、CdTe及ZnS組成的群組的材料。在一些實施例中,III-V半導體材料包括選自由GaAs、InAs、InGaAs、AlAs、AlGaAs、InP、AlInP、InGaP、GaN、AlGaN、InN、InGaN、InSb、InGaAsSb、InGaAsN及InGaAsP組成的群組的材料。在一些實施例中,半導體材料170(諸如砷化鎵(GaAs))藉由金屬有機化學氣相沉積(MOCVD)製程來磊晶生長。
層間介電層(ILD)150在半導體材料170及淺溝槽隔離材料120上方形成。在一些實施例中,層間介電層(ILD)150可包括氧化矽、氮化矽、氮氧化矽、四乙氧基矽烷(TEOS)、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BPSG)、低介電常數介電材料及/或其他適宜介電材料。低介電常數介電材 料的實例包括但不限於氟化矽玻璃(FSG)、碳摻雜的氧化矽、非晶氟化碳、聚對二甲苯、雙-苯并環丁烯(BCB)或聚醯亞胺。層間介電層150可使用例如化學氣相沉積(CVD)、原子層沉積(ALD)、旋塗玻璃(SOG)或其他適宜技術來形成。
金屬閘極堆疊130可包括界面層、高介電常數介電層、覆蓋層、具有適當功函數的材料層、導電層、其他適宜層及/或其組合。例如,金屬閘極堆疊130可以包括具有適當功函數的導電層(由此亦被稱為功函數層)及在功函數層上形成的導電材料層。在各個實例中,功函數層包括鉭、氮化鉭、矽化鎳、矽化鈷、TiN、WN、TiAl、TiAlN、TaCN、TaC、TaSiN、其他適宜材料或其組合。在功函數層上形成的導電材料層包括適宜導電材料,諸如鋁、鎢或銅。導電材料層可額外或共同地包括多晶矽、鈦、鉭、金屬合金、其他適宜材料及/或其組合。在形成金屬閘極堆疊130之後,可執行化學機械平坦化(CMP)製程以提供金屬閘極堆疊130、閘極間隔件140及層間介電層150的實質上共面的表面。
第4圖至第7圖、第9圖、第11圖、第13圖、第15圖、第17圖、第19圖及第21圖係在第3圖的階段之後的沿著第2圖的線L1-L1截取的形成半導體結構的中間階段的剖面圖。參看第4圖,隨後凹陷層間介電層150以形成低於金屬閘極堆疊130的頂表面134的第一凹(例如,盤狀)面152。此外,層間介電層150的第一凹面152亦低於閘極間隔件140的頂部。在一些實施例中,層間介電層150藉由利用非電漿製作方法的蝕刻製程(諸如Certas®氧化物蝕刻)來凹陷,但本揭露的各個 實施例不限於此。Certas®氧化物蝕刻係非電漿氣體蝕刻,其中與閘極間隔件140及金屬閘極堆疊130的蝕刻速率相比,層間介電層150在Certas®氧化物蝕刻製程中具有較高蝕刻速率。由此,凹陷層間介電層150,而閘極間隔件140及金屬閘極堆疊130保持實質上完整。在一些實施例中,在Certas®氧化物蝕刻中的反應氣體係HF及NH3的氣體混合物,其不與金屬反應。在一些實施例中,蝕刻製程的非電漿製作方法利用不同的HF/NH3氣體比用於層間介電層150的凹陷加載控制,但本揭露的各個實施例不限於此。因此,已蝕刻的層間介電層150可以具有空間變化的厚度,並且形成遠離半導體基板110的第一凹面152。層間介電層150的第一凹面152具有凹陷拋物線輪廓,例如,此輪廓具有較低中心區域及較高周邊區域。
參看第5圖,隨後凹陷閘極間隔件140以形成低於金屬閘極堆疊130的頂部的第二凹面142。第二凹面142係閘極間隔件140的頂表面。拉回閘極間隔件140以鄰接層間介電層150的第一凹面152。閘極間隔件140的拉回深度係在約0nm至約30nm的範圍。若拉回深度係不足夠的,則隨後形成的護盔結構160a(例如,YSiO)的有效深度將減小,使得第17圖及第18A圖的後續CMG(切割金屬閘極)蝕刻中的製程窗(Process window)將不足夠。若將閘極間隔件140拉回過深,則第21圖及第22圖的後續CMP製程需要研磨更多的護盔結構160a。層間介電層150的第一凹面152及閘極間隔件140的第二凹面142可以組合地被稱為凹面147。此外,歸因於凹陷之閘極間隔件140暴露出金屬閘極堆疊130的側壁132,並且鄰接閘 極間隔件140的第二凹面142。在一些實施例中,閘極間隔件140藉由遠端電漿蝕刻製程來凹陷。遠端電漿SiN蝕刻係乾式蝕刻,如H3PO4濕式蝕刻應用,其具有SiN對氧化物的良好選擇性,並且不具有濕式蝕刻的副作用。在一些實施例中,層間介電層150包括氧化矽,閘極間隔件140由氮化矽製成。與層間介電層150的蝕刻速率相比,閘極間隔件140在遠端電漿蝕刻中具有較高蝕刻速率。由此,閘極間隔件140藉由遠端電漿蝕刻製程凹陷,而層間介電層150保持實質上完整。蝕刻閘極間隔件140使用與在蝕刻層間介電層150中使用的蝕刻劑不同的蝕刻劑來執行。在一些實施例中,蝕刻製程利用NF3及H2氣體的組合作為用於在氮化矽與氧化矽之間的高選擇性的蝕刻劑,但本揭露的各個實施例不限於此。因此,已蝕刻的閘極間隔件140可以具有空間變化的厚度,並且形成遠離半導體基板110的第二凹面142。閘極間隔件140的第二凹面142具有鄰接層間介電層150的較低區域及鄰接金屬閘極堆疊130的較高區域。
參看第6圖,護盔層160在層間介電層150的第一凹面152、閘極間隔件140的第二凹面142及金屬閘極堆疊130上方形成。護盔層160與金屬閘極堆疊130的側壁132接觸。護盔層160在層間介電層150的第一凹面152及閘極間隔件140的第二凹面142上方不共形地形成。護盔層160的此不共形形成製成具有不同幾何形狀的其頂表面162及底表面164。在一些其他實施例中,護盔層160藉由適宜沉積技術(諸如化學氣相沉積(CVD)或原子層沉積(ALD))不共形地形成以沉積足夠厚 的層,使得與其底表面164相比,其頂表面162具有較小曲率。護盔層160及層間介電層150係由不同材料製成。在一些實施例中,護盔層160可由包括氮化鈦(TiN)、氮化鉭(TaN)、或矽酸釔(YSiOx)的材料製成,但本揭露的各個實施例不限於此。此外,護盔層160的厚度係在約18nm至約30nm的範圍。
參看第7圖,在形成護盔層160之後,護盔層160從其頂表面162研磨,直到到達金屬閘極堆疊130。因此,護盔層160的剩餘部分分別在凹面147上方形成。護盔層160的剩餘部分被稱為護盔結構160a。在一些實施例中,護盔層160使用化學機械平坦化(CMP)製程來研磨,但本揭露的各個實施例不限於此。在第7圖的CMP製程之後,護盔結構160a的厚度係在約8nm至約22nm的範圍。若護盔結構160a(例如,YSiO)過厚,則因為需要研磨較厚護盔結構160a,護盔結構160a為第21圖及第22圖的CMP製程的負擔。若護盔結構160a過淺,則不存在足夠的護盔結構160a用於保護層間介電層150不受第17圖及第18A圖的後續CMG(切割金屬閘極)蝕刻影響。護盔結構160a與金屬閘極堆疊130的側壁132接觸。換言之,不由閘極間隔件140覆蓋的金屬閘極堆疊130的側壁132與護盔結構160a形成界面。此外,由閘極間隔件140的頂表面及層間介電層150界定的凹面147與護盔結構160a接觸。換言之,護盔結構160a具有在閘極間隔件140的頂表面(亦即,第二凹面142)及層間介電層150的頂表面(亦即,第一凹面152)上方共形的凸面(亦即,底表面164)。由此,護盔結構160a具有底表面164,底表面164具有隨著護盔層160的厚度減小而增 加的坡度。此外,在使用CMP製程研磨護盔層160之後,遠離半導體基板110的金屬閘極堆疊130的頂表面134與護盔結構160a的頂表面162實質上齊平。因此,護盔結構160a具有隨著層間介電層150的厚度減小而增加的厚度,並且具有隨著閘極間隔件140的厚度減小而增加的厚度。
第8圖、第10圖、第12圖、第14A圖、第16A圖、第18A圖、第20圖及第22圖係在第6圖的階段之後沿著第2圖的線L2-L2截取的形成半導體結構的中間階段的剖面圖。第14B圖、第16B圖及第18B圖係在第12圖的階段之後沿著第2圖的線L3-L3截取的形成半導體結構的中間階段的剖面圖。注意到,第8圖、第10圖、第12圖、第14A圖、第16A圖、第18A圖、第20圖及第22圖的階段分別對應於第7圖、第9圖、第11圖、第13圖、第15圖、第17圖、第19圖及第21圖的階段,並且第14B圖、第16B圖及第18B圖的階段分別對應於第14A圖、第16A圖、第18A圖的階段。參看第8圖,護盔結構160a在層間介電層150上方形成,並且與具有磊晶生長的半導體材料170的鰭112的上部114重疊。換言之,護盔結構160a覆蓋源極/汲極區域。在研磨護盔層160以形成護盔結構160a之後,可以獲得第7圖及第8圖所示的半導體結構100a。
參看第9圖及第10圖,在形成護盔結構160a之後,在護盔結構160a及金屬閘極堆疊130a上方形成硬遮罩層190。硬遮罩層190可藉由化學氣相沉積(CVD)、物理氣相沉積(PVD)及/或其他適當技術來沉積。此外,在一些實施例中,緩衝層180視情況在硬遮罩層190下方形成。硬遮罩層190可由 氮化矽形成,緩衝層180可由氮化鈦(TiN)形成,但本揭露的各個實施例不限於此方面。例如,硬遮罩層190可由碳化矽、氮氧化矽或其他適宜材料形成。
接下來,參看第11圖及第12圖,在硬遮罩層190上方形成光阻層210,並且隨後圖案化光阻層210以在金屬閘極堆疊130及閘極間隔件140之上形成開口O1。此外,光阻層210的開口O1在鰭112的上部114中的兩個上部之間的一位置之上形成。在一些實施例中,光阻層210使用超紫外線(EUV)光微影技術來圖案化,但本揭露的各個實施例不限於此。因此,硬遮罩層190的部分從光阻層210的開口O1暴露出。
參看第13圖及第14A圖,移除硬遮罩層190從開口O1暴露出的部分,使得圖案化硬遮罩層190來在金屬閘極堆疊130之上與閘極間隔件140形成開口O2。此外,開口O2亦在護盔結構160a及層間介電層150之上。接下來,移除光阻層210。緩衝層180的部分經由開口O2暴露出。在一些實施例中,光阻層210藉由濕式剝離及/或電漿灰化來移除,但本揭露的各個實施例不限於此。此外,開口O2亦可在第14B圖中以不同的剖面繪示。
參看第15圖及第16A圖,在形成硬遮罩層190的開口O1之後,在開口O2中的硬遮罩層190及緩衝層180上方視情況形成覆蓋層190a。覆蓋層190a及硬遮罩層190可由相同材料製成。例如,覆蓋層190a由氮化矽形成,但本揭露的各個實施例不限於此。此外,覆蓋層190a以可在第16B圖中以不同的剖面繪示。
接下來,參看第17圖,移除金屬閘極堆疊130的部分及閘極間隔件140在開口O2下方的相鄰部分以形成開口O3,並且因此淺溝槽隔離材料120的部分及層間介電層150經由開口O3暴露出。以此方式,可以切割金屬閘極堆疊130,並且因此此步驟亦可以被稱為切割金屬閘極(CMG)製程。移除金屬閘極堆疊130的部分及閘極間隔件140的部分包括使用一或多個蝕刻製程移除在硬遮罩層190的開口O2之下的覆蓋層190a、緩衝層180、護盔結構160a及閘極間隔件140。
第18A圖係第17圖的階段的另一剖面圖。在選擇性移除具有閘極間隔件140的金屬閘極堆疊130之後,亦蝕刻在硬遮罩層190的開口O2下(參見第16A圖)且鄰接已移除的金屬閘極堆疊130的護盔結構160a及層間介電層150,並且開口O3在護盔結構160a及下層層間介電層150中形成。在一些實施例中,開口O3可延伸到分別在鰭112的上部114其中兩者上磊晶生長的半導體材料170之間的一位置,而半導體材料170保持由層間介電層150覆蓋,不由開口O3暴露出。換言之,磊晶材料(亦即,半導體材料170)的整體在蝕刻金屬閘極堆疊130之後由層間介電層150覆蓋。此外,開口O3亦可在第18B圖中以不同剖面繪示。
對於蝕刻金屬閘極堆疊130,護盔結構160a與層間介電層150相比具有較高蝕刻抗性。由於護盔結構160a在層間介電層150的第一凹面152及閘極間隔件140的第二凹面142(參見第15圖)上方形成,在切割金屬閘極堆疊130時層間介電層150的損失(ILD損失)可以減小到小於5nm,諸如4.7 nm。換言之,層間介電層150的損失可以由護盔結構160a減小,並且可以精確地控制開口O3的深度。因此,切割金屬閘極堆疊130的製程窗可以歸因於減小的層間介電層150的損失而擴大。此外,當層間介電層150的損失減小或切割金屬閘極堆疊130的製程窗擴大時,可以在形成開口O3時防止破壞磊晶生長的半導體材料170的問題。在一些實施例中,減小的開口O3的深度導致開口O3的底部處於不低於鰭112的上部114的頂部的一高度處。例如,開口O3的底部可處於鰭112的頂部之上的一高度處。
參看第19圖及第20圖,在切割具有閘極間隔件140的金屬閘極堆疊130的部分以形成開口O3之後,介電材料220a在開口O3中並且在金屬閘極堆疊130及護盔結構160a(或緩衝層180)的剩餘部分上方形成,並且隨後另一介電材料220b在開口O3中並在介電材料220a上方依次形成。在一些實施例中,介電材料220a及硬遮罩層190(參見第17圖)係由相同材料製成。第19圖所示的介電材料的數量係出於說明,並且本揭露的各個實施例不限於此。在一些實施例中,介電材料220a及220b在開口O3中不共形地形成。例如,可執行旋轉塗覆製程以利用介電材料220a及220b填充開口O3。在一些實施例中,介電材料220a及220b由氮化矽形成。在其他實施例中,氧化矽、氮氧化矽或其他適宜介電材料亦可用於形成介電材料220a及220b。在一些實施例中,介電材料220a及220b可藉由化學氣相沉積(CVD)、物理氣相沉積(PVD)及/或其他適宜技術來沉積。
由於沉積介電材料,因此開口O3由介電材料220a填滿,並且介電材料220a及220b的部分可位於分別在鰭112的上部114其中兩者上磊晶生長的半導體材料170之間。
參看第21圖及第22圖,在形成介電材料220a及220b之後,執行化學機械平坦化(CMP)製程。研磨介電材料220a及220b以及護盔結構160a,直到移除護盔結構160a並到達層間介電層150。因此,介電材料220a及220b在開口O3中的剩餘部分從層間介電層150暴露出。介電材料220b位於介電材料220a中。此外,介電材料220a係在介電材料220b與層間介電層150之間。在先前提及的CMP製程之後,可以獲得第21圖及第22圖所示的半導體裝置100b。如第21圖所示,介電材料220a係具有第一部分221及第二部分222的介電結構。介電結構220a的第一部分221係在金屬閘極堆疊130的兩個金屬閘極堆疊之間。介電結構220a的第二部分222從第一部分221延伸出,並且嵌入層間介電層150中。介電結構220a的第一部分221具有在低於介電結構220a的第二部分222的底部的一高度處的底部,並且在第一部分221的底部與第二部分222的底部之間的高度差係在約10nm至約70nm的範圍。此外,如第22圖所示,介電結構220a的第二部分222具有在不低於半導體鰭112的頂部的一高度處的底部。在一些實施例中,介電結構220a的第二部分222的底部係在高於半導體鰭112的頂部的一高度處。
半導體裝置100b可經歷進一步的CMOS或MOS技術處理以形成本領域中已知的各種特徵及區域。例如,後續 處理可在半導體基板110上方形成各種觸點/通孔/接線以及多層互連特徵(例如,金屬層及層間介電層),半導體基板110經構造以連接鰭式場效電晶體(FinFET)的各種特徵或結構。例如,多層互連包括垂直互連(諸如習知通孔或觸點)以及水平互連(諸如金屬接線)。各種互連特徵可實現各種導電材料,包括銅、鎢及/或矽化物。
在上述形成半導體結構的方法中,所形成的護盔結構在由層間介電層及閘極間隔件界定的凹面上方形成。由此,當晶圓經歷CMG製程時,可以減少層間介電層(ILD)的高度損失,這繼而在獲自CMG製程的ILD中導致較小開口,其繼而防止由CMG製程破壞磊晶源極/汲極材料。因此,CMG製程的製程窗可以歸因於減小的ILD的高度損失而擴大。
根據一些實施例,一種形成半導體結構的方法包括:在半導體基板中的淺溝槽隔離(STI)材料上方形成金屬閘極堆疊;在淺溝槽隔離材料上方形成層間介電層;凹陷層間介電層至低於金屬閘極堆疊的頂表面的一高度處;在凹陷之層間介電層上方形成護盔結構;以及在形成護盔結構之後,蝕刻金屬閘極堆疊直到到達淺溝槽隔離材料。
在一些實施例中,形成護盔結構包括在金屬閘極堆疊及凹陷之層間介電層上方形成護盔層,以及研磨護盔層直到到達金屬閘極堆疊。
在一些實施例中,形成護盔層包括在凹陷之層間介電層上方不共形地形成護盔層。
在一些實施例中,此方法進一步包括:在淺溝槽隔離材料上方形成閘極間隔件,其中金屬閘極堆疊在閘極間隔件旁邊形成;以及凹陷閘極間隔件以暴露金屬閘極堆疊的側壁,其中執行形成護盔結構使得護盔結構與金屬閘極堆疊的側壁接觸。
在一些實施例中,護盔結構由氮化鈦或矽化釔製成。
在一些實施例中,執行凹陷層間介電層,使得凹陷之層間介電層具有凹陷之頂表面。
在一些實施例中,執行蝕刻金屬閘極堆疊,使得開口貫穿護盔結構到層間介電層中。
在一些實施例中,此方法進一步包括在開口中並在金屬閘極堆疊及護盔結構上方形成介電材料,以及研磨介電材料直到暴露出層間介電層。
根據一些實施例,一種形成半導體結構的方法包括:在半導體基板中形成複數個鰭;在鰭之間形成淺溝槽隔離(STI)材料;在溝槽隔離材料及鰭上方形成金屬閘極堆疊及閘極間隔件;蝕刻閘極間隔件,使得閘極間隔件的頂部低於金屬閘極堆疊的頂部;在閘極間隔件的頂部上方形成護盔結構;以及在形成護盔結構之後,蝕刻金屬閘極堆疊,直到到達溝槽隔離材料。
在一些實施例中,此方法進一步包括在蝕刻閘極間隔件之前形成層間介電層,其中執行形成護盔結構,使得護盔結構進一步在層間介電層上方形成。
在一些實施例中,此方法進一步包括在形成護盔結構之前蝕刻層間介電層。
在一些實施例中,蝕刻閘極間隔件使用的蝕刻劑與蝕刻層間介電層使用的蝕刻劑不同。
在一些實施例中,不使用電漿執行蝕刻層間介電層,並且使用電漿執行蝕刻閘極間隔件。
在一些實施例中,執行蝕刻金屬閘極堆疊,使得開口穿過護盔結構形成到層間介電層中。
在一些實施例中,此方法進一步包括利用介電材料填充開口。
在一些實施例中,執行蝕刻金屬閘極堆疊,使得開口的底部處於不低於鰭的其中之一的頂部的一高度處。
在一些實施例中,此方法進一步包括:在形成閘極間隔件之後,在鰭的其中之一上形成磊晶材料;以及在磊晶材料上方形成層間介電層,其中護盔結構在層間介電層上方形成,並且在蝕刻金屬閘極堆疊之後磊晶材料的整體由層間介電層覆蓋。
在一些實施例中,對於蝕刻金屬閘極堆疊,護盔結構與層間介電層相比具有較高蝕刻抗性。
根據一些實施例,一種形成半導體結構的方法包括:在第一及第二鰭上形成第一及第二磊晶結構;在第一及第二磊晶結構上方形成層間介電層;跨過第一及第二鰭形成金屬閘極堆疊;在形成金屬閘極堆疊之後凹陷層間介電層;在凹陷之層間介電層上方形成護盔結構;穿過金屬閘極堆疊及護盔結 構形成開口,此開口在第一及第二鰭之間;以及在開口中形成介電結構。
在一些實施例中,此方法進一步包括對護盔結構及介電結構執行化學機械平坦化製程,直到到達層間介電層。
上文概述了若干實施例之特徵,使得熟習此項技術者可更好地理解本揭露之態樣。熟習此項技術者應瞭解,可輕易使用本揭露作為設計或修改其他製程及結構的基礎,以便實施本文所介紹之實施例的相同目的及/或實現相同優點。熟習此項技術者亦應認識到,此類等效結構並未脫離本揭露之精神及範疇,且可在不脫離本揭露之精神及範疇的情況下產生本文的各種變化、替代及更改。
10‧‧‧方塊
20‧‧‧方塊
30‧‧‧方塊
40‧‧‧方塊
50‧‧‧方塊
60‧‧‧方塊
70‧‧‧方塊
80‧‧‧方塊
90‧‧‧方塊

Claims (10)

  1. 一種形成半導體結構的方法,包含:在一半導體基板中的一淺溝槽隔離(STI)材料上方形成複數個金屬閘極堆疊;形成一閘極間隔件圍繞該些金屬閘極堆疊;在該淺溝槽隔離材料上方形成一層間介電層;將該層間介電層與該閘極間隔件凹陷至低於該些金屬閘極堆疊的一頂表面的一高度;在凹陷之該層間介電層與該閘極間隔件上方形成複數個護盔結構;以及在形成該些護盔結構之後,蝕刻該些金屬閘極堆疊直到到達該淺溝槽隔離材料。
  2. 如請求項1所述之方法,其中形成該些護盔結構包含:在該些金屬閘極堆疊、該已凹陷之層間介電層及該閘極間隔件上方形成一護盔層;以及研磨該護盔層直到到達該些金屬閘極堆疊。
  3. 如請求項1所述之方法,其中執行凹陷該層間介電層使得該已凹陷之層間介電層具有一凹陷之頂表面。
  4. 如請求項1所述之方法,其中執行蝕刻該些金屬閘極堆疊使得一開口穿透該些護盔結構的一部分到該層間介電層中。
  5. 如請求項1所述之方法,其中凹陷該閘極間隔件是在凹陷該層間介電層後。
  6. 一種形成半導體結構的方法,包含:在一半導體基板中形成複數個鰭;在該等鰭之間形成一淺溝槽隔離(STI)材料;在該淺溝槽隔離材料及該等鰭上方形成一金屬閘極堆疊及一閘極間隔件;蝕刻該閘極間隔件,使得該閘極間隔件之一頂部低於該金屬閘極堆疊的一頂部;在該閘極間隔件的該頂部上方形成一護盔結構;以及在形成該護盔結構之後,蝕刻該金屬閘極堆疊直到到達該淺溝槽隔離材料。
  7. 如請求項6所述之方法,進一步包含:在蝕刻該閘極間隔件之前形成一層間介電層,其中執行形成該護盔結構使得該護盔結構進一步在該層間介電層上方形成。
  8. 如請求項7所述之方法,進一步包含:在形成該護盔結構之前蝕刻該層間介電層。
  9. 一種形成半導體結構的方法,包含:在一第一及一第二鰭上形成一第一及一第二磊晶結構;在該第一及該第二磊晶結構上方形成一層間介電層;跨過該第一及該第二鰭形成一金屬閘極堆疊;在形成該金屬閘極堆疊之後凹陷該層間介電層;在該已凹陷之層間介電層上方形成一護盔結構;穿過該金屬閘極堆疊及該護盔結構形成一開口,該開口在該第一及該第二鰭之間;以及在該開口中形成一介電結構。
  10. 如請求項9所述之方法,進一步包含:對該護盔結構及該介電結構執行一化學機械平坦化製程,直到到達該層間介電層。
TW107137825A 2017-11-22 2018-10-25 形成半導體結構的方法 TWI740072B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762590178P 2017-11-22 2017-11-22
US62/590,178 2017-11-22
US16/115,394 US10672613B2 (en) 2017-11-22 2018-08-28 Method of forming semiconductor structure and semiconductor device
US16/115,394 2018-08-28

Publications (2)

Publication Number Publication Date
TW201926549A TW201926549A (zh) 2019-07-01
TWI740072B true TWI740072B (zh) 2021-09-21

Family

ID=66533962

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107137825A TWI740072B (zh) 2017-11-22 2018-10-25 形成半導體結構的方法

Country Status (3)

Country Link
US (2) US10672613B2 (zh)
CN (1) CN109817581B (zh)
TW (1) TWI740072B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108807267B (zh) * 2017-04-26 2020-12-08 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
US10886269B2 (en) * 2018-09-18 2021-01-05 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US11031292B2 (en) * 2019-09-29 2021-06-08 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-gate device and related methods
US11335603B2 (en) 2020-06-26 2022-05-17 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-layered insulating film stack
CN114334654A (zh) * 2020-09-30 2022-04-12 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
KR20230149079A (ko) 2022-04-19 2023-10-26 삼성전자주식회사 반도체 소자 제조방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8486834B2 (en) * 2011-05-24 2013-07-16 Nanya Technology Corporation Method for manufacturing memory device
US8598028B2 (en) * 2011-12-22 2013-12-03 Taiwan Semiconductor Manufacturing Company, Ltd. Gate height loss improvement for a transistor
US20160104645A1 (en) * 2014-10-14 2016-04-14 United Microelectronics Corp. Semiconductor device and method for fabricating the same
US20170133479A1 (en) * 2015-11-06 2017-05-11 United Microelectronics Corp. Semiconductor device and method for fabricating the same

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6265302B1 (en) * 1999-07-12 2001-07-24 Chartered Semiconductor Manufacturing Ltd. Partially recessed shallow trench isolation method for fabricating borderless contacts
KR20020091887A (ko) * 2001-06-01 2002-12-11 주식회사 하이닉스반도체 콘택 형성 방법
US9245805B2 (en) 2009-09-24 2016-01-26 Taiwan Semiconductor Manufacturing Company, Ltd. Germanium FinFETs with metal gates and stressors
US8962400B2 (en) 2011-07-07 2015-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. In-situ doping of arsenic for source and drain epitaxy
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9159824B2 (en) 2013-02-27 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with strained well regions
US9093514B2 (en) 2013-03-06 2015-07-28 Taiwan Semiconductor Manufacturing Co., Ltd. Strained and uniform doping technique for FINFETs
US10861748B2 (en) * 2013-11-28 2020-12-08 Institute of Microelectronics, Chinese Academy of Sciences Semiconductor arrangement and method for manufacturing the same
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
CN104795331B (zh) * 2014-01-21 2018-08-10 中芯国际集成电路制造(上海)有限公司 晶体管的形成方法
US9608116B2 (en) 2014-06-27 2017-03-28 Taiwan Semiconductor Manufacturing Company, Ltd. FINFETs with wrap-around silicide and method forming the same
US9472628B2 (en) * 2014-07-14 2016-10-18 International Business Machines Corporation Heterogeneous source drain region and extension region
US9418897B1 (en) 2015-06-15 2016-08-16 Taiwan Semiconductor Manufacturing Company, Ltd. Wrap around silicide for FinFETs
US9530696B1 (en) * 2015-10-23 2016-12-27 United Microelectronics Corp. Method of fabricating semiconductor device
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US9812363B1 (en) 2016-11-29 2017-11-07 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET device and method of forming same
US10355095B2 (en) * 2017-03-31 2019-07-16 Taiwan Semiconductor Manufacturing Co., Ltd. FinFET structure with composite gate helmet
US10134604B1 (en) * 2017-04-28 2018-11-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
US10269636B2 (en) * 2017-05-26 2019-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of fabricating the same
US10522392B2 (en) * 2017-05-31 2019-12-31 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of fabricating the same
US10269787B2 (en) * 2017-06-29 2019-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Metal gate structure cutting process
US10157790B1 (en) * 2017-09-28 2018-12-18 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method for manufacturing the same
US10468527B2 (en) * 2017-11-15 2019-11-05 Taiwan Semiconductor Manufacturing Co., Ltd. Metal gate structure and methods of fabricating thereof
US10109525B1 (en) * 2017-11-21 2018-10-23 United Microelectronics Corp. Fabrication method and structure of semiconductor device with contact and plug
US11031290B2 (en) * 2017-11-30 2021-06-08 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure with cutting depth control and method for fabricating the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8486834B2 (en) * 2011-05-24 2013-07-16 Nanya Technology Corporation Method for manufacturing memory device
US8598028B2 (en) * 2011-12-22 2013-12-03 Taiwan Semiconductor Manufacturing Company, Ltd. Gate height loss improvement for a transistor
US20160104645A1 (en) * 2014-10-14 2016-04-14 United Microelectronics Corp. Semiconductor device and method for fabricating the same
US20170133479A1 (en) * 2015-11-06 2017-05-11 United Microelectronics Corp. Semiconductor device and method for fabricating the same

Also Published As

Publication number Publication date
TW201926549A (zh) 2019-07-01
US10879074B2 (en) 2020-12-29
CN109817581B (zh) 2025-03-25
US20190157090A1 (en) 2019-05-23
US20200294804A1 (en) 2020-09-17
CN109817581A (zh) 2019-05-28
US10672613B2 (en) 2020-06-02

Similar Documents

Publication Publication Date Title
US11563120B2 (en) FinFET structures and methods of forming the same
CN109841619B (zh) 半导体结构切割工艺和由此形成的结构
TWI689043B (zh) 電晶體及其製造方法
TWI740072B (zh) 形成半導體結構的方法
KR101812851B1 (ko) 간극 또는 공극을 갖는 게이트 스페이서를 포함하는 디바이스 및 그 형성 방법
CN112750775A (zh) 半导体装置的形成方法
KR20210123181A (ko) 공극에 의한 커팅 금속 게이트 재충전
CN110838487A (zh) 半导体器件及方法
TWI806103B (zh) 形成半導體裝置的方法
KR20180069701A (ko) FinFET 구조체 및 이를 형성하는 방법
US20250372452A1 (en) Semiconductor device
TWI785589B (zh) 半導體裝置及其形成方法
US10840357B2 (en) FinFET device and method of forming same
CN106531805B (zh) 互连结构及其制造方法以及使用互连结构的半导体器件
CN108122832A (zh) Finfet和形成finfet的方法
TW202139357A (zh) 半導體元件及其形成方法
CN107230659A (zh) 制造半导体器件的方法
CN114883260A (zh) 半导体装置的制造方法
US12356656B2 (en) FinFET structures and methods of forming the same
CN110875392B (zh) FinFET器件及其形成方法
KR102546906B1 (ko) Finfet 디바이스 및 방법
US20220277994A1 (en) Conductive feature of semiconductor device and method of forming same
US10985053B2 (en) Contact plugs and methods of forming same
TWI889014B (zh) 半導體元件及其製造方法
TWI802315B (zh) 半導體裝置的形成方法