[go: up one dir, main page]

TWI520287B - 半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法 - Google Patents

半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法 Download PDF

Info

Publication number
TWI520287B
TWI520287B TW100125421A TW100125421A TWI520287B TW I520287 B TWI520287 B TW I520287B TW 100125421 A TW100125421 A TW 100125421A TW 100125421 A TW100125421 A TW 100125421A TW I520287 B TWI520287 B TW I520287B
Authority
TW
Taiwan
Prior art keywords
conductor layer
layer
width
axis
conductor
Prior art date
Application number
TW100125421A
Other languages
English (en)
Other versions
TW201209977A (en
Inventor
林耀劍
陳康
方建敏
馮霞
Original Assignee
史達晶片有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 史達晶片有限公司 filed Critical 史達晶片有限公司
Publication of TW201209977A publication Critical patent/TW201209977A/zh
Application granted granted Critical
Publication of TWI520287B publication Critical patent/TWI520287B/zh

Links

Classifications

    • H10W70/095
    • H10W70/05
    • H10W72/00
    • H10W74/014
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09854Hole or via having special cross-section, e.g. elliptical
    • H10W20/49
    • H10W70/65
    • H10W70/655
    • H10W70/66
    • H10W70/69
    • H10W72/012
    • H10W72/01223
    • H10W72/01225
    • H10W72/01235
    • H10W72/01238
    • H10W72/01257
    • H10W72/07554
    • H10W72/252
    • H10W72/29
    • H10W72/30
    • H10W72/352
    • H10W72/354
    • H10W72/59
    • H10W72/884
    • H10W72/922
    • H10W72/932
    • H10W72/9445
    • H10W72/952
    • H10W74/00
    • H10W74/111
    • H10W74/117
    • H10W74/129
    • H10W90/724
    • H10W90/754
    • H10W90/755

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)

Description

半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法
本發明大體上關於半導體裝置,且更明確地說,係關於一種半導體裝置以及在一接觸墊上形成沿著第一軸較寬於該接觸墊並且沿著垂直於該第一軸的第二軸較窄於該接觸墊之重新分配層的方法。
國內優先權之主張
本申請案主張2010年7月26日所提申的臨時申請案第61/367,807號的優先權,並且在35 U.S.C.§120的規範下主張上面申請案的優先權。
在現代的電子產品中經常會發現半導體裝置。半導體裝置會有不同數量與密度的電組件。離散式半導體裝置通常含有某一種類型的電組件,舉例來說,發光二極體(Light Emitting Diode,LED)、小訊號電晶體、電阻器、電容器、電感器、以及功率金屬氧化物半導體場效電晶體(Metal Oxide Semiconductor Field Effect Transistor,MOSFET)。積體式半導體裝置通常含有數百個至數百萬個電組件。積體式半導體裝置的範例包含微控制器、微處理器、電荷耦合裝置(Charged-Coupled Device,CCD)、太陽能電池、以及數位微鏡裝置(Digital Micro-mirror Device,DMD)。
半導體裝置會實施各式各樣的功能,例如,訊號處理、高速計算、傳送與接收電磁訊號、控制電子裝置、將太陽光轉換成電能、以及產生電視顯示器的視覺投影。在娛樂領域、通訊領域、電力轉換領域、網路領域、電腦領域、以及消費性產品領域中皆會發現半導體裝置。在軍事應用、航空、自動車、工業控制器、以及辦公室設備中同樣會發現半導體裝置。
半導體裝置會利用半導體材料的電氣特性。半導體材料的原子結構會使得可藉由施加電場或基礎電流或是經由摻雜處理來操縱其導電性。摻雜會將雜質引入至該半導體材料之中,以便操縱及控制該半導體裝置的傳導性。
一半導體裝置會含有主動式電氣結構與被動式電氣結構。主動式結構(其包含雙極電晶體與場效電晶體)會控制電流的流動。藉由改變摻雜程度以及施加電場或基礎電流,該電晶體便會提高或限制電流的流動。被動式結構(其包含電阻器、電容器、以及電感器)會創造用以實施各式各樣電氣功能所需要的電壓和電流之間的關係。該等被動式結構與主動式結構會被電連接以形成讓該半導體裝置實施高速計算及其它實用功能的電路。
半導體裝置通常會使用兩種複雜的製程來製造,也就是,前端製造以及後端製造,每一者皆可能涉及數百道步驟。前端製造涉及在一半導體晶圓的表面上形成複數個晶粒。每一個半導體晶粒通常相同並且含有藉由電連接主動式組件和被動式組件而形成的電路。後端製造涉及從已完成的晶圓中單體化裁切個別的晶粒並且封裝該晶粒,用以提供結構性支撐以及環境隔離。本文中所使用的「半導體晶粒」一詞兼具單數和複數形式,據此,可能係指單一半導體裝置以及多個半導體裝置兩者。
半導體製造的其中一個目標便係生產較小型半導體裝置。較小型裝置通常會消耗較少的電力,具有較高的效能,並且能夠被更有效地生產。此外,較小型的半導體裝置還具有較小的覆蓋區,這係較小型末端產品所需要的。藉由改善前端製程可以達成較小的晶粒尺寸,從而導致具有較小尺寸以及較高密度之主動式組件和被動式組件的半導體晶粒。後端製程可以藉由改善電互連材料及封裝材料而導致具有較小覆蓋區的半導體裝置封裝。
圖1a所示的係在扇入或扇出晶圓級晶片規模封裝(Wafer Level Chip Scale Package,WLCSP)中具有半導體晶粒或晶圓12的一習知半導體裝置10。半導體晶粒12具有一主動表面14以及被形成在該主動表面之上的多個接觸墊16。一絕緣層或鈍化層18會在晶圓級被形成在主動表面14以及接觸墊16的上方。絕緣層18的一部分會藉由一蝕刻製程被移除,用以露出接觸墊16。一絕緣層或鈍化層20會在晶圓級被形成在絕緣層18以及該等已露出的接觸墊16的上方。絕緣層20的一部分會藉由一蝕刻製程被移除,用以露出接觸墊16。該絕緣層18中的開口通常為20微米(μm),以便讓接觸墊16具有良好的電氣特徵。一導電層22會被形成在該等已露出的接觸墊16以及絕緣層20的上方。導體層22的作用如同一被電連接至接觸墊16的重新分配層(ReDistribution Layer,RDL)。導體層22會延伸超出絕緣層20之中的開口,用以橫向重新分配被連接至接觸墊16的電互連線。一絕緣層或鈍化層24會被形成在絕緣層20以及導體層22的上方。絕緣層24的一部分會藉由一蝕刻製程被移除,用以露出導體層22以進行電互連。
圖1b所示的係沿著圖1a的直線1b-1b所取得的半導體裝置10的平面圖,重點放在接觸墊區域26。絕緣層20中用以露出接觸墊16以便沉積導體層22的開口28的寬度以及導體層22和接觸墊16之間的接觸表面區域的寬度W16-22為20μm。相鄰導體層22之間的寬度為10μm。為在導體層22和接觸墊16之間達到良好的電氣特徵,20μm的開口寬度W16-22係必要的。然而,由於在接觸墊16上方重疊的絕緣層20完全圍繞該接觸墊的關係,所以,接觸墊16需要一特定的寬度與間距方能保持導體層22和接觸墊16之間的互連表面區域。於其中一實施例中,接觸墊16的寬度為45μm,而該接觸墊間距則為50μm。對開口28附近的接觸墊16上方10μm重疊的絕緣層20來說,W20-20為20+10+10=40μm。由於良好接觸特徵所需要的寬度W20-20(開口28的寬度加上重疊寬度)的關係,50μm的接觸墊間距已變成製程限制。倘若開口28的寬度W16-22進一步縮小的話,那麼,導體層22和接觸墊16之間的接觸特徵便會變差。
本技術領域需要在具有高對準容限的接觸墊上形成一重新分配層。據此,於其中一實施例中,本發明係一種製造半導體裝置的方法,其包括下面步驟:提供一半導體晶粒;在該半導體晶粒的一表面上方形成一第一導體層;在該半導體晶粒的該表面上方形成一第一絕緣層;在該等第一絕緣層以及第一導體層的上方形成一第二絕緣層;以及在該第一導體層上方的該第二絕緣層之中形成一開口。該開口會在該第一導體層之第一與第二反向邊緣上方延伸超出該第一導體層,而該第二絕緣層則會以垂直於該第一導體層之該等第一與第二反向邊緣的該第一導體層的第三與第四反向邊緣為基準疊置在該第一導體層之上。該方法還進一步包含下面步驟:在該等第一絕緣層與第二絕緣層的上方以及在該第二絕緣層中該開口裡面的該第一導體層的一部分的上方形成一第二導體層;以及在該第二導體層以及該等第一絕緣層與第二絕緣層的上方形成一第三絕緣層。
於另一實施例中,本發明係一種製造半導體裝置的方法,其包括下面步驟:提供一半導體晶粒;在該半導體晶粒的一表面上方形成一第一導體層;在該第一導體層以及該半導體晶粒的該表面上方形成一第一絕緣層;形成一第二導體層,其寬度小於沿著第一軸的第一導體層的寬度;以及在該第二導體層以及第一絕緣層的上方形成一第二絕緣層。該第二導體層的寬度大於沿著垂直於該第一軸之第二軸的第一導體層的寬度。
於另一實施例中,本發明係一種製造半導體裝置的方法,其包括下面步驟:提供一半導體晶粒;在該半導體晶粒的一表面上方形成一第一導體層;在該半導體晶粒的該表面上方形成一第一絕緣層;以及在該第一導體層的上方形成一沿著第一軸寬於該第一導體層且沿著垂直於該第一軸的第二軸窄於該第一導體層的第二導體層。
於另一實施例中,本發明係一種半導體裝置,其包括一半導體晶粒以及被形成在該半導體晶粒的一表面上方的第一導體層。一第一絕緣層會被形成在該半導體晶粒的該表面上方。一第二導體層會被形成在該第一導體層的上方,其沿著第一軸寬於該第一導體層且在垂直於該第一軸的第二軸之中窄於該第一導體層。一第二絕緣層會被形成在該第二導體層以及第一絕緣層的上方。
在下面的說明中會參考圖式於一或多個實施例中來說明本發明,於該等圖式中,相同的符號代表相同或雷同的元件。雖然本文係以達成本發明之目的的最佳模式來說明本發明;不過,熟習本技術的人士便會明白,本發明希望涵蓋受到下面揭示內容及圖式支持的隨附申請專利範圍及它們的等效範圍所定義的本發明的精神與範疇內可能併入的替代例、修正例、以及等效例。
半導體裝置通常會使用兩種複雜的製程來製造:前端製造和後端製造。前端製造涉及在一半導體晶圓的表面上形成複數個晶粒。該晶圓上的每一個晶粒皆含有主動式電組件和被動式電組件,它們會被電連接而形成功能性電路。主動式電組件(例如電晶體與二極體)能夠控制電流的流動。被動式電組件(例如電容器、電感器、電阻器、以及變壓器)會創造用以實施電路功能所需要的電壓和電流之間的關係。
被動式組件和主動式組件會藉由一連串的製程步驟被形成在該半導體晶圓的表面上方,該等製程步驟包含:摻雜、沉積、光微影術、蝕刻、以及平坦化。摻雜會藉由下面的技術將雜質引入至半導體材料之中,例如:離子植入或是熱擴散。摻雜製程會修正主動式裝置中半導體材料的導電性,將該半導體材料轉換成絕緣體、導體,或是響應於電場或基礎電流來動態改變半導體材料傳導性。電晶體含有不同類型及不同摻雜程度的多個區域,它們會在必要時被排列成用以在施加一電場或基礎電流時讓該電晶體會提高或限制電流的流動。
主動式組件和被動式組件係由具有不同電氣特性的多層材料構成。該等層能夠藉由各式各樣的沉積技術來形成,其部分取決於要被沉積的材料的類型。舉例來說,薄膜沉積可能包含:化學氣相沉積(Chemical Vapor Deposition,CVD)製程、物理氣相沉積(Physical Vapor Deposition,PVD)製程、電解質電鍍製程、以及無電極電鍍製程。每一層通常都會被圖樣化,以便形成主動式組件、被動式組件、或是組件之間的電連接線的一部分。
該等層能夠利用光微影術來圖樣化,其涉及在要被圖樣化的層的上方沉積光敏材料,舉例來說,光阻。一圖樣會利用光從一光罩處被轉印至該光阻。於其中一實施例中,會利用溶劑移除該光阻圖樣中受到光作用的部分,從而露出下方層之中要被圖樣化的部分。於另一實施例中,會利用溶劑移除該光阻圖樣中沒受到光作用的部分(負向光阻),從而露出下方層之中要被圖樣化的部分。接著,該光阻中的剩餘部分會被移除,從而留下一已圖樣化層。或者,某些類型的材料被圖樣化的方式係利用無電極電鍍以及電解質電鍍之類的技術,藉由將該材料直接沉積至前面沉積/蝕刻製程所形成的區域或空隙(void)之中。
在一既有圖樣的上方沉積一薄膜材料可能會擴大下方圖樣並且產生一不均勻平坦的表面。生產較小且更密集封裝的主動式組件和被動式組件需要用到均勻平坦的表面。平坦化作用可用來從晶圓的表面處移除材料,並且產生均勻平坦的表面。平坦化作用涉及利用一研磨墊來研磨晶圓的表面。有磨蝕作用的材料以及腐蝕性的化學藥劑會在研磨期間被加到晶圓的表面。化學藥劑的磨蝕性作用及腐蝕性作用所組成的組合式機械作用會移除任何不規律的拓樸形狀,從而產生均勻平坦的表面。
後端製造係指將已完成的晶圓切割或單體化裁切成個別的晶粒,並且接著封裝該晶粒,以達結構性支撐以及環境隔離的效果。為單體化裁切半導體晶粒,該晶圓會沿著該晶圓中被稱為切割道(saw street)或切割線(scribe)的非功能性區域被刻痕並且折斷。該晶圓會利用雷射切割工具或鋸片來進行單體化裁切。經過單體化裁切之後,個別晶粒便會被鑲嵌至包含接針或接觸墊的封裝基板,以便和其它系統組件進行互連。被形成在該半導體晶粒上方的接觸墊接著會被連接至該封裝裡面的接觸墊。該等電連接線可利用焊料凸塊、短柱凸塊、導電膏、或是焊線來製成。一囊封劑或是其它模造材料會被沉積在該封裝的上方,用以提供物理性支撐和電隔離。接著,該已完成的封裝便會被插入一電氣系統之中並且讓其它系統組件可取用該半導體裝置的功能。
圖2圖解一電子裝置50,其具有一晶片載體基板或是印刷電路板(Printed Circuit Board,PCB)52,在其表面上鑲嵌著複數個半導體封裝。電子裝置50可能具有某一種類型的半導體封裝或是多種類型的半導體封裝,端視應用而定。為達解釋目的,圖2中顯示該等不同類型的半導體封裝。
電子裝置50可能係一單機型系統,其會使用該等半導體封裝來實施一或多項電功能。或者,電子裝置50亦可能係一較大型系統中的一子組件。舉例來說,電子裝置50可能係一蜂巢式電話、一個人數位助理(Personal Digital Assistant,PDA)、一數位錄像機(Digital Video Camera,DVC)、或是其它電子通信裝置的一部分。或者,電子裝置50可能係一圖形卡、一網路介面卡、或是能夠被插入在一電腦之中的其它訊號處理卡。該半導體封裝可能包含:微處理器、記憶體、特定應用積體電路(Application Specific Integrated Circuits,ASIC)、邏輯電路、類比電路、RF電路、離散式裝置、或是其它半導體晶粒或電組件。該些產品要被市場接受,微型化以及減輕重量相當重要。半導體裝置之間的距離必須縮小,以達更高密度的目的。
在圖2中,PCB 52提供一通用基板,用以結構性支撐及電互連被鑲嵌在該PCB之上的半導體封裝。多條導體訊號線路54會利用下面製程被形成在PCB 52的一表面上方或是多層裡面:蒸發製程、電解質電鍍製程、無電極電鍍製程、網印製程、或是其它合宜的金屬沉積製程。訊號線路54會在該等半導體封裝、被鑲嵌的組件、以及其它外部系統組件中的每一者之間提供電通訊。線路54還會提供連接至每一個該等半導體封裝的電力連接線及接地連接線。
於某些實施例中,一半導體裝置會有兩個封裝層。第一層封裝係一種用於以機械方式及電氣方式將該半導體晶粒附接至一中間載板的技術。第二層封裝則涉及以機械方式及電氣方式將該中間載板附接至該PCB。於其它實施例中,一半導體裝置可能僅有該第一層封裝,其中,該晶粒會以機械方式及電氣方式直接被鑲嵌至該PCB。
為達解釋的目的,圖中在PCB 52之上顯示數種類型的第一層封裝,其包含焊線封裝56以及覆晶58。除此之外,圖中還顯示被鑲嵌在PCB 52之上的數種類型第二層封裝,其包含:球柵陣列(Ball Grid Array,BGA)60;凸塊晶片載板(Bump Chip Carrier,BCC)62;雙直列封裝(Dual In-line Package,DIP)64;平台格柵陣列(Land Grid Array,LGA)66;多晶片模組(Multi-Chip Module,MCM)68;方形扁平無導線封裝(Quad Flat Non-leaded package,QFN)70;以及方形扁平封裝72。端視系統需求而定,被配置成具有第一層封裝樣式和第二層封裝樣式之任何組合的半導體封裝和其它電子組件所組成的任何組合皆能夠被連接至PCB 52。於某些實施例中,電子裝置50包含單一附接半導體封裝;而其它實施例則會需要多個互連封裝。藉由在單一基板上組合一或多個半導體封裝,製造商便能夠將事先製造的組件併入電子裝置和系統之中。因為該等半導體封裝包含精密的功能,所以,電子裝置能夠使用較便宜的組件及有效率的製程來製造。所產生的裝置比較不可能失效而且製造價格較低廉,從而讓消費者的成本會較低。
圖3a至3c所示的係示範性半導體封裝。圖3a所示的係被鑲嵌在PCB 52之上的DIP 64的進一步細節。半導體晶粒74包含一含有類比電路或數位電路的主動區,該等類比電路或數位電路會被施行為被形成在該晶粒裡面的主動式裝置、被動式裝置、導體層、以及介電層,並且會根據該晶粒的電氣設計來進行電互連。舉例來說,該電路可能包含被形成在半導體晶粒74之主動區裡面的一或多個電晶體、二極體、電感器、電容器、電阻器、以及其它電路元件。接觸墊76係一或多層導體材料(例如鋁(Al)、銅(Cu)、錫(Sn)、鎳(Ni)、金(Au)、或是銀(Ag)),並且會被電連接至形成在半導體晶粒74裡面的電路元件。在DIP 64的組裝期間,半導體晶粒74會利用一金-矽共熔合金層或是膠黏材料(例如熱環氧樹脂或是環氧樹脂)被鑲嵌至一中間載板78。該封裝主體包含一絕緣封裝材料,例如聚合物或是陶瓷。導體導線80以及焊線82會在半導體晶粒74與PCB 52之間提供電互連。囊封劑84會被沉積在該封裝的上方,防止濕氣和粒子進入該封裝並污染晶粒74或焊線82以達環境保護的目的。
圖3b所示的係被鑲嵌在PCB 52之上的BCC 62的進一步細節。半導體晶粒88會利用底層填充材料或環氧樹脂膠黏材料92被鑲嵌在載板90的上方。焊線94會在接觸墊96與98之間提供第一層封裝互連。模造化合物或囊封劑100會被沉積在半導體晶粒88和焊線94的上方,用以為該裝置提供物理性支撐以及電隔離效果。多個接觸墊102會利用一合宜的金屬沉積製程(例如電解質電鍍或無電極電鍍)被形成在PCB 52的一表面上方,用以防止氧化。接觸墊102會被電連接至PCB 52之中的一或多條導體訊號線路54。多個凸塊104會被形成在BCC 62的接觸墊98和PCB 52的接觸墊102之間。
在圖3c中,半導體晶粒58會利用覆晶樣式的第一層封裝以面朝下的方式被鑲嵌至中間載板106。半導體晶粒58的主動區108含有類比電路或數位電路,該等類比電路或數位電路會被施行為根據該晶粒的電氣設計所形成的主動式裝置、被動式裝置、導體層、以及介電層。舉例來說,該電路可能包含被形成在主動區108裡面的一或多個電晶體、二極體、電感器、電容器、電阻器、以及其它電路元件。半導體晶粒58會經由多個凸塊110以電氣方式及機械方式被連接至載板106。
BGA 60會以利用多個凸塊112的BGA樣式第二層封裝,以電氣方式及機械方式被連接至PCB 52。半導體晶粒58會經由凸塊110、訊號線114、以及凸塊112被電連接至PCB 52之中的導體訊號線路54。一模造化合物或囊封劑116會被沉積在半導體晶粒58和載板106的上方,用以為該裝置提供物理性支撐以及電隔離效果。該覆晶半導體裝置會從半導體晶粒58上的主動式裝置至PCB 52上的傳導軌提供一條短電傳導路徑,以便縮短訊號傳播距離、降低電容、並且改善整體電路效能。於另一實施例中,該半導體晶粒58會利用覆晶樣式的第一層封裝以機械方式及電氣方式直接被連接至PCB 52,而沒有中間載板106。
圖4a至4o配合圖2以及3a至3c顯示一種用以於具有高對準容限之接觸墊上方形成一重新分配層的製程。圖4a所示的係一半導體晶圓120,其具有一基礎基板材料122,例如,矽、鍺、砷化鎵、磷化銦、或是碳化矽,以便達到結構性支撐的目的。複數個半導體晶粒或組件124會被形成在藉由沒有作用的晶粒間晶圓區或是如上面所述之切割道126而分離的晶圓120之上。切割道126提供切割區,用以將半導體晶圓120單體化裁切成個別的半導體晶粒124。
圖4b所示的係半導體晶圓120的一部分的剖視圖。每一個半導體晶粒124皆具有一背表面128以及主動表面130,該主動表面130含有類比電路或數位電路,該等類比電路或數位電路會被施行為被形成在該晶粒裡面的主動式裝置、被動式裝置、導體層、以及介電層,並且會根據該晶粒的電氣設計與功能來進行電互連。舉例來說,該電路可能包含被形成在主動表面130裡面的一或多個電晶體、二極體、以及其它電路元件,用以施行類比電路或數位電路,例如,數位訊號處理器(Digital Signal Processor,DSP)、ASIC、記憶體、或是其它訊號處理電路。半導體晶粒124可能還含有用於RF訊號處理的整合式被動裝置(Integrated Passive Device,IPD),例如,電感器、電容器、以及電阻器。於其中一實施例中,半導體晶粒124係一覆晶類型的晶粒。
一導電層132會使用PVD、CVD、電解質電鍍、無電極電鍍製程、或是其它合宜的金屬沉積製程被形成在主動表面130的上方。導體層132可能係由下面所製成的一或多層:Al、Cu、Sn、Ni、Au、Ag、或是其它合宜的導電材料。導體層132的作用如同被電連接至主動表面130上之電路的接觸墊。接觸墊132會以併排的方式被設置在和半導體晶粒124的邊緣相隔第一距離處。或者,接觸墊132可能會偏移多列,俾使得第一列接觸墊會被設置在和該晶粒的邊緣相隔第一距離處,而與該第一列交錯的第二列接觸墊則會被設置在和該晶粒的邊緣相隔第二距離處。導體層132可能係矩形、圓形、橢圓形、或是多邊形。
在圖4c中,一絕緣層或鈍化層134會利用下面方法被形成在主動表面130以及導體層132的上方:PVD、CVD、印刷、旋塗、噴塗、燒結、或是熱氧化。該絕緣層134含有由下面所製成的一或多層:二氧化矽(SiO2)、氮化矽(Si3N4)、氮氧化矽(SiON)、五氧化二鉭(Ta2O5)、三氧化二鋁(Al2O3)、環苯丁烯(BCB)、聚亞醯胺(PI)、聚苯并噁唑纖維(PBO)、合宜的介電材料、或是具有雷同絕緣特性及結構性特性的其它材料。一部分的絕緣層134會經由一光阻層(圖中並未顯示)藉由一蝕刻製程被移除,用以形成開口133並且露出導體層132。於其中一實施例中,絕緣層134之中的開口133為八邊形,如圖4d中所示。
圖4d所示的係沿著方向軸135以及垂直於軸135的方向軸136的導體層132以及絕緣層134的平面圖。圖4e至4o則針對在軸135的方向中沿著基板120之表面120a所取得的視圖以及在軸136的方向中沿著表面120b所取得的視圖來作說明。
在圖4e中,一絕緣層或鈍化層137會利用下面方法被形成在絕緣層134以及外露的導體層132的上方:PVD、CVD、印刷、旋塗、噴塗、燒結、或是熱氧化。該絕緣層137含有由下面所製成的一或多層:SiO2、Si3N4、SiON、Ta2O5、Al2O3、BCB、PI、PBO、合宜的介電材料、或是具有雷同絕緣特性及結構性特性的其它材料。一部分的絕緣層137會經由一光阻層藉由一蝕刻製程被移除,用以形成開口138並且以絕緣層137為基準在軸135的方向中沿著表面120a,如圖4f中所示,露出導體層132的一部分。圖4g所示的則係在軸136的方向中沿著表面120b的開口138。
於其中一實施例中,一部分的絕緣層137會藉由讓已照射的DFR材料接受顯影劑的作用而被移除,該顯影劑會選擇性地溶解該DFR材料中未被照射的部分,以便於被設置在導體層132上方的絕緣層137中創造經圖樣化的開口138,同時完整留下該光阻材料中已被照射的部分。
或者,在需要比較精細互連維度的應用中,亦可以利用雷射139來移除軸136的方向中沿著表面120b,如圖4h中所示,的絕緣層137部分,藉由雷射直接燒蝕(Laser Direct Ablation,LDA)來形成已圖樣化的開口138。
圖4i所示的係絕緣層134的平面圖,其具有貫穿絕緣層137所形成的已圖樣化開口138,以便露出一部分的導體層132。明確地說,絕緣層137中的已圖樣化開口138會在軸136的方向中延伸超出導體層132的反向邊緣132a與132b,而絕緣層137則會在垂直於軸136之方向的軸135的方向中疊置在導體層132的反向邊緣132c與132d的上方。已圖樣化開口138的寬度會小於軸135的方向中導體層132的寬度,而該等已圖樣化開口的寬度則會大於軸136的方向中導體層132的寬度。
在圖4j中,一導電層142會使用圖樣化以及金屬沉積製程(例如,印刷、PVD、CVD、濺鍍、電解質電鍍、以及無電極電鍍)在軸135的方向中沿著表面120a被形成在外露導體層132上方的已圖樣化開口138
裡面。圖4k所示的係在軸136的方向中沿著表面120b被形成在外露導體層132以及絕緣層134與137上方的已圖樣化開口138裡面的導體層142。導體層142會以保形方式被塗敷,以便遵循絕緣層134與137以及導體層132的輪廓。導體層142的作用如同一被電連接至導體層132的重新分配層。導體層142係延伸在平行於主動表面130的方向中,其會在軸136的方向中超出絕緣層137中的已圖樣化開口138,用以橫向重新分配被連接至導體層132的電互連線。
在圖41中,一絕緣層或鈍化層144會利用下面方法在軸135的方向中沿著表面120a被形成在絕緣層137以及導體層142的上方:PVD、CVD、印刷、旋塗、噴塗、燒結、或是熱氧化。圖4m所示的係在軸136的方向中沿著表面120b被形成在絕緣層137以及導體層142上方的絕緣層144。該絕緣層144含有由下面所製成的一或多層:SiO2、Si3N4、SiON、Ta2O5、Al2O3、BCB、PI、PBO、合宜的介電材料、或是具有雷同絕緣特性及結構性特性的其它材料。一部分的絕緣層144會經由一光阻層藉由一蝕刻製程被移除,用以在導體層132的覆蓋區外面在軸136的方向中沿著表面120b露出導體層142的一部分,以達電互連的目的。
在圖4n中,一導電凸塊材料會利用蒸發製程、電解質電鍍製程、無電極電鍍製程、丸滴製程、或是網印製程在軸136的方向中沿著表面120b被沉積在外露的導體層142的上方。該凸塊材料可能係Al、Sn、Ni、Au、Ag、Pb、Bi、Cu、焊料、以及它們的組合,其會有一非必要的助熔溶液。舉例來說,該凸塊材料可能是Sn/Pb共熔合金、高鉛焊料、或是無鉛焊料。該凸塊材料會利用合宜的附著或焊接製程被焊接至導體層142。於其中一實施例中,該凸塊材料會藉由將該材料加熱至其熔點以上而被回焊,用以形成凸塊146。於某些應用中,凸塊146會被二次回焊,以便改善和導體層142的電接觸效果。凸塊146也能夠被壓縮焊接至導體層142。一下層凸塊金屬(Under Bump Metallization,UBM)層可能會被形成在凸塊146以及導體層142之間。凸塊146代表能夠被形成在導體層142上方的其中一種類型的互連結構。該互連結構亦能夠使用短柱凸塊、微凸塊、或是其它電互連。
圖4n至4o所示的半導體晶圓120會利用鋸片或雷射裁切工具148經由切割道126被單體化裁切成個別的半導體晶粒124。圖5a所示的係在單體化裁切之後在軸135的方向中沿著表面120a的半導體晶粒124。圖5b所示的係在單體化裁切之後在軸136的方向中沿著表面120b的半導體晶粒124。半導體晶粒124會經由導體層132與142被電連接至凸塊146。該等已圖樣化開口138會以絕緣層137為基準露出一部分的導體層132。導體層142會被形成在絕緣層134與137以及該外露的導體層132上方。因為絕緣層137在軸135的方向中會重疊導體層132,所以,導體層142的寬度在軸135的方向中會小於導體層132的寬度。導體層142會在軸136的方向中延伸超出導體層132的反向邊緣132a至132b。因為絕緣層137在軸136的方向中不會重疊導體層132,所以,導體層142會完全延伸在介於導體層142的邊緣142a與142b之間的導體層132的上方。
圖5c所示的係導體層132與142以及絕緣層134的放大平面圖。於其中一實施例中,導體層132的寬度W132為40μm而導體層132的間距W132-132為45μm。更一般的情況係,導體層132的間距範圍可能為30至50微米。絕緣層137中的該等已圖樣化開口138會在軸136的方向中延伸超出導體層132的反向邊緣132a與132b;而絕緣層137則會在垂直於軸136之方向的軸135的方向中疊置在導體層132的反向邊緣132c與132d之上。導體層142的寬度W142c會大於軸136的方向中導體層132的寬度W132e。於其中一實施例中,導體層142的寬度W142c為70μm而導體層132的寬度W132e為40μm。導體層142會重疊絕緣層134並且延伸超出導體層132的邊緣132a W132a-142a以及W132b-142b,也就是,導體層132的雙側重疊。換言之,W132a-142a為導體層132的邊緣132a以及導體層142的邊緣142a之間的導體層142的寬度,而W132b-142b為導體層132的邊緣132b以及導體層142的邊緣142b之間的導體層142的寬度。於其中一實施例中,W132a-142a以及W132b-142b為10至20μm,舉例來說,15μm。
此外,導體層142的寬度W142d會小於軸135的方向中導體層132的寬度。於其中一實施例中,導體層142的寬度W142d為10μm而導體層132的寬度W132f為40μm。W132c-142e為導體層132的邊緣132c以及導體層142的邊緣142e之間的導體層132的寬度,而W132d-142f為導體層132的邊緣132d以及導體層142的邊緣142f之間的導體層132的寬度。於其中一實施例中,W132c-142e以及W132d-142f為10至20μm,舉例來說,15μm。為達良好電氣特徵的目的,舉例來說,低接觸阻值,介於導體層132以及導體層142之間的接觸介面的寬度W132e至少為40μm。該接觸介面面積至少為40x10=400μm2。更一般的情況係,介於導體層132以及導體層142之間的接觸介面的寬度範圍可能為20至40微米。相鄰導體層142之間的寬度W142-142至少為35μm。藉由增加開口138的尺寸以便在該雙側重疊中以絕緣層137為基準完全露出導體層132,可以讓導體層142達到高對準容限,但是卻不會犧牲W132e乘W142d的接觸介面。
圖6a至6f所示的係絕緣層137以及導體層132與142的替代實施例。已圖樣化開口138的形狀會決定導體層142的形狀,其包含矩形、橢圓形、圓邊角形(rounded corner)、以及多邊形。圖6a所示的係已圖樣化開口138以及導體層142在軸136的方向中為細長的橢圓形狀。圖6b所示的係已圖樣化開口138以及導體層142之具有圓邊角之大體上為矩形的形狀。圖6c所示的係已圖樣化開口138以及導體層142在軸136的方向中為細長的大體上為多邊形的形狀。圖6d所示的係已圖樣化開口138以及導體層142在軸136的方向中為細長的另一大體上為多邊形的形狀。圖6e所示的係已圖樣化開口138以及導體層142在軸136的方向中具有延伸邊的大體上為矩形的形狀。圖6f所示的係已圖樣化開口138以及導體層142之具有圓形末端之大體上為矩形的形狀。
於每一種情況中,絕緣層137中的已圖樣化開口138都會在軸136的方向中延伸超出導體層132的反向邊緣132a與132b;而絕緣層137則會在垂直於軸136之方向的軸135的方向中疊置在導體層132的反向邊緣132c與132d之上。導體層142的寬度W142c會大於軸136的方向中導體層132的寬度W132e。於其中一實施例中,導體層142的寬度W142c為70μm而導體層132的寬度W132e為40μm。導體層142會重疊絕緣層134並且延伸超出導體層132的邊緣132a W132a-142a以及W132b-142b,也就是,導體層132的雙側重疊。換言之,W132a-142a為導體層132的邊緣132a以及導體層142的邊緣142a之間的導體層142的寬度,而W132b-142b為導體層132的邊緣132b以及導體層142的邊緣142b之間的導體層142的寬度。於其中一實施例中,W132a-142a以及W132b-142b為10至20μm,舉例來說,15μm。
此外,導體層142的寬度W142d會小於軸135的方向中導體層132的寬度。於其中一實施例中,導體層142的寬度W142d為10μm而導體層132的寬度W132f為40μm。W132c-142e為導體層132的邊緣132c以及導體層142的邊緣142e之間的導體層132的寬度,而W132d-142f為導體層132的邊緣132d以及導體層142的邊緣142f之間的導體層132的寬度。於其中一實施例中,W132c-142e以及W132d-142f為10至20μm,舉例來說,15μm。為達良好電氣特徵的目的,舉例來說,低接觸阻值,介於導體層132以及導體層142之間的接觸介面的寬度W132e至少為40μm。該接觸介面面積至少為40x10=400μm2。更一般的情況係,介於導體層132以及導體層142之間的接觸介面的寬度範圍可能為20至40微米。相鄰導體層142之間的寬度W142-142至少為35μm。藉由增加開口138的尺寸以便在該雙側重疊中以絕緣層137為基準完全露出導體層132,可以讓導體層142達到高對準容限,但是卻不會犧牲W132e乘W142d的接觸介面。
雖然本文已經詳細解釋過本發明的一或多個實施例;不過,熟練的技術人士便會明白,可以對該些實施例進行修正與改變,其並不會脫離後面申請專利範圍中所提出的本發明的範疇。
10...半導體裝置
12...半導體晶粒或晶圓
14...主動表面
16...接觸墊
18...絕緣層或鈍化層
20...絕緣層或鈍化層
22...導電層
24...絕緣層或鈍化層
26...接觸墊區域
28...開口
50...電子裝置
52...印刷電路板(PCB)
54...訊號線路
56...焊線封裝
58...覆晶
60...球柵陣列(BGA)
62...凸塊晶片載板(BCC)
64...雙直列封裝(DIP)
66...平台格柵陣列(LGA)
68...多晶片模組(MCM)
70...方形扁平無導線封裝(QFN)
72...方形扁平封裝
74...半導體晶粒
76...接觸墊
78...中間載板
80...導體導線
82...焊線
84...囊封劑
88...半導體晶粒
90...載板
92...底層填充材料或環氧樹脂膠黏材料
94...焊線
96...接觸墊
98...接觸墊
100...模造化合物或囊封劑
102...接觸墊
104...凸塊
106...中間載板
108...主動區
110...凸塊
112...凸塊
114...訊號線
116...模造化合物或囊封劑
120...半導體晶圓
120a...基板表面
120b...基板表面
122...基礎基板材料
124...半導體晶粒或組件
126...切割道
128...背表面
130...主動表面
132...導體層
132a...導體層132的邊緣
132b...導體層132的邊緣
132c...導體層132的邊緣
132d...導體層132的邊緣
133...開口
134...絕緣層或鈍化層
135...方向軸
136...方向軸
137...絕緣層或鈍化層
138...開口
139...雷射
142...導體層
142a...導體層142的邊緣
142b...導體層142的邊緣
142e...導體層142的邊緣
142f...導體層142的邊緣
144...絕緣層或鈍化層
146...凸塊
148...鋸片或雷射裁切工具
圖1a至1b所示的係被鑲嵌至一具有電橋缺陷之基板的習知半導體晶粒;
圖2所示的係一印刷電路板(PCB),在其表面上鑲嵌著不同類型的封裝;
圖3a至3c所示的係被鑲嵌至該PCB的代表性半導體封裝的進一步細節;
圖4a至4o所示的係用以於具有高對準容限之接觸墊上方形成一重新分配層的製程;
圖5a至5c所示的係具有被形成在該接觸墊上之重新分配層的半導體晶粒;以及
圖6a至6f所示的係被形成在該接觸墊上的重新分配層的替代實施例。
120a...基板表面
124...半導體晶粒或組件
128...背表面
130...主動表面
132...導體層
134...絕緣層或鈍化層
135...方向軸
137...絕緣層或鈍化層
142...導體層
144...絕緣層或鈍化層

Claims (15)

  1. 一種製造半導體裝置的方法,其包括:提供一半導體晶粒;在該半導體晶粒的一表面上方形成一第一導體層;在該第一導體層上方形成一第一絕緣層;在該第一絕緣層之中形成一開口,其會在該第一導體層之第一與第二反向邊緣上方延伸超出該第一導體層,而該第一絕緣層則會以該第一導體層的第三與第四反向邊緣為基準疊置在該第一導體層之上;在該第一導體層上方該開口之內形成一第二導體層,該第二導體層包含一寬度,其係小於沿著第一軸的第一導體層的寬度;且包含一寬度,其係大於沿著垂直於該第一軸之第二軸的第一導體層的寬度;以及在該第二導體層以及該第一絕緣層的上方形成一第二絕緣層。
  2. 如申請專利範圍第1項的方法,其中該第一導體層的第三與第四反向邊緣是垂直於該第一導體層之該等第一與第二反向邊緣。
  3. 如申請專利範圍第1項的方法,其中,該第一導體層的寬度會大於沿著該第一軸之該第二導體層的寬度10至20微米。
  4. 如申請專利範圍第1項的方法,其中,該第一導體層與該第二導體層之間的一接觸介面的寬度範圍為20至40微米。
  5. 如申請專利範圍第1項的方法,其中,該第一導體層的間距範圍為30至50微米。
  6. 一種製造半導體裝置的方法,其包括:提供一半導體晶粒;在該半導體晶粒的一表面上方形成一第一導體層;在該半導體晶粒上方形成一第一絕緣層;在該第一導體層上方的該第一絕緣層中形成一開口,其沿著第一軸窄於該第一導體層且沿著第二軸寬於該第一導體層;以及在該第一導體層的上方以及在該第一導體層上方的該開口中形成一第二導體層。
  7. 如申請專利範圍第6項的方法,其進一步包含:在形成該第一絕緣層之前先在該半導體晶粒的該表面上方形成一第二絕緣層;以及在該第二導體層以及該第一絕緣層的上方形成一第三絕緣層。
  8. 如申請專利範圍第6項的方法,其進一步包含該開口會在該第一導體層之第一與第二反向邊緣上方延伸超出該第一導體層,而該第一絕緣層則會以垂直於該第一導體層之該等第一與第二反向邊緣的該第一導體層的第三與第四反向邊緣為基準疊置在該第一導體層之上。
  9. 如申請專利範圍第6項的方法,其中,該第二導體層的寬度會大於沿著該第二軸之該第一導體層的寬度10至20微米。
  10. 如申請專利範圍第6項的方法,其中,該第二導體層的寬度會小於沿著該第一軸之該第一導體層的寬度10至20微米。
  11. 一種半導體裝置,其包括:一半導體晶粒;一被形成在該半導體晶粒之一表面上方的第一導體層;一第一絕緣層,其會被形成在該半導體晶粒的該表面上方;以及一第二導體層,其會被形成在該第一導體層的上方,其中在該第一導體層和該第二導體層之間的一接觸介面包含沿著一第一軸的一寬度,其窄於該接觸介面之沿著垂直於該第一軸的第二軸的一寬度。
  12. 如申請專利範圍第11項的半導體裝置,其中,該第二導體層的寬度會大於沿著該第二軸之該第一導體層的寬度10至20微米。
  13. 如申請專利範圍第11項的半導體裝置,其中,該第二導體層的寬度會小於沿著該第一軸之該第一導體層的寬度10至20微米。
  14. 如申請專利範圍第11項的半導體裝置,其中,該等第一導體層與第二導體層之間的該接觸介面沿著該第二軸的該寬度範圍為20至40微米。
  15. 如申請專利範圍第11項的半導體裝置,其中,該第一導體層的間距範圍為30至50微米。
TW100125421A 2010-07-26 2011-07-19 半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法 TWI520287B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US36780710P 2010-07-26 2010-07-26
US13/181,290 US8501618B2 (en) 2010-07-26 2011-07-12 Semiconductor device and method of forming RDL wider than contact pad along first axis and narrower than contact pad along second axis

Publications (2)

Publication Number Publication Date
TW201209977A TW201209977A (en) 2012-03-01
TWI520287B true TWI520287B (zh) 2016-02-01

Family

ID=45492941

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100125421A TWI520287B (zh) 2010-07-26 2011-07-19 半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法

Country Status (4)

Country Link
US (2) US8501618B2 (zh)
CN (1) CN102347272B (zh)
SG (1) SG177859A1 (zh)
TW (1) TWI520287B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5714564B2 (ja) * 2009-03-30 2015-05-07 クゥアルコム・インコーポレイテッドQualcomm Incorporated 上部ポストパッシベーション技術および底部構造技術を使用する集積回路チップ
US8501618B2 (en) * 2010-07-26 2013-08-06 Stats Chippac, Ltd. Semiconductor device and method of forming RDL wider than contact pad along first axis and narrower than contact pad along second axis
US20130320522A1 (en) * 2012-05-30 2013-12-05 Taiwan Semiconductor Manufacturing Company, Ltd. Re-distribution Layer Via Structure and Method of Making Same
US9620413B2 (en) 2012-10-02 2017-04-11 STATS ChipPAC Pte. Ltd. Semiconductor device and method of using a standardized carrier in semiconductor packaging
US9496195B2 (en) 2012-10-02 2016-11-15 STATS ChipPAC Pte. Ltd. Semiconductor device and method of depositing encapsulant along sides and surface edge of semiconductor die in embedded WLCSP
US9721862B2 (en) * 2013-01-03 2017-08-01 STATS ChipPAC Pte. Ltd. Semiconductor device and method of using a standardized carrier to form embedded wafer level chip scale packages
US9704824B2 (en) 2013-01-03 2017-07-11 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming embedded wafer level chip scale packages
US9978700B2 (en) * 2014-06-16 2018-05-22 STATS ChipPAC Pte. Ltd. Method for building up a fan-out RDL structure with fine pitch line-width and line-spacing
US9123575B1 (en) * 2014-07-21 2015-09-01 Avalanche Technology, Inc. Semiconductor memory device having increased separation between memory elements
US10043774B2 (en) * 2015-02-13 2018-08-07 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit packaging substrate, semiconductor package, and manufacturing method
US9548448B1 (en) 2015-11-12 2017-01-17 Avalanche Technology, Inc. Memory device with increased separation between memory elements
CN105789066A (zh) * 2016-05-09 2016-07-20 南通富士通微电子股份有限公司 一种半导体封装结构的制造方法
US10128193B2 (en) * 2016-11-29 2018-11-13 Taiwan Semiconductor Manufacturing Co., Ltd. Package structure and method for forming the same
US10796938B2 (en) * 2018-10-17 2020-10-06 X Display Company Technology Limited Micro-transfer printing with selective component removal
CN112071819B (zh) * 2019-06-11 2023-05-16 群创光电股份有限公司 电子装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002016065A (ja) * 2000-06-29 2002-01-18 Toshiba Corp 半導体装置
US20030218246A1 (en) * 2002-05-22 2003-11-27 Hirofumi Abe Semiconductor device passing large electric current
US7397121B2 (en) 2005-10-28 2008-07-08 Megica Corporation Semiconductor chip with post-passivation scheme formed over passivation layer
US8501618B2 (en) * 2010-07-26 2013-08-06 Stats Chippac, Ltd. Semiconductor device and method of forming RDL wider than contact pad along first axis and narrower than contact pad along second axis

Also Published As

Publication number Publication date
TW201209977A (en) 2012-03-01
SG177859A1 (en) 2012-02-28
US8962476B2 (en) 2015-02-24
US20130249111A1 (en) 2013-09-26
US8501618B2 (en) 2013-08-06
US20120018904A1 (en) 2012-01-26
CN102347272A (zh) 2012-02-08
CN102347272B (zh) 2015-06-17

Similar Documents

Publication Publication Date Title
TWI520287B (zh) 半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法
TWI606523B (zh) 形成低輪廓的嵌入式晶圓級球柵陣列模製的雷射封裝之半導體裝置及方法
TWI508202B (zh) 雙重模造晶粒形成於增進互連結構之對邊上之半導體裝置和方法
TWI531011B (zh) 使用相同的載體在wlcsp中形成tmv和tsv的半導體裝置及方法
KR102024472B1 (ko) 반도체 디바이스 및 그 제조 방법
TWI499000B (zh) 形成雙主動邊之半導體晶粒於扇出晶圓程度晶粒級封裝之半導體裝置和方法
TWI581345B (zh) 半導體裝置以及形成引線上接合互連用於鑲嵌半導體晶粒在扇出晶圓級晶片規模封裝中之方法
TWI502663B (zh) 半導體元件和形成強化之凸塊下金屬化結構的方法以改善焊料接合可靠度
TWI567866B (zh) 半導體元件以及使用提供結構支撐之封膠劑來形成具有直通矽晶穿孔的互連結構之方法
TWI508226B (zh) 在基板的孔穴中鑲嵌具有直通矽晶穿孔的晶粒用以扇入封裝疊加的電互連之半導體裝置和方法
TWI488264B (zh) 半導體元件以及形成無載體的薄晶圓的方法
TWI590347B (zh) 形成圍繞基板之晶粒附接區域之相鄰的通道及屏障材料之半導體裝置及方法以控制向外流之底部填充材料
TWI579960B (zh) 形成具有絕緣環形圈的導電性直通矽晶穿孔(tsv)之半導體裝置及方法
TWI557872B (zh) 半導體裝置及用於形成具有垂直互連之薄剖面wlcsp於封裝覆蓋區的方法
TWI538070B (zh) 半導體裝置及形成具有由聚合物層隔開的導電層和導電通路之扇出式晶圓級晶片尺寸封裝的方法
TWI534974B (zh) 半導體裝置以及形成具有用於凸塊鎖定而被形成穿過抗蝕刻阻劑傳導層之凹處的基板之方法
TWI649811B (zh) 用於應用處理器和記憶體整合的薄的三維扇出嵌入式晶圓級封裝
TWI479577B (zh) 形成屏障材料於晶粒之周圍以減少翹曲之半導體裝置和方法
US9087701B2 (en) Semiconductor device and method of embedding TSV semiconductor die within substrate for vertical interconnect in POP
TWI552265B (zh) 形成孔穴於增進互連結構中以縮短晶粒之間訊號路徑之半導體裝置和方法
TWI518811B (zh) 半導體裝置及以多層凸塊底層金屬形成凸塊結構於凸塊形成區周圍之方法
TWI557862B (zh) 形成具有半導體晶粒的tsv插入物並在插入物的對置表面上形成增長式的互連結構之半導體元件及方法
TWI508199B (zh) 半導體元件以及提供具有內部聚合物核心的z互連傳導柱的方法
CN102842531B (zh) 在种子层之上形成互连结构的半导体器件和方法
TWI553794B (zh) 半導體裝置及在膠封期間形成黏著材料於半導體晶粒和載體上以減少晶粒位移之方法