TWI575715B - 一次可程式非揮發性記憶體 - Google Patents
一次可程式非揮發性記憶體 Download PDFInfo
- Publication number
- TWI575715B TWI575715B TW104130070A TW104130070A TWI575715B TW I575715 B TWI575715 B TW I575715B TW 104130070 A TW104130070 A TW 104130070A TW 104130070 A TW104130070 A TW 104130070A TW I575715 B TWI575715 B TW I575715B
- Authority
- TW
- Taiwan
- Prior art keywords
- volatile memory
- conductor layer
- plug
- programmable non
- time programmable
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/20—Programmable ROM [PROM] devices comprising field-effect components
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0433—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/18—Peripheral circuit regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/70—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/411—PN diodes having planar bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/50—PIN diodes
-
- H10W20/43—
-
- H10W20/435—
-
- H10W20/493—
-
- H10W42/80—
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/785—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
-
- H10W20/491—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
本發明是有關於一種記憶體,且特別是有關於一種一次可程式非揮發性記憶體(one time programmable non-volatile memory,OTP non-volatile memory)。
非揮發性記憶體元件由於具有使存入之資料在斷電後也不會消失之優點,所以已成為個人電腦和電子設備所廣泛採用的一種記憶體元件。
一般而言,非揮發性記憶體可以區分為唯讀記憶體(read only memory,ROM)、一次可程式記憶體(OTP memory)以及可重覆讀寫記憶體。
近年來在半導體積體電路裝置中,一次可程式記憶體成為不可欠缺的元件。一次可程式記憶體可廣泛地用在動態隨機存取記憶體(dynamic random access nemory,DRAM)或靜態隨機存取記憶體(static random access memory,SRAM)之大容量的記憶體中的備用(redundant)用途,類比電路的校正(calibrating)用途或暗鍵等的碼儲存用途以及製造過程的經歴等之類的管理用的資訊記憶用之晶片辨認(ID)用途等。
一次可程式記憶體可依使用者的需要,可利用電流將其內部的熔絲燒斷(burn out)以寫入所需的資料及程式。然而,如何有效地降低燒斷熔絲所需要的電流為目前業界努力的目標。
本發明提供一種一次可程式非揮發性記憶體,其可有效地降低燒斷熔絲結構所需要的電流。
本發明提出一種一次可程式非揮發性記憶體,包括基底、開關元件與熔絲結構。開關元件設置於基底上。熔絲結構包括導體層、間隙壁與插塞。導體層耦接至開關元件的端子。間隙壁設置於導體層的側壁上。插塞設置於導體層上,且覆蓋間隙壁。插塞與導體層的上表面的重疊部分的重疊面積小於插塞的上視面積。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,開關元件例如是電晶體或二極體。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,電晶體例如是金氧半場效電晶體(metal oxide semiconductor field effect transistor,MOSFET)。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,金氧半場效電晶體包括閘極、第一摻雜區、第二摻雜區與閘介電層。閘極設置於基底上。第一摻雜區與第二摻雜區分別設置於閘極兩側的基底中。第一摻雜區作為耦接至導體層的端子。閘介電層設置於閘極與基底之間。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,導體層與閘極例如是源自於同一層半導體材料層。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,導體層例如是藉由內連線結構耦接到第一摻雜區。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,二極體例如是PN接面二極體或PIN(P-intrinsic-N)二極體。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,二極體包括P型半導體層與N型半導體層。N型半導體層設置於P型半導體層的一側,且作為耦接至導體層的端子。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,導體層與N型半導體層例如是源自於同一層半導體材料層。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,更可包括本質層(intrinsic layer)。本質層設置於P型半導體層與N型半導體層之間。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,本質層的材料例如是多晶矽。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,導體層例如是直接連接於N型半導體層。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,插塞可完全覆蓋或部分覆蓋間隙壁。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,重疊部分的導體層的寬度例如是小於插塞的寬度。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,重疊部分的導體層的寬度例如是符合導體層設計規則(design rule)的最小寬度。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,插塞的寬度例如是符合插塞設計規則的最小寬度。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,導體層的材料例如是摻雜多晶矽。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,其中插塞例如是接觸窗插塞(contact plug)或介層窗插塞(via plug)。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,其中插塞的材料例如是鎢、銅、鋁、金、銀或其合金。
依照本發明的一實施例所述,在一次可程式非揮發性記憶體中,其中更可包括隔離結構。隔離結構設置於基底中。導體層位於隔離結構上。
基於上述,在本所發明所提出的一次可程式非揮發性記憶體中,由於插塞與導體層的上表面的重疊部分的重疊面積小於插塞的上視面積,所以在進行記憶體的寫入操作時,電流會集中在插塞與導體層的上表面的重疊部分,因此使用較小的電流即可將熔絲結構燒斷,進而可有效地降低燒斷熔絲結構所需要的電流。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1為本發明一實施例的一次可程式非揮發性記憶體的上視圖。在圖1中,為了清楚描述一次可程式非揮發性記憶體的結構,省略繪示隔離結構與介電層。圖2A為沿著圖1中的I-I’剖面線的剖面圖。圖2B為沿著圖1中的II-II’剖面線的剖面圖。
請同時參照圖1、圖2A與圖2B,一次可程式非揮發性記憶體10包括基底100、開關元件102與熔絲結構104。基底100例如是矽基底。
開關元件102設置於基底100上。開關元件102例如是電晶體或二極體。電晶體例如是金氧半場效電晶體。二極體例如是PN接面二極體或PIN二極體。
在此實施例中,開關元件102是以金氧半場效電晶體為例來進行說明,但本發明並不以此為限,只要具有開關功能的電子元件均屬於本發明所要保護的範圍。開關元件102包括閘極106、摻雜區108、摻雜區110與閘介電層112。閘極106設置於基底100上。閘極106的材料例如是摻雜多晶矽。摻雜區108與摻雜區110分別設置於閘極106兩側的基底100中,分別可作為源極與汲極使用。摻雜區108可藉由位於介電層107中的插塞109與導線111而連接至外部電源或外部電路。介電層107的材料例如是氧化矽。插塞109的材料例如是鎢、銅、鋁、金、銀或其合金。導線111的材料例如是銅、鋁或鎢。閘介電層112設置於閘極106與基底100之間。閘介電層112的材料例如是氧化矽。此外,開關元件102更可包括間隙壁114。間隙壁114設置於閘極106的側壁上。間隙壁114的材料例如是氧化矽、氮化矽、介電層或複合介電層。
熔絲結構104包括導體層116、間隙壁118與插塞120。導體層116耦接至開關元件102的端子。在此實施例中,導體層116是以具有兩端寬且中央窄的啞鈴狀為例來進行說明,但本發明並不以此為限。在其他實施例中,導體層116亦可為具有均勻的寬度的矩形。導體層116與閘極106例如是源自於同一層半導體材料層。導體層116的材料例如是摻雜多晶矽。
在此實施例中,是以開關元件102的摻雜區110作為耦接至導體層116的端子為例來進行說明,亦即導體層116耦接至開關元件102的摻雜區110。導體層116例如是藉由內連線結構122耦接到摻雜區110。舉例來說,內連線結構122位於介電層107中,且可包括依序連接的插塞124、導線126與插塞128。如此一來,導體層116可藉由插塞124、導線126與插塞128而耦接至摻雜區110。插塞124與插塞128的材料分別例如是鎢、銅、鋁、金、銀或其合金。導線126的材料例如是銅、鋁或鎢。
間隙壁118設置於導體層116的側壁上。間隙壁118與間隙壁114例如是源自於同一層間隙壁材料層。間隙壁118的材料例如是氧化矽、氮化矽、介電層或複合介電層。
插塞120設置於導體層116上,且覆蓋間隙壁118。插塞120例如是位於介電層107中。插塞120與導體層116的上表面的重疊部分R1的重疊面積小於插塞120的上視面積。藉此,在進行記憶體的寫入操作時,電流會集中在插塞120與導體層116的上表面的重疊部分R1,因此使用較小的電流即可將熔絲結構104燒斷,可有效地降低燒斷熔絲結構104所需要的電流。此外,插塞120可完全覆蓋或部分覆蓋間隙壁118。在此實施例中,插塞120是以完全覆蓋間隙壁118為例來進行說明(請參照圖2B)。插塞120可藉由位於介電層107中的導線130而連接至外部電源或外部電路。導線130的材料例如是銅、鋁或鎢。
另外,重疊部分R1的導體層116的寬度W1例如是小於插塞120的寬度W2。插塞120例如是接觸窗插塞或介層窗插塞。插塞120的材料例如是鎢、銅、鋁、金、銀或其合金。
此外,重疊部分R1的導體層116的寬度W1例如是符合導體層116設計規則(design rule)的最小寬度,且插塞120的寬度W2例如是符合插塞120設計規則的最小寬度,因此可藉由將線寬設為最小寬度而更進一步地降低燒斷熔絲結構104所需要的電流。
另一方面,在其他實施例中,重疊部分R1的導體層116的寬度W1例如是比符合導體層116設計規則的最小寬度小10%。或者,插塞120的寬度W2例如是比符合插塞120設計規則的最小寬度小10%。換言之,導體層116的寬度W1與插塞120的寬度W2可設為小於設計規則的最小寬度。因此,更進一步地降低燒斷熔絲結構104所需要的電流。
另外,一次可程式非揮發性記憶體10更可包括隔離結構132。隔離結構132設置於基底100中,且導體層116例如是位於隔離結構132上方的介電層113上。隔離結構132例如是淺溝渠隔離結構。隔離結構132的材料例如是氧化矽。介電層113與閘介電層112例如是源自於同一層介電材料層。介電層113的材料例如是氧化矽。
基於上述實施例可知,在一次可程式非揮發性記憶體10中,將插塞120與導體層116的上表面的重疊部分R1的重疊面積設為小於插塞120的上視面積,因此使用較小的電流即可將熔絲結構104燒斷,可有效地降低燒斷熔絲結構104所需要的電流。
圖3為本發明另一實施例的一次可程式非揮發性記憶體的上視圖。在圖3中,為了清楚描述一次可程式非揮發性記憶體的結構,省略繪示隔離結構與介電層。圖4為沿著圖3中的III-III’剖面線的剖面圖。
請同時參照圖3與圖4,一次可程式非揮發性記憶體20包括基底200、開關元件202與熔絲結構204。基底200例如是矽基底。
在此實施例中,開關元件202是以二極體為例來進行說明,但本發明並不以此為限,只要具有開關功能的電子元件均屬於本發明所要保護的範圍。開關元件202包括P型半導體層206與N型半導體層208。P型半導體層206設置於基底200上。P型半導體層206的材料例如是摻雜多晶矽。N型半導體層208設置於P型半導體層206的一側的基底200上。N型半導體層208的材料例如是摻雜多晶矽。此外,開關元件202更可包括本質層210。本質層210設置於P型半導體層206與N型半導體層208之間。本質層210的材料例如是多晶矽。另外,開關元件202更可包括間隙壁212。間隙壁212可設置於P型半導體層206、N型半導體層208與本質層210的側壁上。間隙壁212的材料例如是氧化矽、氮化矽、介電層或複合介電層。
熔絲結構204包括導體層214、間隙壁216與插塞218。導體層214耦接至開關元件202的端子。在此實施例中,導體層214是以具有一端較寬的槌狀為例來進行說明,但本發明並不以此為限。在其他實施例中,導體層214亦可為具有均勻的寬度的矩形。導體層214與N型半導體層208例如是源自於同一層半導體材料層。導體層214的材料例如是摻雜多晶矽。
在此實施例中,是以開關元件202的N型半導體層208作為耦接至導體層214的端子為例來進行說明,亦即導體層214耦接至開關元件202的N型半導體層208。導體層214例如是直接連接於N型半導體層208。
間隙壁216設置於導體層214的側壁上。間隙壁216與間隙壁212例如是源自於同一層間隙壁材料層。間隙壁216的材料例如是氧化矽、氮化矽、介電層或複合介電層。
插塞218設置於導體層214上,且覆蓋間隙壁216。插塞218例如是位於介電層220中。介電層220的材料例如是氧化矽。插塞218與導體層214的上表面的重疊部分R2的重疊面積小於插塞218的上視面積。藉此,在進行記憶體的寫入操作時,電流會集中在插塞218與導體層214的上表面的重疊部分R2,因此使用較小的電流即可將熔絲結構204燒斷,可有效地降低燒斷熔絲結構204所需要的電流。此外,插塞218可完全覆蓋或部分覆蓋間隙壁216。在此實施例中,插塞218是以完全覆蓋間隙壁216為例來進行說明(請參照圖4)。
重疊部分R2的導體層214的寬度W3例如是小於插塞218的寬度W4。插塞218例如是接觸窗插塞或介層窗插塞。插塞218的材料例如是鎢、銅、鋁、金、銀其合金。
此外,重疊部分R2的導體層214的寬度W3例如是符合導體層214設計規則(design rule)的最小寬度,且插塞218的寬度W4例如是符合插塞218設計規則的最小寬度,因此可藉由將線寬設為最小寬度而更進一步地降低燒斷熔絲結構204所需要的電流。
另一方面,在其他實施例中,重疊部分R2的導體層214的寬度W3例如是比符合導體層214設計規則的最小寬度小10%。或者,插塞218的寬度W4例如是比符合插塞218設計規則的最小寬度小10%。換言之,導體層214的寬度W3與插塞218的寬度W4可設為小於設計規則的最小寬度。因此,更進一步地降低燒斷熔絲結構204所需要的電流。
另外,一次可程式非揮發性記憶體20更可包括隔離結構222。隔離結構222設置於基底200中,且導體層214位於隔離結構222上。隔離結構222例如是淺溝渠隔離結構。隔離結構222的材料例如是氧化矽。
基於上述實施例可知,在一次可程式非揮發性記憶體20中,將插塞218與導體層214的上表面的重疊部分R2的重疊面積設為小於插塞218的上視面積,因此使用較小的電流即可將熔絲結構204燒斷,可有效地降低燒斷熔絲結構204所需要的電流。
綜上所述,上述實施例所提出的一次可程式非揮發性記憶體可藉由將插塞與導體層的上表面的重疊部分的重疊面積設小於插塞的上視面積,而可有效地降低燒斷熔絲結構所需要的電流。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、20‧‧‧一次可程式非揮發性記憶體
100、200‧‧‧基底
102、202‧‧‧開關元件
104、204‧‧‧熔絲結構
106‧‧‧閘極
107、113、220‧‧‧介電層
108、110‧‧‧摻雜區
109、120、124、128、218‧‧‧插塞
111、126、130‧‧‧導線
112‧‧‧閘介電層
114、118、212、216‧‧‧間隙壁
116、214‧‧‧導體層
122‧‧‧內連線結構
132、222‧‧‧隔離結構
206‧‧‧P型半導體層
208‧‧‧N型半導體層
210‧‧‧本質層
R1、R2‧‧‧重疊部分
W1、W2、W3、W4‧‧‧寬度
圖1為本發明一實施例的一次可程式非揮發性記憶體的上視圖。 圖2A為沿著圖1中的I-I’剖面線的剖面圖。 圖2B為沿著圖1中的II-II’剖面線的剖面圖。 圖3為本發明另一實施例的一次可程式非揮發性記憶體的上視圖。 圖4為沿著圖3中的III-III’剖面線的剖面圖。
100‧‧‧基底
104‧‧‧熔絲結構
107、113‧‧‧介電層
116‧‧‧導體層
118‧‧‧間隙壁
120‧‧‧插塞
130‧‧‧導線
132‧‧‧隔離結構
R1‧‧‧重疊部分
W1、W2‧‧‧寬度
Claims (20)
- 一種一次可程式非揮發性記憶體,包括:一基底;一開關元件,設置於該基底上;以及一熔絲結構,包括:一導體層,耦接至該開關元件的一端子;一間隙壁,設置於該導體層的側壁上;以及一插塞,設置於該導體層上,且覆蓋該間隙壁,其中該插塞與該導體層的上表面的一重疊部分的一重疊面積小於該插塞的上視面積,且該重疊部分的該導體層的寬度小於該插塞的寬度。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該開關元件包括一電晶體或一二極體。
- 如申請專利範圍第2項所述的一次可程式非揮發性記憶體,其中該電晶體包括一金氧半場效電晶體。
- 如申請專利範圍第3項所述的一次可程式非揮發性記憶體,其中金氧半場效電晶體包括:一閘極,設置於該基底上;一第一摻雜區與一第二摻雜區,分別設置於該閘極兩側的該基底中,其中該第一摻雜區作為耦接至該導體層的該端子;以及一閘介電層,設置於該閘極與該基底之間。
- 如申請專利範圍第4項所述的一次可程式非揮發性記憶體,其中該導體層與該閘極源自於同一層半導體材料層。
- 如申請專利範圍第4項所述的一次可程式非揮發性記憶體,其中該導體層藉由內連線結構耦接到該第一摻雜區。
- 如申請專利範圍第2項所述的一次可程式非揮發性記憶體,其中該二極體包括一PN接面二極體或一PIN二極體。
- 如申請專利範圍第2項所述的一次可程式非揮發性記憶體,其中該二極體包括:一P型半導體層;以及一N型半導體層,設置於該P型半導體層的一側,且作為耦接至該導體層的該端子。
- 如申請專利範圍第8項所述的一次可程式非揮發性記憶體,其中該導體層與該N型半導體層源自於同一層半導體材料層。
- 如申請專利範圍第8項所述的一次可程式非揮發性記憶體,更包括一本質層,設置於該P型半導體層與該N型半導體層之間。
- 如申請專利範圍第10項所述的一次可程式非揮發性記憶體,其中該本質層的材料包括多晶矽。
- 如申請專利範圍第8項所述的一次可程式非揮發性記憶體,其中該導體層直接連接於該N型半導體層。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該插塞完全覆蓋或部分覆蓋該間隙壁。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該重疊部分的該導體層的寬度為符合導體層設計規則的最小寬度。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該插塞的寬度為符合插塞設計規則的最小寬度。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該導體層的材料包括摻雜多晶矽。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該插塞包括接觸窗插塞或介層窗插塞。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,其中該插塞的材料包括鎢、銅、鋁、金、銀、或其合金。
- 如申請專利範圍第1項所述的一次可程式非揮發性記憶體,更包括一隔離結構,設置於該基底中,其中該導體層位於該隔離結構上。
- 一種一次可程式非揮發性記憶體,包括:一基底;一開關元件,設置於該基底上,其中該開關元件為一二極體,且該二極體包括:一P型半導體層;以及一N型半導體層,設置於該P型半導體層的一側,且作為耦接至該導體層的該端子;以及一熔絲結構,包括: 一導體層,耦接至該開關元件的一端子;一間隙壁,設置於該導體層的側壁上;以及一插塞,設置於該導體層上,且覆蓋該間隙壁,其中該插塞與該導體層的上表面的一重疊部分的一重疊面積小於該插塞的上視面積。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201462063410P | 2014-10-14 | 2014-10-14 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201614812A TW201614812A (en) | 2016-04-16 |
| TWI575715B true TWI575715B (zh) | 2017-03-21 |
Family
ID=54256665
Family Applications (4)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104130070A TWI575715B (zh) | 2014-10-14 | 2015-09-11 | 一次可程式非揮發性記憶體 |
| TW104130057A TWI605547B (zh) | 2014-10-14 | 2015-09-11 | 非揮發性記憶體 |
| TW104133424A TWI569145B (zh) | 2014-10-14 | 2015-10-12 | 記憶體單元及記憶體陣列 |
| TW105101320A TWI559140B (zh) | 2014-10-14 | 2016-01-18 | 記憶體陣列 |
Family Applications After (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104130057A TWI605547B (zh) | 2014-10-14 | 2015-09-11 | 非揮發性記憶體 |
| TW104133424A TWI569145B (zh) | 2014-10-14 | 2015-10-12 | 記憶體單元及記憶體陣列 |
| TW105101320A TWI559140B (zh) | 2014-10-14 | 2016-01-18 | 記憶體陣列 |
Country Status (5)
| Country | Link |
|---|---|
| US (4) | US9362001B2 (zh) |
| EP (2) | EP3018657B1 (zh) |
| JP (2) | JP6141923B2 (zh) |
| CN (4) | CN105514112A (zh) |
| TW (4) | TWI575715B (zh) |
Families Citing this family (33)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI594420B (zh) * | 2015-01-13 | 2017-08-01 | 北京芯盈速騰電子科技有限責任公司 | Non-volatile memory components and methods of making the same |
| TWI606551B (zh) * | 2015-02-16 | 2017-11-21 | 北京芯盈速騰電子科技有限責任公司 | Non-volatile memory device method |
| TWI578325B (zh) * | 2015-08-18 | 2017-04-11 | 力旺電子股份有限公司 | 反熔絲型一次編程的記憶胞及其相關的陣列結構 |
| US9620176B2 (en) * | 2015-09-10 | 2017-04-11 | Ememory Technology Inc. | One-time programmable memory array having small chip area |
| US10020304B2 (en) * | 2015-11-16 | 2018-07-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor, semiconductor device and fabricating method thereof |
| JP6200983B2 (ja) * | 2016-01-25 | 2017-09-20 | 力旺電子股▲ふん▼有限公司eMemory Technology Inc. | ワンタイムプログラマブルメモリセル、該メモリセルを含むメモリアレイのプログラム方法及び読み込み方法 |
| JP6608312B2 (ja) * | 2016-03-08 | 2019-11-20 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US9773792B1 (en) | 2016-03-25 | 2017-09-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | One-time programming cell |
| EP3282450B1 (en) * | 2016-08-11 | 2020-04-08 | eMemory Technology Inc. | Memory system with small size antifuse circuit capable of boosting voltage |
| JP6545649B2 (ja) * | 2016-09-16 | 2019-07-17 | 東芝メモリ株式会社 | メモリデバイス |
| US10283511B2 (en) * | 2016-10-12 | 2019-05-07 | Ememory Technology Inc. | Non-volatile memory |
| TWI588943B (zh) * | 2016-10-19 | 2017-06-21 | 力旺電子股份有限公司 | 非揮發性記憶體 |
| US9882566B1 (en) | 2017-01-10 | 2018-01-30 | Ememory Technology Inc. | Driving circuit for non-volatile memory |
| US10090309B1 (en) | 2017-04-27 | 2018-10-02 | Ememory Technology Inc. | Nonvolatile memory cell capable of improving program performance |
| US10276239B2 (en) * | 2017-04-27 | 2019-04-30 | Ememory Technology Inc. | Memory cell and associated array structure |
| CN109256170B (zh) * | 2017-07-12 | 2020-09-15 | 联华电子股份有限公司 | 存储单元及存储阵列 |
| JP7052611B2 (ja) * | 2018-07-13 | 2022-04-12 | 株式会社ダイフク | 物品仕分け設備 |
| US10685727B2 (en) * | 2018-08-10 | 2020-06-16 | Ememory Technology Inc. | Level shifter |
| DE102019121309A1 (de) * | 2018-08-20 | 2020-02-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Halbleiter- Vorrichtung, einschließlich Sicherungszellenstruktur |
| US10847236B2 (en) * | 2018-10-17 | 2020-11-24 | Ememory Technology Inc. | Memory cell with a sensing control circuit |
| US10991430B2 (en) * | 2018-12-19 | 2021-04-27 | Ememory Technology Inc. | Non-volatile memory cell compliant to a near memory computation system |
| CN111933193B (zh) | 2019-05-13 | 2022-08-02 | 力旺电子股份有限公司 | 非易失性存储器及其相关存储器区块 |
| US11424257B2 (en) * | 2019-10-15 | 2022-08-23 | Ememory Technology Inc. | Method for manufacturing semiconductor structure and capable of controlling thicknesses of oxide layers |
| TWI775049B (zh) * | 2020-02-20 | 2022-08-21 | 力晶積成電子製造股份有限公司 | 非揮發性記憶體元件及其製造方法 |
| US11074985B1 (en) | 2020-02-25 | 2021-07-27 | HeFeChip Corporation Limited | One-time programmable memory device and method for operating the same |
| US11152381B1 (en) | 2020-04-13 | 2021-10-19 | HeFeChip Corporation Limited | MOS transistor having lower gate-to-source/drain breakdown voltage and one-time programmable memory device using the same |
| US11114140B1 (en) * | 2020-04-23 | 2021-09-07 | HeFeChip Corporation Limited | One time programmable (OTP) bits for physically unclonable functions |
| US11437082B2 (en) * | 2020-05-17 | 2022-09-06 | HeFeChip Corporation Limited | Physically unclonable function circuit having lower gate-to-source/drain breakdown voltage |
| US11653496B2 (en) * | 2020-09-25 | 2023-05-16 | Intel Corporation | Asymmetric junctions of high voltage transistor in NAND flash memory |
| CN115224034B (zh) * | 2021-04-16 | 2025-09-09 | 联华电子股份有限公司 | 一次性可编程存储器结构 |
| TWI795275B (zh) * | 2022-04-22 | 2023-03-01 | 國立清華大學 | 低電壓一次性寫入記憶體及其陣列 |
| CN117854565A (zh) * | 2022-09-29 | 2024-04-09 | 长鑫存储技术有限公司 | 反熔丝电路、结构、阵列、编程方法及存储器 |
| CN116566373B (zh) * | 2023-07-10 | 2023-09-12 | 中国电子科技集团公司第五十八研究所 | 一种高可靠抗辐射反熔丝开关单元结构 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW447072B (en) * | 2000-10-09 | 2001-07-21 | Vanguard Int Semiconduct Corp | Manufacturing method for the capacitor of semiconductor integrated circuit |
| TW200707656A (en) * | 2005-08-08 | 2007-02-16 | Powerchip Semiconductor Corp | Fabricating method of flash memory |
| TW201405715A (zh) * | 2012-07-18 | 2014-02-01 | 鉅晶電子股份有限公司 | 半導體結構的製造方法 |
Family Cites Families (55)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5313420A (en) | 1987-04-24 | 1994-05-17 | Kabushiki Kaisha Toshiba | Programmable semiconductor memory |
| US6345000B1 (en) * | 1997-04-16 | 2002-02-05 | Sandisk Corporation | Flash memory permitting simultaneous read/write and erase operations in a single memory array |
| KR100252476B1 (ko) * | 1997-05-19 | 2000-04-15 | 윤종용 | 플레이트 셀 구조의 전기적으로 소거 및 프로그램 가능한 셀들을 구비한 불 휘발성 반도체 메모리 장치및 그것의 프로그램 방법 |
| TW350955B (en) * | 1997-12-19 | 1999-01-21 | Macronix Int Co Ltd | Apparatus and method of etching simulation grounding EPROM array unit without interfering adjacent units |
| EP0936629B1 (de) * | 1998-02-12 | 2006-09-13 | Infineon Technologies AG | EEPROM und Verfahren zur Ansteuerung eines EEPROM |
| US6157568A (en) | 1998-12-23 | 2000-12-05 | Vantis Corporation | Avalanche programmed floating gate memory cell structure with program element in first polysilicon layer |
| JP4530464B2 (ja) | 2000-03-09 | 2010-08-25 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
| AU8835101A (en) * | 2000-08-22 | 2002-03-04 | Orthodyne Inc | Intramedullary canal diameter reducer background of the invention |
| US6628550B1 (en) * | 2002-06-14 | 2003-09-30 | Powerchip Semiconductor Corp. | Structure, fabrication and operation method of flash memory device |
| US6819594B2 (en) * | 2003-01-06 | 2004-11-16 | Ememory Technology Inc. | Electrically erasable programmable logic device |
| KR100500579B1 (ko) * | 2003-06-28 | 2005-07-12 | 한국과학기술원 | 씨모스 게이트 산화물 안티퓨즈를 이용한 3-트랜지스터한번 프로그램 가능한 롬 |
| US6992929B2 (en) * | 2004-03-17 | 2006-01-31 | Actrans System Incorporation, Usa | Self-aligned split-gate NAND flash memory and fabrication process |
| US7102951B2 (en) * | 2004-11-01 | 2006-09-05 | Intel Corporation | OTP antifuse cell and cell array |
| US20060203591A1 (en) * | 2005-03-11 | 2006-09-14 | Lee Dong K | One time programmable read-only memory comprised of fuse and two selection transistors |
| US7263001B2 (en) | 2005-03-17 | 2007-08-28 | Impinj, Inc. | Compact non-volatile memory cell and array system |
| US7232711B2 (en) * | 2005-05-24 | 2007-06-19 | International Business Machines Corporation | Method and structure to prevent circuit network charging during fabrication of integrated circuits |
| US7253496B2 (en) * | 2005-06-28 | 2007-08-07 | Cypress Semiconductor Corporation | Antifuse circuit with current regulator for controlling programming current |
| US7239558B1 (en) | 2005-09-26 | 2007-07-03 | National Semiconductor Corporation | Method of hot electron injection programming of a non-volatile memory (NVM) cell array in a single cycle |
| US7326994B2 (en) | 2005-10-12 | 2008-02-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Logic compatible non-volatile memory cell |
| US7173851B1 (en) | 2005-10-18 | 2007-02-06 | Kilopass Technology, Inc. | 3.5 transistor non-volatile memory cell using gate breakdown phenomena |
| US7671401B2 (en) * | 2005-10-28 | 2010-03-02 | Mosys, Inc. | Non-volatile memory in CMOS logic process |
| US7951669B2 (en) * | 2006-04-13 | 2011-05-31 | Sandisk Corporation | Methods of making flash memory cell arrays having dual control gates per memory cell charge storage element |
| JP5082334B2 (ja) * | 2006-08-18 | 2012-11-28 | 富士通セミコンダクター株式会社 | 電気ヒューズ回路、メモリ装置及び電子部品 |
| JP4818024B2 (ja) * | 2006-08-23 | 2011-11-16 | 株式会社東芝 | 半導体記憶装置 |
| US7593248B2 (en) | 2006-11-16 | 2009-09-22 | Aptina Imaging Corporation | Method, apparatus and system providing a one-time programmable memory device |
| JP4921986B2 (ja) | 2007-01-09 | 2012-04-25 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| US7663916B2 (en) * | 2007-04-16 | 2010-02-16 | Taiwan Semicondcutor Manufacturing Company, Ltd. | Logic compatible arrays and operations |
| US20090040006A1 (en) * | 2007-08-08 | 2009-02-12 | International Business Machines Corporation | Electrical fuse with enhanced programming current divergence |
| KR101219437B1 (ko) * | 2007-09-03 | 2013-01-11 | 삼성전자주식회사 | 전기적 퓨즈 소자 |
| JP5265898B2 (ja) | 2007-09-25 | 2013-08-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US7968926B2 (en) * | 2007-12-19 | 2011-06-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Logic non-volatile memory cell with improved data retention ability |
| US20090235040A1 (en) | 2008-03-14 | 2009-09-17 | Chilumula Ajaya K | Programmble memory appratus, systems, and methods |
| JP5261003B2 (ja) * | 2008-03-31 | 2013-08-14 | ローム株式会社 | 半導体記憶装置 |
| FR2929751A1 (fr) * | 2008-04-08 | 2009-10-09 | St Microelectronics Sa | Procede de programmation d'un dispositif de memoire du type programmable une fois et circuit integre incorporant un tel dispositif de memoire |
| US20090279361A1 (en) * | 2008-05-06 | 2009-11-12 | Atmel Corporation | Addressable Memory Array |
| US8563425B2 (en) * | 2009-06-01 | 2013-10-22 | Advanced Micro Devices | Selective local interconnect to gate in a self aligned local interconnect process |
| US20110074538A1 (en) * | 2009-09-25 | 2011-03-31 | Kuei-Sheng Wu | Electrical fuse structure and method for fabricating the same |
| JP5302157B2 (ja) * | 2009-10-05 | 2013-10-02 | ルネサスエレクトロニクス株式会社 | ワンタイム・プログラマブルセル回路及びこれを備える半導体集積回路 |
| US8227890B2 (en) * | 2009-12-18 | 2012-07-24 | United Microelectronics Corporation | Method of forming an electrical fuse and a metal gate transistor and the related electrical fuse |
| US8284600B1 (en) | 2010-02-08 | 2012-10-09 | National Semiconductor Corporation | 5-transistor non-volatile memory cell |
| US8259518B2 (en) * | 2010-06-08 | 2012-09-04 | Sichuan Kiloway Electronics Inc. | Low voltage and low power memory cell based on nano current voltage divider controlled low voltage sense MOSFET |
| US8958245B2 (en) * | 2010-06-17 | 2015-02-17 | Ememory Technology Inc. | Logic-based multiple time programming memory cell compatible with generic CMOS processes |
| US9042174B2 (en) * | 2010-06-17 | 2015-05-26 | Ememory Technology Inc. | Non-volatile memory cell |
| US8331126B2 (en) | 2010-06-28 | 2012-12-11 | Qualcomm Incorporated | Non-volatile memory with split write and read bitlines |
| CN102339644B (zh) * | 2011-07-27 | 2014-12-24 | 聚辰半导体(上海)有限公司 | 存储器及其操作方法 |
| US8923049B2 (en) * | 2011-09-09 | 2014-12-30 | Aplus Flash Technology, Inc | 1T1b and 2T2b flash-based, data-oriented EEPROM design |
| US8724364B2 (en) | 2011-09-14 | 2014-05-13 | Semiconductor Components Industries, Llc | Electronic device including a nonvolatile memory structure having an antifuse component and a process of using the same |
| US8530283B2 (en) | 2011-09-14 | 2013-09-10 | Semiconductor Components Industries, Llc | Process for forming an electronic device including a nonvolatile memory structure having an antifuse component |
| WO2013081991A1 (en) | 2011-12-02 | 2013-06-06 | Board Of Trustees Of Michigan State University | Temperature compensation method for high-density floating-gate memory |
| KR20130098643A (ko) * | 2012-02-28 | 2013-09-05 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것을 포함하는 임베디드 메모리 시스템 |
| US8902641B2 (en) * | 2012-04-10 | 2014-12-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Adjusting reference resistances in determining MRAM resistance states |
| JP2013246853A (ja) * | 2012-05-28 | 2013-12-09 | Ememory Technology Inc | 漏洩電流を低減させるための不揮発性メモリ装置のプログラム禁止方法 |
| KR20140046854A (ko) | 2012-10-11 | 2014-04-21 | 삼성전자주식회사 | Otp 셀 어레이를 구비하는 반도체 메모리 장치 |
| US20140293673A1 (en) * | 2013-03-28 | 2014-10-02 | Ememory Technology Inc. | Nonvolatile memory cell structure and method for programming and reading the same |
| US9281074B2 (en) * | 2013-05-16 | 2016-03-08 | Ememory Technology Inc. | One time programmable memory cell capable of reducing leakage current and preventing slow bit response |
-
2015
- 2015-07-14 US US14/798,478 patent/US9362001B2/en active Active
- 2015-08-07 JP JP2015156810A patent/JP6141923B2/ja active Active
- 2015-09-02 US US14/842,857 patent/US9508447B2/en active Active
- 2015-09-02 US US14/842,851 patent/US20160104712A1/en not_active Abandoned
- 2015-09-11 TW TW104130070A patent/TWI575715B/zh active
- 2015-09-11 TW TW104130057A patent/TWI605547B/zh active
- 2015-09-25 CN CN201510621185.2A patent/CN105514112A/zh active Pending
- 2015-09-25 CN CN201510620869.0A patent/CN105514111B/zh active Active
- 2015-10-05 EP EP15188302.2A patent/EP3018657B1/en active Active
- 2015-10-12 TW TW104133424A patent/TWI569145B/zh active
- 2015-10-13 CN CN201510657450.2A patent/CN105513643B/zh active Active
- 2015-10-13 US US14/881,177 patent/US9466392B2/en active Active
- 2015-11-11 JP JP2015221034A patent/JP6072196B1/ja active Active
- 2015-11-18 EP EP15195161.3A patent/EP3157013B1/en active Active
-
2016
- 2016-01-18 TW TW105101320A patent/TWI559140B/zh active
- 2016-02-03 CN CN201610076550.0A patent/CN106571161B/zh active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW447072B (en) * | 2000-10-09 | 2001-07-21 | Vanguard Int Semiconduct Corp | Manufacturing method for the capacitor of semiconductor integrated circuit |
| TW200707656A (en) * | 2005-08-08 | 2007-02-16 | Powerchip Semiconductor Corp | Fabricating method of flash memory |
| TW201405715A (zh) * | 2012-07-18 | 2014-02-01 | 鉅晶電子股份有限公司 | 半導體結構的製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN105514112A (zh) | 2016-04-20 |
| US20160104711A1 (en) | 2016-04-14 |
| EP3157013A1 (en) | 2017-04-19 |
| JP2017076450A (ja) | 2017-04-20 |
| JP6072196B1 (ja) | 2017-02-01 |
| TW201614505A (en) | 2016-04-16 |
| CN105514111B (zh) | 2018-11-09 |
| US20160104542A1 (en) | 2016-04-14 |
| CN105513643A (zh) | 2016-04-20 |
| US20160104712A1 (en) | 2016-04-14 |
| CN105513643B (zh) | 2019-10-18 |
| US9466392B2 (en) | 2016-10-11 |
| CN106571161A (zh) | 2017-04-19 |
| US9362001B2 (en) | 2016-06-07 |
| TWI605547B (zh) | 2017-11-11 |
| EP3157013B1 (en) | 2020-04-22 |
| TWI569145B (zh) | 2017-02-01 |
| US20160104537A1 (en) | 2016-04-14 |
| EP3018657B1 (en) | 2020-11-25 |
| CN105514111A (zh) | 2016-04-20 |
| EP3018657A1 (en) | 2016-05-11 |
| JP6141923B2 (ja) | 2017-06-07 |
| TW201714089A (zh) | 2017-04-16 |
| US9508447B2 (en) | 2016-11-29 |
| JP2016081554A (ja) | 2016-05-16 |
| TW201614773A (en) | 2016-04-16 |
| TWI559140B (zh) | 2016-11-21 |
| CN106571161B (zh) | 2020-04-03 |
| TW201614812A (en) | 2016-04-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI575715B (zh) | 一次可程式非揮發性記憶體 | |
| US7102951B2 (en) | OTP antifuse cell and cell array | |
| US8860096B2 (en) | Semiconductor devices including SRAM cell and methods for fabricating the same | |
| US20140138777A1 (en) | Integrated circuit device and method for making same | |
| CN105575966A (zh) | 具有金属-绝缘体-硅接触件的存储器件和集成电路器件 | |
| TWI640076B (zh) | 半導體結構及其形成方法 | |
| US20160372468A1 (en) | Fin field-effect transistor gated diode | |
| US20080036033A1 (en) | One-time programmable memory | |
| CN104183543B (zh) | 电熔丝结构及其形成方法、半导体器件 | |
| TW201740534A (zh) | 具有靜電放電防護功能的半導體元件 | |
| US6084266A (en) | Layout of semiconductor devices to increase the packing density of a wafer | |
| TWI782628B (zh) | 記憶體結構 | |
| CN103943612B (zh) | 静电放电保护装置 | |
| CN101009285A (zh) | 半导体器件 | |
| TWI672796B (zh) | 半導體元件 | |
| JP2008227477A (ja) | 半導体記憶装置 | |
| JPWO2014115305A1 (ja) | 半導体装置 | |
| US9972673B2 (en) | Electrostatic discharge protection device | |
| US20250126807A1 (en) | Resistive memory structure | |
| US20170125344A1 (en) | Semiconductor device | |
| CN107611121B (zh) | 用于静电放电保护的半导体结构 | |
| US9484349B1 (en) | Static random access memory | |
| CN103972225A (zh) | 具有静电放电防护功效的晶体管结构 | |
| TW201413875A (zh) | 記憶體陣列及其非揮發性記憶裝置 | |
| JPWO2013175557A1 (ja) | 半導体装置 |