TWI439981B - 顯示面板 - Google Patents
顯示面板 Download PDFInfo
- Publication number
- TWI439981B TWI439981B TW100102044A TW100102044A TWI439981B TW I439981 B TWI439981 B TW I439981B TW 100102044 A TW100102044 A TW 100102044A TW 100102044 A TW100102044 A TW 100102044A TW I439981 B TWI439981 B TW I439981B
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- display panel
- electrically connected
- conductive layer
- disposed
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims description 73
- 230000002093 peripheral effect Effects 0.000 claims description 35
- 230000005540 biological transmission Effects 0.000 claims description 18
- 125000006850 spacer group Chemical group 0.000 claims description 16
- 239000000565 sealant Substances 0.000 claims description 14
- 239000000084 colloidal system Substances 0.000 claims description 8
- 239000004020 conductor Substances 0.000 claims description 8
- 239000000463 material Substances 0.000 claims description 7
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 claims description 3
- 229910052751 metal Inorganic materials 0.000 claims description 3
- 239000002184 metal Substances 0.000 claims description 3
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 52
- 239000010409 thin film Substances 0.000 description 7
- 239000010408 film Substances 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 235000012431 wafers Nutrition 0.000 description 5
- 239000011241 protective layer Substances 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 3
- 238000001514 detection method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000003292 glue Substances 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000002950 deficient Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 230000010534 mechanism of action Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002861 polymer material Substances 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Description
本發明是有關於一種顯示裝置,且特別是有關於一種顯示面板。
於諸多的平面顯示器中,具有高畫質、空間利用效率佳、低消耗功率、無輻射等優越特性的薄膜電晶體液晶顯示器(Thin Film Transistor Liquid Crystal Display,TFT LCD),已成為顯示器領域中的主流。薄膜電晶體液晶顯示器主要是由主動元件陣列基板、彩色濾光基板以及夾於此兩基板之間的液晶層所構成。
在完成主動元件陣列基板的製程後,通常會對主動元件陣列基板上的畫素陣列進行電性檢測,或是在完成面板製程後,對面板進行簡易的點燈檢測,以判斷畫素陣列或面板可否正常運作。當畫素陣列或面板無法正常運作時,便可對於不良的元件(如薄膜電晶體或畫素電極等)或線路進行修補。然而,為了對於畫素陣列或面板進行檢測,在主動元件陣列基板之周邊區上便需要製作出檢測電路(Examining circuit)。此外,在主動元件陣列基板之周邊線路區上也需要製作出共通電壓訊號線,其用於將共通電壓輸入至彩色濾光基板的共通電極層。若在面內配置檢測線路,則共通電極佈線區域將被壓縮。若採用跨線的方式來配置共通電極層時,則會額外增加共通電壓的電阻電容
負載(RC loading)。但,當共通電壓訊號線的佈線區域不足時,輸入至彩色濾光基板的共通電極層的共通電壓便可能不足,進而影響顯示器的顯示品質。
本發明提供一種具有較佳顯示品質的顯示面板。
本發明提供一種顯示面板,其包括一第一基板、一畫素陣列、一周邊線路、一第二基板、一框膠以及一顯示介質。第一基板具有一顯示區域以及一環繞顯示區域的周邊區域。畫素陣列配置於第一基板的顯示區域中。周邊線路配置於第一基板的周邊區域中,且與畫素陣列電性連接。周邊線路包括一內導線、一外導線以及一傳輸導電層。內導線與畫素陣列電性連接。外導線環繞內導線的外圍配置。傳輸導電層電性連接內導線與外導線。外導線藉由傳輸導電層、內導線而與畫素陣列電性連接。第二基板配置於第一基板的上方。框膠配置於第一基板與第二基板之間,且框膠位於部分周邊線路上並環繞畫素陣列。顯示介質位於第一基板與第二基板之間,且被框膠所環繞。
在本發明之一實施例中,上述之框膠包括一膠體以及多個分布於膠體中的導電間隙物。第二基板具有一共用電極層於其上。傳輸導電層透過導電間隙物而與共用電極層電性連接。
在本發明之一實施例中,上述之導電間隙物的材質包括金屬。
在本發明之一實施例中,上述之傳輸導電層具有一開口,位於內導線與外導線之間。外導線依序透過傳輸導電層、導電間隙物、共用電極層、導電間隙物、傳輸導電層而與內導線電性連接。
在本發明之一實施例中,上述之傳輸導電層為一連續膜層。
在本發明之一實施例中,上述之畫素陣列包括多個陣列排列之畫素單元以及多條訊號線。訊號線與畫素單元電性連接。內導線與部分訊號線連接,且內導線、外導線以及訊號線屬於同一膜層。
在本發明之一實施例中,上述之顯示面板更包括至少一驅動晶片,配置於第一基板的周邊區域中,其中訊號線、內導線與驅動晶片電性連接。
在本發明之一實施例中,上述之顯示面板更包括一軟性電路板,配置於第一基板的周邊區域中,且與外導線以及驅動晶片電性連接。
在本發明之一實施例中,上述之傳輸導電層的材質包括銦錫氧化物(indium tin oxide,ITO)或銦鋅氧化物(indium zinc oxide,IZO)。
在本發明之一實施例中,上述之第一基板為一主動元件陣列基板,而第二基板為一彩色濾光基板。
基於上述,本發明之顯示面板的設計是使周邊線路的內導線與畫素陣列電性連接,而周邊線路的外導線藉由傳輸導電層、內導線而與畫素陣列電性連接,因此可穩定顯
示區域內的共通電壓。換言之,相較於習知技術,本發明之顯示面板可具有較大的佈線區域,且不會額外增加共通電壓的電阻電容負載(RC loading),進而具有較佳的顯示品質。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1A為本發明之一實施例之一種顯示面板的示意圖。圖1B為圖1A之顯示面板的俯視示意圖。圖1C為沿圖1B之線I-I的剖面示意圖。在此必須說明的是,為了方便說明起見,圖1B中省略繪示第二基板以及部分構件。請同時參考圖1A、圖1B以及圖1C,在本實施例中,顯示面板100a包括一第一基板110、一畫素陣列120、一周邊線路130a、一第二基板140、一框膠150以及一顯示介質160。
詳細來說,第一基板110,例如是一主動元件(如薄膜電晶體(Thin Film Transistor,TFT))陣列基板,其具有一顯示區域112以及一環繞顯示區域112的周邊區域114。畫素陣列120配置於第一基板110的顯示區域112中,其中畫素陣列120包括多個陣列排列之畫素單元122以及多條訊號線(包括資料線124a以及閘極線113),且這些資料線124a、這些閘極線113與畫素單元122電性連接。在本實施例中,每一畫素單元122包括一薄膜電晶體
123以及與薄膜電晶體123對應設置的畫素電極125,其中薄膜電晶體123是由閘極123a、源極123b以及汲極123c三部份所組成,所屬技術領域中具有通常知識者應知薄膜電晶體123底閘極(bottom gate)之結構或頂閘極(top gate)之結構,在此僅用以說明並不刻意限制。
周邊線路130a配置於第一基板110的周邊區域114中,且周邊線路130a與畫素陣列120電性連接。本實施例之周邊線路130a包括一內導線132、一外導線134以及一傳輸導電層136a,其中內導線132與畫素陣列120電性連接,外導線134環繞內導線132的外圍配置,而傳輸導電層136a電性連接內導線132與外導線134。特別是,在本實施例中,外導線134可藉由傳輸導電層136a、內導線132而與畫素陣列120電性連接。於此,傳輸導電層136a例如為一連續膜層,而內導線132與部分資料線124a、部分閘極線113及共通電極線118連接,且內導線132、外導線134以及資料線124a屬於同一膜層。此外,傳輸導電層136a的材質包括銦錫氧化物或銦鋅氧化物。
更具體來說,第一基板110上亦具有這些閘極線113、一閘絕緣層115以及一保護層117,其中閘絕緣層115覆蓋這些閘極線113,而內導線132與外導線134位於閘絕緣層115上,且內導線132、外導線134透過閘絕緣層115與這些閘極線113電性絕緣。此外,保護層117具有多個開口117a(圖1C中僅示意地繪示二個),其中傳輸導電層136a透過開口117a與內導線132及外導線134電性連
接。
第二基板140,例如是一彩色濾光基板,配置於第一基板110的上方,意即配置於主動元件陣列基板110的對向。一般而言,彩色濾光基板上主要包括一黑矩陣層(black matrix,BM)(未繪示)、一彩色濾光膜(未繪示)以及一共用電極層142等,其中黑矩陣層作為遮光層(light shield layer)用,且黑矩陣層必須具有良好的遮光效果與低反射的特性。
框膠150配置於第一基板110與第二基板140之間,且框膠150位於部分周邊線路130a上並環繞畫素陣列120。在本實施例中,框膠150包括一膠體152以及多個分布於膠體152中的導電間隙物154,其中傳輸導電層136a可透過這些導電間隙物154而與第二基板140的共用電極層142電性連接。如此一來,可使得位於第一基板110上的傳輸導電層136a與位於第二基板140上的共用電極層142電性連接而具有相同的共通電壓。此外,這些導電間隙物154的材質為全面包覆金屬層的高分子材料。
顯示介質160位於第一基板110與第二基板140之間,且被框膠150所環繞。在此必須說明的是,本發明並不限定顯示面板100a的型態,其中隨著顯示介質160的不同,顯示面板100a具有不同的作用機制。舉例而言,顯示介質160可為液晶材料,則顯示面板100a為液晶顯示面板。
此外,本實施例之顯示面板100a更可包括至少一驅動晶片170(圖1B中繪示一個)以及一軟性電路板180。
驅動晶片170配置於第一基板110的周邊區域114上,其中這些資料線124a、這些閘極線113、內導線132會分別與驅動晶片170電性連接。軟性電路板180配置於第一基板110的周邊區域114中,且與外導線134以及驅動晶片170電性連接。
由於本實施例之顯示面板100a的設計是使周邊線路130a的內導線132與畫素陣列120電性連接,而周邊線路130a的外導線134藉由傳輸導電層136a、內導線132而與畫素陣列120電性連接,且透過框膠150中的這些導電間隙物154而電性導通傳輸導電層136a以及第二基板140上的共用電極層142,請參考圖1C中箭頭方向。如此一來,可穩定顯示面板100a之顯示區域112內的共通電壓,且不會額外增加共通電壓的電阻電容負載(RC loading),進而使得顯示面板100a具有較佳的顯示品質。再者,由於驅動晶片170的下方並沒有佈線,因此顯示面板100a可具有較大且較靈活之佈線區域。
以下將再以一不同之實施例來說明顯示面板100b的設計。在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重複贅述。
圖2A為本發明之另一實施例之一種顯示面板的俯視示意圖。圖2B為沿圖2A之線II-II的剖面示意圖。在此必須說明的是,為了方便說明起見,圖2B中省略繪示第
二基板以及部分構件。請同時參考圖2A與圖2B,本實施例之顯示面板100b與上述實施例之顯示面板100a相似,其不同之處在於:圖2A與圖2B中之周邊線路130b的傳輸導電層136b具有一開口137,其中開口137位於內導線132與外導線134之間,而外導線134可依序透過傳輸導電層136b、這些導電間隙物154、第二基板140上的共用電極層142、這些導電間隙物154、傳輸導電層136b而與內導線132電性連接,請參考圖2B之箭頭方向。如此一來,可穩定顯示面板100b之顯示區域112內的共通電壓,且不會額外增加共通電壓的電阻電容負載(RC loading),進而使得顯示面板100b具有較佳的顯示品質。
綜上所述,本發明之顯示面板的設計是使周邊線路的內導線與畫素陣列電性連接,而周邊線路的外導線藉由傳輸導電層、內導線而與畫素陣列電性連接,因此可穩定顯示區域內的共通電壓。換言之,相較於習知技術,本發明之顯示面板可具有較大的佈線區域,且不會額外增加共通電壓的電阻電容負載(RC loading),進而具有較佳的顯示品質。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100a、100b‧‧‧顯示面板
110‧‧‧第一基板
112‧‧‧顯示區域
113‧‧‧閘極線
114‧‧‧周邊區域
115‧‧‧閘絕緣層
117‧‧‧保護層
117a‧‧‧開口
118‧‧‧共通電極線
120‧‧‧畫素陣列
122‧‧‧畫素單元
123‧‧‧薄膜電晶體
123a‧‧‧閘極
123b‧‧‧源極
123c‧‧‧汲極
124a‧‧‧資料線
125‧‧‧畫素電極
130a、130b‧‧‧周邊線路
132‧‧‧內導線
134‧‧‧外導線
136a、136b‧‧‧傳輸導電層
137‧‧‧開口
140‧‧‧第二基板
142‧‧‧共用電極層
150‧‧‧框膠
152‧‧‧膠體
154‧‧‧導電間隙物
160‧‧‧顯示介質
170‧‧‧驅動晶片
180‧‧‧軟性電路板
圖1A為本發明之一實施例之一種顯示面板的示意圖。
圖1B為圖1A之顯示面板的俯視示意圖。
圖1C為沿圖1B之線I-I的剖面示意圖。
圖2A為本發明之另一實施例之一種顯示面板的俯視示意圖。
圖2B為沿圖2A之線II-II的剖面示意圖。
100a‧‧‧顯示面板
110‧‧‧第一基板
113‧‧‧閘極線
115‧‧‧閘絕緣層
117‧‧‧保護層
117a‧‧‧開口
130a‧‧‧周邊線路
132‧‧‧內導線
134‧‧‧外導線
136a‧‧‧傳輸導電層
140‧‧‧第二基板
142‧‧‧共用電極層
150‧‧‧框膠
152‧‧‧膠體
154‧‧‧導電間隙物
Claims (10)
- 一種顯示面板,包括:一第一基板,具有一顯示區域以及一環繞該顯示區域的周邊區域;一畫素陣列,配置於該第一基板的該顯示區域中;一周邊線路,配置於該第一基板的該周邊區域中,且與該畫素陣列電性連接,該周邊線路包括:一內導線,與該畫素陣列電性連接;一外導線,環繞該內導線的外圍配置;一傳輸導電層,電性連接該內導線與該外導線,其中該外導線藉由該傳輸導電層、該內導線而與該畫素陣列電性連接;一第二基板,配置於該第一基板的上方;一框膠,配置於該第一基板與該第二基板之間,且該框膠位於部分該周邊線路上並環繞該畫素陣列;以及一顯示介質,位於該第一基板與該第二基板之間,且被該框膠所環繞。
- 如申請專利範圍第1項所述之顯示面板,其中該框膠包括一膠體以及多個分布於該膠體中的導電間隙物,該第二基板具有一共用電極層於其上,該傳輸導電層透過該些導電間隙物而與該共用電極層電性連接。
- 如申請專利範圍第2項所述之顯示面板,其中該導電間隙物的材質包括金屬。
- 如申請專利範圍第2項所述之顯示面板,其中該傳 輸導電層具有一開口,位於該內導線與該外導線之間,該外導線依序透過該傳輸導電層、該些導電間隙物、該共用電極層、該些導電間隙物、該傳輸導電層而與該內導線電性連接。
- 如申請專利範圍第2項所述之顯示面板,其中該傳輸導電層為一連續膜層。
- 如申請專利範圍第1項所述之顯示面板,其中該畫素陣列包括:多個陣列排列之畫素單元;以及多條訊號線,與該些畫素單元電性連接,其中該內導線與部分該些訊號線連接,且該內導線、該外導線以及該些訊號線屬於同一膜層。
- 如申請專利範圍第6項所述之顯示面板,更包括至少一驅動晶片,配置於該第一基板的該周邊區域中,其中該些訊號線、該內導線與該驅動晶片電性連接。
- 如申請專利範圍第7項所述之顯示面板,更包括一軟性電路板,配置於該第一基板的該周邊區域中,且與該外導線以及該驅動晶片電性連接。
- 如申請專利範圍第1項所述之顯示面板,其中該傳輸導電層的材質包括銦錫氧化物或銦鋅氧化物。
- 如申請專利範圍第1項所述之顯示面板,其中該第一基板為一主動元件陣列基板,而該第二基板為一彩色濾光基板。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW100102044A TWI439981B (zh) | 2011-01-20 | 2011-01-20 | 顯示面板 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW100102044A TWI439981B (zh) | 2011-01-20 | 2011-01-20 | 顯示面板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201232496A TW201232496A (en) | 2012-08-01 |
| TWI439981B true TWI439981B (zh) | 2014-06-01 |
Family
ID=47069647
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW100102044A TWI439981B (zh) | 2011-01-20 | 2011-01-20 | 顯示面板 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI439981B (zh) |
-
2011
- 2011-01-20 TW TW100102044A patent/TWI439981B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| TW201232496A (en) | 2012-08-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5976195B2 (ja) | 表示装置 | |
| JP5917694B2 (ja) | 表示装置 | |
| CN107680976B (zh) | 一种阵列基板、显示面板及电子设备 | |
| US10186526B2 (en) | Display panel | |
| CN104704546B (zh) | 半导体装置和显示装置 | |
| TWI552321B (zh) | 顯示面板及顯示裝置 | |
| JP5730062B2 (ja) | 表示装置 | |
| CN105446031B (zh) | 显示面板及显示装置 | |
| JP4879781B2 (ja) | 表示パネル | |
| TW201346998A (zh) | 觸控顯示面板 | |
| CN103901690A (zh) | 一种阵列基板及其制作方法、显示装置 | |
| US8355087B2 (en) | Pixel array substrate, conductive structure and display panel | |
| WO2021031836A1 (zh) | 像素阵列基板 | |
| CN107735724B (zh) | 显示装置及显示装置的制造方法 | |
| JP2009098407A (ja) | 表示装置 | |
| JP5431993B2 (ja) | 表示装置 | |
| US9477344B2 (en) | Panel | |
| JP5247615B2 (ja) | 横電界方式の液晶表示装置 | |
| TWI439981B (zh) | 顯示面板 | |
| JP5939755B2 (ja) | 液晶表示装置 | |
| CN105549284A (zh) | 显示面板及显示装置 | |
| CN113341620B (zh) | 显示装置 | |
| CN204679743U (zh) | 显示装置 | |
| CN102736289B (zh) | 显示面板 | |
| JP2025118278A (ja) | 表示装置およびアレイ基板 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |