[go: up one dir, main page]

TWI429041B - 非陣列凸塊之覆晶接合方法與構造 - Google Patents

非陣列凸塊之覆晶接合方法與構造 Download PDF

Info

Publication number
TWI429041B
TWI429041B TW099112414A TW99112414A TWI429041B TW I429041 B TWI429041 B TW I429041B TW 099112414 A TW099112414 A TW 099112414A TW 99112414 A TW99112414 A TW 99112414A TW I429041 B TWI429041 B TW I429041B
Authority
TW
Taiwan
Prior art keywords
wafer
bumps
substrate
pads
colloids
Prior art date
Application number
TW099112414A
Other languages
English (en)
Other versions
TW201138037A (en
Inventor
李國源
陳永祥
Original Assignee
華東科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華東科技股份有限公司 filed Critical 華東科技股份有限公司
Priority to TW099112414A priority Critical patent/TWI429041B/zh
Publication of TW201138037A publication Critical patent/TW201138037A/zh
Application granted granted Critical
Publication of TWI429041B publication Critical patent/TWI429041B/zh

Links

Classifications

    • H10W72/072
    • H10W72/073

Landscapes

  • Wire Bonding (AREA)

Description

非陣列凸塊之覆晶接合方法與構造
本發明係有關於半導體裝置之封裝製造技術,特別係有關於一種非陣列凸塊之覆晶接合方法與構造。
在半導體晶片之封裝製程中,已製作好積體電路的晶片必須與基板(substrate)或是導線架(leadframe)等晶片載體(chip carrier)做一電路聯結才能發揮電子訊號傳遞的功能。習知晶片至晶片載體的電性連接方法有打線接合(wire bonding)、捲帶自動接合(tape automated bonding;TAB)與覆晶接合(flip chip)等。其中,覆晶接合能縮短晶片與基板之間的傳輸距離,具有更優於打線連接的電性性能而逐漸普及。目前在覆晶接合製程所使用的晶片具有陣列排列之凸塊,利用重配置線路層使凸塊均勻分散在晶片的主動面上。近來,有人嘗試使用具非陣列凸塊之晶片進行覆晶接合,由於晶片之凸塊集中分佈在晶片主動面之某一特定區域,例如凸塊位置設在中央銲墊上。並以底部填充膠全面覆蓋晶片下的覆晶間隙。然在底部填充膠的填充過程中,底膠填充速度在凸塊密集區會相對變慢,此一底膠填充速度不一致的現象容易使底部填充膠內部產生氣泡(void)而造成氣阱(air trap)問題或稱之「包封現象(air trap effect)」,其將使半導體晶片的封裝品質大受影響且降低產品的可靠度。
如第1圖所示,一種習知的非陣列凸塊之覆晶接合構造100主要包含一基板110、一晶片130與一底部填充膠140。在例如印刷電路板之基板110之一上表面111設有複數個接墊112。該晶片130之一主動面131係朝向該基板110之該上表面111,並且該主動面131上設有複數個非陣列排列之凸塊133,其係對準於該些接墊112。具體而言,該些凸塊133係設置於該主動面131之複數個中央銲墊134。該底部填充膠140係先點塗在該基板110之該上表面111,並利用毛細作用填滿於該晶片130與該基板110之間的覆晶間隙,全面覆蓋該晶片130之主動面131,進而密封該些凸塊133。由於該些凸塊133分佈不均勻,都會造成該底部填充膠140之填充速度的變化。所以,使得該底部填充膠140通過該些凸塊133與未設有凸塊之區域的流速不一致,除了無法緊密地填滿該晶片130與該基板110之間,更容易於該底部填充膠140內部產生氣泡141,即氣阱問題,導致產品可靠度降低。特別是,由於該些凸塊133為非陣列排列,在覆晶接合時難以控制該晶片130相對於該基板110之水平度,一旦該晶片130傾斜,則氣阱問題將更為嚴重。
有鑒於此,本發明之主要目的係在於提供一種非陣列凸塊之覆晶接合方法與構造,除了可以避免非陣列凸塊之晶片傾斜,更能解決非陣列凸塊之覆晶接合製程中全面底膠填充速度不一致造成的氣阱問題。
本發明之次一目的係在於提供一種非陣列凸塊之覆晶接合方法與構造,節省非陣列凸塊之覆晶接合製程中底膠填充時間與底膠用量。
本發明之再一目的係在於提供一種非陣列凸塊之覆晶接合方法與構造,方便檢視非陣列凸塊之晶片在覆晶接合後的水平度。
本發明的目的及解決其技術問題是採用以下技術方案來實現的。本發明揭示一種非陣列凸塊之覆晶接合方法,主要包含以下步驟:提供一基板,其上表面係設有複數個接墊。形成複數個支撐膠體於該基板之該上表面,該些支撐膠體之間係形成為一底膠通道,以顯露出該些接墊。覆晶接合一晶片至該基板上,使該晶片之一主動面朝向該基板之該上表面並使該主動面之一凸塊空白區黏附於該些支撐膠體,該晶片之該主動面係設有複數個非陣列之凸塊,其係位於該底膠通道中並對準於該些接墊。施壓該晶片,以使得該些支撐膠體形成有一超出該晶片之擠料邊框,並使該些凸塊接合至該些接墊,其中該擠料邊框具有複數個連通該底膠通道之開口。之後,經由該擠料邊框之其中一開口提供一底部填充膠,直到該底部填充膠填滿該底膠通道,以密封該些凸塊。本發明另揭示依照上述方法所製成之構造。
本發明的目的及解決其技術問題還可採用以下技術措施進一步實現。
在前述之覆晶接合方法中,該擠料邊框之高度係可超過該底膠通道,更包覆至該晶片之主動面角隅。
在前述之覆晶接合方法中,該些凸塊係可設置於該晶片在該主動面上的複數個中央銲墊。
在前述之覆晶接合方法中,該些支撐膠體之形成高度係可大於該些凸塊之高度,並且在施壓該晶片之後,該底膠通道的高度係略小於該些凸塊之高度。
在前述之覆晶接合方法中,該些支撐膠體係可為B階黏膠。
在前述之覆晶接合方法中,該些支撐膠體的形成方法係可為先液態型態印刷在該基板之該上表面,再部分固化為B階狀態。
由以上技術方案可以看出,本發明之非陣列凸塊之覆晶接合方法,具有以下優點與功效:
一、可藉由在形成支撐膠體於基板之上表面、施壓晶片以使得支撐膠體形成超出晶片之擠料邊框以及經由擠料邊框之開口提供底部填充膠作為其中之一基本技術手段,除了可以避免非陣列凸塊之晶片傾斜,更可解決非陣列凸塊之覆晶接合製程中全面底膠填充速度不一致造成的氣阱問題。
二、可藉由在形成支撐膠體於基板之上表面、施壓晶片以使得支撐膠體形成超出晶片之擠料邊框以及經由擠料邊框之開口提供底部填充膠作為其中之一基本技術手段,能夠節省非陣列凸塊之覆晶接合製程中底膠填充時間與底膠用量。
三、可藉由在形成支撐膠體於基板之上表面、施壓晶片以使得支撐膠體形成超出晶片之擠料邊框以及經由擠料邊框之開口提供底部填充膠作為其中之一基本技術手段,能夠方便檢視非陣列凸塊之晶片在覆晶接合後的水平度。
以下將配合所附圖示詳細說明本發明之實施例,然應注意的是,該些圖示均為簡化之示意圖,僅以示意方法來說明本發明之基本架構或實施方法,故僅顯示與本案有關之元件與組合關係,圖中所顯示之元件並非以實際實施之數目、形狀、尺寸做等比例繪製,某些尺寸比例與其他相關尺寸比例或已誇張或是簡化處理,以提供更清楚的描述。實際實施之數目、形狀及尺寸比例為一種選置性之設計,詳細之元件佈局可能更為複雜。
依據本發明之第一具體實施例,一種非陣列凸塊之覆晶接合方法舉例說明於第2圖之方塊流程圖與第3A至3G圖之各步驟中元件截面圖。該非陣列凸塊之覆晶接合方法根據第2圖,包含以下主要步驟:「提供一基板」之步驟1、「形成支撐膠體於基板之上表面」之步驟2、「覆晶接合晶片至基板」之步驟3、「施壓晶片」之步驟4以及「提供底部填充膠」之步驟5,在各步驟上表現出的元件請參閱第3A至3G圖,詳細說明如下所示。
首先,執行步驟1。請參閱第3A圖所示,提供一基板210,其上表面211係設有複數個接墊212。詳細而言,該些接墊212係可呈單或雙排排列於該上表面211之中央區域,以提供電性連接之作用。該基板210的主體係可使用硬性或軟性的基板,其他常用的基板包括雙馬來亞醯胺-三氮雜苯樹脂(BT)基板;環氧樹脂/玻璃纖維多層板,例如FR4板;及陶瓷基板,這些材料均是半導體業所知悉並使用的材料。基本上,該基板210可為一印刷電路板(printed circuit board,PCB)或是陶瓷電路板,作為半導體封裝結構內晶片承載與電性連接之主要媒介物。
執行步驟2,請參閱第3B與4圖所示,形成複數個支撐膠體220於該基板210之該上表面211,該些支撐膠體220之間係形成為一底膠通道221,以顯露出該些接墊212。在本實施例中,該些支撐膠體220係可為B階(B-stage)黏膠。具體而論,該些支撐膠體220係可為部分固化之熱固性樹脂,例如可包含不同固化溫度的環氧化合物之成分組合。該些支撐膠體220的形成方法係可為先液態型態印刷在該基板210之該上表面211,再部分固化為B階狀態。在形成於該基板210上時可呈現為液態,在以加熱方式使其部分固化。在本步驟完成之後,該些支撐膠體220係可呈現膠稠態而不會隨意流動,並可提供一定的支撐效果,並維持黏著晶片的功用。細部來說,在印刷形成該些支撐膠體220之後,可藉由一低溫烘烤動作,使該些支撐膠體220從液態轉化為部分固化之B階狀態,進而使該些支撐膠體220附著於該基板210之該上表面211。在一較佳實施例中,該些支撐膠體220係可呈條狀而分佈於該些接墊212之兩側(如第4圖所示),故該底膠通道221形成在該基板210之中央區域,並且該底膠通道221之方向係可平行於該些接墊212之排列方向。
執行步驟3。請參閱第3C圖所示,覆晶接合一晶片230至該基板210上,使該晶片230之一主動面231朝向該基板210之該上表面211。如第3D圖所示,進一步使得該主動面231之一凸塊空白區232黏附於該些支撐膠體220。該晶片230之該主動面231係設有複數個非陣列之凸塊233,其係位於該底膠通道221中並對準於該些接墊212。詳細而言,該凸塊空白區232係指該晶片230之該主動面231上未形成有該些凸塊233之區域,該區域的長度與寬度應大於凸塊節距的兩倍以上。而「非陣列」則表示該些凸塊233的形成區域為區域化,小於該主動面231的二分之一。由於該些支撐膠體220所提供予該晶片230的支撐效果,使得該晶片230將先行黏附於該些支撐膠體220上,其後再使該晶片230之該些凸塊233接合至該些接墊212。也就是說,在本步驟中該底膠通道221之高度(即該些支撐膠體220的形成厚度)係可大於該些凸塊233之高度。詳細而言,該晶片230係已形成有積體電路(integrated circuit,IC)元件,例如記憶體、邏輯元件以及特殊應用積體電路(ASIC),可由一晶圓(wafer)分割成顆粒狀。在本實施例中,該些凸塊233係可設置於該晶片230在該主動面231上的複數個中央銲墊234,以省略重配置線路層的製作。但在該些中央銲墊234與該些凸塊233之間則另可設置凸塊下金屬層(under bump metallurgy,UBM,圖中未繪出),以防止該些凸塊233內成份的金屬擴散至該些中央銲墊234。更具體地,該些凸塊233之材質係可包含金、銅、鋁、錫或其合金,或可為錫鉛,可利用電鍍方式形成,並可利用研磨或表面平坦化技術,使得該些凸塊233之頂面為平坦而具有相同之高度。在本實施例中,該些凸塊233的成份係可為純錫或無鉛之錫合金。較佳地,在該步驟中,該些凸塊233與該些接墊212保持在微接觸狀態或留有一非接觸間隙,即表示在覆晶接合步驟中該些凸塊233與該些接墊212之間不形成金屬鍵合關係。倘若該晶片230發生傾斜之情況,可直接針對該晶片230之傾斜部位進行微調,以使該晶片230保持水平之狀態。因此,人員能夠輕易地控制該晶片230之水平度,毋須擔心該底部填充膠240充填於該晶片230與該基板210之間時會因該晶片230傾斜而導致氣阱問題。
執行步驟4。請參閱第3E圖所示,施壓該晶片230,以使得該些支撐膠體220形成有一超出該晶片230之擠料邊框222,並使該些凸塊233接合至該些接墊212,其中該擠料邊框222具有複數個連通該底膠通道221之開口223。所謂的「超出晶片」表示該擠料邊框222不在該晶片230下方之表面覆蓋區(footprint)內。具體而言,由於該些支撐膠體220係呈膠稠態,隨著覆晶接合溫度升高會變得稍有流動性,在受到該晶片230向下壓迫時,會稍微向兩側擴散而變形。當該些凸塊233接觸並接合至該些接墊212,便達成該晶片230與該基板210的電性連接關係,該些支撐膠體220則停止變形。該擠料邊框222之高度應超過該晶片230之主動面231,即較高於該些支撐膠體220在該晶片230下的厚度。該些開口223應對準在該些凸塊233的排列方向,而位於該底膠通道221之兩端。在一較佳實施例中,該擠料邊框222之高度係可超過該底膠通道221之高度,更包覆至該晶片230之主動面231角隅。因此,能夠避免該晶片230之主動面231角隅的應力施加至該基板210,以防止應力集中之情況發生。具體而言,該些擠料邊框222係可覆蓋至該晶片230側邊厚度之二分之一以上,以提供完善的支撐與固定效果。較佳地,在本步驟中,該些擠料邊框222之寬度若產生有不一致的現象時,其中一側變大表示該晶片230在該側係朝向該基板210之方向傾斜。因此,可在該基板210之該上表面211進行光學檢測該些擠料邊框222之寬度變化(檢測方向如第6圖所示),即可輕易判斷該基板210上之該晶片230在覆晶接合後有無發生傾斜現象,能夠方便檢視非陣列凸塊之晶片在覆晶接合後的水平度。
特別是,該些支撐膠體220之形成高度係可大於該些凸塊233之高度,並且在施壓該晶片230之後,該底膠通道221的高度係略小於該些凸塊233之高度。因此,能確保該些凸塊233能接觸接合至該些接墊212,以達成該晶片230與該基板210之電性連接關係。此外,該些凸塊233接合至該些接墊212的方式有幾種,其中一種是以該些凸塊233之端面產生部分融熔或活化,以接合至該些接墊212,在接合後該些凸塊233的高度將稍微減少,該些凸塊233可選用金凸塊或錫凸塊;或者,可以利用銲料(圖中未繪出)焊接該些凸塊233之端面與該些接墊212,該些凸塊233可選用銅柱。在完成電性連接之後,該底膠通道221之高度係可略小於該些凸塊233之原來的高度。
之後,執行步驟5,請參閱第3F、5及6圖所示,藉由一注射器241經由該擠料邊框222之其中一開口223提供一底部填充膠240(underfill material)。該注射器241持續補充該底部填充膠240,直到該底部填充膠240已確實填滿該底膠通道221,以密封該些凸塊233(如第3G圖所示)。當提供該底部填充膠240時,可由其中之一開口223開始充填,並且該底部填充膠240會因毛細作用原理而逐漸朝向該底膠通道221內填入,直到該底部填充膠240完全充滿於該底膠通道221,但非全面填滿該晶片230與該基板210之間的覆晶間隙。由於該底部填充膠240僅需要填滿凸塊密集區之該底膠通道221,不需要考慮底膠填充速度不一致的因素,故在填充過程中較佳地可傾斜該基板210,以加快該底部填充膠240之流動速度,進而提昇填充速率。
之後,可執行一後烘烤步驟,以加熱方式固化該底部填充膠240與該些支撐膠體220。在執行該後烘烤步驟之前,該些凸塊233與該些接墊212係已完成電性連接與機械連接之關係。具體而言,該底部填充膠240之固化溫度與該些支撐膠體220之固化溫度係可低於該些凸塊233與該些接墊212之接合溫度,以確保該底部填充膠240與該些支撐膠體220在完全固化過程中該些凸塊233與該些接墊212之間接合良好。
在本發明中,可藉由在形成該些支撐膠體220於該基板210之該上表面211、施壓該晶片230以使得該些支撐膠體220形成超出該晶片230之該些擠料邊框222以及經由該些擠料邊框222之該些開口223提供該底部填充膠240作為其中之一基本技術手段,由於該些支撐膠體220能夠支撐該晶片230並維持一定的水平度,故可以避免非陣列凸塊之晶片傾斜的問題。並且,由於該些支撐膠體220的存在能佔去凸塊空白區的底膠填充空間,將使習知需要全面填充的覆晶間隙減縮為僅有凸塊密集區之該底膠通道221。該底部填充膠240僅需要以流道方式填入該晶片230與該基板210之間的凸塊密集區,故可解決非陣列凸塊之覆晶接合製程中全面底膠填充速度不一致造成的氣阱問題。此外,亦能夠節省該底部填充膠240之填充時間與用量。
本發明還揭示使用前述方法所製成之非陣列凸塊之覆晶接合構造舉例說明於第3G圖。該非陣列凸塊之覆晶接合構造200係主要包含一基板210、複數個支撐膠體220、一晶片230以及一底部填充膠240。
該基板210之一上表面211係設有複數個接墊212。該些接墊212係設置於該上表面211之中央區域,且呈雙排排列。詳細而言,該基板210之下表面(即相對於該上表面211之表面)係可另設置有複數個外接端子(圖中未繪出),以提供對外連接之作用。該些支撐膠體220係形成於該基板210之該上表面211,該些支撐膠體220之間係形成為一底膠通道221,以顯露出該些接墊212。也就是說,該些支撐膠體220與該些接墊212之間係可具有一定的距離,而不會覆蓋至該些接墊212。在本實施例中,該些支撐膠體220係可為B階(B-stage)黏膠。
該晶片230係覆晶接合至該基板210上,使該晶片230之一主動面231朝向該基板210之該上表面211並使該主動面231之一凸塊空白區232黏附於該些支撐膠體220,該晶片230之該主動面231係設有複數個非陣列之凸塊233,其係位於該底膠通道221中並對準於該些接墊212,並且藉由施壓該晶片230,以使得該些支撐膠體220形成有一超出該晶片230之擠料邊框222,並使該些凸塊233接合至該些接墊212,其中該擠料邊框222具有複數個連通該底膠通道221之開口223。在一較佳實施例中,該擠料邊框222之高度係可超過該底膠通道221,更包覆至該晶片230之主動面231角隅。詳細而言,該些凸塊233係可設置於該晶片230在該主動面231上的複數個中央銲墊234。該底部填充膠240係經由該擠料邊框222之其中一開口223所提供,該底部填充膠240係填滿該底膠通道221,以密封該些凸塊233。
藉由該些支撐膠體220所提供的支撐作用,該晶片230與該基板210之間能維持一定的水平度,故可以避免非陣列凸塊之晶片傾斜的問題,並節省底部填充膠之用量。藉由該些支撐膠體220所提供的黏著作用,可省略黏晶材料。並且,該底部填充膠240僅是填入至該底膠通道221內,而不用全面填滿於該晶片230與該基板210之間,可解決非陣列凸塊之覆晶接合製程中全面底膠填充速度不一致造成的氣阱問題。此外,光學檢測該些擠料邊框222之寬度,即可輕易判斷該基板210上之該晶片230是否有傾斜現象產生,能夠方便檢視非陣列凸塊之晶片在覆晶接合後的水平度。
以上所述,僅是本發明的較佳實施例而已,並非對本發明作任何形式上的限制,雖然本發明已以較佳實施例揭露如上,然而並非用以限定本發明,任何熟悉本項技術者,在不脫離本發明之技術範圍內,所作的任何簡單修改、等效性變化與修飾,均仍屬於本發明的技術範圍內。
步驟1 提供一基板
步驟2 形成支撐膠體於基板之上表面
步驟3 覆晶接合晶片至基板
步驟4 施壓晶片
步驟5 提供底部填充膠
100...非陣列凸塊之覆晶接合構造
110...基板
111...上表面
112...接墊
130...晶片
131...主動面
133...凸塊
134...中央銲墊
140...底部填充膠
141...氣泡
200...非陣列凸塊之覆晶接合構造
210...基板
211...上表面
212...接墊
220...支撐膠體
221...底膠通道
222...擠料邊框
223...開口
230...晶片
231...主動面
232...凸塊空白區
233...凸塊
234...中央銲墊
240...底部填充膠
241...注射器
第1圖:一種習知非陣列凸塊之覆晶接合構造之截面示意圖。
第2圖:依據本發明之一具體實施例的一種非陣列凸塊之覆晶接合方法之方塊流程圖。
第3A至3G圖:依據本發明之一具體實施例的非陣列凸塊之覆晶接合方法在各步驟中之元件截面圖。
第4圖:依據本發明之一具體實施例繪示在基板上表面形成支撐膠體之示意圖。
第5圖:依據本發明之一具體實施例繪示從支撐膠體間之開口提供底部填充膠以填充底膠通道之基板後視示意圖。
第6圖:依據本發明之一具體實施例從支撐膠體間之開口提供底部填充膠以填充底膠通道之基板上表面示意圖。
200...非陣列凸塊之覆晶接合構造
210...基板
211...上表面
212...接墊
220...支撐膠體
221...底膠通道
222...擠料邊框
230...晶片
231...主動面
232...凸塊空白區
233...凸塊
234...中央銲墊
240...底部填充膠

Claims (7)

  1. 一種非陣列凸塊之覆晶接合方法,包含:提供一基板,其上表面係設有複數個接墊;形成複數個支撐膠體於該基板之該上表面,該些支撐膠體之間係形成為一底膠通道,以顯露出該些接墊;覆晶接合一晶片至該基板上,使該晶片之一主動面朝向該基板之該上表面並使該主動面之一凸塊空白區黏附於該些支撐膠體,該晶片之該主動面係設有複數個非陣列之凸塊,其係位於該底膠通道中並對準於該些接墊,該凸塊空白區的長度與寬度係大於該些凸塊之節距兩倍以上;施壓該晶片,以使得該些支撐膠體形成有一超出該晶片之擠料邊框,並使該些凸塊接合至該些接墊,其中該擠料邊框具有複數個連通該底膠通道之開口;以及經由該擠料邊框之其中一開口提供一底部填充膠,直到該底部填充膠填滿該底膠通道,以密封該些凸塊;其中,該些支撐膠體之形成高度係大於該些凸塊之高度,並且在壓迫該晶片之後,該底膠通道的高度係略小於該些凸塊之高度,該擠料邊框係更L形包覆至該晶片之主動面角隅。
  2. 根據申請專利範圍第1項所述之非陣列凸塊之覆晶 接合方法,其中該些凸塊係設置於該晶片在該主動面上的複數個中央銲墊。
  3. 根據申請專利範圍第1或2項所述之非陣列凸塊之覆晶接合方法,其中該些支撐膠體係為B階黏膠。
  4. 根據申請專利範圍第3項所述之非陣列凸塊之覆晶接合方法,其中該些支撐膠體的形成方法係為先液態型態印刷在該基板之該上表面,再部分固化為B階狀態。
  5. 一種非陣列凸塊之覆晶接合構造,包含:一基板,其上表面係設有複數個接墊;複數個支撐膠體,係形成於該基板之該上表面,該些支撐膠體之間係形成為一底膠通道,以顯露出該些接墊;一晶片,係覆晶接合至該基板上,使該晶片之一主動面朝向該基板之該上表面並使該主動面之一凸塊空白區黏附於該些支撐膠體,該晶片之該主動面係設有複數個非陣列之凸塊,其係位於該底膠通道中並對準於該些接墊,該凸塊空白區的長度與寬度係大於該些凸塊之節距兩倍以上,並且藉由施壓該晶片,以使得該些支撐膠體形成有一超出該晶片之擠料邊框,並使該些凸塊接合至該些接墊,其中該擠料邊框具有複數個連通該底膠通道之開口;以及一底部填充膠,係經由該擠料邊框之其中一開口所 提供,該底部填充膠係填滿該底膠通道,以密封該些凸塊;其中,該些支撐膠體之形成高度係大於該些凸塊之高度,並且在壓迫該晶片之後,該底膠通道的高度係略小於該些凸塊之高度,該擠料邊框係更L形包覆至該晶片之主動面角隅。
  6. 根據申請專利範圍第5項所述之非陣列凸塊之覆晶接合構造,其中該些凸塊係設置於該晶片在該主動面上的複數個中央銲墊。
  7. 根據申請專利範圍第5或6項所述之非陣列凸塊之覆晶接合構造,其中該些支撐膠體係為B階黏膠。
TW099112414A 2010-04-20 2010-04-20 非陣列凸塊之覆晶接合方法與構造 TWI429041B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW099112414A TWI429041B (zh) 2010-04-20 2010-04-20 非陣列凸塊之覆晶接合方法與構造

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099112414A TWI429041B (zh) 2010-04-20 2010-04-20 非陣列凸塊之覆晶接合方法與構造

Publications (2)

Publication Number Publication Date
TW201138037A TW201138037A (en) 2011-11-01
TWI429041B true TWI429041B (zh) 2014-03-01

Family

ID=46759728

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099112414A TWI429041B (zh) 2010-04-20 2010-04-20 非陣列凸塊之覆晶接合方法與構造

Country Status (1)

Country Link
TW (1) TWI429041B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI688017B (zh) * 2019-03-15 2020-03-11 南茂科技股份有限公司 晶片封裝結構及其製造方法

Also Published As

Publication number Publication date
TW201138037A (en) 2011-11-01

Similar Documents

Publication Publication Date Title
US12451408B2 (en) Package structures
US6583502B2 (en) Apparatus for package reduction in stacked chip and board assemblies
CN101221946B (zh) 半导体封装、及系统级封装模块的制造方法
CN101593735B (zh) 半导体器件及其制造方法
US20070278658A1 (en) Semiconductor multipackage module including die and inverted land grid array package stacked over ball grid array package
US8377745B2 (en) Method of forming a semiconductor device
WO2002103793A1 (en) Semiconductor device and manufacturing method thereof
KR20020095061A (ko) 반도체장치 및 그 제조방법
JP4569605B2 (ja) 半導体装置のアンダーフィルの充填方法
TWI452660B (zh) 非陣列凸塊之覆晶模封構造
TW201025554A (en) Multiple flip-chip package
TWI429041B (zh) 非陣列凸塊之覆晶接合方法與構造
KR20080065871A (ko) 배선 기판 내에 홈을 구비하는 멀티 칩 스택 패키지 및그의 제조 방법
JP3857574B2 (ja) 半導体装置及びその製造方法
CN102237283A (zh) 非阵列凸块的覆晶接合方法与构造
CN117038596A (zh) 封装结构及封装方法
TW201209971A (en) Semiconductor package with bonding wires in window encapsulated by underfill material and method fabricated for the same
KR101332857B1 (ko) 반도체 패키지 및 그 제조 방법
CN102651323A (zh) 半导体封装结构的制法
JP4708090B2 (ja) 半導体装置およびその製造方法
JP2000277564A (ja) 半導体装置及びその製造方法
CN108281398A (zh) 半导体封装件及其制造方法
JP2010232671A (ja) 半導体装置のアンダーフィル充填方法
TWI464844B (zh) 具有獨立墊罩之覆晶載體及其應用於mps-c2封裝構造之封裝方法
TWI435426B (zh) 半導體立體封裝構造