[go: up one dir, main page]

TWI450085B - 訊號控制方法及其系統 - Google Patents

訊號控制方法及其系統 Download PDF

Info

Publication number
TWI450085B
TWI450085B TW100148452A TW100148452A TWI450085B TW I450085 B TWI450085 B TW I450085B TW 100148452 A TW100148452 A TW 100148452A TW 100148452 A TW100148452 A TW 100148452A TW I450085 B TWI450085 B TW I450085B
Authority
TW
Taiwan
Prior art keywords
signal
output
reply
time
memory
Prior art date
Application number
TW100148452A
Other languages
English (en)
Other versions
TW201327137A (zh
Inventor
Chia Hsiang Chen
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW100148452A priority Critical patent/TWI450085B/zh
Publication of TW201327137A publication Critical patent/TW201327137A/zh
Application granted granted Critical
Publication of TWI450085B publication Critical patent/TWI450085B/zh

Links

Landscapes

  • Power Sources (AREA)
  • Selective Calling Equipment (AREA)

Description

訊號控制方法及其系統
本發明係關於一種控制方法及其系統,特別是一種訊號控制方法及其系統。
當電腦系統開機的同時,電腦裡的一訊號處理模組會對此電腦系統裡面各同一性質之裝置同步輸出一致能訊號。此目的是為了要檢測各同一性質之裝置其運作正常與否的一個判斷依據,此同一性質之裝置可為複數個擴充卡(Riser Card)上的插槽所連接的裝置。舉例而言,當此電腦系統具有三個儲存硬碟時,在電腦開機的同時,訊號處理模組會對此三個儲存硬碟同步發出一致能訊號。而各儲存硬碟接收到此致能訊號後會經過一段時間再回覆一電源穩定訊號給訊號處理模組。理論上,由於三個儲存硬碟屬於同類型的裝置,所以電源穩定訊號回傳之時間應為一致。但實際上,各儲存硬碟裝置由於內部線路之佈局不同或者是一些外在因素,各儲存硬碟回傳電源穩定訊號的時間會不一致,此外在因素例如為溫度、溼度或長期運作的關係等。
當各儲存硬碟回傳電源穩定訊號時間不一致時會有兩種情況發生,其一為各裝置回傳的時間差在訊號處理模組所可以容忍的一個時間範圍內。此時訊號處理模組將此些儲存硬碟視為功能正常,因此電腦系統可正確開機。反之,若各裝置回傳電源穩定訊號之時間差超過訊號處理模組所能容忍的範圍。此時訊號處理模組會將此些儲存硬碟誤判為損壞或有問題的裝置,因此將導致儲存硬碟無法讀取或者是電腦開機失敗。
有鑑於此,本發明提供一種訊號控制方法及其系統。此訊號控制方法與此訊號控制系統可解決習知技術之問題。
根據本發明之一實施例,此訊號控制方法包括:輸出一致能訊號且依據一儲存器儲存之N個第一回覆時間差輸出N個輸出訊號,其中N為大於一之正整數;透過N個輸出訊號使N個訊號接收裝置依據致能訊號輸出N個回覆訊號,其中每一訊號接收裝置回應致能訊號而輸出N個回覆訊號之一;偵測N個回覆訊號並紀錄N個第二回覆時間差,其中第i個第二回覆時間差定義為第i個輸出訊號的一第一輸出時間與偵測到第i個訊號接收裝置回應致能訊號而輸出之第i個回覆訊號的一第一回覆時間之間的差值,i為小於或等於N的正整數;以及利用N個第二回覆時間差更新N個第一回覆時間差於儲存器。
根據本發明之一實施例,此訊號控制系統包括一儲存器、一訊號控制器、一偵測器、一計數器、N個訊號接收裝置與一校正器,其中N為大於一之正整數。儲存器儲存N個第一回覆時間差。訊號控制器耦接儲存器,用以輸出一致能訊號且依據儲存器儲存之N個第一回覆時間差輸出N個輸出訊號。訊號控制器並且利用N個訊號接收裝置之每一訊號接收裝置透過N個輸出訊號之一回應致能訊號而輸出N個回覆訊號之一。偵測器耦接訊號控制器,用以偵測N個回覆訊號。計數器耦接儲存器與偵測器之間,計數器紀錄N個第二回覆時間差,其中第i個第二回覆時間差定義為,第i個輸出訊號的一第一輸出時間與偵測到第i個訊號接收裝置回應致能訊號而輸出之第i個回覆訊號的一第一回覆時間之間的差值,i為小於或等於N的正整數。一校正器耦接訊號控制器與儲存器之間,校正器用以控制訊號控制器輸出之N個輸出訊號之時間。其中,偵測器偵測到N個回覆訊號後,儲存器利用N個第二回覆時間差更新N個第一回覆時間差。
綜上所述,依據本發明所揭露之訊號控制方法及其系統的實施例,可利用計數器紀錄各訊號接收裝置回應致能訊號而回覆一回覆訊號之回覆時間差,並於偵測器偵測到各回覆訊號皆接收到後,將各回覆時間差儲存至儲存器中。因此本發明之訊號控制方法及其系統可根據儲存器儲存之回覆時間差控制各訊號接收裝置接收到致能訊號之時間,進而使得每一訊號接收裝置可同步輸出回覆訊號。
以上之關於本發明內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
以下實施例係以一種訊號控制系統及其方法應用於電腦開機時為例,但此應用並非用以限縮本發明。此訊號控制系統及其方法控制N個訊號接收裝置之每一訊號接收裝置輸出一回覆訊號之時間,其中N為大於一之正整數。在以下的實施例中,定義第i個第一回覆時間差為第i個輸出訊號的一第二輸出時間與偵測到第i個訊號接收裝置回應致能訊號而輸出之第i個回覆訊號的一第二回覆時間之間的差值,i為小於或等於N的正整數。定義第i個第二回覆時間差為第i個輸出訊號的一第一輸出時間與偵測到第i個訊號接收裝置回應致能訊號而輸出之第i個回覆訊號的一第一回覆時間之間的差值。定義同性質的裝置為皆連接擴充卡(Riser Card)之電子裝置或者是皆為連接硬碟連接背板(Back Plane,BP)的電子裝置。
『第1圖』為本發明之第一實施例之系統方塊圖,並且『第1圖』以N等於二為例說明。請參照『第1圖』,此訊號控制系統1000包括:一儲存器10、一訊號控制器20、一偵測器30、一計數器40、一校正器50、一第一訊號接收裝置200與一第二訊號接收裝置300。在本實施例中,儲存器10、訊號控制器20、偵測器30、計數器40與校正器50可組成一訊號處理模組100,但不限於此。在本發明之其它實施例中,訊號處理模組100可再包含其它更多元件或者是只包含部分本實施例之元件。儲存器10用以儲存第一訊號接收裝置200與第二訊號接收裝置300之回覆時間差。偵測器30耦接訊號控制器20。計數器40耦接儲存器10與偵測器30之間。校正器50耦接訊號控制器20與儲存器10之間。第一訊號接收裝置200耦接訊號處理模組100,第二訊號接收裝置300耦接訊號處理模組100。
請繼續參考『第1圖』。訊號控制器20輸出一致能訊號EN並且依據儲存器10儲存之第一個第一回覆時間差輸出第一輸出訊號T1以及第二個第一回覆時間差輸出第二輸出訊號T2。訊號控制器20藉由校正器50控制其輸出第一輸出訊號T1與第二輸出訊號T2之輸出時間。當訊號控制器20輸出第一輸出訊號T1時,計數器40即開始計數第一輸出訊號T1輸出之時間,直到第一訊號接收裝置200回應致能訊號EN後而對應輸出之一第一回覆訊號PG1被偵測器30偵測,計數器40即停止計數第一輸出訊號T1輸出之時間,藉此計數器40計算第一個第二回覆時間差。第二個第二回覆時間差計算之方式與第一個第二回覆時間差一樣,此處便不再贅述。當偵測器30偵測到第一回覆訊號PG1與第二回覆訊號PG2後,儲存器10即以兩個第二回覆時間差更新原本儲存之兩個第一回覆時間差。訊號控制器20即於下次重新啟動時,依據儲存器10更新之第一個第一回覆時間差與第二個第一回覆時間差調整輸出第一輸出訊號T1與第二輸出訊號T2之時間。本實施例之訊號控制器藉由每次之啟動而不斷的更新第一回覆時間差,並以新的第一回覆時間差作為下次調整各輸出訊號的時間。
請繼續參考『第1圖』。訊號控制器20可更包括一電壓轉換器60、一第一開關70與一第二開關80。其中,電壓轉換器60耦接訊號處理模組100。第一開關70耦接電壓轉換器60與訊號控制器20,第二開關80耦接電壓轉換器60與訊號控制器20。
當電腦開機時,訊號控制系統1000的訊號控制器20會針對同性質之裝置輸出一致能訊號EN,其中同性質裝置即本實施例之第一訊號接收裝置200與第二訊號接收裝置300。在電腦開機的過程中,第一訊號接收裝置200在接收到致能訊號EN後,會輸出第一回覆訊號PG1,與第二訊號接收裝置300接收到致能訊號EN後會輸出第二回覆訊號PG2。本實施例之訊號控制器20依據第一訊號接收裝置200之第一個第一回覆時間差與第二訊號接收裝置300之第二個第一回覆時間差之間隔而判斷第一訊號接收裝置200與第二訊號接收裝置300是否正常運作。若第二個第一回覆時間差與第一個第一回覆時間差之間隔超過電腦所能容忍的一設定值,則電腦就會判定第一訊號接收裝置或第二訊號接收裝置無法正常運作,因而造成開機失敗。
因此,為了使第一個第一回覆時間差與第二個第一回覆時間差之間隔於電腦所能容忍的設定值內,本實施例提出以下方法。第一開關70接收第一輸出訊號T1後導通,第二開關80接收第二輸出訊號T2後導通。電壓轉換器60接收訊號控制器之致能訊號EN,並且此電壓轉換器60可轉換此致能訊號EN之一電位以供第一訊號接收裝置200與第二訊號接收裝置300辨識此致能訊號EN,而第一訊號接收裝置200與第二訊號接收裝置300辨識此致能訊號EN後回應輸出第一回覆訊號PG1與第二回覆訊號PG2。在本實施例中,第一開關70耦接於電壓轉換器60與第一訊號接收裝置200之間,第二開關80耦接於電壓轉換器60與第二訊號接收裝置之間。因此,第一訊號接收裝置200於第一開關70接收到第一輸出訊號T1導通時,第一訊號接收裝置200才接收到此致能訊號EN。第二訊號接收裝置300於第二開關80接收到第二輸出訊號T2導通時,第二訊號接收裝置300才接收到此致能訊號EN。因此,本實施例之訊號控制系統1000得以控制第一訊號接收裝置200與第二訊號接收裝置300接收到致能訊號EN之時間,而調整第一訊號接收裝置200之第一個第一回覆時間差與第二訊號接收裝置300之第二個第一回覆時間差之間隔,所以本實施例之訊號控制系統1000可避免習知技術中因為一些外在因素(如線路佈局等)導致第一個第一回覆時間差與第二個第一回覆時間差之間隔過長而導致誤判第一訊號接收裝置200或第二訊號接收裝置300為無法運作。在本實施例中,電壓轉換器60、第一開關70與第二開關80可組成一電壓轉換模組500,但不限於此。在本發明之部分實施例中,只要可將致能訊號EN選擇性的傳送給不同的訊號接收裝置皆為本發明之電壓轉換模組500之等效裝置,例如可為一多工器或一邏輯設計電路等。
『第2圖』為本發明之第二實施例之系統方塊圖。『第2圖』與『第1圖』中相同的標號代表相同的元件,以下不再贅述。第二實施例以N等於三為例說明。第二實施例之訊號控制系統2000更包括第三開關90與第三訊號接收裝置400。第三開關90耦接耦接電壓轉換器60與訊號控制器20。第三訊號接收裝置400耦接第三開關90與訊號處理模組100。本實施例之訊號控制系統2000可控制第一訊號接收裝置200、第二訊號接收裝置300與第三訊號接收裝置400接收致能訊號EN之時間。儲存器40紀錄第一個第二回覆時間差、第二個第二回覆時間差與第三個第二回覆時間差,所以當電腦於下次重新器動時,訊號控制器20即根據第一個第二回覆時間差、第二個第二回覆時間差與第三個第二回覆時間差之間的間隔而調整輸出第一輸出訊號T1、第二輸出訊號T2與第三輸出訊號T3之時間。
請參考『第2圖』與『第3圖』,『第3圖』為第二實施例之訊號處理模組100之輸出訊號與回覆訊號之波形時序示意圖。如『第3圖』所示,訊號處理模組100會控制第一輸出訊號T1、第二輸出訊號T2與第三輸出訊號T3輸出之時間。訊號處理器20先輸出第三輸出訊號T3後,經過第一時間間隔a再輸出第二輸出訊號T2,並在輸出第三輸出訊號T3後經過第二時間間隔b再輸出第一輸出訊號T1。因此,訊號處理模組100可接近於同步的時間接收到第一回覆訊號PG1、第二回覆訊號PG2與第三回覆訊號PG3,所以第二實施例之訊號控制系統2000可改善習知誤判訊號接收裝置無法運作的情形。
請參考『第4圖』,『第4圖』為本發明第三實施例之系統方塊圖。『第4圖』與『第2圖』中相同的標號代表相同的元件以下不再贅述。第三實施例之訊號控制系統3000更包括與第一訊號接收裝置200、第二訊號接收裝置300、第三訊號接收裝置400、第四訊號接收裝置600與第五訊號接收裝置700。由於第一訊號接收裝置200、第二訊號接收裝置300與第三訊號接收裝置400為一連接擴充卡(Riser Card)之電子裝置,第四訊號接收裝置600與第五訊號接收裝置700為一連接硬碟連接背板(Back Plane,BP)之電子裝置,所以第一訊號接收裝置200、第二訊號接收裝置300與第三訊號接收裝置400以及第四訊號接收裝置600與第五訊號接收裝置700為不同性質的電子裝置。訊號控制模組100可分別調整多種不同性質裝置群組中之各群組裝置之各輸出訊號輸出之時間。並且本實施例之訊號控制模組100藉由偵測器301偵測第四訊號接收裝置600之第四回覆訊號PG4與第五訊號接收裝置700之第五回覆訊號PG5。計數器401紀錄第四訊號接收裝置600之回覆時間差與第五訊號接收裝置700之回覆時間差。電壓轉換器601轉換致能訊號EN之電壓。第四開關701耦接電壓轉換器601、訊號處理模組100與第四訊號接收單元600。當第四開關701接收到一第四輸出訊號T4時導通,使第四訊號接收裝置600可透過第四開關接收到致能訊號EN。第五開關801耦接電壓轉換器601、訊號處理模組100與第五訊號接收單元700。當第五開關801接收到一第五輸出訊號T5時導通,使第五訊號接收裝置700可透過第五開關接收到致能訊號EN。
在本實施例中,訊號控制系統3000係用訊號控制模組100先調整連接擴充卡之各訊號接收裝置之輸出訊號之時間,於等待連接擴充卡之各訊號接收裝置皆回傳回覆訊號後,再利用訊號控制模組100調整連接硬碟連接背板(Back Plane,BP)之訊號接收裝置,但不限於此。舉例而言,訊號控制系統3000也可同時調整兩種以上不同性質之訊號接收裝置群組之各輸出訊號之時間。
請參考『第5圖』至『第8圖』,『第5圖』至『第8圖』揭露一種訊號控制方法之流程圖,請先參考『第5圖』。訊號控制方法包括,輸出一致能訊號且依據一儲存器儲存之N個第一回覆時間差輸出N個輸出訊號(步驟S110)。其中,第一實施例到第四實施例係利用校正器校正N個輸出訊號之輸出時間,利用訊號控制器根據校正器校正的輸出時間來輸出N個輸出訊號。
透過N個輸出訊號使N個訊號接收裝置依據致能訊號EN輸出N個回覆訊號(步驟S120)。其中,第一實施例到第四實施例係利用每一訊號接收裝置回應N個輸出訊號之一而對應輸出N個回覆訊號之一。
偵測N個回覆訊號並紀錄N個第二回覆時間差(步驟S130)。其中,在第一實施例到第四實施例係利用一偵測器偵測回覆訊號,以及利用計數器紀錄回覆時間差。
利用N個第二回覆時間差更新N個第一回覆時間差於儲存器(步驟S140)。其中,第一實施例到第四實施例係利用偵測器偵測到所有的回覆訊號後,儲存器即更新N個第一回覆時間差。若偵測器尚未偵測到所有的回覆訊號,則計數器就會持續計數直到所有的回覆訊號被偵測到。
於更新N個第一回覆時間差於儲存器(步驟S140)後更包括以下步驟,請參考『第6圖』:判斷是否重新啟動(步驟S150)。若重新啟動則執行輸出致能訊號以及依據儲存器儲存之N個第一回覆時間差輸出N個輸出訊號的步驟(步驟S110)。其中,第一實施例到第四實施例係利用訊號控制器判斷重新啟動與否。
請參考『第7圖』,於輸出致能訊號且依據儲存器之N個第一回覆時間差輸出N個輸出訊號前(步驟S110)更包括以下步驟:判斷儲存器是否儲存N個第一回覆時間差(步驟S910)。若儲存器有儲存N個時間差,則進行步驟S110。
若儲存器沒有儲存N個時間差,則輸出N個輸出訊號與致能訊號(步驟S920)。接著,重覆步驟S120到步驟S150。在步驟S910中,第一實施例到第四實施例係利用訊號控制器判斷儲存器是否儲存N個回覆時間差。其中,第一實施例到第四實施例係利用訊號控制器輸出致能訊號與輸出N個輸出訊號。
請參考『第8圖』,於透過N個輸出訊號使N個訊號接收裝置依據致能訊號輸出N個回覆訊號(步驟S120)更包括以下步驟:利用一電壓轉換器輸出一致能訊號(步驟S111)。利用N個開關一對一接收N個輸出訊號後分別導通(步驟S112)。利用每一訊號接收裝置分別透過N個開關之一接收致能訊號(步驟S113)。接著,每一訊號接收裝置接收致能訊號後分別回應致能訊號而輸出N個回覆訊號之一。在第一實施例到第四實施例中,步驟S111到步驟S113可由電壓轉換模組完成。
綜上所述,本發明提供一種訊號控制系統與訊號控制方法。此訊號控制系統與訊號控制方法根據儲存器儲存之回覆時間差之資料而調整每一訊號接收裝置回應輸出訊號而回覆回覆訊號的時間,所以可以控制複數個訊號接收裝置之回覆訊號回覆之時間為同步發生或者是依實際應用情況設定各回覆訊號回覆之時間。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
10...儲存器
20...訊號控制器
30...偵測器
301...偵測器
40...計數器
401...計數器
50...校正器
60...電壓轉換器
70...第一開關
80...第二開關
90...第三開關
100...訊號處理模組
200...第一訊號接收裝置
300...第二訊號接收裝置
400...第三訊號接收裝置
500...電壓轉換模組
601...電壓轉換器
701...第四開關
801...第五開關
1000...訊號控制系統
2000...訊號控制系統
3000...訊號控制系統
EN...致能訊號
T1...第一輸出訊號
T2...第二輸出訊號
T3...第三輸出訊號
T4...第四輸出訊號
T5...第五輸出訊號
PG1...第一回覆訊號
PG2...第二回覆訊號
PG3...第三回覆訊號
PG4...第四回覆訊號
PG5...第五回覆訊號
第1圖為本發明之第一實施例之系統方塊圖。
第2圖為本發明之第二實施例之系統方塊圖。
第3圖為本發明之第二實施例之輸出訊號與回覆訊號波形時序示意圖。
第4圖為本發明第三實施例之系統方塊圖。
第5圖為本發明之訊號控制系統之流程圖。
第6圖為本發明之訊號控制系統之流程圖。
第7圖為本發明之訊號控制系統之流程圖。
第8圖為N個輸出訊號輸出至N個訊號接收裝置之流程圖。
10...儲存器
20...訊號控制器
30...偵測器
40...計數器
50...校正器
60...電壓轉換器
70...第一開關
80...第二開關
90...第三開關
100...訊號處理模組
200...第一訊號接收裝置
300...第二訊號接收裝置
400...第三訊號接收裝置
500...電壓轉換模組
2000...訊號控制系統
EN...致能訊號
T1...第一輸出訊號
T2...第二輸出訊號
T3...第三輸出訊號
PG1...第一回覆訊號
PG2...第二回覆訊號
PG3...第三回覆訊號

Claims (4)

  1. 一種訊號控制方法,包括:輸出一致能訊號且依據一儲存器儲存之N個第一回覆時間差輸出N個輸出訊號,其中N為大於一之正整數;透過該些N個輸出訊號使N個訊號接收裝置依據該致能訊號輸出N個回覆訊號,其中每一該訊號接收裝置回應該致能訊號而輸出該些N個回覆訊號之一,該透過N個輸出訊號使該些N個訊號接收裝置依據該致能訊號輸出N個回覆訊號的步驟中更包括以下步驟:利用一電壓轉換器輸出該致能訊號;利用N個開關一對一接收該些N個輸出訊號後分別導通;以及利用每一該訊號接收裝置分別透過N個該開關之一接收該致能訊號,其中每一該訊號接收裝置接收該致能訊號後分別回應該致能訊號而輸出該些N個回覆訊號之一;偵測該些N個回覆訊號並紀錄N個第二回覆時間差,其中第i個該第二回覆時間差定義為第i個該輸出訊號的一第一輸出時間與偵測到第i個該訊號接收裝置回應該致能訊號而輸出之第i個該回覆訊號的一第一回覆時間之間的差值,i為小於或等於N的正整數;以及利用該些N個第二回覆時間差更新該些N個第一回覆時間差於該儲存器。
  2. 如請求項第1項所述之訊號控制方法,其中在該利用該些N個第二回覆時間差更新該些N個第一回覆時間差於該儲存器的步驟後更包括以下步驟:判斷是否重新啟動;以及當重新啟動時,執行該輸出該致能訊號且依據該儲存器儲存之該些N個第一回覆時間差輸出該些N個輸出訊號的步驟。
  3. 如請求項第1項所述之訊號控制方法,其中在該輸出該致能訊號且依據該儲存器之該些N個第一回覆時間差輸出該些N個輸出訊號的步驟前更包括以下步驟:判斷該儲存器是否儲存該些N個第一回覆時間差;以及當該儲存器沒有儲存該些N個第一回覆時間差時,更包含以下步驟:輸出該些N個輸出訊號與該致能訊號;透過該些N個輸出訊號使該些N個訊號接收裝置依據該致能訊號輸出該些N個回覆訊號,其中每一該訊號接收裝置回應該致能訊號而輸出該些N個回覆訊號之一;偵測該些N個回覆訊號並紀錄該些N個第一回覆時間差,其中第i個該第一回覆時間差定義為第i個該輸出訊號的一第二輸出時間偵測到第i個該訊號接收裝置回應該致能訊號而輸出之第i個該回覆訊號的一第二回覆時間之間的差值,i為小於或等於N的正整數;以及儲存該些N個第一回覆時間差於該儲存器。
  4. 一種訊號控制系統,包括:一儲存器,儲存N個第一回覆時間差,其中N為大於一之正整數;一訊號控制器,耦接該儲存器,該訊號控制器輸出一致能訊號且依據該儲存器儲存之該些N個第一回覆時間差輸出N個輸出訊號;N個訊號接收裝置,每一該訊號接收裝置透過該些N個輸出訊號之一回應該致能訊號而輸出N個回覆訊號之一;一偵測器,耦接該訊號控制器,該偵測器用以偵測該些N個回覆訊號;一計數器,耦接該儲存器與該偵測器之間,該計數器紀錄N個第二回覆時間差,其中第i個該第二回覆時間差定義為第i個該輸出訊號的一第一輸出時間與偵測到第i個該訊號接收裝置回應該致能訊號而輸出之第i個該回覆訊號的一第一回覆時間之間的差值,i為小於或等於N的正整數;一校正器,耦接該訊號控制器與該儲存器之間,該校正器用以控制該訊號控制器輸出之該些N個輸出訊號之時間;一電壓轉換器,耦接該訊號控制器,用以轉換該致能訊號之一電位;以及N個開關,每一N個該開關耦接該電壓轉換器與該訊號控制器,每一N個該開關一對一接收N個該輸出訊號後分別導通; 其中,該偵測器偵測到該些N個回覆訊號後,該儲存器利用該些N個第二回覆時間差更新該些N個第一回覆時間差;其中,每一該訊號接收裝置分別透過該些N個開關接收該致能訊號後,分別回應該致能訊號而輸出該些N個回覆訊號之一。
TW100148452A 2011-12-23 2011-12-23 訊號控制方法及其系統 TWI450085B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100148452A TWI450085B (zh) 2011-12-23 2011-12-23 訊號控制方法及其系統

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100148452A TWI450085B (zh) 2011-12-23 2011-12-23 訊號控制方法及其系統

Publications (2)

Publication Number Publication Date
TW201327137A TW201327137A (zh) 2013-07-01
TWI450085B true TWI450085B (zh) 2014-08-21

Family

ID=49225019

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100148452A TWI450085B (zh) 2011-12-23 2011-12-23 訊號控制方法及其系統

Country Status (1)

Country Link
TW (1) TWI450085B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6839787B2 (en) * 1999-12-29 2005-01-04 Intel Corporation Method and apparatus for BIOS control of electrical device address/identification assignments
US20070067541A1 (en) * 2005-08-25 2007-03-22 Inventec Corporation Method and apparatus for automatically adjusting bus widths
TW200813826A (en) * 2006-09-08 2008-03-16 Mitac Int Corp Timing sequence control circuit for turning on SATAII hard disks
TW201117102A (en) * 2009-11-02 2011-05-16 Inventec Corp Method for self-diagnosing system management interrupt handler

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6839787B2 (en) * 1999-12-29 2005-01-04 Intel Corporation Method and apparatus for BIOS control of electrical device address/identification assignments
US20070067541A1 (en) * 2005-08-25 2007-03-22 Inventec Corporation Method and apparatus for automatically adjusting bus widths
TW200813826A (en) * 2006-09-08 2008-03-16 Mitac Int Corp Timing sequence control circuit for turning on SATAII hard disks
TW201117102A (en) * 2009-11-02 2011-05-16 Inventec Corp Method for self-diagnosing system management interrupt handler

Also Published As

Publication number Publication date
TW201327137A (zh) 2013-07-01

Similar Documents

Publication Publication Date Title
US8661306B2 (en) Baseboard management controller and memory error detection method of computing device utilized thereby
US8732532B2 (en) Memory controller and information processing system for failure inspection
US8479049B2 (en) Electronic device and method for detecting power failure type
US10817399B2 (en) Printed circuit board, main board, and system and method for monitoring temperature
TWI607451B (zh) 與具錯誤校正碼保護之記憶體搭配之記憶體內建式自我測試裝置
US20190171520A1 (en) Internally-generated data storage in spare memory locations
CN113687979A (zh) 采用错误计数器和内部地址生成的管芯上ecc
CN102375775B (zh) 一种具有检测系统不可恢复错误指示信号的计算机系统
US9626241B2 (en) Watchdogable register-based I/O
US20130151746A1 (en) Electronic device with general purpose input output expander and signal detection method
US9158646B2 (en) Abnormal information output system for a computer system
TWI479085B (zh) 風扇轉速控制系統及用以控制風扇轉速之方法
JP5174603B2 (ja) メモリの誤り訂正方法,誤り検出方法、及びそれを用いたコントローラ
TWI450085B (zh) 訊號控制方法及其系統
US20200125150A1 (en) Power quality detecting system and power quality detecting module
CN103186443B (zh) 信号控制方法及其系统
TWI597596B (zh) 具有溫度管理功能的電子裝置
JP4299634B2 (ja) 情報処理装置及び情報処理装置の時計異常検出プログラム
TW201604679A (zh) 計算機系統
KR102491691B1 (ko) 읽기 타임아웃 관리부 및 이를 포함하는 메모리 시스템과, 읽기 타임아웃 관리방법
TWI874855B (zh) 微控制器、控制系統及控制方法
US20050172036A1 (en) Method for transmitting data in a multi-chip system
US20230246802A1 (en) Synchronized sensor parameter conversions
CN113126791B (zh) 一种时间戳记录设备、系统、方法、介质及装置
CN103888109A (zh) 一种检测时钟源故障的电路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees