[go: up one dir, main page]

TWI356038B - Manufacturing method of microstructure for an inte - Google Patents

Manufacturing method of microstructure for an inte Download PDF

Info

Publication number
TWI356038B
TWI356038B TW97126642A TW97126642A TWI356038B TW I356038 B TWI356038 B TW I356038B TW 97126642 A TW97126642 A TW 97126642A TW 97126642 A TW97126642 A TW 97126642A TW I356038 B TWI356038 B TW I356038B
Authority
TW
Taiwan
Prior art keywords
layer
metal
microstructure
insulating layer
protective
Prior art date
Application number
TW97126642A
Other languages
English (en)
Other versions
TW201002610A (en
Inventor
Seiw Seong Tan
Li Ken Yeh
Cheng Yen Liu
Original Assignee
Memsmart Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Memsmart Semiconductor Corp filed Critical Memsmart Semiconductor Corp
Priority to TW97126642A priority Critical patent/TWI356038B/zh
Publication of TW201002610A publication Critical patent/TW201002610A/zh
Application granted granted Critical
Publication of TWI356038B publication Critical patent/TWI356038B/zh

Links

Landscapes

  • Pressure Sensors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Micromachines (AREA)

Description

1356038 九、發明說明: 【發明所屬之技術領域】 微結構及金屬不當侵蝕破壞 本發明係關於-種微結構製造方法,特別是指一種入 新的可整合半導體製程之微結構製造方法,其能有效料 【先前技術】 按,現今羊導體微機電系統包含各種不同的半導體微 型結構’例如:不可動的探針、流道、孔穴結構,或是_ 些可動的彈簧、連桿、#輪㈤料動或是触彻等結 構。 將上述不同的結構和相關的半導體電路相互整合 可構成各種不同的半導體岸用· 糾製造方法提昇微機械 結構各種不同的功能,是未來车 x ^ 來+導體微機電糸統的關鍵指 I也疋未來進-步研究晶片時的嚴峻挑戰;若能研發改 進習知的技術’未來的發展性實無法預估。 目前製作微機電感㈣及致動H线皆需要在石夕基 層上製作出懸浮式結構;前述製程必須採用了先進的半導 體技術’例如:渴巍约丨. "、、^幻、乾蝕刻和犧牲層(sacrificial layer)去除等微機電專用作業。 濕I虫刻疋-種快迷有效银刻,而且不致餘刻其它材料 5 1,356038 的『蝕刻劑』(etchant),因此,通常濕蝕刻對不同材料 會具有相當高的『選擇性』(selectivity)。然而,除了 結晶方向可能影響姓刻速率外,由於化學反應並不會對特 定方向有任何的偏好,因此濕敍刻本質上乃是一種『等向 性触刻』(isotropic etching)。等向性蝕刻意味著,濕 餘刻不但會在縱向進行钱刻,而且也會有橫向的钱刻效 果。橫向姓刻會導致所謂1P彳目丨 例蝕』(undercut)的現象發生; 相反的’在乾姓刻(電嗜 兒水蝕刻)中,電漿是一種部分解 離的氣體,乾蝕刻最大優 慢點即疋『非等向性蝕刻』 (anisotropic etching)。姊、 “、、'而,乾蝕刻的選擇性卻比渴 ㈣來得低(因為祕刻的麵刻機制基本上是-種物理交' 互作用;因此離子的撞擊尤 旦可以移除被餘刻的薄膜,也 同時會移除遮罩)。 # ' € 習用係於一石夕基層上矣 〜面形成至少一内 構的絕緣層,該微機電結檨4人 電路,前述習用結構進一二至二微結構與數個金屬 刀析,仍存在下列問題: 問題一:習用絕緣層上設有金屬連接; 層與金屬電路電性連結,卷"。亥金屬連接 護的t屬連接:將因受侵〜結構遭受破壞,故如何: 效保護該金4連接制㈣w當如係為目前極= 6 1356038 ··' 決之重點所在。 問題二:習用微結構進行蝕刻時,蝕刻液將直接侵蝕 不受保護的微結構而使結構遭受破壞’故如何有效保護該 微結構避免遭受不當侵蝕係為目前極欲解決之重點所在。 問題三:習用微機電結構必須採用光罩(mask),方能 進行精密餘刻技術,但隨著微機電技術的設計愈來愈精 ' 細,造成光罩之製造愈來愈不容易,如此不但增加生產成 # 本,故如何採用替代性光罩即可進行精密蝕刻係為目前極 欲解決之重點所在。 而為了能夠有效解決前述相關議題,本發明創作人基 於過去在微機電(Microelectric Machanic System, MEMS) 領域所累積的研發技術與經驗,於數次試驗及多方嘗試 後,終於發展出一種可整合半導體製程之微結構製造方 法。 【發明内容】 本發明可整合半導體製程之微結構製造方法,其目的 之一在於有效避免與外部連接的金屬連接層遭受不當蝕 刻。 為達成上述目的,本發明可整合半導體製程之微結構 製造方法係於一矽基層上表面形成絕緣層,該絕緣層包含 7 1356038 至少一微結構與數個金屬電路,該絕緣層成型一與金屬電 路及外部導體電性連結的金屬連接層,該金屬連接層係外 露於該絕緣層表面上受一保護層覆蓋進行蝕刻。 藉由前述進一步分析將可獲得下述功效:該金屬連接 層受該保護層保護進行银刻,讓#刻液無法直接侵钱該金 屬連接層,避免該金屬連接層遭受破壞,最後再藉由#刻 保護層使外部導體透過與該金屬連接層電性連結後,令該 • 金屬電路透過打線與外部接合進行訊號傳輸。 本發明可整合半導體製程之微結構製造方法,其目的 之二在於有效避免微結構暴露遭受不當侵蝕。 為達成上述目的,本發明可整合半導體製程之微結構 製造方法係於一矽基層上表面形成絕緣層,該絕緣層包含 至少一微結構與數個金屬電路,該微結構與該金屬電路受 • 該絕緣層包覆進行蝕刻。 藉由前述進一步分析將可獲得下述功效:該微結構受 該絕緣層保護進行蝕刻,無論是採用由上而下蝕刻或由下 而上蝕刻,蝕刻液皆無法直接侵蝕該微結構,避免該微結 構之金屬暴露遭受破壞並產生污染機台腔體的金屬顆粒。 本發明可整合半導體製程之微結構製造方法,其目的 8 1356038 之三在於大幅簡化遮蔽所需的精密度需求進而降低整體 成本。 為達成上述目的,本發明可整合半導體製程之微結構 製造方法係於一石夕基層上表面形成絕緣層,該絕緣層包含 至少一微結構與數個金屬電路,該絕緣層上成型一保護層 進行絕緣層及矽基層之蝕刻空間成型。 藉由前述進一步分析將可獲得下述功效:該保護層及 # 保護蓋遮蔽取代精密光罩效果進行蝕刻,使該微結構達到 懸浮,以及金屬連接層上的保護層被移除,進而減輕使用 光罩耗費的成本;且該保護蓋進行切割時,該金屬連接層 將受該保護層保護免於割傷破損,另該保護蓋的設置將對 該矽基層與該絕緣層進行支撐對抗應力,進而避免受力破 碎提昇製程良率。 有關本發明為達成上述目的,所採用之技術、手段及 • 其他功效,茲列舉實施例並配合圖式詳細說明如後,相信 本發明之目的、特徵及其他優點,當可由之得一深入而具 體之瞭解。 【實施方式】 本發明實施例請參閱第1圖至第13圖所示,本發明可 整合半導體製程之微結構製造方法詳細說明如下: 9 Ϊ356038 請參閱第1圖所示,首先於-石夕基層1〇上表面u成型 —絕緣層20’該絕緣層20可為二氧化矽,該絕緣層2〇具有 至少一微結構(Micr〇structure) 21、複數個金屬電路U 及複數個互補式金屬氧化半導體(c〇mplementary
Meta卜Oxide-Semiconductor,CMOS)電路層 23,該微結 構21、5亥金屬電路22及該互補式金屬氧化半導體電路層 分別受該絕緣層2〇包覆; 該微結構21周側設有該金屬堆疊層24,該金屬堆疊層 24係由鋁鋼合金、鎢或鈦等金屬交互堆疊而成,該金屬堆 疊層24外露是用來蝕刻所需空間,該金屬堆疊層24採用能 被银刻液侵蝕的材質’前述該微結構21受該絕緣層20包覆 下並未與該金屬堆疊層24接觸; 該絕緣層2 0表面成型一與該金屬電路2 2電性連結的 金屬連接層30,該金屬連接層30外露係可用來與外部導體 電性連結’讓該金屬電路22與外部導體進行訊號連結; 言亥絕緣層2 0在標準半導體製程的最後於表面沉積一 為鈍化材質的第一保護層40,該第一保護層40係採用電漿 輔助化學氣相沉積(Plasma-Enhanced CVD,PECVD)、常壓 化學氣相沉積(Atmospheric Pressure CVD,APCVD)或低 壓化學氣相沉積(Low-Pressure CVD,LPCVD)等技術進行 '儿積’ 5亥弟一保護層40係由一氮化物(nitride)層及一氧 1356038 化物(oxide)層所組成,接著利用曝光、顯影及蝕刻等技 術使得特定區域外露而不受該第一保護層40覆蓋,前述特 定區域包含該金屬堆疊層24表面、該金屬連接層30表面及 包覆該微結構21之絕緣層20的表面; 請參閱第2圖所示,該絕緣層20於表面沉積一為氧化 材質的第二保護層5 0 ’該第二保護層5 0係採用電聚輔助化 籲 學氣相沉積(Plasma-Enhanced CVD,PECVD)、常壓化學氣 相沉積(Atmospheric Pressure CVD,APCVD)或低壓化學 氣相沉積(Low-Pressure CVD,LPCVD)等技術進行沉積, 使外露於該絕緣層20表面的該金屬堆疊層24、該金屬連接 層30及該第一保護層40分別受該第二保護層50覆蓋; 請參閱第3圖所示,對該金屬堆疊層24表面的第二保 * 護層50及包覆該微結構21之絕緣層2〇表面的第二保護層 50進行鍅刻去除; 請參閱第4圖所示,對該金屬堆疊層24蝕刻(係採用濕 蝕刻或乾蝕刻),去除該金屬堆疊層24進而形成貫通該絕 緣層20的蝕刻空間2〇1,且於蝕刻過程中,仍被該第二保 護層50覆蓋的部份,將受該第二保護層5〇作為蝕刻光罩保 1356038 護避免遭受侵蝕,以及受該絕緣層20包覆的該微結構21 也將避免遭受侵蝕; 請參閱第5圖所示,利用該絕緣層20對該矽基層10的 高蝕刻選擇比,對相對該絕緣層20之蝕刻空間201的矽基 層10正面進行蝕刻(係採用深活性離子蝕刻Deep Reactive Ion Etching, DR IE),去除局部石夕基層10,進而 • 形成尚未貫通該矽基層10的蝕刻空間101,且於蝕刻過程 中,仍被該第二保護層50覆蓋的部份,將受該第二保護層 50作為蝕刻光罩保護避免遭受侵蝕,以及受該絕緣層20 包覆的該微結構21也將避免遭受侵蝕; 請參閱第6圖所示,該第二保護層50上設置一為玻璃 或為矽晶圓的保護蓋60,該保護蓋60與該第二保護層50 • 之間透過一黏著層70結合,且該保護蓋60與該第二保護層 50彼此相距一特定距離,該保護蓋60於表面設置一層環氧 化物(epoxy),該保護蓋60透過該環氧化物彈性緩衝封裝 壓力避免損壞,該矽基層10與該絕緣層20受該保護蓋60 支撐下,使該矽基層10與該絕緣層20於運送時將避免受力 破裂碎掉,因製程所需該矽基層10必須磨薄到300um以 下,磨薄將會因應力產生翹曲,如不使用該保護蓋60作為 12 1356038 支撐將容易破裂碎掉,一旦損毀將宣告製程失敗,造成製 程良率因此降低; 請參閱第7圖所示,對相對該絕緣層20之蝕刻空間201 的矽基層10由背面進行蝕刻(係採用深活性離子蝕刻或溼 蝕刻),去除局部矽基層10,使該蝕刻空間101貫通該矽基 層10,讓該矽基層10的蝕刻空間101與該絕緣層20的蝕刻 • 空間201相互連貫通,令該微結構21形成懸浮狀態;前述 該微結構21受該絕緣層20包覆下,除了作為深活性離子蝕 刻光罩,更可避免該微結構21内部的金屬電路22裸露蝕刻 濺出污染機台腔體的金屬顆粒; 請參閱第8圖所示,切割該保護蓋60,使該金屬連接 層30上的第二保護層50不受該保護蓋60遮蔽,該保護蓋60 • 作為蝕刻光罩對特定區域進行蝕刻去除; 請參閱第9圖所示,該保護蓋60於切割時,該金屬連 接層30於該第二保護層50保護下,將避免該金屬連接層30 遭受割傷,對該金屬連接層30上的第二保護層50進行蝕 刻,讓該金屬連接層30外露於該絕緣層20表面,且於蝕刻 過程中,該微結構21受該絕緣層20及該保護蓋60保護避免 13 1356038 -身爲,以及該絕緣層透過表面特定區域的第—保護 層40進行蝕亥彳’利用氧化1層與1彳匕層的#刻選擇比’讓特 定區成透過該第一保護層4〇保護避免遭受侵蝕,使外部導 體透過與該金屬連接層30電性連結後,令該金屬電路22 透過打線與外部接合進行傳輸訊號。 下列第10圖至第13圖係為第6圖至第9圖之另一實施 • 態樣: 請參閱第10圖所示’採用等向性乾蝕刻或溼蝕刻沿著 該矽基層10晶格面蝕刻分離矽基層10形成蝕刻空間1〇1, 令該微結構21形成懸浮狀態,或是,採用深活性離子钱刻 不長側壁保護的參數,對該矽基層10的蝕刻空間1〇1進行 姓刻分離矽基層10形成蝕刻空間1〇1,令該微結構2丨形成 懸浮狀態,前述該微結構21受該絕緣層2〇包覆下,除了作 _ 為蝕刻光罩,更可避免該微結構2丨内部的金屬電路22裸露 钕刻滅出污染機台腔體的金屬顆粒; 5月麥閱第11圖所示,該第二保護層5〇上設置一為玻螭 或為矽阳圓的保護蓋60,該保護蓋60與該第二保護層5〇 之間透過—點著層70結合,且該保護蓋60與該第二保護層 5〇彼此相距一特定距離,該保護蓋60於表面設置一層環氧 14 二保護蓋6°透w氧化物彈性緩衝封裝 支標下、切基層職該絕緣㈣受該保護蓋6 〇 破裂碎掉,71基#層1G與該絕緣層2G於運送時將避免受力 下,磨薄將:因7所需該_0必須磨薄^ 支樓將容易護蓋60作為 裎良率因轉低;敗’⑽ 清參閱第12圖所示,切割該保護蓋60,使該金屬連接 層30上的第二保護層5〇不受該保護蓋60遮蔽,該保護蓋6〇 作為钱刻光罩對特定區域進行蝕刻去除; 請參閱第13圖所示,該保護蓋60於切割時,該金屬連 接層30於該第二保護層50保護下,將避免該金屬連接層3〇 遭受割傷’對該金屬連接層30上的第二保護層50進行钱 刻’讓該金屬連接層30外露於該絕緣層20表面,且於蝕刻 過程中’該微結構21受該絕緣層20及該保護蓋60保護避免 遭受侵蝕,以及該絕緣層20透過表面特定區域的第一保護 層40進行蝕刻,利用氧化層與氮化層的蝕刻選擇比,讓特 定區域透過該第一保護層40保護避免遭受侵钱,使外部導 體透過與該金屬連接層30電性連結後,令該金屬電路22 15 1356038 透過打線與外部接合進行傳輸訊號。 综上所述,本發明『產業之可利用性』已顯而易見, 且本案實施例所揭露出的特徵技術,並未見於各刊物及傳 媒’亦未曾被公開使用’更具有不可輕忽義加功效,故 本1月的新1貞性』以及『進步性』都已符合專利法規,
驗法提出發料利之申請,祈料予錢並早日賜准專 利’實感德便。 1356038 【圖式簡單說明】 第1圖至第13圖係本發明之微結構製造方法示意圖。 【主要元件符號說明】 《本發明》 矽基層10 蝕刻空間101 上表面11 Φ 絕緣層20 蝕刻空間201 微結構21 金屬電路22 互補式金屬氧化半導體電路層23 金屬堆疊層24 金屬連接層30 第一保護層40 • 第二保護層50 保護蓋60 黏著層70 17

Claims (1)

1356038 十、申請專利範圍: · 1. 一種可整合半導體製程之微結構製造方法,包括下 述步驟: 於一矽基層上成型一絕緣層,該絕緣層具有至少一微 結構及複數個金屬電路’讓該微結構及金屬電路受該絕緣 層包覆,朗緣層上成型—與該金屬電路電性連結的金屬 連接層,該_層表面沉積—賴層,使外露於該絕緣層 表面的該金屬連接層受該保護層覆蓋進行蝕刻。 2.如申請專利範圍第⑺所述可整合半導體製程之微 結構製造方法,其中: 該微 疊層; 結構周側設有複數崎軸制覆蓋的金屬堆 層; 该微結構及該金屬堆疊層蝕刻去除表 面沉積的保護 刻空二屬堆疊層進行蝕刻去除形成貫通該絕緣層的蝕 及 刻空^未貫通财基層的勒 刻去除形成貫通_2^^保護蓋’該石夕基層背面進行触 空間與該絕緣層的二空間基層的_ 相互連貫通,令該微結構形成 18 1356038 懸浮狀態。 3. 如申請專利範圍第2項所述可整合半導體製程之微 結構製造方法,其甲,該保護蓋進行切割,使該金屬連接 層上的保護層不受該保護蓋遮蔽,對該金屬連接層上的保 護層進行姓刻去除,讓該金屬連接層外露於該絕緣層表 面,使外部導體透過與該金屬連接層電性連結後,令該金 • 屬電路透過打線與外部接合傳輸訊號。 4. 如申請專利範圍第1項所述可整合半導體製程之微 結構製造方法,其中: 該微結構周側設有複數個被該保護層覆蓋的金屬堆 疊層; 該微結構及該金屬堆疊層蝕刻去除表面沉積的保護 •層; 該金屬堆疊層進行蝕刻去除形成貫通該絕緣層的蝕 刻空間;以及 經該絕緣層的蝕刻空間對該矽基層進行蝕刻分離該 矽基層形成蝕刻空間,令該微結構形成懸浮狀態。 5. 如申請專利範圍第4項所述可整合半導體製程之微 19 1356038 結構製造方法,其中,該保護層上設置一保護蓋,該保護 蓋進行切割,使該金屬連接層上的保護層不受該保護蓋遮 蔽,對該金屬連接層上的保護層進行银刻去除,讓該金屬 連接層外露於該絕緣層表面,使外部導體透過與該金屬連 接層電性連結後,令該金屬電路透過打線與外部接合傳輸 訊號。 6. —種可整合半導體製程之微結構製造方法,包括下 述步驟: 於一矽基層上成型一絕緣層,該絕緣層具有至少一微 結構及複數個金屬電路,讓該微結構及金屬電路受該絕緣 層包覆,該絕緣層上成型一與該金屬電路電性連結的金屬 連接層,該絕緣層表面沉積一保護層,使外露於該絕緣層 表面的該金屬速接層受該保護層覆蓋進行独刻; 該微結構周側設有複數個被該保護層覆蓋的金屬堆 疊層; 該微結構及該金屬堆疊層蝕刻去除表面沉積的保護 層; 該金屬堆疊層進行I虫刻去除形成貫通該絕緣層的名虫 刻空間; 該矽基層正面進行蝕刻形成尚未貫通該矽基層的蝕 20 1356038 \ 刻空間,該保護層上設置一保護蓋,該矽基層背面進行蝕 刻去除形成貫通該絕緣層的蝕刻空間,讓該矽基層的蝕刻 空間與該絕緣層的蝕刻空間相互連貫通,令該微結構形成 懸浮狀態;以及 該保護蓋進行切割,使該金屬連接層上的保護層不受 該保護蓋遮蔽,對該金屬連接層上的保護層進行钱刻去 除,讓該金屬連接層外露於該絕緣層表面,使外部導體透 • 過與該金屬連接層電性連結後,令該金屬電路透過打線與 外部接合傳輸訊號。 7. Γ"種可整合半導體製程之微結構製造方法,包括下 述步驟: 於一矽基層上成型一絕緣層,該絕緣層具有至少一微 結構及複數個金屬電路,讓該微結構及金屬電路受該絕緣 ® 層包覆,該絕緣層上成型一與該金屬電路電性連結的金屬 連接層,該絕緣層表面沉積一保護層,使外露於該絕緣層 表面的該金屬連接層受該保護層覆蓋進行蝕刻; 該微結構周側設有複數個被該保護層覆蓋的金屬堆 疊層; 該微結構及該金屬堆疊層蝕刻去除表面沉積的保護 層; 21 1356038 这金屬堆疊層進行_去除形成貫通該絕緣層的飯 刻空間; 經該絕緣層的蝕刻空間對該矽基層進行蝕刻分離該 秒基層形成侧”,令賴結_錢浮狀態;以及 該保護層上設置-保護蓋,該保護蓋進行切割,使該 =屬連接層上的保護層不受該保護蓋遮蔽,對該金屬連接 保護層進行_絲,讓該金屬連接層外露於該絕 t 使㈣導體透過與該金屬連接層電性連結後, 7 3亥金屬電路透過㈣與外部接合傳輪訊號。 述步驟 種可整合半導體製歡微結構製造 方法,包括下 覆蓋的金屬堆 S層 於-石夕基層上成型—具微結構的絕緣層 該微結構周側設有複數個被該保護層 刻空間;^及^層進仃細彳去除形成貫通該絕緣層的韻 该矽基層正面進行蝕刻形成尚未 刻空間,該保護層上設置-保護蓋,対^=基層的鞋 ,形成貫通_層的崎::=進行- ,該絕緣層的-空間相互連貫通:::: 22 1356038 懸浮狀態。 9. 一種可整合半導體製程之微結構製造方法,包括下 述步驟: 於一矽基層上成型一具微結構的絕緣層; 該微結構周側設有複數個被該保護層覆蓋的金屬堆 ' 疊層; 鲁 該金屬堆疊層進行餘刻去除形成貫通該絕緣層的餘 刻空間;以及 經該絕緣層的蝕刻空間對該矽基層進行蝕刻分離該 矽基層形成蝕刻空間,令該微結構形成懸浮狀態。
23
TW97126642A 2008-07-14 2008-07-14 Manufacturing method of microstructure for an inte TWI356038B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW97126642A TWI356038B (en) 2008-07-14 2008-07-14 Manufacturing method of microstructure for an inte

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW97126642A TWI356038B (en) 2008-07-14 2008-07-14 Manufacturing method of microstructure for an inte

Publications (2)

Publication Number Publication Date
TW201002610A TW201002610A (en) 2010-01-16
TWI356038B true TWI356038B (en) 2012-01-11

Family

ID=44825274

Family Applications (1)

Application Number Title Priority Date Filing Date
TW97126642A TWI356038B (en) 2008-07-14 2008-07-14 Manufacturing method of microstructure for an inte

Country Status (1)

Country Link
TW (1) TWI356038B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102010061782B4 (de) * 2010-11-23 2020-08-06 Robert Bosch Gmbh Verfahren zum Herstellen eines mikromechanischen Bauelements
TWI477436B (zh) * 2011-03-02 2015-03-21 Memsor Corp 製造微機電裝置之方法
TWI483892B (zh) * 2011-05-06 2015-05-11 Memsor Corp 微機電裝置以及製造微機電裝置之方法
CN102344113B (zh) * 2011-09-08 2014-03-12 上海先进半导体制造股份有限公司 带金属敏感夹层的器件深槽刻蚀方法
US9796582B1 (en) 2016-11-29 2017-10-24 Taiwan Semiconductor Manufacturing Co., Ltd. Method for integrating complementary metal-oxide-semiconductor (CMOS) devices with microelectromechanical systems (MEMS) devices using a flat surface above a sacrificial layer

Also Published As

Publication number Publication date
TW201002610A (en) 2010-01-16

Similar Documents

Publication Publication Date Title
US9567207B2 (en) Recess with tapered sidewalls for hermetic seal in MEMS devices
US9738516B2 (en) Structure to reduce backside silicon damage
US9371223B2 (en) MEMS device and fabrication method
CN101119924B (zh) 带有双膜片的微机械膜片传感器
CN102502479B (zh) 复合集成传感器结构及其制造方法
US12043537B2 (en) Method of manufacturing a microelectromechanical systems (MEMS) device
TWI786108B (zh) 在微機電系統中提供吸氧劑的系統和方法
TWI356038B (en) Manufacturing method of microstructure for an inte
TW201134749A (en) Method for manufacturing a micro-electromechanical structure
US8461656B2 (en) Device structures for in-plane and out-of-plane sensing micro-electro-mechanical systems (MEMS)
JP2007033355A (ja) 半導体センサの製造方法及び半導体センサ
US20070298532A1 (en) Micro-Electro-mechanical (MEMS) encapsulation using buried porous silicon
TWI354647B (en) Micro electromechanical pre treatment manufacturin
CN101638213B (zh) 可整合半导体制程的微结构制造方法
CN216890091U (zh) 一种微机电系统结构
TWI826585B (zh) 積體微機電系統轉換器裝置之製造方法及積體微機電系統轉換器裝置
CN102030303B (zh) 微结构制造方法
CN102030305B (zh) 兼容半导体元件的微型悬浮结构及其制造方法
CN102030301B (zh) 兼容半导体元件的微型悬浮结构及其制造方法
TW201245030A (en) Method for manufacturing a micro-electromechanical device
JP2012045697A (ja) 半導体装置の製造方法
TWI477436B (zh) 製造微機電裝置之方法
CN114148984A (zh) 一种微机电系统结构及其制作方法
TW201107228A (en) Structure and method for manufacturing MEMS
CN104678125A (zh) Mems加速度传感器的形成方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees