[go: up one dir, main page]

TWI353037B - Semiconductor device and method of manufacturing t - Google Patents

Semiconductor device and method of manufacturing t Download PDF

Info

Publication number
TWI353037B
TWI353037B TW097105318A TW97105318A TWI353037B TW I353037 B TWI353037 B TW I353037B TW 097105318 A TW097105318 A TW 097105318A TW 97105318 A TW97105318 A TW 97105318A TW I353037 B TWI353037 B TW I353037B
Authority
TW
Taiwan
Prior art keywords
layer
film
hole
forming
copper
Prior art date
Application number
TW097105318A
Other languages
English (en)
Other versions
TW200847331A (en
Inventor
Kazuo Kawamura
Shinichi Akiyama
Satoshi Takesako
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Publication of TW200847331A publication Critical patent/TW200847331A/zh
Application granted granted Critical
Publication of TWI353037B publication Critical patent/TWI353037B/zh

Links

Classifications

    • H10D64/0112
    • H10D64/011
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • H10D30/608Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs  having non-planar bodies, e.g. having recessed gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/01Manufacture or treatment
    • H10D62/021Forming source or drain recesses by etching e.g. recessing by etching and then refilling
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0128Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/013Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0149Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • H10W20/033
    • H10W20/035
    • H10W20/0526
    • H10W20/081
    • H10W20/40
    • H10W20/425
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0212Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0217Manufacture or treatment of FETs having insulated gates [IGFET] forming self-aligned punch-through stoppers or threshold implants under gate regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0223Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
    • H10D30/0227Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate having both lightly-doped source and drain extensions and source and drain regions self-aligned to the sides of the gate, e.g. lightly-doped drain [LDD] MOSFET or double-diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/021Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
    • H10W20/043

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

九、發明說明: t發明所屬之技術領域3 相關申請案之相互參照 本申請案係主張2007年2月16日所申請之日本專利申 請案第2007-036377號的優先權,茲將其完整内容在此列入 參考。 發明領域 本發明係有關於一種半導體元件及其製造方法,更特 別地,係有關於一種具有銅插塞的半導體元件及其製造方 法。 發明背景 以往’把由鎢製成之插塞埋藏在形成於該矽基體上之 絕緣薄膜中之接觸孔内的製程包含如下之步驟:形成一個 接觸孔於該絕緣薄膜;藉負性濺鍍清潔該接觸孔的内部; 藉著物理蒸氣沉積法(PVD)形成一個鈦薄膜於該絕緣薄膜 的上表面和該接觸孔的内表面上;藉著金屬有機化築蒸氣 ’儿積法(MOCVD)長成一個氮化鈦薄膜於該丁丨薄膜上;埋藏 鴿在該接觸孔内;而然後藉著化學機械研磨法(CMp)把在該 、’邑緣薄膜上的鎢、TiN薄膜、和丁丨薄膜移去。埋藏在該接觸 孔内的鎢作用如插塞。 曰本早期公開專利公告第Hei_8_丨76823號案揭露在長 =鹤或者紹於0.2 μπι直徑之接觸孔内之前形成㈣膜的製 #王’其中,該製程包含如下之步驟:供應-個含四氣化鈦 丄353037 與富氫的反應氣體到該長成大氣而藉此把在一矽基體上的 原生氧化物(native oxide)移除而然後藉由降低出的流動速 率來形成該Ti薄膜。 曰本早期公開專利公告第Hei-8-213343號案揭露在長 5 成鎢或者鋁於0.2 μιη之直徑之接觸孔内之前形成Ti薄膜的 製程,其中,該製程包含藉由在一個富H2條件下流動TiCl4 來降低在該Ti薄膜内之氣含量的步驟。 而且,曰本早期公開專利公告第2001-326227號案揭露 包含如下之步驟的製程:形成一個孔於一個在某層上的絕 10 緣薄膜中;形成一個障壁層於該孔的内表面和該絕緣薄膜 的上表面上;氣相沉積一個銅種子層於該障壁層上;及藉 著電鍍形成一個銅塊層(copper bulk layer)於該銅種子層上 俾埋藏該孔。銅的電阻是為1.7 μΩχιη,而且是比鎢的電阻 5.0 μΩχιη低。因此,銅是被期待為降低接觸電阻的良好材 15 料。
銅亦是用來形成該把在該矽基體中之雜質擴散區域與 形成在該區域之上之導線連接的插塞。該成形至丨6〇 nm直 徑之接觸孔内的銅插塞是在由S. Demuynck等人於
International Interconnect Technology Conference 2006 ’ 第 2〇 178 頁名稱為Impact of Cu contacts on front-end performance: a projection towards 22 nm node—文中陳述。 L發明内容3 發明概要 根據本發明之一特徵,一種製造半導體元件的方法包 6 1353037 括形成一個矽化物層於一個半導體基體之上、形成一個鈦 層於該矽化物層之上、形成一個防銅擴散障壁層於該鈦層 之上、及形成一個銅層於該障壁層之上。 圖式簡單說明 5 本發明將會由於後面本發明之較佳實施例之配合該等 附圖的詳細描述而得到理解’在該等圖式中,相同的標號 標示相同的部件且在該等圖式中: 第1A至1K圖是為顯示本發明之實施例之形成半導體 元件之步驟的剖視圖; 1 〇 第2A至28B、29、和30圖是為顯示本發明之實施例之 形成半導體元件之步驟的剖視圖; 第31圖是為本發明之實施例之插塞與習知插塞之對應 之接觸電阻之累積機率的分佈圖;及 第32A至32C圖是為作為參考之顯示形成半導體元件 15 之步驟的剖視圖。 【實施方式3 較佳實施例之詳細說明 本發明將會配合該等附圖結合非限制實施例來詳細地 作描述。 20 該等銅插塞是由在第32A圖至第32C圖中所示的製程 形成,例如。 首先’在第32A圖中’一個MOS電晶體1〇2是形成在一 個形成於一矽基體1〇〇中且是由一元件隔離絕緣薄膜101包 圍的區域内。而且,該MOS電晶體102和該石夕基體是由 7 一個中間層絕緣薄膜103覆蓋。 該MOS電晶體102是由一個經由一個閘極絕緣薄膜104 形成於該矽基體100上的閘極電極105、一個分別形成於該 閘極電極105之侧壁上的絕緣側壁106、形成於該矽基體100 上在該閘極電極105兩側的源極/汲極區域1〇7,108、及等等 構築而成。在這情況中’該閘極電極105是由矽形成,例如。 而且’矽化物109,110是分別形成在該閘極電極1〇5和該等源 極/汲極區域107,108的表面上。 在如此的狀態中,首先’接觸孔11ΐ5Η2是形成於該在 源極/及極區域107,108上的中間層絕緣薄媒1〇3中。然後, 如在第32Β圖中所示,一個Ta障壁層114,例如,是藉著像 是濺鍍或其類似般的PVD方法來形成該中間層絕緣薄膜 103之上表面和該等接觸孔111112的内表面上。 然後,如在第32C圖中所示,一個銅(cu)種子層lb是 藉著濺鍍來形成於該Ta障壁層114上。然後,一個(:11層116 是藉著電鍍來埋藏於該等接觸孔1u,112r,而然後形成在 遠中間層絕緣薄膜1〇3上的該Cu層116、該Cu種子層丨15、與 该Ta障壁層114是II著化學機械研磨絲㈣1此,留在 該等接觸孔111,112内的銅薄膜是使用作為插塞(圖中未 示)。 另方面,备該等接觸孔111,112的直徑是小於8〇 nm 且寬高比是大於3俾形成深孔時,要埋藏該Ta障壁層ιΐ4於 ^等接觸孔U1,112内是困難的。如稱後所述,-個水平差 是隨時出現在該等接觸孔U1,U2之到達該包含淺溝渠隔離 (於此後縮寫為”STI”)之矽基體100的底部部份。因此,當該 Ta障壁層114是形成時,一個空間12〇產生在該等接觸孔 Ul,112的底部部份上或者該矽基體1〇〇或該等矽化物 1〇9’11〇是易於從該等底部部份的一個部份露出。 結果,如在第32C圖中所示,該Cu種子層115是隨時擊 穿該Ta障壁層114並且接觸該矽基體1〇〇或者在該等接觸孔 111’112内的矽化物1〇9,ι10。在其後施加的加熱製程中恐怕 Cu是擴散到該矽基體100内而一個接面洩漏是增加。 而且’當該空間120存在於在該等接觸孔111112中的該 Cu層116與石夕化物11 〇之間時,在它們之間會產生接觸故 障。因此’在該Cu層116與該等源極/;及極區域i〇7,1〇8之間 的接觸電阻是不易降低。而且,即使該下3障壁層114覆蓋在 該等接觸孔111,112中的全部矽化物l〇9,ii〇,一個氧化物薄 膜是出現於在該Ta障壁層114與該等矽化物1〇9,11〇之間的 界面並且成為在降低它們之接觸電阻方面的障礎。因此, 在不損害該矽化物之下該氧化物薄臈必須自該矽化物的表 面移去。此外,各式各樣的問題是存在以致於在Cu插塞形 成製程中施加的溫度是由於矽化物的熱穩定性及其類似而 受到限制。 本發明之目的是為提供一種能夠實現在一個形成於一 個孔内之銅插塞與一個在該孔下面之石夕化物層之間之良好 接觸的半導體元件,及其製造方法。 根據本發明之實施例的特徵’一種製造半導體元件的 方法’包括如下之步驟:於一個在一個由一絕緣薄膜所覆 1353037 蓋之半導體基體上的矽化物層上形成一個孔、於該孔的内 壁表面上形成一個鈦層、於在該孔内的鈦層上形成一個防 銅擴散障壁層、及在該障壁層上形成一個銅層俾可埋藏該 孔。該鈦層是藉著化學蒸氣沉積(CVD)法來形成,例如。 5 根據該實施例,覆蓋良好的鈦層是藉CVD法形成於該 絕緣薄膜中之孔的内表面上作為一個黏著層,例如,而然 後該障壁層是形成在該鈦層上。藉CVD法形成於該孔之底 部部份上的鈦層不會有不平坦或者有稍不平坦表面狀態。 因此,該障壁層能夠覆蓋良好地形成俾不產生該空間而且 10 能夠令人滿意地覆蓋該孔的底部部份。結果,埋藏於該孔 内之銅到該矽化物層内的擴散或者到該矽化物層的缺陷連 接是能夠防止。 此外,由於一個具降低能量的氣體是用作反應氣體來 形成該鈦層,該矽化物層的表面被清潔。因此,該矽化物 15 層是令人滿意地連接到該鈦層與該障壁層,而且接觸電阻 的增加會被抑制。 本發明的實施例將會於此後配合該等圖式詳細地作說 明。 第1A圖至第1K圖是為顯示本發明之實施例之形成半 20 導體元件之步驟的剖視圖。在該較佳實施例中,關於製造 半導體元件之例子之進步方法的詳細說明將會被提供。當 然,本發明不被限制為一種半導體元件。 首先,在一個作為半導體基體之矽基體上形成一個元 件隔離層以及井的步驟將會在下面作說明。 10 如在第1A圖中所示,作為P型石夕基體1之主平面的—個 〇〇〇)平面’例如,是藉由使用氨與過氧化氫來沖洗。然後, 如在第1B@巾解,5Gnm厚的氧切薄膜2 ,例如,是夢 由熱氧化該矽基體1的主平面來形成。 *然後,如在第1C®中所示,—個光阻3是塗佈在該氧化 矽薄膜2上’而然後—個開仙是藉由曝光/顯影這光阻來形 成於該井形錢域巾。然後,該氧切_2是透過該光阻 3中的開孔城著,例如,氫氟酸來被㈣,喊此 孔2a是形成。 開 然後,如在第lDg巾所示,—個第—井是藉由把—個 摻雜物經由該等開孔3a,2a離子植入至該矽基體 成。該第-井是形成為N.井或者P_井中之任—者,然而於 此中個N-井4是形成作為該第一井。為了形成該ν·井*, 作為n型摻雜物的填離子是在加速能量為3〇〇 keV且 劑ΐ為lxl〇〗3/cm2的條件下傳入至該矽基體丨内。 然後,如在第1E圖中所示,該光阻3被移除。然後,該 氧化碎薄膜2是藉著氫氟酸,例如,來移除。 然後,如在第1F圖中所示,一個P-井5是形成在該矽基 體1上作為一第二井。與第一井4的形成相同形成該p井5 的方法包含如下之步驟:分別在該矽基體丨上形成氧化矽薄 膜、光阻、與開孔,而然後經由該開孔把p型摻雜物傳入至 該矽基體的一預定區域内。例如,作為p型摻雜物的硼離子 是在加速能量為120 keV且劑量為lxl〇13/cm2的條件下傳入 至該矽基體1内。 1353037 然後,如在第1G圖中所示,一個50 001厚的氮化矽薄膜 6是藉CVD法形成於該矽基體1的主平面上。然後,如在第 • 1H圖中所示,該氮化矽薄膜6是利用一光阻藉著光刻法來形 . 成圖案,而因此開孔63是形成在該元件隔離區域内。 5 然後,如在第11圖中所示,該矽基體1是藉著反應離子 蝕刻(RIE)法,例如,經由該氮化矽薄膜6中的開孔以來蝕 刻,而因此STI埋藏凹坑la是形成。 φ 然後,如在第1J圖中所示,該氮化矽薄膜6是藉磷酸來 移除。然後,一個氧化矽薄膜是藉CVD法來形成俾可埋藏 10該等STI埋藏凹坑la。然後,如在第ικ圖中所示,長成在該 石夕基體1之主平面上的氧化矽薄膜是藉CMP來移除。然後, 留在該等STI埋藏凹坑la内的氧化石夕薄膜是用作STI 7。 然後,於該P-井5和該N-井4之由第1K圖中之虛線圈起 來的對應區域中形成MOS電晶體的製程以及形成連接到該 15 MOS電晶體之導線與插塞的製程將會在後面作說明。 • 第2Α和2Β圖以放大形式顯示在該矽基體1上之Ρ_井5 與Ν-井4之被表示如第1Κ圖中之虛線包圍部份的部份。光阻 11是塗佈在該矽基體1的主平面上。開孔11a是藉由曝光/顯 影這光阻來形成於在由該STI 7所包圍之P-井5之通道區域 2〇 上的光阻中。 然後’如在第3A和3B圊中所示,硼離子是經由在該光 阻11中的開孔11a來離子植入至該P-井5内。作為該等硼離 子植入條件,例如,15keV的加速能量與lxl〇13/cm2的劑量 是選擇。 12 然後,如在第4A和4B圖中所示,該光阻11是移除,而 然後另一個光阻12是塗佈在該矽基體1上。然後,一個開孔 12a是藉由曝光/顯影這光阻來形成於該N-井4的通道區域 上。坤離子是經由開孔12a來植入至該N-井4内。作為砷離 子植入條件’例如,80 keV的加速能量與lxl013/cm2的劑量 被選擇。 然後’光阻12被移除。然後,為了作動分別傳入至該 P-井5與該N-井4的硼離子與砷離子,該矽基體1是在950X: 下回火10秒。然後’如在第5A和5B圖中所示,2 nm厚的氧 化石夕薄膜’例如,是藉CVD法形成作為閘極絕緣薄膜13。 然後’如在第6A和6B圖中所示,一個1〇〇 nm厚的多晶 石夕薄膜14,例如,是藉CVD法長成在該閘極絕緣薄膜13上。 然後’光阻15是塗佈於該多晶矽薄膜14上,而然後該多晶 石夕薄膜14之一個在該?_井5之上的區域是藉由曝光/顯影這 光阻來開放。隨後,磷是在加速能量為10 keV且劑量為 lx 6/cm2的條件下離子植入至在該?_井5上之自光阻15露出 的多晶石夕薄膜14内。因此’在這區域中之多晶矽薄膜14的 傳導類型是部份設定為η型。 然後’光阻15是移除’而然後另一個光阻16是塗佈在 該多晶矽薄臈14上。在該Ν•井4上之光阻16的區域是藉由曝 光/顯影這光阻來開放。然後,如在第7八和78圖中所示,硼 是在加速能量為5 keV且劑量為5X15/Cm2的條件下離子植入 至在該N-井4上之自光阻16露出的多晶矽薄膜14内。因此, 在這區域中之多晶矽薄膜丨4的傳導類型是部份設定為p型。 然後’光阻16是移除。然後,如在第8A和8B圖中所示, 又另一個光阻是塗佈在該多晶矽薄膜14上。然後,用於分 別覆蓋該N-井4和該P-井5之閘極區域的光阻圖案I?是藉由 曝光/顯影這光阻來形成。 然後’如在第9A和9B圖中所示,在未由光阻圖案π所 覆蓋之區域中的多晶矽薄膜14是藉著蝕刻來移除。因此, 留在光阻圖案17下面的多晶石夕薄膜14是用作閘極電極 14g。在這情況中,一種高電介質材料會被使用作為該閘極 絕緣薄膜,而一個由金屬製成的金屬閘極會被用作該閘極 電極。 然後,如在第10A和10B圖中所示,砷是在一個於該N-井4之上之區域是由光阻18覆蓋的狀態下離子植入到自光 阻18露出的ρ·井5内。因此,一個n型延伸區域21a是形成於 忒P-井5中分別在該閘極電極Hg兩側。作為砷離子植入條 件,例如,1 keV的加速能量與lxi5/cm2的劑量是選擇。 然後,光阻18是移除。然後,如在第11A和UB圖中所 =,硼是在一個於該P-井5之上之區域是由另一個光阻19覆 蓋的狀態下離子植入至自光阻19露出的N井4内。因此,一 個P型延伸區域22a是形成於該N-井4中分別在閘極電極峋 兩側。作為娜子植人條#,例如,Q 5 keV的加速能量與 UlOWcm2的劑量是選擇。 然後,光阻19是移除。然後,如在第12八和12B圖中所 丁在除了閘極電極14g之外之區域中的閘極絕緣薄膜13是 藉氫氟酸來移除,例如。然後,如在第13A和13B圖中所示, 1353037 _ -個1G伽厚的氧切薄膜仏和-個8G nm厚的氮切薄 膜23b是藉CVD法連續地形成在财基體丨上。然後,一個 ㈣25是藉由⑽刻該氮切薄膜23b與該氧切薄膜23a 來分別留在該閘極電極14g的側部份。 5 ‘然後,一個3〇咖厚的氧化石夕薄膜24是藉㈣法長成在 該石夕基體1上。該氧切_24是藉由回侧這氧切薄膜 來留在該閘極電極14g_部份,因此該㈣25的寬度是加 宽。 然後,如在第14A和14B圖中所示,光阻%是塗佈在該 10矽基體1上。然後’這光阻26被曝光/顯影以致於該N_井被 覆蓋且在該P-井5之表面上的延伸區域2U是露出。然後, 一個η型源極/汲極區域2丨是藉由把砷離子植入至該1>_井5内 來形成在該閘極電極14g的兩側。在這情況中,作為坤離子 植入條件,例如,35 keV的加速能量與2xl〇15/cm2的劑量是 15 選擇* • 然後,光阻26是移除。作為側壁25之最外層的氧化矽 薄膜24是藉氫氟酸來移除。 接著,如在第15A和15B圖中所示,领是在該?_井5之 一個區域是由光阻覆蓋的狀態下離子植入至該沁井4内。因 20此,一個P型源極/汲極區域22是分別形成在該閘極電極I4g 的兩側。在這情況中,作為硼離子植入條件,例如,6keV 的加速能量與6x1015/cm2的劑量是選擇。 然後,該P-井5與該N-井4是交替地以光阻覆蓋。然後, 硼是離子植入至自該光阻露出的N_井4内,而因此一個降低 15 電I1 且區域21b是形成俾可降低該延伸區域22a的電阻。 在這情況中,於第12A和12B圖中,形成該降低電阻區 域22b的步驟可以在到該延伸區域22a内的離子植入之前或 者之後執行。而且,形成與移除作為側壁25之最外層之氧 化矽溥膜24的步驟不是本發明所必要的。形成源極/汲極區 域21,22的離子植入可以在如於第13A和UB圖中所示的狀 態下執行。 在這之後,分別植入至該!^井4與該!>_井5内的摻雜物 是藉由把該矽基體1回火來被作動。 然後,一個氧化矽薄膜27是藉CVD法形成在該矽基體i 上。然後,光阻是塗佈在該矽基體丨上。這光阻被曝光/顯 影以致於在該P-井5上的源極/汲極區域21被覆蓋而在該N_ 井4上的源極/没極區域22被露出。然後,如在第16八和mb 圖中所示,在該N-井4上的氧化矽薄臈27是在使用光阻作為 光罩時藉由執行蝕刻來移除。因此,該^井4和該閘極電極 14g、該等側壁25、和形成在該沁井4上的該等源極/汲極區 域22被露出。 然後,光阻疋移除。然後,具·有大約3〇 nm之深度的凹 陷部份28,例如,是藉氯與稀釋氣體選擇地蝕刻在閘極電 極14g兩側的該N-井4來形成。在這情況中,氧化矽薄膜27 與由多晶矽形成且自側壁25露出的閘極電極14g亦被蝕刻。 然後,如在第ΠΑ和17B圖中所示,一個矽鍺(SiG幻層 29是選擇地長成在該N-井4的凹陷部份28中和在該閘極電 極14g的頂部份上。該SiGe層29是藉CVD法利用含siH4與 1353037
GeH4的反應氣體長成。在該矽基體1上之N-井4的閘極電極 14g下面,電洞的遷移率是由於由該SiGe層29在閘極電極 14g兩側的長成所產生的壓縮應力而提升。結果,形成在該 N-井4中之PMOS電晶體的性能能夠被改進。 5 該SiGe層29的形成可以省略。而且,如此的結構會被 使用以致於在該P-井5中之電子的遷移率是藉由在該p_井5 之表面上長成碳化矽(SiC)來提升。 然後,如在第18A和18B圖中所示,該氧化矽薄膜27是 藉著該氫氟酸來移除。然後,如在第19A和19B圖中所示, 10 一個20 nm厚的鎳(Ni)薄膜30是藉著濺鍍使用鎳靶來形成, 藉此該閘極電極14g、該N-井4、該ρ·井5、和該SiGe層29是 由該Ni薄膜30覆蓋。 在這情況中,取代該Ni薄膜3〇,一個Nipt薄膜可以藉 由使用一個含1原子百分比到10原子百分比之鉑金的鎳鉑 15金靶來形成。該Ni薄膜30或者該NiPt薄膜的厚度可以設定 為大於8 nm但小於200 nm。 而且’-個由氮化鈦製成的保護薄膜31是藉賤鑛來形 成於該Ni薄獅上。該TlN是藉由使用—韻(Ti)姊氮氣 來形成Hit況卜Ti可以形成取代該作為該保護薄 20膜31。而且’該保護薄膜31的形成不是經常需要。 在這情況中,在Ni薄膜30的形成之前,該石夕基體i的表 面是由緩衝氫氟酸清潔。這清潔的條件是設定為钱刻熱氧 化物薄膜5 nm的厚度》 然後,如在第赢和2_中所示,該石夕基體!是在22〇 17 1353037 ' 它至280°C (例如,260。〇的溫度下回火30秒俾可致使鎳與 矽的反應。因此,矽化物層32,33是形成於該N-井4中之閘 . 極電極14g與該等源極/汲極區域22上的SiGe層29上。該等 矽化物層32,33是分別由一矽化鎳層或者一矽化鎳鉑金層 5形成。在該等幻〇6層29上的矽化物層32含鍺。而且,矽化 物層34,35是形成於在該P_井5中的閘極電極丨4g和源極/汲 極區域22上。 φ 然後’如在第21A和21B圖中所示,該保護薄膜31與未 反應Ni薄膜30是藉由使用硫酸與過氧化氫水的溶液來移 1〇除。在這溶液中,硫酸:過氧化氫水=3:1的混合比例,例 如,是使用。取代硫酸與過氧化氫水的溶液,鹽酸與過氧 化氫水的溶液或者鹽酸、硝酸、與過氧化氫水的溶液是可 以使用。然後,該等石夕化物層32至35是在300°C至50CTC的 溫度範圍下回火俾可致使鎳與矽的反應。 15 氧化矽(Sl〇x (x :合成比率))可以藉電漿CVD法形成在 • 該等矽化物層32至35上作為保護薄臈。在該等矽化物層32 至35之形成之後的步驟中,該等製程是在5〇〇<)(:或者更低下 執行俾可防止構成該等矽化物層32至35之州&的聚集。 在這裡,該等矽化物層34,35不被限制為矽化鎳或者矽 2〇化鎳合金。一個矽化鈷層或者一個矽化鈦層可以藉由使用 —個CQ薄膜或者-個Ti薄膜取代該Ni薄膜3G來形成。 藉著以上,一個具有閘極電極14g、源極/汲極區域21 ' 及其類似的PMOS電晶體Tl是形成在該沁井4中。而且,一 個具有閘極電極14g、源極/沒極區域22、及其類似的醒 18 1353037 • 電晶體丁2是形成在該P-井5中。 ㈣’*在第22A和22B圖中所示,—個氮切薄膜 (SlNy’4膜(Υ .合成比率))37和—個氧化料膜38是藉電線 CVD法形成於該矽基體1上俾可分別具有50⑽的厚产和 5 _ nm的厚度。在這情況中,說切薄膜37與氧切薄膜 38的長成溫度是設定成40(TC,例如。 該氮化石夕薄膜37和該氧化石夕薄膜38作用如一個中間層 • '絕緣薄膜。為了控制通道部份的應力,-個具有拉伸應力 的I化物薄膜或者-個具有壓縮應力的I化物薄膜可以被 10 使用作為該氮化石夕薄膜37。 然後,如在第23A和23B圖中所示,該氧化石夕薄膜38是 藉CMP來研磨俾可使其之上表面平面化。 然後,光阻是塗佈在該氧化矽薄膜38上。然後,光阻 開孔部份是藉由曝光/顯影這光阻來形成在該等閉極電極 15 和该等源極/汲極區域21,22上的矽化物層33至35上。然 • 後,該氧化石夕薄膜38和該氮化石夕薄膜37是經由該等光阻開 孔部份來被蝕刻。因此,如在第24A和24β圖中所示,接觸 孔38a至38f是形成在該氧化矽薄膜38與該氮化矽薄膜” 中。該等接觸孔38a至38f在源極/汲極區域2i,22的底部具有 20 45至80 nm的直徑。 在這步驟中,該氧化矽薄膜38是利用CxiFyi/Ar/〇2基底 氣體藉著乾蝕刻來被蝕刻,而該氮化矽薄膜37是利用 CH^F^/CVAr基底氣體藉著乾蝕刻來被蝕刻。 该等接觸孔383,38〇,38(1,38£>是形成在與該3117部份重 19 1353037 * 疊的位置。因此,由氧化矽薄膜製成的STI 7在形成接觸孔 388,38(;,38山38[時亦是被輕微蝕刻。結果,該等接觸孔 382,38〇;,38£1,38{'的實質寬高比是分別增加,而不平坦是形成 在該等接觸孔383,38<:,38<1,38£'的底部。 5 然後’用來形成該等接觸孔38a至38f的光阻是移除, 而然後該等接觸孔38a至38f的内部是由氬離子負型濺鍍清 潔。負型濺鍍的條件是設定為蝕刻熱氧化物薄膜5 nm的厚 φ 度,而然後接觸孔38a至38f的底部部份與側壁被清潔。作 為該清潔製程,一個利用像是NF3或其類似般之氟化合物氣 10體的化學反應會被使用。因為該負型濺鍍物理地移除在接 觸孔38a至38f之底部部份上之矽化物的表面,有時一個利 用氟化物氣體的化學清洗在清洗薄矽化物方面是有利的。 而且,當該等接觸孔38a至38f具有高寬高比時,化學清洗 是比在適足地清洗接觸孔38a至38f之底部部份時的負型錢 15 鍍更有效。 φ 然後,如在第25八和2犯圖中所示,一個作為黏著層的
Ti層41是藉CVD法來形成在該氧化石夕薄膜38與該等接觸孔 38a至38f之側壁和底部部份上俾不曝露於大氣。該丁丨層41 是形成具有一個2 nm至8 nm的厚度,例如,5 nm。 20 該Ti層41是藉由使用一個含有像是Ar、H2、He或其類 似般之惰氣的反應氣體作為一個以四氯化欽為基準的反應 /稀釋氣體來長成。在長成該Ti層41中,基體溫度是設定成 150°C至700°C,例如’最好是30(TC至65(TC,而更好的400 °(:至600°(:。從矽化物之熱穩定性的觀點,6〇〇。(:或者更低 20 1353037 是理想的。在這情況中’四漠化鈦(titanium tetrabr〇mide) 可以使用取代TiCl4。 該Ti層41之長成大氣壓力是設定為4 5 Pa。在傳入至長 成大氣内的反應氣體當中’ TiCU與稀釋氣體的流動速率比 5率疋6又疋為1 _大約250而TiBi*4與稀釋氣體的流動速率比率 是設定為1 :大約150。
由於分別構成TiCU與TiBn的氣與溴具有降低能量,在 接觸孔38a至38f下面之矽化物層32至35之表面上的氧化物 薄膜是在形成Ti層41時移除。 1〇 然後’回火是在氫(H2)大氣下執行俾可清潔該了丨層41 的表面。然後’如在第26A和26B圖中所示,一個组(Ta)層 是藉濺鍍來形成於該Ti層41上作為一個障壁金屬層42俾具 有一個1 nm到20 nm的厚度,例如,15 nm。然後,一個Cu 種子層43是藉濺鍍來形成於該障壁金屬層42上俾具有一個 15 50 nm的厚度,例如。 在這情況中,最好的是,該Ti層41在從Ti層41之形成到 在Hz大氣中回火的製程中不應曝露於大氣。然而,該^層 41端視條件而定是可以曝露於大氣。 該障壁金屬層42不被限制為Ta層。Ta、TiN、TaN ' Ru、 20 WN、W-N-C、Ti-Si-Nx (0$χ<1)、Ta-Si-Nx (0$χ<1)、與 W-Si-Nx (Og X<1)中之任一者或者它們的組合是可以被使 用0 而且,該種子層43不被限制為Cu。Ru、CuMn、CuAl、 CuMg'CuSn中之任一者,與其他銅合金或者它們的組合是 21 1353037 可以使用。當CuMn被用作該種子層43時,障壁金屬層42的 形成可以省略,因為Μη能夠以自我對準形式形成該障壁 層。 該障壁金屬層42的厚度是設定成大約i nm到25 nm。最 5好的是該厚度應決定為能夠抑制在400t之下Cu之擴散一 段長時間的最低最小值,例如,若干小時或者更多。該障 壁金屬層42的厚度是端視材料而不同,但理想的是若使用 的話,Ta層應被堆疊在該等接觸孔383至3灯的側壁上到i nm厚或者更多。當該障壁金屬層42是形成太厚時,其後形 10成在接觸孔383至38!·中之插塞材料的Cu量是減少而因此接 觸電阻是增加。因此,最好的是,障壁金屬層42的最大薄 膜厚度應設定為20 nm或者更薄。 在這情況中,為了改進障壁特性,具有大約1 nm到5 nm 厚度的TiN層是會形成在該障壁金屬層42與該Ti層41之間。 15 然後,如在第27A和27B圖中所示,一個Cu層44是藉著 電鍍與充填在該等接觸孔38a至38f中來形成。在氧化矽薄 膜38之上表面上之該Cu層44的厚度是設定為大約400 nm。 然後,如在第28A和28B圖中所示,該Cu層44是在使用 障壁金屬層42作為端點感應層時藉CMP來從該氧化矽薄膜 2〇 38的上表面移除。然後,該障壁金屬層42與該Ti層41是藉 研磨來從該氧化矽薄膜38的上表面移除。結果,留在該等 接觸孔38a至38f内的該Cu層44、該種子層43、該障壁金屬 層42、和該Ti層41構成銅插塞44a至44f。 然後,如在第29圖和第30圖中所示’一個第二中間層 22 絕緣薄膜51是軸於該氧切薄膜m,分別連接 到該等第-層銅插塞44a至44f的導線凹坑是藉由把該第二 中間層絕緣薄膜51定以圖案來形成,而然後銅導線似至 52f是形成在該等導_坑内。形成銅導線仏至似的製程 具有如下之步驟:首先形成導線凹坑於該第4間層絕緣 薄膜511 ;然後連續地形妨障壁金屬與銅薄膜;而然後 藉C Μ P或其類似自該第二中間層絕緣薄膜5丨的上表面把Ta 障壁金屬與銅薄膜移除。 然後,一個第三中間層絕緣薄膜53是形成在該第二中 間層絕緣薄膜51與該等銅導線52a至52f上,然後分別連接 到該等銅導線52a至52f的接觸孔是藉由把該第三中間層絕 緣薄膜53定以圖案來形成,而然後第二層銅插塞54a至54f 疋形成。形成銅插塞54a至54f的製程具有如下之步驟:首 先在該第三中間層絕緣薄膜53中形成接觸孔;然後在該等 接觸孔中連續地形成Ta障壁金屬與銅薄膜;及然後藉CMp 或其類似把Ta障壁金屬與銅薄膜從該第三中間層絕緣薄膜 53的上表面移除。 然後,在該第三中間層絕緣薄膜53中的銅插塞54a至 54f是連接到形成於第三中間層絕緣薄膜53上的鋁導線55a 至55f。在這裡,第二和第三中間層絕緣薄膜51,53的上表面 是分別藉CMP來平面化。 在如上所說明之製造半導體元件的方法中,該Ti層41 是藉CVD法良好覆蓋地形成於接觸孔38a至38f的内表面上 作為一個黏膠層。結果,在接觸孔38a至38f之底部部份上 1353037 的矽化物層32至35是能夠令人滿意地由該丁丨層41覆蓋β 除此之外,如在第24Α圖至第26Α圖,及第24Β圖至第 26Β圖中所示,由於該Ti層41是藉CVD法來形成於該等接觸 孔38d,38f的内表面上’在矽化物層32與產生在底部部份上 5 2STI 7之間的水平差或者不平坦,例如,是由該Ti層41埋 藏。因此,接觸孔38d,38f的底部區域能夠平面化。 據此’在形成障壁金屬層42於Ti層41上時該等接觸孔 38d,38f的實質寬高比會被縮減,而且障壁金屬層42可以良 好覆蓋地長成在該等接觸孔38d,38f的内表面上。 10 而且,由於在接觸孔38d,38f中的整個底部是由障壁金 屬層42覆蓋’ 一個在該銅層44與該等矽化物層32至35之間 的接觸能夠被防止。此外,由於該障壁金屬層42是良好覆 蓋地形成,在接觸孔38a至38f中空間的產生被防止。 據此’ 一個在埋藏於接觸孔38&至38{*中之銅層44與該 15等矽化物層32至35之間的接觸會令人滿意地由障壁金屬層 42防止。 而且,在接觸孔38a至38f下面之矽化物層32至35之表 面上的氧化物薄膜是藉著在Ti層41形成之前所施加的清洗 製程或者藉著在形成Ti層41中的降低動作來移除。因此, 20在Tl層41與矽化物層32至35之間之接觸電阻的增加會被防 止0 藉由以上’在形成於接觸孔383,38(;,38(1,38[中之銅插塞 44a,44C,44d,44f與矽化物層32,34之間之一個在源極/沒極區 域21,22上的接面洩漏會被防止。此外,即使接觸孔38a至38f 24 1353037 • 的直徑是變窄成80 nm或者更小,在接觸孔38a,38c,38d,38f 中空間的產生能夠被防止而且銅插塞的接觸電阻能夠藉由 把在石夕化物層32,34之表面上的氧化物薄膜移除來被降 低。作為接觸礼38a至38f之個別直徑是縮減成8〇nm或者更 5小的半導體元件,是有SRAM,例如。 第31圖顯示在Ti層是藉CVD法形成在接觸孔之内表面 上與無Ti層是形成之兩情況中銅插塞以及在習知技術中鎢 φ (W)插塞之對應接觸電阻的測量結果。根據第31圖,察覺到 的疋,當Τι層是藉CVD法形成作為銅插塞的黏膠層時,接 10觸電阻會降低大約1/3。而且,當丁3層是形成作為銅插塞之 障壁層與TaSiN層是形成作為障壁層的兩種情況是彼此作 比較時,該Ta層會提供較小的接觸電阻。 在前述的說明書中,本發明已配合特定實施例來作推 述。然而,很明顯的是,各式各樣的變化與改變在沒有離 15開本發明的廣義精神與範圍之下能夠被作成。例如,讀者 φ I了解的是’於此中所述之製程動作的特定順序與組合僅 是舉例說明而已,本發明可以利用不同或者額外的製程動 作’或者製程動作的不同組合或順序來執行。作為進—步 的例子’-個實施例的每個特徵是可以與其他實施例的其 .2° ^後齡與隨。此外,特徵可以依需要來增加或者減 冑此,本發明僅$後附之巾請專利範m及其之等效物 限制。 本發明的其他系統、方法、特徵與優點對於熟知此項 技術的人仕來說將會由於該等圖式與詳細說明的審視而變 25 1353037 成顯而易知。所有該等額外的系統、方法、特徵和優點是 打算被包括在這說明書之内、在本發明的範圍之内、以及 由後附的申請專利範圍所保護。 【圖式簡單說明3 5 第1A至1K圖是為顯示本發明之實施例之形成半導體 元件之步驟的剖視圖; 第2A至28B、29、和30圖是為顯示本發明之實施例之 形成半導體元件之步驟的剖視圖; 第31圖是為本發明之實施例之插塞與習知插塞之對應 10 之接觸電阻之累積機率的分佈圖;及 第32A至32C圖是為作為參考之顯示形成半導體元件 之步驟的剖視圖。 【主要元件符號說明】 100 矽基體 110 矽化物 101 元件隔離絕緣薄膜 111 接觸孔 102 MOS電晶體 112 接觸孔 103 中間層絕緣薄膜 114 障壁層 104 閘極絕緣薄膜 115 Cu種子層 105 閘極電極 116 Cu層 106 絕緣側壁 120 空間 107 源满及極區域 1 矽基體 108 源極/沒極區域 la STI埋藏凹坑 109 矽化物 2 氧化矽薄膜 26 1353037
2a 開孔 22a p型延伸區域 3 光阻 23a Kbs夕薄膜 3a 開孔 23b 薄膜 4 N-井 24 t/ibi夕薄膜 5 P-井 25 側壁 6 氮化石夕薄膜 26 光阻 6a 開孔 22 p型源極/没極區域 7 SΉ 21 η型源極/没極區域 11 光阻 21b 降低電阻區域 11a 開孔 27 氧化矽薄膜 12 光阻 28 凹坑部份 12a 開孔 29 SiGe 層 13 閘極絕緣薄膜 30 Ni薄膜 14 多晶矽薄膜 31 保護薄膜 15 光阻 32 6夕化物層 16 光阻 33 ί夕化物層 17 光阻圖案 34 石夕化物層 14g 閘極電極 35 矽化物層 18 光阻 37 氮化矽薄膜 19 光阻 38 氧化矽薄膜 21a η型延伸區域 38a至38f 接觸孔 27 1353037 41 52a至52f 銅導線 42 障壁金屬層 53 第. 三中間層絕緣薄膜 43 Cu#子層 54a至54f 第二層銅插塞 44 Cu層 55a^55f 鋁導線 44a至44f 銅插塞 51 第二中間層絕緣薄
28

Claims (1)

1353037 十、申請專利範圍: 1.一種製造半導體元件的方法,包含: 於一個半導體基體之上形成一個矽化物層; 於該矽化物層之上形成一個絕緣薄膜; 5 在該絕緣薄膜中形成一個到達該矽化物層的孔; 於該孔之内壁表面與底部表面之上形成一個鈦層; 於該孔中的鈦層之上形成一個用於防止銅擴散的障 壁層;及 埋藏一個銅層於該孔内。 10 2.如申請專利範圍第1項所述之方法,其中,該鈦層是藉 CVD法來形成。 3. 如申請專利範圍第2項所述之方法,其中,在該CVD法中 一個來源氣體含有TiCl4與TiBr4中之至少一者。 4. 如申請專利範圍第3項所述之方法,其中,該CVD法是執 15 行俾進一步含有一惰氣。 5. 如申請專利範圍第2項所述之方法,其中,該鈦層是在以 150°C到700°C之範圍的溫度下加熱該半導體基體時長 成。 6. 如申請專利範圍第1項所述之方法,其中,在該孔之側壁 20 之上的欽層具有一個1 nm到10 nm的厚度。 7. 如申請專利範圍第1項所述之方法,更包含: 在形成鈦層之前清洗該孔的内部以及該矽化物層的 表面。 8. 如申請專利範圍第7項所述之方法,其中,清洗該孔的内 29 1353037 部以及該矽化物層的表面是由利用氬離子的濺鍍清洗與 利用氟化合物氣體之清洗中之任一者執行。 9.如申請專利範圍第1項所述之方法,其中,該基體是在形 成鈦層之後於氫大氣下回火。 5 10.如申請專利範圍第1項所述之方法,其中,該障壁層是 為一個薄膜,其是從Ta、TiN、TaN、Ru、WN、W-N-C、 Ti-Si-N、Ta-Si-N、與W-Si-N中選擇出來之至少一者。 11.如申請專利範圍第1項所述之方法,其中,該障壁層的厚 度是為1 nm至20 nm。 10 12.如申請專利範圍第1項所述之方法,其中,埋藏該銅層 於該孔内包括於該孔内之障壁層之上形成一個種子層。 13. 如申請專利範圍第12項所述之方法,其中,該種子層是 由Cu、Ru、與Cu合金中之任一者形成。 14. 如申請專利範圍第1項所述之方法,其中,在該絕緣層 15 之上的該銅層、該障壁層、與該鈦層是藉化學機械研磨 法來移除。 15. 如申請專利範圍第1項所述之方法,其中,該矽化物層 包括石夕化鎳、6夕化姑、與石夕化錄中之任一者。 16. 如申請專利範圍第15項所述之方法,其中,該鎳合金是 20 為由鎳與始金形成的合金。 17. 如申請專利範圍第1項所述之方法,其中,該矽化物層 是形成在源極/汲極區域的表面之上,該源極/汲極區域 接觸一個藉由埋藏一個絕緣材料於該半導體基體中來 構築而成的元件隔離結構,且該孔的底部部份是形成在 30 1353037 該矽化物層與鄰近該矽化物層的元件隔離結構之上。 18. 如申請專利範圍第1項所述之方法,更包含如下之步驟: 形成一個矽鍺層於形成在該半導體基體中之PMOS 電晶體之源極/汲極區域的表面之上;及 5 藉該矽鍺層與一金屬的反應來形成該矽化物層。 19. 一種半導體元件,包含: 一個半導體基體; 一個形成在該半導體基體之上的矽化物層; 一個形成於該矽化物層之上的絕緣薄膜; 10 一個形成於該絕緣薄膜中到達該矽化物層的孔; 一個形成於該孔之底部表面與内壁表面之上的鈦 層; 一個形成於該鈦層之上之用於防止銅擴散的障壁 層;及 15 一個形成在該障壁層之上且埋藏於該孔内的銅層。 20. 如申請專利範圍第19項所述之元件,其中,該障壁層包 括一個薄膜,其是從Ta、TiN、TaN、Ru、WN、W-N-C、 Ti-Si-N、Ta-Si-N、與W-Si-N中選擇出來之至少一者。 31
TW097105318A 2007-02-16 2008-02-15 Semiconductor device and method of manufacturing t TWI353037B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007036377A JP5211503B2 (ja) 2007-02-16 2007-02-16 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200847331A TW200847331A (en) 2008-12-01
TWI353037B true TWI353037B (en) 2011-11-21

Family

ID=39782244

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097105318A TWI353037B (en) 2007-02-16 2008-02-15 Semiconductor device and method of manufacturing t

Country Status (4)

Country Link
US (1) US8076239B2 (zh)
JP (1) JP5211503B2 (zh)
KR (1) KR100971922B1 (zh)
TW (1) TWI353037B (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2930377B2 (ja) 1990-07-02 1999-08-03 株式会社足立ライト工業所 パチンコ機の景品球払出装置
US8258057B2 (en) * 2006-03-30 2012-09-04 Intel Corporation Copper-filled trench contact for transistor performance improvement
JP5343417B2 (ja) * 2008-06-25 2013-11-13 富士通セミコンダクター株式会社 半導体装置およびその製造方法
JP2010186877A (ja) 2009-02-12 2010-08-26 Renesas Electronics Corp 半導体装置およびその製造方法
US8507988B2 (en) * 2009-10-02 2013-08-13 Taiwan Semiconductor Manufacturing Company, Ltd. High voltage devices, systems, and methods for forming the high voltage devices
US8610283B2 (en) 2009-10-05 2013-12-17 International Business Machines Corporation Semiconductor device having a copper plug
KR101776926B1 (ko) 2010-09-07 2017-09-08 삼성전자주식회사 반도체 소자 및 그 제조 방법
US8852674B2 (en) 2010-11-12 2014-10-07 Applied Materials, Inc. Method for segregating the alloying elements and reducing the residue resistivity of copper alloy layers
JP2013165224A (ja) * 2012-02-13 2013-08-22 Fujitsu Semiconductor Ltd 半導体装置及びその製造方法
US8716765B2 (en) 2012-03-23 2014-05-06 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US8765602B2 (en) 2012-08-30 2014-07-01 International Business Machines Corporation Doping of copper wiring structures in back end of line processing
US8835309B2 (en) 2012-09-13 2014-09-16 International Business Machines Corporation Forming nickel—platinum alloy self-aligned silicide contacts
US8668835B1 (en) 2013-01-23 2014-03-11 Lam Research Corporation Method of etching self-aligned vias and trenches in a multi-layer film stack
US8906810B2 (en) 2013-05-07 2014-12-09 Lam Research Corporation Pulsed dielectric etch process for in-situ metal hard mask shape control to enable void-free metallization
CN108292684B (zh) 2015-11-20 2022-06-21 株式会社半导体能源研究所 半导体装置、该半导体装置的制造方法或包括该半导体装置的显示装置
US10269646B2 (en) * 2016-12-15 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
TWI742137B (zh) * 2016-12-15 2021-10-11 台灣積體電路製造股份有限公司 半導體裝置的製造方法
US10186456B2 (en) * 2017-04-20 2019-01-22 Taiwan Semiconductor Manufacturing Company, Ltd. Methods for forming contact plugs with reduced corrosion
US10141225B2 (en) 2017-04-28 2018-11-27 Taiwan Semiconductor Manufacturing Company, Ltd. Metal gates of transistors having reduced resistivity
US10199267B2 (en) * 2017-06-30 2019-02-05 Lam Research Corporation Tungsten nitride barrier layer deposition
US10840189B2 (en) * 2018-07-30 2020-11-17 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit devices having raised via contacts and methods of fabricating the same
US11257755B2 (en) 2020-06-15 2022-02-22 Taiwan Semiconductor Manufacturing Co., Ltd. Metal loss prevention in conductive structures
US11776901B2 (en) * 2021-03-10 2023-10-03 Taiwan Semiconductor Manufacturing Company, Ltd. Via landing on first and second barrier layers to reduce cleaning time of conductive structure
US12412781B2 (en) * 2022-05-26 2025-09-09 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming a contact plug by bottom-up metal growth

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08176823A (ja) 1994-12-26 1996-07-09 Sony Corp 高融点金属薄膜の成膜方法
JPH08213343A (ja) * 1995-01-31 1996-08-20 Sony Corp 半導体装置およびその製造方法
JPH08330424A (ja) * 1995-06-02 1996-12-13 Hitachi Ltd 半導体集積回路装置およびその製造方法ならびにそれに用いる製造装置
JPH08335641A (ja) * 1995-06-06 1996-12-17 Texas Instr Inc <Ti> チタン・ポリサイドcmos回路にオーミック・コンタクトを設ける方法及びそのオーミック・コンタクトを有する集積回路
JP3129232B2 (ja) * 1997-05-08 2001-01-29 日本電気株式会社 半導体装置の製造方法
KR19990010041A (ko) * 1997-07-14 1999-02-05 문정환 반도체소자의 확산방지막 형성방법
US5976976A (en) * 1997-08-21 1999-11-02 Micron Technology, Inc. Method of forming titanium silicide and titanium by chemical vapor deposition
JP3189771B2 (ja) * 1997-11-26 2001-07-16 日本電気株式会社 半導体装置の製造方法
US6841203B2 (en) * 1997-12-24 2005-01-11 Tokyo Electron Limited Method of forming titanium film by CVD
US6635569B1 (en) * 1998-04-20 2003-10-21 Tokyo Electron Limited Method of passivating and stabilizing a Ti-PECVD process chamber and combined Ti-PECVD/TiN-CVD processing method and apparatus
US6294466B1 (en) * 1998-05-01 2001-09-25 Applied Materials, Inc. HDP-CVD apparatus and process for depositing titanium films for semiconductor devices
US6284052B2 (en) * 1998-08-19 2001-09-04 Sharp Laboratories Of America, Inc. In-situ method of cleaning a metal-organic chemical vapor deposition chamber
US6338880B1 (en) * 1998-09-04 2002-01-15 Micron Technology, Inc. Chemical vapor deposition process for depositing titanium nitride films from an organometallic compound
US6146991A (en) * 1999-09-03 2000-11-14 Taiwan Semiconductor Manufacturing Company Barrier metal composite layer featuring a thin plasma vapor deposited titanium nitride capping layer
US6184138B1 (en) * 1999-09-07 2001-02-06 Chartered Semiconductor Manufacturing Ltd. Method to create a controllable and reproducible dual copper damascene structure
US6277744B1 (en) * 2000-01-21 2001-08-21 Advanced Micro Devices, Inc. Two-level silane nucleation for blanket tungsten deposition
TW584921B (en) 2000-02-18 2004-04-21 Applied Materials Inc Method and apparatus for annealing copper films
KR100762863B1 (ko) * 2000-06-30 2007-10-08 주식회사 하이닉스반도체 확산방지 티타늄-실리콘-질소 막을 이용한 구리금속배선방법
US20020020476A1 (en) * 2000-07-12 2002-02-21 Eiichi Ishii Method of surface treatment of titanium metal
GB2366338B (en) * 2000-08-22 2003-11-19 Draftex Ind Ltd Protective bellows
DE10056871B4 (de) * 2000-11-16 2007-07-12 Advanced Micro Devices, Inc., Sunnyvale Feldeffekttransistor mit verbessertem Gatekontakt und Verfahren zur Herstellung desselben
KR100462759B1 (ko) * 2002-05-06 2004-12-20 동부전자 주식회사 확산 장벽층을 갖는 금속 배선 및 그 제조 방법
JP2004111479A (ja) * 2002-09-13 2004-04-08 Toshiba Corp 半導体装置及びその製造方法
KR100528446B1 (ko) 2003-12-30 2005-11-15 주식회사 하이닉스반도체 반도체 소자의 콘택 형성방법
US20050221612A1 (en) * 2004-04-05 2005-10-06 International Business Machines Corporation A low thermal budget (mol) liner, a semiconductor device comprising said liner and method of forming said semiconductor device
JP4811870B2 (ja) * 2004-04-09 2011-11-09 東京エレクトロン株式会社 Ti膜およびTiN膜の成膜方法およびコンタクト構造、ならびにコンピュータ読取可能な記憶媒体およびコンピュータプログラム
KR100695887B1 (ko) * 2004-12-09 2007-03-20 삼성전자주식회사 티타늄질화막 형성 방법 및 상기 티타늄질화막을 이용한금속-절연체-금속 커패시터의 하부전극 형성 방법
JP2006165469A (ja) * 2004-12-10 2006-06-22 Fujitsu Ltd 半導体装置及びその製造方法
KR100645207B1 (ko) * 2005-02-23 2006-11-10 주식회사 하이닉스반도체 반도체 소자의 배선 형성 방법
US7485556B2 (en) * 2005-03-18 2009-02-03 Applied Materials, Inc. Forming metal silicide on silicon-containing features of a substrate
US7365009B2 (en) * 2006-01-04 2008-04-29 United Microelectronics Corp. Structure of metal interconnect and fabrication method thereof
JP2007201054A (ja) * 2006-01-25 2007-08-09 Matsushita Electric Ind Co Ltd 接続部構造及びその製造方法
US7407875B2 (en) * 2006-09-06 2008-08-05 International Business Machines Corporation Low resistance contact structure and fabrication thereof

Also Published As

Publication number Publication date
US8076239B2 (en) 2011-12-13
JP5211503B2 (ja) 2013-06-12
KR20080076821A (ko) 2008-08-20
KR100971922B1 (ko) 2010-07-22
TW200847331A (en) 2008-12-01
JP2008205010A (ja) 2008-09-04
US20080265417A1 (en) 2008-10-30

Similar Documents

Publication Publication Date Title
TWI353037B (en) Semiconductor device and method of manufacturing t
TWI321831B (en) Method for integration of silicide contacts and silicide gate metals
TWI544630B (zh) 具有高濃度的硼摻雜鍺之電晶體
US7229871B2 (en) Integrated circuit containing polysilicon gate transistors and fully silicidized metal gate transistors
US8247284B2 (en) Manufacture of semiconductor device with stress structure
TW201123448A (en) Gate electrode for field effect transistor and field effect transistor
JP5549458B2 (ja) 半導体装置の製造方法
TW200845206A (en) Method for manufacturing insulated gate field effect transistor
WO2007078590A2 (en) Silicide layers in contacts for high-k/metal gate transistors
US6531749B1 (en) Field effect transistor having a two layered gate electrode
JP2010010508A (ja) 半導体装置および半導体装置の製造方法
TW202040653A (zh) 半導體裝置的形成方法
TW202107567A (zh) 積體電路結構及其製造方法
JP5212278B2 (ja) 絶縁ゲート電界効果トランジスタ及びその製造方法
JP4377721B2 (ja) 半導体装置の製造方法
US20080290415A1 (en) Semiconductor device and method for fabricating the same
US6667204B2 (en) Semiconductor device and method of forming the same
TWI528497B (zh) 製造具有低電阻裝置接觸之積體電路的方法
US20250366016A1 (en) Method for forming dual silicide in manufacturing process of semiconductor structure
TWI832320B (zh) 形成具有接觸特徵之半導體裝置的方法
JP2007214436A (ja) 半導体装置の製造方法および半導体装置
JP5194732B2 (ja) 半導体装置の製造方法および半導体装置
JP2009094439A (ja) 半導体装置と半導体装置の製造方法
US20090085131A1 (en) Semiconductor device and manufacturing method thereof
JP2011181781A (ja) 半導体装置および半導体装置の製造方法