[go: up one dir, main page]

TWI234261B - Method of forming wafer backside interconnects - Google Patents

Method of forming wafer backside interconnects Download PDF

Info

Publication number
TWI234261B
TWI234261B TW093127599A TW93127599A TWI234261B TW I234261 B TWI234261 B TW I234261B TW 093127599 A TW093127599 A TW 093127599A TW 93127599 A TW93127599 A TW 93127599A TW I234261 B TWI234261 B TW I234261B
Authority
TW
Taiwan
Prior art keywords
wafer
mask layer
patent application
item
front side
Prior art date
Application number
TW093127599A
Other languages
English (en)
Other versions
TW200610119A (en
Inventor
Shih-Feng Shao
Chen-Hsiung Yang
Xsin-Ya Peng
Original Assignee
Touch Micro System Tech
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Touch Micro System Tech filed Critical Touch Micro System Tech
Priority to TW093127599A priority Critical patent/TWI234261B/zh
Priority to US10/904,621 priority patent/US7008821B1/en
Application granted granted Critical
Publication of TWI234261B publication Critical patent/TWI234261B/zh
Publication of TW200610119A publication Critical patent/TW200610119A/zh

Links

Classifications

    • H10W20/20
    • H10W20/023
    • H10W20/0234
    • H10W20/0242
    • H10W20/2125
    • H10W72/075
    • H10W72/59
    • H10W72/884
    • H10W72/951
    • H10W74/00
    • H10W74/117
    • H10W90/734
    • H10W90/754

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Weting (AREA)

Description

1234261 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種製作晶圓背面内連接導線之方法,尤 指一種利用晶圓背面内連接導線達到晶圓級封裝(wafer level chip scale package, WLCSP)之方法。 【先前技術】 積體電路(integrated circuit,1C)之封裝方式大致可區分 為引腳插入型(pin through hole, PTH)與表面黏著型(surface mounting technology, SMT)二大類,其中球栅陣列(ballgdd array,BGA)封裝為目前應用最廣泛的一種smt封裝型 態。請參考第1圖,第1圖為一 BGA封裝體1〇之示意圖。 如第1圖所示,BGA封裝體10包含有一封裝基板12、一 晶粒(die)14利用一銀膠層16黏著於封裝基板12之表面, 以及一封蓋層18覆蓋於晶粒14與封裝基板12之表面。晶 粒14包含有一電路佈局(圖未示),以及複數個與電路佈局 (圖未示)相電連接之金屬連接墊20。封裝基板12之下表面 則包含有複數個呈陣列排列之錫球(s〇lder bump)22。晶粒 14之各金屬連接墊20分別利用一導線24與相對應之錫球 22電連接,藉此晶粒14可透過封裝基板12之錫球22連 接至一印刷電路板(Printed circuit board,PCB),並進一步與 !234261 其他電子裝置組成完整的電子系統。 然而由於半導體製猶寬不_低,電路佈局的積集度 因此不斷提升,電路佈局之輸人輸出端(I/〇 terminal)的數 目亦隨之增加。在此狀況下BGA封裝體1〇之尺寸勢必增 加以容納為數眾多的金屬連接墊2 〇 U此料造成封裝 基板12翹曲變形等問題。因此為解決BGA封裝體1〇因尺 寸過大所衍生之問題,晶粒級封裝(chip scale package,csp) 的概念即應運而生。 CSP的疋義為封裝體的面積小於未封裝前的裸晶之面 積1.5倍以下,而利用各種封裝技術製作之封裝體在符合 此一定義的條件下均可稱之為CSP,例如利用縮小錫球間 距方式之精細間距 BGA(fine Pinch ball grid array,FP BGA) ’或是採覆晶(flip chip,fc)方式之封裝體。 然而上述方式形成之CSP均具有未能克服之缺點或應 用上之限制。就FP BGA而言,目前FP BGA雖然可以符 合CSP之規格要求,然而FPBGA仍屬於BGA技術,因此 製作上必須面臨晶片與封裝基板之間的應力匹配問題,而 且錫球間距有一定之限制,過小之錫球間距將使封裝基板 1234261 與印刷電路板之間的焊接產生問題。再者,利用打線(wire bonding)方式連接晶片與封裝基板之封裝體由於必須保有 打線空間,因此封裝體之面積無法進一步加以縮小。至於 FC則係利用錫球直接連接晶片正面與封裝基板所形成,在 此狀況下封裝體之面積雖較利用打線方式連接之封裝體的 面積為小,但由於係利用晶片正面與封裝基板接合,因此 無法應用於封裝需要正面朝上之元件,例如光學感應元件 或喷墨頭元件之封裝。 有鑑於此,申請人針對習知封裝方法之缺點,提出一種 製作晶圓背面内連接導線之方法,藉此有效縮小封裝體之 面積達到超越CSP規格之WLCSP規格(封裝體與裸晶之面 積比接近1:1)之要求,同時亦可應用於需要正面朝上之元 件封裝。 【發明内容】 因此本發明之主要目的在提供一種製作晶圓背面内連 接導線之方法,以解決上述習知技術之缺點。 根據本發明之一較佳實施例,係提供一種製作晶圓背面 内連接導線之方法。首先提供一晶圓,該晶圓正面係利用 1234261 一上蓋晶圓加以保護,且該晶圓包含有至少一電路元件設 置於該晶圓正面以及至少一金屬連接墊設於該晶圓正面並 與該電路元件電連接。接著於該晶圓背面形成一遮罩層, 並於該遮罩層與該金屬連接墊相對應之位置形成一開口。 隨後利用該遮罩層由該晶圓背面進行一等向性蝕刻製程, 以去除未被該遮罩層遮蔽之該晶圓以形成一圓弧形狀之缺 口。之後去除該遮罩層,並進行一蝕刻製程,由該晶圓背 面全面去除該晶圓直至曝露出該金屬連接墊。最後於該晶 圓背面形成一内連接導線。 由於本發明之方法係將内連接導線製作於晶圓之背 面,因此可大幅縮小封裝體之體積。同時晶圓係於封裝後 才進行切割,因此具有批次生產、成本低並相容於標準半 導體製程之優點。 為了使貴審查委員能更近一步了解本發明之特徵及 技術内容,請參閱以下有關本發明之詳細說明與附圖。然 而所附圖式僅供參考與輔助說明用,並非用來對本發明加 以限制者。 1234261 【實施方式】 請參考第2圖至第9圖,第2圖至第9圖為本發明一較 佳實施例製作晶圓背面内連接導線方法之示意圖。首先如 第2圖所示,提供一晶圓30,且晶圓30包含有至少一電 路元件32設置於晶圓30之正面以及至少一金屬連接墊34 設於晶圓30之正面並與電路元件32電連接,同時晶圓30 上方另有一上蓋晶圓36,並利用一接合層38與晶圓30接 合,藉以保護晶圓30之正面。其中於本實施例中上蓋晶圓 36係利用接合層38與晶圓30接合,換合層38之材料可 使用常用之接合材料,如光阻、環氧樹脂(epoxy)或UV膠 等,然而上蓋晶圓36與晶圓30之接合方式亦可視接合效 果而採用其他方式,如陽極接合或電漿輔助接合等方式。 另外,若電路元件32為感光元件,如CMOS或CCD感光 元件,則上蓋晶圓36則需使用透明材料。 如第3圖所示,接著由晶圓30之背面進行一晶圓薄化 製程,以縮減晶圓30之厚度。其中本實施例係利用二階段 之薄化製程,包含有先進行一第一薄化製程,利用一粗磨 (grinding)製程或一研磨(polishing)製程,或分別進行一粗磨 製程與一研磨製程,在不造成晶圓30受損的前提下先快速 磨除部分晶圓30。接著進行第二薄化製程,利用一化學機 1234261 械研磨(CMP)、一電漿蝕刻與一濕式蝕刻等製程,或進行 上述製程之組合’全面地由晶圓30之背面將晶圓30之厚 度進一步縮減至100微米之下。此外值得注意的是,本發 明亦可利用#用於石夕覆絕緣基底(siHc〇n 〇n insulator, SOI) 日日圓之薄化技術,例如Smart cut、Nanocleave或Eltran等 晶圓薄化技術,達到薄化晶圓之目的。 如第4圖所示,於晶圓3〇之背面形成一遮罩層4〇,並 在與金屬連接墊34相對應之位置定義出一開口 42。其中 本實施例中遮罩層40係使用光阻材料,並利用曝光與顯影 ‘程直接形成開口 42 ’然而遮罩層40亦可視需求使用非 光阻材料,如氧化層或氮化層,並利用蝕刻方式形成開口 42。接著如第5圖所示,進行一等向性蝕刻製程,例如一 反應性離子蝕刻(reactive i〇n etching,RIE)製程或一溼式蝕 刻製程,去除開口 42内之部分晶圓30,以於晶圓30之背 面形成一缺口 44,且此時金屬連接墊34並未曝露出來。 如第ό圖所示,去除晶圓3〇之背面作為遮罩層4〇之光 阻層’並由晶圓3〇之背面進行一全面性飯刻製程,去除部 分晶圓30直至曝露出金屬連接墊34,並使缺口 44之侧壁 呈現向外開放之碗狀,亦即缺口 44之侧壁與晶圓3〇法線 1234261 之角度小於90度之狀態。由上述可知,本實施例係利用二 階段的蝕刻方式,先利用一等向性蝕刻製程使缺口 44之侧 壁形成圓弧形狀,接著再利用一蝕刻製程由晶圓30之背面 全面性地去除晶圓30,使缺口 44之側壁形成向外開放之 狀態,以確保後續内連接導線之沉積效果,同時並曝露出 金屬連接墊34。另外,若遮罩層40之材料為非光阻材料, 則亦可應用In-situ方式直接於進行蝕刻製程時利用不同反 應物與參數加以去除遮罩層40以及除部分晶圓30,直至 曝露出金屬連接墊34〇 另外值得注意的是除上述利用二階段蝕刻方式形成具 有平坦開放之側壁之方式外,本發明亦可利用單一蝕刻製 程達到相同之效果。舉例來說,利用一非等向性蝕刻製程 (例如一電漿蝕刻製程),去除缺口 44内之晶圓30以使缺 口 44之側壁與晶圓30法線之角度小於90度。另外,利用 一溼式蝕刻(例如利用氫氧化鉀作為蝕刻液),並配合適當 之參數調配,亦可使蝕刻沿晶圓30之晶格排列方向進行, 進而使缺口 44之侧壁形成約54.7度之角度,以利後續内 連接導線之形成。 如第7圖所示,進行一沉積製程,例如一電漿輔助化學 1234261 氣相沉積(PECVD)製程,於晶圓3〇之背面全面沉積一絕緣 層46,接著並於絕緣層46之表面塗佈一光阻層48,再利 用曝光與顯影製程於光阻層48相對應金屬連接墊34之位 置形成一開口 50。接著如第8圖所示,進行一蝕刻製程, 例如一反應性離子蝕刻製程’去除開口 5〇内之絕緣層46, 以曝露出金屬連接墊34。 最後如第9圖所示,去除光阻層48,並於晶圓30之背 面製作Hi㈣接導線52。其巾於本實關巾,内連接導線 52之製作係—沉積製料於絕緣層#與金屬連接塾 34之表面沉積—導電層,如_金屬層,接著再利用一光阻 2木(圖未7F),對導電層進行似彳製程,以㈣出内連接 導、、表52之圖案’最後再去除光阻圖案(圖未示)以完成本發 、内連接$線52之製作。然而内連接導線52之製作亦可 現需要採取其他方式,例如利料罩(shadcnvmask)配合薄 、、技術,如物理氣相沉積,直接於晶圓%之背面定義出内 連接導線52之圖案。 、、,本务明之特徵在於晶圓3〇之背面形成内連接導線52, 亚利用至少―_製程於晶目3G之背面形成具有平坦與 °卜開放側壁之開口 44,如此一來可避免開口 Μ之側壁 1234261 過於陡直而影響後續導電層之沉積效果,進而可確保内連 接導線52之電性表現。同時當晶圓30之背面的内連接導 線52形成後,即可直接由晶圓30之背面利用錫球、覆晶 或其他方式與封裝基板接合進行封裝,並待封裝完成後再 進行晶圓30之切割。因此本發明具有批次生產、成本低並 相容於標準半導體製程之優點。 相較於習知技術於晶圓之正面製作金屬連接墊,並利用 打線方式或覆晶方式進行封裝之方式,本發明係直接於晶 圓之背面形成内連接導線,因此可有效縮小封裝體之面 積,以符合CSP甚至是WLCSP之要求。此外,本發明製 作晶圓背面内連接導線之方法,不僅可應用於對尺寸要求 嚴格之1C元件或微機電元件等元件之封裝,更可應用於感 光元件或是喷墨頭元件等需正面朝上之元件的封裝。 以上所述僅為本發明之較佳實施例,凡依本發明申請專 利範圍所做之均等變化與修飾,皆應屬本發明專利之涵蓋 範圍。 【圖式簡單說明】 第1圖為一 BGA封裝體之示意圖。 13 1234261 第2圖至第9圖為本發明一較佳實施例製作晶圓背面内連 接導線方法之示意圖。 【主要元件符號說明】 10 BGA封裝體 12 封裝基板 14 晶片 16 銀膠層 18 封蓋層 20 金屬連接墊 22 錫球 24 導線 30 晶圓 32 電路元件 34 金屬連接墊 36 上蓋晶圓 38 接合層 40 遮罩層 42 開口 44 缺口 46 絕緣層 48 光阻層 50 開口 52 内連接導線 14

Claims (1)

1234261 十、申請專利範圍: h 一種製作晶圓背面内連接導線之方法,該晶圓具有一晶 圓正面與一晶圓背面,且該晶圓包含有至少一電路元件 設置於該晶圓正面以及至少一連接塾設於該晶圓正面 . 並與該電路元件電連接,該方法包含有·· 一 於該晶圓背面形成一遮罩層,且該遮罩層包含有至少一 與該連接墊相對應之開口; 利用該遮罩層由該晶圓背面進行—第一蝕刻製程,以去· 除未被該遮罩層遮蔽之該晶圓以形成一缺口; 去除該遮罩層; 以及 於該晶圓背面形成一内連接導線。 2·如申請專利範圍第1項所述之方法 另包含有一上蓋晶圓。 其中该晶圓正面上
3. 如申請專利範圍第2項所述之方法 利用一接合層與該晶圓正面接合。 ’其中該上蓋晶圓係 4·如申請專利 。固币z峭尸汀遮之方法,其中該上 利用陽極接合方式與該晶圓正面接合 15 1234261 5. 如申請專利範圍第2項所述之方法,其中該上蓋晶圓係 利用電漿輔助接合方式與該晶圓正面接合。 6. 如申請專利範圍第1項所述之方法,另包含有於該晶圓 背面形成該遮罩層之前,先對該晶圓背面進行一晶圓薄 化製程序。 7. 如申請專利範圍第6項所述之方法,其中該晶圓薄化製 程包含有選擇性地進行一粗磨(grinding)製程、一研磨 (polishing)製程、一化學機械研磨製程、一渔式蚀刻製 程或一電漿蚀刻製程,或進行上述五種製程之任合組 合。 8. 如申請專利範圍第6項所述之方法,其中該晶圓薄化製 程係為一應用於石夕覆絕緣基底(silicon on insulator,SOI) 晶片之薄化製程。 9. 如申請專利範圍第6項所述之方法,其中於進行完該晶 圓薄化製程後,該晶圓之厚度小於1〇〇微米。 16 1234261 含有至少一電路元件設置於該晶圓正面以及至少 一連接墊設於該晶圓正面並與該電路元件電連接. 於該晶圓背面形成一遮罩層,且該遮罩層包含有至,ι、 與該連接墊相對應之開口; 利用该遮罩層由該晶圓背面進行一第一钱刻掣程,以去 除未被該遮罩層遮蔽之該晶圓以形成一缺口,且, 缺口之側壁係呈現一圓弧形狀; 去除該遮罩層; 進行-第二侧製程,由該晶圓背面全面去除該晶圓直 至曝露出該連接墊;以及 於該晶圓背面形成一内連接導線。 其中該上蓋晶圓 20·如申請專利範圍第19項所述之方法 係利用一接合層與該晶圓正面接合。
22.如申請專利範圍第19項所述之方法,发中u曰 係利用電漿辅助接合方式與該晶圓正面接合;皿曰曰 19
TW093127599A 2004-09-10 2004-09-10 Method of forming wafer backside interconnects TWI234261B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW093127599A TWI234261B (en) 2004-09-10 2004-09-10 Method of forming wafer backside interconnects
US10/904,621 US7008821B1 (en) 2004-09-10 2004-11-19 Method of forming a wafer backside interconnecting wire

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW093127599A TWI234261B (en) 2004-09-10 2004-09-10 Method of forming wafer backside interconnects

Publications (2)

Publication Number Publication Date
TWI234261B true TWI234261B (en) 2005-06-11
TW200610119A TW200610119A (en) 2006-03-16

Family

ID=35966211

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093127599A TWI234261B (en) 2004-09-10 2004-09-10 Method of forming wafer backside interconnects

Country Status (2)

Country Link
US (1) US7008821B1 (zh)
TW (1) TWI234261B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100426478C (zh) * 2005-09-08 2008-10-15 探微科技股份有限公司 应用于系统封装的三维互连内插器及其制作方法

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7449357B2 (en) * 2005-04-06 2008-11-11 Magnachip Semiconductor, Ltd. Method for fabricating image sensor using wafer back grinding
US7371676B2 (en) * 2005-04-08 2008-05-13 Micron Technology, Inc. Method for fabricating semiconductor components with through wire interconnects
US7393770B2 (en) * 2005-05-19 2008-07-01 Micron Technology, Inc. Backside method for fabricating semiconductor components with conductive interconnects
TWI272728B (en) * 2005-09-02 2007-02-01 Touch Micro System Tech Three-dimensional interconnect interposer adapted for use in system in package and method of making the same
US7307348B2 (en) * 2005-12-07 2007-12-11 Micron Technology, Inc. Semiconductor components having through wire interconnects (TWI)
US7659612B2 (en) 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
KR100735496B1 (ko) * 2006-05-10 2007-07-04 삼성전기주식회사 수직구조 질화갈륨계 led 소자의 제조방법
KR100886720B1 (ko) * 2007-10-30 2009-03-04 주식회사 하이닉스반도체 적층 반도체 패키지 및 이의 제조 방법
US20090243100A1 (en) * 2008-03-27 2009-10-01 Jotaro Akiyama Methods to Form a Three-Dimensionally Curved Pad in a Substrate and Integrated Circuits Incorporating such a Substrate
TWI394251B (zh) * 2009-12-01 2013-04-21 欣興電子股份有限公司 堆疊封裝結構及其封裝基板
US20110248405A1 (en) * 2010-04-09 2011-10-13 Qualcomm Incorporated Selective Patterning for Low Cost through Vias
US9659851B2 (en) * 2014-02-07 2017-05-23 Marvell World Trade Ltd. Method and apparatus for improving the reliability of a connection to a via in a substrate
TWI581389B (zh) * 2014-05-22 2017-05-01 精材科技股份有限公司 半導體結構及其製造方法
CN105984836B (zh) * 2015-02-16 2021-02-26 中芯国际集成电路制造(上海)有限公司 一种mems器件及其制作方法
CN106185790B (zh) * 2015-05-05 2018-03-30 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US9923059B1 (en) 2017-02-20 2018-03-20 Silanna Asia Pte Ltd Connection arrangements for integrated lateral diffusion field effect transistors
US10083897B2 (en) 2017-02-20 2018-09-25 Silanna Asia Pte Ltd Connection arrangements for integrated lateral diffusion field effect transistors having a backside contact
CN109860143B (zh) * 2019-02-27 2022-01-14 京东方科技集团股份有限公司 阵列基板、显示装置及制备方法、拼接显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4381341A (en) * 1982-02-01 1983-04-26 Westinghouse Electric Corp. Two stage etching process for through the substrate contacts
US6960837B2 (en) * 2002-02-26 2005-11-01 International Business Machines Corporation Method of connecting core I/O pins to backside chip I/O pads
US6908784B1 (en) * 2002-03-06 2005-06-21 Micron Technology, Inc. Method for fabricating encapsulated semiconductor components
SG120123A1 (en) * 2003-09-30 2006-03-28 Micron Technology Inc Castellated chip-scale packages and methods for fabricating the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100426478C (zh) * 2005-09-08 2008-10-15 探微科技股份有限公司 应用于系统封装的三维互连内插器及其制作方法

Also Published As

Publication number Publication date
US7008821B1 (en) 2006-03-07
TW200610119A (en) 2006-03-16
US20060057775A1 (en) 2006-03-16

Similar Documents

Publication Publication Date Title
TWI234261B (en) Method of forming wafer backside interconnects
US7271466B2 (en) Semiconductor device with sidewall wiring
CN100576554C (zh) 影像感测元件封装体及其制作方法
US6674162B2 (en) Semiconductor device and manufacturing method thereof
US5567981A (en) Bonding pad structure having an interposed rigid layer
US8097955B2 (en) Interconnect structures and methods
KR100884238B1 (ko) 앵커형 결합 구조를 갖는 반도체 패키지 및 그 제조 방법
US20110237018A1 (en) Electronic device wafer level scale packages and fabrication methods thereof
CN103779243A (zh) 半导体器件及其制造方法以及封装后的半导体器件
TWI382477B (zh) 電子元件的晶圓級封裝及其製造方法
EP1734576A1 (en) Semiconductor device having through electrode and method of manufacturing the same
CN101383301B (zh) 形成倒装芯片突起载体式封装的方法
EP1478021A1 (en) Semiconductor device and manufacturing method thereof
TWI859333B (zh) 半導體結構和其製造方法
TW201401468A (zh) 半導體裝置及半導體裝置的製造方法
JP3970211B2 (ja) 半導体装置及びその製造方法
TWI260753B (en) Semiconductor device, method of manufacturing thereof, circuit board and electronic apparatus
JP5238985B2 (ja) 半導体装置の製造方法
CN101355039A (zh) 图像感测元件封装体及其制作方法
JP3877700B2 (ja) 半導体装置及びその製造方法
JP2010016395A5 (zh)
TWI243459B (en) Semiconductor device and method of manufacturing thereof
JP4401330B2 (ja) 半導体装置及びその製造方法
TWI871023B (zh) 晶片封裝體及其製造方法
CN1753163A (zh) 制作晶片背面内连接导线的方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees