[go: up one dir, main page]

TWI297181B - Active element and switch circuit device - Google Patents

Active element and switch circuit device Download PDF

Info

Publication number
TWI297181B
TWI297181B TW095110505A TW95110505A TWI297181B TW I297181 B TWI297181 B TW I297181B TW 095110505 A TW095110505 A TW 095110505A TW 95110505 A TW95110505 A TW 95110505A TW I297181 B TWI297181 B TW I297181B
Authority
TW
Taiwan
Prior art keywords
layer
unit
electrode
emitter
transistor
Prior art date
Application number
TW095110505A
Other languages
English (en)
Other versions
TW200703516A (en
Inventor
Tetsuro Asano
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2005092875A external-priority patent/JP2006278544A/ja
Priority claimed from JP2005092869A external-priority patent/JP2006279316A/ja
Priority claimed from JP2005092874A external-priority patent/JP2006278543A/ja
Priority claimed from JP2006011310A external-priority patent/JP2007194412A/ja
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200703516A publication Critical patent/TW200703516A/zh
Application granted granted Critical
Publication of TWI297181B publication Critical patent/TWI297181B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D48/00Individual devices not covered by groups H10D1/00 - H10D44/00
    • H10D48/30Devices controlled by electric currents or voltages
    • H10D48/32Devices controlled by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H10D48/34Bipolar devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D10/00Bipolar junction transistors [BJT]
    • H10D10/80Heterojunction BJTs
    • H10D10/821Vertical heterojunction BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D10/00Bipolar junction transistors [BJT]
    • H10D10/80Heterojunction BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/80FETs having rectifying junction gate electrodes
    • H10D30/87FETs having Schottky gate electrodes, e.g. metal-semiconductor FETs [MESFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/05Manufacture or treatment characterised by using material-based technologies using Group III-V technology
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00

Landscapes

  • Bipolar Transistors (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

1297181 九、發明說明: 【發明所屬之技術領域】 本發明是關於具有異質接合型雙載子電晶體 (Heterojunction Bipolar Transistor:以下稱為 HBT)之 主動元件(active element)及開關電路裝置(switch circuit device),特別是關於溫度補償型的主動元件及開 關電路裝置。 【先前技術】 異質接合型雙載子電晶體與通常的同質接合型雙載子 電晶體(Homojunction Bipolar Transistor)相較,因射極 (emitter)效率高,電流放大率hFE高,故可大幅提高基極 濃度(base concentration),可遍及全體基極(base)使電 晶體動作均勻。其結果,與GaAs MESFET(Metal Semiconductor Field Effect Transistor:金屬氧化半導 體場效電晶體)、GaAs JFET(Junction FET:接合 FET)、 HEMT(High Electron Mobility Transistor:高電子遷移率 電晶體)相較,由於電流密度高,低接通電阻(on resistance),故效率性、增益性、失真(distortion)特性 優良。 在行動電話等的移動體用通信機器中,高效率、小型 的南頻開關元件係不可或缺。因此如第2 6圖,以雙向的 HBT當作開關元件,構成開關電路者係已知。 第26圖係顯示以HBT當作開關元件使用之開關電路的 一例。第26圖(A)係電路圖’第26圖(B)係顯示hbt的構 317991 6 1297181 造之剖面圖。 如第26圖(A)所示,該電路包含:射極連接於天線ant 的第一 HBT320 ;及集極(col lector)連接於天線ant的第 二HBT321 ’第一 HBT320的集極係連接於發信用側電路τχ。 而且,第二ΗΒΤ321的射極連接於收信侧電路rx,ΗΒΤ320、 3 21的各基極係經由電阻3 2 2各自連接於發信用控制端子 CtrlTx與收信用控制端子CtrlRx。 如第26圖(B)所示,在半絕緣性的GaAs基板310上形 成有η型GaAs次集極(subcollector)層311,在次集極層 311上η型AlGaAs集極層312、p型GaAs基極層313、η 型AlGaAs射極層314、η型GaAs射極接觸層315等係疊層 成台地(mesa)型而構成。 在次集極層311的表面於夾著集極層312的位置配置 有集極電極316。在基極層313的表面於夾著射極層314 的位置配置有基極電極(base electrode)317。在射極接觸 層315的上部配置有射極電極(emitter elect rode) 318。 設圖示的最小單位的HBT為單位元件320’ (32Γ ),藉由 並聯連接此等單位元件以構成主動元件之第一 HBT320(第 二HBT321)(例如參照專利文獻1) [專利文獻1]日本國特開2000-260782號公報。 【發明内容】 (發明所欲解決之課題) HBT的射極電極318、基極電極317、集極電極316係 形成梳齒狀。而且,以如第26圖(B)所示的構造當作一個 7 317991 0 » 1297181 , v 單位元件,並聯連接複數個單位元件以構成開關元件等的 β主動元件。 / Η Β Τ因基極-射極間電流具有正的溫度係數’故集極電 ^ 流也具有正的溫度係數。因此,當使基極電流(base current)增加而謀求電流密度的提高時,則電流會集中於 並聯連接有複數個HBT的單位元件中之一個單位元件,引 起二次降伏(secondary yielding),而容易產生破壞。 以往為了避免這種可靠度上的問題,而有無法充分提 • 高電流密度之問題。 而且,為了解決此問題,一般必須採取在HBT320的梳 齒狀的單位元件320’插入射極鎮流電阻(emitter ballast resistance)或基極鎮流電阻(base ballast resistance)之因應措施。但是,若插入射極鎮流電阻或基 極鎮流電阻,則會新產生高頻特性因該插入而劣化之問題。 (解決課題之手段) φ 本發明是鑑於上述的課題而研發出者,第一係藉由以 下作法而予以解決: 具備: 化合物半導體基板,疊層有至少形成一個異質接合之 複數層半導體層; 第一電晶體,配設於前述基板,將前述半導體層的第 一、第二、第三半導體層各自作為集極層、基極層、射極 褪 層,並具有集極電極、基極電極、射極電極; 第二電晶體,配設於前述基板,具有閘極電極、源極 8 317991 1297181 電極、汲極電極(drain electrode);以及 ^ 2位70件,隔著分離區域接鄰配置前述第一電晶體與 :述:二電晶體,連接前述第一電晶體的前述基極電極與 剷述第二電晶體的前述源極電極,其中, 二並聯連接複數個前述單位元件,連接前述各單位元件 的前述第二電晶體的汲極電極於電源端子,藉由輸入至前 述第二電晶體的前述閘極電極的電壓信號,使前述各單位 元件的前述第一電晶體的集極—射極間的電流變化。 第二係藉由以下作法而予以解決: 具備·· 化合物半導體基板,疊層有至少形成一個異質接合之 複數層半導體層; 第一電晶體,配設於前述基板,設前述半導體層的第 一、第二、第三半導體層各自為集極層、基極層、射極層, 並具有集極電極、基極電極、射極電極; 第二電晶體,配設於前述基板,具有閘極電極、源極 電極、汲極電極; 么單位元件,隔著分離區域接鄰配置前述第一電晶體與 ^述第二電晶體,連接前述第—電晶體的前述基極電極與 前述第二電晶體的前述源極電極; 複數個開關元件,並聯連接前述單位元件; 第一 RF埠(port),共通連接於前述複數個開關元件的 集極電極或射極電極; 複數個第二RF埠,各自連接於前述複數個開關元件的 317991 9 1297181 射極電極或集極電極;以及 電源端子,各自連接於前述 極,其中, μ數個開關兀件的汲極電 各自施加控制信號至前述第二電晶體的閘極電 ,因前述^二電晶體的導通而供給的電流驅動前述第一^ 晶體,在1Τ述第—及第二RF埠間形成信號路獲。 【實施方式】 ▲以下使用第1圖至第25圖詳細地說明本發明的實施形 態。 、 首先,參知第1圖至第5圖,顯示本發明的第一實施 形態的主動元件。第i圖(4)係主動元件的電路圖,第Y 圖(B)係構成主動元件的單位元件的電路圖。 如第1圖(A)所示,主動元件2〇〇係並聯連接複數個單 位το件100(虛線)。單位元件1〇〇具有第一電晶體1〇1與 弟一電晶體102。 第一電晶體101係在化合物半導體基板疊層成為集極 層、基極層、射極層之半導體層,至少形成一個異質接合, 具有各自連接於各半導體層之集極電極、基極電極、射極 電極之HBT。HBT具有台地構造(meSa construct ion),在 本實施形態中,以下稱以最小單位的台地構造構成的第一 電晶體101為單位HBT101。 第二電晶體102係配設於與單位HBT101相同的基板, 以兩個半導體層當作通道層(channei layer),為具有閘極 電極、源極電極、汲極電極之MESFET。在本實施形態中, 10 317991 1297181 、 以下稱以各電極的最小單位構成的第二電晶體102為單位 4 FET102。單位FET102係用以供給基極電流至單位HBT101 / 的驅動電晶體。 、 一組的單位HBT101與單位FET102係隔著後述的分離 區域接鄰配置,單位HBT101的基極與單位FET102的源極 連接,構成一個單位元件100(虛線)。 複數個單位元件100係並聯連接,構成主動元件200。 具體上一個單位元件100係將單位HBT101的射極、集極及 • 單位FET102的汲極、閘極各自與其他單位元件100的射 極、集極、汲極、閘極共通連接。 各單位元件100係單位FET102的汲極連接於電源端子 Vdd。而且,藉由施加於單位FET102的閘極之電壓信號, 使單位HBT101的集極-射極間的電流變化。 參照第1圖(B),單位元件100的單位HBT101與單位 FET102係隔著分離區域接鄰配置(後述),單位HBT101的 鲁基極與單位FET102的源極連接。單位元件100雖並聯連 接,惟一個單位元件100的基極及源極不與其他的單位元 件100的基極及源極共通連接。 第2圖係顯示主動元件200的俯視圖。 如此,單位HBT101在俯視圖中例如被圖案化 (口81^61'11丨11£)成梳齒狀。而且,在各單位服11101連接有單 位FET102。亦即,本實施形態的單位元件100係形成梳齒 鑷 狀,各自並聯連接各梳齒,以構成主動元件200。 ‘ 在化合物半導體基板上疊層複數層半導體層,形成單 11 317991 1297181 位 HBT101 及單位 FET102。 單位HBT101將於後述,係以所要的圖案(pattern)s 地蝕刻(mesa etching)各半導體層,形成成為射極層、基 極層的各半導體層成台地狀(mesa shape)。 藉由歐姆金屬層(ohmic metal layer AuGe/Ni/Au)配 設有分別與射極層、次集極層連接的第一層射極電極9、 集極電極7,藉由歐姆金屬層(pt/Ti/Pt/Au)形成有與基極 層連接的基極電極8。射極電極9及集極電極7係配設成 梳齒狀。基極電極8係以射極電極9為中央,在其周圍如 陰影地配置。而且’在基極電極8的外侧的次集極層上配 置有夾著基極電極8的兩條集極電極7。 在第一層射極電極9、集極電極7之上,藉由與上述 兩電極重疊的配線金屬層(Ti/Pt/Au)配設有第二層射極電 極15、集極電極13。第二層射極電極15係與第一層一樣 的梳齒狀。第二層集極電極13係與集極配線13〇連接。基 極電極8僅為歐姆金屬層之一層構造。而且,在第二層射 極電極15上藉由金鑛覆層配設有射極配線15〇。 單位FET102將於後述,係配設於與單位HBT101相同 的基板及半導體層上。以所要的圖案台地蝕刻半導體層, 形成成為接觸層及通道層的各半導體層成台地狀。 藉由歐姆金屬層(AuGe/Ni/Au)配設有各自與各接觸層 接觸的第一層沒極電極10、源極電極11。在没極電極1 〇 及源極電極11間的通道層表面,藉由閘極金屬層(Pt/M〇) 配設有閘極電極12。閘極電極12係在島狀的源極電極丄J、 317991 12 1297181 4 =:=:。舆梳_單位_ 的各電極 二置有&極電極1G、源極電極n 位FET102的動你γ …丄 电狂u的早 藤少禮道「 成於以分離區域2G分離半導體 層傳導區域23上。分離區域2。由於是由B+等的離子植 入,成的絕緣化區域,故在本實施形態中分離區域20以外
的區域’亦即以兩點鏈線包圍的區域變成傳導區域23。傳 導區域23例如為包含n型雜質的區域。 在第層汲極電極ίο之上藉由配線金屬層(Ti/Pt/Au) ㈣有第二層沒極電極16。而且,在第二層没極電極Μ 上藉由金鍍覆層配設有汲極配線丨6〇。 、閘極電極12係延伸於動作區域外,與由配線金屬層構 成的閘極配線120連接。閘極配線12〇係將閘極電極12 彼此予以配線,連接於輸入有電壓信號的端子。在閘極配 線120的周圍也配置分離區域2〇。 在第一層源極電極11上配設有由配線金屬層構成的 連接配線17。連接配線π係連接單位FET1〇2的源極電極 11與單位HBT101的基極電極8。 單位FET102與單位HBT101雖配設於同一基板及同一 半導體層上,但一部分的半導體層係形成台地狀,藉由空 間分離。在未被台地蝕刻的區域中係藉由由離子植入形成 的分離區域20分離。亦即,單位HBT101與單位FET102 ^係隔著配設於同一基板及半導體層的分離區域2〇接鄰配 置,單位HBT101的基極電極8及單位FET102的源極電極 317991 13 1297181 4 11係藉由連接配線17連接。而且在本實施形態中,單位 • ΗΒΤ1〇ι的基極層及集極層係各自與單位FET102之相當的 • 半導體層連續。 在本貫施形態中如虛線所示,連接由射極電極9, 15、 f極電極8、集極電極7,13構成的最小單位的台地構造的 早位ΗΒΤΗΠ,與由-組的源極電極u、閘極電極12、汲 極電極10, 16構成的單位FET102,而構成一個單位 100。 動το件200係各自並聯連接複數個單位元件1〇〇而 構成。亦即,各單位咖的集極電極13、?係藉由集極 配線130互相連接,而且,各單位刪〇1的射極電極15、 9係藉由射極配線150互相連接。此外,集極電極了、 係在接鄰的單位元件1〇〇為共用。而且,各單位卯了丨⑽ 的閘極電極12係藉由單位聰〇2的閑極配線12〇互相連 此處,單位HBT101的基極電極8與單位FET1〇2的源 極電極11係在-個單位元件1GG中以連接配線17連接, 而在,數個單位元们⑽配置成梳齒狀的佈局(iay〇ut) 中’单位HBT101的基極電極8彼此及單位mi〇2的源極 電極11彼此不會直接連接。 皁位FET102的汲極電極16係藉由由金鍍覆層構成的 没極配線160酉己線,沒極配線16〇係、連接於電源端子^。 而且’單位FET1〇2的閘極配線120係連接於輸入有電壓信 5虎的端子。 317991 14 1297181 第圖係°兒明單位70件100的圖,第3圖(A)係第2 圖的a-a線剖面圖,第3圖⑻係第2圖的W線之單位 H_的剖面圖。而且,第3圖(c)係以第3圖⑴的c_c 4 不的4面’將單位元件切離成上述兩個區域時的單位 HBT101二斜視圖’第3圖⑻係單位麵2的斜視圖。此 外在第3圖⑻、(〇、⑼中連接電極17係省略。而且, 在第3圖⑹、⑻中係省略第二層以上的電極。 匕卜在本申印案的所有實施形態中,單位元件J 〇〇 及主動元件2GG的電路圖(第1圖⑷)及俯視圖(第2圖) 都樣U如帛3圖構成單位元件⑽(主動元件㈣) 的各半導體層係依照主動元件2〇〇的用途而適宜選擇。因 此’ ^第—實施形態(第3圖)中’係舉一例說明顯示構成 放大器^amplifier)用途的主動元件2〇〇的單位元件ι〇〇。 如第3圖(A) ’在半絕緣性的GaAs基板丄上疊層有複 數層半導體層,亦即n+型GaAs層2、、_型⑽層3、p+
里 GaAs 層 4、n 1! InGap 層 5、n 型 AlGaAs 層 18、n 型 InGaP 層19以及n+型GaAs層6。此外’ n型抓士層18雖亦 可為η型GaAs層,惟在本實施形態中係以⑶論“層 18來說明。 半導體層的-部分係藉由飯刻去除,形成台地狀。而 ,,設有到達基板1的分離區域2G。分離區域係藉由B+ •專的離子植入形成的絕緣化區域2 〇。 • 單位70件100係藉由台地狀的半導體層及絕緣化區域 20分離成兩個區域,在一方的區域形成有單位ΗβΤΐ〇ι,在 317991 15 1297181 4 另一方的區域形成有單位FET102。 ; 如第3圖(B)、(〇,單位HBT101的次集極層2係藉由 在基板1上以蟲晶成長法(epHaxial gr〇w让method)形 %成,矽摻雜(Si—d〇Ped)成3E18cnT3至6E18cnT3之較高雜質 浪度的n+型GaAs層。其厚度為數千a。集極層3係形成於 夂集極層2的一部分區域上,藉由矽摻雜摻雜成1E16cflf3 至l〇E16Cm—3程度的雜質濃度之n—型GaAs層。其厚度為數 鲁千A。基極層4a係形成於集極層3之上,藉由碳(c)摻雜 摻雜成lE18cnf3至50E18cnf3程度的雜質濃度之扣型GaAs 層。其厚度為數百至2000A。射極層5a係在基極層乜的 邛为區域上形成台地狀(射極台地EM),藉由矽摻雜摻雜 成1E17CHT3至5E17CDT3程度的雜質濃度之n型的InGap 層厚度為數百至一千數百A。在射極層5a上被摻雜矽, 俾成為1E17CHT3至5E17cnf3程度的雜質濃度,疊層具有數 百至數千A的厚度之n型A1GaAs層18a。射極層係與 鲁上層及下層的A1GaAs層及GaAs層作晶格整合。而且,在 η型AlGaAs層18a上被摻雜矽,俾成為1E17cnf3至 6〇E17c„r3程度的雜質濃度,疊層具有數百至數千a的厚度 之 η 型 InGaP 層 19a 。 此處’η型InGaP層5係形成單位HBT1〇1的射極層& 及單位觀02的通道層的一部分,並且在射極層5a侧面 •附近形成突出部(ledge懸崖狀突出之平台,簡稱為突出 .部)L。雖將於後面詳述,但藉由將的厚度 作成薄到數百至-千數百A,使在突出部L部分因表面空 317991 16 1297181 乏層(depletion layer)完全空乏化,而防止基極層4a表 _ 面的射極-基極間流通再結合電流。η型AlGaAs層18與η : 型InGaP層5 —起形成單位FET102的通道層的一部分。亦 、· 即,在η型AlGaAs層18表面形成單位FET102的閘極電極, η型AlGaAs層18的厚度係設定為單位FET102可得到預定 的夾止電壓(pinch-off voltage)Vp之厚度。η型InGaP 層19係在為形成單位FET102的閘極電極而露出η型 AlGaAs層18表面的製程中,勉刻η+型GaAs層6時的钱刻 •中止層(etching stop layer)。 η型I nGaP層19的雜質濃度有兩種的情況。第一種情 況係摻雜矽,俾成為lE17cm_3至5E17cnT3程度的雜質濃度 之情形。當在射極-基極間施加有逆偏壓(reverse bias) 時,則因射極-基極間的異質接合,使空乏層擴大至射極層 5a及η型AlGaAs層18。射極-基極間接合為了得到預定的 耐壓強度(withstanding voltage),需充分確保該空乏層 春延伸的距離。但是,有因射極層5a及η型AlGaAs層18 的總厚度而使延伸該空乏層的距離不充分的情形。 在這種情形下,η型InGaP層19也當作用以得到射極 -基極間的預定的耐壓之空乏層延伸的區域的一部分。亦即 在第一種情況中,設η型InGaP層19的雜質濃度為lE17cnT3 至5E17cm_3程度,藉由使空乏層擴大至射極層5a、η型 AlGaAs層18以及η型InGaP層19的3層,以確保射極-基極間的預定的耐壓強度。 胃 第二種情況係在η型InGaP層19摻雜矽,俾成為 17 317991 1297181 20E17cnT3至β〇Ε17cnT3程度的雜質濃度的情形。如前所述, 當在射極-基極間施加有逆偏壓時,在射極層5a及n型 AlGaAs層18會擴大空乏層,以確保射極-基極間的預定的 耐壓強度。第二種情況作為擴大延伸空乏層的距離係有僅 以射極層5a及η型AlGaAs層18的總厚度就充分的情形。 此情形,係藉由將η型InGaP層19的雜質濃度設為 2〇E17cnT3至60E17cnT3程度之高濃度,以降低單位HBT1〇1 的射極寄生電阻部分及單位FET1〇2的源極(汲極)寄生電 阻部分。 另一方面在第一種情況中,若將111(?#層19的雜 質濃度設為20E17cnT3至60E17cnf3程度之高濃度,則當在 射極-基極間施加逆偏壓時,以射極—基極間的預定的耐壓 強度以下的逆偏壓電壓,空乏層就會到達111(;#層 19。而且,即使施加比其還高的逆偏壓電壓,在n型 層19中因空乏層幾乎也不延伸,故以預定的破壞電壓以下 的逆偏壓電壓就會使射極—基極間破壞。 此外在第二種情況中,雖然η型I nGaP層19的雜質濃 度為20E17cm-3至60E17cnT3程度之高濃度(n+),惟此處係 統稱第一種情況及第二種情況,標示為η型InGaP層19。 η型AlGaAs層18及η型InGaP層19係藉由台地蝕刻, 各自被空間性地分離成AlGaAs層18a、18b與η型
InGaP 層 19a 、 19b 。 射極接觸層6a係形成於n型inGaP層19a之上,藉由 矽摻雜摻雜成3E18cnT3至6E18cnf3程度的雜質濃度之n+型 317991 18 1297181
GaAs層,厚度為數千A。 基極層4a及集極層3也被形成台地狀(基極台地 BM)。而且’比基極層4a還下層係在面SΓ附近配設有分 離用的絕緣化區域20。 在次集極層2的表面於夾著集極層3的位置配置有由 歐姆金屬層(AuGe/Ni/Au)構成的第一層集極電極了。在基 極層4a的表面以包圍射極層5a的圖案配置有由歐姆金屬 層(Pt/Ti/Pt/Au)構成的基極電極8。在射極接觸層6a的 上部配置有由歐姆金屬層(AuGe/Ni/Au)構成的第一層射極 電極9。第一層集極電極7、射極電極g及基極電極8上係 被氣化膜5 1覆蓋。第一層集極電極7、射極電極g係經由 設於氮化膜51的接觸孔(contact hole),各自與藉由配線 金屬層(Ti/Pt/Au)配設的第二層集極電極13及射極電極 15接觸。 此處如第3圖(A)、(B),射極層5a係形成為突出於位 於兩侧的基極電極8側的形狀之突出部(架)L。在突出部L 的上方未配設有任何半導體層,表面空乏層係 表面延仲。而且,突出部L的厚度’亦即射極75:出二 係被薄薄地設計成表面空乏層延伸的厚度以下。因此,突 出部L完全被表面空乏層空乏化。據此,p方止在突出部l 下方的基極層4a表面流通再結合電流於射極-基極間。 例如雖將在後述的其他實施形態中說明,但就Ηβτ的 構造而言有疊層’以使比突出部L的厚度還厚的射極層^ 與n+型GaAs層6直接接觸的情形。在該情形下,突出部匕 317991 19 1297181 w亦如上述需完全空乏化,突出部L係藉由射極層5a的光蝕 •刻(Photo etching)形成。 - 但是,在該方法中因濕式蝕刻(wet etching)的控制困 "f,故有無法再現性佳地形成預定厚度的突出部之問 題亦即,若突出部L的厚度過厚,則由突出部[表面延 伸到突出部L内部的表面空乏層將不到達基極層4a。此情 >口犬出。卩L未元全空乏化,故在基極層4a的表面流通射 #極-基極間的再結合電流,而使HBT的電流放大率降低。而 ^,若形成突出部L用的n型inGaP層5的蝕刻過多,則 突出部L自身會消失。而且,若想提高濕式蝕刻的精確度, 則而降低蝕刻率(etching rate)’有蝕刻時間變長之問題。 因此,在本實施形態中在射極層(11型InGap層)5&上 追加η型AlGaAs層18a,俾可得到:單位FET102可得到預 定的夾止電壓Vp之通道層的厚度。亦即雖將於後述,但單 位FET102之通道層厚度為〇型InGaP層5&n型剋以杬 #層18的總厚度。ALGaAs層與InGap層係濕式蝕刻的選擇 比大口此,將射極層5a配設成最適合突出部[的預定的 厚度,藉由選擇蝕刻!!型△丨以紅層18a與nS InGap層 5a,形成突出部l。據此,能以預定的厚度再現性佳地以 短時間形成突出部L。 而且如上述,當在射極-基極間施加有逆偏壓時,有空 •乏層也在η型InGaP層19a中擴大,單位Ηβτ1〇1的射極_ •基極接合可確保預定的耐壓而設計的情形。以射極層% 及η型AlGaAs層18a的總厚度尚不足以作為使射極側的空 317991 20 1297181 乏層延伸之距離時,即設形成於η型A1GaAs層18a上的η 型InGaP層19a的雜質濃度為iE17cnf3至5E17cm-3程度。 據此,則能使空乏層延伸至η型inGaP層i9a。 。第3圖(D)係以第3圖(A)的c—c線顯示的剖面,切離 單位兀件時的單位FET1〇2的斜視圖。單位FET1〇2係η型
InGaP層5及η型AlGaAs層18當作通道層發揮功能。因 此,以InGaP層5當作通道下部層5b,以n型A1GaAs層 18田作通道上部層18b。而且,以最上層的^+型以杬層6
田作接觸層6bs、6bd。接觸層6bd、6bs係各自成為FET 的汲極區域及源極區域,在接㈣上#由歐姆金 屬層各自形成有第一層汲極電極1 〇、源極電極1工。 接觸層6bd、6bs與其下層的n型InGap層⑽也形成 為台地狀,在此等層之間露出n型1:1(;#層19b下層之n H AlGaAs層18b。在路出的n型A1GaAs層⑽配設有閘 極電極12 〇 、、決定由閘極電極12的底部到成為通道層的一部分之 通道下β (η型InGaP)層5b底部的深度,俾單位FET1〇2 可仟到預疋的夾止電壓Vp。亦即據此,決定形成閘極電極 12的位置(深度)。因此,依照夾止電㈣凹陷㈣ _哪)至使所要的半導體層至預定的深度,在露出的表 面形成閘極電極12。此時,若凹陷_具有參差,則會引 tM Vp , mi〇2 〇 因,,在本實施形態中疊層通道下部㈣·ρ)層 5心通道上部(η型A1GaAs)層181)、η^ρ層⑽以及 317991 21 1297181 〜n+型GaAs層6。而且,在閘極電極形成用的凹陷蝕刻製程 .·中’首先藉由n+型GaAs層6與η型inGaP層19b的選擇 —蝕刻,蝕刻n+型GaAs層6,分離成接觸層的6bd與6bs。 、其次,藉由η型InGaP層19b與n型A1GaAs層18b的選擇 蝕刻,蝕刻η型InGaP層19b,露出形成閘極電極 AlGaAs層18b的表面。藉由設定n型18b為依 妝預定的夾止電壓Vp的厚度,而得以使再現性佳的閘極電 極12形成用的凹陷蝕刻成為可能。
籲如此,在單位FET102中η型AlGaAs層18b及η型InGaP 層19b係為了使在露出形成閘極電極12的表面之凹陷蝕刻 中能作選擇蝕刻而設,而且在確保閘極電極的耐壓中也有 利。 在本實施形態中,單位FET1〇2的閘極電極12係配設 於η型A1 GaAs層18b上。而且,採用將構成閘極電極12 的閘極金屬層(金屬多層膜)的最下層金屬的一部分埋入n φ型AlGaAs層1此之埋入閘極電極構造。 此處,在第4圖顯示埋入閘極電極構造之放大剖面 圖。採用埋入閘極電極構造的情形,閘極電極12係由在最 下層金屬採用Pt的複數層金屬多層膜(例如pt/M〇)構成。 而且,在將金屬多層膜蒸鑛(vap〇r dep〇si以〇]1)至半導體 層後,使最下層金屬之Pt的一部分擴散於半導體層,形成 埋入部12b。埋入部12b因是擴散區域,本來的話係形成 •由半導體層表面以預定的曲率朝外側彎曲的形狀,有助於 耐壓強度的提高。 317991 22 1297181 、 第4圖(A)及第4圖⑻係顯示使Pt擴散於InGaP層的 ,.情形。例如在第4圖⑴中,在非摻雜(n〇n_d〇ped)A1GaAs 層上疊層非摻雜InGaP層402,形成閘極電極12於 ' InGaP層402表面。據此,露出於閘極電極12的兩侧的層 k:成InGaP層402。InGaP層402具有不易被氧化,化學上 穩定,·可當作閘極電極12的兩侧的動作區域的保護層 (passivation layer)利用之優點。埋入部12b,由於是當 鲁作閘極電極12的-部分而發揮功能,故依照夾止電壓^ 決定埋入部12b’的底部的位置(擴散深度 但是,若貫際觀察在inGaP層4〇2表面使閘極電極12 的pt擴散的樣子,則如第4圖(〇,得知以在11^#層 402表面異常擴散於橫方向,端部^點)成尖銳的形狀。亦 即,用以提高耐壓用的埋入部12b,的形狀實際上係未形 成朝外侧以預定的曲率弯曲的形狀,而得不到有利於提高 耐壓強度之形狀。 鲁而且,在第4圖⑻中係顯示交互疊層非接雜AlGaAs 層4(Π、403與非摻雜111(^層4〇2,在A1GaAs層4〇3表 面形成閘極電極12的構造。如此,即使是在111(?#層4〇2 表面未形成閘極電極12的情形,若貫通A1GaAs層4〇3而 擴散的Pt到達InGaP層402,則在其表面於橫方向會引起 異常擴散。 . 此外,在第4圖(Α)、(β)中半導體層雖然都以非摻雜 -層”、員示,惟Pt的異常擴散即使是在inGap層(或 層)包含雜質的層(摻雜InGap層、摻雜A1GaAs層)也一樣。 317991 23 1297181 ^此’在InGaP層4G2的表面因Pt異常擴散,故任何 =亦都會在X點發生電場集中,無法確保埋人閘極電極 =的高耐壓。亦即,此時的耐壓止於與未埋入問極電極 的情形相同的程度。
第4圖(C)係本實施形態的閘極電極以及埋入部 此在本只轭形恝中在通道下部層(η型InGap層)5b 2設通道上部層(n型A1GaAs層)⑽,在其表面形成閑 ―極12。而且,使埋入部12b的底部位於n型 内。據此,可防止在_ Ιη_ 5b表面的以的 :吊擴散,使埋入部12b的形狀變成朝外側以預定的曲率 憙曲的形狀,可謀求提高耐壓強度。 而且作為目的之夾止電壓Vp係由閉極電極U的底 部(埋入部12b的底部)至通道下部層5b底部的距離,以及 通道下部層5b與通道上部層⑽的雜質濃度來決定。其 =里^^ m的深度若閘極金屬層最下層的蒸錢膜 予’、 以下,則與瘵鍍膜厚成比例(埋入部12b的深产 ,蒸鍍膜厚χ2·4)。亦即,埋入部m的深度可藉由 洛鍍膜厚再現性佳地控制。而且,雜質濃度由於是藉由 MOCVD裝置形成蟲晶層時的雜質濃度,故極精密的控制為 另一方面’由埋入部12b的底部至通道下部層5b表面 的通道層係由通道上部(_ A1GaAs)層⑽所構成 實施形態中’首先Μ通道下部㈣inGaP)^b及通道 上部(η型AlGaAs)層18b的雜質濃度,俾單位FEn〇2可得 317991 24 1297181 到預定的耐壓及接通電阻。接著,通道下部化型inGap) 層5b的厚度為了與單位HBT101的突出部L的厚度相同, 為單位HBT1〇1的突出部L正常發揮功能之厚度。最後 設定通道上部(n型A1GaAs)層18b的厚度以使單位feti〇2
可得到預定的夾止電壓Vp之厚度。在通道上部(nsAlGaAs) 層18b的上層疊層^型InGaP層19b。而且,藉由^^型 層1牝與11型A1GaAs層18b的選擇蝕刻,露出11型AiGaAs 層18b。準備足夠厚的n型A1GaAs層18b,在藉由濕式蝕 刻蝕刻至預定的深度’露出形成閘極電極的表面之習知的 方法中,蝕刻的再現性差,夾止電壓”大大地產生不一 致。但是,依照本實施形態,可再現性佳地露出形成間極 電極之η型AlGaAs層18b表面。 在通道上部(nS A1GaAs)層18b的下層配置有通道下 部層5b,在通道下部層5b的下層配置有如型緩衝層处。 P+型緩衝層⑪係p+型⑽層,藉由該層可防止由通道洩 漏(leak)到基板側的載子(carrier)。 此外,比p+型GaAs層4還下層由於就FET而言是不 會特別影響動作的層,故使單位簡01的特性成為最佳地 設計就可以。 再度參照第3圖,如第3圖(A)的單位元件1〇〇係與第 3圖⑻、(〇所示的單位_01的面s,與第3圖⑼料 的單位fET102的面S1抵接之構造。抵接面係第3圖⑴、 的c-c線的面。而且,在單位FEn〇2的源極電極u上 由配線金屬層⑺仍/⑹配設有連接配線17。連接配線η 317991 25 1297181 。係沿著單位FET102的台地’還通過絕緣化區域2〇上延伸 到單位HBT101的基極電極8上。 此處係針對台地形狀與配線的方向來說明。 在GaAs的台地蝕刻採用濕式蝕刻的情形,結晶面會影 響台地形狀。結晶方向與台地形狀的關係係在盥 [〇lbar-lbarK以下記载為[oi — p])的方向平行的方向描 跡(trace)韻刻段差表面的情形的台地形狀成為順台地形 狀(梯形的形狀)。而且,在與[01_卜]的方向垂直的方向描 跡韻刻段差表面的情形的台地形狀成為倒台地形狀(突懸 (overhang)形狀)。 " 亦即,例如配線金屬層使台地段差昇降的情形,由於 台地形狀或配線金制的延伸方向而產生階梯覆蓋(st印 coverage)的問題。 金屬層延伸於與[0H-]的方向平行的方向,使台地段 差曰昇降的情形,由於是順台地形狀,故不產生階梯覆蓋的 問題。但是,在配線延伸於與[GH-]的方向垂直的方向, 使日台地段差昇降時因變成倒台地形狀,故產生階梯覆蓋的 問題。 在本實施形態中,藉由形成單位HBT1G1的射極接觸層 6a、η 型 InGaP 層 i9a、n«JAirA a △ θ η型AlGaAs層18a及射極層5a之 蝕』也同日守在單位FET102的區域形成有台地。亦即 為在第2圖中同時形成有射極台地EM之台地。 藉由开》成單位HBT101的基極層4a及集極戶3 之台地㈣’也同時在單位FET102的區域形成有台地。亦 317991 26 1297181 即為在第2圖中同時形成有基極台地BM之台地。 因此,連接單位FET1〇2的源極電極i 的基極電極8之連接配績早位順1〇1 逻搔配線17使射極台地EM昇降,而且, 閘極配線120使基極台地BM昇降。 12Π:二ί本實施形態中係晝一連接配線17、閘極配線 /使°地幵降的方向,均使其延伸於與[0卜卜]的方向平 行的方向(圖中的箭頭方向)。
• S 如此,_ 層 6、11 S Μ# 層 19、11 型 A1GaAS θ 18以及η型lnGap層5為台地狀,被空間分離。另一方 面,比P+型GaAs層4還下層係藉由分離區域(絕緣化區 或)20刀離亦即,單位HBT101的基極層4a、集極層3、 次集極層2係與單位FET1〇2的緩衝層处^-型以^層3、 n+i GaAs層2電性地分離,惟構造上係連續。單位hbtioi 與單位FET102係隔著分離區域2 〇接鄰配置。 在本實施形態中,每一單位元件1〇〇單位FETl〇2與單 籲位HBT101係接近連接。而且,單位HBT1〇1與單位feti〇2 的半導体層的疊層構造係相同,單位ΗβΤ1〇1的基極層“、 集極層3、次集極層2係各自與單位FET102的p+型GaAs 層4b、η-型GaAs層3、n+型GaAs層2連續。因此,因單 位HBT101的動作產生的發熱可傳導至單位FET1〇2。單位 FET102的沒極電流因具有負的溫度係數,故單位Ηβτ1〇1 -的基極電流也具有負的溫度係數。因此,單位HBT1〇1的發 熱可降低單位HBT101的集極電流。 在並聯連接複數個單位元件1〇〇而構成的主動元件 27 317991 1297181 爲
200中,有在單位元件100間動作電流變成不均勻的情形。 : 習知的HBT320(或321)係以第26圖所示的最小單位的HBT / 當作單位元件320’ ,並聯連接複數個該單位元件320’而 v 構成之主動元件。此情形,一般與HEMT相較可得到潛在性 非常高的電流密度,得到非常低的接通電阻Ron。但是, HBT320藉由由溫度造成的正反饋(positive feedback)作 用,使電流集中於一個單位元件,孕藏著因二次降伏而破 壞之問題。因此,實際上無法充分地提高電流密度。而且, ® 為了解決該問題,一般必須採取在HBT320的梳齒狀的單位 元件320’插入射極鎮流電阻或基極鎮流電阻之因應措 施。但是,若插入射極鎮流電阻或基極鎮流電阻,則會新 產生高頻特性因該插入而劣化之問題。 HBT320的基極-射極間電壓Vbe-基極電流的特性因具 有對溫度正的係數,故因某些設計上的不均勻要因,有單 位元件320’對其他的單位元件320’ ,稍微大幅地施加基 • 極-射極間電壓Vbe偏壓的情形。其結果5流過許多基極電 流、集極電流(col lector current),溫度上升而會流通更 多的基極電流、集極電流係通常的二次降伏的過程。 但是,本實施形態的單位元件100無實際上開始二次 降伏的過程。供給單位元件100的單位HBT101的基極電流 係單位FET102,惟單位FET102與單位HBT101不同,具有 對溫度負的溫度係數。而且,因單位HBT101與單位FET102 接近,故發熱的單位HBT101的熱傳導至接鄰的單位 FET102,單位 FET102 的源極電流(source current)減少。 28 317991 1297181 Γβτ原;極連接,故單位FET102的源極電流變成單位 腿〇2 ^ 流。亦即,因單位随G1的發熱使單位 乂的源極電流減少,使單位順〇ι的基極電流減少。 卜早位HBT101的集極電流減少,相反 變成冷卻的方向。亦即,結果可防止二次降伏的發生。101 亦即在本實施形態中’藉由接鄰於單位HBT1G1連接單 位FET1G2,實現溫度補償型的主動元件綱,與習知的主 動7L件相’可大巾虽地提高電流密度而使其動作。亦即, 因:用附加射極鎮流電阻或基極鎮流電阻等一切使高頻特 f生劣化之要因’可防止二次降伏的發生,故與習知的主動 兀件相較,可大幅地提高電流密度。 第5圖係顯示使用第3圖的上述放大器用途的主動元 件200之功率放大器電路裝置21〇。第5圖(A)係電路圖, 第5圖(B)係電路方塊圖。 ^現在的市場的謝的主要料為行動電話的功率放 大器(一高輸出放大器)。在行動電話的功率放大器中,特別 是第三代錢,在被限定㈣帶中如何確保許多通信線路 係技術上最大的關鍵,CDMA(code Division Multipie
Access:分碼多重存取)等的高密度的通信方式被採用。伴 隨著通信方式的高密度化,線性更高的功率放大器用元件 (device)被要求。雖然在行動電話的功率放大器也使用 HEMT,但第三代以後係電流密度比HEMT更高,線性高的 HBT的使用比率升高。與HEMT為單載子元件(unip〇lar device)相較,HBT由於是雙載子元件(bip〇lar device), 317991 29 1297181 故可壓倒性地提高電流密度。 / 依照本實施形態,可提供不在成為放大元件之主動元 / 件200的各單位元件插入射極鎮流電阻或基極鎮流電阻, 、 避免二次降伏之功率放大器電路裝置210。 如第5圖(A),藉由並聯連接單位元件100的主動元件 200,構成功率放大器電路裝置210。功率放大器電路裝置 210係使放大元件之主動元件200與偏壓用或整合用等的 被動元件積集化之裝置。 * 在構成功率放大器電路裝置210的放大元件200中, 輸入信號由構成各單位元件100的單位FET102的閘極輸 入,輸出信號由單位HBT101的集極輸出。單位FET102的 >及極係經由防止南頻信號的)¾漏之分離元件(電感裔 (induetor))30連接於電源端子Vdd。電源端子Vdd係供給 單位FET102電流。而且,射極連接於GND。本實施形態的 單位元件100係在單位HBT101連接單位FET102之構成。 馨亦即,在當作放大元件的單位HBT101的前段連接當作放大 元件的單位FET102。 亦即如第5圖(B),若藉由並聯連接本實施形態的單位 元件100之放大元件200,構成功率放大器電路210,則以 在當作第一段放大元件之FET的後段連接當作第二段放大 元件之HBT的兩段放大元件而發揮功能。 亦即,藉由在HBT的電流放大率hFE加上FET的互導 (mutual conductance)gm,使一個放大元件200的放大性 能變成互導gm與電流放大率hFE的累計值。亦即’ 一個放 30 317991 1297181 、 大元件200的gm變成FET的gm與HBT的hFE的累計值。若 ’ 與僅藉由HBT構成的放大元件的放大性能僅為電流放大率 ’ hFE比較’則放大元件其增益(gain)大幅地提高。 第6圖及第7圖係第二實施形態顯示構成放大器用途 的主動元件2〇〇之單位元件100的其他形態。放大器用途 的主動元件200的情形各單位元件1〇〇的磊晶層的構造基 本上係第3圖(B)、(C)所示的構造,但是為第6圖及第γ _ 圖所示的構造也可以。第二實施形態係在與第一實施形態 一樣的單位元件100附加其他的半導體層。 第6圖係在與第一實施形態一樣的單位元件1〇Q配設 鎮流電阻層的情形。第6圖(A)係相當於第2圖的a—a線之 單位元件100的剖面圖,第6圖(B)係相當於第2圖的b—b 線之單位HBT101的剖面圖。 ^如前所述,依照本實施形態即使不配設鎮流電阻層也 能防止二次降伏的發生。但是,有因構成單位元件1〇〇的 •單位FET1G2或單位HBT1G1的設計而無法充分防止二次降 伏的情形。而且’在單位ΗΒΤ101流過非常大的電流的情形 也很難完全避免二次降伏的發生。在這種情形下,藉由在 早位HBT1G1的遙晶構造放入鎮流電阻層,另加採取二次降 伏因應措施也可以。 亦即,在射極層5a侧配置n-型(^杬層33當作鎧流 電阻層。因具有預定的電阻值的n一型“層33變成镇流 電阻層,故可防止因電流集中於一個單位元件i致二 次降伏的發生。 317991 31 1297181 - 鎮流電阻層33也能以非摻雜的⑽層形成,且為 :=InGaP層或非摻雜InGaI^也可以。其他的半導體層與 ★第3、圖⑻一樣。如前述,謝中的鎮流電阻通常係為了溫 度,彳貝而配叹。亦即,例如若在第2β圖(幻所示的肋τ犯〇 的單位元件320白勺射極串聯連接鎮流電阻,則藉由由温 度造成的正^饋作用,使電流集中於一個單位元件⑽, 的If形’該單位疋件320’的鎮流電阻的兩端的電位差變 _大。其結果因施加於該單位元件咖,的射極—基極接合的 偏壓電壓變低,故該單位元件32〇,的集極電流變少。結 ,,該單位兀件320’可防止由二次降伏造成的破壞。但 疋’在習知的HBT320中有高頻特性因鎮流電阻而劣化之問 題。 本實鉍形悲因以溫度補償型的單位元件1〇〇構成主動 一牛200故即使疋配没鎮流電阻的情形,也能以比習知 的HBT320還低的電阻值之鎮流電阻得到相同的效果。因 I此’可使因配設鎮流電阻導致高頻特性的劣化程度比以往 還少。 ,此情形如第6圖(A),雖然也在單位FET1〇2配置有n-型jaAs層33,但流到單位FET1〇2的電流只有一點點,因 配没n〜型GaAs層33造成的影響少。 人第7圖係在與第一實施形態一樣的單位Ηβτι 〇丨中配設 •非s金化區人姆層(n〇naii〇y 〇hmic 1町打)31,使射極電極 -接觸非合金化歐姆層的情形。第7圖(A)係在第3圖的單位 T101中配设非合金化歐姆層31的情形,第7圖(b)係在 317991 32 1297181 、配設第7圖的鎮流電阻層的構造中,更配設非合金化歐姆 、·層31的情形。此外,第7圖係相當於第2圖的b_b線之單 -位ΗβΤ101的剖面圖。非合金化歐姆層31係配設於射極接 W觸層6&上,俾降低射極接觸層6a的接觸電阻。非合金化 歐姆層31為n+型1nGaAs層。此情形,射極接觸層6a為 n+型GaAs層,其他的半導體層也與第3圖(B)一樣。雖未 圖示,但此時同時在單位FET1〇2中也在接觸層6k、6bd 上配設有非合金化歐姆層31。 其次’麥照第8圖至第12圖,顯示本發明的第三實施 形悲。第二實施形態係藉由開關元件用途的主動元件 構成開關電路裝置220的情形。 首先,參照第8圖顯示第三實施形態的開關電路裝置 的電路圖。第8圖(A)係電路概要圖,第8圖〇)係實際的 電路圖。 、” 開關電路裝置例如為SPDT(Single p〇le D〇uMe Thr〇w: ⑩單極雙投)開關MMIC。 SPDT開關MMIC具有第一開關元件swi及第二開關元 件SW2。第一開關元件SW1係並聯連接單位元件的主動元 件200,第二開關元件SW2也是並聯連接單位元件的主動 元件。 單位元件與第一實施形態一樣係藉由單位HBT及單位 .FET構成。此處在第8圖(A)中,為了顯示開關電路裝置 •的概略係統括成為第一開關元件SW1及第二開關元件SW2 之各主動元件的單位HBT,表示為HBT1、HBT2,統括各主 317991 33 1297181 動元件的單位FET,表示為FETl、FET2。 ~ \ Μ - 此外,FEH、FET2 係 MESFET(Metal Semiconductor / Field Effect Transistor:金屬氧化半導體場效電晶體), * 各自供給基極電流至HBT1、HBT2用的驅動電晶體。 第一及第二開關元件SW1、SW2係HBT1及HBT2的集極 共通,連接於第一 RF埠。第一 RF埠例如為連接於天線等 的共通輸入端子IN。 而且,第一及第二開關元件SW1、SW2係HBT1、HBT2 鲁的射極各自連接於第二RF埠。第二RF埠例如為連接於發 信用侧電路等的第一輸出端子0UT1,與連接於收信側電路 等的第二輸出端子0UT2。 HBT1及HBT2的基極係各自經由FET1及FET2連接於 例如發信用控制端子及收信用控制端子之第一控制端子 Ctll、第二控制端子Ctl2。 FET1及FET2係其汲極各自連接於電源端子vDD,源極 φ 各自連接於HBT1、HBT2的基極。閘極各自經由控制電阻 R1及R2連接於第一控制端子Ctll、第二控制端子CU2。 控制電阻Rl、R2係以防止對成為交流接地的控制端子 Ctll、Ctl2之直流電位,經由閘極漏出高頻信號之目的配 置。控制電阻Rl、R2的電阻值為5ΚΩ至10ΚΩ左右。 接者說明施加於苐一控制端子C111及第二控制端子 Ct 12的控制彳§號為互補彳§號的情形。此時’第一控制端子 Ctll的信號為Η位準(level)(例如3V)時第二控制端子 C112的信號變成L位準(例如0 V)。而且,施加有η位準的 317991 34 1297181 側之FET導通,藉由由FET供給的電流驅動Ηβτι或職 的任:個。而且’在第一 RF埠及第二奵埠間形成一條信 5^路彳空。。 例如若在第一控制端子CiU施加有H位準,則 的f極-汲極間導通。據此,以由電源端子^供給的基極 電j Ιβ當作基極偏壓(base bias),使HBT1動作。此時, 因第一控制端子Ctl2被施加L位準的信號,故FET2不導 通’ HBT2不動作。據此,在共通輸入端子ίΝ—第一輸出端 子卯間形成有一條信號路徑,例如輸入至共通輸入端子 U的南頻類比信號由第一輸出端子〇[JT1輸出。另一方面, 右在第一控制端子Ctl2施加有Η位準,則在共通入端 ΙΝ—第二輸出端子觀間形成有-條信號路徑。 在ΗΒΤ1及ΗΒΤ2的射極及集極各自連接偏壓點(bias point)BP。偏壓點BP係施加與Ηβτι及HBT2的射極及集極 相等的偏壓電位(例如GND電位)。 ” 而且,在HBT1及HBT2的射極與偏壓點βρ間,以及 HBT1及HBT2的集極與偏壓點Bp間各自連接高頻信號的分 離兀件30。分離元件3〇例如為電阻值5 至ι〇 的 電阻,防止高頻信號對偏壓電位(GND電位)洩漏。 而且,基於同樣的理由,在施加汲極偏壓的電源端子 VDD與FET1間,以及電源端子Vdd與FET2間也連接高頻信 號的分離元件30。 、° 以下針對該電路動作來說明。 HBT1、HBT2的接通電壓(基極-射極間電壓Vbe)例如為 317991 35 1297181 螓 • 2· 〇V。而且,FET1、FET2 為空乏型(depletion mode),夹 / 止電壓Vp為-0· 4V。 ’ 亦即,在接通(on)側的控制端子(例如第一控制端子 • ctl1)的電位比HBT1的射極及集極的電位還高 1.6¥( = 2.0¥-0.4¥)以上的時間點,肫1^與11]^1開始接通。 此處係以HBT1、HBT2的射極及集極的電位當作GND 電位(0V)。因在接通侧的第一控制端子ctll施加有3V, 故第一控制端子Ctn與HBT1的射極及集極的電位之電位 i變成3V( = 3V-0V)。該電位差遠比FET1及HBT1都接通的 電位(1.6V)還高。亦即,即使考慮由連接於偏壓點βρ的分 離元件30(電阻)造成的壓降(v〇itage心叩),也因藉由由 第一控制端子ctn施加的電位使FET1與HBT1充分接通, 使HBT1的射極—集極間導通。 另一方面,斷開(off)側係相對於HBT2的射極及集極 的電位OV(GND),第二控制端子ctl2為〇v。在第二控制端 φ子Ctl2的電位比HBT2的射極及集極的電位還高丨.的時 間點,因FET2與_接通,故〇FF侧可耐16¥的振幅的 功率。 1. 6V的振幅係對應2〇. ldBm的功率,用途上可充分使 用於無線LAN或藍芽(Bluetooth)。 如此’、例如第一開關元件SW1係當以HBn的射極及集 極的電位為基準之第 批去丨 - 土十您弟控制端子Ctl 1的電位超過加上 •順1的接通電屋與FET1的夹止電壓的值時’開始接通(第 二開關兀件別2侧也一樣)。在第二實施形態中係設則、 317991 36 1297181 HBT2的射極及集極的電位為g_。而且圖示省略,藉由配 ^ Μ / 設電阻分割等的偏壓電路,可自由地設定ΗΒΠ、ΗΒΤ2的射 :極及集極的電位。因此,加上ΗΒΤ1、ΗΒΤ2的接通電壓與 ^ FEn、FET2的夾止電壓的值不限於上述的例子,即使為任 意值也能藉由調整偏壓電路得到與第二實施形態相同的特 性。亦即’ FET1及FET2為加強型(enhancement mode)及 空乏型的任一種均可。 第8圖(B)係顯示第8圖(A)所示的HBT1與FET1的實 ®際連接及HBT2與FET2的實際連接之電路圖。構成第一及 第二開關元件SW1、SW2之HBT1及HBT2的實際的圖案係將 集極、基極、射極配置成梳齒狀,FET1、FET2也將源極、 没極、閘極配置成梳齒狀。而且,HBT1的基極與FET1的 源極的連接以及HBT2的基極與FET2的源極的連接實際上 都是對應每一各梳齒。 在第8圖(B)中係各梳齒亦即每一單位元件1 〇〇顯示 ⑩HBT1及FET1、HBT2及FET2。如此,第三實施形態的開關 電路裝置220係連接第一電晶體(單位ΗΒΤ)1〇1及第二電晶 體(單位FET) 102,當作單位元件1〇〇,藉由並聯連接複數 個單位元件100之第一開關元件SW1及第二開關元件SW2 構成。單位FET 102係用以將基極電流供給至單位hbt 101 的驅動電晶體。 ^ 針對單位元件100、單位HBT101及單位FET102的電 .路圖’因與第一實施形態一樣,故針對重覆的部分之詳細 的說明係省略。 317991 37 1297181 、 一組的單位HBTlOl與單位FET102係隔著分離區域接 ·'郯配置’單位耶01的基極與單位FET102的源極係連接, '*構成一個單位元件100(虛線)。 而且’並聯連接單位元件1 〇〇,以構成有第一開關元 件SW1及第二開關元件別2。單位元件1 〇〇雖然並聯連接, 但一個單位元件1〇〇的基極及源極各自不與其他的單位元 件100的基極及源極共通連接。 ^ 具體上,一個單位元件100係單位HBT101的射極、集 極及單位FET102的汲極、閘極各自與其他的單位Ηβτ1〇1 的射極、集極及單位FET102的汲極、閘極共通連接。 各單位元件100係單位FET102的汲極連接於電源端子 V⑽。而且,將單位HBT101的集極_射極間電壓^偏壓成 0V,施加互補信號至第一及第二控制端子Ctn、據 此,施加預定的基極電流至第一開關元件SW1或第二開關 元件SW2的任一個的單位HBT1〇1,使集極_射極間導通。 φ或者設基極電流為〇,遮斷集極_射極間。據此,在共通輸 入端子IN-第一輸出端子0UT1間或共通輸入端子IN_第: 輸出端子0UT2間的任一個形成信號路徑。 第8圖(A)係概略地顯示此等構成要素之圖,顯示藉由 第一開關元件swi的單位HBT101構成有HBT1,藉由第— 開關元件SW1的單位FET102構成有FET1的樣子。同樣地, -藉由第二開關元件SW2的單位HBT101構成有第8圖(〇所 •不的HBT2,藉由第二開關元件SW2的單位FET1〇2構成有 FET2的樣子。 317991 38 1297181 、μ以上就第三實施形態的開關電路裝置的動作表示施加 \ ;第栓制鳊子CtH及第二控制端子以12的控制信號為 補乜號而第一開關元件SW1及第二開關元件sw2的任 * 一個導通的情形。 但是’施加於第一控制端子ctll及第二控制端子cti2 的控制信號也有兩方為L位準的情形。在兩方L位準時係 SW1及SW2兩方遮斷。 φ 第9圖係顯示將第8圖(B)的電路積集化於化合物半導 體基板之開關MMIC的圖案例。 在半絕緣性GaAs基板疊層複數層半導體層的基板配 置進行開關的第一及第二開關元件SW1、SW2。而且,共通 輸入端子IN、第一輸出端子0UT1、第二輸出端子〇UT2、 第一控制端子Ctll、第二控制端子Ctl2、電源端子〜^ 成為接地端子GND之各銲墊(pad)i、(Π、〇2、ci、C2、V、 G係配設於基板的周邊。 • 第一開關元件SW1側與第二開關元件SW2及各銲墊係 對晶片的中心對稱地配置。因此,以下雖然是針對第一開 關元件SW1側說明,惟第二開關元件SW2側也一樣。 第一開關元件SW1係並聯連接複數個單位元件1〇〇而 構成,各單位元件100係由單位HBT1()1及單位FETl〇2構 成。單位HBT101及單位FET102係將半絕緣性GaAs基板上 .的複數層半導體層蝕刻成預定的台地狀而形成。而且,形 •成有藉由由半導體層構成的傳導區域構成電阻等的開關 MMIC之元件。此外將於後述,本實施形態的傳導區域係雜 317991 39 1297181 貝區域’藉由到達基板的分離 單位HBTMm 2 由其他的區域分離。 ^ 、 一層射極電極9、基極電極8、隼極 藉由歐姆金屬層形成梳齒狀。第二層射極電極15 成:藉由配線金屬層形成,射極電極15係形 攻興第一層射極電極9 —揭 俜,、札L回狀。弟二層集極電極13 二由=線130與其他單位HBT1〇1的集極電極13連
於共通輸入端子塾!。在第二層射極電極Η上形 金鍍覆層構成的射極配線15G,與其他單位刪〇ι ,電極15連接’連接於第-輸出端子墊〇卜而且, 在集極配線130上也重疊有金鍍覆層。 單位HBT101因引入基極電流,故將射極電極9、15 及集極電極7、13連接於成為偏壓點Bp的gnd銲塾&射 極電極15係藉由射極配線15G共通連接於第—輸出端子塾 〇1。因此,藉由連揍輸出端子墊01與GND銲墊G,可將射 極電極9、15連接於偏壓點BP。而且,集極電極13係藉 由集極配線130共通連接。因此,藉由經由分離元件 的電阻連接集極配線13〇與GND銲墊G,可將集極電極卜 U連接於偏屋點BP。偏壓點BP(GND銲墊G)係如第9圖, 在第一輸出端子墊01與第二輸出端子墊〇2之間配置於與 共通輸入端子墊I相反侧。藉由該配置,可不用特別確保 新的空間,而給予單位HBT101的射極電極及集極電極偏壓 電位。 單位FET102的第一層汲極電極、源極電極η係藉 由歐姆金屬層形成島狀。第二層汲極電極16係藉由配線^ 317991 40 1297181 屬層形成島狀。在第二層汲極電極16上形成有由金鍍覆層 構成的汲極配線160,與其他的單位FET1〇2的汲極電極連 接,連接於電源端子墊V。 單位HBT101與單位FET102係隔著分離區域2〇接鄰配 置,單位HBT101的基極電極8與單位FET102的源極電極 11係藉由由配線金屬層形成的連接配線17連接,構成一 個單位元件1〇〇。
、在源極電極Η及汲極電極10間的傳導區域(雜質區 域)23配設有由閘極金屬層構成的閘極電極12。閘極電極 12係藉由由配線金屬層構成的閘極配線12〇與其他的單位 FET102的閘極電極12連接,經由控制電阻連接於第一 控制端子墊C1。 、 ^在第一輸出端子墊01與接地端子墊G間連接有成為分 離几件30的電阻。而且,在電源端子墊ν—沒極配線⑽ 間以及共通輸人端子塾卜接地端子墊也連接有成分 離元件3G的電阻。分離元件係防止高頻信號的漏出。 控制電阻R1 Α分離元件30的電阻係藉由分離區域別 分離的傳導區域23。 一-而且,在各銲墊的周邊及閘極配線12〇的周邊為了提 = = (/SQlat1Qn),分別配設有周邊傳導區域(雜質區 單位元件100的放大俯視圖與第2圖—樣。炎 ㈣案的單位Ηβ測各自連接有單位二〇2, 早位兀件⑽係並聯連接,以構成有主動元件· 317991 41 1297181 、之第一開關元件swi、第二開關元件SW2。 ·· ^第一開關元件SW1係並聯連接單位元件100。亦即, •各單位HBT101的集極電極13、7係藉由集極配線13〇互相 .連接,而且各單位HBT101的射極電極15、9係藉由射極配 線150互相連接。此外,集極電極7、13係以接鄰的單位 讀1〇〇共用。而且,各單位FET102的間極電極12係藉 由單位FET102的閘極配線12〇互相連接,單位FET1〇2 _閘極配線120係連接於第一控制端子ctu。各單位feti〇2 的汲極電極10、16係藉由汲極配線16〇互相連接,連接於 電源端子Vdd。 、而且,單位FET102的各閘極電極12係延伸至動作區 域外,與由配線金屬層構成的閘極配線120連接。閘極配 線120係使閘極電極12彼此配線,連接於控制端子。在閘 極配線的周圍也配置分離區域2〇。此外,第二開關元件sw2 也^ 樣。 | 此等以外的構成因與第2圖的單位元件1〇〇 一樣,故 說明省略。 第10圖係說明第三實施形態的單位元件100的圖,第 10圖(A)係第2圖的a—3線剖面圖,第1〇圖(们係第2圖 的b-b線剖面圖,第1〇圖(〇係單位Ηβτ1〇1的斜視圖,第 10圖(D)係單位FET102的斜視圖。此外,在第圖(〔)、 .(D)中省略第二層以上的電極。 . 如前所述,構成單位元件100(主動元件200)之各半導 體層係依照主動元件200的用途適宜選擇。使用於開關電 317991 42 1297181 路裝置的主動元件200的情形,單位HBTl01的集極層3 、m/ . 變成η型InGaP層。此等以外的構成因與第一實施形態的 : 單位元件100 —樣,故說明省略。 ‘ 在第三實施形態中η型AlGaAs層(或η型GaAs層)18 係與射極層5a的InGaP層選擇性地餘刻,故可形成具有再 現性佳的厚度之突出部L。而且,射極層5a的InGaP層係 形成能與基極層4a的p+型GaAs層選擇性地#刻。 而且,藉由配設η型InGaP層19,能以選擇蝕刻露出 • 形成單位FET102的閘極電極之η型AlGaAs層18表面。而 且,單位FET102的閘極電極12係形成於η型A1 GaAs層 18b上,埋入部12b係位於η型AlGaAs層18b内。據此, 可防止在InGaP層表面的Pt的異常擴散,可確保預定的耐 壓強度。 而且,在本實施形態中也是每一單位元件100單位 FET102與單位HBT101接近而連接。而且,單位HBT101與 鲁單位FET102的半導體層的疊層構造係相同,單位HBT101 的基極層4a、集極層3、次集極層2係各自與單位FET102 之相當的半導體層連續。因此,因而單位HBT101的動作產 生的發熱可傳導至單位FET102。單位FET102的汲極電流 因具有負的溫度係數,故單位HBT101的基極電流也具有負 的溫度係數。因此,單位HBT101的發熱可降低單位HBT101 的集極電流。 藉由採用這種機制(mechanism),因不用附加射極鎮流 電阻或基極鎮流電阻等一切使高頻特性劣化之要因,可防 43 317991 1297181 止二次降伏的發生,故比以往還能大幅地提高HBT的電流 密度。其結果可極度地減小第一及第二開關元件SW1、SW2 的接通電阻Ron,可極度地減小開關MMIC的插入損失 (insertion loss) 〇 如第10圖,使用於開關電路裝置220的單位元件100 的隋幵7單位HBT101係藉由射極層5a與基極層4a形成 InGaP/GaAs異質接合。而且除此之外,也以集極層3與基 極層4a形成InGaP/GaAs異質接合。而且,藉由以射極層 5a當作射極動作的順方向的電晶體動作時(以下稱為順電曰 晶體動作時),與以射極層5a當作集極動作的逆方向的電 晶體動作時(以下稱為逆電晶體動作時),設計構造上的各 參照,俾電晶體特性大致成為相同特性,以〇v使集極一射 極間電壓動作,以GA附近的偏壓使集極_射極間電流動 作j在本實施形態中係如此採用以基極為鲜,射極與集 極對稱的HBT(以下稱為對稱型hbt)。 與一般使用於開關MMIC2HEMT為單載子元件相較, 由於HBT疋雙載子元件’故可壓倒性地提高電流密度,可 極度地減小接通電阻R〇n。而且,單位Ηβτι〇ι藉由使用對 %型ΗΒΤ ’因可將集極_射極間消耗電流設為〇α,因而可進 =省能源動作。理由乃因與以刪將沒極_源極間電麗偏 ?成〇V-樣’可藉由對稱型ΗΒΤ將集極_射極 成 0V。 -參舨第11圖的特性圖,針對對稱型HBT來說明。 顯示對稱型HBT之預定的基極電流lB中的集極,極電壓 317991 44 1297181 、VcE與集極電流IC的V-1曲線。 / 稱在某預定的基極電流I B中,集極-射極電壓Vce及集 ;極電流Ic顯示正(+)值的電晶體為順電晶體,顯示負(-)值 •的電晶體為逆電晶體。 如第11圖(A),對稱型HBT係以如粗線之順電晶體動 作時的接通電阻Ron( = AVcE/A Ic)與逆電晶體動作時的接 通電阻Ron’ (=^VcE’ /Ale’ )為大致相等的方式構成 春HBT為了貫現該構成,射極層5a與集極層3係設為基本 上相同的構造。例如當射極層5a使用InGaP層時,集極層 3也使用InGaP層。而且,當射極層5a與集極層3使用匕以卩 層日t係使其各自與GaAs層或AlGaAs層(基極層4a、次集 極層2及η型AlGaAs層18a)晶格整合。而且,當射極^ 5a與集極層3使用AlGaAs層時係將A1的莫耳比(m〇lar ratio)設為相同。 而且,設定射極層5a的雜質濃度與集極層3的雜質濃 籲度大致同等的值。據此,與通常的HBT相較基極_集極耐壓 雖下降,惟在開關電路裝置中,基極_集極耐壓只要7至 8V就足夠。 " 對稱型HBT係藉由以0V的偏壓使集極—射極間電壓動 作,基本上可將集極—射極間的消耗電流設為Q Α。 第11圖(B)係顯示非對稱型HBT的特性。在非對稱型 • HBT中,順電晶體的上升電壓不為〇v,具有—百至數百my .程度的偏移電壓(〇ffsetvoltage)VGFF。此情形,在將集: -射極間電壓Vce偏壓成ον時,在集極—射極間中會產生若 317991 45 1297181 、干的消耗電流。而且,因射極與集極的構造不同,故如粗 *線之;丨員電晶體動作時的接通電阻與逆電晶體動作時 • 接通電阻Ron,大大不同。 • _此處粗線係表示動作的負荷線,動作的一半為逆電晶 體的動作。亦即在將集極一射極間電麗Vce偏壓$ 時,動 作的負荷線在偏壓點附近折彎,失真位準變得非常差。而 且、,逆電晶體的電流因遠比順電晶體的電流少,故可使其 通過的功率非常小。而且,因逆電晶體動作 響-,非常大,故插入損失變得非常大。 、電阻 另一方面,對稱型HBT係將射極與集極設為基本上大 相同的構4 (相同化合物半導體及大致相同雜質濃度)。 如弟11圖(A)所示,對稱型HBT係偏移電壓大致為 〇V因此,在將集極—射極間電壓VCE偏壓成〇v時,可使集 極射極間的消耗電流為〇A。而且,因無動作的負荷線在 偏麼點折彎,故可使失真位準良好。而且,因逆電晶體的 •電流與順電晶體的電流相同,故可加大可使其通過之功 率。而且,因逆電晶體動作時的接通電阻R〇n,與順電晶 體動作時的接通電阻Ron 一樣小,故可減小插入損失。 在苐12圖顯示銲墊及配線的剖面圖。第12圖(a)及第 12圖(B)係第9圖的d-d線剖面圖,第12圖(C)係第g圖 的e-e線剖面圖。 - 共通輸入端子墊I、第一輸出端子墊01、第一控制端 •子墊C1 (第二開關元件SW2側也一樣)、電源端子墊v、成 為接地端子墊G的銲墊p以及閘極配線12〇如圖所示係配 317991 46 1297181 m 、設於次集極層(sub collecter)(n+型GaAs)層上。銲墊p : 及閘極配線120係隔著氮化膜51配設於次集極層2上(第 • 12圖(B)),或者直接配設於次集極層2上,形成與次集極 層2表面肖特基接合(sch〇ttky junction)(第12圖(a)、
⑹)。 N 因此,銲墊P及閘極配線120周邊的隔離因應措施係 在銲墊P及閘極配線120的周邊配置周邊傳導區域17〇。 鲁周邊傳導區域170係如前述為傳導區域23,藉由絕緣化區 域2 0與其他的區域分離。 第13圖及第14圖係第四實施形態顯示構成開關元件 用途的主動元件200之單位元件1〇〇的其他形態。開關元 件用途的情形,各單位元件100的磊晶層的構造基本上係 第10圖所示的構造,但是為以下所示的構造也可以。 第13圖(A)係相當於第2圖的a-a線剖面之單位元件 100。的剖面圖,第13圖(B)係相當於第2圖的b—b線剖面 鲁之單位HBT101的剖面圖。 如剷所述依照本貫施形態即使不配設鎮流電阻層也能 防止二次降伏的發生。但是,依照構成單位元件丨〇〇的單 位FET102或單位HBT101的設計有無法充分防止二次降伏 的情形。而且,使非常大的電流流過單位HBn〇1的情形也 报難完全避免二次降伏的發生。在這種情形下,藉由在單 ,位HBT101的磊晶構造放入鎮流電阻層,另加採取二次降伏 •措施因應措施也可以。 亦即,在射極層5a側配置η-型GaAs層33b當作鎮流 317991 47 1297181 •電阻層。而且,開關電路裝置220的情形因單位HBT101 /係射極及集極對基極對稱地動作,故在集極層3侧也配置 ;n—型以^層33a當作鎮流電阻層。因具有預定的電阻值的 η型GaAs層33a、33b變成鎮流電阻層,故可防止因電流 集中於一個單位元件1〇〇而導致二次降伏的發生。 鎮流電阻層33a、33b也能以非摻雜的GaAs層形成, 且為η-型InGaP層或非摻雜inGaP層也可以。其他的半導 體層與第10圖(β)一樣。在習知的HBT320,中由於配設鎮 流電阻而使南頻特性劣化,惟本實施形態因以溫度補償型 的單位元件100構成主動元件2〇〇,故即使是配設鎮流電 阻的情形,也能以比習知的ΗΒΤ還低的電阻值之鎮流電阻 知到相同的效果。因此,可使因配設鎮流電阻導致高頻特 性的劣化程度比以往還少。 此情形如第13圖(Α),雖然也在單位feTI02配置有 η-型GaAs層33,但流到單位FET102的電流只有一點點, • 因配設η-型GaAs層33造成的影響少。 弟14圖係在弟二貫施形態中附加非合金化歐姆層,設 射極電極9的接觸層為非合金化歐姆層的情形。第14圖(a) 圖係在第10圖的單位HBT101中配設非合金化歐姆層的情 形,第14圖(B)係在配設第13圖的鎮流電阻層的構造中, 更配设非合金化歐姆層的情形。此外,第14圖僅顯示單位 • ΗΒΤ 101的剖面圖(相當於第2圖的b-b線剖面)。非合金化 •歐姆層31係配設於射極接觸層6a上,俾降低射極接觸層 6a的接觸電阻。非合金化歐姆層31為…型InGaAs層。此 317991 48 1297181 -4 ^ ^射極接觸層6a為n+型GaAs層,其他的半導體層也 /吳弟1〇圖(B)一樣。雖未圖示,但此時同時在單位fet1〇2 ’中也在接觸層6bs、6bd上配設有非合金化歐姆層31。 • 在本實施形態中係使用上述對稱型HBT於單位 HBT101,構成開關電路裝置。據此,實現集極—射極間的消 耗電流為0A的開關電路,而且,對稱型Ηβτ因順電晶體動 作時的接通電阻Ron與逆電晶體動作時的接通電阻R〇n, 大致相等,故可得到在高頻信號的振幅中,集極—射極電壓
Vce為正的部分與集極-射極電壓Vce為負的部分的切換部分 中線性佳的開關電路。 由GaAsMESFET或HEMT構成的開關電路因汲極—源極間 的偏壓為0V,故汲極-源極間的消耗電流為〇A,在高頻信 號的振幅中,汲極-源極間電壓Vds為正的部分與汲極—源極 間電壓Vds為負的部分的切換部分中線性佳。亦即,本實施 形態的開關電路裝置220具有與GaAsMESFET或Η·τ的開 ❿關電路裝置一樣的長處。而且,雙载子元件的Ηβτ其接通 電阻麼倒性地比單載子元件的FET還低。本實施形態的開 關元件因是藉由在單位HBT1〇1連接單位feti〇2之單位元 件100而構成,故在接通電阻中可得到Ηβτ的特性。亦即, 開關電路裝置220可大幅提高高頻特性,可大幅使晶片尺 寸小型化。 • 其久,麥照第15圖至第17圖,顯示本發明的第五實 施形態。 只 第五實施形態係在第三實施形態的開關電路裝置220 317991 49 1297181 ^中,藉由配設邏輯電路,以一個控制端子可進行動作的開 / 關電路裝置。 ; 第15圖係電路圖。此外,在第15圖中係顯示與第8 •圖(A)一樣的電路概要圖,第一及第二開關元件swi、SW2 實際上係第8圖(B)所示的構成。 第15圖(A)係連接電阻負载的反相器電路(inverter circuit)41當作邏輯電路的情形。亦即,以連接點串 聯連接電阻負載411與GaAsMESFET412(夾止電麈Vp=:〇 25V •加強型),經由控制電阻R2連接連接點CP與例如第二開關 兀件SW2的FET2的閘極。而且,MESFET412的閘極係連接 於一個控制端子Ctl。 第15圖(B)係連接加強型/空乏型DCFL(Direct Coupled FET Logic:直接耦合FET邏輯)的反相器電路4i 當作邏輯電路的情形。亦即,藉由連接點cp串聯連接空乏 型MESFET413C夾止電麗Vp=_0 4v)的源極及閑極與加強型 # MESFET414(夹止電產Vp=0.25V)的汲極,、經由控制電阻 連接連接點CP與例如FET2的閘極。而且,將加強型 MESFET414的閘極連接於—個控制端子⑶。由於第a圖 的任一個其他的構成要素與第三實施形態一樣,故說 略。 如此,藉由連接反相器電路41,使施加於控制端子〔Η • 2控制信號施加於第一開關元件SW1的FEn的間極,控制 .k號的互補信號施加於第二開關元件撕的簡的間極。 亦即能以SPDT開關MMic將控制端子作成一個。 317991 50 1297181 m - 邏輯電路41也能以電阻及/或mesfet形成。亦即,可 將内裝邏輯電路的則繼全部集積化於GaAS基板的一 - 晶片。
. 第16圖係顯示第15圖(B)所示的加強型/空乏型DCFL 的反相器電路4卜第16圖⑴係平面圖案圖,第16圖⑻ 係第16圖(A)的f線剖面圖。 D型FET413係與第1〇圖(A)、(D)所示的單位feti〇2 一樣。亦即,在由配線金屬層構成的第二層源極電極135d 與汲極電極136d間配置有第一閘極電極127。在源極電極 135d及汲極電極136d的下方配置有由歐姆金屬層構成的 第-層源極電極115d與汲極電極116d,動作區域係藉由 以兩點鏈線顯示的分離區域2〇分離。源極電極U5d與汲 極電極116d係各自與接觸層6bsd、6bdd連接。 第閘極電極127係配置於源極電極及汲極電極間, 在動作區域外連接於第二層源極電極135d。而且,第一閘 _極電極127係形成於丨肋表面,埋入部12几 係位於η型AlGaAs層18b内。而且,D型FET413的通道 層與單位FET102的通道層一樣,由通道下部層(11型InGap 層)5b及通道上部層(η型AlGaAs層)18b構成。 另一方面,£型FET414的通道層僅由通道下部層(n 型InGaP層)5b構成。而且,在£型FET414中由配線金屬 •層構成的第二層源極電極135e與汲極電極136e係交互配 •置,在其間的通道下部層(n型InGaP層)5b的表面配置有 第二閘極電極128。第二閘極電極128的閘極金屬層例如 317991 51 1297181 , 、ϊϋρι/Αΐ1’與第—閘極電極127不同,不採用埋入間極 在源極電極135e及没極電極136e的下方配置有由歐 •姆金>1層構成的第-層源極電極115e錢極電極m 源極電極115e及沒極電極116以系各自與接觸層此%、 6bde連接。 E型FET414的端部之第二層a極電極136e(第一層汲 極電極116e也一樣)係與D型FET413之第二層源極電極 135d(第一層源極電極U5d也一樣)共用。同樣地,e型 FET414的端部的汲極接觸層6bde係與^型肫以13的源極 接觸層6bsd共用。 如此,D型FET413與E型FET414係與形成第一及第 二閘極電極127、128之半導體層不同。據此,藉由由第一 閘極電極127的底部(埋入部127b底部)至通道下部層5b 的底部之距離的設定,以及由第二閘極電極的底部至通道 •下部層5b的底部之距離的設定,各自實現預定的夾止電壓 Vp 〇 構成邏輯電路的情形,E型FET414的第二閘極電極128 不為埋入閘極電極構造,僅第一閘極電極丨2 7設為埋入閘 極電極構造。如前所述,因第一閘極電極127的埋入部127b 位於η型AlGaAs層18b内,故可防止lnGaP層表面的pt 的異常擴散。另一方面,因在E型FET414中不需要大的耐 壓’故即使不没為埋入閘極電極構造,也能確保充分預定 的耐壓強度。 317991 52 1297181 、 而且’第一閘極電極127與第二閘極電極128係各自 /形成於通道上部層(n型^(^虹層)181)表面及通道下部層 • (η型InGaP層)5b表面。此時,露出形成第一閘極電極127 •之表面的凹陷蝕刻可藉由η型InGaP層19b與通道上部層 (η型AlGaAs層)18b的選擇蝕刻再現性佳地實施。而且, 路出形成第二閘極電極128之表面的凹陷蝕刻可藉由通道 上部層(η型AlGaAs層)18b與通道下部層(ns InGaP層)5b 的選擇蝕刻再現性佳地實施。 如此,在通道下部層(n型InGaP層)51)與“型GaAs 層6間藉由配置η型InGaP層19b與通道上部層(n型
AlGaAs 層)18b,與 D 型 FET413 及 E 型 FET414 —起,露出 形成第一閘極電極127及第二閘極電極128之表面的凹陷 姓刻可各自以選擇蝕刻實施。 此外’在第15圖(A)所示的邏輯電路的情形也需e型 FET412。另一方面,構成第一開關元件SW1(第二開關元件 ⑩SW2也一樣)之單位FET1〇2為!)型FET。亦即,第η圖(A) 的情形也需在同一基板及同一半導體層上形成邏輯電路之 E型FET412及單位FET102的D型FET,此情形,單位 FET102(D型FET)與邏輯電路之E型FET412的剖面圖無圖 案上D型FET與E型FET接鄰,各自與第16圖(B)一樣。 亦即,露出形成單位FET1〇2(d型FET)的第一閘極電極127 、與邏輯電路之E型FET412的第二閘極電極128之表面的凹 fe餘刻可各自以選擇姓刻實施。 第17圖係在包含邏輯電路之開關電路裝置中,如第 317991 53 1297181 13圖(B),配置鎮流電阻層的情形之對應第a圖(B)的D 型FET413及E型FET414的剖面圖。 單位HBT101係同樣地為對稱型HBT,在被積體化於同 一基板及同一半導體層的D型FET413及E型FET414也一 樣配置有鎮流電阻層33a、33b。
因邏輯電路的動作電流非常微小,故此情形的鎮流電 阻層33a、33b不會對邏輯電路的動作帶來影響。而且,即 使疋配置有此等鎮流電阻層33a、33b的情形,露出形成第 一閘極電極127、第二閘極電極128之表面的凹陷蝕刻也 能以選擇蝕刻實施。而且,第15圖(^)的邏輯電路的£型 FET412與單位FET102(D型FET)也未接鄰,與第17圖一 樣。亦即,可藉由選擇蝕刻進行第一閘極電極127及第二 閘極電極128的凹陷韻刻。 第18圖係顯示第六實施形態的電路概要圖。
第六實施形態係SP3T(Single p〇le此㈣物⑽:單 =幻開關MMIC。與第三實施形態一樣’第_係顯示 對應弟8圖⑴的電路概要圖’而各開關元件別實 顯不於第8圖(B)的構成。 z、 -JP3T係由各自串聯連接多段開關元件sw的第-開關 =S1: t—開關兀件群S2、第三開關元件群S3構成。 ,集極及第三開關元件群的 接於RF蟑例如為共通;通連 弟一開關元件群81係串聯連接開關元件SW1 + 317991 54 1297181 SWl-2、SW1-3。開關元件SWl-l、SW卜2、SW卜3係各自分 別與第8圖(B)—樣,並聯連接複數個在單位HBT1〇1的基 極連接有單位FET102的源極之單位元件1〇〇而構成。單位 元件100的剖面圖及斜視圖與第10圖相同。統括成為開關 兀件SW1-1、SW1-2、SW1-3之各主動元件200的單位 HBT101,各自表示為HBT卜丨、ΗΒΤ1_2、ΗΒΉ_3,統括各主 動元件200的單位FET,表示為FET卜卜FET1_2、ρΕτι_3。 FET1-1、FEH-2、FET1-3 係 MESFET,源極各自連接於 HBT1 1、HBT1-2、HBT1-3 的基極。而且,、 FET1-3的各閘極係各自經由控制電阻Ru、Ri2、M3連接 於第一控制端子ctll。 而且,第二開關元件群S2係串聯連接開關元件 SW2 1 SW2-2、SW2-3。構成開關元件 Sw2-i、sW2-2、SW2-3 之 HBT2-1、HBT2-2 ' HBT2-3 的基極係各自與 FET2-1、 、FET2-3的源極連接,各閑極係經由控制電阻卜 R22、R23連接於第二控制端子㈣。其他的構成與第一開 關元件SW1 —樣。 第三開關元件群S3係串聯連接開關元件SW3+ SW3_2、SW3_3。構成開關元件 sm SW3—2、SW3_3 之 =mBT3~2、贿3—3的基極也各自與聰]、FET3_2、 遠接^、源極連接,各間極係經由控制電阻咖、K32、K33 連接於弟二控制端子Ct 13。 而且’第一開關元件群、第— — 開關元件群S3的另一端的二/二開關70件群S2、第三 为&的各射極係各自連接於第二RF埠 317991 55 1297181 之第一輪出 0UT3。 端子0UT1、第二輸出端子0ϋΤ2、第三輸出端子 - 轭加於第一、第二及第三控制端子ctll、ctl2、Ctl3
.的控制信號係H位準或L位準,施加有Η位準的信號之FET
2通(on),供給電流至對應的HBT的基極。據此,在HBT 供給有基極電流的開關元件接通,形成信號路徑,將輸入 至共通輸入端子㈣高頻類比信號傳達至對應成為接通 的件之輸出端子。電阻係以防止高頻信號對成為交 流接地之控制端子CtU、⑶2、ctl3的直流電位經由間極 電極漏出之目的配置。而且,各m的集極及射極與_ 間的分離元件30及各FET的沒極與^間的分離元件3〇 均使用電感器。因其他的構成要素與第三實施形態一樣, 故說明省略。 第18圖的開關電路裝置因Ηβτ的接通電壓(基極—射極 間電壓)VBE例如為2·ον, FET的夹止電壓心為―〇 4ν,故 籲在控制^子的電位比HBT的射極及集極的電位還高1 · 6v 以上的時間點,FET與HBT都開始接通。因此,在控制端 子轭加有3V、交成接通狀態的開關元件中,因分離元件训 為電感Μ故由/;IL過電感奈的基極電流造成的壓降為〇ν, HBT與FET充分接通,接通側的開關元件的射極—集極間導 通另方面,斷開(off)側因在控制端子施加有〇v,故 ‘可耐1.6V的振幅的功率。此日夺,_由於是三段構成, •文1· 6V的振中田對應29· 6dBm的功率,可充分地使用於 行動電話用途。而且,將各HBT的射極、集極雙方連接於 317991 56 1297181 使用於各Ηβτ的基極電流之引人。此外,在隱 基極電關二路裝置等高功率料中,因驅動ΗβΤ的 絲^電感l"。離元件3G係使用無由流過基極電流而造 七實施形態的電路圖。第七實施形態 第19圖係顯示第 係SP3T開關MMic。 一 串如連接夕奴開關元件SW的第一開關 疋件群S1、第二開關元杜继e Q μ —
嗤 — 疋件群S2、弟三開關元件群S3構成。 一開關το件群S1白令一端的集極、第二開關元件群%的 :端的集極及第三開關元件群幻的一端的集極係連接於 共通輸入端子IN。 第一開關元件群S1係串聯連接開關元件SWH、 1 2 SW1 3。開關元件Sn、撕_2、Sm係各自連 接複數個在單位HBT101連接單位FET102之單位元件 1〇〇,如一點鏈線般構成集合元件2〇〇a,而且,並聯連接 •複數,集合元件魏,如虛線般構成主動元件2〇〇。 曰早位FET102係供給基極電流至單位HBn〇1用的驅動 電晶體。而且,單位元件1〇〇的剖面圖及斜視圖與第1〇 圖相同。 單位FET102係源極連接於單位HBT1〇1的基極,汲極 連接於電源端子Vdd。而且,一個單位元件1〇〇係單位 HBT101的射極、集極及單位FET1〇2的汲極、閘極各自與 其他的單位元件1〇〇的射極、集極及單位FET1〇2的汲極、 閘極共通連接。 317991 57 1297181 如此在本實施形態中,並聯連接複數個單位元件 =◦,構成集合元件2_,藉由複數個集合元件⑽a的並 〃連接,構成主動元件2〇〇之各開關元件。 . 一個集合元件200a在第19圖中係連接三個單位元件 1〇〇。亦即,共通連接三個單位HBT1〇1的射極,當作集人 ,件20〇a的共通射極E,共通連接單位HBTm的集極,口 虽作集合元件’a的共通集極c。而且’共通連接三個單 立FET1G2岐極,當作#合元件2_的共通汲極卜單 位FET102的閘極也一樣共通連接。 彼此Γ二自共通連接各集合元件2〇〇a的共通射極E =動共通集極C彼此間、單位F職的閘極, 構成主動π件200之第—段 元件㈣-2、第三段的SW1_3也一樣。弟一長開關 r虫:且’第二開關元件群%與第-開關元件群S1 -樣 係串聯連接開關元件SW2一i、s 樣 ❿ ㈣也與第-開關元件群S1_2:://開關元 SW3-1、SW3-2、SW3-3。 …、串葬連接開關tc件 第一開關元件群幻、第二開關 件群S3的一端的集極,亦 弟一開關凡 _的集極料通,:::,一段的開關元件之單位 為共通輸入通連接於第-肝璋。第-…車例如 而且’第-開關元件群8卜第二開關元 一 開關元件群S3的另一端的夂M 弟二 无件之單位咖】的射極即構成第-段的開關 係各自連接於第二RF埠之第一 317991 58 1297181 輸出端子ουπ、第二輸出端子0UT2、第三輸出端子⑽T3。 單位ΗΒΤ101的基極係連接於單位FEn〇2的源極,各 奴的單位FET102的閘極係經由高頻信號的分離元件3〇連 接於第一控制端子ctn、第二控制端子ctl2及第三控制 h 子 C113 〇 分離το件30係電阻,以防止高頻信號對成為交流接地 之第一控制端子ctu、第二控制端子cti2、第三控制端子 Ct 13的直流電位經由閘極漏出之目的配置。分離元件% 的電阻值為5ΚΩ至10KQ左右。 她加於第一、第二及第三控制端子Ctll、Ctl2、Ctl3 =制信號係任—個為H位準,其他為l位準,或者有均 :位準的If况,施加有H位準的信號之單位⑽接 對應的單位HBT1G1的基極。據此,在單位 …基極電流的開關元件群接一 路徑,將輸入基认 1木1口琥 -個輸出端子/、 端子1N的高頻類比信號傳達至任 而且,第一、筮一 ^ A 1 ^ ^ u 一及苐三控制端子ctll、ctl2、Ctl3 為二:情形係第-開關元件群Μ、第二開關元件群 弟二開關元件群幻的全部都被斷路。 開關元^ 的^關^件群S1、第二開關元件群S2、第三 群si來說明。成都—樣’故以下僅針對第—開關元件 在第—開關元件群S1的各段的開關元株 SW卜2、SW1〜3的私 士仅日]閉關兀件SW卜1、 、、極及集極各自連接偏壓點Bp。偏壓點 317991 59 1297 m βΡ係例如每-各集合元件·3連接。亦即,在—個集合 元件200a的共通射極Ε連接一個偏遂點Βρ,在一個^ 集極C連接-個偏麼點肝。而且,在各㈣點阶施:有 各自相等的DC偏壓電位(例如GND電位)。 而且,在一個集合元件200a的共通射極E與偏壓點 BP間,以及在-個集合元件2〇〇a的共通集極C與偏壓點 BP間各自連接一個高頻信號的分離元件30。 開關元件藉由單位HBT1G1構成時,—般因電流放大率 “不滿1〇〇〇,故需非常大的基極電流。因此,在例如每— ^開關元件均各自共通連接單位顧⑽的射極及集極,每 、各開關元件匯整經由分離元件3〇連接於偏壓點的構 成中,流過分離元件(電阻)3〇之基極電流造成的壓降變 士。其結果’無法施加足夠的偏壓至單位膽m,無法使 早位HBT101充分地動作。 即使假設電流放大率hFE非常大,例如1〇〇〇以上的情 ❿形,如本實施形態般多段連接的開關電路裝置的情形,總 共需要的基極電流變大。此乃因供給基極電流至接通的= :各段之單位HBT1G1的全部之緣故。而且,需要的基極電 流不為一段的情形的段數倍,而是大至段數的平方倍。 其理由為例如在3段的情形下串聯連接3個開關元件 、SW1-2、SW1-3,故若不設各單位HBT1〇1的尺寸為 -3七,則串聯連接的第一開關元件群si的總接通電阻不與 1段的情形相等。 ^ 亦即,3段的情形,各單位HBT101尺寸為1段的情形 317991 60 1297181 •勺3 L開關元件SW為3段,故總基極電流變成1段時的 • 9 倍(3x3 = 9) 〇 : 因此’用以驅動連接有3段開關元件SW1-1、SW1-2、 ‘ SW卜3的開關電路裝置所需的總基極電流變成比i段的情 形約大1位數。如此若基極電流變得非常大,則發生兩個 問題。 弟]崎如如述,由流過分離元件3 G的基極電流造成 _的壓降變大,無法使單位HBT101充分動作之問題。第二問 題為在订動電話的基帶(baseband)LSI中,無法驅動單位 HBT101之問題。 口此在本實施形態中第一問題的因應措施係以並聯 ,接成梳齒狀的複數個單位元件_構成集合元件2〇〇a, 母一集合元件20〇a經由分離元件3〇將集合元件2〇〇a的共 通射極E及共通集極c連接於偏壓點βρ。在偏壓點即施 加DC偏壓(例如gnd電位)。 • 分離元件30的電阻值通常為5至1〇ΚΩ。在基極電流 々丨l過刀離το件30時’在電阻的兩端發生與基極電流的大小 成比例的的壓降。群區分並聯連接有複數個單位Ηβτι〇ι, 集合元件200a係藉由每一群各自經由一個分離元件3〇, 連接於偏壓點BP,可減小該壓降至不影響單位ΗβΤ1〇1的 動作之程度。 . 料,因可藉由群區分而分散基極電流,故流到連接 •於5至1〇ΚΩ的各集合元件2〇〇a之分離元件3〇的基極電 流變小,壓降變小。而且,分離元件3〇因是電阻而非電感 317991 61 1297181 器,故可積體化成1晶片。 . 單位FET102係用以供給基極電流至單位HBT101,由 : 電源端子Vdd供給的單位FET102的没極電流變成單位 • HBT101的基極電流。而且,針對流到單位FET102與電源 端子Vdd間的該基極電流也一樣。 亦即,在單位FET102中每一集合元件200a共通連接 汲極,當作共通汲極D,每一共通汲極D經由分離元件30 連接於電源端子Vdd。此等分離元件30係每一各集合元件 _200a連接一個。 若由流過單位FET102所連接的電阻30之基極電流造 成的壓降變大,則單位FET102的汲極電位下降,無法充分 確保單位FET102的源極-汲極間電壓。據此,流過單位 FET102的源極-汲極間電壓的電流變小,其結果,單位 HBT101的基極電流變得不充分。 因此,單位FET102也藉由群區分,使由電阻30造成 | 的源極-汲極間的壓降變小,故可使單位HBT101充分動作。 分離元件30因是電阻而非電感器,故可將開關電路裝 置的所有的構成要素集積體化成1晶片。而且,將各單位 HBT101的射極、集極雙方連接於GND電位,施加DC偏壓 電位至射極、集極,並且使用於各單位HBT的基極電流之 引入。 針對第二問題的因應措施係採用各自使單位FET102 對應各單位HBT101,接鄰配置單位HBT101與單位FET102 •的溫度補償型的單位元件100。亦即,單位元件100係藉 62 317991 1297181 ,由單位FET102供給單位hbti〇1的基極電流,在單位 〈FET102由電源端子V⑽供給電流。據此,可供給充分的基 .極電流至單位ΗΒΤ101,可使單位ΗΒΤ1〇1動作。 針對弟19圖的電路動作之一例來說明。 [在第-控制端子Ctn施加有Η位準,在第二控制端 子⑽及第三控制端子㈣施加μ位準的信號的情形] 設單位ΗΒΤ101的接通電壓^為2 〇ν,單位ρΕτι〇2 的夾止電麗Vp為-0.4V。此情形,在第一控制端子仙 的電位比單位HBT101的射極及集極的電位還高 1.6V(2.0V-0.4V)以上的時間點,使單位mi〇2與單位 HBT101開始接通。此處係以單位Ηβτ1〇ι的射極及集極的 電位當作GND電位(〇V)。 因在接通側的第一控制端子ctu施加有3V,故第一 控制端子ctii的電位變成3V(3V_0V),遠高於16v。而且, 由/爪過刀離元件3 〇之電阻的基極電流造成的壓降如上述 φ十^小,故單位FET1〇2與單位ΗβΤ1〇1充分接通,接通侧 的單位HBT101的射極—集極間導通。 “另一方面,斷開側係對於單位HBT101的射極及集極的 電位OV(GND) ’第二控制端子Ctl2及第三控制端子以13 、电位為〇V。在第二控制端子cti2及第三控制端子Ctl3 的=位比單位HBT101的射極及集極的電位還高1. 6V以上 _ ^蚪間點,因單位FETl〇2與單位HBT101接通,故斷開側 可耐1.6V的振幅的功率。此時因讣奵為3段構成,故i 6v 勺振巾田係對應29· 6dBra的功率,可充分使用於CDMA行動電 63 317991 1297181 β 話用途。 - [在第一控制端子Ctll、第二控制端子Ctl2及第三控 .*制端子ftl3都施加有L位準的信號的情形] 在第一控制端子Ctl1、第二控制端子Ctl2及第三控 制端子=13都施加有L位準的信號的情形係第一控制端子
Ctl1、第二控制端子Ctl2及第三控制端子Ctl3都施加有 〇v,與上述一樣所有的開關元件sw可耐丨.6v的振幅。而 鲁且,此,係以RF埠的共通輸入端子IN、第一輸出端子
0UT1、第一輸出端子〇UT2及第三輸出端子卯以當作GND 電位。 。以MESFET當作開關元件(switehing ele_t)的開關 =路裝置若考慮暫時使RF埠成GND電位,則因·Ετ為 二乏型’故即使施加〇V至連接於控制端子的閘極也無法使 =SFET的通道斷路,無法在〇v施加中斷開。因此,以 =作開關元件的開關電路裝置無法設定RF埠為GND電位, 設定為正電位。而且,外部的高頻信號線為_電位, :位舁RF埠不同,故無法直接耦合(direct⑶叩丨丨叫)外 ^的阿頻^號線與RF;t皐。亦即,gj DC地分離外部的高頻 信號線與RF埠間,故需在其間以外接連接電容。 但是,本貫施形態係藉由單位Ηβτ及單位FET構成開 關元件,藉由設定RF蟑為GND電位,施加〇v至控制端子, 可斷開。因此,無須以外接連接電容,與以當作開關 -元件的開關電路裝置相較,可減少安裝面積。 此外,在斷開側中可耐1.6V的振幅的功率,惟由於是 317991 64 1297181 -.3段連接,故丨.6V的振幅相當於29. 6dBm的功率。亦即, ; 可充分適用於CDMA行動電話用途。 : 第六,第七實施形態都是3段的SP3T,惟段數不限於 ‘ 3段,任思段均可。而且,電路也不限於sp3T,即打、 SP5T…SPnT與有幾個輸出端子都可以。而且,DpDT(D〇此k Po 1 e Doub 1 e Throw ··雙極雙投)等輸入端子的數目也可以有 幾個,而且如第五實施形態,配設邏輯電路也可以。 參照第20圖至第Μ圖,說明作為第八實施形態至第 十實施形態之針對未配設單位元件1〇〇中的n型A1GaAs 層18a及η型InGaP層19a的情形。 第八實施形態及第九實施形態係構成放大器用途的主 動το件200之單位元件100的情形,第十實施形態係構成 開關元件用途的主動元件200之單位元件1〇〇的情形。 麥照第20圖至第22圖,第八實施形態係顯示放大器 =途的單位元件1〇〇的其他形態。第八實施形態係未配設 籲第一實施形態的單位元件100中的n型A1GaAs層18a及η 型InGaP層19a的情形。此情形,突出部L係藉由射極層 5a的台地|虫刻(mesa etching)EM形成。 第20圖(A)係第2圖的a-a線剖面圖,第2〇圖(B)係 第2圖的b-b線中的單位HBT101的剖面圖。而且,第2〇 圖(C)係以第20圖(A)的c-c線顯示的剖面,將單位元件 • 10 0切離成上述兩個區域時的單位Ηβτ 1 〇 1的斜視圖,第2〇 圖(D)係單位FET102的斜視圖。此外,在第2〇圖(]8)、(〇、 (D)中連接電極17係省略。而且,在第2〇圖(〇、(〇)中省 317991 65 1297181 '略第二層以上的電極。 \ 如第2〇圖(A) ’在半絕緣性的GaAs基板1上疊層有複 .·數層半導體層,亦即n+型GaAs層2、η-型GaAs層3、p+ 型GaAs層4、n型InGaP層5、n+型GaAs層6。半導體層 的-部分係藉由钱刻去除,形成台地狀。而且,設有到達 土板1的刀離區域2〇。分離區域2〇係如前述,藉由 _植入形成的絕緣化區域。 精+專 _ 單位70件1〇〇係藉由台地狀的半導體層及絕緣化區域 20刀離成兩個區域,在一方的區域形成有單位hBTi〇卜在 另一方的區域形成有單位FET102。 如第20圖(B)、(c),單位HBT101的次集極層2係藉 由在基板\上以磊晶成長法形成,矽(Si)摻雜成3 18cm之較南雜質濃度的型GaAs層。其厚度為數 千A。集極層3係形成於次集極層2的一部分區域上,藉 由石夕摻雜摻雜成lE16Cnrl 1〇E16cm-3程度的雜質濃度之 _ η型GaAs層。其厚度為數+ A。基極層係形成於集極 層3之上,藉由碳(C)摻雜摻雜成iEi8cm-3至5〇E18cnf3程 度的雜質濃度之p+型GaAs層。其厚度為數百至2〇〇〇A。射 極層5a係形成於基極層4a的一部分區域上,藉由矽摻雜 換雜成1E17cnT3至聰7cnf3程度的雜質濃度之n型inGap 層厚度為1000A至5000A。射極層5a係與上層及下層的 • aAs層阳秸整s。而且,射極接觸層6a係形成於射極層 _ 5a之上,藉由矽摻雜摻雜成3£:18^_3至6Ei8cm_3程度的雜 貝浪度之η十型GaAs層,厚度為數千a。 317991 66 1297181 本實施形態的單位ΗΒΤ1〇1係藉由射極層5a及基極層 -乜形成InGaP/GaAs異質接合。此外,成為射極層5a的半 :導體層也可以取代InGaP層,為AlGaAs層,此情形也與上 •層及下層的GaAs層晶格整合。在比基極層4a還下層係在 面S1,附近(參照第20圖(c))中配設有分離用的絕緣化區 域20j而且,如第20圖(B)所示,射極層的下部係配 a又有大出於位於兩側的基極電極8側的形狀之突出部 (架)L。 °
籲 亦即,射極層5a係在側面附近中被光蝕刻至突出部L 完全空乏化的預定的厚度。據此,突出部七使用射極層^ 的一部分,形成於其下方部分。亦即,藉由光钱刻製程, 台地蝕刻n+型〇&人3層6,接著台地蝕刻至„型丨…⑼層5 的途中。光阻去除後藉由新的絲刻製程,台地姓刻剩曰餘 的η型InGaP層5,去除光阻。據此,射極接觸層6&鱼射 極層5a被形成台地狀(射極台地EM),並且使用射極層 #的一部分,在其下方形成有突出部L。突出部L係空乏S化, 防止在突出部L下方的基極層4a表面,流通射極_基極間 的再結合電流。如第-至第七實施形態,無法使用選擇钱 刻簡單地控制突出部L的厚度’惟因突出部L的厚度只要 以土一百至數百A的精確度控制的話即可,故藉由使用速 慢的蝕刻溶液,可控制突出部L的厚度。 ' • 在次集極層2的表面於夾著集極層3的位置配置有由 .歐姆金屬層(AuGe/Ni/Au)構成的第一層集極電極7。在基 極層4a的表面以包圍射極層5a的圖案配置有由歐姆金屬 317991 67 1297181 、層(Pt/Ti/pt/Au)構成的基極電極8。在射極接觸層仏的 :上部配置有由歐姆金屬層(AuGe/Ni/Au)構成的第一層射極 / 電極9。 * 第20圖(D)係以第2〇圖(A)的c-c線顯示的剖面,切 離單位元件100時的單位FET102的斜視圖。單位feti〇2 係以η型InGaP層5當作通道層5b,。而且,以最上層的 Π+型GaAs層6當作接觸層6bs、6bd。接觸層6bd、6bs係 各自成為單位FET102的汲極區域及源極區域,接觸層 • 6bd、6bs也被形成台地狀,在露出於該等間的通道層5b, 配設有閘極電極12。在InGaP層埋入閘極金屬最下層的pt 之埋入電極的情形,若InGaP層表面的結晶良好,則在 InGaP層表面Pt不會異常擴散於橫方向。在.接觸層6bd、 6bs上藉由歐姆金屬層各自形成有第一層汲極電極1〇、源 極電極11 〇 此處係單位FET102的通道層5b,為與單位HBT1〇1的 ⑩射極層5a相同的InGaP層。據此,可謀求單位FET102的 高耐壓化及通道層5b’表面的穩定化。 而且,在通道層5b’的下層配置有p+型GaAs層4b。 藉由該層,可防止由通道洩漏到基板側的載子。 此外’比p+型GaAs層4b還下層由於就單位FET102 而言是特別不影響動作的層,故使單位HBT101的特性為最 佳而設計就可以。 辦 再度參照第20圖(A),單位元件100係與第2〇圖(C) •所示的單位HBT101的面S’與第20圖(D)所示的單位 317991 68 1297181 r FET102的面SI抵接之構造。抵接面係第2〇圖(a)的c—c ;線的面。而且,在單位FET102的源極電極U上藉由配線 • 金屬層(Ti/Pt/Au)配設有連接配線17。連接配線17係沿 .著單位FET102的台地,還通過絕緣化區域2〇上延伸到單 位HBT101的基極電極8上。 以下參照第21圖及第22圖,針對第八實施形態的單 位元件10 0的其他形態來說明。此外,剖面圖係相當於第 2圖的b-b線剖面,係用以說明磊晶層的概略,連接電極 籲17係省略。 第21圖(A)係在第八實施形態中配設非合金化歐姆 層’設射極接觸層6a為非合金化歐姆層的情形。 為了降低射極接觸層6a的接觸電阻,有在射極接觸層 6a上配设非合金化歐姆層3丨的情形。非合金化歐姆層η 係η+型InGaAs層。此情形,射極接觸層6a係設為_以“ 層,惟其他的半導體層與第2〇圖(B)—樣。 Φ 弟21圖(B)係配設掺雜質遞變(Grading)層的情形。 在射極層5a採用Al^GauAs層,有在與基極層4a的
GaAs層之間形成異質接合的情形。該異質接合係在傳導帶 的底部存在帶尖突(band spike),該帶尖突係成為偏移電 壓產生的原因之一。為了去除該帶尖突,配置由慢慢 地遷移到AlGaAs用的Grading層32,有減小偏移電壓的 情形。 • GradlnS 層 32 例如為 η 型的 AlxGahAsi^Ou)層, 據此,在基極-射極間由GaAs慢慢地變化成Ah 3G^ 7As。 317991 69 1297181 、其他的半導體層的構造與第20圖(β)—樣。 • 第22圖(Α)係在第八實施形態中配設鎮流電阻層的情 :形。有依照構成單位元件100的單位FET102與單位ΗΒΤ101 -的設計使得二次降伏無法充分防止的情形。而I,在單位 ΗΒΤ101流過非常大的電流的情形也报難完全避免二次降 伏的發生。在這種情形下,藉由在單位Ηβτ的蟲晶構造放 入鎮流電阻層’而另加採取二次降伏因應措施也可以。 亦即,在射極層h側配置η-型GaAs層33當作鎮流 電阻層。因具有預定的電阻值的n—型6仏層33變成鎮流 電阻層故可防止因電流集中於一個單位元件1 〇 〇導致二 次降伏的發生。 鎮流電阻層33也能以非摻雜的GaAs層形成,且射極 層5a為、InGaP層的情形為卜型InGap層或非摻雜ΐη(^ρ a也T、而且射極層5a為A1 GaAs層的情形係鎮流電 阻層33以η-型A1GaAs層或非摻雜MGaAs層形成也可以。 φ其他的半導體層與第2〇圖(B)—樣。 第22圖⑻係在第八實施形態中由射極_基極間的叩 接合錯開異質接合的情形,設射極層5&為n型抓士層。 在一般的HBT的構造中,射極層5a的〇型^⑽層 與基極層4a的p+型GaAs層之間的射極_基極間即接合與 異質接合:致。在該接合中,在傳導帶的底部存在帶尖突, •該f尖犬係成為偏移電壓產生的原因之一。為了防止由帶 •尖突造成的偏移電壓的產生,藉由在基極層“的如型以^ 層與射極層5ah型A1GaAs層之間追加層外 317991 70 1297181 由基極-射極間的卯接合位置偏移異質接合位置的話也可 以。此情形,因異質接合位置不與射極_基極間的pn接合 一致,故可極度減小偏移電壓。 HBT的原理因為將基極的電洞(h〇ie)植入到射極侧, 故由基極層4a之GaAs層,以帶隙(bandgap)大的A1GaAs 層當作射極層5a配置。該構造的情形,所追加的n型GaAs 層34與位於其上的射極層的η型AlGaAs層5a的接合變成 異質接合。 第23圖係第九實施形態,在第八實施形態顯示之放大 益用途的單位元件1〇0中,在單位HBT1〇1的射極層h上 配》又了選擇餘刻的其他的半導體層的情形。亦即,在第九 貝細*形態中,將第一至第七實施形態的單位元件1 〇〇中的 射極層5a、n型^以^層18a以及丨“⑸層丨如變更 成其他的半導體層,設射極層5a的厚度為與突出部l的厚 度相同’在突出部L的形成使用選擇韻刻。此外,剖面圖 係相當於第2圖的b - b線剖面,係用以說㈣晶層的概略, 連接電極17係省略。 、例如在第23圖U)中,在射極層化型InGap層)“上 追加η型GaAs層35,藉由(^紅/111(^1)的選擇蝕刻形成突 出部L。單位FET102的閘極電極係配設於層35。 此時,雖無法使用選擇餘刻,惟可藉由減少n+型GaAs層 6a的膜厚’或者減慢蝕刻率等的因應措施,使控制可能。 在第23圖(B)中,在射極層(n型11](^?層)5&上追加 η型AlGaAs層36 ’藉由A1GaAs/InGap的選擇姓刻形成突 317991 71 1297181 .出部L。單位02的閘極電極係配設於n型A1層 36。此時,雖無法使用選擇蝕刻,惟可藉由減少n +型 •廣6a的膜厚,或者減慢蝕刻率等的因應措施,使控制可能。 在第23圖(C)中,在射極層(11型抓…層)“上追加 π型InGaP層37,藉由InGap/A1GaAs的選擇钱刻形成突出 部L。為了形成基極電極’在使基極層“的表面露出時, 無法使用選義刻。但是,藉由直接探測i叫)钱刻的 表面,可確認是否露出基極層4a。因此,露出基極層“ 表面的韻刻的控制為可能。亦即,韻刻不足尚殘留射㈣ 的情形因射極層5a的雜質濃度低,故即使直接探測, 接觸電阻也非常高,電阻值也非常高。另一方面,基極声 H質濃度非常高,故^直接探測,測定電阻值,則‘ 觸電阻變低,電阻值變低。 在第23圖中係使用選擇钱刻於突出部L的形成。因 1=使邏輯電路積體化時,與第五實施形態-樣,可使 用選擇_露出形成E型FET的閘極電極的表面。 在第23圖中其他的半導體層係與第20圖⑻一樣。 於開圖及第25圖’係顯示第十實施形態為使用 2 Θ 66 X的單位疋件1〇0的其他形態。第24圖⑴係第 ^ Θ24 ΖηΤ ^ W f 24 ® ^ ηβτι 連接配緣F_2的斜視圖。此外,在第24圖中 -\ 以外的第二層以上的電極係省略。 數層半ΐ Γ層圖(1),在半絕緣性的GaAs基板1上疊層有複 曰亦 17 n+型 GaAs 層 2、n 型 inGaP 層 3、p+ 317991 72 1297181 • l GaAs層4、η型InGaP層5、n+型GaAs層6。半導體層 的 #刀係藉由钱刻去除,形成台地狀。而且,設有到達 '基板1的分離區域20。分離區域20係藉由B+等的離子植 '入形成的絕緣化區域20。 單位7G件1〇〇係藉由台地狀的半導體層及絕緣化區域 20分離成兩個區域,在一方的區域形成有單位ΗΒΤι〇卜在 另一方的區域形成有單位FET1〇2。 ^ 第24圖(B)係以第24圖(A)的c-c線顯示的剖面,將 單位兀件切離成上述兩個區域時的單位Ηβτ1〇1的斜視 圖。此外,此處連接配線17係省略。單位Ηβτ1〇1的次集 極層2係藉由在基板i上以遙晶成長法形成,石夕(⑴換雜 成3E18cm至6Eigcm 3之較高雜質濃度的型層。 其厚度為數千A。集極層3係形成於次集極層2的一部分 上,藉由矽摻雜摻雜成1E17cm-3至5E17cnf3程度的雜 質濃度之η型inGaP層。其厚度為1〇〇〇人至5〇〇〇A。基極 _層4a係形成於集極層12之上,藉由碳⑹推雜換雜成 m8Cm—3至5〇E18cnf3程度的雜質濃度之P+型GaAs層。厚 f為數百至2000A。射極層5a係形成於基極層“的一部 分區域上,藉由矽摻雜摻雜成1£:17(^_3至5Ei7cm_3程度的 雜質濃度之n型1nGaP層。厚度為1000A至5_A。射極 層58係與上層及下層白々GaAs層晶格整合。射極接觸層6a .係形成於射極層5a之上,藉由轉雜摻雜成觀…至 -6E18C=程度的雜質濃度之n+型GaAs層,厚度為數千A。 本貫施形態的單位HBT1G1除了藉由射極層5a與基極 317991 1297181 严 層4a形成InGaP/GaAs異質接合之外,也藉由集極層3與 基極層4a形成InGaP/GaAs異質接合。亦即,單位HBT101 ‘ 為對稱型HBT。 • 此外,成為射極層5a及集極層3的半導體層也可以取 代InGaP層,為AlGaAs層,此情形也與基極層4a的GaAs 層晶格整合。 在比基極層4a還下層係在面s 1 ’附近配設有分離用 的絕緣化區域20。 > 在次集極層2的表面於夾著集極層3的位置配置有由 區人姆金屬層(AuGe/Ni/Au)構成的第一層集極電極7。在基 極層4a的表面以包圍射極層5a的圖案配置有由歐姆金屬 層(Pt/Ti/Pt/Au)構成的基極電極8。在射極接觸層的 上部配置有由歐姆金屬層(AuGe/Ni/Au)構成的第一層射極 電極9。 第24圖(C)係以第24圖(A)的c-c線顯示的剖面,切 #離單位元件時的單位FET1〇2的斜視圖。單位FET1 11型11^#層5當作通道層5b,。而且,以最上層的Μ型 GaAs層6當作接觸層6bs、6bd。接觸層6bd、6bs係各自 成為單位FET102的汲極區域及源極區域,接觸層6Μ、6“ 也被形成台地狀,在露出於其間的通道層5b,配設有閘極 電極12。在接觸層6bd、6bs上藉由歐姆金屬層各自形成 有第一層汲極電極1 〇、源極電極11。 . 而且,在通道層5b,的下層配置有P +型緩衝層4b。 P+型緩衝層4b係P+型(^杬層。藉由該層,可防止由通道 317991 74 1297181 Λ 洩漏到基板侧的載子。 、此外,比Ρ+型GaAs層4還下層由於就單位FET而言 並不特別影響動作的層,故只要使單位Ηβτι〇ι的特性為最 佳而設計就可以。 口。第24圖(Α)所示的單位元件1〇〇係與第%目⑻所示 的早位ΗΒΤ101的面S,與帛24圖(〇所示的單位顧〇2 的面S1抵接之構造。抵接面係第24圖〇〇的c_c線的面。 丨而且在單位FET102的源極電極u上藉由配線金屬層 (Ti/Pt/Au)配設有連接配線17。連接配線17係沿著單位 FET102的台地,還通過絕緣化區域2〇上延伸到單位Ηβτι〇ι 的基極電極8上。 ,&第25圖係說明第十實施形態中的單位元件1〇〇的其他 形態之剖面圖,僅顯示單位HBT1〇1的剖面圖(相當於第2 圖的b-b線)。 第25圖(A)係具有用以去除帶尖突之Grading層的 造。 例如在射極層5a及集極層3採用。而 且,在基極-射極間、基極—集極間配置以以丨叩層犯。亦 即,在基極-射極間配置由GaAs慢慢地變化成A1。3Ga。is 之η型的AlxGanAsa^O—〇·3)層,在基極—集極間配置例 如由AluGauAs慢慢地變化成GaAs之η型的 AlxGahAsUrOJ—0)層。據此,可更極度減小偏移電壓。 第25圖(B)係配設鎮流電阻層的情形。有依照 位元件100的單位FET102或單位HBT101的設計使^旱二次 317991 75 1297181 降伏無法充分防止的情形。而且,在單位HBT101流過非常 -大的電流的情形也不一定能完全避免二次降伏的發生。在 ’這種情形下’藉由在單位HBT101的磊晶構造放入鎮流電阻 ,層,另加採取二次降伏因應措施也可以。 亦即,為了採用對稱型HBT,在射極層5a側及集極層 3侧配置η-型GaAs層33當作鎮流電阻層。因具有預定^ 電阻值的η-型以^層33變成鎮流電阻層,故據此,可防 止因電流集中於一個單位元件導致二次降伏的發生。 鎮流電阻層33也能以非摻雜的GaAs層形成,且射極 層5a及集極層3為InGaP層的情形為n—型InGaP層或非 摻雜InGaP層也可以。而且,射極層“及集極層3為 層的情形係鎮流電阻層33以η-型AlGaAs層或非摻雜 AlGaAs層形成也可以。其他的半導體層與第24圖一樣。 此外’在第三、第四、第五、第六、第七、第十實施 形態中,使用於開關元件的單位HBT1〇1均為對稱型Ηβτ, φ故替換單位HBT101的射極與集極也可以。 而且,圖示雖省略,但在第三、第四、第五、第六、 第七、第十實施形態中,藉由配設電阻分割等的偏壓電路, 單位HBT101的射極及集極的電位不限於GND電位,可自由 地設定。 [發明的功效] . 依照本實施形態’隔著分離區域接鄰配置HBT與FET, ,連接複數個在HBT的基極電極連接有MESFET的源極電流之 單位元件,構成開關元件,而實現開關電路裝置。亦即, 317991 76 1297181 單位元件係每一梳齒狀的HBT的基極電極連接MESFET,且 - 隔著分離區域接鄰配置有HBT與MESFET。而且,開關元件 ; 係將MESFET的汲極電極連接於電源端子Vdd,藉由輸入到 • MESFET的閘極電極的電壓信號,使HBT的集極-射極間電 流變化。因HBT與MESFET的距離接近,故因HBT的動作產 生的發熱傳達至MESFET。但是,MESFET的汲極電流因具有 負的溫度係數,故本實施形態的HBT的基極電流也具有負 的溫度係數。亦即,在本實施形態中HBT的發熱會使HBT ®的集極電流減少。 因此,在並聯連接複數個這種單位元件的開關元件 中,即使每一單位元件動作電流變成不均勻,電流也不會 集中於一個單位元件,不發生因二次降伏造成的破壞。亦 即,與習知的HBT相較,可大幅地提高電流密度而使其動 作。 而且,在單位FET中為了確保耐壓而採用埋入閘極電 鲁極構造,惟藉由以不使埋入部擴散至I nGaP層的構造,可 防止Ρΐ的異常擴散。而且,單位HBT的射極台地、基極台 地形成、突出部形成以及單位FET的閘極凹陷蝕刻可採用 選擇蝕刻,使再現性變佳。 【圖式簡單說明】 第1圖(Α)及(Β)係說明本發明的第一實施形態用的電 路圖。 第2圖係說明本發明的第一實施形態用的俯視圖。 " 第3圖係說明本發明的第一實施形態用的(Α)剖面 77 317991 1297181 圖、(B)剖面圖、(C)斜視圖、(1))斜視圖。 剖面圖。 第4圖(A)至⑹圖係說明本發明的第一實施形態用的 第5圖係說明本發明的笛 ^ a自0弟—實施形態用的(A)電路 圖、(B)電路方塊圖。 面圖 第6圖(A)及⑻係說明本發明的第二實施形態用的剖 剖面圖 第7圖(A)及⑻圖係說明本發明的第二實施形態用的 態用的(A)電路概 第8圖係說明本發明的第三實施形 要圖、(B)電路圖。 第9圖係說明本發明的第三實施形態用的俯視圖。 第1〇圖係說明本發明的第三實施形態用的⑴剖面 圖、(B)剖面圖、(C)斜視圖、(1))斜視圖。 第11圖(A)及⑻係說明本發明的第三實施形態用的 特性圖。 第12圖⑴至(C)係說明本發明的第三實施形態用的 剖面圖。 第13圖u)及⑻係說明本發明的第四實施形態用的 剖面圖。 第14圖⑷及⑻係說明本發明的第四實施形態用的 剖面圖。 第15圖⑷及⑻係說明本發明的第五實施形態用的 電路概要圖。 317991 78 1297181 • f 16圖係說明本發明的第五實施形態用的α)俯視 - 圖、(Β)剖面圖。 :f 17圖係說明本發明的第五實施形態用的剖面圖。 .第18圖係說明本發明的第六實施形態用的電路概要 圖。 第19圖係說明本發明的第七實施形態用的電路概要 圖。 帛2〇圖係說明本發明的第八實施形態用的(A)剖面 圖、(B)剖面圖、(C)斜視圖、(1))斜視圖。 第21圖(A)及(B)係說明本發明的第八實施形態用的 剖面圖。 第22圖(A)及(B)係說明本發明的第八實施形態用的 剖面圖。 第23圖(A)至(C)係說明本發明的第九實施形態用的 剖面圖。 • 第24圖係說明本發明的第十實施形態用的(A)剖面 圖、(B)斜視圖、(C)斜視圖。 第25圖(A)及(B)係說明本發明的第十實施形態用的 剖面圖。 苐2 6圖係說明習知的技術用的(a )電路圖、(β)剖面 圖。 _【主要元件符號說明】 1 GaAs基板 2 次集極層 3 第一半導體層(集極層) 317991 79 1297181 ,4 第二半導體層(p+型GaAs層) - 4& 基極層 弟二半導體層(n型 射極層 射極接觸層 基極電極 Ρ+型緩衝層 通道層
InGaP 層) 6 n+型 GaAs 層 7、13集極電極 9、15射極電極 5b 通道下部層 :5 ^ 5a 6a 8 4b 5b, ’ 6bs、6bd、6bse、6bde、6bsd、6bdd 接觸層 10、16汲極電極 u 源極電極 12 閘極電極 12b 埋入部 17 連接配線 18、 18a第四半導體層(η型AlGaAs層或n型GaAs層) 18b 通道上部層 19、 19a第五半導體層(n型inGaP層) 20 分離區域 23 傳導區域 30 分離元件 31 非合金化歐姆層 33、 33a、33b鎮流電阻層 41 反相器電路 51 氮化膜 100 單位元件 101 單位HBT 102 單位FET 115 、135、115e、115d、 135e、 135d 源極電極 116 、136、116e、116d、 136e、 136d 汲極電極 120 閘極配線 127 第一閘極電極 317991 80 1297181 卜 127b Μ 埋入部 128 弟二閘極電極 -130 集極配線 150 射極配線 ;160 >及極配線 170 周邊傳導區域 -200 主動元件 200a 集合元件 210 功率放大器電路裝置 411 電阻 412 E 型 FET 413 D 型 FET 414 E 型 FET ΒΜ 基極台地 BP 偏壓點 • CP 連接點 Ct 1 控制端子 Ctll 第一控制端子 Ctl2 第二控制端子 Ctl3 弟二控制端子 EM 射極台地 IN 共通輸入端子 L 突出部 OUT1 第一輸出端子 0UT2 第二輪出端子 OUT3 第三輸出端子 R1 、 R2 、 Rll 、 R12 、 R13 、 R21 、 φ R22、 R23 、 R31 、 R32 、 R33 電阻 SI、S2、S3開關元件群 sr 面 sn、 SW2 、 SW3 、 SW1-1 、 SW1-2 、 SW1 -3、祀-1、 SW2-3 、SW3-卜 SW3-2、SW3 一3開關元件 SW2-2 、 317991 81

Claims (1)

1297181 十、申請專利範圍: 1 · 一種主動元件,係具備: 化合物半導體基板,疊層有至少形成一個異質接合 之複數層半導體層; 第一電晶體,配設於該基板,將該半導體層的第 一、第二、第三半導體層各自為集極層、基極層、射極 層,並具有集極電極、基極電極、射極電極; 第二電晶體,配設於該基板,具有閘極電極、源極 電極、沒極電極;以及 單位元件,隔著分離區域接鄰配置該第一電晶體與 該第二電晶體,連接該第一電晶體的該基極電極與該第 一電晶體的該源極電極,其中, 並聯連接複數個該單位元件,連接該各單位元件的 該第二電晶體的汲極電極於電源端子,藉由輸入至該第 二電晶體的該閘極電極的電壓信號,使該各單位元^的 該苐一電晶體的集極-射極間的電流變化。 2·如申請專利範圍第1項之主動元件,其中,具有· 第四半導體層,配設於該第三半導體層上;以及 第五半導體層,配設於該第四半導體層上,與該第 四半導體層的蝕刻的選擇比大。 ” μ 3 ·如 元 極
申請專利I請第i項之主動元件,其巾,—個該單位 件係各自並聯共通連接該第二電晶體的該没極電 、該閘極電極及該第-電晶體的該射極電極、該集極 極與其他的該單位元件所對應的該各電極。 317991 82 Ϊ297181 ' 4.如申請專利範圍第1項之主動元件,盆击 ' 體的通道層的至少一部分係配〜金 5亥第二電晶 :半導體層。 P刀係配-於與該射極層同一的 • 5·如申請專利範圍第i項之主動元m 6 !=!:!半導體層係連續於該第二電 申睛專利項之主動元件,其中,該第―電晶 體的該各電極係配設成梳齒狀,延伸於第 鲁 一電晶體的該閘極電極係延伸於第—方白 7.如申請專利範圍第1項之主動元件了其; P+型GaAs層。 八 8·如申請專利範圍第1項之主動元件 InGaP 層。 9·如申請專利範圍第1項之主動元件 體的集極電流具有負的溫度係數。 10·如申請專利範圍第2項之主動元件 體的各閘極電極係配設於該第四半導體層上 11·如申請專利範圍第2項之主動元件,“,該第二電晶 體的各閘極電極係將最下層金屬的一部分埋入於該第 四半導體層内。 12· —種開關電路裝置,係具備: 化合物半導體基板,疊層有至少形成一個異質接合 之複數層半導體層; 第一電晶體,配設於該基板,設該半導體層的第 一、第二、第三半導體層各自為集極層、基極層、射極 方向,該第 該基極層係 其中,該射極層係 其中,該第一電晶 其中,該第二電晶 317991 83 1297181 η - 層’並具有集極電極、基極電極、射極電極; 第二電晶體,配設於該基板,具有閘極電極、源極 電極、汲極電極; 〇 單位元件,隔著分離區域接鄰配置該第一電晶體與 該第二電晶體,連接該第一電晶體的該基極電極與該第 二電晶體的該源極電極; 複數個開關元件,並聯連接該單位元件; 丨 第一射頻(RF)埠,共通連接於該複數個開關元件的 集極電極或射極電極; 複數個第二RF埠,各自連接於該複數個開關元件 的射極電極或集極電極;以及 電源端子,各自連接於該複數個開關元件的汲極電 極,其中, 各自施加控制信號至該第二電晶體的閘極電極,藉 由因該第二電晶體的導通而供給的電流驅動該第一電 曰曰體,在該第一及第二RF埠間形成信號路徑。 13.如申请專利範圍第丨2項之開關電路裝置,其中,具有: 第四半導體層,配設於該第三半導體層上;以及 第五半導體層,配設於該第四半導體層上,與該第 四半導體層的蝕刻的選擇比大。 14·如申請專利範圍第12項之開關電路裝置,其中,一個 該單位元件係各自並聯共通連接該第二電晶體的該汲 極電極、該閘極電極及該第一電晶體的該射極電極、該 集極電極與其他的該單位元件所對應的該各電極。 317991 84 1297181 〜·7丨J丨州甩
少—部分係配設於 15·如申請專利範圍第 極層與該第 同一半導體層 16·如申請專利範圍第12項之開關電路裝置,其中,該第 —電晶體的該各電極係配設成梳齒狀,延伸/於第一^ 向,該第二電晶體的該閘極電極係延伸於第—方白。 π.如申請專利範圍第12項之開關電路装置,其中,該第
-電晶體係在該射極層及該基極層間與該基極層及該 ^極層間具有異質接合,順電晶體動作時的接通電阻值 ^電晶體動作時的接通電阻值係在—個基極電流值 中大致相等。 18.如申請專利範圍第12項之開關電路裝置,其中,具有: 複數個該第二電晶體的各閘極電極,與至少連接於、一個 控制端子的邏輯電路,由該-個控制端子各自施加控制 ^號至各閘極電極。 19·如申請專利範圍第12項之開關電路裝置,其中,在該 開關元件串聯連接多段其他的該開關元件。 20·如申請專利範圍第12項之開關電路裴置,其中,該基 才虽層係p+型GaAs層。 21.如申請專利範圍第12項之開關電路裝置,其中,該射 極層係InGaP層。 、 22·如申睛專利範圍第12項之開關電路裝置,其中,該第 —電晶體的集極電流具有負的溫度係數。 23·如申請專利範圍第丨2項之開關電路裝置,其中,在該 317991 85 1297181 严 ^ 2關元件的射極電極及集極電極各自連接給予相等的 偏壓電位之偏壓點。 ·· 24.如申請專利範圍第23項之開關電路裝置,其中,在該 .=關元件的射極電極與該偏壓點間,以及該開關元件°的 :極電極與該偏壓點間,各自連接高頻信號的 件。 25·如申請專利範圍第12項之開關電路裝置,#中,在該 =端子與該第二電晶體間連接高頻信號的分離元件二 .如中請專利範圍f 12帛之開關電路震置,#中,成為 該基極層及該集極層的該半導體層係連續於該 雷、、、 晶體。 、 一电 27. 如申請專利範圍第13項之開關電路裝置,其中,該第 —電晶體的各閘極電極係配設於該第四半導體屑上。 28. 如申請專利範圍第13項之開關電路裝置,其中θ,該第 二電晶體的各閘極電極係將最下層金屬的一部分埋二 , 於該第四半導體層内。 刀 29·如申請專利範圍第18項之開關電路裝置,其中,該邏 輯電路包含第三電晶體4第三電晶體的閘極電極2 没於該第三半導體層。 317991 86
TW095110505A 2005-03-28 2006-03-27 Active element and switch circuit device TWI297181B (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2005092875A JP2006278544A (ja) 2005-03-28 2005-03-28 能動素子およびその製造方法
JP2005092869A JP2006279316A (ja) 2005-03-28 2005-03-28 スイッチ回路装置
JP2005092874A JP2006278543A (ja) 2005-03-28 2005-03-28 スイッチ回路装置
JP2006011310A JP2007194412A (ja) 2006-01-19 2006-01-19 能動素子およびスイッチ回路装置

Publications (2)

Publication Number Publication Date
TW200703516A TW200703516A (en) 2007-01-16
TWI297181B true TWI297181B (en) 2008-05-21

Family

ID=37393296

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095110505A TWI297181B (en) 2005-03-28 2006-03-27 Active element and switch circuit device

Country Status (3)

Country Link
US (1) US7514727B2 (zh)
KR (1) KR100677816B1 (zh)
TW (1) TWI297181B (zh)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200642268A (en) * 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
JP4810904B2 (ja) 2005-07-20 2011-11-09 ソニー株式会社 高周波スイッチ回路を有する高周波装置
EP2040299A1 (en) * 2007-09-12 2009-03-25 Forschungsverbund Berlin e.V. Electrical devices having improved transfer characteristics and method for tailoring the transfer characteristics of such an electrical device
GB2453115A (en) * 2007-09-25 2009-04-01 Filtronic Compound Semiconduct HBT and FET BiFET hetrostructure and substrate with etch stop layers
US20100213513A1 (en) * 2009-02-26 2010-08-26 Skyworks Solutions, Inc. Hyperabrupt Diode Structure And Method For Making Same
KR101657327B1 (ko) * 2009-04-07 2016-09-13 스미또모 가가꾸 가부시키가이샤 반도체 기판, 반도체 기판의 제조 방법 및 전자 디바이스
JP2010278521A (ja) * 2009-05-26 2010-12-09 Mitsubishi Electric Corp 電力増幅器
KR101649004B1 (ko) * 2009-05-26 2016-08-17 스미또모 가가꾸 가부시키가이샤 반도체 기판, 반도체 기판의 제조 방법 및 전자 디바이스
JP5613474B2 (ja) * 2010-06-24 2014-10-22 ルネサスエレクトロニクス株式会社 半導体装置
US20120112243A1 (en) * 2010-11-04 2012-05-10 Zampardi Peter J Bipolar and FET Device Structure
US9105488B2 (en) 2010-11-04 2015-08-11 Skyworks Solutions, Inc. Devices and methodologies related to structures having HBT and FET
JP5879694B2 (ja) * 2011-02-23 2016-03-08 ソニー株式会社 電界効果トランジスタ、半導体スイッチ回路、および通信機器
US9679869B2 (en) 2011-09-02 2017-06-13 Skyworks Solutions, Inc. Transmission line for high performance radio frequency applications
CN103597742A (zh) 2012-06-14 2014-02-19 西凯渥资讯处理科技公司 包含相关系统、装置及方法的功率放大器模块
US9419567B2 (en) 2012-06-14 2016-08-16 Skyworks Solutions, Inc. Process-compensated HBT power amplifier bias circuits and methods
US9406668B2 (en) * 2013-03-27 2016-08-02 Panasonic Intellectual Property Management Co., Ltd. Power semiconductor element
US9799731B2 (en) 2013-06-24 2017-10-24 Ideal Power, Inc. Multi-level inverters using sequenced drive of double-base bidirectional bipolar transistors
EP2901483B1 (en) 2013-06-24 2016-09-07 Ideal Power Inc. Systems, circuits, devices, and methods with bidirectional bipolar transistors
US9742385B2 (en) 2013-06-24 2017-08-22 Ideal Power, Inc. Bidirectional semiconductor switch with passive turnoff
US11637016B2 (en) 2013-12-11 2023-04-25 Ideal Power Inc. Systems and methods for bidirectional device fabrication
US9355853B2 (en) 2013-12-11 2016-05-31 Ideal Power Inc. Systems and methods for bidirectional device fabrication
US9660551B2 (en) 2014-11-06 2017-05-23 Ideal Power, Inc. Operating point optimization with double-base-contact bidirectional bipolar junction transistor circuits, methods, and systems
JP6071009B2 (ja) 2014-11-27 2017-02-01 株式会社村田製作所 化合物半導体装置
US10868155B2 (en) 2014-11-27 2020-12-15 Murata Manufacturing Co., Ltd. Compound semiconductor device
US11508834B2 (en) 2014-11-27 2022-11-22 Murata Manufacturing Co., Ltd. Compound semiconductor device
US9960157B2 (en) * 2015-10-15 2018-05-01 Infineon Technologies Austria Ag Bidirectional normally-off III-V high electron mobility transistor (HEMT)devices and circuits
WO2017138778A1 (ko) * 2016-02-12 2017-08-17 엘지이노텍(주) 반도체 소자
JP2018129374A (ja) 2017-02-07 2018-08-16 ソニーセミコンダクタソリューションズ株式会社 半導体装置および半導体装置の製造方法
US10978583B2 (en) * 2017-06-21 2021-04-13 Cree, Inc. Semiconductor devices having a plurality of unit cell transistors that have smoothed turn-on behavior and improved linearity
US10580748B2 (en) * 2017-12-06 2020-03-03 Murata Manufacturing Co., Ltd. Semiconductor apparatus
JP2020031191A (ja) * 2018-08-24 2020-02-27 株式会社村田製作所 ヘテロ接合バイポーラトランジスタ及び半導体装置
JP2020184580A (ja) * 2019-05-08 2020-11-12 株式会社村田製作所 半導体装置
JP2021132100A (ja) * 2020-02-19 2021-09-09 株式会社村田製作所 高周波電力増幅素子

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4396932A (en) * 1978-06-16 1983-08-02 Motorola, Inc. Method for making a light-activated line-operable zero-crossing switch including two lateral transistors, the emitter of one lying between the emitter and collector of the other
US5012318A (en) * 1988-09-05 1991-04-30 Nec Corporation Hybrid semiconductor device implemented by combination of heterojunction bipolar transistor and field effect transistor
JP3323544B2 (ja) * 1992-08-21 2002-09-09 株式会社日立製作所 半導体装置
US5250826A (en) * 1992-09-23 1993-10-05 Rockwell International Corporation Planar HBT-FET Device
JP3322377B2 (ja) 1995-01-31 2002-09-09 ソニー株式会社 信号切換え装置
US6043519A (en) * 1996-09-12 2000-03-28 Hughes Electronics Corporation Junction high electron mobility transistor-heterojunction bipolar transistor (JHEMT-HBT) monolithic microwave integrated circuit (MMIC) and single growth method of fabrication
JP2000058663A (ja) 1998-08-11 2000-02-25 Mitsubishi Electric Corp 集積型バイアス回路素子
JP2000260782A (ja) 1999-03-09 2000-09-22 Sanyo Electric Co Ltd 高周波集積回路
US6919590B2 (en) * 2003-08-29 2005-07-19 Motorola, Inc. Heterojunction bipolar transistor with monolithically integrated junction field effect transistor and method of manufacturing same
JP2005229197A (ja) * 2004-02-10 2005-08-25 Matsushita Electric Ind Co Ltd 電力増幅器モジュール

Also Published As

Publication number Publication date
US20060249752A1 (en) 2006-11-09
TW200703516A (en) 2007-01-16
KR100677816B1 (ko) 2007-02-02
US7514727B2 (en) 2009-04-07
KR20060103843A (ko) 2006-10-04

Similar Documents

Publication Publication Date Title
TWI297181B (en) Active element and switch circuit device
KR102234175B1 (ko) 양방향 양극성 트랜지스터를 갖는 시스템, 회로, 디바이스 및 방법
CN113826206B (zh) Iii-氮化物器件的集成设计
US6373318B1 (en) Electronic switching device having at least two semiconductor components
US3210677A (en) Unipolar-bipolar semiconductor amplifier
US11594628B2 (en) Monolithic microwave integrated circuits having both enhancement-mode and depletion mode transistors
JPH07142722A (ja) 半導体装置
US9900002B2 (en) Methods of operating a double-base-contact bidirectional bipolar junction transistor
US20200075584A1 (en) Conductivity Modulated Drain Extended MOSFET
CN112470403B (zh) 包括晶体管和二极管的电路和器件
US7064359B2 (en) Switching semiconductor device and switching circuit
US20230335464A1 (en) Iii-nitride devices with through-via structures
JP2006279316A (ja) スイッチ回路装置
JP2005101565A (ja) スイッチ用半導体装置及びスイッチ回路
US20250169156A1 (en) High electron mobility transistor with integrated diode
JP2007194412A (ja) 能動素子およびスイッチ回路装置
JPH11297846A (ja) 半導体装置
JP2006278543A (ja) スイッチ回路装置
CN120457793A (zh) 混合材料功率器件及驱动电路
WO1991016730A1 (en) Insulated gate bipolar transistor
JP2006278542A (ja) スイッチ回路装置およびその製造方法