[go: up one dir, main page]

TW202133277A - 半導體裝置及其形成方法 - Google Patents

半導體裝置及其形成方法 Download PDF

Info

Publication number
TW202133277A
TW202133277A TW110106284A TW110106284A TW202133277A TW 202133277 A TW202133277 A TW 202133277A TW 110106284 A TW110106284 A TW 110106284A TW 110106284 A TW110106284 A TW 110106284A TW 202133277 A TW202133277 A TW 202133277A
Authority
TW
Taiwan
Prior art keywords
dummy gate
spacer
gate electrode
fin
forming
Prior art date
Application number
TW110106284A
Other languages
English (en)
Other versions
TWI786548B (zh
Inventor
林士堯
高魁佑
陳振平
林志翰
張銘慶
陳昭成
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/889,427 external-priority patent/US11289585B2/en
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202133277A publication Critical patent/TW202133277A/zh
Application granted granted Critical
Publication of TWI786548B publication Critical patent/TWI786548B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/014Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/43FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 1D charge carrier gas channels, e.g. quantum wire FETs or transistors having 1D quantum-confined channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6211Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • H10D62/119Nanowire, nanosheet or nanotube semiconductor bodies
    • H10D62/121Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/015Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/021Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/517Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
    • H10D64/518Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Chemical Vapour Deposition (AREA)
  • Physical Vapour Deposition (AREA)

Abstract

本文敘述半導體裝置及其形成方法。前述方法包括:沉積虛設閘極材料層在蝕刻至基板上的鰭片之上。然後形成閘極遮罩於在鰭片的通道區域中的虛設閘極材料層之上。使用閘極遮罩,蝕刻虛設閘極電極至虛設閘極材料。然後沉積頂部間隔物於閘極遮罩之上且沿著虛設閘極電極的頂部的側壁。然後蝕刻穿過虛設閘極材料的剩餘部分且穿過鰭片的開口。然後沿著開口的側壁形成底部間隙物,且底部間隔物使開口與虛設閘極電極的底部分離。然後形成源極/汲極區域在開口中,且以金屬閘極堆疊物取代虛設閘極電極。

Description

半導體裝置及其形成方法
本發明實施例是關於半導體裝置及其形成方法,特別是關於能夠提升積體密度的半導體裝置及其形成方法。
半導體裝置用於各種電子應用,諸如:舉例而言個人電腦、行動電話、數位相機及其他電子設備。通常藉由在半導體基板之上按順序地沉積絕緣或介電層、導電層及半導體層的材料,並使用微影使各種材料層圖案化,以形成電路組件及元件在半導體基板上而製造出半導體裝置。
半導體產業藉由不斷地縮減最小部件(feature)的尺寸,而持續改善了各種電子組件(例如:電晶體、二極體、電阻器、電容器等)的積體密度,這使得更多的組件可以被整合至指定的面積內。然而,隨著最小部件的尺寸縮減,需要解決其所衍生出的其他問題。
一實施例是關於一種形成方法。所述形成方法包括:形成鰭片於半導體基板之上。沉積虛設閘極材料層於鰭片之上。藉由使虛設閘極材料層圖案化,來形成虛設閘極電極的頂部。沿著虛設閘極電極的頂部的側壁形成頂部間隔物。藉由蝕刻穿過虛設閘極材料層且穿過鰭片的開口,形成虛設閘極電極的底部。沿著開口的側壁形成底部間隔物。形成源極/汲極區域在開口中。移除虛設閘極電極。沉積閘極堆疊物於鰭片之上。
另一實施例是關於一種形成方法。所述形成方法包括:形成鰭片於半導體基板之上。沉積虛設閘極材料層於鰭片之上。蝕刻虛設閘極材料層至第一深度。在蝕刻虛設閘極材料層之後,沉積第一間隔物於虛設閘極材料層之上。在沉積第一間隔物之後,蝕刻穿過虛設閘極材料層的開口,以形成虛設閘極電極。沉積第二間隔物於第一間隔物之上且沿著開口的側壁。形成源極/汲極區域於開口中,第二間隔物使虛設閘極電極與源極/汲極區域分離(separating。移除虛設閘極電極。沉積閘極堆疊物於鰭片之上。
又另一實施例是關於一種半導體裝置。所述半導體裝置包括鰭片、閘極電極堆疊物、第一頂部間隔物、第一底部間隔物及第一源極/汲極區域。鰭片位於基板之上。閘極電極堆疊物位於鰭片之上。第一頂部間隔物相鄰於閘極電極堆疊物。第一底部間隔物位於第一頂部間隔物之下。第一源極/汲極區域相鄰於鰭片且藉由第一底部間隔物與閘極電極堆疊物獨立(isolated)。
以下的揭露內容提供許多不同的實施例或範例,以實施本揭露之不同部件(features)。以下敘述組件及排列方式的特定範例,以簡化本揭露。當然,這些特定的範例僅為示例,而非用以限定。舉例而言,若是本揭露書敘述了將一第一部件形成於一第二部件之上(over)或上(on),即表示其可能包括上述第一部件與上述第二部件是直接接觸(in direct contact)的實施例,且亦可能包括了將其他部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與第二部件可能未直接接觸的實施例。另外,本揭露不同範例可能重複使用相同的元件符號及/或標記。這些重複是為了簡化與清晰的目的,並非用以限定所討論的不同實施例及/或配置之間有特定的關係。
再者,在本文中所用的空間相關用詞,諸如「在…下方(beneath)」、「之下(below)」、「較低的(lower)」、「上方(above)」、「較高的(upper)」及類似的用詞,是為了便於描述圖式中一個元件(element)或部件與另一個(些)元件或部件之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包括使用中或操作中的裝置之不同方位。設備可能被轉向不同方位(旋轉90度或其他方位),則在本文中使用的空間相關用詞也可依此相同解釋。
現在參照第1A圖,顯示半導體裝置100的形成的透視圖,半導體裝置100具有至少部分地形成在基板101之上的鰭式場效電晶體(fin field effect transistor,FinFET)107。半導體裝置100可以位於核心(core)區域或輸入/輸出(input/output,I/O)區域中,且可以包括邏輯裝置、記憶體裝置、其組合或其類似物的一部分,前述邏輯裝置、記憶體裝置、其組合或其類似物用於執行半導體裝置100的所需功能,或者用於傳輸且接收半導體裝置100輸入及輸出的訊號。然而,可以利用任何合適的區域及任何合適的功能。
基板101可以是矽(silicon)基板,但是也可以使用其他基板,諸如絕緣層上覆半導體(semiconductor-on-insulator,SOI)、應變的絕緣層上覆半導體(strained SOI)及絕緣層上覆矽鍺(silicon germanium on insulator)。基板101可以是p型半導體,儘管在其他實施例中,基板101可以是n型半導體。
在其他實施例中,可以選擇基板101為將特定地提高(boost)由基板101形成的裝置的性能(例如,提高載子遷移率)的材料。舉例而言,在一些實施例中,可以選擇基板101的材料為磊晶生長的半導體材料層,諸如磊晶生長的矽鍺,前述磊晶生長的矽鍺有助於提高由磊晶生長的矽鍺形成的裝置的一些性能量測。然而,使用這些材料可能能夠提高裝置的一些性能特性的同時,使用這些相同的材料可能會影響裝置的其他性能特性。
在半導體裝置100的核心區域及/或I/O區域內,形成複數個鰭式場效電晶體(FinFET)107,為清楚起見,在第1A圖中僅顯示一個這樣的裝置。在形成在核心區域中的裝置中,可以實施較少的鰭片以形成相應的電晶體,且介於鄰近閘極之間的間隔(spacing)(因此,居間的(intervening)源極/汲極區域的寬度)可以小於其他區域(例如,I/O區域)。
可以在最終形成隔離區域111中,移除基板101的一部分作為初始步驟。可以使用遮罩層(第1A圖中未單獨顯示)以及合適的蝕刻製程移除基板101的一部分。舉例而言,遮罩層可以是包括藉由諸如化學氣相沉積(chemical vapor deposition,CVD)的製程形成的氮化矽(silicon nitride)的硬遮罩,儘管可以使用其他材料,諸如氧化物(oxides)、氧氮化物(oxynitrides)、碳化矽(silicon carbide)、其組合或其類似物以及其他製程,諸如電漿輔助化學氣相沉積(plasma enhanced chemical vapor deposition,PECVD)、低壓化學氣相沉積(low pressure chemical vapor deposition,LPCVD)或甚至形成氧化矽然後執行氮化製程(nitridation)的方法。一旦經形成,就可以藉由合適的光微影(photolithographic)製程對遮罩層進行圖案化,以暴露將被移除的基板101的那些部分。
然而,如所屬技術領域中具有通常知識者將認識到的是,前述用於形成遮罩層的製程及材料並不是可用於保護基板101的一部分並同時暴露基板101的其他部分的唯一方法。可以使用任何合適製程,諸如經圖案化且經顯影的光阻劑,以暴露基板101的要被移除的一部分。所有這樣的方法完全旨在包括在本實施例的範圍內。
一旦已經形成並圖案化遮罩層,可以移除基板101的一部分。儘管可以使用任何合適的製程,可以藉由諸如反應性離子蝕刻(reactive ion etching,RIE)的合適製程,來移除經暴露的基板101,以移除基板101的一部分。在一實施例中,可以移除基板101的一部分至第一深度,前述第一深度是從基板101的表面小於大約5,000 Å。
然而,如所屬技術領域中具有通常知識者將認識到的是,前述製程僅僅是一個潛在的製程,並且並不意味著是唯一的實施例。而是,可以利用藉由其可以移除基板101的一部分的任何合適的製程,並且可以使用包括任何數量的遮罩及移除步驟的任何合適的製程。
另外,遮罩及蝕刻製程附加地(additionally)從基板101留下的那些未移除的部分形成鰭片113。為方便起見,鰭片113在圖式中顯示為與基板101分離(separated),儘管分離的物理指示(physical indication)可以存在或不存在。如下所述,這些鰭片113可用於形成多閘極FinFET電晶體(multiple-gate FinFET transistors)的通道區域。儘管第1A圖僅顯示由基板101形成的鰭片113之一者,但是可以使用任何數量的鰭片113。
可以形成鰭片113,使得鰭片113在基板101的表面處(at)具有在介於大約5 nm與大約80 nm之間的寬度。此外,儘管已經描述形成鰭片113的特定製程,但是可以藉由任何合適的方法使鰭片113圖案化。舉例而言,可以使用一或多種光微影製程來使鰭片113圖案化,前述光微影製程包括雙重圖案化(double-patterning)或多重圖案化(multi-patterning)製程。一般而言,雙重圖案化或多重圖案化製程與光微影及自對準(self-aligned)製程結合,從而允許創造具有舉例而言,間距(pitches)小於使用單一且直接的光微影法可獲得的其他間距的圖案。舉例而言,在一實施例中,形成犧牲層在基板之上,並使用光微影製程使犧牲層圖案化。使用自對準製程在經圖案化的犧牲層旁邊(alongside)形成間隔物。然後移除犧牲層,然後可以使用剩餘的間隔物來使鰭片113圖案化。
一旦已經形成鰭片113,可以沉積介電材料且可以使介電材料凹入(recessed)以形成隔離區域111。介電材料可以是氧化物材料、高密度電漿(high-density plasma,HDP)氧化物或其類似物。在可選擇的(optional)清洗(cleaning)及形成襯層(lining)的步驟之後,可以使用化學氣相沉積(CVD)方法(例如,高深寬比(high-aspect ratio process,HARP)製程)、高密度電漿CVD(high density plasma CVD)方法、或本領域已知的其他合適的形成方法來形成介電材料。
沉積製程可以填充(fill)或過度填充(overfill)鰭片113周圍的區域,然後可以藉由諸如化學機械拋光(chemical mechanical polishing,CMP)、蝕刻、其組合或其類似物的合適的製程,從鰭片113之上移除過量的材料。在一實施例中,移除製程亦移除位於鰭片113之上的任何介電材料,使得介電材料的移除製程將使鰭片113的表面暴露於進一步的製程步驟。
一旦經平坦化,然後可以使介電材料遠離(away from)鰭片113的表面凹入。可以執行凹入,以暴露與鰭片113的頂表面相鄰的鰭片113的側壁的至少一部分。可以藉由將鰭片113的頂表面浸入至(dipping into)諸如HF的蝕刻劑中,而使用濕式蝕刻使介電材料凹入,但是可以使用諸如H2 之其他蝕刻劑,以及諸如反應性離子蝕刻、使用諸如NH3 /NF3 的乾式蝕刻、化學氧化物移除(chemical oxide remova)或乾式化學清洗(dry chemical clean)之其他方法。可以使介電材料凹入到與鰭片113的表面相距為介於大約50 Å至大約500 Å之間的距離。此外,凹入也可以移除任何位於鰭片113之上的留下的(leftover)介電材料,以確保暴露鰭片113來用於進一步製程。
然而,如所屬技術領域中具有通常知識者將認識到的是,前述步驟可能僅是用於填充介電材料及使介電材料凹入的整個製程流程的一部分。舉例而言,也可以使用形成襯層的步驟、清洗步驟、退火步驟、間隙填充(gap filling)步驟、其組合或其類似物。所有潛在的製程步驟完全旨在包括在本實施例的範圍內。
在已經形成隔離區域111之後,可以在每個鰭片113之上形成虛設閘極介電質115及虛設閘極電極117。在一實施例中,虛設閘極介電質115可以藉由熱氧化、化學氣相沉積、濺射(sputtering)或本領域中已知且用於形成閘極介電質的任何其他方法來形成。取決於形成閘極介電質的技術,在鰭片113的頂部上的虛設閘極介電質115的厚度可以與在鰭片113的側壁上的閘極介電質的厚度不同。
虛設閘極介電質115可以包括諸如二氧化矽(silicon dioxide)或氮氧化矽的材料,其厚度範圍從介於大約3 Å到大約100 Å。虛設閘極介電質115可以由高介電常數(高k,high permittivity,high-k)的材料來形成,諸如氧化鑭(lanthanum oxide,La2 O3 )、氧化鋁(aluminum oxide,Al2 O3 )、氧化鉿(hafnium oxide,HfO2 )、氧氮化鉿(hafnium oxynitride,HfON)、氧化鋯(zirconium oxide,ZrO2 )或其組合,且具有介於大約0.5 Å至大約100 Å的等效氧化物厚度(equivalent oxide thickness)。另外,二氧化矽、氧氮化矽及/或高k材料的任何組合也可以用於虛設閘極介電質115。
根據一些實施例,在形成虛設閘極介電質115之前,可以形成閘極氧化物(例如,氧化物襯層)在鰭片113之上。如上所述,一旦已經形成閘極氧化物,則可以形成虛設閘極介電質115在鰭片113及閘極氧化物之上,且可以使虛設閘極介電質115圖案化。
虛設閘極電極117可以包括導電材料或非導電材料,且可以是矽基(silicon-based)的材料,諸如矽、SiGe、SiN、SiC、SiON、其組合或其類似物,但是可以使用諸如多晶矽的任何合適的材料。根據一些實施例,可以使用複合(complex)虛設閘極材料層125(例如,參照第1B及1C圖)來形成虛設閘極電極117,前述複合虛設閘極材料層125包括:包含第一虛設閘極材料119的底層以及包含第二虛設閘極材料119的頂層,且第二虛設閘極材料119與第一虛設閘極材料119不同。
在一些實施例中,可以選擇第一虛設閘極材料119為具有大於鰭片113的蝕刻速率。如下面更詳細描述的,選擇具有不同蝕刻速率的第一虛設閘極材料119、第二虛設閘極材料121及鰭片113的材料有助於使虛設閘極電極117圖案化。舉例而言,在使用矽(Si)形成鰭片113的實施例中,可以使用矽鍺(SiGe)形成第一虛設閘極材料119,並且可以使用矽(Si)形成第二虛設閘極材料121。如此一來,第一虛設閘極材料119的蝕刻速率可以大於鰭片113的蝕刻速率。在鰭片113是諸如矽鍺的材料的其他實施例中,第一虛設閘極材料119也可以是矽鍺,但是為了產生不同的蝕刻速率,第一虛設閘極材料119可具有更高濃度的鍺。
根據一些實施例,可以藉由諸如化學氣相沉積(CVD)、物理氣相沉積(physical vapor deposition,PVD)、電漿輔助化學氣相沉積(PECVD)、原子層沉積(atomic layer deposition)、濺射沉積(sputter deposition)、磊晶生長或本領域已知且用於沉積材料的其他技術的一或多種製程,來沉積複合虛設閘極材料層125的材料。根據一些實施例,儘管可以使用任何合適的厚度,複合虛設閘極材料層125的厚度可以在介於大約5 Å至大約200 Å的範圍內。複合虛設閘極材料層125的頂表面可以具有非平坦(non-planar)頂表面,且可以使用,舉例而言,在使複合虛設閘極材料層125圖案化之前的化學機械平坦化(chemical mechanical planarization,CMP)製程來平坦化。此時,可以或可以不將離子引入到複合虛設閘極材料層125中。舉例而言,可以藉由離子植入技術引入離子。
一旦已經形成複合虛設閘極材料層125,可以使虛設閘極電極117圖案化。虛設閘極電極117可以定義(define)單一通道或者可以定義位於虛設閘極介電質115之下的鰭片113內的多個通道區域。可以藉由舉例而言,使用本領域已知的沉積及光微影技術,來初始沉積並圖案化閘極遮罩123於虛設閘極材料層上,來形成虛設閘極電極117。閘極遮罩123可以結合常用的遮罩及犧牲材料,諸如(但不限於)氧化矽、氮氧化矽、SiCON、SiC、SiOC及/或氮化矽,並且可以沉積到介於大約5 Å及200 Å之間的厚度。可以使用乾式蝕刻製程來蝕刻閘極遮罩123的材料,以形成閘極遮罩123。
第1A圖進一步顯示穿過半導體裝置100的幾條切割線,且將在以下的討論中以及其餘的圖式中參考這些切割線。具體而言,第1A圖顯示穿過在鰭片113中的垂直部分的第一切割線AA(例如,鰭片上切割(cut-on-fin)視圖)以及穿過相鄰於鰭片113的垂直部分的第二切割線BB(例如,鰭片外切割(cut-without-fin)視圖)。
第1B及1C圖根據一些實施例,顯示在形成FinFET 107的中間步驟中,沿著第一切割線AA(例如,鰭片上切割(cut-on-fin)視圖)以及第二切割線BB(例如,鰭片外切割(cut-without-fin)視圖)的剖面圖。根據一些實施例,中間步驟包括將虛設閘極材料層形成為複合虛設閘極材料層125,以及在複合虛設閘極材料層125之上形成兩個閘極遮罩123。
第2A及2B圖根據一些實施例,顯示沿著第一切割線AA及第二切割線BB的剖面圖,且附加顯示在形成FinFET 107的中間步驟中的第一圖案化步驟以形成虛設閘極電極117的頂部203。根據一些實施例,一旦已經形成閘極遮罩123,可以使用乾式蝕刻製程在第二虛設閘極材料121(例如,矽(Si))中及/或至第一虛設閘極材料119(例如,矽鍺(SiGe))中形成開口201。然而,可以使用任何合適的蝕刻製程來形成開口201。如此一來,虛設閘極電極117的頂部203形成在複合虛設閘極材料層125中。
在一些實施例中,虛設閘極電極117的頂部203包括單一材料(例如,第二虛設閘極材料121)。在其他實施例中,頂部203包括多種材料(例如,第二虛設閘極材料121及第一虛設閘極材料119)。根據一些實施例,開口201可以形成為在介於大約5 nm與大約300 nm之間的第一深度D1。但是,可以使用任何合適的深度。
第3A及3B圖顯示沿著第一切割線AA及第二切割線BB的剖面圖,並且附加顯示與閘極遮罩123及虛設閘極電極117相鄰並在第一虛設閘極材料119的經暴露表面之上的頂部間隔物301的初始形成。頂部間隔物301的材料可以包括一個材料層(例如,單層膜),或者可以包括多個材料層(例如,多層膜),諸如兩層膜、三層膜、或者甚至多達十層膜。根據一些實施例,頂部間隔物301的材料可以包括第一介電材料,諸如矽基材料,且前述矽基材料諸如SiN、SiON、SiOCN、SiC、SiOC及SiO2 。根據一些實施例,可以毯覆式沉積(blanket deposition)來形成頂部間隔物301為具有在介於大約5 Å及大約500 Å之間的厚度。在一實施例中,可以藉由初始使用諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、電漿輔助化學氣相沉積(PECVD)的沉積製程;諸如氧化法的處理、其組合或其類似製程來形成頂部間隔物301的材料。然而,可以使用任何合適的材料、厚度及形成方法。
第4A及4B圖顯示沿著第一切割線AA及第二切割線BB的剖面圖,並且附加顯示圖案化步驟。根據一些實施例,圖案化步驟包括蝕刻頂部間隔物301。一旦形成,可以使頂部間隔物301的材料圖案化以形成頂部間隔物301。在一實施例中,使用諸如反應性離子蝕刻(reactive ion etches)的一或多種非等向性(anisotropic)蝕刻製程,使頂部間隔物301的材料圖案化,以從結構的至少一些水平表面(horizontal surfaces)移除頂部間隔物301的材料。
舉例而言,在一些實施例中,可以從結構的每個水平表面移除頂部間隔物301的材料。在其他實施例中,可以從基板101及隔離區域111的水平表面移除頂部間隔物301的材料,且同時移除在諸如閘極遮罩123的其他水平表面或接近(nearly)水平的表面之上的頂部間隔物301的材料,僅僅減薄(thinned)頂部間隔物301的材料,且移除頂部間隔物301的材料不足以暴露下層的(underlying)結構。可以利用任何合適的圖案化製程。
圖案化步驟進一步包括使開口201延伸穿過複合虛設閘極材料層125的剩餘部分(例如,第一虛設閘極材料119),且延伸穿過鰭片113的下層材料(例如,通道蝕刻(channel etch))。在圖案化步驟期間,閘極遮罩123及頂部間隔物301保護虛設閘極電極117的頂部203。如此一來,虛設閘極電極117的底部401由複合虛設閘極材料層125的剩餘材料形成。在一些實施例中,虛設閘極電極117的底部401包括多種材料(例如,第二虛設閘極材料121及第一虛設閘極材料119)。在其他實施例中,底部401包括單一材料(例如,第一虛設閘極材料119)。
可以藉由使用閘極遮罩123、虛設閘極電極117及頂部間隔物301作為硬遮罩的反應性離子蝕刻(RIE),或者藉由任何其他合適的移除製程,來執行第一虛設閘極材料119的暴露部分的經暴露部分以及來自那些未被保護的區域中的鰭片113的下層材料的移除。可以繼續移除,直到鰭片113與隔離區域111的表面為平坦(planar with)或在隔離區域111的表面之下。在圖案化步驟中以第一虛設閘極材料119蝕刻鰭片113的經暴露部分時,對介於鰭片113之間的間隔(space)沒有限制(例如,通道至通道的間隔(channel to channel space)),這允許較大的蝕刻能力(etching capability)。此外,藉由選擇第一虛設閘極材料119的材料為不同於鰭片113的材料(例如,通道區域),可以使用蝕刻條件調整,來執行圖案化步驟,以最小化及/或防止切割穿過(cutting through)鰭片113時,對通道區域的頂部的損壞。
根據一些實施例,開口201延伸到鰭片113的基底(base),前述鰭片113的基底停止在基板101上(第4A圖中未顯示),且鰭片113的外部停止在隔離區域111上。在其他實施例中,開口201可以在鰭片113的基底之下延伸,並延伸到基板101中,且在鰭片113的外部延伸到隔離區域111中。根據一些實施例,開口201在虛設閘極電極117的頂部203之下延伸第二深度D2,前述第二深度D2在介於大約10 nm至大約300 nm之間。然而,可以使用任何合適的深度。
第4C圖顯示在已經執行圖案化步驟之後,在通道之下的俯視圖(在進入及離開第4A及4B圖的紙面的方向上)。具體而言,第4C圖顯示穿過兩個鰭片113的開口201的形成。鰭片113可以具有介於大約0.5 nm與大約20 nm之間的第一寬度W1。在一些實施例中,鰭片113可以彼此分離為介於大約1 nm至大約300 nm之間的第一距離Dist1。第4C圖進一步顯示的是,形成開口201使第一虛設閘極材料119分離成如第4A及4B圖所顯示之虛設閘極電極117的兩個底部401,且亦將每個鰭片113切割成兩個分離的通道區域。根據一些實施例,介於兩個底部401之間的間隔(separation)及介於鰭片113的通道區域之間的間隔可以是介於大約5 nm及大約1000 nm之間的第二距離Dist2。然而,任何合適的距離可以用於第二距離Dist2。
第5A至5C圖顯示執行蝕刻拉回(etch pull-back)製程,以使虛設閘極電極117的底部401凹入。在蝕刻拉回製程期間,暴露底部401且藉由頂部間隔物301及閘極遮罩123保護頂部203。此外,經選擇來用於蝕刻拉回製程的前驅物對虛設閘極電極117的經暴露材料具有高選擇比,而對鰭片113的材料(例如,通道區域)具有較低的選擇比。舉例而言,對於所使用的蝕刻劑,虛設閘極電極117的蝕刻速率大於鰭片113的通道材料的蝕刻速率。如此一來,虛設閘極電極117的底部401可以從側壁凹入第三距離Dist3,且使鰭片113很少或沒有凹入。根據一些實施例,第三距離Dist3可以是介於大約0.3 nm及大約50 nm之間的距離。然而,可以使用任何合適的距離。
根據一些實施例,可以使用電漿蝕刻(plasma etch)、遠程電漿蝕刻(remote plasma etch)、自由基蝕刻(radical etch)、其組合或其類似物來執行蝕刻拉回製程。蝕刻拉回製程可以使用第一前驅物(例如,主氣體(main gas))、第二前驅物(例如,鈍化氣體(passivation gas))及/或第三前驅物(例如,稀釋氣體(dilute gas))。根據一些實施例,第一前驅物包括但不限於諸如Cl2 、HBr、CF4 、CHF3 、CH2 F2 、CH3 F、C4 F6 、BCl3 、SF6 、H2 或其類似物的氣體。第二前驅物可以在蝕刻拉回製程中用於調整蝕刻選擇比,並且包括諸如N2 、O2 、CO2 、SO2 、CO、SiCl4 或其類似物的氣體。第三前驅物包括但不限於諸如Ar、He、Ne或其類似物的氣體。可以基於第一虛設閘極材料119(例如,SiGe)及/或鰭片113的材料(例如,Si)所需的材料選擇比,來選擇第一前驅物、第二前驅物及第三前驅物的濃度。
根據一些實施例,可以使用介於大約10 W及大約3,000 W之間的電漿源功率(plasma source power)(控制離子/自由基比(ion/radical ratio))來執行拉回製程。然而,可以利用任何合適的電漿源功率。此外,可以使用大約0 W至大約3,000 W之間的電漿偏置功率(plasma bias power)來執行蝕刻拉回製程。然而,可以使用任何合適的電漿偏置功率。可以控制電漿蝕刻的方向。電漿蝕刻可以是等向性蝕刻或非等向性蝕刻。根據一些實施例,可以在介於大約1 mTorr與大約800 mTorr之間的製程壓力下,執行蝕刻拉回製程。然而,可以利用任何合適的壓力。在一些實施例中,可以使用在介於大約1 每分鐘標準立方公分(Standard cubic centimeters per minute,sccm)與大約5,000 sccm之間的製程流量(process flow)之蝕刻氣體,來執行蝕刻拉回製程。但是,可以利用任何合適的製程流程。
根據其他實施例,蝕刻拉回製程包括濕式清洗蝕刻(wet clean etch)。可以使用諸如氫氟酸(hydrofluoric acid,HF)、氟(fluorine,F2)、其組合或其類似物的第一蝕刻劑(例如,主要化學品)來執行濕式清洗蝕刻。根據一些實施例,可以添加反應物以輔助特定材料的化學蝕刻,且反應物可以用於選擇性調整濕式清洗蝕刻。反應物包括但不限於諸如H2 SO4 、HCl、HBr、NH3 、其組合或其類似物的化合物。在一些實施例中,可以使用溶劑來提供蝕刻劑作為用於濕式清洗蝕刻的溶液。溶劑包括但不限於去離子水(de-ionized water)(例如,DI水)、醇(alcohol)、丙酮(acetone)、其組合或其類似物。
第5C圖以俯視圖顯示蝕刻拉回製程。具體而言,第5C圖顯示在第一虛設閘極材料119中形成的凹部(recess)的第三距離Dist3。開口201的形成及蝕刻拉回製程允許用於將被形成的源極/汲極區域的較大間隔,且沒有通道-通道限制(channel-channel restrictions),從而增加虛設閘極殘留缺陷(dummy gate residue defect)的裕度(window)。如此一來,由於留下虛設閘極材料的殘留物,較大的虛設閘極殘留缺陷裕度能夠提升蝕刻能力,且具有較小的缺陷風險(例如,金屬閘極短路)。
轉到第6A及6B圖,這些圖顯示沿著第一切割線AA及第二切割線BB的剖面圖,並且附加顯示相鄰於頂部間隔物301、第一虛設閘極材料119及鰭片113,且在基板101(第6A及6B圖中未顯示)及隔離區域111的經暴露表面之上的底部間隔物601的初始形成。底部間隔物601可以包括一個材料層(例如,單層膜),或者可以包括多個材料層(例如多層膜),諸如兩層膜、三層膜、甚至多達十層膜。可以使用適合於形成頂部間隔物301的任何材料及任何製程來形成底部間隔物601。在一些實施例中,為底部間隔物601選擇的材料不同於為頂部間隔物301選擇的材料,但是材料也可以為相同。舉例而言,在頂部間隔物301是氮化矽(SiN)的實施例中,底部間隔物601可以是氮氧化矽(SiON)。然而,可以使用任何合適的材料。
在沉積期間,底部間隔物601的材料填充在虛設閘極電極117的底部401處的凹部中。根據一些實施例,底部間隔物601的材料可以在頂部間隔物301之上形成為介於大約5 Å至大約500 Å之間的第一厚度Th1,且可以在凹部內形成為介於大約8 Å至大約1000 Å之間的第二厚度Th2。然而,可以使用任何合適的材料、厚度及形成方法。
第7A及7B圖顯示沿著第一切割線AA及第二切割線BB的剖面圖,且附加顯示對底部間隔物601、隔離區域111及/或基板101(第7A及7B圖中未顯示)的材料的蝕刻。一旦已經形成用於底部間隔物601的材料,可以使底部間隔物601的材料圖案化,以形成底部間隔物601。在一實施例中,使用一或多種非等向性蝕刻製程,諸如反應性離子蝕刻製程,使底部間隔物601的材料圖案化,以從結構的水平表面移除底部間隔物601。然而,可以利用任何合適的圖案化製程。
根據一些實施例,可以使底部間隔物601圖案化為在鰭片113之上具有第一高度H1及第一寬度W1。在一些實施例中,第一高度H1可以在介於大約3 Å與大約2,000 Å之間,且第一寬度W1可以在介於大約3 Å至大約500 Å之間。然而,可以使用任何合適的高度及寬度。此外,根據一些實施例,可以使底部間隔物601圖案化為在隔離區域111之上具有第二高度H2及第二寬度W2。在一些實施例中,第二高度H2可以在介於大約3 Å與大約2,000 Å之間,且第二寬度W2可以在介於大約3 Å及大約500 Å之間。然而,可以使用任何合適的高度及寬度。
在一實施例中,用於從結構的水平表面移除底部間隔物601的一或多個非等向性蝕刻製程的圖案化製程,還可用於使藉由圖案化製程暴露的隔離區域111的一部分凹入。如此一來,可以使虛設閘極電極117及底部間隔物601未覆蓋的隔離區域111凹入至第三深度D3,前述第三深度D3位於經覆蓋的隔離區域111的一部分之下,從而將開口201延伸到隔離區域111。根據一些實施例,可以使隔離區域111凹入到介於大約0.5 nm至大約50 nm之間的第三深度D3。然而,在其他實施例中,沒有使隔離區域111凹入,且隔離區域111的任何合適的圖案完全旨在包括在實施例的範圍內。
第8A及8B圖根據一些實施例,顯示沿著第一切割線AA及第二切割線BB的剖面圖,且附加顯示源極/汲極區域801的形成。一旦已經延伸開口201以移除鰭片113的一部分,可以形成與每個鰭片113接觸的源極/汲極區域801。在一實施例中,可以形成源極/汲極區域801,且在一些實施例中,可以形成源極/汲極區域801以形成應力源(stressor),前述應力源將向位於虛設閘極電極117之下的鰭片113的通道區域施加應力。在一實施例中,其中鰭片113包括矽並且FinFET為p-型裝置,可以藉由以諸如矽或其他具有與通道區域不同的晶格常數(lattice constant)的材料,諸如矽鍺(silicon germanium)的材料,來進行選擇性(selective)磊晶製程而形成源極/汲極區域801。磊晶生長製程可以使用諸如矽烷(silane)、二氯矽烷(dichlorosilane)、鍺烷(germane)或其類似物的前驅物,且可以持續介於大約5分鐘至大約120分鐘。
在一實施例中,可以形成源極/汲極區域801為具有在介於大約5 Å及大約1000 Å之間的第三高度H3。此外,根據一些實施例,可以形成源極/汲極區域801為具有在介於大約50 Å與大約10,000 Å之間的第三寬度W3。然而,可以使用任何合適的高度及寬度。雖然經顯示的實施例顯示的是,源極/汲極區域801的頂部在底部間隔物601的頂部之下,但是源極/汲極區域801也可以在底部間隔物601的頂部之上,且這樣的實施例完全旨在包括在本實施例的範圍中。
一旦形成源極/汲極區域801,可以藉由植入合適的摻質來使摻質植入到源極/汲極區域801中,以補充鰭片113中的摻質來。舉例而言,可以植入諸如硼(boron)、鎵(gallium)、銦(indium)或其類似物的p型摻質以形成p型金屬氧化物半導體場效電晶體(p-type Metal Oxide Semiconductor Field Effect Transistor,PMOS)裝置。可替代地(alternatively),可以植入諸如磷(phosphorous)、砷(arsenic)、銻(antimony)或其類似物的n型摻質以形成n型金屬氧化物半導體場效電晶體(n-type Metal Oxide Semiconductor Field Effect Transistor,NMOS)裝置。可以使用虛設閘極電極117、頂部間隔物301及底部間隔物601作為遮罩來植入這些摻質。應當注意的是,所屬技術領域中具有通常知識者將認識到的是,可以使用許多其他製程、步驟或其類似方法來植入摻質。舉例而言,所屬技術領域中具有通常知識者將認識到的是,可以使用間隔物及襯層的各種組合來執行複述個植入,或者甚至在形成期間原位植入以形成具有適用於特定目的之特定形狀或特性的源極/汲極區域。這些製程中的任何一種都可以用於植入摻質,且以上描述並不意味著將本發明的實施例限於前述步驟。
第8C及8D圖分別顯示沿著第一切割線AA及第二切割線BB的剖面圖,且進一步顯示層間介電層901的形成以及用閘極堆疊物903替換虛設閘極電極117,其中第8C圖對應於第8A圖的結構,且第8D圖對應於第8B圖的結構。一旦已經形成源極/汲極區域801,在第8A及8B圖中的結構的源極/汲極區域801、底部間隔物601、頂部間隔物301及隔離區域111的經暴露表面之上,形成接觸蝕刻停止層(未顯示)的毯覆式沉積。接觸蝕刻停止層是用來從藉由進一步製程引起的損害來保護下層結構,並提供用於進一步的蝕刻製程的控制點。在一實施例中,雖然可以可替代地使用其他材料諸如氮化物、氮氧化物、碳化物(carbide)、硼化物(boride)、其組合或其類似物,且可以可替代地使用形成接觸蝕刻停止層的替代技術,諸如低壓CVD(LPCVD)、PVD或其類似製程,接觸蝕刻停止層可以使用電漿輔助化學氣相沉積(PECVD)由氮化矽來形成。接觸蝕刻停止層可以具有介於大約50 Å與大約2000 Å之間的厚度。
根據一些實施例,一旦已經形成接觸蝕刻停止層,沉積層間介電層901在接觸蝕刻停止層之上。儘管可以使用任何合適的介電,層間介電層901可以包括諸如硼磷矽酸鹽玻璃(boron phosphorous silicate glass,BPSG)的材料。雖然可以可替代地使用諸如LPCVD的其他製程,可以使用諸如PECVD的製程來形成層間介電層901。層間介電層901可以形成為在介於大約100 Å到大約3,000 Å之間的厚度。然而,可以使用任何合適的厚度。
一旦形成,層間介電層901及接觸蝕刻停止層可以與頂部間隔物301及虛設閘極電極117一起平坦化。在一實施例中,雖然可以使用任何合適的製程,可以使用舉例而言,諸如化學機械研磨(chemical mechanical polishing)製程的平坦化製程來使層間介電層901、接觸蝕刻停止層及頂部間隔物301平坦化。在一些實施例中,可以利用平坦化製程來移除閘極遮罩123並暴露虛設閘極電極117。
第9A及9B圖顯示的是,一旦已經暴露虛設閘極電極117,可以移除虛設閘極電極117及下層的虛設閘極介電質115。根據一些實施例,使用例如一或多種濕式或乾式蝕刻製程來移除虛設閘極電極117及虛設閘極介電質115,前述濕式或乾式蝕刻製程利用對虛設閘極電極117及/或虛設閘極介電質115的材料具有選擇比的蝕刻劑,而不是利用對於下層的鰭片113的材料(例如,通道區域)具有選擇比的蝕刻劑。然而,可以使用任何合適的移除製程或其他製程。
在移除虛設閘極電極117期間,或者舉例而言,在移除虛設閘極電極117之後的閘極氧化物移除步驟中,蝕刻製程可以移除頂部間隔物301及/或底部間隔物601的一些材料。如此一來,頂部間隔物301及/或底部間隔物601的厚度可以從頂部間隔物301及/或底部間隔物601的原始厚度(例如,第三距離Dist3)減小。此外,基於介於頂部間隔物301及底部間隔物601的材料之間的蝕刻速率的差異,且基於用於移除虛設閘極電極117的蝕刻劑的選擇比,可以相較於底部間隔物601的厚度進一步減小頂部間隔物301的厚度。然而,在其他實施例中,亦可以相較於頂部間隔物301的厚度進一步減小底部間隔物601的厚度,可以以相同的量來減小厚度,或者可以不從頂部間隔物301及/或底部間隔物601的原始厚度(例如,如第5C圖所示的第三距離Dist3)來減小厚度。根據第9A至9E圖所顯示的實施例,頂部間隔物301及底部間隔物601的厚度並未從其原始厚度(例如,第三距離Dist3)減小。
一旦已經暴露鰭片113的通道區域,可以形成閘極堆疊物903。在一實施例中,可以藉由先沉積一系列層來形成閘極堆疊物903。在一實施例中,前述一系列層可以包括界面(interfacial)層、第一閘極介電材料、第一金屬材料及第一p型金屬功函數層(為清楚起見,在第9A及9B圖中未分別顯示每個層)。
可選擇地(optionally),可以在形成第一閘極介電材料之前形成界面層。在一實施例中,界面層可以是藉由諸如原位蒸氣產生(in situ steam generation,ISSG)的製程,或者諸如化學氣相沉積或原子層沉積的沉積製程來形成的諸如二氧化矽(silicon dioxide)的材料。在另一實施例中,界面層可以是高k材料,諸如HfO2 、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、LaO、ZrO、Ta2 O5 、其組合或其類似物,且界面層可以具有介於大約5 Å及大約20 Å之間的第一厚度。在利用沉積製程的實施例中,可以共形地(conformably)形成界面層,而在利用ISSG的實施例中,可以沿開口的底部而不沿著側壁延伸地形成界面層。
一旦形成界面層,可以在界面層之上使第一閘極介電材料形成為蓋層。在一實施例中,第一閘極介電材料是藉由諸如原子層沉積、化學氣相沉積或其類似製程的製程來沉積的高k材料,諸如HfO2 、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、LaO、ZrO、Ta2 O5 、其組合或其類似物。雖然可以使用任何合適的材料及厚度,可以使第一閘極介電材料沉積到介於大約5 Å及大約200 Å之間的第二厚度。
可選地,第一金屬材料或金屬閘極蓋層可以與第一閘極介電材料相鄰地形成(formed adjacent)為阻障層,且可以由諸如TaN、Ti、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、TiN、Ru、Mo、WN、其他金屬氧化物(metal oxides)、金屬氮化物(metal nitrides)、金屬矽酸鹽(metal silicates)、過渡金屬氧化物(transition metal-oxides)、過渡金屬氮化物(transition metal-nitrides)、過渡金屬矽酸鹽(transition metal-silicates)、金屬的氮氧化物(oxynitrides of metals)、金屬鋁酸鹽(metal aluminates)、矽酸鋯(zirconium silicate)、鋁酸鋯(zirconium aluminate)、其組合或其類似物。雖然可以使用任何合適的沉積製程或厚度,可以使用諸如原子層沉積、化學氣相沉積、濺射或其類似製程的沉積製程,使第一金屬材料沉積至介於大約5 Å至大約200 Å之間的第三厚度。
第一p型金屬功函數層可以相鄰於第一金屬材料形成,且在特定實施例中,可以類似於第一金屬材料。舉例而言,第一p型金屬功函數層可以由諸如W、Al、Cu、TiN、Ti、TiAlN、Ta、TaN、Co、Ni、TaC、TaCN、TaSiN、TaSi2、NiSi2、Mn、Zr、ZrSi2、TaN、Ru、AlCu、Mo、MoSi2、WN、其它金屬氧化物、金屬氮化物、金屬矽酸鹽、過渡金屬氧化物、過渡金屬氮化物,過渡金屬矽酸鹽、金屬的氮氧化物、金屬鋁酸鹽、矽酸鋯、鋁酸鋯、其組合或其類似物的金屬材料形成。另外,雖然可以使用任何合適的沉積製程或厚度,第一p型金屬功函數層可以使用諸如原子層沉積、化學氣相沉積、濺射或其類似製程的沉積製程來沉積至介於大約5 Å至大約500 Å之間的第四厚度。
一旦已經形成第一p型金屬功函數層,可以沉積第一n型金屬功函數層。在一實施例中,第一n型金屬功函數層可以是諸如W、Cu、AlCu、TiAlC、TiAlN、Ti、TiN、Ta、TaN、Co、Ni、Ag、Al、TaAl、TaAlC、TaC、TaCN、TaSiN、Mn、Zr、其他合適的n型功函數材料或其組合。舉例而言,可以利用原子層沉積(ALD)製程、CVD製程或其類似製程,使第一n型金屬功函數層沉積至介於大約5 Å至大約5000 Å之間的第六厚度。然而,可以利用任何合適的材料及製程來形成第一n型金屬功函數層。
在閘極堆疊物903內,亦沉積黏膠層及填充材料。一旦已經形成第一n型金屬功函數層,可以形成黏膠層,以助於使上層的填充材料與下層的第一n型金屬功函數層黏著,並提供用於形成填充材料的成核層。在一實施例中,黏膠層可以是諸如氮化鈦(titanium nitride)的材料,或者可以是與第一n型金屬功函數層相似的材料,並且可以使用諸如ALD的類似製程,來使黏膠層形成為介於大約10 Å至大約100 Å之間的第七厚度。然而,可以使用任何合適的材料及製程。
一旦已經形成黏膠層,使用黏膠層沉積填充材料以填充開口的剩餘部分。在一實施例中,填充材料可以是諸如鎢、Al、Cu、AlCui、Ti、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、TiN、Ta、TaN、Co、Ni、其組合或其類似物的材料,且可以使用諸如鍍膜(plating)、化學氣相沉積、原子層沉積、物理氣相沉積、其組合或其類似物的沉積製程來形成。另外,可以將填充材料沉積到藉於大約1000 Å到大約2000 Å之間的厚度。然而,可以使用任何合適的材料。
第9A及9B圖進一步顯示的是,在已經沉積填充材料以填充及過度填充(overfill)開口之後,可以將材料平坦化以形成閘極堆疊物903。在一實施例中,雖然可以使用任何合適的製程,諸如研磨(grinding)或蝕刻,可以使用例如化學機械拋光來使材料平坦化。儘管為清楚起見沒有明確顯示,但是界面層可以沿著閘極堆疊物903的底表面為平坦(planar);且第一閘極介電材料、第一金屬材料、第一p型金屬功函數層、第一n型金屬功函數層、黏膠層及填充材料可以填充閘極堆疊物903的剩餘空間。第9A圖進一步突顯出沿著第一切割線AA的結構的第一部分905,且第9B圖進一步突顯出沿著第二切割線BB的結構的第二部分907。在下面關於第9D及9E圖的討論中引用前述第一部分905及第二部分907。
第9A至9C圖進一步說明閘極堆疊物903的底部臨界尺寸(bottom portion critical dimension)CDB 及頂部臨界尺寸(top portion critical dimension)CDT 。底部臨界尺寸CDB 是由閘極堆疊物903分隔的(separated)底部間隔物601之間的距離,且頂部臨界尺寸CDT是由閘極堆疊物903分隔的頂部間隔物301之間的距離。根據一些實施例,頂部臨界尺寸CDT 可以是與底部臨界尺寸CDB 大約相同的距離,諸如在介於大約1 nm至大約500 nm之間的距離。然而,可以使用任何合適的距離。第9C圖以俯視圖顯示閘極堆疊物903的形成。具體而言,第9C圖顯示在兩個相鄰的鰭片113之間且在底部間隔物601之間的閘極堆疊物903的形成。
第9D圖顯示在第9A圖中突顯出的第一部分905的放大圖,且第9E圖顯示在第9B圖中突顯示的第二部分907的放大圖。具體而言,第9D及9E圖進一步顯示的是,在閘極堆疊物903的頂部臨界尺寸CDT 及底部臨界尺寸CDB 為大約相等的距離的實施例中,閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件。
根據一些實施例,在間隔物界面909處頂部間隔物301與底部間隔物601相交(intersect)。根據一些實施例,間隔物界面909具有大約等於第三距離Dist3的長度。在一些實施例中,雖然間隔物界面909也可以位於源極/汲極區域801的頂部的水平面處或水平面之下,間隔物界面909位於源極/汲極區域801的頂部的水平面(level)之上。
第9D圖進一步顯示的是,底部間隔物601位於與閘極堆疊物903相鄰且與通道區域(例如,鰭片113)的頂部相鄰。在介於底部間隔物601及閘極堆疊物903之間的界面及底部間隔物601及通道區域之間的界面形成第一角度θ’。根據一些實施例,第一角度θ’為大約90°,諸如在介於大約60°與大約120°之間的範圍內。
轉為參照第10A及10B圖,根據一些其他實施例,這些圖式分別顯示在第9A圖中突顯出的第一部分905及在第9B圖中突顯出的第二部分907的放大圖。具體而言,第10A及10B圖顯示另一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中閘極堆疊物903的頂部臨界尺寸CDT 大於閘極堆疊物903的底部臨界尺寸CDB
根據一些實施例,頂部間隔物301包括第一介電材料(例如,SiN)的單層膜,且底部間隔物601包括第二介電材料的單層膜,且前述第二介電材料可以是前述關於第一介電材料的任何材料(例如,SiON),且其中第一介電材料的第一蝕刻速率大於第二介電材料的第二蝕刻速率。在移除虛設閘極電極117及/或移除虛設閘極介電質115的製程期間中,頂部間隔物301的厚度減小到介於大約0.3 nm及大約49.8 nm之間的第三厚度Th3,且底部間隔物601的厚度不從其初始厚度(例如:第三距離Dist3)減小,或者底部間隔物601的厚度僅最小地減少。如此一來,閘極堆疊物903的頂部臨界尺寸CDT 大於閘極堆疊物903的底部臨界尺寸CDB 。根據一些實施例,頂部臨界尺寸CDT 可以在介於大約1.4 nm與1000 nm之間,且底部臨界尺寸CDB 可以在介於大約1 nm與大約1000 nm之間。然而而,可以使用任何合適的尺寸。此外,間隔物界面909的長度減小到第三厚度Th3,且底部間隔物601的頂部與頂部間隔物301及閘極堆疊物903之兩者接合(interface)。
繼續第11A及11B圖,根據又一其他實施例,這些圖分別顯示在第9A圖中突顯出的第一部分905及在第9B圖中突顯出的第二部分907的放大圖。具體而言,第11A及11B圖顯示又一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中閘極堆疊物903的底部臨界尺寸CDB 大於閘極堆疊物903的頂部臨界尺寸CDT
根據一些實施例,頂部間隔物301包括第一介電材料(例如,SiOCN)的單層膜,且底部間隔物601包括第二介電材料(例如,SiC)的單膜,其中第二介電材料的第四蝕刻速率大於第一介電材料的第三蝕刻速率。在移除虛設閘極電極117及/或移除虛設閘極介電質115的製程期間中,底部間隔物601的厚度減小到介於大約0.3 nm及大約49.8 nm之間的第四厚度Th4,且頂部間隔物301的厚度不從其初始厚度(例如:第三距離Dist3)減小,或者頂部間隔物301的厚度僅最小地減少。如此一來,閘極堆疊物903的底部臨界尺寸CDB 大於閘極堆疊物903的頂部臨界尺寸CDT 。根據一些實施例,底部臨界尺寸CDB 可以在介於大約1.4 nm至1000 nm之間,且頂部臨界尺寸CDT 可以在介於大約1 nm與大約1000 nm之間。然而,可以使用任何合適的尺寸。此外,間隔物界面909的長度減小到第四厚度Th4,且頂部間隔物301的底部與底部間隔物601及閘極堆疊物903之兩者接合。
,現在參照第12A及12B圖,根據一些其他實施例,這些圖式分別顯示在第9A圖中突顯出的第一部分905及在第9B圖中突顯出的第二部分907的放大圖。具體而言,第12A及12B圖顯示又一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中在蝕刻製程期間中(例如,參照第6A、6B、7A及7B圖)保留(retained)用於形成底部間隔物601的間隔物材料的一部分以與頂部間隔物301的外側壁及鰭片113的側壁相鄰。
根據一些實施例,如關於第6A、6B、7A及7B圖所討論的是,底部間隔物601的材料可以從頂部間隔物301、基板101及隔離區域111的水平表面移除。然而,在這些圖式中沿著垂直表面形成的底部間隔物601的材料可以以較小的程度移除。如此一來,底部間隔物601的材料的剩餘部分可以沿著側壁從初始厚度減小,從第一厚度Th1(在第6A及6B圖中顯示)至第五厚度Th5。此外,底部間隔物601的材料可以在虛設閘極電極117的底部401的凹部中從第二厚度Th2(在第6A及6B圖中所顯示)減小到第六厚度Th6。根據一些實施例,第五厚度Th5可以在介於大約0.3 nm與大約50 nm之間,且第六厚度Th6可以在介於大約0.6 nm與大約100nm之間。然而,可以使用任何合適的厚度。
第12A及12B圖進一步顯示的是,介於底部間隔物601及頂部間隔物301之間的間隔物界面909沿著頂部間隔物301的底表面及外側壁表面形成反向(backwards)「L形(L-shape)」。底部間隔物601亦可與鰭片113形成界面,前述界面沿著鰭片113的頂表面及外側壁形成為上下顛倒(upside down)的反向「L形」。
轉為參照第13A及13B圖,根據又一實施例,這些圖式分別顯示類似於第12A及12B圖的第一部分905及第二部分907的放大圖。具體而言,第13A及13B圖顯示又一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中頂部間隔物301包括多層膜。
根據一些實施例,頂部間隔物301包括第一介電膜1301及第二介電膜1303。第一介電膜1301可以包括第一介電材料(例如,SiN),且第二介電膜1303可以包括第二介電材料(例如,SiOCN)。根據一些實施例,可以使第一介電膜1301沉積到介於大約0.3 nm及大約50 nm之間的第七厚度Th7,且可以使第二介電膜1303沉積在第一介電膜1301之上。然而,可以使用任何合適的厚度。
一旦已經沉積第二介電膜1303,則如以上關於第4A至4C圖所討論的是,可以藉由頂部間隔物301、第一虛設閘極材料119及鰭片113延伸開口201。如此一來,可以將第一介電膜1301形成為具有(with)間隔物界面909,第一介電膜1301可以背向(face away)閘極堆疊物903形成「L形」;且第二介電膜1303可以形成為「I形(I-shape)」。另外,可以使第二介電膜1303圖案化為具有在介於大約0.3 nm及大約50 nm之間的第八厚度Th8。然而,可以使用任何合適的厚度。
轉為參照第14A及14B圖,根據又一實施例,這些圖式分別顯示類似於第13A及13B圖的第一部分905及第二部分907的放大圖。具體而言,第14A及14B圖顯示又一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中頂部間隔物301包括多個介電膜。
根據一些實施例,頂部間隔物301包括第一介電膜1301、第二介電膜1303及第三介電膜1401。第三介電膜1401可以包括第一介電材料(例如,SiC)。如第3A及3B圖所示,可以使用上述用於形成頂部間隔物301的任何材料及製程使第三介電膜1401毯覆式沉積在第二介電膜1303之上。根據一些實施例,可以使第一介電膜1301沉積至介於大約0.3 nm至大約50 nm之間的第九厚度Th9,且可以使第二介電膜1303沉積至介於大約0.3 nm至大約50 nm之間的第十厚度Th10。
一旦已經沉積第三介電膜1401,則如以上關於第4A至4C圖所討論的是,可以藉由頂部間隔物301、第一虛設閘極材料119及鰭片113延伸開口201。如此一來,可以將第一介電膜1301形成為具有間隔物界面909。另外,第一介電膜1301及第二介電膜1303之兩者都可以形成為背向閘極堆疊物903的「L形」,且第三介電膜1401可以形成為「I形」。另外,一旦已經沉積第三介電膜1401並使第三介電膜1401圖案化,則第三介電膜1401可以具有在介於大約0.3 nm與大約50 nm之間的第十一厚度Th11。然而,可以使用任何合適的厚度。
轉為參照第15A及15B圖,根據又一實施例,這些圖式分別顯示類似於第12A及12B圖的第一部分905及第二部分907的放大圖。具體而言,第15A及15B圖顯示又一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中用於形成底部間隔物601的間隔物材料的一部分包括多層,且保留前述間隔物材料的一部分以與頂部間隔物301的外側壁及鰭片113的側壁相鄰。
根據一些實施例,底部間隔物601包括第一介電層1501及第二介電層1503。第一介電層1501可以包括第一介電材料(例如,SiON),且第二介電層1503可以包括第二介電材料(例如,SiOC)。如第6A及6B圖所顯示,可以使用上述用於形成底部間隔物601的任何材料及製程,使第一介電層1501毯覆式沉積在結構之上,且可以使第二介電層1503毯覆式沉積在第一介電層1501之上。根據一些實施例,如上所述,可以使第一介電層1501沉積到第五厚度Th5。
一旦已經沉積第二介電層1503,可相對於第6A、6B、7A及7B圖所討論的是,可以從頂部間隔物301、基板101及隔離區域111的水平表面移除底部間隔物601的材料。然而,沿著結構的垂直表面形成的底部間隔物601的材料可以以較小的程度移除。第15A及15B圖進一步顯示的是,間隔物界面909在介於頂部間隔物301的底表面與外側壁表面及第一介電層1501之間形成反向「L形」。第一介電層1501亦可以與鰭片113形成界面,前述界面沿著鰭片113的頂表面及外側壁形成為上下顛倒的反向「L形」的形狀。此外,根據一些實施例,第二介電層1503將層間介電層901及源極/汲極區域801從第一介電層1501分離。最後,根據一些實施例,在圖案化之後,第二介電層1503可以具有介於大約0.3 nm與大約50 nm之間的第十二厚度Th12。然而,可以使用任何合適的厚度。
繼續參照第16A及16B圖,根據又一實施例,這些圖式分別顯示類似於第15A及15B圖的第一部分905及第二部分907的放大圖。具體而言,第16A及16B圖顯示又一實施例的閘極堆疊物903、頂部間隔物301及底部間隔物601的一些部件,其中用於形成底部間隔物601的間隔物材料的一部分包括多層,且保留前述間隔物材料的一部分以與頂部間隔物301的外側壁及鰭片113的側壁相鄰。
在一些實施例中,底部間隔物601包括第一介電層1501、第二介電層1503及第三介電層1601。如第6A及6B圖所示,可以使用上述用於形成底部間隔物601的任何材料及製程使第三介電層1601毯覆式沉積在第二介電層1503之上。根據一些實施例,可以使用第一介電材料(例如,SiO2 )來沉積第三介電層1601。
一旦已經沉積第三介電層1601,則如關於第6A、6B、7A及7B圖所討論的是,可以從頂部間隔物301、基板101及隔離區域111的水平表面移除底部間隔物601的材料。然而,沿著結構的垂直表面形成的底部間隔物601的材料可以以較小的程度移除。第16A及16B圖進一步顯示的是,間隔物界面909在介於頂部間隔物301的底表面與外側壁表面及第一介電層1501之間形成反向「L形」。第一介電層1501亦可以與鰭片113形成界面,前述界面沿著鰭片113的頂表面及外側壁形成為上下顛倒的反向「L形」的形狀。此外,根據一些實施例,第三介電層1601將層間介電層901及源極/汲極區域801從第二介電層1503分離。根據一些實施例,一旦圖案化,第三介電層1601可以具有在介於大約0.3 nm與大約50 nm之間的第十三厚度Th13。然而,可以使用任何合適的厚度。
上述先進的微影製程、方法及材料可用於許多應用,前述應用包括鰭式場效電晶體(FinFET)。舉例而言,可以使鰭片圖案化,以在介於部件之間產生相對緊密的間隔,這些間隔非常適合用於前述揭露內容。另外,可以根據以上揭露內容來製造用於形成FinFET的鰭片的間隔物,且前述間隔物也稱為心軸(mandrels)。
另外,雖然已經描述了關於形成FinFET裝置的上述實施例,但是本文描述的材料及製程可以等效地應用於其他半導體裝置且完全包括在實施例的範圍內,前述其他半導體裝置諸如:括梯度通道(gradient-channel)裝置、多通道(multi-channel)裝置、其組合或其類似物。舉例而言,鰭片113的形成可以指向從組合(compound)材料層堆疊物(例如,漸變組合材料(gradient compound materials)、奈米片或其類似物)圖案化鰭片。如此一來,梯度通道裝置及/或多通道裝置(例如,奈米片FET(nanosheet FET,NSFET)、全繞式閘極FET(gate-all-around FET,GAAFET)或其類似物)也可以使用前述技術及製程來形成,且完全包括在實施例的範圍內。
根據一些實施例,FinFET裝置可以形成有梯度通道。鰭片113可以由在基板101之上形成的梯度材料層形成為梯度通道。梯度材料層可以包括第一矽基梯度化合物(silicon-based gradient compound)(例如,SiGe( Ge%) (SiGe(low Ge%) )),且在梯度材料層中,相對於的矽的百分比濃度而言,前述第一矽基梯度化合物具有相對低的鍺的百分比濃度。可以使用前述技術來使鰭片113圖案化,且在介於鰭片113之間形成隔離區域111。一旦已經在介於鰭片113之間形成隔離區域111,就在鰭片113及隔離區域111之上形成複合(complex)虛設閘極材料層125。可以使用前述技術使鰭片113圖案化,且在鰭片113之上形成複合虛設閘極材料層125。根據一些實施例,複合虛設閘極材料層125的第一虛設閘極材料119包括第二矽基梯度化合物,前述第二矽基梯度化合物的蝕刻速率大於鰭片113的蝕刻速率。在一些實施例中,第二矽基梯度化合物包括相對於的矽的百分比濃度而言,具有相對高的鍺的百分比濃度的材料(例如,SiGe( Ge%) (SiGe(high Ge%) ))。在一些實施例中,複合虛設閘極材料層125的第二虛設閘極材料121包括另一矽基材料(例如,Si),且先圖案化至虛設閘極電極117的頂部203中,然後由頂部間隔物301保護。如此一來,前述用於延伸開口201以使虛設閘極電極117的底部401圖案化並蝕刻穿過(etch through)鰭片113的技術可以等效地應用於這些實施例。利用介於第一虛設閘極材料119及鰭片113的材料之間的蝕刻速率的差異,在使虛設閘極電極117圖案化及蝕刻穿過鰭片113期間中,防止鰭片113的頂部受到損壞。
在又一實施例中,多通道FET裝置(例如,奈米片FET(NSFET)、全繞閘極FET(GAAFET)或其類似物)由形成在基板101之上的半導體材料的多層堆疊物來形成。根據一些實施例,多層堆疊物包括第一奈米片材料層(例如,SiGe)及第二奈米片材料層(例如,Si)的交錯奈米片(alternating nanosheets)。第一奈米片材料層也可以稱為犧牲通道層。初始使用上述的圖案化技術使鰭片113形成為多層堆疊物。一旦已經使鰭片113圖案化,就在介於鰭片113之間形成隔離區域111,且在鰭片113及隔離區域111之上形成複合虛設閘極材料層125。複合虛設閘極材料層125包括第一虛設閘極材料119及第二虛設閘極材料121。根據一些實施例,第一虛設閘極材料119包括第一矽基材料(例如,SiGe),且第二虛設閘極材料121包括第二矽基材料(例如,Si)。一旦已經形成複合虛設閘極材料層125,就使用上述技術使虛設閘極電極117的頂部203圖案化為第二虛設閘極材料121,然後由頂部間隔物301來保護。上述的用於延伸開口201以使虛設閘極電極117的底部401圖案化並蝕刻穿過鰭片113的技術可以等效地應用於這些實施例。根據一些實施例,前述用於使第一虛設閘極材料119凹入的蝕刻拉回技術也可以應用於這些實施例,且可以進一步用於使第一奈米片材料層(例如,SiGe)在通道區域內凹入。一旦凹入,沉積以形成底部間隔物601的材料也可以用於在第二奈米片材料層的凹部中形成內間隔物(inner spacers)。一旦開口201已經延伸穿過鰭片113,就可以在開口201中形成源極/汲極區域801。根據一些實施例,選擇第一虛設閘極材料119(例如,SiGe)為用於鰭片113的犧牲通道層(例如,SiGe)相同的材料,且犧牲通道層(例如,SiGe)的蝕刻速率大於第二奈米片材料層(例如,Si)的蝕刻速率。如此一來,在用於移除虛設閘極電極117的第一虛設閘極材料119的製程中,移除在鰭片113的通道區域中的第一奈米片材料層(例如,SiGe)(例如,藉由奈米線釋放(wire-release)技術)。第二奈米片材料層(例如,Si)的剩餘材料形成在通道區域內的被內間隔物分離的奈米結構。一旦已經形成奈米結構,就可以在通道區域內圍繞奈米結構形成閘極介電質及閘極電極。
本文揭露半導體裝置及形成諸如FinFET、NSFET及GAA裝置的此些裝置的方法的實施例。所揭露的實施例的一些部件提供包括大的裝置生產良率的益處,並且如下實現裝置性能。
本文揭露的方法及裝置提供以下一或多個優點及益處。在複合虛設閘極材料層125上使用的兩步驟(two-step)蝕刻製程允許形成虛設閘極電極117,且前述虛設閘極電極117具有包括第一材料的頂部203及包括第二材料的底部401。在對虛設閘極電極117的底部401進行圖案化的期間中,頂部間隔物301形成在虛設閘極電極117的頂部203之上並保護虛設閘極電極117的頂部203。此外,在相同的蝕刻步驟中,使虛設閘極電極117的底部及用於源極/汲極區域801的開口圖案化。如此一來,在形成虛設閘極電極117的底部401以及在源極/汲極區域801中形成開口的製程期間中,鰭片113的頂部受到保護,這最小化或完全消除通道頂部(channel-top)的損傷、虛設閘極殘留物缺陷(dummy gate residue defects)以及通道-通道之間空間的限制(channel-channel space restrictions)。一旦形成,底部間隔物601與鰭片113的頂部形成第一界面,且與閘極堆疊物903形成第二界面,介於第一界面及第二界面之間的角度為大約90°。此外,可以藉由頂部間隔物301及/或底部間隔物601的成形(shaping),在很大程度上控制金屬閘極電極的臨界尺寸。這些部件在具有高裝置性能的半導體裝置的製造期間中提供高良率。
根據一些實施例,方法包括:形成鰭片於半導體基板之上。沉積虛設閘極材料層於鰭片之上。對虛設閘極材料層圖案化來形成虛設閘極電極的頂部。沿著虛設閘極電極的頂部的側壁形成頂部間隔物。蝕刻穿過虛設閘極材料層且穿過鰭片的開口,以形成虛設閘極電極的底部。沿著開口的側壁形成底部間隔物。形成源極/汲極區域在開口中。移除虛設閘極電極。沉積閘極堆疊物於鰭片之上。在一實施例中,前述方法包括沉積第一虛設閘極材料於鰭片之上,以及沉積第二虛設閘極材料於第一虛設閘極材料之上,第二虛設閘極材料不同於第一虛設閘極材料。在一實施例中,第二虛設閘極材料具有不同於第一虛設閘極材料的蝕刻選擇比。在前述方法的一實施例中,第一虛設閘極材料具有第一蝕刻選擇比,且鰭片具有第二蝕刻選擇比,第一蝕刻選擇比不同於第二蝕刻選擇比。在一實施例中,形成頂部間隔物包括沉積多層膜。在一實施例中,前述方法進一步包括在形成底部間隔物之前,使虛設閘極電極的底部凹入(recessing)。在前述方法的一實施例中,形成底部間隔物以藉由第二間隔物材料來填充藉由使底部凹入而留下的間隔。在一實施例中,前述方法進一步包括使頂部間隔物相較於底部間隔物更加凹入。在一實施例中,前述方法進一步包括使底部間隔物相較於頂部間隔物更加凹入。
根據一些實施例,方法包括:形成鰭片於半導體基板之上。沉積虛設閘極材料層於鰭片之上。蝕刻虛設閘極材料層至第一深度。在蝕刻虛設閘極材料層之後,沉積第一間隔物於虛設閘極材料層之上。在沉積第一間隔物之後,蝕刻穿過虛設閘極材料層的開口,以形成虛設閘極電極。沉積第二間隔物於第一間隔物之上且沿著開口的側壁。形成源極/汲極區域於開口中,第二間隔物使虛設閘極電極與源極/汲極區域分離(separating)。移除虛設閘極電極。沉積閘極堆疊物於鰭片之上。在前述方法的一實施例中,蝕刻開口進一步包括形成第一凹部在介於鰭片及第一間隔物之間的虛設閘極電極的側壁中;以及沉積第二間隔物進一步包括以第二間隔物填充第一凹部。在前述方法的一實施例中,移除虛設閘極電極進一步包括使第二間隔物凹入第一距離。在前述方法的一實施例中,移除虛設閘極電極進一步包括使第一間隔物凹入第二距離,且第二距離小於第一距離。在前述方法的一實施例中,移除虛設閘極電極進一步包括使第一間隔物凹入第二距離,且第二距離大於第一距離。在前述方法的一實施例中,沉積第一間隔物包括沉積介電膜的多層。在前述方法的一實施例中,沉積第二間隔物包括沉積介電膜的多層。
根據一些實施例,半導體裝置包括:鰭片、閘極電極堆疊物、第一頂部間隔物、第一底部間隔物以及第一源極/汲極區域。鰭片位於基板之上。閘極電極堆疊物位於鰭片之上。第一頂部間隔物相鄰於閘極電極堆疊物。閘極電極堆疊物具有相鄰於第一頂部間隔物的第一寬度。第一底部間隔物位於第一頂部間隔物之下。閘極電極堆疊物具有相鄰於第一底部間隔物的第二寬度。第二寬度不同於第一寬度。第一源極/汲極區域相鄰於鰭片且藉由第一底部間隔物與閘極電極堆疊物獨立(isolated)。在半導體裝置的一實施例中,第一頂部間隔物包括具有L形(L-shape)形狀的多層膜。在半導體裝置的一實施例中,第一底部間隔物包括具有倒L形(backwards L-shape)形狀的多層膜。在半導體裝置的一實施例中,第一寬度大於第二寬度。在半導體裝置的一實施例中,第一寬度小於第二寬度。在半導體裝置的一實施例中,第一頂部間隔物包括第一材料,且第二底部間隔物包括不同於第一材料的第二材料。
前述內文概述了各種實施例的部件,使所屬技術領域中具有通常知識者可以從各個方面更佳地了解本揭露。所屬技術領域中具有通常知識者應可理解的是,他們可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在本文中介紹的各種實施例相同之優點。所屬技術領域中具有通常知識者也應理解的是,這些等效的構型並未背離本揭露的發明精神與範圍,且在不背離本揭露的發明精神與範圍之前提下,可對本揭露進行各種改變、置換或修改。
100:半導體裝置 101:基板 111:隔離區域 113:鰭片 115:虛設閘極介電質 117:虛設閘極電極 119:第一虛設閘極材料 121:第二虛設閘極材料 123:閘極遮罩 125:複合虛設閘極材料層 201:開口 203:頂部 301:頂部間隔物 401:底部 601:底部間隔物 801:源極/汲極區域 901:層間介電層 903:閘極堆疊物 905:第一部分 907:第二部分 909:間隔物界面 1301:第一介電膜 1303:第二介電膜 1401:第三介電膜 1501:第一介電層 1503:第二介電層 1601:第三介電層 CDT :頂部臨界尺寸 CDB :底部臨界尺寸 D1:第一深度 D2:第二深度 D3:第三深度 Dist1:第一距離 Dist2:第二距離 Dist3:第三距離 H1:第一高度 H2:第二高度 Th1:第一厚度 Th2:第二厚度 Th3:第三厚度 Th4:第四厚度 Th5:第五厚度 Th6:第六厚度 Th7:第七厚度 Th8:第八厚度 Th9:第九厚度 Th10:第十厚度 Th11:第十一厚度 Th12:第十二厚度 Th13:第十三厚度 W1:第一寬度 W2:第二寬度 W3:第三寬度 θ’:第一角度
根據以下的詳細說明並配合所附圖式閱讀,能夠最好的理解本揭露的所有態樣。應注意的是,根據本產業的標準作業,各種部件並未必按照比例繪製。事實上,可能任意的放大或縮小各種部件的尺寸,以做清楚的說明。 第1A圖是根據一些實施例,描繪半導體裝置的透視圖; 第1B、1C、2A、2B、3A及3B圖是根據一些實施例,描繪在形成半導體裝置的中間步驟中,形成在基板中的鰭片、形成在介於鰭片之間的隔離區域以及形成在鰭片之上的虛設閘極電極的剖面圖。 第4A至4C圖是根據一些實施例,描繪形成穿過虛設閘極材料的剩餘部分且穿過鰭片的開口。 第5A至5C圖是根據一些實施例,描繪執行蝕刻拉回(pull-back)製程以使虛設閘極電極的底部凹入。 第6A、6B、7A、7B、8A、8B、8C及8D圖是根據一些實施例,描繪在虛設閘極電極的凹部中形成底部間隔物以及在穿過鰭片的開口中形成源極/汲極區域。 第9A至9E圖是根據一些實施例,描繪移除虛設閘極電極以及形成取代虛設閘極電極的閘極電極堆疊物。 第10A、10B、11A及11B圖是根據一些其他實施例,描繪使頂部間隔物凹入及/或使底部間隔物凹入,且進一步描繪形成閘極電極堆疊物。 第12A、12B、13A、13B、14A、14B、15A、15B、16A及16B圖是根據又一些其他實施例,描繪頂部間隔物及底部間隔物。
113:鰭片
301:頂部間隔物
601:底部間隔物
801:源極/汲極區域
901:層間介電層
903:閘極堆疊物
905:第一部分
CDT:頂部臨界尺寸
CDB:底部臨界尺寸
W3:第三寬度

Claims (20)

  1. 一種半導體裝置的形成方法,其包括: 形成一鰭片於一半導體基板之上; 沉積一虛設閘極材料層於該鰭片之上; 藉由使該虛設閘極材料層圖案化,來形成一虛設閘極電極的一頂部; 沿著該虛設閘極電極的該頂部的側壁形成一頂部間隔物; 藉由蝕刻穿過該虛設閘極材料層且穿過該鰭片的一開口,形成該虛設閘極電極的一底部; 沿著該開口的側壁形成一底部間隔物; 形成一源極/汲極區域在該開口中; 移除該虛設閘極電極;以及 沉積一閘極堆疊物於該鰭片之上。
  2. 如請求項1所述的形成方法,其中沉積該虛設閘極材料層包括沉積一第一虛設閘極材料於該鰭片之上,以及沉積一第二虛設閘極材料於該第一虛設閘極材料之上,該第二虛設閘極材料具有不同於該第一虛設閘極材料的蝕刻選擇比。
  3. 如請求項1所述的形成方法,其中形成該頂部間隔物包括沉積一多層膜。
  4. 如請求項1所述的形成方法,其進一步包括在形成該底部間隔物之前,使該虛設閘極電極的該底部凹入(recessing)。
  5. 如請求項4所述的形成方法,其中形成該底部間隔物以藉由一第二間隔物材料來填充一間隔(space),前述間隔是藉由使該底部凹入而留下。
  6. 如請求項5所述的形成方法,其中移除該虛設閘極電極進一步包括使該頂部間隔物相較於該底部間隔物更加凹入。
  7. 如請求項5所述的形成方法,其中移除該虛設閘極電極進一步包括使該底部間隔物相較於該頂部間隔物更加凹入。
  8. 一種半導體裝置的形成方法,其包括: 形成一鰭片於一半導體基板之上; 沉積一虛設閘極材料層於該鰭片之上; 蝕刻該虛設閘極材料層至一第一深度; 在蝕刻該虛設閘極材料層之後,沉積一第一間隔物於該虛設閘極材料層之上; 在沉積該第一間隔物之後,蝕刻穿過該虛設閘極材料層的一開口,以形成一虛設閘極電極; 沉積一第二間隔物於該第一間隔物之上且沿著該開口的側壁; 形成一源極/汲極區域於該開口中,該第二間隔物使該虛設閘極電極與該源極/汲極區域分離(separating); 移除該虛設閘極電極;以及 沉積一閘極堆疊物於該鰭片之上。
  9. 如請求項8所述的形成方法,其中: 蝕刻該開口進一步包括形成一第一凹部在介於該鰭片及該第一間隔物之間的該虛設閘極電極的側壁中;以及 沉積該第二間隔物進一步包括以第二間隔物填充該第一凹部。
  10. 如請求項9所述的形成方法,其中移除該虛設閘極電極進一步包括使該第二間隔物凹入一第一距離。
  11. 如請求項10所述的形成方法,其中移除該虛設閘極電極進一步包括使該第一間隔物凹入一第二距離,該第二距離小於該第一距離。
  12. 如請求項10所述的形成方法,其中移除該虛設閘極電極進一步包括使該第一間隔物凹入一第二距離,該第二距離大於該第一距離。
  13. 如請求項8所述的形成方法,其中沉積該第一間隔物包括沉積介電膜的多層。
  14. 如請求項8所述的形成方法,其中沉積該第二間隔物包括沉積介電膜的多層。
  15. 一種半導體裝置,其包括: 一鰭片,位於一基板之上; 一閘極電極堆疊物,位於該鰭片之上; 一第一頂部間隔物,相鄰於該閘極電極堆疊物; 一第一底部間隔物,位於該第一頂部間隔物之下;以及 一第一源極/汲極區域,相鄰於該鰭片且藉由該第一底部間隔物與該閘極電極堆疊物獨立(isolated)。
  16. 如請求項15所述的半導體裝置,其中該第一頂部間隔物包括具有L形(L-shape)形狀的一多層膜L形。
  17. 如請求項15所述的半導體裝置,其中該第一底部間隔物包括具有反向L形(backwards L-shape)形狀的一多層膜。
  18. 如請求項15所述的半導體裝置,其中該閘極電極堆疊物具有相鄰於該第一頂部間隔物的一第一寬度,其中該閘極電極堆疊物具有相鄰於該第一底部間隔物的一第二寬度,該第一寬度大於該第二寬度。
  19. 如請求項15所述的半導體裝置,其中該閘極電極堆疊物具有相鄰於該第一頂部間隔物的一第一寬度,其中該閘極電極堆疊物具有相鄰於該第一底部間隔物的一第二寬度,該第一寬度小於該第二寬度。
  20. 如請求項15所述的半導體裝置,其中該第一頂部間隔物包括第一材料,且該第二底部間隔物包括不同於該第一材料的第二材料。
TW110106284A 2020-02-27 2021-02-23 半導體裝置及其形成方法 TWI786548B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202062982446P 2020-02-27 2020-02-27
US62/982,446 2020-02-27
US16/889,427 2020-06-01
US16/889,427 US11289585B2 (en) 2020-02-27 2020-06-01 Semiconductor devices and methods of formation

Publications (2)

Publication Number Publication Date
TW202133277A true TW202133277A (zh) 2021-09-01
TWI786548B TWI786548B (zh) 2022-12-11

Family

ID=77464175

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110106284A TWI786548B (zh) 2020-02-27 2021-02-23 半導體裝置及其形成方法

Country Status (1)

Country Link
TW (1) TWI786548B (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10319627B2 (en) * 2016-12-13 2019-06-11 Globalfoundries Inc. Air-gap spacers for field-effect transistors
US10304677B2 (en) * 2017-09-29 2019-05-28 Taiwan Semiconductor Manufacturing Co., Ltd. Low-k feature formation processes and structures formed thereby
US10950434B2 (en) * 2018-06-27 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Methods of reducing gate spacer loss during semiconductor manufacturing

Also Published As

Publication number Publication date
TWI786548B (zh) 2022-12-11

Similar Documents

Publication Publication Date Title
US12125922B2 (en) Nanosheet field-effect transistor device and method of forming
US10868188B2 (en) Semiconductor device and method
US12087637B2 (en) Semiconductor device and method of manufacture
TW202207368A (zh) 形成半導體裝置的方法
US20210126097A1 (en) Semiconductor Devices and Methods
TW201626563A (zh) 半導體結構及其製造方法
US11715779B2 (en) Multi-channel devices and methods of manufacture
TW202234477A (zh) 半導體裝置的形成方法
US12020986B2 (en) Semiconductor structure and method of manufacturing the same
US20250318169A1 (en) Manufacturing method of semiconductor device having thin bottom channel
CN113113297B (zh) 半导体装置及其形成方法
TWI889014B (zh) 半導體元件及其製造方法
TWI786548B (zh) 半導體裝置及其形成方法
TWI871743B (zh) 互補式場效電晶體裝置及其形成方法
US20260047181A1 (en) Semiconductor structure and method of manufacturing the same
US20250054764A1 (en) Semiconductor structure and method of manufacturing the same
TWI534871B (zh) 取代閘極製程及應用其製得之元件
CN115458601A (zh) 半导体器件及其制造方法