TW202002214A - 半導體裝置及其形成方法 - Google Patents
半導體裝置及其形成方法 Download PDFInfo
- Publication number
- TW202002214A TW202002214A TW107137394A TW107137394A TW202002214A TW 202002214 A TW202002214 A TW 202002214A TW 107137394 A TW107137394 A TW 107137394A TW 107137394 A TW107137394 A TW 107137394A TW 202002214 A TW202002214 A TW 202002214A
- Authority
- TW
- Taiwan
- Prior art keywords
- integrated circuit
- layer
- circuit device
- conductive
- photosensitive adhesive
- Prior art date
Links
Images
Classifications
-
- H10P72/74—
-
- H10W20/20—
-
- H10W20/43—
-
- H10W70/05—
-
- H10W70/09—
-
- H10W70/093—
-
- H10W70/095—
-
- H10W70/614—
-
- H10W70/635—
-
- H10W72/0198—
-
- H10W72/072—
-
- H10W72/20—
-
- H10W72/30—
-
- H10W72/851—
-
- H10W72/90—
-
- H10W74/01—
-
- H10W74/014—
-
- H10W74/117—
-
- H10W74/121—
-
- H10W74/124—
-
- H10W74/129—
-
- H10W90/00—
-
- H10P72/7424—
-
- H10P72/743—
-
- H10P72/7436—
-
- H10P72/744—
-
- H10P90/1914—
-
- H10W70/099—
-
- H10W70/6528—
-
- H10W70/698—
-
- H10W72/01255—
-
- H10W72/01955—
-
- H10W72/07236—
-
- H10W72/07254—
-
- H10W72/073—
-
- H10W72/07332—
-
- H10W72/07336—
-
- H10W72/07338—
-
- H10W72/07352—
-
- H10W72/221—
-
- H10W72/222—
-
- H10W72/241—
-
- H10W72/247—
-
- H10W72/29—
-
- H10W72/327—
-
- H10W72/853—
-
- H10W72/874—
-
- H10W72/877—
-
- H10W72/923—
-
- H10W72/931—
-
- H10W72/934—
-
- H10W72/9413—
-
- H10W72/9415—
-
- H10W74/019—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W80/732—
-
- H10W90/20—
-
- H10W90/22—
-
- H10W90/28—
-
- H10W90/297—
-
- H10W90/401—
-
- H10W90/701—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/792—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
Abstract
一種裝置包括:第一裝置,包括:積體電路裝置,具有第一連接件;第一感光性黏著層,位於所述積體電路裝置上;以及第一導電層,位於所述第一連接件上,所述第一感光性黏著層環繞所述第一導電層;第二裝置,包括:中介層,具有第二連接件;第二感光性黏著層,位於所述中介層上,所述第二感光性黏著層在實體上連接至所述第一感光性黏著層;以及第二導電層,位於所述第二連接件上,所述第二感光性黏著層環繞所述第二導電層;以及導電連接件,對所述第一導電層與所述第二導電層進行結合,所述導電連接件被空氣隙環繞。
Description
自積體電路(integrated circuit,IC)的開發,半導體行業已因各種電子組件(即電晶體、二極體、電阻器、電容器等)整合密度的不斷提升而經歷連續快速成長。最重要的是,整合密度的該些提升乃是源自最小特徵尺寸的不斷減小,而使得更多的組件能夠整合至給定面積之中。
該些整合度提升實質上是從二維(two-dimensional,2D)層面而言,原因在於積體組件所佔據的面積主要位於半導體晶圓的表面上。增大的密度及積體電路的面積的相應減小一般而言超出了將積體電路晶片直接結合至基底上的能力。已使用中介層(interposer)將球接觸面積自晶片重佈線至中介層的更大面積。此外,中介層已使得能夠實現包括多個晶片的三維(three-dimensional,3D)封裝。亦已開發出其他封裝來倂入三維態樣。
以下揭露內容提供用於實作本發明的不同特徵的諸多不同的實施例或實例。以下闡述組件及排列的具體實例以簡化本揭露內容。當然,該些僅為實例且不旨在進行限制。舉例而言,以下說明中將第一特徵形成於第二特徵「之上」或第二特徵「上」可包括其中第一特徵及第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵、進而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。另外,本發明可能在各種實例中重複使用參考編號及/或字母。此種重複使用是出於簡潔及清晰的目的,但自身並不表示所論述的各種實施例及/或配置之間的關係。
此外,為易於說明,本文中可能使用例如「位於…之下(beneath)」、「下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所示一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的定向外亦囊括裝置在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向)且本文中所用的空間相對性描述語可同樣相應地進行解釋。
根據一些實施例,形成一種導電連接件。在晶粒及晶圓上形成感光性黏著膜。在所述感光性黏著膜中形成開口,從而暴露出晶粒及晶圓的連接件。在所述開口中鍍覆導電層及可回焊層。應注意,在每一開口中導電層與可回焊層的組合厚度小於感光性黏著膜的厚度。藉由感光性黏著膜將晶粒與晶圓彼此實體連接,且然後藉由對可回焊層進行回焊而將晶粒及晶圓彼此電性連接以形成導電連接件。由於開口利用可回焊材料進行底部填充,因此在所得的導電連接件周圍形成空氣隙。形成空氣隙可在導電連接件周圍提供緩衝,藉此避免在相鄰的導電連接件之間的減小的節距處形成短路的風險。
圖1A至圖2B是根據一些實施例,在積體電路裝置50的製程期間各中間步驟的各種圖式。圖1A至圖2B是剖視圖,其中以名稱「A」結束的圖示出整體圖式,且以名稱「B」結束的圖示出來自相應「A」圖的區域R1
的詳細圖式。
積體電路裝置50可為邏輯晶粒(例如中央處理單元(central processing unit,CPU)、圖形處理單元(graphic processing unit,GPU)、系統晶片(system-on-a-chip,SoC)、微控制器等)、記憶體晶粒(例如動態隨機存取記憶體(dynamic random access memory,DRAM)晶粒、靜態隨機存取記憶體(static random access memory,SRAM)晶粒等)、電力管理晶粒(例如,電力管理積體電路(power management integrated circuit,PMIC)晶粒)、射頻(radio frequency,RF)晶粒、感測器晶粒、微機電系統(micro-electro-mechanical-system,MEMS)晶粒、訊號處理晶粒(例如數位訊號處理(digital signal processing,DSP)晶粒)、前端晶粒(例如類比前端(analog front-end,AFE)晶粒)等或其組合。可在晶圓中形成積體電路裝置50,所述晶圓可包括在後續的步驟中被單體化以形成多個積體電路裝置50的不同裝置區域。積體電路裝置50包括基底52及連接件54。
基底52可包括半導體基底、絕緣體上半導體(semiconductor-on-insulator,SOI)基底、多層式半導體基底等。基底52的半導體材料可為矽;鍺;化合物半導體,包括矽鍺、碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或者其組合。亦可使用例如多層式基底或梯度基底(gradient substrate)等其他基底。基底52可經摻雜或不經摻雜。可在基底52的主動面(active surface)(例如,面朝上的表面)中及/或基底52的主動面上形成裝置,例如電晶體、電容器、電阻器及二極體等。
在基底52的主動面上形成具有一或多個介電層及相應的金屬化圖案的互連結構。所述介電層可為金屬間介電(inter-metallization dielectric,IMD)層。金屬間介電層可藉由例如旋塗、化學氣相沉積(chemical vapor deposition,CVD)、電漿增強型化學氣相沉積(plasma-enchanced CVD,PECVD)、高密度電漿化學氣相沉積(high-density plasma chemical vapor deposition,HDP-CVD)等此項技術中已知的任意適當的方法由例如以下低介電常數介電(low-K dielectric)材料形成:例如未經摻雜的矽酸鹽玻璃(undoped silicate glass,USG)、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼磷矽酸鹽玻璃(borophosphosilicate glass,BPSG)、氟矽酸鹽玻璃(fluorosilicate glass,FSG)、SiOxCy、旋塗玻璃(spin-on-glass)、旋塗聚合物(spin-on-polymer)、矽碳材料、其化合物、其複合物、其組合等。介電層中的金屬化圖案可例如藉由通孔及/或跡線而路由裝置之間的電性訊號,且亦可容納各種電性裝置,例如電容器、電阻器、電感器等。可將各種裝置及金屬化圖案互連以執行一或多種功能。所述功能可包括記憶體結構、處理結構、感測器、放大器、功率分佈、輸入/輸出電路系統及/或類似功能。另外,在互連結構中及/或互連結構上形成例如導電柱或接觸墊等連接件54,以提供與電路系統及裝置的外部電性連接。此項技術中具有通常知識者將理解提供上述實例是出於說明性目的。可使用適合於給定應用的其他電路系統。
在圖1A及圖1B中,在基底52的主動面上形成感光性黏著膜56。感光性黏著膜56可由有機感光性聚合物層(photosensitive polymer layer,PSPL)(例如,苯並環丁烯(benzocyclobutene;BCB)、環氧樹脂膜(SU-8)、信越SINRTM
聚醯亞胺等)形成,且可藉由旋轉塗布等形成。感光性黏著膜56亦可被稱為黏著層。在形成之後,可將感光性黏著膜56暴露至光進行圖案化。感光性黏著膜56的圖案對應於連接件54。所述圖案化形成穿過感光性黏著膜56的開口58的圖案,藉此暴露出連接件54的一些部分。開口58中的每一者具有可小於連接件54的寬度的寬度W1
,例如自約1微米至約40微米的寬度W1
。寬度W1
亦可大於或等於連接件54的寬度。在形成並圖案化感光性黏著膜56之後,藉由例如退火製程使感光性黏著膜56固化,所述退火製程可在烘箱中在小於約200℃的溫度下執行。所形成的感光性黏著膜56具有自約1微米至約10微米的厚度T1
。開口58具有等於厚度T1
的深度。
在圖2A及圖2B中,在連接件54上的開口58中形成導電層60。導電層60是由導電材料(例如鎳、銅、金等或其組合)形成,且是藉由例如利用連接件54代替晶種層的無電鍍覆等鍍覆製程形成。然後在開口58中在導電層60上形成可回焊層62。可回焊層62是自可回焊材料(例如,焊料、錫等或其組合)形成,且是藉由利用導電層60代替晶種層的鍍覆製程形成。
導電層60及可回焊層62具有自約1微米至約10微米的組合厚度T2
。厚度T2
小於厚度T1
。根據寬度W1
計算可回焊層62的厚度,使得形成充足的用於後續形成的導電連接件的可回焊材料。因此,感光性黏著膜56的頂表面延伸高於可回焊層62的頂表面。形成間隙G1
,其中間隙G1
具有等於厚度T1
與T2
之差的深度。
圖3A至圖4B是根據一些實施例,在晶圓70的處理期間各中間步驟的各種圖式。圖3A至圖4B是剖視圖,其中以名稱「A」結束的圖示出整體圖式,且以名稱「B」結束的圖示出來自相應「A」圖的區域R2
的詳細圖式。
晶圓70包括多個裝置區域100A及100B,其中可貼合積體電路裝置50以形成多個裝置。在晶圓70中形成的裝置可為中介層或積體電路晶粒等。晶圓70可包括基底72、穿孔74以及連接件76。
基底72可為半導體基底、絕緣體上半導體基底或多層式半導體基底等。基底72的半導體材料可為:矽;鍺;化合物半導體,包含矽鍺、碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或者其組合。亦可使用例如多層式基板或梯度基板等其他基板。基底72可為經摻雜的或未經摻雜的。在晶圓70中形成有中介層的實施例中,基底72一般而言不在其中包括主動裝置,但所述中介層可包括形成於基底72的前表面(例如,面朝上的表面)中及/或所述前表面上的被動裝置。在晶圓70中形成有積體電路晶粒的實施例中,可在基底72的前表面中及/或所述前表面上形成裝置,例如電晶體、電容器、電阻器及二極體等。
穿孔74被形成為自基底72的前表面延伸至基底72中。當基底72是矽基底時,穿孔74有時亦被稱為基底穿孔或矽穿孔(through-silicon via,TSV)。可藉由利用例如蝕刻、鑽孔、雷射技術及/或其組合等在基底72中形成凹陷而形成穿孔74。可例如利用氧化技術而在凹陷中形成薄介電材料。可例如藉由化學氣相沉積、原子層沉積(atomic layer deposition;ALD)、物理氣相沉積(physical vapor deposition;PVD)、熱氧化及/或其組合等而在基底72的前側之上及在開口中共形地沉積薄障壁層74a。可由氧化物、氮化物、氮氧化物(例如,氮化鈦、氮氧化鈦、氮化鉭、氮氧化鉭、氮化鎢及/或其組合等)形成障壁層74a。可在障壁層74a之上及在開口中沉積導電材料74b。可藉由電化學鍍覆製程、化學氣相沉積、原子層沉積、物理氣相沉積及/或其組合等而形成導電材料74b。導電材料74b的實例為銅、鎢、鋁、銀、金及/或其組合等。藉由例如化學機械拋光(chemical mechanical polish,CMP)而自基底72的前側移除過量的導電材料74b及障壁層74a。穿孔74共同地包括障壁層74a以及導電材料74b,其中障壁層74a位於導電材料74b與基底72之間。
在基底72的前表面之上形成互連結構,並使用所述互連結構將積體電路裝置(若存在)及/或穿孔74電性連接在一起及/或電性連接至外部裝置。互連結構可包括一或多個介電層以及位於所述介電層中的相應金屬化圖案。金屬化圖案可包括通孔及/或跡線以將任意裝置及/或穿孔74互連在一起及/或互連至外部裝置。介電層可由以下材料形成:氧化矽、氮化矽、碳化矽、氮氧化矽、低介電常數介電材料,例如PSG、BPSG、FSG、SiOx
Cy
、旋塗玻璃、旋塗聚合物、矽碳材料、其化合物、其複合物、其組合等。可藉由此項技術中已知的任意適當的方法(例如,旋塗、化學氣相沉積、電漿增強型化學氣相沉積、高密度電漿化學氣相沉積等)來沉積介電層。可例如利用光微影技術在介電層上沉積並圖案化光阻材料以暴露出介電層的將變為金屬化圖案的一些部分而在介電層中的每一者中形成金屬化圖案。可使用例如各向異性乾蝕刻製程等蝕刻製程在介電層中形成對應於介電層的被暴露出的部分的凹陷及/或開口。所述凹陷及/或開口可與擴散障壁層對齊且被填充以導電材料。擴散障壁層可由藉由原子層沉積等所沉積的TaN、Ta、TiN、Ti或CoW等的一或多個層形成,且導電材料可由銅、鋁、鎢、銀、或其組合等形成,且可藉由化學氣相沉積、物理氣相沉積等沉積。可例如利用化學機械拋光而移除位於介電層上的任意過量的擴散障壁層及/或導電材料。另外,在互連結構中及/或互連結構上形成例如導電柱或接觸墊等連接件76,以提供與穿孔74以及互連結構的金屬化圖案的外部電性連接。
在圖3A及圖3B中,在基底72的前表面上形成感光性黏著膜78。感光性黏著膜78可由與感光性黏著膜56類似的材料形成,其可由與用以形成感光性黏著膜56的方法類似的方法形成。在形成之後,可將感光性黏著膜78暴露至光進行圖案化。感光性黏著膜78的圖案對應於連接件76。所述圖案化形成穿過感光性黏著膜78從而暴露出連接件76的一些部分的開口80的圖案。開口80中的每一者具有可小於連接件76的寬度的寬度W2
,例如自約1微米至約40微米的寬度W2
。寬度W2
亦可大於或等於連接件76的寬度。所形成的感光性黏著膜78具有約1微米至約5微米的厚度T3
。開口80具有等於厚度T3
的深度。在一些實施例中,感光性黏著膜78並非在形成之後立即固化,而是在執行後續的處理步驟之後固化(參見例如圖6A及圖6B)。
在圖4A及圖4B中,在連接件76上在開口80中形成導電層82。導電層82可由與導電層60的材料類似的材料形成,且可由與用以形成導電層60的方法類似的方法形成。然後在開口80中的導電層82上形成可回焊層84。可回焊層84可由與可回焊層62的材料類似的材料形成,且可由與用以形成可回焊層62的方法類似的方法形成。
導電層82與可回焊層84具有自約1微米至約5微米的組合厚度T4
。厚度T4
小於厚度T3
。因此,感光性黏著膜78的頂表面延伸高於可回焊層84的頂表面。形成間隙G2
,其中間隙G2
具有等於厚度T3
與T4
之差的深度。
根據一些實施例,藉由將積體電路裝置50結合至晶圓70的前側而形成積體電路裝置封裝。在結合之前,可根據以上所示的製程處理積體電路裝置50及晶圓70。可利用此類裝置形成多種積體電路裝置封裝。
圖5A至圖18是根據一些實施例,在形成裝置封裝200的製程期間的各中間步驟的各種圖式。在圖5A至圖11中,藉由將積體電路裝置50結合至晶圓70的前側而形成中間封裝100。將中間封裝100單體化。在圖12至圖18中,執行進一步的處理以形成裝置封裝200。在實施例中,裝置封裝200是CoW(chip-on-wafer)封裝,但應理解,實施例可應用於其他三維積體電路(3DIC)封裝。圖19是根據一些實施例的裝置封裝300的圖式。圖5A至圖19是剖視圖,其中以名稱「A」結束的圖示出整體圖式,且以名稱「B」結束的圖示出來自相應「A」圖的區域R3
的詳細圖式。具體而言,區域R3
示出形成將積體電路裝置50的連接件54耦合至晶圓70的連接件76的導電連接件102(在圖6B中示出)。
在圖5A及圖5B中,將多個積體電路裝置50貼合至晶圓70。積體電路裝置50位於裝置區域100A及100B中,在後續的步驟中將積體電路裝置50單體化以形成中間封裝100。可利用例如拾取及放置工具(pick-and-place tool)將積體電路裝置50貼合至晶圓70。
藉由面對面結合將積體電路裝置50貼合至晶圓70。將積體電路裝置50按壓抵靠晶圓70,使得感光性黏著膜56及78黏合至彼此。在其中感光性黏著膜78並非在形成之後立即固化的實施例中,感光性黏著膜56及78在黏合時共享固化-非固化結合介面,其中感光性黏著膜56固化且感光性黏著膜78未固化。未固化的感光性黏著膜78在放置期間可更好地適形於固化的感光性黏著膜56的形狀。在將感光性黏著膜56及78按壓在一起時,感光性黏著膜56及78互混並形成聚合物鍵以變為一個連續的感光性聚合物層。相較於例如混合結合及熔融結合等其他結合技術,利用感光性黏著膜56及78使得積體電路裝置50能夠在利用較少退火及清潔製程的情況下黏合至晶圓70,從而減少製造成本。
在將積體電路裝置50貼合至晶圓70之後,在可回焊層62與84之間的區域中形成空氣隙104。積體電路裝置50因此實體連接至晶圓70,但可不電性連接。空氣隙104包括以間隙G1
及G2
為界線的區域(分別在圖2B及圖4B中示出)。空氣隙104各自具有兩個寬度:一個由開口58的寬度W1
界定且另一個由開口80的寬度W2
界定。空氣隙104亦各自具有等於間隙G1
及G2
的高度之和的高度H1
,高度H1
亦等於方程式1。H1
=(T1
+T3
)-(T2
+T4
) 。
(1)
在圖6A及圖6B中,執行回焊製程,藉此將可回焊層62及84再成形為導電連接件102。導電連接件102包括可回焊層62及84的材料,且可在導電連接件102與導電層60及82的介面處形成介金屬化合物(intermetallic compound,IMC)。在回焊製程期間,可回焊層62及84的材料可因回焊材料的表面張力而改變形狀。可回焊層62及84的新形狀進行合倂,使得可回焊層62及84接觸並形成導電連接件102。對應於間隙G2
,保留空氣隙106。在導電連接件102的上部部分周圍形成空氣隙106,且導電連接件102的下部部分設置在空氣隙106與連接件76之間。形成空氣隙106在相鄰的導電連接件102之間生成緩衝空間,藉此使得導電連接件102能夠以更精細的節距形成。在其中感光性黏著膜78在形成之後不立即固化的實施例中,來自回焊製程的熱量亦可使感光性黏著膜78固化。
在圖7中,在各種組件上形成包封體108。包封體108可為模製化合物、環氧樹脂等,且可藉由壓縮模製(compression molding)、轉移模製(transfer molding)等來施加。包封體108可形成於晶圓70之上使得積體電路裝置50被掩埋或覆蓋。包封體108亦形成於感光性黏著膜78上。然後使包封體108固化。在一些實施例中,使包封體108薄化使得包封體108的頂表面與積體電路裝置50的頂表面齊平。
在圖8中,使基底72薄化以暴露出穿孔74,使得穿孔74自基底72的後側突出。可以兩步薄化製程實現對穿孔74的暴露。首先,可執行研磨製程直至暴露出穿孔74。研磨製程可為例如化學機械拋光或其他可接受的移除製程。在研磨製程之後,基底72的後側與穿孔74可齊平。其次,可執行凹陷製程以在穿孔74周圍使基底72凹陷。所述凹陷製程可為例如適當的回蝕製程(etch-back process)。在所述薄化期間,亦可移除導電材料74b的一些部分。
在圖9中,在穿孔74的突出部分上形成導電柱110。導電柱110可藉由例如適當的光微影及鍍覆製程形成,且可由銅、鋁、鎢、銀或其組合等形成。然後在基底72的後側上環繞穿孔74的突出部分以及導電柱110形成絕緣層112。在一些實施例中,絕緣層112是由含矽絕緣體(例如,氮化矽、氧化矽或氮氧化矽等)形成,且可由適當的沉積方法(例如,旋轉塗布、化學氣相沉積、電漿增強型化學氣相沉積、高密度電漿化學氣相沉積等)形成。在沉積之後,可執行例如CMP等平坦化製程以移除過量介電材料,使得絕緣層112的表面與導電柱110的表面齊平。
在一些實施例中,絕緣層112包括多個層。可在基底72的後側上環繞穿孔74的突出部分形成第一絕緣層。將第一絕緣層圖案化出暴露出穿孔74的開口。在第一絕緣層上且在所述開口中形成晶種層,且在所述晶種層上形成光阻。將光阻圖案化出對應於導電柱110的圖案的開口,並執行鍍覆製程,藉此在開口中形成導電柱110。移除光阻及晶種層的被暴露出的部分。然後在第一絕緣層上且在導電柱110周圍形成第二絕緣層。
在圖10中,在相鄰的裝置區域100A及100B之間沿切割線區域114將晶圓70單體化以形成中間封裝100。所述單體化可藉由鋸切、分割等來達成。
圖11示出單體化之後的中間封裝100。在單體化製程期間,形成中介層116,中介層116包括晶圓70以及絕緣層112的被單體化的部分。在一些實施例中,中介層116無主動裝置。在其他實施例中,中介層116包括主動裝置。中間封裝100中的每一者包括中介層116。感光性黏著膜78的被單體化的部分位於中介層116上。作為單體化製程的結果,中介層116的邊緣、包封體108的邊緣以及感光性黏著膜78的邊緣是相接的。換言之,中介層116的外側壁與包封體108的外側壁以及感光性黏著膜78的外側壁具有相同的寬度。
在圖12中,將被單體化的中間封裝100黏合至載體基底118。載體基底118可為玻璃載體基底、陶瓷載體基底等。載體基底118可為晶圓,進而使得可同時在載體基底118上形成多個封裝。載體基底118包括多個裝置區域200A及200B,在所述多個裝置區域200A及200B中,藉由黏著劑120貼合中間封裝100。
黏著劑120位於中間封裝100的後側上且將中間封裝100黏合至載體基底118。黏著劑120可為任何適合的黏著劑、環氧樹脂、晶粒貼合膜(die attach film,DAF)等。可將黏著劑120施加至中間封裝100的後側,例如施加至相應包封體108的後側或可施加於載體基底118的表面之上。可使用例如拾取及放置工具藉由黏著劑120而將中間封裝100黏合至載體基底118。
在圖13中,在各種組件上形成包封體122。包封體122可為模製化合物、環氧樹脂等,且可藉由壓縮模製、轉移模製等來施加。包封體122可形成於中間封裝100之上使得導電柱110被掩埋或覆蓋。在固化之後,包封體122可經歷研磨製程以暴露出導電柱110。研磨製程亦可研磨絕緣層112。導電柱110的頂表面、絕緣層112的頂表面及包封體122的頂表面在研磨製程之後是共面的。研磨製程可例如為化學機械拋光。在一些實施例中,例如若已暴露出導電柱110,則可省略研磨。
圖14中,在包封體122及中間封裝100上形成重佈線結構124。重佈線結構124包括多個介電層及金屬化圖案。應理解,對重佈線結構124的例示為示意性的。舉例而言,重佈線結構124可被圖案化為藉由相應的介電層彼此分隔開的多個分立的部分。重佈線結構124可為例如重佈線層(redistribution layer,RDL),且可包括金屬跡線(或金屬線)以及位於所述金屬跡線下方且連接至金屬跡線的通孔。作為形成重佈線結構124的實例,可沉積每一相應的介電層,且可在所沉積的介電層中形成開口。可藉由例如可接受的光微影及鍍覆製程而在所沉積的介電層上及開口中形成金屬跡線及通孔。
在圖15中,形成連接至重佈線結構124的導電連接件126。導電連接件126可在重佈線結構124的外側上形成於墊上。所述墊被形成為接觸重佈線結構124中的金屬化圖案,且可被稱作凸塊下金屬(under bump metallurgy,UBM)。導電連接件126可為球柵陣列(ball grid array,BGA)連接件、焊球、金屬柱、受控塌陷晶片連接(controlled collapse chip connection,C4)凸塊、微凸塊、化學鍍鎳鈀浸金技術(electroless nickel-electroless palladium-immersion gold technique,ENEPIG)形成的凸塊等。導電連接件126可包含導電材料,例如焊料、銅、鋁、金、鎳、銀、鈀、錫等或其組合。在一些實施例中,藉由以下方式來形成導電連接件126:首先利用例如蒸鍍、電鍍、印刷、焊料轉移(solder transfer)、植球(ball placement)等常用方法形成焊料層。一旦已在所述結構上形成焊料層,則可執行回焊(reflow)以將所述材料造型成所期望凸塊形狀。在另一實施例中,導電連接件126為藉由濺鍍、印刷、電鍍、無電鍍覆、化學氣相沉積等而形成的金屬柱(例如銅柱)。所述金屬柱可無焊料且具有實質上垂直的側壁。
在圖16中,執行載體基底剝離(carrier substrate de-bonding)以將載體基底118自包封體122的後側及中間封裝100分離(剝離)。根據一些實施例,所述剝離包括在黏著劑120上投射例如雷射光或紫外光等光,以使得黏著劑120在所述光的熱量作用下分解,且可移除載體基底118。
在圖17中,沿切割線區域160將相鄰的裝置區域200A及200B單體化,以形成裝置封裝200。所述單體化可藉由鋸切、分割等來達成。圖18示出單體化之後所得的裝置封裝200。
在圖19中,藉由將裝置封裝200安裝至封裝基底202而形成裝置封裝300。在實施例中,裝置封裝300為CoWoS(chip-on-wafer-on-substrate)封裝,但應理解,實施例可應用至其他三維積體電路封裝。
封裝基底202可由例如矽或鍺等半導體材料製成。作為另一選擇,亦可使用例如矽鍺、碳化矽、砷化鎵、砷化銦、磷化銦、碳化矽鍺、磷化鎵砷、磷化鎵銦、其組合等化合物材料。另外,封裝基底202可為絕緣層上矽基底。一般而言,絕緣層上矽基底包括例如磊晶矽、鍺、矽鍺、絕緣層上矽、絕緣層上矽鍺或其組合等半導體材料的層。在一個替代性實施例中,封裝基底202是基於例如被玻璃纖維強化的樹脂芯體等絕緣芯體。一種示例性芯體材料為玻璃纖維樹脂(例如FR4)。所述芯體材料的替代材料包括雙馬來醯亞胺三嗪(bismaleimide-triazine)BT樹脂,或者作為另一選擇,為其他印刷電路板材料或膜。可對封裝基底202使用例如味之素增層膜等增層膜或其他層壓膜。
封裝基底202可包括主動裝置及被動裝置。如此技術中具有通常知識者將理解,可使用例如電晶體、電容器、電阻器、其組合等各種各樣的裝置來產生裝置封裝200的設計的結構性要求及功能性要求。可使用任何適合的方法來形成所述裝置。在一些實施例中,封裝基底202實質上無主動裝置及被動裝置。
封裝基底202亦可包括金屬化層及通孔以及位於所述金屬化層及通孔之上的結合墊。金屬化層可形成在主動裝置及被動裝置之上並被設計成連接各種裝置以形成功能性電路系統。金屬化層可由交錯的介電質(例如低介電常數介電材料)層及導電材料(例如銅)層形成且可藉由任何適合的製程(例如沉積、鑲嵌、雙鑲嵌等)來形成,其中由通孔對各層導電材料進行互連。
可對導電連接件126進行回焊以將裝置封裝200貼合至封裝基底202。導電連接件126將封裝基底202(包括封裝基底202中的金屬化層)電性地且實體地耦合至裝置封裝200。可在裝置封裝200與封裝基底202之間環繞導電連接件126形成底部填充物204。可在貼合裝置封裝200之後藉由毛細流動製程(capillary flow process)來形成底部填充物204或者可在貼合裝置封裝200之前藉由適合的沉積方法來形成底部填充物204。
在一些實施例中,在封裝基底202上在與導電連接件126相對的一側上形成導電連接件206。導電連接件206可為例如球柵陣列連接件,且可包含例如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似材料或其組合等導電材料。
應理解,可以其他變型形成裝置封裝300。圖20示出根據一些其他實施例的裝置封裝300。圖21示出根據再一些其他實施例的裝置封裝300。
在圖20所示的實施例中,未將中間封裝100單獨地單體化並黏合至載體基底118。相反,在穿孔74被暴露出之後,在晶圓70上形成重佈線結構124。可省略導電柱110、絕緣層112以及包封體122,且可直接在晶圓70上形成重佈線結構124,例如重佈線結構124的底部介電層可實體地接觸基底72。然後將晶圓70及重佈線結構124同時地單體化以形成裝置封裝200。
在圖21所示的實施例中,將中間封裝100形成為包括多個堆疊的積體電路裝置50,例如第一積體電路裝置50A及第二積體電路裝置50B。舉例而言,可將第一積體電路裝置50A形成為在兩側上包括連接件54,且可在連接件54之間形成穿孔64。可在第一積體電路裝置50A的兩側上形成感光性黏著膜56。第二積體電路裝置50B可包括連接件132以及感光性黏著膜134,且可黏合至第一積體電路裝置50A。在連接件54與132之間形成具有空氣隙138的額外導電連接件136。可在中間封裝100中堆疊更多或更少積體電路裝置50。
根據一些實施例,現在將示出用於形成裝置封裝的額外的製程。可以與以上所論述的具有類似名稱的特徵類似的方式形成後續製程及裝置的一些特徵。因此,在本文中不再對形成細節進行贅述。
圖22至圖33是根據一些實施例,在形成裝置封裝500的製程期間的各中間步驟的各種圖式。在以下實施例的說明中,相同的參考編號指示與先前所述實施例相同的參考編號。在圖22至圖27中,藉由將積體電路裝置50結合至晶圓70的前側而形成中間封裝400。將中間封裝400單體化。在圖28至圖33中,執行進一步的處理以形成裝置封裝500。圖22至圖33是剖視圖,其中以名稱「A」結束的圖示出整體圖式,且以名稱「B」結束的圖示出來自相應「A」圖的區域R4
的詳細圖式。
在圖22中,將感光性黏著膜78圖案化以形成暴露出連接件76中的一些連接件的開口402。可與開口80的圖案化同時地將開口402圖案化。開口80及402可為同一大小,抑或可為不同大小。
在圖23A及圖23B中,在連接件76上在開口80中形成導電層82。然後在開口80中的導電層82上形成可回焊層84。導電層82及可回焊層84形成於開口80中,而非形成於開口402中。
在圖24中,形成穿孔404。作為形成穿孔404的實例,在感光性黏著膜78上方及在開口402中形成晶種層。在一些實施例中,晶種層為金屬層,所述金屬層可為單層或包括由不同材料形成的多個子層的複合層。在一些實施例中,晶種層包括鈦層及位於所述鈦層之上的銅層。可使用例如物理氣相沉積等來形成晶種層。在晶種層上形成光阻並將所述光阻圖案化。可藉由旋轉塗佈等來形成光阻且可將所述光阻暴露至光以進行圖案化。光阻的圖案對應於穿孔。所述圖案化會形成貫穿光阻的開口以暴露出晶種層。在光阻的開口中及在晶種層的暴露出的部分上形成導電材料。可藉由鍍覆(例如電鍍或無電鍍覆)等來形成導電材料。所述導電材料可包括金屬,如銅、鈦、鎢、鋁等。移除光阻以及晶種層的上面未形成有導電材料的部分。可藉由例如使用氧電漿等可接受的灰化製程或剝除製程來移除光阻。一旦光阻被移除,則例如使用可接受的蝕刻製程(例如藉由濕式蝕刻或乾式蝕刻)來移除晶種層的暴露出的部分。晶種層的剩餘部分與導電材料形成穿孔404。穿孔404可圍繞積體電路裝置50中的每一者對稱地或非對稱地形成。
在圖25A及圖25B中,將多個積體電路裝置50貼合至晶圓70。在貼合之前,可如在本文中所述對積體電路裝置50進行處理。舉例而言,在積體電路裝置50的主動側上形成連接件54,且可在積體電路裝置50中形成通孔64。在積體電路裝置50上形成感光性黏著膜56並將感光性黏著膜56圖案化。然後利用感光性黏著膜56及78作為黏著劑將積體電路裝置50以面對面方式結合至晶圓70,且執行回焊製程以形成被空氣隙106環繞的導電連接件102。
在圖26中,在相鄰的裝置區域400A及400B之間沿切割線區域406將晶圓70單體化,以形成中間封裝400。所述單體化可藉由鋸切、分割等來達成。圖27示出單體化之後的中間封裝400。
在圖28中,將被單體化的中間封裝400黏合至載體基底408。載體基底408可類似於載體基底118。載體基底408包括多個裝置區域500A及500B,在所述多個裝置區域500A及500B中,藉由黏著劑410貼合中間封裝400。黏著劑410位於中間封裝400的後側上。
在圖29中,在各種組件上形成包封體412。包封體412可類似於包封體122。包封體412可形成於中間封裝400之上使得穿孔404被掩埋或覆蓋。在固化之後,包封體412可經歷研磨製程以暴露出穿孔64及404。穿孔64及404的頂表面與包封體412的頂表面在研磨製程之後是共面的。
圖30中,在包封體412及中間封裝100上形成重佈線結構414。重佈線結構414可類似於重佈線結構124。然後形成連接至重佈線結構414的導電連接件416。導電連接件416可類似於導電連接件126。
在圖31中,執行載體基底剝離以將載體基底408自包封體412的後側及中間封裝400分離(de-bond)。
在圖32中,沿切割線區域418將相鄰的裝置區域500A及500B單體化,以形成裝置封裝500。所述單體化可藉由鋸切、分割等來達成。圖33示出單體化之後所得的裝置封裝500。
應理解,可以其他變型形成裝置封裝500。圖34示出根據一些其他實施例的裝置封裝500。圖35示出根據再一些其他實施例的裝置封裝500。圖36示出根據再一些其他實施例的裝置封裝500。
在圖34所示的實施例中,未將中間封裝400單獨地單體化並黏合至載體基底408。相反,在貼合積體電路裝置50之後,直接在晶圓70上形成包封體412。包封體412可掩埋積體電路裝置50。然後將積體電路裝置50及包封體412平坦化,且在積體電路裝置50及包封體412上形成重佈線結構414。然後將晶圓70及重佈線結構414同時地單體化以形成裝置封裝500。
圖35所示的實施例類似於圖34所示的實施例,但中間封裝400被放置在介電層420上且包封在包封體412中。可相鄰於中間封裝400穿過包封體412形成穿孔422。在中間封裝400及穿孔422上形成重佈線結構414。在介電層420中形成開口424從而暴露出穿孔422。
圖36所示的實施例類似於圖34所示的實施例,只是將中間封裝400形成為包括多個堆疊的積體電路裝置50,例如第一積體電路裝置50A及第二積體電路裝置50B。類似於本文中所述的其他實施例,可在堆疊的積體電路裝置50中的一些積體電路裝置中形成穿孔64。
圖37至圖46是根據一些實施例,在形成裝置封裝600的製程期間的各中間步驟的各種圖式。在實施例中,裝置封裝600為整合扇出型(Integrated Fan-Out,InFO)封裝,但應理解,實施例可應用至其他三維積體電路封裝。圖37至圖46是剖視圖,其中以名稱「A」結束的圖示出整體圖式,且以名稱「B」結束的圖示出來自相應「A」圖的區域R5
的詳細圖式。
在圖37中,提供載體基底602,且在載體基底602上形成後側重佈線結構604。後側重佈線結構604包括多個介電層及金屬化圖案。後側重佈線結構604可以與後側重佈線結構124類似的方式形成。
在圖38中,在後側重佈線結構604上形成穿孔606。穿孔606可類似於穿孔404。
在圖39中,藉由黏著劑610而將積體電路晶粒608黏合至後側重佈線結構604。在其他實施例中,可將更多積體電路晶粒608黏合至後側重佈線結構604。晶粒連接件612(例如銅等金屬之導電柱)位於積體電路晶粒608的主動側上,且介電材料614位於積體電路晶粒608的主動側上圍繞晶粒連接件612。
在圖40中,在穿孔606及積體電路晶粒608上圍繞穿孔606及積體電路晶粒608形成包封體616。包封體616可類似於包封體122。可將包封體616平坦化,使得穿孔606的頂表面、晶粒連接件612的頂表面、介電材料614的頂表面以及包封體616的頂表面是齊平的。
在圖41中,在穿孔606、積體電路晶粒608以及包封體616上形成前側重佈線結構618。前側重佈線結構618包括多個介電層620及金屬化圖案622。前側重佈線結構618的最頂層是感光性黏著膜624,且形成於最頂部的金屬化圖案622上。將感光性黏著膜624圖案化以形成暴露出金屬化圖案622的開口626。
在圖42A及圖42B中,在金屬化圖案622上在開口626中形成導電層82。然後在開口626中的導電層82上形成可回焊層84。導電層82以及可回焊層84可形成於如在其他實施例中的位置中。
在圖43A及圖43B中,將積體電路裝置50貼合至前側重佈線結構618。在貼合之前,可如在本文中所述對積體電路裝置50進行處理;舉例而言,積體電路裝置可為處理器或記憶體等。舉例而言,在積體電路裝置50的主動側上形成連接件54。在積體電路裝置50上形成感光性黏著膜56並將感光性黏著膜56圖案化。將積體電路裝置50按壓抵靠前側重佈線結構618,使得感光性黏著膜56及624黏合至彼此。因此在可回焊層62與84之間形成空氣隙104。
在圖44A及圖44B中,執行回焊製程以對可回焊層62及84進行回焊,藉此形成導電連接件102。在導電連接件102周圍形成空氣隙106。
在圖45中,執行載體基底剝離以將載體基底602自後側重佈線結構604分離。
在圖46中,形成連接至後側重佈線結構604的導電連接件628。可在後側重佈線結構604的後側中形成開口,藉此暴露出後側重佈線結構604的金屬化圖案。然後在開口中形成導電連接件628。
圖47至圖57是根據一些實施例,在形成裝置封裝700的製程期間的各中間步驟的各種圖式。在實施例中,裝置封裝700為多重堆疊(Multi-Stack,MUST)封裝,但應理解,實施例可應用至其他三維積體電路封裝。圖47至圖57是剖視圖,其中以名稱「A」結束的圖示出整體圖式,且以名稱「B」結束的圖示出來自相應「A」圖的區域R6
的詳細圖式。
在圖47中,提供載體基底702,並藉由黏著劑706而將積體電路晶粒704黏合至載體基底702。晶粒連接件708(例如銅等金屬之導電柱)位於積體電路晶粒704的主動側上,且介電材料710位於積體電路晶粒704的主動側上圍繞晶粒連接件708。
在圖48中,在積體電路晶粒704上圍繞積體電路晶粒704形成包封體712。可將包封體712平坦化,使得晶粒連接件708的頂表面、介電材料710的頂表面以及包封體712的頂表面是齊平的。
在圖49中,在積體電路晶粒704以及包封體712上形成感光性黏著膜714。將感光性黏著膜714圖案化以形成暴露出晶粒連接件708的開口716及718。開口716及718位於積體電路晶粒704的不同區域中。
在圖50A及圖50B中,在晶粒連接件708上在開口716中形成導電層82。然後在開口716中的導電層82上形成可回焊層84。導電層82及可回焊層84不形成於開口718中。
在圖51中,在感光性黏著膜714上形成穿孔720。穿孔720可類似於穿孔404。
在圖52A及圖52B中,將積體電路裝置50貼合至感光性黏著膜714。在貼合之前,可如在本文中所述對積體電路裝置50進行處理。舉例而言,在積體電路裝置50的主動側上形成連接件54。在積體電路裝置50上形成感光性黏著膜56並將感光性黏著膜56圖案化。將積體電路裝置50按壓抵靠感光性黏著膜714,使得感光性黏著膜56及714黏合至彼此。因此在可回焊層62與84之間形成空氣隙104。
在圖53A及圖53B中,執行回焊製程以對可回焊層62及84進行回焊,藉此形成導電連接件102。在導電連接件102周圍形成空氣隙106。
在圖54中,在感光性黏著膜714上且在積體電路裝置50及穿孔720周圍形成包封體722。可將包封體722平坦化,使得積體電路裝置50的頂表面、穿孔720的頂表面以及包封體722的頂表面是齊平的。
在圖55中,在穿孔720、積體電路裝置50以及包封體722上形成前側重佈線結構724。前側重佈線結構724包括多個介電層及金屬化圖案。
在圖56中,執行載體基底剝離以將載體基底702自積體電路晶粒704及包封體712分離(剝離)。
在圖57中,形成連接至前側重佈線結構724的導電連接件726。可在前側重佈線結構724的前側中形成開口,藉此暴露出前側重佈線結構724的金屬化圖案。然後在開口中形成導電連接件726。
應理解,可以其他方式形成導電連接件102。圖58A至圖58F示出根據一些其他實施例,用於形成導電連接件102的製程。圖59A至圖59K示出根據再一些其他實施例,用於形成導電連接件102的製程。圖60A至圖60F示出根據再一些其他實施例,用於形成導電連接件102的製程。根據後續闡述形成的導電連接件102可用於上述實施例中的任一者中。
在圖58A至圖58F所示的實施例中,在感光性黏著膜78的開口80中形成晶種層802。在感光性黏著膜78上形成光阻804,並將光阻804圖案化出暴露出連接件76的開口。導電層82及可回焊層84形成於光阻804中的開口中及連接件76上。因此,導電層82沿開口80的側面延伸。移除光阻804,且藉由例如CMP製程而移除位於開口80之外的導電層82及可回焊層84的過量材料。可在感光性黏著膜56的開口58中重複所述製程。隨後,如以上針對圖5A至圖6B所述,將感光性黏著膜56及78結合並使可回焊層62及84回焊。
在圖59A至圖59K所示的實施例中,在感光性黏著膜56的開口58中形成晶種層902。然後在晶種層902上形成光阻904。光阻904沿感光性黏著膜56延伸,且一些部分形成於開口58中。將光阻904圖案化出暴露出晶種層902的位於連接件54上的一些部分的開口。在用於形成導電層60的鍍覆製程中且在用於形成可回焊層62的鍍覆製程中使用晶種層902。晶種層902、導電層60、以及可回焊層62的組合厚度T5
可大於感光性黏著膜56的厚度T1
。在形成導電層60及可回焊層62之後,移除光阻904以及晶種層902的被暴露出的部分。應注意,可回焊層62的寬度小於開口58的寬度,且因此在開口58中的光阻904被移除時,連接件54的一些部分被暴露出。
在基底72上形成光阻906,並將光阻906圖案化出暴露出連接件76的開口。執行例如乾式蝕刻或濕式蝕刻等金屬蝕刻製程以在連接件76中形成開口908。然後在開口908中形成導電層82及可回焊層84。導電層82及可回焊層84的組合厚度可大於或小於或小於開口908的深度,但不在後續形成的感光性黏著膜78的頂表面上方延伸。在所示的實施例中,以無電鍍覆製程在開口908中鍍覆導電層82及可回焊層84,但應理解,可在其他鍍覆製程中形成晶種層。然後移除光阻906,並形成感光性黏著膜78且將感光性黏著膜78圖案化出暴露出導電層82的開口。
然後將積體電路裝置50貼合至晶圓70。由於晶種層902、導電層60以及可回焊層62的厚度T5
(參見圖59E),可回焊層62延伸至感光性黏著膜78中的開口80中。在實施例中,在感光性黏著膜56固化之後但在感光性黏著膜78固化之前,貼合積體電路裝置50。如以上針對圖5A至圖6B所述,執行回焊製程,藉此形成被空氣隙106環繞的導電連接件102。回焊製程亦可固化感光性黏著膜78,藉此將感光性黏著膜56及78結合在一起。
在圖60A至圖60F所示的實施例中,在積體電路裝置50的前側上形成晶種層952。然後在晶種層952上形成光阻954。將光阻954圖案化出暴露出晶種層952的位於連接件54上的一些部分的開口。在用於形成導電層60的鍍覆製程中且在用於形成可回焊層62的鍍覆製程中使用晶種層952。在形成導電層60及可回焊層62之後,移除光阻954以及晶種層952的被暴露出的部分。然後在基底52上且具體而言在可回焊層62之上形成感光性黏著膜56。然後在感光性黏著膜56中形成開口58,藉此暴露出導電層60以及可回焊層62。應注意,可回焊層62的寬度小於開口58的寬度,且因此在形成開口58時,連接件54的一些部分被暴露出。晶種層952、導電層60、以及可回焊層62的組合厚度T6
可大於感光性黏著膜56的厚度T1
。
然後將積體電路裝置50貼合至晶圓70。類似於上述實施例,可在晶圓70的連接件76中形成開口。由於晶種層952、導電層60以及可回焊層62的厚度T6
,可回焊層62延伸至感光性黏著膜78中的開口80中。在所示的實施例中,在形成於連接件76中的開口中鍍覆導電層82及可回焊層84。在實施例中,在感光性黏著膜56固化之後但在感光性黏著膜78固化之前,貼合積體電路裝置50。然後固化感光性黏著膜78,藉此將感光性黏著膜56及78結合在一起。如以上針對圖5A至圖6B所述,執行回焊製程,藉此形成被空氣隙106環繞的導電連接件102。
圖61A至圖61B示出根據一些其他實施例,用於形成導電連接件102的製程。圖61B是圖61A所示的結構的俯視圖。在所示的實施例中,將感光性黏著膜56及78圖案化,使得感光性黏著膜僅圍繞積體電路裝置50的周邊形成。因此,在結合及回焊之後,形成空腔1002,其中導電連接件102中的每一者被暴露至空腔1002。空腔1002可被形成有圍繞周邊的開口1004,開口1004提供空氣移動路徑。開口1004可具有約5微米至約50微米的寬度。在一些實施例中,在俯視圖中開口1004可被形成有彎折部,以防止包封體108流入空腔1002。
實施例可達成優點。形成空氣隙106在相鄰的導電連接件102之間生成緩衝空間,藉此使得導電連接件102能夠以更精細的節距形成。使用感光性黏著膜56及78可簡化面對面結合,從而減小製造成本。
在實施例中,一種裝置包括:第一裝置,包括:積體電路裝置,具有第一連接件;第一感光性黏著層,位於所述積體電路裝置上;以及第一導電層,位於所述第一連接件上,所述第一感光性黏著層環繞所述第一導電層;第二裝置,包括:中介層,具有第二連接件;第二感光性黏著層,位於所述中介層上,所述第二感光性黏著層在實體上連接至所述第一感光性黏著層;以及第二導電層,位於所述第二連接件上,所述第二感光性黏著層環繞所述第二導電層;以及導電連接件,對所述第一導電層與所述第二導電層進行結合,所述導電連接件被空氣隙環繞。
在所述裝置的一些實施例中,所述第一導電層的第一寬度小於所述第二導電層的第二寬度。在所述裝置的一些實施例中,所述導電連接件具有鄰近第一積體電路裝置的第一部分及鄰近第二積體電路裝置的第二部分,所述第一部分具有第一寬度,所述第二部分具有第二寬度。在所述裝置的一些實施例中,所述空氣隙將所述導電連接件的所述第二部分自所述第一感光性黏著層分隔開。在所述裝置的一些實施例中,在所述第一連接件與所述第一導電層之間或者在所述第一導電層與所述導電連接件之間不形成晶種層。在一些實施例中,所述裝置更包括:第一晶種層,形成於所述第一連接件與所述第一導電層之間,其中在所述第一導電層與所述導電連接件之間不形成晶種層。
在實施例中,一種方法包括:在第一感光性黏著層中形成第一開口,所述第一感光性黏著層相鄰於第一積體電路裝置的第一側;在所述第一開口中鍍覆第一可回焊層;在第二感光性黏著層中形成第二開口,所述第二感光性黏著層相鄰於第二積體電路裝置的第一側;在所述第二開口中鍍覆第二可回焊層;將所述第一感光性黏著層與所述第二感光性黏著層按壓於一起,藉此對所述第一積體電路裝置與所述第二積體電路裝置進行實體連接;以及對所述第一可回焊層及所述第二可回焊層進行回焊,藉此形成對所述第一積體電路裝置與所述第二積體電路裝置進行電性連接的導電連接件。
在一些實施例中,所述方法更包括:以模塑化合物包封所述第一積體電路裝置,所述模塑化合物相鄰於所述第二積體電路裝置的所述第一側;將所述第一積體電路裝置單體化;形成相鄰於所述第二積體電路裝置的第二側的重佈線結構;以及在所述重佈線結構上形成導電球。在一些實施例中,所述方法更包括:使用所述導電球將所述第二積體電路裝置結合至封裝基底。在一些實施例中,所述方法更包括:在第三感光性黏著層中形成第三開口,所述第三感光性黏著層相鄰於所述第一積體電路裝置的第二側;在所述第三開口中鍍覆第三可回焊層;以及使用所述第三感光性黏著層及所述第三可回焊層將第三積體電路裝置在實體上連接至所述第一積體電路裝置。在一些實施例中,所述方法更包括:在所述第二積體電路裝置的所述第一側上形成第一通孔;形成相鄰於所述第二積體電路裝置的第二側的重佈線結構,所述重佈線結構電性連接至所述第一通孔;在所述重佈線結構上形成導電連接件;以及將所述第一積體電路裝置及所述重佈線結構單體化。在一些實施例中,所述方法更包括:形成相鄰於所述第一積體電路裝置及所述第二積體電路裝置的第二通孔;以及以模塑化合物包封所述第一通孔及所述第二通孔。在所述方法的一些實施例中,在將所述第一可回焊層回焊之後,所述導電連接件被空氣隙環繞。
在實施例中,一種方法包括:以第一模塑化合物包封多個第一積體電路裝置;在所述第一積體電路裝置之上形成第一感光性黏著層;在所述第一感光性黏著層中圖案化出第一開口;在所述第一開口中鍍覆第一導電層;在所述第一導電層上鍍覆第一可回焊層,所述第一導電層與所述第一可回焊層的組合厚度小於所述第一感光性黏著層的第一厚度,所述第一導電層及所述第一可回焊層電性連接至所述第一積體電路裝置;將第二積體電路裝置按壓至所述第一感光性黏著層,以對所述第一積體電路裝置與所述第二積體電路裝置進行實體連接;以及對所述第一可回焊層進行回焊以形成對所述第一積體電路裝置與所述第二積體電路裝置進行電性連接的導電連接件。
在一些實施例中,所述方法更包括:在所述第一積體電路裝置之上形成第一重佈線結構,所述第一感光性黏著層是所述第一重佈線結構的最頂層,在對所述第一可回焊層進行回焊後,所述第二積體電路裝置結合至所述第一重佈線結構。在一些實施例中,所述方法更包括:將所述第一積體電路裝置放置於第二重佈線結構上。在一些實施例中,所述方法更包括:形成延伸穿過所述第一模塑化合物的通孔,所述通孔對所述第一重佈線結構與所述第二重佈線結構進行電性連接。在一些實施例中,所述方法更包括:以第二模塑化合物包封所述第二積體電路裝置;以及在所述第二積體電路裝置及所述第二模塑化合物之上形成第一重佈線結構。在一些實施例中,所述方法更包括:形成延伸穿過所述第二模塑化合物的通孔,所述通孔對所述第一重佈線結構與所述第一積體電路裝置進行電性連接。在所述方法的一些實施例中,在對所述第一可回焊層進行回焊後,所述導電連接件被空氣隙環繞。
以上概述了若干實施例的特徵,以使熟習此項技術者可更佳地理解本發明的各個態樣。熟習此項技術者應知,其可容易地使用本發明作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或達成與本文中所介紹的實施例相同的優點。熟習此項技術者亦應認識到,該些等效構造並不背離本發明的精神及範圍,而且他們可在不背離本發明的精神及範圍的條件下對其作出各種改變、代替、及變更。
50‧‧‧積體電路裝置50A‧‧‧第一積體電路裝置50B‧‧‧第二積體電路裝置52‧‧‧基底54‧‧‧連接件56‧‧‧感光性黏著膜58‧‧‧開口60‧‧‧導電層62‧‧‧可回焊層64‧‧‧穿孔/通孔70‧‧‧晶圓72‧‧‧基底74‧‧‧穿孔74a‧‧‧障壁層74b‧‧‧導電材料76‧‧‧連接件78‧‧‧感光性黏著膜80‧‧‧開口82‧‧‧導電層84‧‧‧可回焊層100‧‧‧中間封裝100A、100B‧‧‧裝置區域102‧‧‧導電連接件104‧‧‧空氣隙106‧‧‧空氣隙108‧‧‧包封體110‧‧‧導電柱112‧‧‧絕緣層114‧‧‧切割線區域116‧‧‧中介層118‧‧‧載體基底120‧‧‧黏著劑122‧‧‧包封體124‧‧‧重佈線結構126‧‧‧導電連接件132‧‧‧連接件134‧‧‧感光性黏著膜136‧‧‧導電連接件138‧‧‧空氣隙160‧‧‧切割線區域200‧‧‧裝置封裝200A、200B‧‧‧裝置區域202‧‧‧封裝基底204‧‧‧底部填充物206‧‧‧導電連接件300‧‧‧裝置封裝400‧‧‧中間封裝400A、400B‧‧‧裝置區域402‧‧‧開口404‧‧‧穿孔406‧‧‧切割線區域408‧‧‧載體基底410‧‧‧黏著劑412‧‧‧包封體414‧‧‧重佈線結構416‧‧‧導電連接件418‧‧‧切割線區域420‧‧‧介電層422‧‧‧穿孔424‧‧‧開口500‧‧‧裝置封裝500A、500B‧‧‧裝置區域600‧‧‧裝置封裝602‧‧‧載體基底604‧‧‧後側重佈線結構606‧‧‧穿孔608‧‧‧積體電路晶粒610‧‧‧黏著劑/介電層612‧‧‧晶粒連接件614‧‧‧介電材料616‧‧‧包封體618‧‧‧前側重佈線結構620‧‧‧介電層622‧‧‧金屬化圖案624‧‧‧感光性黏著膜626‧‧‧開口628‧‧‧導電連接件700‧‧‧裝置封裝702‧‧‧載體基底704‧‧‧積體電路晶粒706‧‧‧黏著劑708‧‧‧晶粒連接件710‧‧‧介電材料712‧‧‧包封體714‧‧‧感光性黏著膜716、718‧‧‧開口720‧‧‧穿孔722‧‧‧包封體724‧‧‧前側重佈線結構726‧‧‧導電連接件802‧‧‧晶種層804‧‧‧光阻902‧‧‧晶種層904、906‧‧‧光阻908‧‧‧開口952‧‧‧晶種層954‧‧‧光阻1002‧‧‧空腔1004‧‧‧開口G1、G2‧‧‧間隙H1‧‧‧高度R1、R2、R3、R4、R5、R6‧‧‧區域T1、T2、T3、T4、T5、T6‧‧‧厚度W1、W2‧‧‧寬度
結合附圖閱讀以下詳細說明,會最佳地理解本發明的各個態樣。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為論述清晰起見,可任意增大或減小各種特徵的尺寸。 圖1A至圖2B是根據一些實施例,在積體電路裝置的處理期間各中間步驟的各種圖式。 圖3A至圖4B是根據一些實施例,在晶圓的處理期間各中間步驟的各種圖式。 圖5A至圖18是根據一些實施例,在形成裝置封裝的製程期間的各中間步驟的各種圖式。 圖19是根據一些實施例的裝置封裝的圖式。 圖20示出根據一些其他實施例的裝置封裝。 圖21示出根據再一些其他實施例的裝置封裝。 圖22至圖33是根據一些實施例,在形成裝置封裝的製程期間的各中間步驟的各種圖式。 圖34示出根據一些其他實施例的裝置封裝。 圖35示出根據再一些其他實施例的裝置封裝。 圖36示出根據再一些其他實施例的裝置封裝。 圖37至圖46是根據一些實施例,在形成裝置封裝的製程期間的各中間步驟的各種圖式。 圖47至圖57是根據一些實施例,在形成裝置封裝的製程期間的各中間步驟的各種圖式。 圖58A至圖58F示出根據另一實施例,形成導電連接件的製程。 圖59A至圖59K示出根據另一實施例,形成導電連接件的製程。 圖60A至圖60F示出根據另一實施例,形成導電連接件的製程。 圖61A及圖61B是根據一些其他實施例,裝置封裝的各種圖式。
52‧‧‧基底
54‧‧‧連接件
56‧‧‧感光性黏著膜
60‧‧‧導電層
72‧‧‧基底
74‧‧‧穿孔
76‧‧‧連接件
78‧‧‧感光性黏著膜
82‧‧‧導電層
102‧‧‧導電連接件
106‧‧‧空氣隙
G2‧‧‧間隙
W1、W2‧‧‧寬度
Claims (20)
- 一種裝置,包括: 第一裝置,包括: 積體電路裝置,具有第一連接件; 第一感光性黏著層,位於所述積體電路裝置上;以及 第一導電層,位於所述第一連接件上,所述第一感光性黏著層環繞所述第一導電層; 第二裝置,包括: 中介層,具有第二連接件; 第二感光性黏著層,位於所述中介層上,所述第二感光性黏著層在實體上連接至所述第一感光性黏著層;以及 第二導電層,位於所述第二連接件上,所述第二感光性黏 著層環繞所述第二導電層;以及 導電連接件,對所述第一導電層與所述第二導電層進行結合,所述導電連接件被空氣隙環繞。
- 如申請專利範圍第1項所述的裝置,其中所述第一導電層的第一寬度小於所述第二導電層的第二寬度。
- 如申請專利範圍第2項所述的裝置,其中所述導電連接件具有鄰近所述第一裝置的第一部分及鄰近所述第二裝置的第二部分,所述第一部分具有第一寬度,所述第二部分具有較所述第一寬度大的第二寬度。
- 如申請專利範圍第3項所述的裝置,其中所述空氣隙將所述導電連接件的所述第二部分自所述第一感光性黏著層分隔開。
- 如申請專利範圍第1項所述的裝置,其中在所述第一連接件與所述第一導電層之間或者在所述第一導電層與所述導電連接件之間不形成晶種層。
- 如申請專利範圍第1項所述的裝置,更包括: 第一晶種層,形成於所述第一連接件與所述第一導電層之間,其中在所述第一導電層與所述導電連接件之間不形成晶種層。
- 一種方法,包括: 在第一感光性黏著層中形成第一開口,所述第一感光性黏著層相鄰於第一積體電路裝置的第一側; 在所述第一開口中鍍覆第一可回焊層; 在第二感光性黏著層中形成第二開口,所述第二感光性黏著層相鄰於第二積體電路裝置的第一側; 在所述第二開口中鍍覆第二可回焊層; 將所述第一感光性黏著層與所述第二感光性黏著層按壓於一起,藉此對所述第一積體電路裝置與所述第二積體電路裝置進行實體連接;以及 對所述第一可回焊層及所述第二可回焊層進行回焊,藉此形成對所述第一積體電路裝置與所述第二積體電路裝置進行電性連接的導電連接件。
- 如申請專利範圍第7項所述的方法,更包括: 以模塑化合物包封所述第一積體電路裝置,所述模塑化合物相鄰於所述第二積體電路裝置的所述第一側; 將所述第一積體電路裝置單體化; 形成相鄰於所述第二積體電路裝置的第二側的重佈結構;以及 在所述重佈結構上形成導電球。
- 如申請專利範圍第8項所述的方法,更包括: 使用所述導電球將所述第二積體電路裝置結合至封裝基底。
- 如申請專利範圍第7項所述的方法,更包括: 在第三感光性黏著層中形成第三開口,所述第三感光性黏著層相鄰於所述第一積體電路裝置的第二側; 在所述第三開口中鍍覆第三可回焊層;以及 使用所述第三感光性黏著層及所述第三可回焊層將第三積體電路裝置在實體上連接至所述第一積體電路裝置。
- 如申請專利範圍第7項所述的方法,更包括: 在所述第二積體電路裝置的所述第一側上形成第一通孔; 形成相鄰於所述第二積體電路裝置的第二側的重佈結構,所述重佈結構電性連接至所述第一通孔; 在所述重佈結構上形成導電連接件;以及 將所述第一積體電路裝置及所述重佈結構單體化。
- 如申請專利範圍第11項所述的方法,更包括: 形成相鄰於所述第一積體電路裝置及所述第二積體電路裝置的第二通孔;以及 以模塑化合物包封所述第一通孔及所述第二通孔。
- 如申請專利範圍第7項所述的方法,其中在將所述第一可回焊層回焊之後,所述導電連接件被空氣隙環繞。
- 一種方法,包括: 以第一模塑化合物包封多個第一積體電路裝置; 在所述第一積體電路裝置之上形成第一感光性黏著層; 在所述第一感光性黏著層中圖案化出第一開口; 在所述第一開口中鍍覆第一導電層; 在所述第一導電層上鍍覆第一可回焊層,所述第一導電層與所述第一可回焊層的組合厚度小於所述第一感光性黏著層的第一厚度,所述第一導電層及所述第一可回焊層電性連接至所述第一積體電路裝置; 將第二積體電路裝置按壓至所述第一感光性黏著層,以對所述第一積體電路裝置與所述第二積體電路裝置進行實體連接;以及 對所述第一可回焊層進行回焊以形成對所述第一積體電路裝置與所述第二積體電路裝置進行電性連接的導電連接件。
- 如申請專利範圍第14項所述的方法,更包括: 在所述第一積體電路裝置之上形成第一重佈結構,所述第一感光性黏著層是所述第一重佈結構的最頂層,在對所述第一可回焊層進行回焊後,所述第二積體電路裝置結合至所述第一重佈結構。
- 如申請專利範圍第15項所述的方法,更包括: 將所述第一積體電路裝置放置於第二重佈結構上。
- 如申請專利範圍第16項所述的方法,更包括: 形成延伸穿過所述第一模塑化合物的通孔,所述通孔對所述第一重佈結構與所述第二重佈結構進行電性連接。
- 如申請專利範圍第14項所述的方法,更包括: 以第二模塑化合物包封所述第二積體電路裝置;以及 在所述第二積體電路裝置及所述第二模塑化合物之上形成第一重佈結構。
- 如申請專利範圍第18項所述的方法,更包括: 形成延伸穿過所述第二模塑化合物的通孔,所述通孔對所述第一重佈結構與所述第一積體電路裝置進行電性連接。
- 如申請專利範圍第14項所述的方法,其中在對所述第一可回焊層進行回焊後,所述導電連接件被空氣隙環繞。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/017,299 | 2018-06-25 | ||
| US16/017,299 US10340249B1 (en) | 2018-06-25 | 2018-06-25 | Semiconductor device and method |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202002214A true TW202002214A (zh) | 2020-01-01 |
| TWI685936B TWI685936B (zh) | 2020-02-21 |
Family
ID=67069560
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107137394A TWI685936B (zh) | 2018-06-25 | 2018-10-23 | 半導體裝置及其形成方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (3) | US10340249B1 (zh) |
| KR (1) | KR102161031B1 (zh) |
| CN (1) | CN110634847B (zh) |
| DE (1) | DE102018116743B4 (zh) |
| TW (1) | TWI685936B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI749920B (zh) * | 2020-04-16 | 2021-12-11 | 台灣積體電路製造股份有限公司 | 半導體封裝及其形成方法 |
| TWI881409B (zh) * | 2023-04-06 | 2025-04-21 | 台灣積體電路製造股份有限公司 | 封裝件的形成方法 |
Families Citing this family (41)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN108288616B (zh) | 2016-12-14 | 2023-04-07 | 成真股份有限公司 | 芯片封装 |
| US11625523B2 (en) | 2016-12-14 | 2023-04-11 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips |
| US10447274B2 (en) | 2017-07-11 | 2019-10-15 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips using non-volatile memory cells |
| US10957679B2 (en) | 2017-08-08 | 2021-03-23 | iCometrue Company Ltd. | Logic drive based on standardized commodity programmable logic semiconductor IC chips |
| US10734332B2 (en) * | 2017-08-22 | 2020-08-04 | Qualcomm Incorporated | High aspect ratio interconnects in air gap of antenna package |
| US10630296B2 (en) | 2017-09-12 | 2020-04-21 | iCometrue Company Ltd. | Logic drive with brain-like elasticity and integrality based on standard commodity FPGA IC chips using non-volatile memory cells |
| US10608642B2 (en) | 2018-02-01 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile radom access memory cells |
| US10623000B2 (en) | 2018-02-14 | 2020-04-14 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
| US10608638B2 (en) | 2018-05-24 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
| US12476637B2 (en) | 2018-05-24 | 2025-11-18 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
| US10340249B1 (en) * | 2018-06-25 | 2019-07-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US11309334B2 (en) | 2018-09-11 | 2022-04-19 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
| US10892011B2 (en) | 2018-09-11 | 2021-01-12 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
| US10937762B2 (en) | 2018-10-04 | 2021-03-02 | iCometrue Company Ltd. | Logic drive based on multichip package using interconnection bridge |
| US11616046B2 (en) | 2018-11-02 | 2023-03-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| US11211334B2 (en) | 2018-11-18 | 2021-12-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| CN109640521B (zh) * | 2018-11-20 | 2020-06-30 | 奥特斯科技(重庆)有限公司 | 制造具有嵌入式集群的部件承载件的方法以及部件承载件 |
| US11227838B2 (en) | 2019-07-02 | 2022-01-18 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cooperating or supporting circuits |
| US10985154B2 (en) | 2019-07-02 | 2021-04-20 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cryptography circuits |
| US11887930B2 (en) | 2019-08-05 | 2024-01-30 | iCometrue Company Ltd. | Vertical interconnect elevator based on through silicon vias |
| US11637056B2 (en) | 2019-09-20 | 2023-04-25 | iCometrue Company Ltd. | 3D chip package based on through-silicon-via interconnection elevator |
| DE102020115377B4 (de) | 2019-11-27 | 2026-01-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package und verfahren zu dessen herstellung |
| US11635566B2 (en) * | 2019-11-27 | 2023-04-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package and method of forming same |
| KR102684971B1 (ko) * | 2020-01-17 | 2024-07-16 | 삼성전자주식회사 | 패시베이션층을 포함하는 반도체 소자 |
| US11600526B2 (en) * | 2020-01-22 | 2023-03-07 | iCometrue Company Ltd. | Chip package based on through-silicon-via connector and silicon interconnection bridge |
| WO2022011622A1 (en) * | 2020-07-16 | 2022-01-20 | Yangtze Memory Technologies Co., Ltd. | Methods for bonding semiconductor structures and semiconductor devices thereof |
| CN112614830A (zh) * | 2020-11-30 | 2021-04-06 | 华为技术有限公司 | 一种封装模组及电子设备 |
| CN112435933B (zh) * | 2020-12-03 | 2022-08-19 | 宝纳生(深圳)科技有限公司 | 一种cob封装结构及其制造方法 |
| CN112509926B (zh) * | 2020-12-03 | 2022-07-22 | 山东博通微电子有限公司 | 一种多芯片封装结构及其制造方法 |
| US11658391B2 (en) | 2020-12-21 | 2023-05-23 | Qualcomm Incorporated | Antenna module |
| TW202240808A (zh) | 2021-01-08 | 2022-10-16 | 成真股份有限公司 | 使用於積體電路晶片封裝結構中的微型熱導管 |
| CN113130420B (zh) * | 2021-03-19 | 2024-10-18 | 南通越亚半导体有限公司 | 一种嵌埋封装结构及其制造方法 |
| US12243825B2 (en) | 2021-05-21 | 2025-03-04 | Intel Corporation | Hybrid conductive vias for electronic substrates |
| US12176278B2 (en) | 2021-05-30 | 2024-12-24 | iCometrue Company Ltd. | 3D chip package based on vertical-through-via connector |
| US12300649B2 (en) | 2021-07-28 | 2025-05-13 | Samsung Electronics Co., Ltd. | Semiconductor package |
| CN115810598A (zh) * | 2021-09-15 | 2023-03-17 | 青岛新核芯科技有限公司 | 半导体封装件及其制造方法 |
| US12268012B2 (en) | 2021-09-24 | 2025-04-01 | iCometrue Company Ltd. | Multi-output look-up table (LUT) for use in coarse-grained field-programmable-gate-array (FPGA) integrated-circuit (IC) chip |
| WO2023055429A1 (en) * | 2021-09-29 | 2023-04-06 | Microchip Technology Incorporated | Integrated circuit package module including a bonding system |
| US11935824B2 (en) | 2021-09-29 | 2024-03-19 | Microchip Technology Incorporated | Integrated circuit package module including a bonding system |
| US12406922B2 (en) | 2022-08-31 | 2025-09-02 | Macronix International Co., Ltd. | Semiconductor structure and manufacturing method thereof |
| TWI813433B (zh) * | 2022-08-31 | 2023-08-21 | 旺宏電子股份有限公司 | 半導體結構 |
Family Cites Families (62)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19749201A1 (de) | 1997-11-07 | 1999-08-12 | Degussa | Verfahren zur intermolekularen Veretherung und zur Etherspaltung |
| US6190940B1 (en) | 1999-01-21 | 2001-02-20 | Lucent Technologies Inc. | Flip chip assembly of semiconductor IC chips |
| EP1259103B1 (en) * | 2000-02-25 | 2007-05-30 | Ibiden Co., Ltd. | Multilayer printed wiring board and method for producing multilayer printed wiring board |
| US7354798B2 (en) * | 2002-12-20 | 2008-04-08 | International Business Machines Corporation | Three-dimensional device fabrication method |
| US6962835B2 (en) * | 2003-02-07 | 2005-11-08 | Ziptronix, Inc. | Method for room temperature metal direct bonding |
| US6982191B2 (en) * | 2003-09-19 | 2006-01-03 | Micron Technology, Inc. | Methods relating to forming interconnects and resulting assemblies |
| JP4454454B2 (ja) * | 2004-06-29 | 2010-04-21 | 京セラ株式会社 | 半導体素子及びこの半導体素子を実装した半導体素子実装基板 |
| TWI505473B (zh) | 2005-01-28 | 2015-10-21 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| JP2006295109A (ja) * | 2005-03-14 | 2006-10-26 | Citizen Watch Co Ltd | 半導体装置とその製造方法 |
| US20060273718A1 (en) * | 2005-06-03 | 2006-12-07 | Jian Wang | Electronic device including workpieces and a conductive member therebetween |
| EP1732116B1 (en) | 2005-06-08 | 2017-02-01 | Imec | Methods for bonding and micro-electronic devices produced according to such methods |
| KR100609334B1 (ko) | 2005-06-13 | 2006-08-08 | 삼성전자주식회사 | 감광성 폴리머가 갭필된 적층 회로부재 및 그의 제조 방법 |
| US8759964B2 (en) | 2007-07-17 | 2014-06-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wafer level package structure and fabrication methods |
| US20090170241A1 (en) | 2007-12-26 | 2009-07-02 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming the Device Using Sacrificial Carrier |
| US7993971B2 (en) * | 2007-12-28 | 2011-08-09 | Freescale Semiconductor, Inc. | Forming a 3-D semiconductor die structure with an intermetallic formation |
| US9184145B2 (en) * | 2009-06-02 | 2015-11-10 | Hsio Technologies, Llc | Semiconductor device package adapter |
| TWI502705B (zh) * | 2009-08-19 | 2015-10-01 | 精材科技股份有限公司 | 晶片封裝體及其製造方法 |
| KR101768433B1 (ko) * | 2009-12-18 | 2017-08-16 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 제작 방법 |
| CN102859691B (zh) | 2010-04-07 | 2015-06-10 | 株式会社岛津制作所 | 放射线检测器及其制造方法 |
| US9048233B2 (en) | 2010-05-26 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package systems having interposers |
| US8361842B2 (en) | 2010-07-30 | 2013-01-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded wafer-level bonding approaches |
| US8343810B2 (en) * | 2010-08-16 | 2013-01-01 | Stats Chippac, Ltd. | Semiconductor device and method of forming Fo-WLCSP having conductive layers and conductive vias separated by polymer layers |
| KR101168511B1 (ko) * | 2010-09-29 | 2012-07-27 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
| US9064879B2 (en) | 2010-10-14 | 2015-06-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods and structures using a die attach film |
| US8884431B2 (en) | 2011-09-09 | 2014-11-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods and structures for semiconductor devices |
| JP5636265B2 (ja) * | 2010-11-15 | 2014-12-03 | 新光電気工業株式会社 | 半導体パッケージ及びその製造方法 |
| US9204551B2 (en) * | 2010-11-22 | 2015-12-01 | Lenovo Innovations Limited (Hong Kong) | Mounting structure and mounting method |
| JP2012134318A (ja) * | 2010-12-21 | 2012-07-12 | Shinko Electric Ind Co Ltd | 配線基板及び半導体装置と半導体装置の製造方法 |
| CN102169845B (zh) * | 2011-02-22 | 2013-08-14 | 中国科学院微电子研究所 | 一种用于三维封装的多层混合同步键合结构及方法 |
| KR101828063B1 (ko) * | 2011-05-17 | 2018-02-09 | 삼성전자주식회사 | 반도체 장치 및 그 형성방법 |
| US8829676B2 (en) | 2011-06-28 | 2014-09-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structure for wafer level package |
| US20140138850A1 (en) | 2011-08-01 | 2014-05-22 | Ngk Spark Plug Co., Ltd. | Semiconductor power module, production method of semiconductor power module and circuit board |
| US9000584B2 (en) | 2011-12-28 | 2015-04-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged semiconductor device with a molding compound and a method of forming the same |
| US8680647B2 (en) | 2011-12-29 | 2014-03-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages with passive devices and methods of forming the same |
| US8703542B2 (en) | 2012-05-18 | 2014-04-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wafer-level packaging mechanisms |
| US9991190B2 (en) | 2012-05-18 | 2018-06-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging with interposer frame |
| CN103426732B (zh) * | 2012-05-18 | 2015-12-02 | 上海丽恒光微电子科技有限公司 | 低温晶圆键合的方法及通过该方法形成的结构 |
| US8809996B2 (en) | 2012-06-29 | 2014-08-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package with passive devices and method of forming the same |
| US8785299B2 (en) | 2012-11-30 | 2014-07-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package with a fan-out structure and method of forming the same |
| US9245770B2 (en) * | 2012-12-20 | 2016-01-26 | Stats Chippac, Ltd. | Semiconductor device and method of simultaneous molding and thermalcompression bonding |
| US8803306B1 (en) | 2013-01-18 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out package structure and methods for forming the same |
| US8778738B1 (en) | 2013-02-19 | 2014-07-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged semiconductor devices and packaging devices and methods |
| US9263511B2 (en) | 2013-02-11 | 2016-02-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package with metal-insulator-metal capacitor and method of manufacturing the same |
| US9048222B2 (en) | 2013-03-06 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating interconnect structure for package-on-package devices |
| US8877554B2 (en) | 2013-03-15 | 2014-11-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged semiconductor devices, methods of packaging semiconductor devices, and PoP devices |
| US9368460B2 (en) | 2013-03-15 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out interconnect structure and method for forming same |
| TWI692108B (zh) | 2013-04-10 | 2020-04-21 | 日商半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
| US9659891B2 (en) * | 2013-09-09 | 2017-05-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device having a boundary structure, a package on package structure, and a method of making |
| JP6004441B2 (ja) * | 2013-11-29 | 2016-10-05 | インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation | 基板接合方法、バンプ形成方法及び半導体装置 |
| JP2015122445A (ja) * | 2013-12-24 | 2015-07-02 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US9673119B2 (en) * | 2014-01-24 | 2017-06-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and method for bonding package lid |
| US9496196B2 (en) | 2014-08-15 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages and methods of manufacture thereof |
| US10319701B2 (en) * | 2015-01-07 | 2019-06-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonded 3D integrated circuit (3DIC) structure |
| CN105185719B (zh) * | 2015-06-24 | 2018-04-17 | 武汉新芯集成电路制造有限公司 | 一种锁扣式混合键合方法 |
| US9911629B2 (en) * | 2016-02-10 | 2018-03-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated passive device package and methods of forming same |
| US10546836B2 (en) * | 2016-09-22 | 2020-01-28 | International Business Machines Corporation | Wafer level integration including design/co-design, structure process, equipment stress management and thermal management |
| US10141253B2 (en) * | 2016-11-14 | 2018-11-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US10276505B2 (en) * | 2017-03-08 | 2019-04-30 | Samsung Electronics Co., Ltd. | Integrated circuit device and method of manufacturing the same |
| US10163848B2 (en) * | 2017-04-28 | 2018-12-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package |
| US10522476B2 (en) * | 2017-07-18 | 2019-12-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure, integrated fan-out package and method of fabricating the same |
| US10290611B2 (en) * | 2017-07-27 | 2019-05-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages and methods of forming same |
| US10340249B1 (en) * | 2018-06-25 | 2019-07-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
-
2018
- 2018-06-25 US US16/017,299 patent/US10340249B1/en active Active
- 2018-07-11 DE DE102018116743.1A patent/DE102018116743B4/de active Active
- 2018-10-02 KR KR1020180117495A patent/KR102161031B1/ko active Active
- 2018-10-23 TW TW107137394A patent/TWI685936B/zh active
- 2018-12-17 CN CN201811544219.2A patent/CN110634847B/zh active Active
-
2019
- 2019-07-01 US US16/458,646 patent/US10770428B2/en active Active
-
2020
- 2020-09-08 US US17/014,345 patent/US11929345B2/en active Active
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI749920B (zh) * | 2020-04-16 | 2021-12-11 | 台灣積體電路製造股份有限公司 | 半導體封裝及其形成方法 |
| TWI881409B (zh) * | 2023-04-06 | 2025-04-21 | 台灣積體電路製造股份有限公司 | 封裝件的形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN110634847B (zh) | 2021-04-13 |
| DE102018116743A1 (de) | 2020-01-02 |
| CN110634847A (zh) | 2019-12-31 |
| TWI685936B (zh) | 2020-02-21 |
| US10770428B2 (en) | 2020-09-08 |
| KR20200000785A (ko) | 2020-01-03 |
| US20200411469A1 (en) | 2020-12-31 |
| US11929345B2 (en) | 2024-03-12 |
| US20190393189A1 (en) | 2019-12-26 |
| US10340249B1 (en) | 2019-07-02 |
| DE102018116743B4 (de) | 2023-11-09 |
| KR102161031B1 (ko) | 2020-10-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI685936B (zh) | 半導體裝置及其形成方法 | |
| US12237238B2 (en) | Package structure and method | |
| US12020997B2 (en) | Methods of forming semiconductor device packages having alignment marks on a carrier substrate | |
| TWI803310B (zh) | 積體電路元件和其形成方法 | |
| TWI670778B (zh) | 封裝結構及其形成方法 | |
| TW201916304A (zh) | 半導體封裝 | |
| TW202209509A (zh) | 積體電路封裝及其形成方法 | |
| TW202046479A (zh) | 積體電路封裝及其製作方法 | |
| TWI758129B (zh) | 半導體封裝 | |
| TW202134713A (zh) | 積體電路封裝及其形成方法 | |
| TW202543078A (zh) | 半導體晶粒的封裝結構及其形成方法 | |
| TWI776646B (zh) | 積體電路封裝體及其形成方法 | |
| TW202117952A (zh) | 半導體封裝件及製造方法 | |
| US20220367208A1 (en) | Semiconductor Packages and Methods of Forming Same | |
| TW202433667A (zh) | 積體電路封裝件及其形成方法 | |
| CN221747211U (zh) | 集成电路封装 | |
| US20240413097A1 (en) | Stress buffer in integrated circuit package and method | |
| KR20240174492A (ko) | 집적 회로 패키지 및 방법에서의 시일 링 |