TW201944678A - 靜電放電保護系統 - Google Patents
靜電放電保護系統 Download PDFInfo
- Publication number
- TW201944678A TW201944678A TW108109238A TW108109238A TW201944678A TW 201944678 A TW201944678 A TW 201944678A TW 108109238 A TW108109238 A TW 108109238A TW 108109238 A TW108109238 A TW 108109238A TW 201944678 A TW201944678 A TW 201944678A
- Authority
- TW
- Taiwan
- Prior art keywords
- electrostatic
- current
- electrostatic discharge
- capacitor
- transistor
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/118—Electrodes comprising insulating layers having particular dielectric or electrostatic properties, e.g. having static charges
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/065—Differential amplifiers of latching type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/08—Control thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/112—Constructional design considerations for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layers, e.g. by using channel stoppers
-
- H10D64/01344—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/035—Manufacture or treatment of data-storage electrodes comprising conductor-insulator-conductor-insulator-semiconductor structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/037—Manufacture or treatment of data-storage electrodes comprising charge-trapping insulators
-
- H10P14/60—
-
- H10P14/63—
-
- H10P14/6316—
-
- H10P14/6326—
-
- H10P14/66—
-
- H10P14/662—
-
- H10P14/68—
-
- H10P14/69433—
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/14—Dummy cell management; Sense reference voltage generators
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Read Only Memory (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Amplifiers (AREA)
- Dram (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
靜電放電保護系統包含焊墊、主靜電放電保護電路及靜電放電截斷電路。焊墊於接觸時傳導靜電電流。主靜電放電保護電路耦接於焊墊,用以將靜電電流之第一部分電流導入共電壓端。靜電放電截斷電路耦接於焊墊與負載電路之間,用以防止靜電電流之第二部分電流進入負載電路。靜電放電截斷電路包含電容及電晶體。電容耦接於焊墊。電晶體耦接於電容。
Description
本發明描述一種靜電放電保護系統,尤指一種強化靜電放電保護功能的靜電放電保護系統。
靜電放電(Electrostatic Discharge, ESD)為具有不同靜電電位的物體相互靠近或直接接觸引起的電荷轉移之物理現象。不同物質的接觸、相對運動或相互摩擦即可產生靜電。兩個帶有電荷的物體也就成了靜電源。依據電荷中和原理,靜電源與其他物體接觸時,會存在著電荷流動,以傳送足夠的電量以抵消電壓。電荷流動的過程中,將產生潛在的破壞電壓、電流以及電磁場,嚴重時可將脆弱物體或電子元件擊毀,此為靜電放電的特性。
隨著電子設備功能的增加,輸入輸出(I/O)的端點或是連接元件也隨之增多。無論是I/O端點、或是用以接收外部驅動或控制電壓的連接元件,都可視為提供靜電放電之能量進入內部電路的媒介。因此,與靜電放電保護的相關設計變得不容忽視。特別是在濕度較小的環境中,靜電放電的電壓尺度動輒上百甚至上千伏特。如此超高的瞬間電壓可能立刻會將電子設備內的電路擊毀、或是讓電子設備內的電路發生誤動作。因此,現有的電子設備常會包含靜電放電保護元件,目的為避免靜電放電的能量直接破壞其內部的電路。
目前靜電放電保護元件的通用做法為提供一條靜電放電的漏電路徑,以將靜電放電的能量導出電子設備之外,進而避免直接讓電子設備中其他的電路元件直接承受如此高的能量。然而,電子設備中所有的電路元件通常互為直接或是間接的電性連接模式。因此,若靜電放電保護元件僅提供一條靜電放電的漏電路徑,靜電放電的能量仍可透過漏電路徑之外的其他路徑流竄。換句話說,電子設備中其他的電路元件仍會被一部分靜電放電的能量影響。對於較為精密或是能量耐受力較低的電路元件(例如鰭式場效電晶體,Fin Field-effect Transistor),一部分靜電放電的能量就足以造成永久性的損壞。因此,發展一種保護能力更強的靜電放電保護系統實為必然趨勢。
本發明一實施例提出一種靜電放電保護系統,包含第一焊墊、第一主靜電放電保護電路及第一靜電放電截斷電路。第一焊墊於接觸時傳導第一靜電電流。第一主靜電放電保護電路耦接於第一焊墊,用以將第一靜電電流之第一部分電流導入共電壓端。第一靜電放電截斷電路耦接於第一焊墊與負載電路之間。第一靜電放電截斷電路包含第一電容及第一電晶體。第一電容包含耦接於第一焊墊的第一端、以及第二端。第一電晶體包含耦接於第一電容之第一端的第一端、耦接於第一電容之第二端的控制端、以及第二端。第一電容經第一靜電電流之第二部分電流充電後,使得第一電晶體進入截止狀態,藉以防止第一靜電電流之第二部分電流傳送至負載電路。
第1圖係為本發明之靜電放電保護系統100之實施例的電路圖。靜電放電保護系統100可應用於任何具有不同靜電電位的電路中,以防止靜電放電(Electrostatic Discharge, ESD)的能量將電路損壞。靜電放電保護系統100包含第一焊墊PAD1、第一主靜電放電保護電路MESD1及第一靜電放電截斷電路ESDH1。第一焊墊PAD1可為任何種類的接觸型導體,例如類比輸入輸出板(I/O Pad)或編程電源板(VPP Pad)。因此,當第一焊墊PAD1被有靜電能量的物體接觸時,會傳導其靜電能量而使第一焊墊PAD1的電壓升高至第一靜電電壓VESD1
。第一靜電電壓VESD1
的尺度約為數百至數千伏特,例如+2000伏特的靜電電壓。當第一焊墊PAD1的電壓升高至第一靜電電壓VESD1
後,即產生第一靜電電流。第一主靜電放電保護電路MESD1耦接於第一焊墊PAD1,用以將第一靜電電流之第一部分電流導入共電壓端。第一主靜電放電保護電路MESD1可包含複數個二極體串(Diode String)。第一主靜電放電保護電路MESD1也可由雙載子(Bipolar)電晶體、金屬氧化物半導體元件及矽控制整流器(Silicon-Controlled Rectifier,SCR)等元件組成。共電壓端具有共電壓VSS
。在第一焊墊PAD1的電壓升高至第一靜電電壓VESD1
後,共電壓VSS
小於第一靜電電壓VESD1
。因此第一靜電電流之第一部分電流的電流方向為由第一焊墊PAD1,透過第一主靜電放電保護電路MESD1而流入共電壓端。第一靜電放電截斷電路(ESD Inhibit Circuit)ESDH1耦接於第一焊墊PAD1,用以將第一靜電電流之第二部分電流截斷。第一靜電放電截斷電路ESDH1包含第一電容C1以及第一電晶體T1。第一電容C1包含耦接於第一電源板PAD1端的第一端、以及第二端。第一電容C1的電容值後文稱為第一電容值,其範圍可為10~50微微(pico,10-12
)法拉(farad)之間。第一電晶體T1包含耦接於第一電容C1之第一端的第一端、耦接於第一電容C1之第二端的控制端、以及第二端。在靜電放電保護系統100中,靜電放電保護的對象可為負載電路L。負載電路L可耦接於第一電晶體T1之第二端及共電壓端。第一靜電電流之第二部分電流可視為靜電放電之漏電流。並且,第一靜電放電截斷電路ESDH1可將第一靜電電流之第二部分電流在短時間內快速地降低,以使第二部分電流趨近於零。因此,負載電路L幾乎不會受到靜電放電之漏電流的影響。
在靜電放電保護系統100中,第一電晶體T1可為P型金屬氧化物半導體場效電晶體(P-Type Metal-Oxide-Semiconductor),具有通導閘極電晶體(Passing Gate Transistor)的功能。第一電晶體T1之控制端與共電壓端間產生第一寄生電容CP1,且第一寄生電容CP1的第一寄生電容值小於第一電容C1的第一電容值。第一寄生電容CP1可產生在負載電路L的內部。舉例而言,如上述提及,第一電容值之範圍可為10~50微微法拉之間。第一寄生電容值約為2微微法拉。負載電路L的定義可為任何的受電元件,例如具有讀取、寫入與抹除能力的記憶單元(Memory Cell)、或是以鰭式場效電晶體(Fin Field-effect Transistor,FinFET)組成的邏輯電路。本發明的靜電放電保護系統100可有效避免記憶單元發生誤動作,或是鰭式場效電晶體之邏輯電路受到靜電放電之高能量影響而發生氧化層損壞的情況。以下將描述靜電放電保護系統100的運作原理。
第2圖係為靜電放電保護系統100中,產生第一靜電電流F1時,各元件狀態以及電流方向的示意圖。如前述提及,當第一焊墊PAD1被有靜電能量的物體接觸時,會傳導其靜電能量而使第一焊墊PAD1的電壓升高至第一靜電電壓VESD1
,進而產生第一靜電電流F1。第一靜電電流F1的第一部分電流F2會經由第一主靜電放電保護電路MESD1被導入共電壓端。因此,第一靜電電流F1的第一部分電流F2可視為對負載電路L沒有影響的電流。然而,依據克希荷夫電流定律(Kirchhoff’s Current Law),第一靜電電流F1的第二部分電流F3會存在,且符合F1=F2+F3的關係。在一般情況下,第一靜電電流F1之第一部分電流F2幾乎等於第一靜電電流F1,亦即第一靜電電流F1之第一部分電流F2會遠大於第一靜電電流F1之第二部分電流F3。然而,若是第一主靜電放電保護電路MESD1的反應速度較慢,第一靜電電流F1的第二部分電流F3會升高。若是沒有引入第一靜電放電截斷電路ESDH1,第一靜電電流F1的第二部分電流F3將會造成負載電路L誤動作或是損壞。因此,在靜電放電保護系統100中,第一靜電放電截斷電路ESDH1的功能為阻隔第一靜電電流F1的第二部分電流F3輸入至負載電路L中,說明如下。當第一焊墊PAD1的電壓升高至第一靜電電壓VESD1
時,第一電容C1可透過第一靜電電流F1之第二部分電流F3充電。在第一電容C1透過第一靜電電流F1之第二部分電流F3充電一段時間後(非常短的時間,例如數十至數百個奈秒(nanosecond)),第一電容C1的第二端會符合分壓定律。換句話說,節點A的電壓會由低轉為高。節點A之電壓與第一靜電電壓VESD1
之電壓差的絕對值若小於第一電晶體T1的第一門檻電壓之絕對值,則第一電晶體T1將變為截止狀態。換句話說,節點A與第一靜電電壓VESD1
之電壓差的絕對值可視為第一電晶體T1之閘極與源極之跨壓(VGS1
)的絕對值。當VGS1
的絕對值小於第一電晶體T1的第一門檻電壓(VTH1
)之絕對值時,即|VGS1
|<|VTH1
|,則第一電晶體T1將變為截止狀態(Cutoff)。截止狀態的第一電晶體T1可截斷第一靜電電流F1之第二部分電流F3傳送至負載電路L。具體而言,第一電晶體T1的第一門檻電壓VTH1
、共電壓端的共電壓VSS
、第一焊墊PAD1的第一靜電電壓VESD1
、第一寄生電容CP1的第一寄生電容值αCP1
、及第一電容C1的第一電容值αC1
符合以下關係:
換言之,第一電晶體T1的第一門檻電壓VTH1
可經由上述公式適當地設計,以使第一焊墊PAD1的電壓升高至第一靜電電壓VESD1
時,可以“關閉”第一電晶體T1而使之成為截止狀態。因此,由於第一電晶體T1變為截止狀態,流到負載電路L的電流也會在短時間內快速地降低,以避免負載電路L的電路受到損壞。在實際情況中,第一靜電放電截斷電路ESDH1將第二部分電流F3在短時間內快速地降低後,由第一靜電放電截斷電路ESDH1所輸出的電流F4會趨近於零。因此,負載電路L幾乎不會受到靜電放電之電壓波動的影響。並且,設計者可以依據負載電路L之電路的能量耐受力,選擇合適的第一電晶體T1。例如,當負載電路L包含能量耐受力較低的鰭式場效電晶體(FinFET)時,設計者可以選擇閘極氧化層較薄的電晶體為第一電晶體T1,以加快第一電晶體T1的截止速度。任何合理的技術變更或是元件置換都屬於本發明所揭露的範疇。
因此,在靜電放電保護系統100中,即使第一焊墊PAD1產生第一靜電電流F1,第一靜電電流F1的所有傳導路徑會與負載電路L隔離。換句話說,第一靜電電流F1之第一部分電流F2會被導入共電壓端,而第一靜電電流F1之第二部分電流F3會被第一電晶體T1截斷其傳輸。因此,對於負載電路L而言,僅會在極短的時間內接收到微量之靜電放電電流。因此,靜電放電保護系統100可以有效地提供負載電路L完整的靜電放電保護功能。
第3圖係為本發明之靜電放電保護系統200之另一實施例的電路圖。靜電放電保護系統200之部分元件相同於靜電放電保護系統100,但提供了雙向的靜電放電保護功能。在靜電放電保護系統200中,第一焊墊PAD1、第一主靜電放電保護電路MESD1、第一靜電放電截斷電路ESDH1及負載電路L的元件將同於靜電放電保護系統100,因此元件代號將沿用靜電放電保護系統100的元件代號,且上述之重複元件的功能將不再贅述。靜電放電保護系統200除了上述元件外,還包含第二焊墊PAD2、第二主靜電放電保護電路MESD2以及第二靜電放電截斷電路ESDH2。第二焊墊PAD2可為任何種類的接觸型導體,例如類比輸入輸出板或編程電源板。因此,當第二焊墊PAD2被有靜電能量的物體接觸時,會傳導其靜電能量而使第二焊墊PAD2的電壓升高至第二靜電電壓VESD2
。第二靜電電壓VESD2
的尺度約為數百至數千伏特。當第二焊墊PAD2的電壓升高至第二靜電電壓VESD2
後,即產生第二靜電電流。第二主靜電放電保護電路MESD2耦接於第二焊墊PAD2,用以將第二靜電電流之第一部分電流導入共電壓端。第二主靜電放電保護電路MESD2可包含複數個二極體串。第二主靜電放電保護電路MESD2也可由雙載子電晶體、金屬氧化物半導體元件及矽控制整流器等元件組成。第二主靜電放電保護電路MESD2可利用上述元件之一次崩潰區來導出第二靜電電流之第一部分電流。共電壓端具有共電壓VSS
。在第二焊墊PAD2的電壓升高至第二靜電電壓VESD2
後,共電壓VSS
小於第二靜電電壓VESD2
。因此第二靜電電流之第一部分電流的電流方向為由第二焊墊PAD2,透過第二主靜電放電保護電路MESD2而流入共電壓端。換句話說,第一靜電電流與第二靜電電流互為反向。第二靜電放電截斷電路ESDH2耦接於第二焊墊PAD2,用以將第二靜電電流之第二部分電流截斷。第二靜電放電截斷電路ESDH2包含第二電容C2以及第二電晶體T2。第二電容C2包含耦接於第二電源板PAD2端的第一端、以及第二端。第二電容C2的電容值後文稱為第二電容值,其範圍可為10~50微微法拉之間。第二電晶體T2包含耦接於第二電容C2之第一端的第一端、耦接於第二電容C2之第二端的控制端、以及第二端。負載電路L可耦接於第二電晶體T2之第二端及共電壓端。第二靜電電流之第二部分電流可視為靜電放電之漏電流。並且,第二靜電放電截斷電路ESDH2可將第二靜電電流之第二部分電流在短時間內快速地降低,以使第二部分電流趨近於零。因此,負載電路L幾乎不會受到靜電放電之漏電流的影響。
在靜電放電保護系統200中,第二電晶體T2可為P型金屬氧化物半導體場效電晶體,具有通導閘極電晶體的功能。第二電晶體T2之控制端與共電壓端間產生第二寄生電容CP2,且第二寄生電容CP2的第二寄生電容值小於第二電容C2的第二電容值。第二寄生電容CP2可產生在負載電路L的內部。舉例而言,如上述提及,第二電容值之範圍可為10~50微微法拉之間。第二寄生電容值約為2微微法拉。以下將描述靜電放電保護系統200的運作原理。
第4圖係為靜電放電保護系統200中,產生第二靜電電流F5時,各元件狀態以及電流方向的示意圖。應當理解的是,在靜電放電保護系統200中,第一焊墊PAD1、第一主靜電放電保護電路MESD1以及第一靜電放電截斷電路ESDH1所組成的電路,用於保護負載電路L的原理同於前述之靜電放電保護系統100。因此,第一靜電電流F1與其分路的電流F2至F3被導出、截斷、阻隔的方式也相同於前述之靜電放電保護系統100,故於此將不再贅述。類似地,與第一靜電電流F1反向的第二靜電電流F5的運作方式也類似於靜電放電保護系統100之運作方式。然而,為了描述之明確性,於此將說明第二靜電電流F5的處理方式。第二靜電電流F5的第一部分電流F6會經由第二主靜電放電保護電路MESD2被導入共電壓端。因此,第二靜電電流F5的第一部分電流F6可視為對負載電路L沒有影響的電流。然而,依據克希荷夫電流定律,第二靜電電流F5的第二部分電流F7會存在,且符合F5=F6+F7的關係。在一般情況下,第二靜電電流F5之第一部分電流F6會遠大於第二靜電電流F5之第二部分電流F7。然而,若是第二主靜電放電保護電路MESD2的反應速度較慢,第二靜電電流F5的第二部分電流F7會升高。若是沒有引入第二靜電放電截斷電路ESDH2,第二靜電電流F5的第二部分電流F7將會造成負載電路L誤動作或是損壞。因此,在靜電放電保護系統200中,第二靜電放電截斷電路ESDH2的功能為截斷甚至阻隔第二靜電電流F5的第二部分電流F7輸入至負載電路L中,說明如下。當第二焊墊PAD2的電壓升高至第二靜電電壓VESD2
時,第二電容C2可透過第二靜電電流F5之第二部分電流F7充電。在第二電容C2透過第二靜電電流F5之第二部分電流F7充電一段時間後(非常短的時間,例如數十至數百個奈秒),第二電容C2的第二端會符合分壓定律。換句話說,節點B的電壓會由低轉為高。節點B之電壓與第二靜電電壓VESD2
之電壓差的絕對值若小於第二電晶體T2的第二門檻電壓之絕對值,則第二電晶體T2將變為截止狀態。換句話說,節點B與第二靜電電壓VESD2
之電壓差的絕對值可視為第二電晶體T2之閘極與源極之跨壓(VGS2
)的絕對值。當VGS2
的絕對值小於第二電晶體T2的第二門檻電壓(VTH2
)之絕對值時,即|VGS2
|<|VTH2
|,則第二電晶體T2將變為截止狀態(Cutoff)。截止狀態的第二電晶體T2可截斷第二靜電電流F5之第二部分電流F7傳送至負載電路L。具體而言,第二電晶體T2的第二門檻電壓VTH2
、共電壓端的共電壓VSS
、第二焊墊PAD2的第二靜電電壓VESD2
、第二寄生電容CP2的第二寄生電容值αCP2
、及第二電容C2的第二電容值αC2
符合以下關係:
換言之,第二電晶體T2的第二門檻電壓VTH2
可經由上述公式適當地設計,以使第二焊墊PAD2的電壓升高至第二靜電電壓VESD2
時,可以“關閉”第二電晶體T2而使之成為截止狀態。因此,由於第二電晶體T2變為截止狀態,流到負載電路L的電流F8也會在短時間內快速地降低,以避免負載電路L的電路受到損壞。在實際情況中,第二靜電放電截斷電路ESDH2將第二部分電流F7在短時間內快速地降低後,由第二靜電放電截斷電路ESDH2所輸出的電流F8會趨近於零。因此,負載電路L幾乎不會受到靜電放電之電壓波動的影響。並且,設計者可以依據負載電路L之電路的能量耐受力,選擇合適的第二電晶體T2。例如,當負載電路L包含能量耐受力較低的鰭式場效電晶體(FinFET)時,設計者可以選擇閘極氧化層較薄的電晶體為第二電晶體T2,以加快第二電晶體T2的截止速度。任何合理的技術變更或是元件置換都屬於本發明所揭露的範疇。
因此,在靜電放電保護系統200中,即使第二焊墊PAD2產生第二靜電電流F5,第二靜電電流F5的所有傳導路徑會與負載電路L隔離。意即,第二靜電電流F5之第一部分電流F6會被導入共電壓端,而第二靜電電流F5之第二部分電流F7會被第二電晶體T2截斷其傳輸。因此,對於負載電路L而言,僅會在極短的時間內接收到微量之靜電放電電流。換句話說,在靜電放電保護系統200中,無論是第一焊墊PAD1或是第二焊墊PAD1所產生的靜電電流,都能有效地截斷以及阻隔,以防止負載電路L受到損壞。因此,靜電放電保護系統200可以有效地提供負載電路L完整且雙向的靜電放電保護功能。
綜上所述,本發明揭露了一種靜電放電保護系統,具有單向甚至雙向的靜電放電保護功能。靜電放電保護系統除了利用主靜電放電保護電路將大部分的靜電能量導出之外,還引入了靜電放電截斷電路以使剩餘的靜電能量被阻隔。此外,靜電放電截斷電路的電晶體以及電容之規格也可以依據負載電路的需求而設計。因此,本發明之靜電放電保護系統可以有效地提供負載電路完整的靜電放電保護功能,且也具備設計彈性。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100及200‧‧‧靜電放電保護系統
PAD1‧‧‧第一焊墊
MESD1‧‧‧第一主靜電放電保護電路
ESDH1‧‧‧第一靜電放電截斷電路
L‧‧‧負載電路
C1‧‧‧第一電容
T1‧‧‧第一電晶體
CP1‧‧‧第一寄生電容
A‧‧‧節點
VSS‧‧‧共電壓
VESD1‧‧‧第一靜電電壓
F1至F8‧‧‧電流
PAD2‧‧‧第二焊墊
MESD2‧‧‧第二主靜電放電保護電路
ESDH2‧‧‧第二靜電放電截斷電路
C2‧‧‧第二電容
T2‧‧‧第二電晶體
CP2‧‧‧第二寄生電容
B‧‧‧節點
VESD2‧‧‧第二靜電電壓
第1圖係為本發明之靜電放電保護系統之實施例的電路圖。
第2圖係為第1圖之靜電放電保護系統中,產生第一靜電電流時,各元件狀態以及電流方向的示意圖。
第3圖係為本發明之靜電放電保護系統之另一實施例的電路圖。
第4圖係為第3圖之靜電放電保護系統中,產生第二靜電電流時,各元件狀態以及電流方向的示意圖。
Claims (13)
- 一種靜電放電保護系統,包含: 一第一焊墊,於靜電放電(electrostatic discharge)發生時傳導一第一靜電電流; 一第一主靜電放電保護電路,耦接於該第一焊墊,用以將該第一靜電電流之一第一部分電流導入一共電壓端;及 一第一靜電放電截斷電路,耦接於該第一焊墊及一負載電路之間,該第一靜電放電截斷電路包含: 一第一電容,包含: 一第一端,耦接於該第一焊墊;及 一第二端;及 一第一電晶體,包含: 一第一端,耦接於該第一電容之該第一端; 一控制端,耦接於該第一電容之該第二端;及 一第二端; 其中該第一電容經該第一靜電電流之一第二部分電流充電後,使得該第一電晶體進入一截止狀態,藉以防止該第一靜電電流之該第二部分電流傳送至該負載電路。
- 如請求項1所述之系統,其中該第一電晶體係為一P型金屬氧化物半導體場效電晶體(P-Type Metal-Oxide-Semiconductor),且該第一主靜電放電保護電路包含複數個二極體串(Diode String)。
- 如請求項1所述之系統,其中該第一靜電電流之該第一部分電流大於該第一靜電電流之該第二部分電流。
- 如請求項1所述之系統,其中在該第一電晶體之該控制端與該共電壓端間產生一第一寄生電容,且該第一寄生電容的一第一寄生電容值小於該第一電容的一第一電容值。
- 如請求項4所述之系統,其中該第一電晶體的一第一門檻電壓、該共電壓端的一共電壓、該第一焊墊的一第一靜電電壓、該第一寄生電容的該第一寄生電容值、及該第一電容的該第一電容值符合以下關係: 其中VTH1 係為該第一門檻電壓、αC1 係為該第一電容值、αCP1 係為該第一寄生電容值、VESD1 係為該第一靜電電壓且VSS 係為該共電壓。
- 如請求項5所述之系統,其中該第一電容值在10~50微微(pico,10-12 )法拉(farad)之間,且該第一寄生電容值約為2微微法拉。
- 如請求項1所述之系統,另包含: 一第二焊墊,於靜電放電(electrostatic discharge)發生時傳導一第二靜電電流; 一第二主靜電放電保護電路,耦接於該第二焊墊,用以將該第二靜電電流之一第一部分電流導入該共電壓端;及 一第二靜電放電截斷電路,耦接於該第二焊墊與該負載電路之間,該第二靜電放電截斷電路包含: 一第二電容,包含: 一第一端,耦接於該第二焊墊;及 一第二端;及 一第二電晶體,包含: 一第一端,耦接於該第二電容之該第一端; 一控制端,耦接於該第二電容之該第二端;及 一第二端;其中該第二電容經該第二靜電電流之一第二部分電流充電後,使得該第二電晶體進入一截止狀態,藉以截斷該第二靜電電流之該第二部分電流傳送至該負載電路。
- 如請求項7所述之系統,其中該第二電晶體係為一P型金屬氧化物半導體場效電晶體(P-Type Metal-Oxide-Semiconductor),且該第二主靜電放電保護電路包含複數個二極體串(Diode String)。
- 如請求項7所述之系統,其中該第二靜電電流之該第一部分電流大於該第二靜電電流之該第二部分電流。
- 如請求項7所述之系統,其中在該第二電晶體之該控制端與該共電壓端間產生一第二寄生電容,且該第二寄生電容的一第二寄生電容值小於該第二電容的一第二電容值。
- 如請求項10所述之系統,其中該第二電晶體的一第二門檻電壓、該共電壓端的一共電壓、該第二焊墊的一第二靜電電壓、該第二寄生電容的該第二寄生電容值、及該第二電容的該第二電容值符合以下關係: 其中VTH2 係為該第二門檻電壓、αC2 係為該第二電容值、αCP2 係為該第二寄生電容值、VESD2 係為該第二靜電電壓且VSS 係為該共電壓。
- 如請求項11所述之系統,其中該第二電容值在10~50微微(pico,10-12 )法拉(farad)之間,且該第二寄生電容值約為2微微法拉。
- 如請求項7所述之系統,其中該第一靜電電流與該第二靜電電流互為反向,該第一焊墊或該第二焊墊係為一類比輸入輸出板(I/O Pad)或一編程電源板(VPP Pad)。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201862659150P | 2018-04-18 | 2018-04-18 | |
| US62/659,150 | 2018-04-18 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201944678A true TW201944678A (zh) | 2019-11-16 |
| TWI678042B TWI678042B (zh) | 2019-11-21 |
Family
ID=68238044
Family Applications (6)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108101557A TWI693766B (zh) | 2018-04-18 | 2019-01-15 | 靜電放電防護裝置 |
| TW108109254A TWI689049B (zh) | 2018-04-18 | 2019-03-19 | 記憶體元件及其製造方法 |
| TW108109238A TWI678042B (zh) | 2018-04-18 | 2019-03-19 | 靜電放電保護系統 |
| TW108111585A TWI703574B (zh) | 2018-04-18 | 2019-04-01 | 差動式非揮發性記憶體電路 |
| TW108111462A TWI680465B (zh) | 2018-04-18 | 2019-04-01 | 感測放大電路及感測放大電路的操作方法 |
| TW108112158A TWI679651B (zh) | 2018-04-18 | 2019-04-08 | 記憶體電路及操作記憶體電路的方法 |
Family Applications Before (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108101557A TWI693766B (zh) | 2018-04-18 | 2019-01-15 | 靜電放電防護裝置 |
| TW108109254A TWI689049B (zh) | 2018-04-18 | 2019-03-19 | 記憶體元件及其製造方法 |
Family Applications After (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108111585A TWI703574B (zh) | 2018-04-18 | 2019-04-01 | 差動式非揮發性記憶體電路 |
| TW108111462A TWI680465B (zh) | 2018-04-18 | 2019-04-01 | 感測放大電路及感測放大電路的操作方法 |
| TW108112158A TWI679651B (zh) | 2018-04-18 | 2019-04-08 | 記憶體電路及操作記憶體電路的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (4) | US10650868B2 (zh) |
| CN (3) | CN110391240B (zh) |
| TW (6) | TWI693766B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11018147B1 (en) * | 2020-02-04 | 2021-05-25 | Silicon Storage Technology, Inc. | Method of forming split gate memory cells with thinned tunnel oxide |
| TWI785736B (zh) * | 2020-11-16 | 2022-12-01 | 力旺電子股份有限公司 | 非揮發性記憶體之記憶胞 |
| US12156403B2 (en) | 2021-06-25 | 2024-11-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method to improve data retention of non-volatile memory in logic processes |
| US11915752B2 (en) * | 2022-03-31 | 2024-02-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Resistive memory with enhanced redundancy writing |
| CN117133343A (zh) * | 2022-05-19 | 2023-11-28 | 长鑫存储技术有限公司 | 反熔丝电路及反熔丝单元烧写状态实时验证方法 |
| US12243614B2 (en) | 2022-10-17 | 2025-03-04 | Globalfoundries U.S. Inc. | Single ended sense amplifier with current pulse circuit |
Family Cites Families (54)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4870470A (en) * | 1987-10-16 | 1989-09-26 | International Business Machines Corporation | Non-volatile memory cell having Si rich silicon nitride charge trapping layer |
| JPH03288399A (ja) | 1990-04-04 | 1991-12-18 | Mitsubishi Electric Corp | 半導体記憶装置 |
| JPH05325569A (ja) | 1992-05-27 | 1993-12-10 | Toshiba Corp | 半導体記憶装置 |
| JP2682403B2 (ja) * | 1993-10-29 | 1997-11-26 | 日本電気株式会社 | 半導体装置の製造方法 |
| TW501263B (en) * | 2001-07-20 | 2002-09-01 | United Microelectronics Corp | MOS structure with improved substrate-triggered effect for on-chip ESD protection |
| TW573288B (en) | 2001-09-28 | 2004-01-21 | Sony Corp | Display memory, drive circuit, display and portable information apparatus |
| US6473349B1 (en) | 2001-11-29 | 2002-10-29 | Motorola, Inc. | Cascode sense AMP and column select circuit and method of operation |
| CN1316706C (zh) * | 2002-11-15 | 2007-05-16 | 华邦电子股份有限公司 | 快速触发的静电保护电路及其方法 |
| US6862208B2 (en) | 2003-04-11 | 2005-03-01 | Freescale Semiconductor, Inc. | Memory device with sense amplifier and self-timed latch |
| JP4405174B2 (ja) | 2003-05-01 | 2010-01-27 | パナソニック株式会社 | 画像表示制御方法および画像表示装置 |
| WO2005091301A1 (ja) * | 2004-03-24 | 2005-09-29 | Fujitsu Limited | 強誘電体メモリ |
| JP4553620B2 (ja) * | 2004-04-06 | 2010-09-29 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
| KR100562654B1 (ko) * | 2004-04-20 | 2006-03-20 | 주식회사 하이닉스반도체 | 균등화신호(bleq) 구동회로 및 이를 사용한 반도체메모리 소자 |
| KR100605592B1 (ko) * | 2004-05-06 | 2006-07-31 | 주식회사 하이닉스반도체 | 멀티-포트 메모리 소자의 리드용 버스 연결회로 |
| DE102004045219B4 (de) | 2004-09-17 | 2011-07-28 | Qimonda AG, 81739 | Anordnung und Verfahren zum Auslesen von Widerstandsspeicherzellen |
| US7015100B1 (en) | 2004-12-23 | 2006-03-21 | United Microelectronics Corp. | Method of fabricating one-time programmable read only memory |
| KR100632640B1 (ko) * | 2005-03-10 | 2006-10-12 | 주식회사 하이닉스반도체 | 플래쉬 메모리 소자의 제조방법 |
| US7200043B2 (en) * | 2005-05-31 | 2007-04-03 | Elite Semiconductor Memory Technology, Inc. | Nonvolatile memory using a two-step cell verification process |
| US20070024325A1 (en) | 2005-08-01 | 2007-02-01 | Chung-Kuang Chen | Sense amplifier with input offset compensation |
| KR101171192B1 (ko) * | 2005-10-21 | 2012-08-06 | 삼성전자주식회사 | 박막트랜지스터 기판와 그 제조방법 |
| KR100816748B1 (ko) * | 2006-03-16 | 2008-03-27 | 삼성전자주식회사 | 프로그램 서스펜드/리줌 모드를 지원하는 상 변화 메모리장치 및 그것의 프로그램 방법 |
| CA2649002C (en) | 2006-12-22 | 2010-04-20 | Sidense Corp. | A program verify method for otp memories |
| US7916556B2 (en) | 2007-01-09 | 2011-03-29 | Sony Corporation | Semiconductor memory device, sense amplifier circuit and memory cell reading method using a threshold correction circuitry |
| JP2008218625A (ja) | 2007-03-02 | 2008-09-18 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| US7755871B2 (en) * | 2007-11-28 | 2010-07-13 | Amazing Microelectronic Corp. | Power-rail ESD protection circuit with ultra low gate leakage |
| CN100570747C (zh) * | 2008-08-05 | 2009-12-16 | 中国科学院上海微系统与信息技术研究所 | 相变存储器 |
| US7936590B2 (en) | 2008-12-08 | 2011-05-03 | Qualcomm Incorporated | Digitally-controllable delay for sense amplifier |
| JP4720912B2 (ja) * | 2009-01-22 | 2011-07-13 | ソニー株式会社 | 抵抗変化型メモリデバイス |
| CN102308338B (zh) | 2009-02-06 | 2015-08-05 | 赛鼎矽公司 | 高可靠性的otp存储器 |
| US8817432B2 (en) * | 2009-04-09 | 2014-08-26 | Ememory Technology Inc. | Power switch embedded in ESD PAD |
| KR101083302B1 (ko) | 2009-05-13 | 2011-11-15 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
| TWI425768B (zh) * | 2010-05-03 | 2014-02-01 | Ememory Technology Inc | 可避免輸出電壓產生壓降之高壓選擇電路 |
| US8536898B2 (en) | 2010-06-02 | 2013-09-17 | David James Rennie | SRAM sense amplifier |
| US20120086068A1 (en) | 2010-10-06 | 2012-04-12 | Synopsys Inc. | Method for depositing a dielectric onto a floating gate for strained semiconductor devices |
| US8605495B2 (en) * | 2011-05-09 | 2013-12-10 | Macronix International Co., Ltd. | Isolation device free memory |
| US8817433B2 (en) * | 2011-07-28 | 2014-08-26 | Arm Limited | Electrostatic discharge protection device having an intermediate voltage supply for limiting voltage stress on components |
| CN102664041B (zh) * | 2012-05-22 | 2015-01-21 | 安徽大学 | 一种基于bist控制的可编程sram时序控制系统 |
| KR20140009712A (ko) * | 2012-07-12 | 2014-01-23 | 삼성전자주식회사 | 전압 레귤레이터, 전압 레귤레이팅 시스템, 메모리 칩, 및 메모리 장치 |
| US8792267B1 (en) | 2013-01-23 | 2014-07-29 | Lsi Corporation | Memory having sense amplifier for output tracking by controlled feedback latch |
| US9281074B2 (en) * | 2013-05-16 | 2016-03-08 | Ememory Technology Inc. | One time programmable memory cell capable of reducing leakage current and preventing slow bit response |
| US9218877B2 (en) | 2013-06-19 | 2015-12-22 | Broadcom Corporation | Differential bit cell |
| KR20150120557A (ko) * | 2014-04-17 | 2015-10-28 | 에스케이하이닉스 주식회사 | 반도체 메모리를 포함하는 전자 장치 및 이의 동작 방법 |
| TWI566383B (zh) | 2014-10-24 | 2017-01-11 | 力旺電子股份有限公司 | 非揮發性記憶體 |
| US9705307B2 (en) * | 2015-01-27 | 2017-07-11 | Qualcomm Incorporated | Self-sensing reverse current protection switch |
| CN106451385B (zh) * | 2015-08-06 | 2019-01-01 | 天钰科技股份有限公司 | 静电放电保护电路与集成电路 |
| US9613692B1 (en) | 2015-12-16 | 2017-04-04 | Stmicroelectronics International N.V. | Sense amplifier for non-volatile memory devices and related methods |
| US9881687B2 (en) * | 2015-12-18 | 2018-01-30 | Texas Instruments Incorporated | Self-latch sense timing in a one-time-programmable memory architecture |
| KR102517711B1 (ko) | 2016-06-30 | 2023-04-04 | 삼성전자주식회사 | 메모리 셀 및 이를 포함하는 메모리 장치 |
| US9824749B1 (en) | 2016-09-02 | 2017-11-21 | Arm Limited | Read assist circuitry |
| JP2018041518A (ja) | 2016-09-06 | 2018-03-15 | 東芝メモリ株式会社 | メモリデバイス |
| CN106409338B (zh) | 2016-09-26 | 2019-11-26 | 西安紫光国芯半导体有限公司 | 一种用于Flash存储器的差分位线结构及其操作方法 |
| US9859003B1 (en) * | 2016-10-26 | 2018-01-02 | Arm Limited | Selective writes in a storage element |
| TWI618220B (zh) * | 2016-11-01 | 2018-03-11 | 世界先進積體電路股份有限公司 | 靜電放電保護電路 |
| CN206480626U (zh) * | 2017-01-22 | 2017-09-08 | 建荣集成电路科技(珠海)有限公司 | 一种静电放电保护电路、芯片及电子设备 |
-
2019
- 2019-01-15 TW TW108101557A patent/TWI693766B/zh active
- 2019-02-21 US US16/281,099 patent/US10650868B2/en active Active
- 2019-02-26 US US16/285,218 patent/US10692546B2/en active Active
- 2019-02-27 US US16/286,609 patent/US10692981B2/en active Active
- 2019-03-19 TW TW108109254A patent/TWI689049B/zh active
- 2019-03-19 TW TW108109238A patent/TWI678042B/zh active
- 2019-03-28 US US16/367,278 patent/US10930746B2/en active Active
- 2019-04-01 TW TW108111585A patent/TWI703574B/zh active
- 2019-04-01 TW TW108111462A patent/TWI680465B/zh active
- 2019-04-02 CN CN201910260183.3A patent/CN110391240B/zh active Active
- 2019-04-02 CN CN201910259401.1A patent/CN110390990B/zh active Active
- 2019-04-08 TW TW108112158A patent/TWI679651B/zh active
- 2019-04-17 CN CN201910307644.8A patent/CN110390967B/zh active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN110391240A (zh) | 2019-10-29 |
| US20190326304A1 (en) | 2019-10-24 |
| TW202001879A (zh) | 2020-01-01 |
| US10650868B2 (en) | 2020-05-12 |
| TWI679651B (zh) | 2019-12-11 |
| US20190325924A1 (en) | 2019-10-24 |
| US10692981B2 (en) | 2020-06-23 |
| CN110390990B (zh) | 2021-05-04 |
| TW201944399A (zh) | 2019-11-16 |
| TWI693766B (zh) | 2020-05-11 |
| CN110390990A (zh) | 2019-10-29 |
| US10692546B2 (en) | 2020-06-23 |
| US20190325923A1 (en) | 2019-10-24 |
| TW201944404A (zh) | 2019-11-16 |
| US10930746B2 (en) | 2021-02-23 |
| TWI678042B (zh) | 2019-11-21 |
| CN110390967A (zh) | 2019-10-29 |
| TWI689049B (zh) | 2020-03-21 |
| TW201944680A (zh) | 2019-11-16 |
| CN110390967B (zh) | 2021-06-01 |
| TW201944544A (zh) | 2019-11-16 |
| CN110391240B (zh) | 2021-11-02 |
| TWI680465B (zh) | 2019-12-21 |
| US20190325977A1 (en) | 2019-10-24 |
| TWI703574B (zh) | 2020-09-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI678042B (zh) | 靜電放電保護系統 | |
| CN103247621B (zh) | 静电放电保护电路 | |
| CN109672159B (zh) | 静电放电保护的电路、系统及方法 | |
| US10475504B2 (en) | Integrated protecting circuit of semiconductor device | |
| US20130342940A1 (en) | Electrostatic discharge protection circuit | |
| CN211830608U (zh) | 包括具有动态耦合到漏极的本体的nmos晶体管的电路 | |
| CN103151350B (zh) | 集成电路电源轨抗静电保护的触发电路结构 | |
| US10396550B2 (en) | ESD protection charge pump active clamp for low-leakage applications | |
| US10897131B2 (en) | Electrostatic discharge protection circuit for bypassing an ESD current | |
| CN107004638B (zh) | 半导体集成电路 | |
| US10158225B2 (en) | ESD protection system utilizing gate-floating scheme and control circuit thereof | |
| US8730624B2 (en) | Electrostatic discharge power clamp with a JFET based RC trigger circuit | |
| US9614368B2 (en) | Area-efficient active-FET ESD protection circuit | |
| US20170338221A1 (en) | Integrated circuit and electrostatic discharge protection circuit thereof | |
| KR20080076411A (ko) | 정전기 보호 회로 | |
| CN110994574A (zh) | 耐高压的电源钳位电路 | |
| TW201401478A (zh) | 防止跨越電壓域之靜電放電失效 | |
| US10749336B2 (en) | ESD protection circuit with passive trigger voltage controlled shut-off | |
| CN102655406B (zh) | 接收电路 | |
| US10333295B2 (en) | Electrostatic protection circuit and integrated circuit | |
| US9154133B2 (en) | ESD robust level shifter | |
| US11552470B2 (en) | Electrostatic discharge circuit | |
| CN113314519A (zh) | 一种芯片io引脚的esd保护电路 | |
| US9425183B2 (en) | Active guard ring structure to improve latch-up immunity | |
| US7154721B2 (en) | Electrostatic discharge input protection circuit |