TW201911474A - 半導體裝置及其製造方法 - Google Patents
半導體裝置及其製造方法 Download PDFInfo
- Publication number
- TW201911474A TW201911474A TW107122384A TW107122384A TW201911474A TW 201911474 A TW201911474 A TW 201911474A TW 107122384 A TW107122384 A TW 107122384A TW 107122384 A TW107122384 A TW 107122384A TW 201911474 A TW201911474 A TW 201911474A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- opening
- thickness
- contact structure
- liner layer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6215—Fin field-effect transistors [FinFET] having multiple independently-addressable gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H10W20/033—
-
- H10W20/035—
-
- H10W20/054—
-
- H10W20/066—
-
- H10W20/0698—
-
- H10W20/076—
-
- H10W20/083—
-
- H10W20/089—
-
- H10W20/20—
-
- H10W20/40—
-
- H10W20/425—
-
- H10D64/0112—
-
- H10W20/047—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本揭露係有關一種裝置及方法,其包括在填充設置於半導體基材上方的開口之前配置襯墊層的輪廓。襯墊層具有在開口底部的第一厚度及在開口頂部的第二厚度,第二厚度為小於第一厚度。在一實施方式中,被填充的開口提供接觸構造。
Description
積體電路(IC)產業已經歷指數性成長。IC材料及設計的技術進步已產生數代的積體電路,而每一代相比上一代具有更小及更複雜的電路。在IC演進的過程中,功能密度(即每晶片面積的互連裝置數量)已通常提升,而幾何尺寸(即使用製造程序可創造的最小部件(或線路))已減小。此尺度縮小程序通常藉由增加生產效率及降低相關成本而提供效益。
此種尺度縮小還增加加工及製造IC的複雜性,並且為了實現此些進步,需要IC加工及製造中的類似發展。例如,當半導體裝置特徵變得彼此靠近時,各個接觸元件也提供與裝置特徵的連接。形成此些嚴格約束且經常具有顯著高度的特徵會提高加工上挑戰。在鰭式場效電晶體(FinFET)製造程序期間,此些製程裕度(process window)會進一步緊縮。尤其,減少鰭片間距及增加鰭片高度明顯限制現有程序於形成FinFET裝置的源極及汲極或閘極特徵之 接觸特徵的能力。因此,雖然技術通常已足以達到其預期目的,但在各方面仍無法完全令人滿意。
102~118‧‧‧方塊
200、200'‧‧‧半導體裝置
202‧‧‧基材
204‧‧‧閘極構造
204A‧‧‧硬遮罩層
206‧‧‧源極/汲極特徵
208‧‧‧矽化物
210‧‧‧間隔元件
212‧‧‧介電層
214‧‧‧接觸開口
302、702、1002、1004‧‧‧襯墊層
402‧‧‧遮罩層
502‧‧‧剩餘襯墊層
802‧‧‧金屬填充層
902、1202‧‧‧接觸構造
904‧‧‧互連線
906‧‧‧層間介電體層
1302‧‧‧隔離區
A、A'、B、B'、C、C'‧‧‧切線方向
h1、h2、H1、H2‧‧‧高度
t4、t5、t6、t7、t8‧‧‧厚度
當結合附圖閱讀時,從以下的詳細描述中可更好理解本揭露。應強調者,根據產業中標準慣例,各種特徵並未按比例繪製且僅用於說明目的。實際上,各種特徵之尺度可任意增大或縮小,以便使論述明晰。
第1圖為根據本揭露各種態樣的用於製造半導體裝置之方法的流程圖。
第2至9圖為根據本揭露各種態樣的第1圖方法之示例實施方式中步驟所製造半導體裝置的剖面示意圖。
第10至12圖為根據本揭露各種態樣的第1圖方法之另一示例實施方式中步驟所製造半導體裝置的剖面示意圖。
第13圖為根據本揭露各種態樣的半導體裝置之實施方式的透視示意圖。
第14A、14B及14C圖為根據本揭露一些態樣的第13圖裝置之示例實施方式中各種剖面示意圖的部分。
第15A、15B及15C圖為根據本揭露一些態樣的第13圖裝置之另一示例實施方式中各種剖面示意圖的部分。
以下揭露提供用於實現本揭露的不同特徵之許多不同實施方式或實施例。部件及配置的具體實施例為描述 如下以簡化本揭露。當然,此些僅為實施例且並非旨在限制。例如,在下面的描述中,形成第一特徵在第二特徵之上可包括其中以直接接觸形成第一及第二特徵的實施方式,並且還可包括其中在第一及第二特徵之間可形成附加特徵,使得第一及第二特徵可不直接接觸的實施方式。
此外,本揭露可在各種實施例中重複元件符號及/或字母。此重複為出於簡化及明確的目的且本身並不決定所論述各種實施方式及/或組態之間的關係。再者,在本揭露的後述內容中,形成一特徵在另一特徵上、連接至及/或耦合至另一特徵可包括其中特徵以直接接觸形成的實施方式,並且還可包括其中附加特徵以插入(interposing)特徵形成的實施方式,使得特徵可能不直接接觸。另外,空間相對用語,例如「下部」、「上部」、「水平」、「垂直」、「以上」、「上方」、「以下」、「下方」、「向上」、「向下」、「頂部」、「底部」以及其衍生者(例如「水平地」、「向下地」、「向上地」等),為用於簡化本揭露中一個特徵與另一特徵間之關係。空間相對用語旨在含有其包括特徵的裝置之不同方向。
還應該注意者,本揭露介紹以多閘極電晶體或鰭式多閘極電晶體(fin-type multi-gate transistor,本文稱為FinFET裝置)形式的某些示例實施方式。此裝置可包括P型金屬氧化物半導體FinFET裝置或N型金屬氧化物半導體FinFET裝置。FinFET裝置可為雙閘極裝置、三閘極裝置、塊晶裝置(bulk device)、絕緣層覆矽 (silicon-on-insulator,SOI)裝置及/或其它配置。本領域具有通常知識者從本揭露的各種態樣可認識到半導體裝置的其他實施例。例如,如本文所述的一些實施方式也可應用於環繞式閘極(gate-all-around,GAA)裝置、Ω型閘極(Omega-gate)裝置或Ⅱ型閘極(Pi-gate)裝置。本揭露也同樣適用於諸如平面FET的平面裝置。
如上所述,隨著技術節點縮小,製造半導體裝置的某些方面變得更具挑戰性,其包括,例如隨著開口的寬度(例如直徑)縮小,隨後以材料填充所述開口會變得更具挑戰性。典型的填充方法會導致品質及/或可靠性問題,例如在開口的填充材料中形成接縫或空隙。僅作為一實施例,填充形成用於接觸構造的開口會導致裝置性能問題,例如此些接縫或空隙所導致接觸構造的較高電阻。另一值得考慮的方面為其可能希望以多層材料填充開口。例如,作為阻障層或膠層的襯墊層能沉積在開口中,以避免從開口中隨後沉積的填充材料擴散到開口周圍的材料。例如,阻障/膠層可用於接觸開口以避免金屬填料擴散到在閘極構造或層間介電體(inter-layer dielectric,ILD)內的相鄰介電材料之中。然而,隨著技術節點的縮小而開口的寬度減少,襯墊層所需的厚度會佔據開口的百分比越來越大。在一些情況下,襯墊層(例如阻障/膠層)會佔據開口寬度的1/3至1/4,留下開口的其餘部分具有縮小的寬度,而難以被低電阻接觸金屬填充。在沉積方法上(例如物理氣相沉積),也會認知到關於填充開 口的挑戰,其導致材料聚集在開口頂部(稱作「倒懸(overhang)」)。
本文描述的某些構造及方法使得在填充半導體裝置製造中形成的開口時,能減少或甚至消除接縫及/或空隙形成及/或減少以上所述的其他挑戰。如在下面詳細論述的,在一些實施方式中,方法及構造提供襯墊層(例如,阻擋層和/或粘著層)的改良輪廓。改良輪廓的襯墊層在層的各個區域之間表現出厚度差異。在一些實施方式中,改良的輪廓允許襯墊起到適當的黏著促進劑及/或防擴散層的作用,同時也為隨後在開口內形成的附加層(例如附加金屬層)提供足夠的間距。
第1圖為根據本揭露各種態樣的用於製造積體電路裝置之方法100的流程圖。在本實施方式中,方法100製造積體電路裝置,其包括電晶體裝置,諸如具有閘極及相關的源極/汲極之FinFET裝置或平面FET裝置。第2至9圖為根據方法100的步驟所製造之裝置200的示例剖面示意圖。第2至9圖為了明晰起見已被簡化以更好地理解本揭露的發明概念。裝置200中能加入附加特徵,並且在裝置200的其它實施方式中能替換、改良或消除一些下述特徵。其也認知到,裝置200意味著與接觸構造的共面性,其為了易於描繪而提供且非旨在限制此配置。
裝置200包括電晶體的半導體裝置,其能被包括在微處理器、存儲單元及/或其它積體電路裝置中。此外,裝置200可為在積體電路(IC)晶片、系統晶片(system on chip,SoC)或其部分之加工期間所製造的中間裝置,其包括各種被動及主動微電子裝置,諸如電阻、電容、電感、二極體、P型場效電晶體(p-type field effect transistors,PFETs)、N型場效電晶體(n-type field effect transistors,NFETs)、金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field effect transistors,MOSFET)、互補式金屬氧化物半導體(complementary metal-oxide semiconductor,CMOSs)電晶體、二極(bipolar)電晶體、高電壓(high voltage)電晶體、高頻率(high frequency)電晶體、其他合適的構件或其組合。
方法100開始於提供基材之方塊102。使用第2圖的實施例,基材202為示例裝置200的基材。在一實施方式中,基材202為矽基材(例如晶圓)。或者,基材202可包含另一個元素半導體,諸如鍺;化合物半導體,包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或其組合。在又一選擇中,基材202為絕緣層覆矽(SOI),諸如具有埋入(buried)介電層。在實施方式中,基材202包括主動區,諸如用於形成主動裝置的p阱及n阱,並且可包括插入隔離區(例如淺溝槽隔離(shallow trench isolation,STI)特徵)。
方塊102中提供的基材具有要形成導電接觸構造的接觸區。如下所述,接觸構造藉由在絕緣層中創建接觸孔而形成,以形成與半導體基材中接觸區域的電性連接。此 些接觸孔或開口能隨後填充以導電材料(例如金屬)階梯覆蓋而確保具有低接觸電阻的可靠電性接觸,其提供足夠的階梯覆蓋。接觸構造可在閘極構造與上面的互連層、源極/汲極特徵之間,及/或在其他半導體裝置構件、主動或被動與上面的導電層之間連接。儘管在本實施例中形成接觸構造,應注意者,可實施本揭露一部分的其他實施方式也屬可能,其包括,例如使用方法100提供導電構造,經由基材通孔、取代閘極法(replacement gate method)(其中溝槽以金屬閘極填充)及/或形成在基材上的其他特徵(其中孔或溝槽需要填充),以連接互連層(例如,也稱為通孔)、部分的後保護互連結構(post-passivation interconnect structure,PPI)。
在一實施方式中,方塊102提供合適於製造平面場效電晶體的基材,其中基材包括在閘極下方及在源極與汲極區之間的通道區。接觸構造需要連接至平面FET的一或多個特徵(例如閘極、源極/汲極)。在一實施方式中,方塊102提供具有鰭狀構造的基材,其中鰭狀構造包括在閘極下方及在源極區與汲極區之間的通道區。接觸構造需要連接至FINFET的一或多個特徵(例如閘極、源極/汲極)。應注意者,本揭露中圖式的描繪適用於平面或FINFET裝置(例如,202表示長鰭片的剖面樣式)中每一者。再次參照圖2的實施例,裝置200包括複數個閘極構造204及複數個相關的源極/汲極區206。
閘極構造或閘極堆疊(gate stack)204包括閘極介電層及閘極電極層。閘極介電層可包括氧化矽或高k介電材料,諸如氧化鉿、氧化鋯、氧化鑭、氧化鈦、氧化釔,鈦酸鍶及/或其它合適的材料。閘極介電層可藉由化學氧化、熱氧化、原子層沉積(atomic layer deposition,ALD)、化學氣相沉積(chemical vapor deposition,CVD)及/或其他合適的方法形成。在一實施方式中,閘極電極層包括多晶矽,並且可藉由合適的沉積程序,諸如低壓化學氣相沉積(low-pressure chemical vapor deposition,LPCVD)及電漿化學氣相沈積(plasma-enhanced CVD,PECVD)形成。在一些實施方式中,閘極電極層包括n型或p型功函數層及金屬填充層。例如,n型功函數層可包含具有足夠低之有效功函數的金屬,例如鈦、鋁、碳化鉭、鉭碳氮化物、鉭矽氮化物或其組合。例如,p型功函數層可包含具有足夠大之有效功函數的金屬,例如氮化鈦、氮化鉭、釕、鉬、鎢、鉑或其組合。例如,金屬填充層可包括鋁、鎢、鈷、銅及/或其他合適的材料。閘極電極層可藉由CVD、PVD、電鍍及/或其他合適的程序形成。
在第2圖中,在一些實施方式中,閘極構造204為多晶矽閘極。在一些實施方式中,閘極堆疊204藉由取代閘極程序所形成,諸如其包括形成犧牲閘極(sacrificial gate)構造,即最終閘極堆疊的佔位(placeholder)。在一些實施方式中,閘極構造204包括在其閘極介電層與基材202的通道區之間的界面層。界面層可包括介電材料,諸如氧化 矽或氮氧化矽,並且可藉由化學氧化、熱氧化、ALD、CVD及/或其他合適的介電體所形成。閘極構造204可包括其它層,諸如一(或多個)硬遮罩層(參見以下的硬遮罩層204A)。
間隔元件210鄰接閘極構造204的側壁。間隔元件210可包括一或多個介電材料層,其提供例如密封間隔(seal spacer)及/或偏移間隔(offset spacer)。用於間隔元件210的示例介電組成包括氧化矽、氮化矽、氮氧化矽、碳化矽、其他合適的材料或其組合。在一些實施方式中,間隔元件210藉由沉積介電材料在基材202及閘極構造204上方並隨後非均向蝕刻(anisotropically etching)材料以形成間隔元件210。在蝕刻程序期間,間隔物的介電材料從基材202的一部分上移除,更具體地在源極/汲極區206上方。在形成間隔元件210之前及/或之後可進行植入、擴散及/或退火程序,以在源極/汲極區206中形成輕微摻雜的源極及汲極(lightly doped drain,LDD)特徵。
源極/汲極區206設置為與閘極構造204相鄰。在一些實施方式中,源極/汲極區206為基材202的合適摻雜區。在一些實施方式中,源極/汲極區206為外延成長材料(例如,其半導體組成可與基材202相同或不同)。源極/汲極特徵206摻雜有n型摻雜劑及/或p型摻雜劑以提供合適的導電性而形成裝置200。摻雜劑可在外延成長程序及/或其他合適程序的期間藉由離子植入、擴散而導入。在一些實施方式中,摻雜劑的導入在退火程序之後。
例如,在一些實施方式中,在裝置200配置為n型裝置(例如,具有n-通道)的情況下,源極/汲極特徵206包括摻雜有磷、砷、其他n型摻雜物或其組合的矽或矽碳(例如,形成Si:P外延層或Si:C:P外延層)。在一些實施方式中,在裝置200配置為p型裝置(例如,具有p-通道)的情況下,源極/汲極特徵206包括摻雜有硼、其他p型摻雜劑或其組合的矽鍺(SiGe)(例如,形成Si:Ge:B外延層)。
矽化物區208設置在源極/汲極區206的頂部區上。矽化物區208包括金屬矽化物組成。金屬矽化物可包括矽化鎳、矽化鈷、矽化鎢、矽化鉭、矽化鈦、矽化鉑、矽化鉺、矽化鈀或其組合。矽化物區208可為源極/汲極特徵206的一部分(例如,位於與基材202之頂部表面共面的平面之下)。矽化物區208可藉由在源極/汲極特徵206上方沉積金屬組成並進行退火以形成源極/汲極特徵的頂部部分之矽化(silicidation)。
介電層212設置在基材202的上方;介電層212也稱為層間介電體(ILD)層。介電層212可藉由沉積程序(諸如化學氣相沉積(CVD)、物理氣相沉積(physical vapor deposition,PVD)或其他合適的方法)所形成。介電層212包括介電材料,諸如氧化矽、氮化矽、氮氧化矽、由TEOS形成的氧化物、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼磷矽酸鹽玻璃(borophosphosilicate glass,BPSG)、低k介電材料、其他合適的介電材料或其組合。示例的低k介電材料包括氟化矽石玻璃(fluorinated silica glass,FSG)、碳摻雜氧化矽、Black Diamond®(加州聖克拉拉應用材料公司)、乾凝膠、氣凝膠、不定形氟化碳、聚對二甲苯、BCB(雙苯並環丁烯)、SiLK(陶氏化學公司,密西根州米德蘭市)、聚醯亞胺、其他合適的材料或其組合。在一些實施方式中,介電層212為低k介電層。在一些實施方式中,介電層212可包括具有多種介電材料的多層構造。
應注意者,接觸蝕刻終止層(未具體列舉)可設置在閘極構造204(間隔元件210)與層間介電體(ILD)212之間。
在提供定義有接觸區及設置有複數個特徵及/或層的基材之後,方法100然後進行到方塊104,其中開口(也稱為孔或溝槽)形成在接觸區中的一個層(或多個層)中,以露出下層特徵的頂部表面。在一實施方式中,一或多個開口露出源極/汲極區206的表面(具體地為源極/汲極區206的矽化物208)。在一實施方式中,一或多個開口露出出閘極構造204的頂部表面。閘極構造的頂部表面可為導電的,諸如矽化物或諸如鎢之金屬閘極結構的導電填充金屬。開口可藉由適當的微影圖案及接著的蝕刻程序(諸如乾式或電漿蝕刻程序)而形成。不同特徵類型(例如,閘極及源極/汲極)的開口可同時形成或在不同步驟中形成。在一些實施方式中,開口可具有約15奈米(nm)至50nm之間的寬度。應注意者,第2圖的剖面示意圖描繪源極/汲極特徵206及閘極構造204兩者的接觸孔。此為便於描繪且並非意指閘極的接觸構造與源極/汲極特徵的接觸構造為共面。在其他實施方 式中,在與源極/汲極的接觸開口214共面(例如,與基材202的頂部表面相垂直平面)的區域,閘極構造204可具有設置在其上方的介電體(例如,硬遮罩層及接著的介電層212)。在一實施方式中,接觸開口214具有至少1:5的寬高比(aspect ratio)。
參照第2圖的實施例,接觸孔214形成在介電層212中。如所描繪的接觸孔214露出閘極構造204的頂部表面及源極/汲極特徵206(例如,矽化物208)的頂部表面。應注意者,在至少一些實施方式中,矽化物特徵208在蝕刻接觸孔214之後形成。例如,開口214露出源極/汲極特徵206然後進行矽化(其可包括鍺-矽化(germano-silicidation))而形成矽化物208。例如,矽化程序可藉由沉積金屬層(例如,以下所述襯墊層的一部分或單獨的一層)在源極/汲極特徵206的露出部分(例如,外延層)之上,對金屬層進行退火使得金屬層與源極/汲極特徵206中的矽反應以形成矽化金屬,然後移除未反應的金屬層(如果有的話)而完成。在其他實施方式中,如下所述,在方塊106中,襯墊層的沉積使得金屬組成形成矽化物特徵208。在形成接觸開口214之後,可進行清潔程序(例如,惰性氣體之濺鍍)。清潔程序可移除在開口底部所不需要的自然氧化物。
方法100然後進行至方塊106,其中在接觸孔中形成襯墊層的沉積。襯墊層也可稱為膠(或黏著)層(例如,為改善上面的層與開口的側壁之間的黏著性)及/或阻障層(例如,為避免擴散)。在一實施方式中,襯墊層配置(例如, 厚度及組成)為避免金屬擴散至相鄰特徵(例如,閘極構造204及/或介電層212)中。在一實施方式中,襯墊層配置(例如,厚度及組成)為提高開口中隨後沉積的導電填料與介電側壁材料(例如,介電層212諸如SiN/SiO2)之間的黏著性。
在一實施方式中,方塊106沉積諸如鈦(Ti)的金屬襯墊層。在一些實施方式中,藉由物理氣相沉積(PVD)或其他合適的沉積方法而沉積金屬(例如鈦)。金屬襯墊層可設置在開口214的側壁及底部上。Ti與源極/汲極特徵206形成介面(interface)。然後進行矽化(其可包括鍺-矽化)以形成矽化物208,其使用鈦並將基材退火,使得金屬(例如Ti)襯墊層與在源極/汲極特徵206中的半導體(例如矽)反應而形成金屬矽化物。
在一實施方式中,襯墊層包括取代金屬層或添加至金屬層(例如Ti)的金屬氮化物組成,諸如TaN、TiN、TiSiN、TaSiN可被使用。在一實施方式中,金屬氮化物組成直接設置在襯墊層的第一金屬上及上方。在一些實施方式中,省略襯墊層的金屬並設置金屬氮化物層在開口中的側壁上及/或在開口的底部。因此,在襯墊層包括接觸開口側壁的介電材料之一些實施方式中,矽化物特徵208可在沉積介電阻障層之前形成。金屬氮化物材料(諸如TaN或TiN)可藉由化學氣相沉積(CVD)及/或其他合適的沉積方法形成。
參照第3圖的實施例,其描繪襯墊層302。如上所述,在一實施方式中,襯墊層302包括金屬如鈦。在一實施方式中,將鈦襯墊層302沉積並接著進行退火而形成矽化 物區208。在另一或進一步實施方式中,襯墊層302包括TiN。例如,TiN可形成在金屬層(諸如Ti)之上。襯墊層302的其他實施例包括TaN。在一些實施方式中,襯墊層302為如上所述的層之組合,其包括例如具有Ti/TiN堆疊的層。
在一實施方式中,襯墊層302具有沉積厚度t1、t2及t3。在一實施方式中,t1、t2及t3在厚度上實質相等(其中實質上包括典型伴隨一程序的厚度變化,諸如10%或更小)。在一實施方式中,t1、t2及/或t3可在大約在約10至30埃之間。在一些實施方式中,厚度t1、t2及t3由形成襯墊層之材料或層的組成(例如,Ti及TiN)提供。在其他實施方式中,厚度t1、t2及t3為單一組成。
在一些實施方式中,襯墊層302為用於形成矽化物208的金屬。因此,在開口214的底部以厚度t1沉積襯墊層302之後,在源極/汲極206的矽化期間,襯墊層302的金屬部分(例如Ti)可能全部或部分消耗在開口214的底部。雖然未具體描繪,在一些實施方式中,襯墊層302也設置在介電層212的頂部表面上。介電層212上的襯墊層302隨後可藉由平面化程序移除。
第1圖的方法100然後進行至方塊108,在用以接觸的開口中形成遮罩層。遮罩層可形成在襯墊層之一部分上方,此襯墊層為在方塊106中沉積的。遮罩層可包括底部抗反射塗層(bottom antireflective coating,BARC)材料。「BARC」材料能指有機及無機BARC材料。有機BARC包括但不限於聚碸、聚脲、聚脲碸、聚丙烯酸酯及聚(乙烯 基吡啶)。無機BARC包括但不限於氮氧化矽(SiOxNy)。遮罩材料的其他實施例包括光阻劑、聚合物及/或其他合適的材料。
在一些實施方式中,可藉由合適的沉積製程來沉積遮罩材料,例如旋轉塗佈、CVD或其他合適的沉積程序,隨後將材料回蝕(etch back)至所需高度。回蝕可將接觸開口中的遮罩材料維持在一高度,此高度距離基材的頂部表面之距離大於閘極構造的頂部表面。
參照第4圖的實施例,遮罩材料402形成在襯墊層302上方的接觸開口214中。遮罩材料402具有從半導體基材202的頂部表面起算之高度h1。閘極構造204具有從半導體基材202的頂部表面起算之高度h2。h1大於h2。在一實施方式中,h1比h2大約20%至50%。使h1大於h2能減輕或避免損害接觸開口214下方之閘極構造204的閘極材料(例如,功函數金屬)。
方法100然後進行到方塊110。使用遮罩層作為遮罩元件,從開口移除襯墊層的一部分。因此,方塊110的蝕刻程序對襯墊層材料是有選擇性的。在一實施方式中,藉由濕蝕刻程序執行襯墊層之一部分的移除。在一實施方式中,蝕刻程序以酸為基礎。在一些實施方式中,蝕刻程序包括HCl:H2O2:H2O(「標準清潔2(standard clean 2)」或SC2)。在其他實施方式中,使用其他蝕刻劑,此蝕刻劑維持對襯墊層的選擇性,同時減少或消除對遮罩層的蝕刻。
參照第5圖的實施例,當遮罩層402設置在開口214中時,從開口214的側壁之頂部部分移除露出的襯墊層302。在遮罩元件402下方部分的襯墊層則被維持,現以剩餘或經蝕刻襯墊層502表示。在一實施方式中,如圖所示,從露出介電體212的側壁之上部部分,蝕刻繼續將襯墊層302實質上或完全地移除。在其他實施方式中,剩餘襯墊層502的薄膜(例如殘餘物)可保留在開口214的上部側壁上。
然後,方法100進行至方塊112,其中由開口移除遮罩層。遮罩層可以從基材剝除。在一實施方式中,遮罩層藉由灰化程序移除。參照第6圖的實施例,遮罩層402已從開口214移除。
在第1圖之方法100的一實施方式中,方法100在方塊112之後進行至方塊116,其中對襯墊層執行一或多種材料之另一(例如,第二次)沉積。在方塊116中沉積的襯墊層可與上述在方塊106中沉積者為相同組成。在一實施方式中,在方塊116中沉積的襯墊層為TiN或TaN。在一實施方式中,在方塊106中沉積的襯墊層包括Ti接著為TiN,並且方塊116中的襯墊層僅包括TiN。
在方塊116中,襯墊層的材料之第二沉積可包括:沉積材料在接觸開口的上部側壁(例如,先前已移除襯墊層的位置)、接觸開口的下部側壁(例如,可保留先前沉積襯墊層的位置)以及開口的底部(例如,可保留先前沉積襯墊層的位置)。方塊116的沉積可藉由CVD或其他合適的沉積方法執行。
因此,由方法100之實施方式提供的最終襯墊層,相較於在開口的上部側壁,在開口的底部及開口的下部側壁具有不同的厚度。這是因為在下部側壁及底部的襯墊層部分包括來自第一沉積(方塊106)以及第二沉積(方塊116)的材料,然而相鄰於開口的上部側壁之襯墊層的上部部分較薄一由於其僅包含來自第二沉積(方塊116)的材料,或來自第一沉積(方塊106)中較薄的殘餘材料與來自第二沉積(方塊116)的材料。上部部分的組成可由方塊116的沉積決定,然而在下部側壁的襯墊層部分之組成則包括上述兩個沉積步驟。
參考第7圖的實施例,藉由在第6圖的剩餘襯墊層502上執行襯墊層材料的第二沉積,已形成襯墊層702。襯墊層702具有厚度t4在開口214的上部側壁(例如,位置高於高度h1的側壁)。襯墊層702具有厚度t5在開口214的下部側壁(例如,小於高度h1)。襯墊層702具有厚度t6在開口214的底部。t5及t6可實質上相等。t5及t6每一個可大於t4。在一實施方式中,t5(或t6)與t4的比值約為2:1。在一實施方式中,t3:t4的比值可約為1:2。茲重申,t5及t6來自在方塊106及方塊116中沉積的襯墊層。
應注意者,因為襯墊層在開口的頂部部分較薄(例如,t4),一些實施方式中,能將附加層沉積在襯墊層的上方,因而減輕或避免在接觸構造中形成金屬接縫/空隙缺陷。這是因為剩餘開口的可用寬度更大。還應該注意者,厚度t6應被控制,以考慮阻障完整性(barrier integrity)與接 觸電阻之間的折衝,例如,t6愈厚則阻障完整性越大,但必須增加接觸電阻。然而,應認知到,在一些實施方式中必須維持t4,才足以繼續避免擴散(例如,在802及212之間)。
方法100繼續到對具有襯墊層的開口執行金屬填充以形成接觸構造。在一實施方式中,將含金屬之一或多個導電材料的填充層沉積至接觸孔中。例如,可沉積含鋁的金屬填充層。其他示例材料包括鋁、鋁合金(諸如鋁/矽/銅合金)、銅、銅合金、鈦、氮化鈦、鉭、氮化鉭、鎢、多晶矽、金屬矽化物、其他合適的金屬或其組合。金屬矽化物可包括矽化鎳、矽化鈷、矽化鎢、矽化鉭、矽化鈦、矽化鉑、矽化鉺、矽化鈀或其組合。在一些實施方式中,金屬填充層802包括複數個層。參照第8圖的實施例,提供接觸填充金屬802以填充接觸開口212。將沉積的填充金屬平坦化以形成包括填充金屬802及襯墊層702的接觸構造902。
在方法100的一些實施態樣中,在基材上形成多層互連(multilayer interconnect,MLI)特徵的附加層。MLI特徵與裝置200的各種組件進行電氣耦合,使得各種組件可如裝置200的設計要求所界定之功能進行操作。MLI特徵能包括金屬層及ILD層的組合,其配置為形成垂直互連特徵(諸如接觸構造及/或通孔)及/或水平互連特徵(諸如線路)。各種導電特徵包括類似於接觸構造的材料。在一些實施態樣中,使用鑲嵌(damascene)程序及/或雙鑲嵌程序形成以銅為基礎的多層互連構造。經由第9圖的實施例,第一金屬線904(例如,MLI的銅互連)形成在接觸構造902 上方。互連線904可電氣耦合至接觸構造902。另一ILD層906可設置在介電層212上方。
因此,方法100的一實施方式提供襯墊層輪廓的配置,使得其可在一些實施方式中適合於黏著及/或擴散阻障層,但是在開口的上部部分之厚度減小。
在方法100的另一實施方式中,方法100以類似於上述而進行,除了在方法100的方塊112中除去遮罩層之後執行附加的選擇性蝕刻步驟。亦即,在一些實施方式中,在方塊112中除去遮罩層之後(並在如上述的方塊116中沉積襯墊層材料之前),方法100進行至第1圖的方塊114。方塊114包括從開口的側壁移除襯墊層材料之另外的部分。在一實施方式中,從開口側壁(位於開口底部之襯墊層厚度之上方)完全移除襯墊層。在開口底部的襯墊層此部分仍保留,以便保護下面的源極/汲極特徵(例如,源極/汲極的矽化物/外延層)及/或閘極層(諸如閘極結構的金屬層(例如,功函數))。因此,在方法100的一實施方式中,存有襯墊層的兩步驟回蝕程序(例如,方塊110及方塊114)。
在方塊114,藉由蝕刻程序移除襯墊層之另外的部分。蝕刻程序可使用與方塊110不同的化學品。在一實施方式中,關於襯墊層的材料,方塊114之蝕刻程序中的蝕刻速率慢於方塊110。在一實施方式中,方塊114的蝕刻程序為濕蝕刻,例如,施加過氧化物至基材。
參照第10圖的實施例,提供與上述裝置200實質上類似的裝置200'。實際上,在一些實施方式中,由上述 第6圖的裝置200製造裝置200'。更具體地,將第6圖的裝置200供給至方塊114進行剩餘襯墊層502的額外蝕刻。第10圖的裝置200'說明從開口214之側壁的底部部分移除蝕刻過的襯墊層502(如第6圖繪示)。襯墊層(在第10圖中以1002表示)保留在開口214的底部(例如,底部表面)。
在一些實施方式中,跟著第一襯墊層的沉積(方塊106),可執行定向電漿處理以改變部分的第一襯墊層之蝕刻選擇性。在一實施方式中,定向電漿處理增強對於形成在開口側壁上的襯墊層與形成在開口底部上的襯墊層之間的蝕刻選擇性。在一些實施方式中,改良側壁上襯墊層的組成,使得其可更容易蝕刻。如上所述,這能有利於移除鄰接於開口側壁的底部部分之襯墊層部分,同時維持在開口的底部的襯墊層部分。
在方塊114的移除程序之後,方法100的實施方式進行到方塊116,其中再次沉積襯墊層的材料。方塊116可實質上類似於上述內容。使用第11圖的實施例,藉由沉積襯墊層材料在開口214中(包括在開口的側壁及底部上,且在開口底部留下的襯墊層1002(第10圖)上方)形成襯墊層1004。在一實施方式中,沉積厚度約t7的襯墊材料。因此,提供具有在開口214的側壁上為厚度t7並在開口的底部為厚度t8的襯墊層1004。t8為大於t7。在一實施方式中,t7與t8的比值為1比2。
方法100的實施方式然後進行至方塊118,其中執行金屬填充程序。方塊118可實質上類似於上述內容。如 上所述,第12圖說明以填充金屬802填充開口214之後的裝置200'。接觸構造1202包括填充金屬802及配置的襯墊層1004。
因此,方法100的另一實施方式還提供襯墊層輪廓的配置,使得其可在一些實施方式中適合於黏著及/或擴散阻障,但在開口的上部部分以及開口的下部側壁部分減少厚度。
第13、14A、14B、14C、15A、15B及15C圖中繪示根據本揭露中一或多個態樣各自的半導體裝置。第13圖繪示示例FINFET裝置1300的一部分,其可使用本揭露中一或多個態樣製造。第14A及15A圖為此裝置沿著A-A'切線方向之不同實施方式的剖面示意圖(雖然繪示兩個閘極構造),其沿著此裝置的鰭片或通道。第14B及15B圖為本裝置沿著B-B'切線之不同實施方式的剖面示意圖,其沿著閘極接觸點。第14C及15C圖為此裝置沿著C-C'切線之不同實施方式的剖面示意圖,其沿著源極/汲極接觸構造(y軸)。應注意者,第14C和15C圖提供接觸構造,其接合複數個源極/汲極特徵206,此僅為說明且非旨在限制;在其他實施方式中,接觸特徵可接合單一源極/汲極特徵206。
第13至15C圖的裝置可使用上述方法100之實施方式中一或多個步驟製造。尤其是,第14A、14B及14C圖提供裝置200的示例實施方式;第15A、15B及15C圖提供裝置200'的示例實施方式。為了便於理解及避免重複,可使用以上相同的元件符號對特徵進行詮釋。
如上所述,第13至15C圖繪示FinFET裝置1300。FinFET裝置1300可為上述裝置200及/或裝置200'的一實施方式。FinFET裝置1300包括一或多個鰭式多閘場效電晶體(FET)。FinFET裝置1300包括基材202,此基材具有從其延伸的複數個鰭片,隔離區1302介於鰭片之間,閘極構造204(包括間隔元件210)設置在一或多個鰭片元件上且圍繞所述一或多個鰭片元件。基材202中複數個鰭片的每一個還包括源極/汲極區206,其中源極/汲極特徵形成在鰭片之中、之上及/或周圍。源極/汲極區206可外延生長在鰭片202上。源極/汲極區206可包括將要形成接點的矽化物區208。
在一實施方式中的FinFET裝置1300,諸如第14A、14B及14C圖所示,包括接觸構造902。接觸構造902可配置為實質上類似於上述內容(參照第2至9圖)。在一實施方式中的FinFET裝置1300,諸如第15A、15B及15C圖所示,包括接觸構造1202。接觸構造1202可實質上類似於上述內容(參照第2至6、10至12圖)。
雖然前述說明使用襯墊層以形成接觸構造的實施例,所說明的方法100及/或裝置的各種態樣也可以用在其他開口、孔或溝槽,這些開口、孔或溝槽在半導體裝置製造程序中被填充。僅作為一個實施例,方法100可用於形成溝槽內之金屬閘極的多個層,其由取代閘極程序所提供。因此,在以金屬閘極層(例如功函數)填充剩餘溝槽之前,可沉積並蝕刻襯墊層(例如,以1步驟或2步驟程序)。上文概述若 干實施方式之特徵,使得該些熟悉此項技術者可更好地理解本揭露之態樣。熟習此項技術者應瞭解,可輕易使用本揭露作為設計或修飾其他製程及結構的基礎,以便實施本文所介紹之實施方式的相同目的及/或達到相同優點。
在本揭露的一實施方式中,提供一種方法,其包括在半導體基材上方在層中形成開口。開口具有側壁及底部。第一沉積程序形成第一組成材料的層於側壁及底部上。形成遮罩層於此層上方之開口中。蝕刻此層的第一部分,並使用遮罩層以保護此層的第二部份。移除遮罩層以露出此層的第二部分。執行第二沉積程序以沉積第一組成材料於此層的第二部分上方及開口的側壁上。在執行第二沉積之後,以導電材料填充開口。
在另一實施方式中,提供一種方法,其包括提供具有閘極構造及源極/汲極區的基材。在基材、閘極構造及源極/汲極區上方沉積介電層。在介電層中蝕刻出第一開口,其露出閘極構造的頂部表面,以及在介電層中蝕刻出第二開口,其露出源極/汲極區的頂部表面。在第一開口及第二開口中沉積襯墊層的第一部分。之後,從第一開口及第二開口移除襯墊層的第一部分的頂部區。頂部區接合第一及第二開口的側壁的頂部部分。在移除頂部區之後,沉積襯墊層的第二部分。襯墊層的第一及第二部分提供第一厚度於第一及第二開口的側壁的頂部部分上,且提供第二厚度於第一及第二開口的底部上,第二厚度大於第一厚度。
在此還提供一種半導體裝置的一實施方式,其包括閘極構造及鄰近閘極構造的源極/汲極區。第一接觸構造接合閘極構造。第一接觸構造包括襯墊層,此襯墊層在第一接觸構造的上部部分具有第一厚度,並在第一接觸構造的底部具有第二厚度。第二厚度大於第一厚度。導電填充層設置在襯墊層上方。
熟習此項技術者亦應認識到,此等效結構並未偏離本揭露之精神及範疇,並且可在不脫離本揭露之精神及範疇的情況下產生本文的各種變化、替代及更改。
Claims (20)
- 一種半導體製造方法,包括:形成一開口在一半導體基材上方的一層中,其中該開口具有一側壁及一底部;執行一第一沉積程序以在該側壁及該底部上形成一第一組成材料的一層;形成一遮罩層在該開口中的該層上方;蝕刻該層的一第一部分,並使用該遮罩層保護該層的一第二部分;移除該遮罩層以露出該層的該第二部分;執行一第二沉積程序以沉積該第一組成材料在該層的該第二部分上方及在該開口的該側壁上;以及在執行該第二沉積程序之後,以一導電材料填充該開口。
- 如請求項1之方法,其中該第一沉積程序包括形成該第一組成材料覆蓋一第二組成材料,該第二組成材料不同於該第一組成材料。
- 如請求項1之方法,其中該第一組成材料為TiN。
- 如請求項1之方法,進一步包含:在移除該遮罩層之後及在執行該第二沉積程序之前,執行另一蝕刻以移除設置在該開口的該側壁上之該層的該 第二部分之一區域。
- 如請求項4之方法,其中該另一蝕刻並未從該開口的該底部移除該層的該第二部分。
- 如請求項4之方法,進一步包含:在該第一沉積程序之後,在該層上執行一定向電漿處理。
- 如請求項6之方法,其中該定向電漿處理改變該層的該第一部份及該第二部分之一區域的一蝕刻速率。
- 如請求項1之方法,進一步包含:形成一互連線,其接合該導電材料的一頂部表面。
- 如請求項1之方法,進一步包含:形成一源極/汲極特徵在該半導體基材中,其中該開口設置在該源極/汲極特徵上。
- 一種半導體製造方法,包括:提供一基材,其具有一閘極構造及一源極/汲極區;沉積一介電層在該基材、該閘極構造及該源極/汲極區上方;於該介電層中蝕刻出一第一開口,露出該閘極構造的 一頂部表面,以及於該介電層中蝕刻出一第二開口,露出該源極/汲極區的一頂部表面;沉積一襯墊層的一第一部分在該第一開口及該第二開口中;從該第一開口及該第二開口移除該襯墊層的該第一部分的一頂部區,其中該頂部區接合該第一開口及第二開口的一側壁之一頂部部分;以及在移除該頂部區之後,沉積該襯墊層的一第二部分,其中該襯墊層的該第一及第二部分提供一第一厚度在該第一開口及該第二開口的該側壁的該頂部部分上,以及提供一第二厚度在該第一開口及該第二開口的一底部上,該第二厚度大於該第一厚度。
- 如請求項10之方法,進一步包含:在該襯墊層上方以一導電材料填充該第一開口及該第二開口。
- 如請求項10之方法,其中移除該襯墊層的該第一部分的該頂部區包括:沉積一遮罩元件以保護該襯墊層的該第一部分之一底部區,其中該底部區設置在該第一開口及該第二開口的一側壁上,其各自在該頂部區以下。
- 如請求項12之方法,進一步包含:在沉積該第二部分之前,移除該遮罩元件;以及從該第一開口及該第二開口移除該襯墊層的該第一部 分之一頂部區,其中該頂部區接合該第一開口及該第二開口的側壁之一頂部部分。
- 如請求項13之方法,進一步包含:在移除該遮罩元件之後,蝕刻該第一部分的該底部區。
- 一種半導體裝置,包括:一閘極構造及鄰近該閘極構造的一源極/汲極區;以及一第一接觸構造,其接合該閘極構造,其中該第一接觸構造包括:一襯墊層,其在該第一接觸構造的一上部部分具有一第一厚度並在該第一接觸構造的一底部部分具有一第二厚度,其中該第二厚度大於該第一厚度;以及一導電填充層在該襯墊層上方。
- 如請求項15之半導體裝置,進一步包含:一第二接觸構造,其接合該源極/汲極區,其中該第二接觸構造包括:該襯墊層在該第二接觸構造的一上部部分具有該第一厚度並在該第二接觸構造的一底部部分具有該第二厚度;以及一導電填充層在該襯墊層上方。
- 如請求項15之半導體裝置,其中在該第一接觸構造的一側壁之一底部部分上,該第一接觸構造的 襯墊層具有該第二厚度,該側壁的該底部部分從該第一接觸構造的該上部部分以下延伸至該第一接觸構造的該底部部分之一底部表面。
- 如請求項17之半導體裝置,其中該側壁的該底部部分具有高於該閘極構造的一高度。
- 如請求項15之半導體裝置,其中該襯墊層包括TiN。
- 如請求項15之半導體裝置,其中在該第一接觸構造的一側壁之一底部部分上,該第一接觸構造的該襯墊層具有該第一厚度,該側壁的該底部部分從該第一接觸構造的該上部部分以下延伸至該第一接觸構造的該底部部分之一底部表面。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201762527423P | 2017-06-30 | 2017-06-30 | |
| US62/527,423 | 2017-06-30 | ||
| US15/906,092 US10720358B2 (en) | 2017-06-30 | 2018-02-27 | Semiconductor device having a liner layer with a configured profile and method of fabricating thereof |
| US15/906,092 | 2018-02-27 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201911474A true TW201911474A (zh) | 2019-03-16 |
| TWI698957B TWI698957B (zh) | 2020-07-11 |
Family
ID=64738914
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107122384A TWI698957B (zh) | 2017-06-30 | 2018-06-28 | 半導體裝置及其製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US10720358B2 (zh) |
| KR (1) | KR102133326B1 (zh) |
| CN (1) | CN109216274B (zh) |
| TW (1) | TWI698957B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10177038B1 (en) | 2017-11-30 | 2019-01-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Prevention of contact bottom void in semiconductor fabrication |
| KR102505229B1 (ko) * | 2018-10-02 | 2023-03-06 | 삼성전자주식회사 | 반도체 소자 및 반도체 소자 제조 방법 |
| US11545391B2 (en) * | 2020-02-11 | 2023-01-03 | Micron Technology, Inc. | Conductive interconnects and methods of forming conductive interconnects |
| KR20230012361A (ko) | 2021-07-15 | 2023-01-26 | 삼성전자주식회사 | 집적회로 소자 |
| US12362238B2 (en) * | 2022-05-26 | 2025-07-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gate process and related structure |
| US12272621B2 (en) * | 2022-06-17 | 2025-04-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Buried conductive structure in semiconductor substrate |
Family Cites Families (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE10142690A1 (de) * | 2001-08-31 | 2003-03-27 | Infineon Technologies Ag | Kontaktierung des Emitterkontakts einer Halbleitervorrichtung |
| US6674124B2 (en) | 2001-11-15 | 2004-01-06 | General Semiconductor, Inc. | Trench MOSFET having low gate charge |
| KR100744798B1 (ko) | 2001-12-29 | 2007-08-01 | 매그나칩 반도체 유한회사 | 반도체 소자의 컨택 플러그 형성 방법 |
| US7407875B2 (en) | 2006-09-06 | 2008-08-05 | International Business Machines Corporation | Low resistance contact structure and fabrication thereof |
| KR101275025B1 (ko) * | 2007-07-12 | 2013-06-14 | 삼성전자주식회사 | 반도체 소자용 배선 구조물 및 이의 형성방법 |
| US8816444B2 (en) | 2011-04-29 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and methods for converting planar design to FinFET design |
| US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
| US8785285B2 (en) | 2012-03-08 | 2014-07-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacture thereof |
| US8860148B2 (en) | 2012-04-11 | 2014-10-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for FinFET integrated with capacitor |
| US8823065B2 (en) | 2012-11-08 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US9105490B2 (en) | 2012-09-27 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US8772109B2 (en) | 2012-10-24 | 2014-07-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for forming semiconductor contacts |
| US9236300B2 (en) | 2012-11-30 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact plugs in SRAM cells and the method of forming the same |
| US8835262B2 (en) * | 2013-01-08 | 2014-09-16 | Globalfoundries Inc. | Methods of forming bulk FinFET devices by performing a recessing process on liner materials to define different fin heights and FinFET devices with such recessed liner materials |
| US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
| US10192969B2 (en) * | 2014-08-19 | 2019-01-29 | Intel Corporation | Transistor gate metal with laterally graduated work function |
| CN105826197A (zh) * | 2015-01-08 | 2016-08-03 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件及其制造方法、电子装置 |
| KR102400375B1 (ko) | 2015-04-30 | 2022-05-20 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
| US9449921B1 (en) * | 2015-12-15 | 2016-09-20 | International Business Machines Corporation | Voidless contact metal structures |
| US9496225B1 (en) | 2016-02-08 | 2016-11-15 | International Business Machines Corporation | Recessed metal liner contact with copper fill |
| US9691658B1 (en) * | 2016-05-19 | 2017-06-27 | Globalfoundries Inc. | Contact fill in an integrated circuit |
| US9805983B1 (en) * | 2016-08-19 | 2017-10-31 | International Business Machines Corporation | Multi-layer filled gate cut to prevent power rail shorting to gate structure |
-
2018
- 2018-02-27 US US15/906,092 patent/US10720358B2/en active Active
- 2018-05-09 KR KR1020180053144A patent/KR102133326B1/ko active Active
- 2018-05-15 CN CN201810461224.0A patent/CN109216274B/zh active Active
- 2018-06-28 TW TW107122384A patent/TWI698957B/zh active
-
2020
- 2020-07-20 US US16/933,541 patent/US11545390B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN109216274A (zh) | 2019-01-15 |
| US20190006235A1 (en) | 2019-01-03 |
| CN109216274B (zh) | 2021-11-30 |
| KR102133326B1 (ko) | 2020-07-14 |
| US20200350205A1 (en) | 2020-11-05 |
| TWI698957B (zh) | 2020-07-11 |
| US10720358B2 (en) | 2020-07-21 |
| US11545390B2 (en) | 2023-01-03 |
| KR20190003327A (ko) | 2019-01-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11410877B2 (en) | Source/drain contact spacers and methods of forming same | |
| TWI725459B (zh) | 內連線結構及其形成方法 | |
| CN107026201B (zh) | 半导体装置及其制造方法 | |
| TWI698957B (zh) | 半導體裝置及其製造方法 | |
| US12469746B2 (en) | Contact structure of a semiconductor device | |
| TW202002169A (zh) | 半導體裝置的製造方法 | |
| TW202021002A (zh) | 半導體結構及其形成方法 | |
| CN111128858A (zh) | 半导体结构的制造方法 | |
| US20210313424A1 (en) | Source/Drain Metal Contact and Formation Thereof | |
| KR102545432B1 (ko) | 인터커넥트 구조 및 방법 | |
| TWI793711B (zh) | 半導體結構及其製造方法 | |
| TW202240669A (zh) | 半導體裝置的製造方法 | |
| CN220439613U (zh) | 半导体装置 | |
| US20240363402A1 (en) | Interconnect structure and method | |
| CN114823494A (zh) | 互连结构及其形成方法 | |
| CN116978864A (zh) | 半导体器件及其制造方法 | |
| CN116454065A (zh) | 半导体元件及其形成的方法 | |
| TWI873596B (zh) | 半導體裝置及其製造方法 |