[go: up one dir, main page]

TW201816950A - 晶片封裝結構及其製造方法 - Google Patents

晶片封裝結構及其製造方法 Download PDF

Info

Publication number
TW201816950A
TW201816950A TW106135088A TW106135088A TW201816950A TW 201816950 A TW201816950 A TW 201816950A TW 106135088 A TW106135088 A TW 106135088A TW 106135088 A TW106135088 A TW 106135088A TW 201816950 A TW201816950 A TW 201816950A
Authority
TW
Taiwan
Prior art keywords
reinforcing frame
channel
chip
wafer
disposed
Prior art date
Application number
TW106135088A
Other languages
English (en)
Other versions
TWI641086B (zh
Inventor
王啓安
徐宏欣
張文雄
Original Assignee
力成科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力成科技股份有限公司 filed Critical 力成科技股份有限公司
Publication of TW201816950A publication Critical patent/TW201816950A/zh
Application granted granted Critical
Publication of TWI641086B publication Critical patent/TWI641086B/zh

Links

Classifications

    • H10W74/117
    • H10P14/47
    • H10W42/121
    • H10W70/05
    • H10W70/09
    • H10W70/093
    • H10W70/479
    • H10W70/60
    • H10W70/635
    • H10W70/65
    • H10W72/071
    • H10W72/20
    • H10W72/30
    • H10W74/01
    • H10W74/016
    • H10W74/111
    • H10W74/121
    • H10W74/127
    • H10W74/129
    • H10W76/01
    • H10W76/153
    • H10W76/40
    • H10W95/00
    • H10W99/00
    • H10W72/072
    • H10W72/07204
    • H10W72/073
    • H10W72/075
    • H10W72/241
    • H10W72/252
    • H10W72/5445
    • H10W72/884
    • H10W72/9413
    • H10W74/00
    • H10W74/019
    • H10W76/167
    • H10W90/701
    • H10W90/724
    • H10W90/734
    • H10W90/754

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Packaging Frangible Articles (AREA)

Abstract

晶片封裝結構包括重佈線路層、至少一晶片、補強框、密封體以及多個焊球。重佈線路層包括彼此相對的第一表面以及第二表面。晶片配置在第一表面上且與重佈線路層電性連接。補強框配置在第一表面上且包括至少一貫穿槽。晶片配置於貫穿槽中,且補強框剛性大於重佈線路層的剛性。密封體密封晶片以及補強框且覆蓋第一表面。焊球配置在第二表面上且與重佈線路層電性連接。

Description

晶片封裝結構及其製造方法
本發明是有關於一種封裝結構及其製造方法,且特別是有關於一種晶片封裝結構及其製造方法。
現代電子裝置為了其應用(例如行動應用)而要求小尺寸、大記憶容量以及高效能。因此,納入於現代電子裝置(例如行動電子裝置)中的半導體晶片封裝亦必須具有小尺寸、大記憶容量以及高效能。
一般來說,印刷電路板(printed circuit board,PCB)包括通常由聚醯亞胺(polyimide)材料製成的絕緣基板以及通常由銅(Cu)製成的導電圖案。導電圖案可安置於基板的層之間或安置於基板的一表面上。在晶片封裝用於電子系統(例如行動電子裝置中的主板)中時,為達成接合目的,封裝可能會經受高溫製程。形成焊球或是將晶片封裝接合至電路板的高溫製程可能會因晶片封裝中各種構件之間的熱膨脹係數(coefficient of thermal expansion;CTE)的不匹配(mismatch)而導致封裝翹曲(warpage)。此種翹曲可能會造成晶片封裝與電路板之間的連接失敗(open connection failure)。除此之外,此種翹曲也會導致在安裝時抵靠在主板的焊球的高度不均勻,而造成接觸不良(contact failure)。
本發明提供一種晶片封裝結構及其製造方法,其能減少晶片封裝結構的翹曲,以提高晶片封裝結構的信賴度以及結構強度。
本發明提供一種晶片封裝結構,其包括重佈線路層、至少一晶片、補強框以及密封體。重佈線路層包括彼此相對的第一表面以及第二表面。晶片配置在第一表面上且與重佈線路層電性連接。補強框配置在第一表面上且包括至少一貫穿槽(through cavity)。晶片配置於貫穿槽中,且補強框的剛性(stiffness)大於重佈線路層的剛性。密封體密封晶片以及補強框且覆蓋第一表面。
在本發明的一實施例中,晶片包括主動表面以及配置在主動表面上的多個接墊,主動表面面向重佈線路層,且接墊安裝在重佈線路層上。
在本發明的一實施例中,黏著層包括焊膏(solder paste)或是晶粒貼合膜(die attach film;DAF)。
在本發明的一實施例中,補強框的材料包括金屬。
本發明提供一種晶片封裝結構的製造方法,其包括以下步驟。在載板上配置至少一晶片。在載板上配置補強框。補強框包括至少一貫穿槽,且晶片配置於貫穿槽中。形成密封體以密封晶片以及補強框並覆蓋載板。移除載板以暴露出密封體、晶片以及補強框的底表面。在密封體、晶片以及補強框的底表面上形成重佈線路層。補強框的剛性大於重佈線路層的剛性。
在本發明一實施例中,晶片藉由覆晶(flip-chip)接著技術安裝在載板上。
基於上述,本揭露的晶片封裝結構會經受高溫製程(例如在重佈線路層上形成焊球),而造成晶片封裝結構的翹曲。因此,在形成重佈線路層以及焊球之前,補強框被配置為環繞晶片。補強框的剛性大於重佈線路層的剛性,從而增強晶片封裝結構的剛性以及結構強度。除此之外,還能夠減少晶片封裝結構的翹曲,進而改善晶片封裝結構的信賴度。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1至圖7繪示依照本發明一實施例的一種晶片封裝結構的製造方法。在本實施例中,一種晶片封裝結構的製造方法包括以下步驟。請參照圖1,在載板105上配置至少一晶片110(此處繪示一個晶片)。晶片110包括面向載板105的主動表面112以及配置在主動表面112上的多個接墊114。在本實施例中,晶片110藉由覆晶(flip-chip)接著技術安裝在載板105上,但本發明不限於此。
接著,請參照圖2以及圖3,在載板105上配置如圖3所示的補強框120。補強框120包括至少一貫穿槽(through cavity)122。如圖2所示,晶片110配置在貫穿槽122中。在本實施例中,補強框120可以更包括底表面S1以及至少一通道124。底表面S1與載板105接觸。通道124配置於補強框120的側壁128上。如圖3所示,通道124與貫穿槽122相通(communicate)。在本實施例中,補強框120的材料包括金屬,但本發明不限於此。
除此之外,在補強框120配置在黏著層160上之前,可以在載板105上配置黏著層160。亦即,黏著層160配置在載板105以及補強框120之間,以使得補強框120藉由黏著層160貼附在載板105上。黏著層160可包括焊膏(solder paste)或是晶粒貼合膜(die attach film;DAF)。
接著,請參照圖4,形成密封體130以密封晶片110以及補強框120並覆蓋載板105。在本實施例中,密封體130填入貫穿槽122以密封晶片,且密封體130可以由通道124從貫穿槽122中流出,以均勻的覆蓋載板105的頂表面。藉此,密封體130填入貫穿槽122以及通道124兩者。
接著,請參照圖5以及圖6,移除載板105以暴露出底表面S1(包括密封體130、晶片110以及補強框120被暴露出的表面)。在其他的實施例中,黏著層160可以被形成為覆蓋載板105的整個頂表面,以固定補強框120以及晶片110。如此一來,當載板105被移除時,底表面S1可以是平坦的表面(planar surface)。接著,圖5所示的結構可以被翻過來,以在底表面S1上形成重佈線路層140。在本實施例中,補強框120的剛性(stiffness)大於重佈線路層140的剛性。亦即,相較於重佈線路層140,補強框120較硬,以提供晶片封裝結構100的結構強度。
接著,請參照圖7,在重佈線路層140上形成多個焊球150。焊球150與重佈線路層140電性連接。在此時,晶片封裝結構100的製造過程已實質上完成。
在本實施例中,晶片封裝結構100會經受在重佈線路層140上形成焊球150及/或是將晶片封裝結構100接合至電路板的高溫製程。此高溫製程可能會因晶片封裝結構100中各種構件之間的熱膨脹係數(coefficient of thermal expansion;CTE)的不匹配(mismatch)而導致晶片封裝結構100的翹曲(warpage)。因此,在形成焊球150之前,補強框120被配置為環繞晶片100,從而增強晶片封裝結構100的剛性以及減少由高溫製程所造成的翹曲。
從結構的角度來看,請參照圖7,由以上所揭露的方法所製造的晶片封裝結構100包括重佈線路層140、晶片110、補強框120、密封體130以及多個焊球150。重佈線路層140包括彼此相對的第一表面142以及第二表面144。晶片110配置在第一表面142上且與重佈線路層140電性連接。補強框120配置在第一表面142上且包括貫穿槽122。晶片110配置在貫穿槽122中,且補強框120的剛性大於重佈線路層140的剛性。密封體130密封晶片以及補強框120且覆蓋第一表面142。焊球150配置在第二表面144上且與重佈線路層140電性連接。
在本實施例中,補強框120可以更包括通道124。通道124形成於補強框120的側壁。通道124與貫穿槽122相通。底表面S1為面向重佈線路層140的表面。補強框120的底表面可更包括黏著層160,以使得補強框120可以藉由黏著層160黏著至載板105。黏著層160可包括焊膏或是晶粒貼合膜。在其他實施例中,補強框120的底表面、晶片110的主動表面以及密封體130可以彼此相互共面(coplanar)。因此,重佈線路層140可以直接形成在補強框120的底表面、晶片110的主動表面以及密封體130上。
圖8繪示依照本發明一實施例的補強框。圖9繪示依照本發明一實施例的晶片封裝結構。值得注意的是,圖9所示的晶片封裝結構100a包括與圖7所示的晶片封裝結構100相同或相似的多個特徵。為了清楚以及簡單起見,將會省略關於相同或相似的特徵的詳細描述,且相同或相似的構件由相同或相似的標號表示。以下將描述圖9所示的晶片封裝結構100a與圖7所示的晶片封裝結構100的主要差異點。
在本實施例中,晶片封裝結構100a可以包括多個晶片110,且補強框120可以對應地包括多個貫穿槽122。晶片110分別配置於貫穿槽122中。除此之外,補強框120可以更包括多個通道124以及至少一分隔壁(division wall)126。分隔壁126配置於任兩相鄰的貫穿槽122之間以定義貫穿槽122。通道124配置於補強框120的側壁128及/或分隔壁126上。通道124與貫穿槽122相通。在本實施例中,至少一個通道124配置於分隔壁126上,以使得貫穿槽122能夠藉由在分隔壁126上的通道124而彼此相通。藉此,當形成密封體130以密封晶片110時,密封體130可以藉由在分隔壁126上的通道124而流入貫穿槽122以密封每一晶片110。並且,密封體130可以由通道124從貫穿槽122中流出,以均勻的覆蓋載板105的頂表面。除此之外,由於密封體130藉由通道124包裹著(wrap around)補強框120,補強框120能夠被堅固地且安全地鎖在密封體130中,以改善晶片封裝結構100、100a的信賴度。
綜上所述,本揭露的晶片封裝結構會經受高溫製程(例如在重佈線路層上形成焊球)。此高溫製程可能會造成晶片封裝結構的翹曲。因此,在形成焊球之前,補強框被配置為環繞晶片。補強框的剛性大於重佈線路層的剛性,從而增強晶片封裝結構的剛性以及結構強度。據此,晶片封裝結構的翹曲能夠被減少且晶片封裝結構的信賴度能夠被改善。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、100a‧‧‧晶片封裝結構
105‧‧‧載板
110‧‧‧晶片
112‧‧‧主動表面
114‧‧‧接墊
120‧‧‧補強框
122‧‧‧貫穿槽
124‧‧‧通道
126‧‧‧分隔壁
128‧‧‧側壁
130‧‧‧密封體
140‧‧‧重佈線路層
142‧‧‧第一表面
144‧‧‧第二表面
150‧‧‧焊球
160‧‧‧黏著層
S1‧‧‧底表面
圖1至圖7繪示依照本發明一實施例的一種晶片封裝結構的製造方法。 圖8繪示依照本發明一實施例的補強框。 圖9繪示依照本發明一實施例的晶片封裝結構。

Claims (10)

  1. 一種晶片封裝結構,包括: 重佈線路層,包括彼此相對的第一表面以及第二表面; 至少一晶片,配置在所述第一表面上且與所述重佈線路層電性連接; 補強框,配置在所述第一表面上且包括至少一貫穿槽(through cavity),其中所述晶片配置於所述貫穿槽中,且所述補強框的剛性(stiffness)大於所述重佈線路層的剛性;以及 密封體,密封所述晶片以及所述補強框且覆蓋所述第一表面。
  2. 如申請專利範圍第1項所述的晶片封裝結構,更包括多個焊球配置在所述第二表面上,且所述焊球與所述重佈線路層電性連接。
  3. 如申請專利範圍第1項所述的晶片封裝結構,其中所述補強框包括至少一通道,所述通道形成於所述補強框的至少一側壁上,所述通道與所述貫穿槽相通(communicate),且所述密封體填入所述貫穿槽以及所述通道。
  4. 如申請專利範圍第1項所述的晶片封裝結構,其中所述補強框的底表面更包括黏著層。
  5. 如申請專利範圍第1項所述的晶片封裝結構,其中所述至少一晶片的數量為多個晶片,所述至少一貫穿槽的數量為多個貫穿槽,所述多個晶片分別配置於所述多個貫穿槽中,所述補強框更包括多個通道以及至少一分隔壁(division wall),所述多個通道配置在所述補強框的多個側壁上,所述多個通道與所述多個貫穿槽相通,所述分隔壁配置於任兩相鄰的所述貫穿槽之間以定義所述貫穿槽,且所述至少一通道配置於所述分隔壁上。
  6. 一種晶片封裝結構的製造方法,包括: 在載板上配置至少一晶片; 在所述載板上配置補強框,其中所述補強框包括至少一貫穿槽,且所述晶片配置於所述貫穿槽中; 形成密封體以密封所述晶片以及所述補強框並覆蓋所述載板; 移除所述載板以暴露出所述密封體、所述晶片以及所述補強框的底表面;以及 在所述密封體、所述晶片以及所述補強框的所述底表面上形成重佈線路層,其中所述補強框的剛性大於所述重佈線路層的剛性。
  7. 如申請專利範圍第6項所述的晶片封裝結構的製造方法,更包括: 在所述重佈線層上形成多個焊球,所述焊球與所述重佈線路層電性連接。
  8. 如申請專利範圍第6項所述的晶片封裝結構的製造方法,其中所述補強框包括至少一通道,所述通道形成於所述補強框的至少一側壁上,所述通道與所述貫穿槽相通,且所述密封體填入所述貫穿槽以及所述通道。
  9. 如申請專利範圍第6項所述的晶片封裝結構的製造方法,其中在所述載板上配置所述補強框的所述步驟包括: 在所述載板上配置黏著層;以及 在所述黏著層上配置所述補強框,以使得所述補強框貼附在所述載板上。
  10. 如申請專利範圍第6項所述的晶片封裝結構的製造方法,其中所述至少一晶片的數量為多個晶片,所述至少一貫穿槽的數量為多個貫穿槽,所述多個晶片分別配置於所述多個貫穿槽中,所述補強框更包括多個通道以及至少一分隔壁,所述多個通道配置在所述補強框的多個側壁上,所述多個通道與所述多個貫穿槽相通,所述分隔壁配置於任兩相鄰的所述貫穿槽之間以定義所述貫穿槽,且所述至少一通道配置於所述分隔壁上。
TW106135088A 2016-10-21 2017-10-13 晶片封裝結構及其製造方法 TWI641086B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201662410853P 2016-10-21 2016-10-21
US62/410,853 2016-10-21

Publications (2)

Publication Number Publication Date
TW201816950A true TW201816950A (zh) 2018-05-01
TWI641086B TWI641086B (zh) 2018-11-11

Family

ID=61969893

Family Applications (2)

Application Number Title Priority Date Filing Date
TW106133054A TWI646642B (zh) 2016-10-21 2017-09-27 晶片封裝結構及其製造方法
TW106135088A TWI641086B (zh) 2016-10-21 2017-10-13 晶片封裝結構及其製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW106133054A TWI646642B (zh) 2016-10-21 2017-09-27 晶片封裝結構及其製造方法

Country Status (3)

Country Link
US (2) US10177060B2 (zh)
CN (2) CN107978569B (zh)
TW (2) TWI646642B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI691041B (zh) * 2019-01-29 2020-04-11 矽品精密工業股份有限公司 電子封裝件及其封裝基板與製法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10170339B2 (en) * 2016-10-25 2019-01-01 Nanya Technology Corporation Semiconductor structure and a manufacturing method thereof
US10797007B2 (en) * 2017-11-28 2020-10-06 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
KR20190088810A (ko) * 2018-01-19 2019-07-29 삼성전자주식회사 팬-아웃 반도체 패키지
DE102018125127A1 (de) * 2018-10-11 2020-04-16 Osram Opto Semiconductors Gmbh Optoelektronisches Bauelement und Verfahren zu seiner Herstellung
US11393746B2 (en) * 2020-03-19 2022-07-19 Taiwan Semiconductor Manufacturing Company, Ltd. Reinforcing package using reinforcing patches
CN111402734A (zh) * 2020-03-26 2020-07-10 武汉华星光电半导体显示技术有限公司 柔性显示模组及其制备方法与柔性显示装置
CN113174307B (zh) * 2021-01-15 2022-02-15 北京中科生仪科技有限公司 基于核酸检测芯片安装仓的上盖
US11830859B2 (en) * 2021-08-30 2023-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Package structures and method for forming the same
TWI797790B (zh) * 2021-10-21 2023-04-01 友達光電股份有限公司 電子裝置

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10150117A (ja) * 1996-11-20 1998-06-02 Hitachi Ltd テープ式ボールグリッドアレイ型半導体装置
JP3219043B2 (ja) * 1998-01-07 2001-10-15 日本電気株式会社 半導体装置のパッケージ方法および半導体装置
US6570259B2 (en) 2001-03-22 2003-05-27 International Business Machines Corporation Apparatus to reduce thermal fatigue stress on flip chip solder connections
JP2003092376A (ja) * 2001-09-17 2003-03-28 Sony Corp 半導体装置の実装方法及びその実装構造、並びに半導体装置及びその製造方法
KR100447867B1 (ko) 2001-10-05 2004-09-08 삼성전자주식회사 반도체 패키지
TWI236077B (en) 2002-12-31 2005-07-11 Unisemicon Co Ltd Stack package and fabricating method thereof
JP4390541B2 (ja) * 2003-02-03 2009-12-24 Necエレクトロニクス株式会社 半導体装置及びその製造方法
US20060118969A1 (en) * 2004-12-03 2006-06-08 Taiwan Semiconductor Manufacturing Co., Ltd. Flip chip ball grid array package assemblies and electronic devices with heat dissipation capability
US20070152326A1 (en) * 2005-12-29 2007-07-05 Lim Chia N Encapsulated external stiffener for flip chip package
US20080099910A1 (en) 2006-08-31 2008-05-01 Ati Technologies Inc. Flip-Chip Semiconductor Package with Encapsulant Retaining Structure and Strip
JP5224784B2 (ja) 2007-11-08 2013-07-03 新光電気工業株式会社 配線基板及びその製造方法
KR20090056044A (ko) 2007-11-29 2009-06-03 삼성전자주식회사 반도체 소자 패키지 및 이를 제조하는 방법
US7906857B1 (en) 2008-03-13 2011-03-15 Xilinx, Inc. Molded integrated circuit package and method of forming a molded integrated circuit package
JP2010103244A (ja) 2008-10-22 2010-05-06 Sony Corp 半導体装置及びその製造方法
US8283777B2 (en) * 2010-03-05 2012-10-09 Taiwan Semiconductor Manufacturing Company, Ltd. Compressive ring structure for flip chip packaging
US8610286B2 (en) 2011-12-08 2013-12-17 Stats Chippac, Ltd. Semiconductor device and method of forming thick encapsulant for stiffness with recesses for stress relief in Fo-WLCSP
CN202996814U (zh) * 2012-11-30 2013-06-12 华东科技股份有限公司 散热型半导体封装构造
US20140167243A1 (en) 2012-12-13 2014-06-19 Yuci Shen Semiconductor packages using a chip constraint means
US8772913B1 (en) * 2013-04-04 2014-07-08 Freescale Semiconductor, Inc. Stiffened semiconductor die package
KR20150091886A (ko) * 2014-02-04 2015-08-12 삼성전자주식회사 방열부재를 구비하는 반도체 패키지
US9330999B2 (en) * 2014-06-05 2016-05-03 Intel Corporation Multi-component integrated heat spreader for multi-chip packages
TWI578454B (zh) 2014-10-31 2017-04-11 尼克森微電子股份有限公司 扇出晶圓級晶片封裝結構及其製造方法
US9899238B2 (en) 2014-12-18 2018-02-20 Intel Corporation Low cost package warpage solution
US9653373B2 (en) 2015-04-09 2017-05-16 Samsung Electronics Co., Ltd. Semiconductor package including heat spreader and method for manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI691041B (zh) * 2019-01-29 2020-04-11 矽品精密工業股份有限公司 電子封裝件及其封裝基板與製法

Also Published As

Publication number Publication date
CN107978570B (zh) 2020-08-11
US20180114736A1 (en) 2018-04-26
TW201830608A (zh) 2018-08-16
US10424526B2 (en) 2019-09-24
CN107978569A (zh) 2018-05-01
TWI646642B (zh) 2019-01-01
US10177060B2 (en) 2019-01-08
TWI641086B (zh) 2018-11-11
US20180114734A1 (en) 2018-04-26
CN107978569B (zh) 2020-03-13
CN107978570A (zh) 2018-05-01

Similar Documents

Publication Publication Date Title
TWI641086B (zh) 晶片封裝結構及其製造方法
US10431556B2 (en) Semiconductor device including semiconductor chips mounted over both surfaces of substrate
US7989950B2 (en) Integrated circuit packaging system having a cavity
US7902650B2 (en) Semiconductor package and method for manufacturing the same
CN103247599B (zh) 半导体器件及其制造方法
US20150221625A1 (en) Semiconductor package having a dissipating plate
US8404518B2 (en) Integrated circuit packaging system with package stacking and method of manufacture thereof
US9000581B2 (en) Semiconductor package
US9548220B2 (en) Method of fabricating semiconductor package having an interposer structure
CN100378972C (zh) 散热器及使用该散热器的封装体
TW202105639A (zh) 電子封裝件
US9252068B2 (en) Semiconductor package
US9748157B1 (en) Integrated circuit packaging system with joint assembly and method of manufacture thereof
CN110875278A (zh) 半导体封装件
US9418874B2 (en) Method of fabricating semiconductor package
US20070052082A1 (en) Multi-chip package structure
TWI409932B (zh) 具凹槽之封裝結構及其製造方法
KR20130050077A (ko) 스택 패키지 및 이의 제조 방법
TW201330220A (zh) 具凹槽之封裝結構及其製造方法
TWI545714B (zh) 電子封裝件及其製法
KR20110133769A (ko) 적층 반도체 패키지
KR102233649B1 (ko) 적층형 반도체 패키지 및 적층형 반도체 패키지의 제조방법
CN118800734A (zh) 电子封装件及其制法
TW201511191A (zh) 半導體裝置
KR20080020386A (ko) 멀티 칩 패키지