CN107978570A - 芯片封装结构及其制造方法 - Google Patents
芯片封装结构及其制造方法 Download PDFInfo
- Publication number
- CN107978570A CN107978570A CN201710975918.1A CN201710975918A CN107978570A CN 107978570 A CN107978570 A CN 107978570A CN 201710975918 A CN201710975918 A CN 201710975918A CN 107978570 A CN107978570 A CN 107978570A
- Authority
- CN
- China
- Prior art keywords
- chip
- reinforcement frame
- groove
- passage
- packaging structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H10W74/117—
-
- H10P14/47—
-
- H10W42/121—
-
- H10W70/05—
-
- H10W70/09—
-
- H10W70/093—
-
- H10W70/479—
-
- H10W70/60—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W72/071—
-
- H10W72/20—
-
- H10W72/30—
-
- H10W74/01—
-
- H10W74/016—
-
- H10W74/111—
-
- H10W74/121—
-
- H10W74/127—
-
- H10W74/129—
-
- H10W76/01—
-
- H10W76/153—
-
- H10W76/40—
-
- H10W95/00—
-
- H10W99/00—
-
- H10W72/072—
-
- H10W72/07204—
-
- H10W72/073—
-
- H10W72/075—
-
- H10W72/241—
-
- H10W72/252—
-
- H10W72/5445—
-
- H10W72/884—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/019—
-
- H10W76/167—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Ceramic Engineering (AREA)
- Wire Bonding (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Geometry (AREA)
- Packaging Frangible Articles (AREA)
Abstract
本发明提供一种芯片封装结构及其制造方法。芯片封装结构包括重布线路层、至少一芯片、补强框、密封体以及多个焊球。重布线路层包括彼此相对的第一表面以及第二表面。芯片配置在第一表面上且与重布线路层电性连接。补强框配置在第一表面上且包括至少一贯穿槽。芯片配置于贯穿槽中,且补强框的刚性大于重布线路层的刚性。密封体密封芯片以及补强框且覆盖第一表面。焊球配置在第二表面上且与重布线路层电性连接。
Description
技术领域
本发明涉及一种封装结构及其制造方法,尤其涉及一种芯片封装结构及其制造方法。
背景技术
现代电子装置为了其应用(例如行动应用)而要求小尺寸、大存储容量以及高效能。因此,纳入于现代电子装置(例如行动电子装置)中的半导体芯片封装也必须具有小尺寸、大存储容量以及高效能。
一般来说,印刷电路板(printed circuit board,PCB)包括通常由聚酰亚胺(polyimide)材料制成的绝缘基板以及通常由铜(Cu)制成的导电图案。导电图案可安置于基板的层之间或安置于基板的一表面上。在芯片封装用于电子系统(例如行动电子装置中的主板)中时,为达成接合目的,封装可能会经受高温制程。形成焊球或是将芯片封装接合至电路板的高温制程可能会因芯片封装中各种构件之间的热膨胀系数(coefficient ofthermal expansion,CTE)的不匹配(mismatch)而导致封装翘曲(warpage)。此种翘曲可能会造成芯片封装与电路板之间的连接失败(open connection failure)。除此之外,此种翘曲也会导致在安装时抵靠在主板的焊球的高度不均匀,而造成接触不良(contactfailure)。
发明内容
本发明提供一种芯片封装结构及其制造方法,其能减少芯片封装结构的翘曲,以提高芯片封装结构的信赖度以及结构强度。
本发明提供一种芯片封装结构,其包括重布线路层、至少一芯片、补强框以及密封体。重布线路层包括彼此相对的第一表面以及第二表面。芯片配置在第一表面上且与重布线路层电性连接。补强框配置在第一表面上且包括至少一贯穿槽(through cavity)。芯片配置于贯穿槽中,且补强框的刚性(stiffness)大于重布线路层的刚性。密封体密封芯片以及补强框且覆盖第一表面。
在本发明的一实施例中,芯片包括主动表面以及配置在主动表面上的多个接垫,主动表面面向重布线路层,且接垫安装在重布线路层上。
在本发明的一实施例中,黏着层包括焊膏(solder paste)或是管芯贴合膜(dieattach film,DAF)。
在本发明的一实施例中,补强框的材料包括金属。
本发明提供一种芯片封装结构的制造方法,其包括以下步骤。在载板上配置至少一芯片。在载板上配置补强框。补强框包括至少一贯穿槽,且芯片配置于贯穿槽中。形成密封体以密封芯片以及补强框并覆盖载板。移除载板以暴露出密封体、芯片以及补强框的底表面。在密封体、芯片以及补强框的底表面上形成重布线路层。补强框的刚性大于重布线路层的刚性。
在本发明一实施例中,芯片通过倒装芯片(flip-chip)接着技术安装在载板上。
基于上述,本揭露的芯片封装结构会经受高温制程(例如在重布线路层上形成焊球),而造成芯片封装结构的翘曲。因此,在形成重布线路层以及焊球之前,补强框被配置为环绕芯片。补强框的刚性大于重布线路层的刚性,从而增强芯片封装结构的刚性以及结构强度。除此之外,还能够减少芯片封装结构的翘曲,进而改善芯片封装结构的信赖度。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1至图7示出依照本发明一实施例的一种芯片封装结构的制造方法。
图8示出依照本发明一实施例的补强框。
图9示出依照本发明一实施例的芯片封装结构。
附图标号说明
100、100a:芯片封装结构
105:载板
110:芯片
112:有源表面
114:接垫
120:补强框
122:贯穿槽
124:通道
126:分隔壁
128:侧壁
130:密封体
140:重布线路层
142:第一表面
144:第二表面
150:焊球
160:黏着层
S1:底表面
具体实施方式
图1至图7示出依照本发明一实施例的一种芯片封装结构的制造方法。在本实施例中,一种芯片封装结构的制造方法包括以下步骤。请参照图1,在载板105上配置至少一芯片110(此处示出一个芯片)。芯片110包括面向载板105的有源表面112以及配置在有源表面112上的多个接垫114。在本实施例中,芯片110通过倒装芯片(flip-chip)接着技术安装在载板105上,但本发明不限于此。
接着,请参照图2以及图3,在载板105上配置如图3所示的补强框120。补强框120包括至少一贯穿槽(through cavity)122。如图2所示,芯片110配置在贯穿槽122中。在本实施例中,补强框120可以还包括底表面S1以及至少一通道124。底表面S1与载板105接触。通道124配置于补强框120的侧壁128上。如图3所示,通道124与贯穿槽122相通(communicate)。在本实施例中,补强框120的材料包括金属,但本发明不限于此。
除此之外,在补强框120配置在黏着层160上之前,可以在载板105上配置黏着层160。也即,黏着层160配置在载板105以及补强框120之间,以使得补强框120通过黏着层160贴附在载板105上。黏着层160可包括焊膏(solder paste)或是管芯贴合膜(die attachfilm,DAF)。
接着,请参照图4,形成密封体130以密封芯片110以及补强框120并覆盖载板105。在本实施例中,密封体130填入贯穿槽122以密封芯片,且密封体130可以由通道124从贯穿槽122中流出,以均匀的覆盖载板105的顶表面。藉此,密封体130填入贯穿槽122以及通道124两者。
接着,请参照图5以及图6,移除载板105以暴露出底表面S1(包括密封体130、芯片110以及补强框120被暴露出的表面)。在其他的实施例中,黏着层160可以被形成为覆盖载板105的整个顶表面,以固定补强框120以及芯片110。如此一来,当载板105被移除时,底表面S1可以是平坦的表面(planar surface)。接着,图5所示的结构可以被翻过来,以在底表面S1上形成重布线路层140。在本实施例中,补强框120的刚性(stiffness)大于重布线路层140的刚性。也即,相较于重布线路层140,补强框120较硬,以提供芯片封装结构100的结构强度。
接着,请参照图7,在重布线路层140上形成多个焊球150。焊球150与重布线路层140电性连接。在此时,芯片封装结构100的制造过程已实质上完成。
在本实施例中,芯片封装结构100会经受在重布线路层140上形成焊球150和/或是将芯片封装结构100接合至电路板的高温制程。此高温制程可能会因芯片封装结构100中各种构件之间的热膨胀系数(coefficient of thermal expansion,CTE)的不匹配(mismatch)而导致芯片封装结构100的翘曲(warpage)。因此,在形成焊球150之前,补强框120被配置为环绕芯片100,从而增强芯片封装结构100的刚性以及减少由高温制程所造成的翘曲。
从结构的角度来看,请参照图7,由以上所揭示的方法所制造的芯片封装结构100包括重布线路层140、芯片110、补强框120、密封体130以及多个焊球150。重布线路层140包括彼此相对的第一表面142以及第二表面144。芯片110配置在第一表面142上且与重布线路层140电性连接。补强框120配置在第一表面142上且包括贯穿槽122。芯片110配置在贯穿槽122中,且补强框120的刚性大于重布线路层140的刚性。密封体130密封芯片以及补强框120且覆盖第一表面142。焊球150配置在第二表面144上且与重布线路层140电性连接。
在本实施例中,补强框120可以还包括通道124。通道124形成于补强框120的侧壁。通道124与贯穿槽122相通。底表面S1为面向重布线路层140的表面。补强框120的底表面可还包括黏着层160,以使得补强框120可以通过黏着层160黏着至载板105。黏着层160可包括焊膏或是管芯贴合膜。在其他实施例中,补强框120的底表面、芯片110的主动表面以及密封体130可以彼此相互共面(coplanar)。因此,重布线路层140可以直接形成在补强框120的底表面、芯片110的主动表面以及密封体130上。
图8示出依照本发明一实施例的补强框。图9示出依照本发明一实施例的芯片封装结构。值得注意的是,图9所示的芯片封装结构100a包括与图7所示的芯片封装结构100相同或相似的多个特征。为了清楚以及简单起见,将会省略关于相同或相似的特征的详细描述,且相同或相似的构件由相同或相似的标号表示。以下将描述图9所示的芯片封装结构100a与图7所示的芯片封装结构100的主要差异点。
在本实施例中,芯片封装结构100a可以包括多个芯片110,且补强框120可以对应地包括多个贯穿槽122。芯片110分别配置于贯穿槽122中。除此之外,补强框120可以还包括多个通道124以及至少一分隔壁(division wall)126。分隔壁126配置于任两相邻的贯穿槽122之间以定义贯穿槽122。通道124配置于补强框120的侧壁128和/或分隔壁126上。通道124与贯穿槽122相通。在本实施例中,至少一个通道124配置于分隔壁126上,以使得贯穿槽122能够通过在分隔壁126上的通道124而彼此相通。藉此,当形成密封体130以密封芯片110时,密封体130可以通过在分隔壁126上的通道124而流入贯穿槽122以密封每一芯片110。并且,密封体130可以由通道124从贯穿槽122中流出,以均匀的覆盖载板105的顶表面。除此之外,由于密封体130通过通道124包裹着(wrap around)补强框120,补强框120能够被坚固地且安全地锁在密封体130中,以改善芯片封装结构100、100a的信赖度。
综上所述,本揭露的芯片封装结构会经受高温制程(例如在重布线路层上形成焊球)。此高温制程可能会造成芯片封装结构的翘曲。因此,在形成焊球之前,补强框被配置为环绕芯片。补强框的刚性大于重布线路层的刚性,从而增强芯片封装结构的刚性以及结构强度。据此,芯片封装结构的翘曲能够被减少且芯片封装结构的信赖度能够被改善。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视权利要求所界定者为准。
Claims (10)
1.一种芯片封装结构,其特征在于,包括:
重布线路层,包括彼此相对的第一表面以及第二表面;
至少一芯片,配置在所述第一表面上且与所述重布线路层电性连接;
补强框,配置在所述第一表面上且包括至少一贯穿槽,其中所述芯片配置于所述贯穿槽中,且所述补强框的刚性大于所述重布线路层的刚性;以及密封体,密封所述芯片以及所述补强框且覆盖所述第一表面。
2.根据权利要求1所述的芯片封装结构,其特征在于,还包括多个焊球配置在所述第二表面上,且所述焊球与所述重布线路层电性连接。
3.根据权利要求1所述的芯片封装结构,其特征在于,所述补强框包括至少一通道,所述通道形成于所述补强框的至少一侧壁上,所述通道与所述贯穿槽相通,且所述密封体填入所述贯穿槽以及所述通道。
4.根据权利要求1所述的芯片封装结构,其特征在于,所述补强框的底表面还包括黏着层。
5.根据权利要求1所述的芯片封装结构,其特征在于,所述至少一芯片的数量为多个芯片,所述至少一贯穿槽的数量为多个贯穿槽,所述多个芯片分别配置于所述多个贯穿槽中,所述补强框还包括多个通道以及至少一分隔壁,所述多个通道配置在所述补强框的多个侧壁上,所述多个通道与所述多个贯穿槽相通,所述分隔壁配置于任两相邻的所述贯穿槽之间以定义所述贯穿槽,且所述至少一通道配置于所述分隔壁上。
6.一种芯片封装结构的制造方法,其特征在于,包括:
在载板上配置至少一芯片;
在所述载板上配置补强框,其中所述补强框包括至少一贯穿槽,且所述芯片配置于所述贯穿槽中;
形成密封体以密封所述芯片以及所述补强框并覆盖所述载板;
移除所述载板以暴露出所述密封体、所述芯片以及所述补强框的底表面;以及
在所述密封体、所述芯片以及所述补强框的所述底表面上形成重布线路层,其中所述补强框的刚性大于所述重布线路层的刚性。
7.根据权利要求6所述的芯片封装结构的制造方法,其特征在于,还包括:
在所述重布线层上形成多个焊球,所述焊球与所述重布线路层电性连接。
8.根据权利要求6所述的芯片封装结构的制造方法,其特征在于,所述补强框包括至少一通道,所述通道形成于所述补强框的至少一侧壁上,所述通道与所述贯穿槽相通,且所述密封体填入所述贯穿槽以及所述通道。
9.根据权利要求6所述的芯片封装结构的制造方法,其特征在于,在所述载板上配置所述补强框的步骤包括:
在所述载板上配置黏着层;以及
在所述黏着层上配置所述补强框,以使得所述补强框贴附在所述载板上。
10.根据权利要求6所述的芯片封装结构的制造方法,其特征在于,所述至少一芯片的数量为多个芯片,所述至少一贯穿槽的数量为多个贯穿槽,所述多个芯片分别配置于所述多个贯穿槽中,所述补强框还包括多个通道以及至少一分隔壁,所述多个通道配置在所述补强框的多个侧壁上,所述多个通道与所述多个贯穿槽相通,所述分隔壁配置于任两相邻的所述贯穿槽之间以定义所述贯穿槽,且所述至少一通道配置于所述分隔壁上。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201662410853P | 2016-10-21 | 2016-10-21 | |
| US62/410,853 | 2016-10-21 | ||
| US15/782,857 US10424526B2 (en) | 2016-10-21 | 2017-10-13 | Chip package structure and manufacturing method thereof |
| US15/782,857 | 2017-10-13 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN107978570A true CN107978570A (zh) | 2018-05-01 |
| CN107978570B CN107978570B (zh) | 2020-08-11 |
Family
ID=61969893
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201710905860.3A Active CN107978569B (zh) | 2016-10-21 | 2017-09-29 | 芯片封装结构及其制造方法 |
| CN201710975918.1A Active CN107978570B (zh) | 2016-10-21 | 2017-10-19 | 芯片封装结构及其制造方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201710905860.3A Active CN107978569B (zh) | 2016-10-21 | 2017-09-29 | 芯片封装结构及其制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US10177060B2 (zh) |
| CN (2) | CN107978569B (zh) |
| TW (2) | TWI646642B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10170339B2 (en) * | 2016-10-25 | 2019-01-01 | Nanya Technology Corporation | Semiconductor structure and a manufacturing method thereof |
| US10797007B2 (en) * | 2017-11-28 | 2020-10-06 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| KR20190088810A (ko) * | 2018-01-19 | 2019-07-29 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| DE102018125127A1 (de) * | 2018-10-11 | 2020-04-16 | Osram Opto Semiconductors Gmbh | Optoelektronisches Bauelement und Verfahren zu seiner Herstellung |
| TWI691041B (zh) * | 2019-01-29 | 2020-04-11 | 矽品精密工業股份有限公司 | 電子封裝件及其封裝基板與製法 |
| US11393746B2 (en) * | 2020-03-19 | 2022-07-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reinforcing package using reinforcing patches |
| CN111402734A (zh) * | 2020-03-26 | 2020-07-10 | 武汉华星光电半导体显示技术有限公司 | 柔性显示模组及其制备方法与柔性显示装置 |
| CN113174307B (zh) * | 2021-01-15 | 2022-02-15 | 北京中科生仪科技有限公司 | 基于核酸检测芯片安装仓的上盖 |
| US11830859B2 (en) * | 2021-08-30 | 2023-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structures and method for forming the same |
| TWI797790B (zh) * | 2021-10-21 | 2023-04-01 | 友達光電股份有限公司 | 電子裝置 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH10150117A (ja) * | 1996-11-20 | 1998-06-02 | Hitachi Ltd | テープ式ボールグリッドアレイ型半導体装置 |
| CN1222758A (zh) * | 1998-01-07 | 1999-07-14 | 日本电气株式会社 | 半导体器件装配方法和由此方法制造的半导体器件 |
| JP2003092376A (ja) * | 2001-09-17 | 2003-03-28 | Sony Corp | 半導体装置の実装方法及びその実装構造、並びに半導体装置及びその製造方法 |
| US20040150118A1 (en) * | 2003-02-03 | 2004-08-05 | Nec Electronics Corporation | Warp-suppressed semiconductor device |
| US20070152326A1 (en) * | 2005-12-29 | 2007-07-05 | Lim Chia N | Encapsulated external stiffener for flip chip package |
| US8772913B1 (en) * | 2013-04-04 | 2014-07-08 | Freescale Semiconductor, Inc. | Stiffened semiconductor die package |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6570259B2 (en) | 2001-03-22 | 2003-05-27 | International Business Machines Corporation | Apparatus to reduce thermal fatigue stress on flip chip solder connections |
| KR100447867B1 (ko) | 2001-10-05 | 2004-09-08 | 삼성전자주식회사 | 반도체 패키지 |
| US7291906B2 (en) | 2002-12-31 | 2007-11-06 | Ki Bon Cha | Stack package and fabricating method thereof |
| US20060118969A1 (en) * | 2004-12-03 | 2006-06-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Flip chip ball grid array package assemblies and electronic devices with heat dissipation capability |
| US20080099910A1 (en) | 2006-08-31 | 2008-05-01 | Ati Technologies Inc. | Flip-Chip Semiconductor Package with Encapsulant Retaining Structure and Strip |
| JP5224784B2 (ja) | 2007-11-08 | 2013-07-03 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
| KR20090056044A (ko) | 2007-11-29 | 2009-06-03 | 삼성전자주식회사 | 반도체 소자 패키지 및 이를 제조하는 방법 |
| US7906857B1 (en) | 2008-03-13 | 2011-03-15 | Xilinx, Inc. | Molded integrated circuit package and method of forming a molded integrated circuit package |
| JP2010103244A (ja) | 2008-10-22 | 2010-05-06 | Sony Corp | 半導体装置及びその製造方法 |
| US8283777B2 (en) | 2010-03-05 | 2012-10-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Compressive ring structure for flip chip packaging |
| US8610286B2 (en) | 2011-12-08 | 2013-12-17 | Stats Chippac, Ltd. | Semiconductor device and method of forming thick encapsulant for stiffness with recesses for stress relief in Fo-WLCSP |
| CN202996814U (zh) * | 2012-11-30 | 2013-06-12 | 华东科技股份有限公司 | 散热型半导体封装构造 |
| US20140167243A1 (en) | 2012-12-13 | 2014-06-19 | Yuci Shen | Semiconductor packages using a chip constraint means |
| KR20150091886A (ko) * | 2014-02-04 | 2015-08-12 | 삼성전자주식회사 | 방열부재를 구비하는 반도체 패키지 |
| US9330999B2 (en) * | 2014-06-05 | 2016-05-03 | Intel Corporation | Multi-component integrated heat spreader for multi-chip packages |
| TWI578454B (zh) | 2014-10-31 | 2017-04-11 | 尼克森微電子股份有限公司 | 扇出晶圓級晶片封裝結構及其製造方法 |
| US9899238B2 (en) | 2014-12-18 | 2018-02-20 | Intel Corporation | Low cost package warpage solution |
| US9653373B2 (en) | 2015-04-09 | 2017-05-16 | Samsung Electronics Co., Ltd. | Semiconductor package including heat spreader and method for manufacturing the same |
-
2017
- 2017-07-10 US US15/644,839 patent/US10177060B2/en not_active Expired - Fee Related
- 2017-09-27 TW TW106133054A patent/TWI646642B/zh active
- 2017-09-29 CN CN201710905860.3A patent/CN107978569B/zh active Active
- 2017-10-13 US US15/782,857 patent/US10424526B2/en not_active Expired - Fee Related
- 2017-10-13 TW TW106135088A patent/TWI641086B/zh active
- 2017-10-19 CN CN201710975918.1A patent/CN107978570B/zh active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH10150117A (ja) * | 1996-11-20 | 1998-06-02 | Hitachi Ltd | テープ式ボールグリッドアレイ型半導体装置 |
| CN1222758A (zh) * | 1998-01-07 | 1999-07-14 | 日本电气株式会社 | 半导体器件装配方法和由此方法制造的半导体器件 |
| JP2003092376A (ja) * | 2001-09-17 | 2003-03-28 | Sony Corp | 半導体装置の実装方法及びその実装構造、並びに半導体装置及びその製造方法 |
| US20040150118A1 (en) * | 2003-02-03 | 2004-08-05 | Nec Electronics Corporation | Warp-suppressed semiconductor device |
| US20070152326A1 (en) * | 2005-12-29 | 2007-07-05 | Lim Chia N | Encapsulated external stiffener for flip chip package |
| US8772913B1 (en) * | 2013-04-04 | 2014-07-08 | Freescale Semiconductor, Inc. | Stiffened semiconductor die package |
Also Published As
| Publication number | Publication date |
|---|---|
| US10177060B2 (en) | 2019-01-08 |
| US20180114736A1 (en) | 2018-04-26 |
| TWI646642B (zh) | 2019-01-01 |
| CN107978569A (zh) | 2018-05-01 |
| US10424526B2 (en) | 2019-09-24 |
| CN107978570B (zh) | 2020-08-11 |
| CN107978569B (zh) | 2020-03-13 |
| TWI641086B (zh) | 2018-11-11 |
| TW201830608A (zh) | 2018-08-16 |
| TW201816950A (zh) | 2018-05-01 |
| US20180114734A1 (en) | 2018-04-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN107978570B (zh) | 芯片封装结构及其制造方法 | |
| US7656015B2 (en) | Packaging substrate having heat-dissipating structure | |
| US8536718B2 (en) | Integrated circuit packaging system with trenches and method of manufacture thereof | |
| US20170373021A1 (en) | Semiconductor device including semiconductor chips mounted over both surfaces of substrate | |
| US7902650B2 (en) | Semiconductor package and method for manufacturing the same | |
| US20150221625A1 (en) | Semiconductor package having a dissipating plate | |
| US9000581B2 (en) | Semiconductor package | |
| US20140306340A1 (en) | Package structure having embedded electronic component | |
| US11610845B2 (en) | Semiconductor package and a method of fabricating the same | |
| US9460938B2 (en) | Semiconductor device including a plurality of semiconductor chips, and a cover member with first and second brims | |
| US8699232B2 (en) | Integrated circuit packaging system with interposer and method of manufacture thereof | |
| US20200185290A1 (en) | Semiconductor package having sealant bridge | |
| CN100378972C (zh) | 散热器及使用该散热器的封装体 | |
| US9252068B2 (en) | Semiconductor package | |
| KR20150125814A (ko) | 반도체 패키지 장치 | |
| US9748157B1 (en) | Integrated circuit packaging system with joint assembly and method of manufacture thereof | |
| CN110875278A (zh) | 半导体封装件 | |
| US20090134504A1 (en) | Semiconductor package and packaging method for balancing top and bottom mold flows from window | |
| US20070052082A1 (en) | Multi-chip package structure | |
| KR20130050077A (ko) | 스택 패키지 및 이의 제조 방법 | |
| TW201446086A (zh) | 封裝結構及其製作方法 | |
| KR20110133769A (ko) | 적층 반도체 패키지 | |
| CN100459124C (zh) | 多芯片封装结构 | |
| CN118800734A (zh) | 电子封装件及其制法 | |
| KR20060133800A (ko) | 칩 스택 패키지 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |