TW201701407A - 三維積體電路方法及裝置 - Google Patents
三維積體電路方法及裝置 Download PDFInfo
- Publication number
- TW201701407A TW201701407A TW105128239A TW105128239A TW201701407A TW 201701407 A TW201701407 A TW 201701407A TW 105128239 A TW105128239 A TW 105128239A TW 105128239 A TW105128239 A TW 105128239A TW 201701407 A TW201701407 A TW 201701407A
- Authority
- TW
- Taiwan
- Prior art keywords
- contact structure
- contact
- substrate
- channel
- die
- Prior art date
Links
Classifications
-
- H10P14/40—
-
- H10W20/031—
-
- H10W20/023—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
-
- H10W20/0234—
-
- H10W20/0238—
-
- H10W20/0242—
-
- H10W20/0245—
-
- H10W20/0253—
-
- H10W20/20—
-
- H10W20/2134—
-
- H10W70/093—
-
- H10W70/60—
-
- H10W72/0198—
-
- H10W72/90—
-
- H10W90/00—
-
- H10W72/01253—
-
- H10W72/072—
-
- H10W72/07223—
-
- H10W72/07232—
-
- H10W72/07235—
-
- H10W72/07236—
-
- H10W72/07331—
-
- H10W72/29—
-
- H10W80/301—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/794—
-
- H10W99/00—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Manufacturing & Machinery (AREA)
- Wire Bonding (AREA)
Abstract
本發明係關於一種三維整合諸如單一化晶粒或晶圓之元件的方法及一種具有諸如單一化晶粒或晶圓之連接元件的整合結構。晶粒及晶圓中之任一者或兩者可具有形成於其中之半導體裝置。一具有一第一接觸結構之第一元件接合至一具有一第二接觸結構之第二元件。第一及第二接觸結構可在接合處經暴露且作為接合之結果而經電互連。在接合之後可蝕刻及填充一通道,以暴露及形成一與互連之第一及第二接觸結構的電互連且自一表面提供對此互連的電接取。或者,第一及/或第二接觸結構未在接合處經暴露,且在接合之後可蝕刻及填充一通道,以將第一與第二接觸結構電互連且將對電互連之第一及第二接觸結構之電接取提供至一表面。再者,一裝置可形成於一第一基板中,該裝置經安置於該第一基板之一裝置區域中且具有一第一接觸結構。一通道可經蝕刻或經蝕刻及填充通過該裝置區域且在接合之前進入該第一基板,且在接合之後該第一基板經薄化以暴露該通道或填充之通道。
Description
本發明係關於三維積體電路之領域且更特定言之係關於使用直接晶圓接合之三維積體電路之裝置及其製造。
半導體積體電路(IC)通常經製造入一矽晶圓之表面且在矽晶圓之表面上製造,其產生一必須隨著該IC之尺寸增加而增加之IC面積。減小IC中電晶體之尺寸之持續改良通常稱為莫耳定律,已允許在一給定IC面積中電晶體之數目的一實質增加。然而,不顧此增加之電晶體密度,歸因於用以達成一特殊功能的所需電晶體數之更大增加或電晶體之間所需之橫向互連之數目的增加,許多應用需要總體IC面積之增加。在一單一大面積IC晶粒中之此等應用的實現通常導致晶片良率之降低,且相應地,增加的IC成本。
IC製造中之另一趨勢已增加一單一IC內不同類型之電路的數目,該IC更通常地稱為一晶片上系統(SoC)。此製造通常需要遮罩層之數目的增加以製造不同類型的電路。此遮罩層增加通常亦導致良率之降低,且相應地,增加之IC成本。避免此等非所要之良率降低及成本增加之解決方法為垂直堆疊及垂直互連IC。此等IC可具有不同尺寸,來自不同尺寸晶圓,包含不同功能(意即類比、數位、光學),由不同材料製成(意
即矽、GaAs、InP等等)。該等IC可在堆疊之前加以測試以允許良裸晶粒(KGD)經組合以改良良率。此垂直堆疊及垂直互連方法之經濟成功視與增加之IC或SoC面積相關聯的良率及成本相比堆疊及互連之良率及成本是否有利而定。一種用於實現此方法之可製造方法為使用直接接合來垂直堆疊IC及使用包括晶圓薄化、光微影遮罩、通道蝕刻及互連金屬化之習知晶圓製造技術來形成垂直互連結構。堆疊IC之間的垂直電互連可作為直接接合之堆疊之直接結果或作為直接接合之堆疊之後的一序列之晶圓製造技術的結果而加以形成。
此方法之垂直互連部分之成本直接與蝕刻通道及形成電互連所需的光微影遮罩層之數目相關。因此需要使形成垂直互連所需之光微影遮罩層之數目最小化。
垂直堆疊及垂直互連之一型式為(一基板上之)IC面對面或IC側對IC側接合處。此型式可以一晶圓對晶圓格式而得以完成,但通常較佳以一晶粒對晶圓格式得以完成,其中晶粒IC側向下接合至一IC側向上之晶圓以允許良裸晶粒之堆疊以改良良率。垂直互連可作為堆疊之直接結果而加以形成,例如在申請案10/359,608中所描述,或作為直接接合之堆疊之後的一序列之晶圓製造技術之結果而加以形成。直接接合之堆疊之後的該序列之晶圓製造技術通常包括以下技術。晶粒通常大體上藉由移除大部分晶粒基板而加以薄化。一般而言,歸因於基板中電晶體之位置(例如在塊狀CMOS IC中之狀況),晶粒基板不可總體地經移除。因此通常將基板移除至可實行之最大程度,保留足夠之剩餘基板以避免對電晶體之損害。接著,晶粒IC之互連藉由蝕刻一通過剩餘基板至晶粒IC中之一互連
位置的通道而加以形成,使得此通道附近不存在必要的電晶體。此外,為達成最高之互連密度,較佳將此通道通過整個晶粒IC且進入晶圓IC而延續至晶圓IC中的一互連位置。此通道通常延伸通過提供與晶粒IC及晶圓IC中互連位置之所要電隔離的絕緣介電材料且暴露晶粒IC及晶圓IC中的所要電連接位置。在形成此通道之後,可以導電材料製造一垂直互連至晶粒IC及晶圓IC中暴露之所要電連接位置。導電材料與通道側壁上所暴露之基板之間的一絕緣層可用於避免導電材料與基板之間的非所要電傳導。
此結構之製造通常以四個光微影遮罩層來建置。此等層為1)通過基板之通道蝕刻,2)暴露晶粒IC及晶圓IC中所要導電材料的通過晶粒IC及晶圓IC中之絕緣介電材料的通道蝕刻,3)通過一隨後沈積之絕緣層之通道蝕刻,該絕緣層電隔離將晶粒IC中之互連位置及晶圓IC中之互連位置互連至暴露晶粒IC及晶圓IC中之所要導電材料的暴露之基板通道側壁的導電材料,4)與晶粒IC中暴露之互連點與晶圓IC中暴露之互連點之間的導電材料的互連。
界定通過絕緣(介電)材料之通道蝕刻的圖案通常小於界定通過基板之通道蝕刻的圖案以充分暴露晶粒IC及晶圓IC中的互連點且避免移除基板通道側壁上之絕緣材料。因為此等圖案在基板中通道之後加以形成,所以此圖案化通常在一低於基板通道之圖案化的地形層處加以完成。此在一非平坦結構上產生一圖案化,其將結構之縮放比例限制為達成最高互連密度所要之極小特徵尺寸且消耗最少可能的矽基板,其中功能性電晶體以其他方式駐留。
因此需要具有一包含一結構之裝置及一製造該結構之方
法,該方法需要減少數目的遮罩步驟及可在一平坦表面上,在該結構中地形之最高層或最高層中之一者處實現的遮罩步驟。進一步需要具有一包含一結構之裝置及一製造該結構之方法,藉以達成一最小矽消耗量,其中功能性電晶體將以其他方式駐留。
本發明係針對一種三維裝置整合之方法及一種三維整合裝置。
在該方法之一實例中,一具有一第一接觸結構之第一元件與一具有一第二接觸結構的第二元件整合。本方法可包括以下步驟:在該第一元件中形成一暴露至至少該第一接觸結構之通道;在該通道中形成一連接至至少該第一接觸結構之導電材料;及將該第一元件接合至該第二元件,使得該第一接觸結構及該導電材料中之一者直接連接至該第二接觸結構。
在一第二實例中,該方法可包括以下步驟:在一第一元件中形成一通道;在該通道中形成一第一導電材料;將該第一導電材料連接至該第一接觸結構;及將該第一元件接合至該第二元件,使得該第一接觸結構及該第一導電材料中之一者直接連接至該第二接觸結構。
在一第三實例中,該方法包括以下步驟:在一具有一第一基板之第一元件中形成一通道;在該通道中形成一導電材料;在形成該通道及該導電材料之後在該第一元件中形成一電連接至該導電材料的接觸結構;形成一具有至少一第二接觸結構之第二元件;移除該第一基板之一部分以暴露該通道及該導電材料;將該第一基板接合至第二基板;及在該第
二接觸結構與該第一接觸結構及該導電材料中的一者之間形成一連接作為該接合步驟之一部分。
在根據本發明之整合結構之一實例中,一第一元件具有一第一接觸結構,一第二元件具有一第二接觸結構,一第一通道形成於該第一元件中,一第一導電材料形成於連接至該第一接觸結構的該第一通道中,且該第一元件接合至該第二元件使得該第一導電材料及該第一接觸結構中之一者直接連接至該第二接觸結構。
10‧‧‧基板/晶圓
11‧‧‧裝置區域
12‧‧‧接觸結構
13‧‧‧表面
14-16‧‧‧晶粒
17‧‧‧接觸結構
18‧‧‧裝置區域
19‧‧‧基板部分
20‧‧‧下部基板/表面
21‧‧‧薄化基板
22‧‧‧基板
23‧‧‧裝置區域
24‧‧‧導電結構
26-28‧‧‧凸耳
30‧‧‧等形介電膜
32‧‧‧聚合物/材料
38‧‧‧劃線道
40‧‧‧膜/硬遮罩
41‧‧‧孔徑
44‧‧‧處理晶圓
50‧‧‧通道
51‧‧‧通道
52‧‧‧導電材料
53‧‧‧介電質
55‧‧‧通道
58‧‧‧平坦化材料
59‧‧‧接觸結構
60‧‧‧通道
61‧‧‧保護性硬遮罩材料/保護性硬遮罩
70‧‧‧等形膜/等形層
71‧‧‧等形膜
72‧‧‧等形膜
73‧‧‧等形膜
74‧‧‧等形膜
75‧‧‧側壁
76‧‧‧側壁
77‧‧‧選擇性側壁
79‧‧‧側表面
80‧‧‧基板
81‧‧‧裝置區域
82‧‧‧接觸結構
83‧‧‧表面
84-86‧‧‧晶粒
87‧‧‧接觸結構
88‧‧‧裝置區域
89‧‧‧基板部分
90‧‧‧晶種層
91‧‧‧遮罩
92‧‧‧金屬接觸
93‧‧‧金屬
94‧‧‧介電質
95‧‧‧凸塊下金屬化
96‧‧‧絕緣材料
97‧‧‧金屬/電互連
98‧‧‧介電質
99‧‧‧電互連
100‧‧‧金屬結構
101‧‧‧硬遮罩
102‧‧‧孔徑
103‧‧‧遮罩
104‧‧‧金屬接觸
105‧‧‧金屬
107‧‧‧金屬接觸
108‧‧‧結構
109‧‧‧基板部分
110‧‧‧基板
111‧‧‧裝置區域
112‧‧‧接觸結構
113‧‧‧表面
114-116‧‧‧晶粒表面
117‧‧‧接觸結構
118‧‧‧裝置區域
120‧‧‧接觸
121‧‧‧基板部分
122‧‧‧接觸結構
123‧‧‧接觸結構
124‧‧‧接觸
125‧‧‧薄化基板
127‧‧‧基板部分
128‧‧‧電互連
129‧‧‧通道
130‧‧‧基板
131‧‧‧裝置區域
132‧‧‧接觸結構
133‧‧‧表面
134-136‧‧‧晶粒
137‧‧‧接觸結構
138‧‧‧裝置區域
139‧‧‧通道
140‧‧‧基板
141‧‧‧裝置區域
142‧‧‧接觸結構
143‧‧‧表面
144-146‧‧‧晶粒
147‧‧‧接觸結構
148‧‧‧裝置區域
149‧‧‧晶圓/基板
151‧‧‧平坦化材料
152‧‧‧通道
153‧‧‧側表面
154‧‧‧接觸結構/導電材料
155‧‧‧通道
156‧‧‧通道
157‧‧‧通道
158‧‧‧通道
159‧‧‧通道
160‧‧‧凸耳
161‧‧‧晶粒基板
162‧‧‧凸耳
163‧‧‧通道
164‧‧‧通道
165‧‧‧剩餘部分
166‧‧‧自對準凸耳
167‧‧‧自對準凸耳
168‧‧‧導電材料
169‧‧‧介電材料
170‧‧‧側壁
171‧‧‧晶粒裝置區域/通道
172‧‧‧凸耳/通道
173‧‧‧側壁
174‧‧‧導電材料/通道
176‧‧‧導電材料
177‧‧‧絕緣側壁膜
178‧‧‧導電材料
179‧‧‧接觸結構
180‧‧‧絕緣表面膜
181‧‧‧晶粒
182‧‧‧晶粒
183‧‧‧晶粒
187‧‧‧導電材料
圖1為展示面向下接合至一面向上晶圓之晶粒的圖;圖2A為接合至一基板之晶粒之圖;圖2B為接合至一基板之晶粒的圖,該晶粒之基板的一部分經移除;圖2C為接合至另一基板之基板的圖;圖3A為展示圖2A之結構上一介電膜及遮罩層之形成的圖;圖3B為展示在形成一平坦化材料之後形成一介電膜及遮罩層的圖;圖4為展示圖3A及3B之介電膜及遮罩層中形成之孔徑的圖;圖5為展示使用如在圖4中所形成之孔徑的晶粒之蝕刻的圖;圖6A為展示用以暴露晶粒及晶圓中之接觸結構之進一步蝕刻的圖;圖6B為包括形成一硬遮罩之製程修正的圖;圖7A為在一等形絕緣側壁層形成之後圖6A之結構之一部分的圖;圖7B為移除硬遮罩之實施例的變化形式;圖8A為展示一等形絕緣側壁層之各向異性蝕刻的圖;
圖8B為移除硬遮罩之實施例的變化形式;圖8C-8F說明在接合結構中形成一等形膜的變化形式;圖8G-8J分別說明在蝕刻等形膜之後圖8C-8J中所示的結構;圖8K說明在接合結構中形成一側壁膜之一替代性方式;圖9A為展示形成一包含一金屬晶種層及一金屬填充之金屬接觸的圖;圖9B為移除硬遮罩之實施例的變化形式;圖9C為未形成晶種層之實施例的變化形式;圖10A為在化學機械研磨之後圖9A或9B之結構的圖;圖10B為在化學機械研磨之後圖9C之結構的圖;圖10C-10F為說明填充接合結構中之一模穴之替代性方法的圖;圖11為說明圖10A之結構之金屬化的圖;圖12為使用一無插入介電層之遮罩層之第二實施例的圖;圖13為展示在第二實施例中形成一金屬接觸的圖;圖14為展示在化學機械研磨之後圖13之結構的圖;圖15為說明本發明之另一實施例的圖;圖16A為說明一接觸結構位於裝置中之一者之表面中的實施例的圖;圖16B為在進一步處理之後圖16A之結構的圖;圖17為展示一使用根據本發明之方法以圖16A及16B中展示之結構生產的裝置之圖;圖18為本發明之另一實施例的圖;圖19A為展示一使用根據本發明之方法以圖18中展示之結構生產的
裝置之圖;圖19B說明具有在圖19A之結構上形成之平坦化材料及接觸的結構;圖19C說明類似於圖19A之結構但無孔徑之直接接合的接觸;圖20A-20H說明具有側壁膜之第五實施例;圖21A-21E說明基板大體上經完全移除之第六實施例;圖22A-22L說明通道在晶粒單一化之前形成之第七實施例;圖23A-23K說明晶粒頂部向下加以安裝之第八實施例;圖23L說明接合一具有一頂部向下及頂部向上組態之填充通道的結構;圖23M及23N說明接合一第二水平晶粒;圖23O說明晶圓對晶圓接合;圖24A及24B說明晶粒頂部向上加以安裝之第八實施例的變化形式;圖25A-25F說明在接合之前具有填充通道的第九實施例;及圖26A及26B說明具有填充通道及表面接觸之第十實施例。
現參看該等圖式,尤其圖1,將描述根據本發明之方法的一第一實施例。注意到圖式未按比例加以繪製但經繪製以說明本發明之概念。
基板10包括一裝置區域11,該裝置區域11具有接觸結構12。基板10可視所要應用而由若干材料製成,諸如半導體材料或絕緣材料。通常,基板10由矽或III-V材料製成。接觸結構12通常為對基板10中形成之裝置或電路結構(未圖示)形成接觸之金屬墊或互連結構。基板10
亦可含有一與接觸結構12連接之積體電路,且基板10可為一僅含有接觸結構之模組。舉例而言,基板10可為一用於互連接合至基板10之結構、或產生(例如)一印刷電路板上與其他模組或電路結構之封裝連接或整合的模組。該模組可由諸如石英、陶瓷、BeO或AlN之絕緣材料製成。
位於表面13上用於接合至基板10的是三個分離之晶粒14-16。每一晶粒具有一基板部分19、一裝置區域18及接觸結構17。晶粒可先前藉由切塊等等與另一晶圓分離。晶粒14-16可視所要應用而由若干材料製成,諸如半導體材料。通常,基板由矽或III-V材料製成。接觸結構17通常為對裝置區域18中形成之裝置或電路結構(未圖示)形成接觸之金屬墊或互連結構。接觸結構12及17之尺寸各可變化。接觸結構尺寸之典型範圍在1與20微米之間,但尺寸及相對尺寸視對準容限、電路設計參數或其他因子而定可在此範圍外部。接觸結構之尺寸經繪製以說明發明性概念意在及並非意在限制。裝置區域18亦可含有一與接觸結構17連接之積體電路。可移除大體上所有基板部分19,保留一裝置層、一電路或一電路層。再者,晶粒14-16之基板可在接合至一所要厚度之後加以薄化。
晶粒14-16可與晶圓10使用相同技術或不同技術加以製造。晶粒14-16可各為相同或不同裝置或材料。晶粒14-16中之每一者具有形成於一裝置區域18中之導電結構17。結構17間隔開以在其間保留一間隙,或可為一具有一可延伸越過整個接觸結構之孔徑的單一結構。換言之,該孔徑可為一在接觸結構中之孔或可將接觸結構分為兩個。該間隙或孔徑之尺寸可藉由所接合之特定技術的光微影設計規則來確定。舉例而言,需要一最小橫向寬度之接觸結構12及17以隨後形成一具有互連金屬
之可靠、低電阻電連接。
確定間隙或孔徑之最佳尺寸之一額外因子為接觸結構17與12之間的垂直間隔加上接觸結構17之厚度給出的距離與間隙或孔徑之尺寸的比率。此界定一將隨後形成於接觸結構17與12之間以使接觸結構17與12之間的一電互連成為可能之通道的縱橫比。如在申請案序號第09/505,283號(其內容以引用的方式併入本文中)中所描述,對於氧化物對氧化物直接接合,此垂直間隔通常為1-5微米或更少,或者如在申請案序號第10/359,608號中(其內容以引用的方式併入本文中)中所描述,對於金屬直接接合,此垂直間隔潛在地為零。此外,接觸結構17厚度通常為0.5至5微米。以視所使用之製程技術而為0.5至5之典型所要通道縱橫比,間隙的尺寸之一典型範圍對於氧化物對氧化物接合為0.3-20微米,或對於金屬直接接合為約0.1-10微米。金屬直接接合狀況描述於以下第四實施例中。
晶粒14-16一般與接觸結構12對準,使得結構17及間隙或孔徑定位於相應接觸結構12之上。接觸結構12之尺寸經選擇以允許晶粒14-16簡單地與位於接觸結構17之間的間隙對準。此尺寸視用於將晶粒14-16置放於基板10上之方法的對準精度而定。雖然市售之生產工具之進一步改良可能導致較小對準精度,但是使用此等工具之典型方法允許1-10微米之範圍的對準精度。間隙或孔徑之外部的接觸結構17之橫向長度較佳至少為由此對準精度給出之距離。
雖然對於每一晶粒14-16僅展示一組接觸結構17,但是應瞭解到接觸結構17之橫向長度通常遠小於每一晶粒14-16之橫向長度,使得每一晶粒具有幾個或極大數目的接觸結構17。舉例而言,接觸結構17
可具有1-100微米之範圍之橫向長度且晶粒14-16可具有1-100mm之範圍的橫向長度。晶粒14-16中接觸接觸17之數量具有104及更高之數量級因此為實際上可實現的。
如在圖2A中展示,將晶粒14之表面20接合至基板10之表面13。此可藉由若干方法來完成,但較佳使用如在申請案序號第09/505,283號(其中形成500-2000mJ/m2之範圍之強度的接合,意即化學鍵)中所描述之接合方法在室溫下加以接合。圖2中說明晶粒14-16與基板10之接合。在接合之後薄化晶粒14-16之基板。薄化通常藉由拋光、研磨、蝕刻或此等三種技術之組合來達成以保留薄化基板21或完全移除基板部分19。圖2B說明基板部分19經完全或大體上完全移除之實例。再者,可在接合之前薄化晶粒14-16之基板。
在一實施例中,形成接觸12及17之材料為使用化學氣相沈積(CVD)或電漿增強CVD(PECVD)、濺鍍或藉由蒸鍍形成之沈積氧化物如SiO2。亦可使用諸如氮化矽、非晶矽、聚合物、半導體或燒結材料之其他材料。再者,可在晶粒上形成一沈積氧化物層。
接著以直接接合技術來接合表面。較佳地,可使用任何類型之氧化物接合,尤其低或室溫氧化物接合。接合技術可包括平坦化及平滑表面13及20(表面20可在晶粒單一化之前加以製備)。此步驟可使用化學機械研磨法來完成。表面較佳經研磨至一約不多於0.5-1.5nm且較佳不多於約0.5nm之粗糙度且大體上平坦。表面粗糙度值通常經給出為均方根(RMS)值。再者,表面粗糙度可經給出為幾乎與RMS值相同之平均值。在研磨之後,清潔及乾燥表面以移除自研磨步驟之任何殘餘物。接著較佳以
一溶液沖洗已研磨之表面。
在研磨之前亦可蝕刻接合表面以改良平坦度及/或表面粗糙度。該蝕刻可為有效的以藉由使用(例如)標準光微影技術之高光點之選擇性蝕刻來移除接合表面上的高光點。
接合技術可包括一活化製程。此活化製程可包括一蝕刻製程且較佳一極輕微蝕刻(VSE)製程。術語“VSE”意謂極輕微蝕刻之表面之均方根微粗糙度(RMS)保持在大約未蝕刻值,通常<0.5nm且較佳在0.5nm至1.5nm的範圍。所移除之材料之最佳量視移除所使用的材料及方法而定。典型移除量自埃至幾奈米變化。亦可能移除更多材料。
術語"VSE"亦可指非所要有機污染物自表面之移除而無表面上故意沈積的材料如氧化矽之移除。非所要有機污染物之移除可因此減小RMS。
活化製程可為一以不同模式進行之電漿製程。實例為Ar或O電漿。反應性離子蝕刻(RIE)及電漿模式可加以使用,以及一感應耦合電漿模式(ICP)。濺鍍亦可加以使用。實例以RIE及電漿模式在下文中給出。
或者,可使用在VSE後製程期間以一所要終止物質活化且終止表面的VSE後處理。
表面可在活化之後以一較佳形成與表面原子層之臨時接合之所要物質加以終止,有效地終止原子層,直至此表面可與藉由相同或另一接合物質終止之表面在一起的隨後時間為止。當表面上之所要物質足夠接近以允許在低溫或室溫下表面之間的化學鍵結時,其將進一步較佳地彼此反應,該化學鍵結可藉由所反應之所要物質的擴散或解離及擴散遠離接
合介面而增強。
終止製程可包括浸沒於一含有所選化學物之溶液中以產生導致以所要物質終止接合表面的表面反應。可使用基於N之溶液,諸如NH4OH。浸沒較佳在活化製程之後立即加以執行。終止製程亦可由一電漿、RIE或其他乾式製程組成,藉以引入適當之氣體化學物以導致以所要物質終止表面。
可視需要沖洗表面接著將其乾燥。藉由對準兩個表面(若必要)且使其在一起來接合該兩個表面以形成一接合介面。藉由(例如)市售之接合裝備(未圖示)使該兩個表面在一起以起始接合介面。
接著,一自發性接合通常發生在接合介面之某位置處且傳播越過表面。隨著初始接合開始傳播,當表面足夠接近時,諸如導致化學鍵之聚合的化學反應在用於終止表面之物質之間發生。因此以一接合能量形成一強接合,該接合能量經定義為藉由插入一楔狀物而部分脫裂之接合介面處的分離表面中之一者的特殊表面能量。化學反應之副產物可遠離接合介面而擴散且通常在周圍材料中經吸收。副產物亦可轉化為擴散開且經吸收之其他副產物。共價及/或離子鍵之量可藉由導致接合強度之進一步增加的所轉化物質之移除而增加。
雖然在圖2A中三個晶粒經展示為接合至一單一基板10,但是亦可能將更大或更小數目之晶粒接合至基板10。再者,可能接合尺寸可與基板10之尺寸相比較之另一基板,其在圖2C中加以說明,其中一具有一裝置區域23之基板22接合至晶圓10,使得間隔開之導電結構24一般與導電結構12對準。基板22可在接合之前加以薄化或移除以便於對
準。基板22可在接合之後加以薄化,且若需要則可移除大體上所有基板22。以下圖式中描述之程序亦可應用於圖2B及2C中展示之結構,但出於簡短之目的而省略單獨圖式。
如在圖3A中展示,一等形介電膜30形成於基板10之表面13及晶粒14-16之上。此膜可藉由(例如)CVD、PVD或PECVD而形成且較佳由諸如典型厚度範圍0.1至1.0微米之氧化矽之氧化物膜組成。再者,如在圖3B中展示,諸如一沈積或旋塗氧化物之填充材料或諸如聚醯亞胺或苯幷環丁烯之聚合物32可形成於晶粒14-16之上及/或其間。材料32可在製程中各點處加以形成。圖3B展示材料32在形成膜30及40之前加以形成的實例。視諸如所選材料或溫度考慮之許多因子而定,填充物、材料可在形成圖3A中展示之結構之後、在形成硬遮罩40(圖4)之後或在製程中各個其他點處加以形成。其他技術可用於形成填充材料。舉例而言,藉由(例如)使用以上描述之方法之連續或重複介電質形成步驟及化學機械研磨法可使用一介電填充物如氧化矽。或者,藉由連續或重複之金屬形成步驟及化學機械研磨法可使用例如藉由(例如)電鍍形成之金屬的導電填充物。具有一平坦表面可改良在表面上形成光阻及其他膜且在此等膜中形成孔徑,例如圖4中展示之孔徑41。
隨後,一硬遮罩40在介電膜30上加以形成且經圖案化以保留一般與結構17對準之孔徑41(圖4)。該硬遮罩較佳地包含一具有一對隨後蝕刻製程或用於蝕刻一通過薄化基板21及裝置區域18及11至接觸結構12之通道的製程之高蝕刻選擇性的材料。一硬遮罩之實例為鋁、鎢、鉑、鎳及鉬,且一蝕刻製程之一實例為一用以蝕刻一通過一薄化矽基板之
通道之基於SF6的反應性離子蝕刻及一用以蝕刻一通過裝置區域18及11至接觸結構12之後繼通道之基於CF4的反應性離子蝕刻。硬遮罩40之厚度通常為0.1至1.0微米。孔徑40之寬度視包括薄化基板21之厚度及接觸結構17之間的間隙之若干因子而定,但通常為1至10微米。
孔徑41係使用硬遮罩40及介電膜30之標準光微影圖案化及蝕刻技術而加以形成。舉例而言,一孔徑可使用光微影在光阻中加以形成。此孔徑可經對準至晶粒14-16(或基板22)或基板10上之對準標記。光學或IR成像可用於該對準。接著,視硬遮罩材料而定以一適當濕式化學溶液或一乾式反應性離子蝕刻製程而蝕刻硬遮罩40,顯露孔徑中之介電膜30。接著以一類似於硬遮罩40之方式視介電膜材料而定以一適當濕式化學溶液或一乾式反應性離子蝕刻而蝕刻介電膜30。若硬遮罩為鋁,則用於一硬遮罩之濕式化學溶液之一實例為A型鋁蝕刻劑。若介電膜材料為氧化矽,則用於一介電膜之反應性離子蝕刻製程之一實例為基於CF4的反應性離子蝕刻。許多其他濕式及乾式蝕刻可能用於此等及其他硬遮罩及介電膜材料。若孔徑經對準至晶粒14-16(或基板22),則孔徑41之寬度較佳寬於基板17之間的間隔,或者若孔徑經對準至下部基板20,則孔徑之寬度較佳寬於結構17之間的間隔加上用於將晶粒14-16(或基板22)置放於基板20上之方法的對準精度。
如在圖5中展示,使用硬遮罩40,蝕刻晶粒14-16之基板部分以形成通道50。該蝕刻延續通過鄰近接觸結構12及17之通常為介電材料之材料,以暴露導電結構17的背部及側面部分及接觸結構12之頂面。例如基於SF6之一第一組氣體及狀態可用於蝕刻通過晶粒14-16之基板
材料,且例如基於CF4的一第二組氣體及狀態可用於蝕刻通過接觸結構17周圍之介電層。藉由適當地切換氣體及狀態可在一腔室中執行兩種蝕刻,而無需打破真空。用以暴露導電結構12之蝕刻展示於圖6A中。該蝕刻產生一延伸通過接觸結構17之間隙或孔徑至接觸結構12的通道部分60。
用以暴露接觸結構12及17之介電通道蝕刻較佳地具有一對接觸結構17之高蝕刻選擇性以避免對接觸結構17的不利蝕刻量。然而,可存在導致對接觸結構17之不利蝕刻量之介電通道蝕刻與導電結構的某些組合。舉例而言,當導電結構17足夠薄或當接觸結構12與17之間的垂直距離足夠大時,可發生不利效應。
一不利蝕刻量之一實例為藉由氧化矽介電質包圍之鋁接觸結構17與某些基於CF4的反應性離子蝕刻(其中鋁導電結構蝕刻速率與氧化矽介電質蝕刻速率之比率可與接觸結構17之厚度與接觸結構12與17之間的氧化矽介電質之厚度的比率相比較或高於其)之某些組合。
在存在對接觸結構17之不利蝕刻量的彼等情形下,接觸結構17之厚度可經增加或一中間步驟經添加以保護接觸結構17不受介電通道蝕刻影響。一中間處理步驟可用於避免如下之不利蝕刻。當介電質蝕刻首先暴露上部接觸結構17之背部及側面部分時,在導致對接觸結構17之不利蝕刻的介電質蝕刻之繼續之前可在接觸結構17的顯露部分上選擇性地沈積諸如一金屬材料之硬遮罩。在一硬遮罩之選擇性沈積之後,可繼續介電質蝕刻而無對接觸結構17之不利蝕刻。一硬遮罩之一選擇性沈積之一實例為無電極鎳電鍍。舉例而言,此展示於圖6B中,其中在暴露接觸結構17之後且在任何顯著不利蝕刻發生之前停止蝕刻。接著使用(例如)無
電極電鍍以例如鎳之保護性硬遮罩材料61塗覆接觸結構17。諸如鎳之材料可在接觸結構12及17之隨後連接中保留在裝置中。或者,若需要,則可在形成連接結構12及17之前移除材料61。
注意到保護性硬遮罩61亦可選擇性地沈積於硬遮罩40上。一實例為當硬遮罩40導電且保護性硬遮罩61之沈積以無電極電鍍加以完成時。此可有利於減小硬遮罩40之所需厚度。硬遮罩40上保護性硬遮罩材料61之沈積的一進一步優勢可為導致遮蔽接觸結構17之一部分免於通道60之各向異性蝕刻的通道50之孔徑之限制。圖7A詳細說明晶粒14-16中之一者以更清楚地說明隨後步驟。在遮罩40及接觸結構12與17及通道50及60之側壁上形成一等形絕緣膜70,部分地填充通道50及60。一適當絕緣膜之實例為氧化矽、氮化矽或聚對二甲苯基。可使用包括(但不限於)物理氣相沈積、化學氣相沈積及氣相沈積之若干典型沈積方法而形成絕緣膜。物理氣相沈積之一實例為濺鍍,化學氣相沈積之一實例為電漿增強化學氣相沈積,且氣相沈積之一實例為固體之汽化,接著是高溫分解且接著沈積。
可在藉由(例如)蝕刻之等形絕緣膜70的形成之前移除硬遮罩40或硬遮罩40及等形介電膜30。圖7B說明移除硬遮罩40之狀況。若用以移除硬遮罩40或硬遮罩40及膜30之蝕刻對藉由通道50及60暴露之材料為選擇性的,則此蝕刻可在無遮罩的狀況下加以完成。若此蝕刻對藉由通道50及60暴露之材料為非選擇性的,則在通道50及60中經受蝕刻之彼等材料可以一適當材料加以遮蔽。舉例而言,若硬遮罩40及接觸結構12及17皆為鋁,則通道可以一可容易地移除之旋塗黏性液體材料部分
地加以填充至一深度,使得接觸結構12及17經覆蓋。通道可藉由首先選擇一將適當平坦化藉由硬遮罩40形成之表面之充分旋塗膜厚度而以一旋塗黏性液體材料部分地加以填充,通道50及60通過硬遮罩40加以形成。此膜厚度之應用接著將產生通道內部比通道外部厚得多的膜厚度。整個表面之一適當蝕刻接著將此材料自硬遮罩40的表面移除而保留通道50及60中之覆蓋接觸結構12及17的材料。一可容易地移除之旋塗材料及適當蝕刻之一實例分別為光阻及一O2電漿蝕刻。
各向異性蝕刻等形膜70以暴露接觸結構12及17而保留通道50及60之側壁上的膜70。較佳暴露結構17之背部表面以建立一用於增加接觸表面積之凸耳27,產生減小之接觸電阻。超過1微米之典型凸耳27較佳用於使接觸電阻最小化,但此距離將基於裝置及製程參數而變化。圖8A及8B分別描述在等形絕緣膜70之形成之前未移除及移除遮罩40之蝕刻的等形膜70。膜30及40皆可在形成層70之前經移除。在此狀況下,接著等形層70之蝕刻,可藉由(例如)氧化或沈積而在基板部分21(或部分21經完全移除之裝置區域18)上形成另一絕緣層。
作為等形膜70之替代,亦可在接觸結構12之頂面之暴露之前形成等形膜。舉例而言,如在圖8C、8D、8E及8F中分別展示,等形膜71可在蝕刻通過晶粒14-16之基板部分之後但在蝕刻入鄰近接觸結構17的材料之前加以形成,等形膜72可在蝕刻入鄰近接觸結構17之材料之後但在達到接觸結構17之前加以形成,等形膜73可在達到接觸結構17之後但在形成通道60之前加以形成,或等形膜74可在達到導電結構17且形成通道60的部分之後但在完成通道60且達到接觸結構12之前加以形成。可
隨後各向異性地蝕刻等形膜71、72、73及74以在晶粒14-16之基板部分之通道部分50上形成隔離側壁。舉例而言,如在圖8G、8H、8I及8J中分別展示,等形膜71可隨後經各向異性地蝕刻以在晶粒14-16之基板部分之通道部分50上形成一隔離側壁,等形膜72可隨後經各向異性地蝕刻以在晶粒14-16的基板部分之通道部分50及包含鄰近接觸結構17之材料的通道50之上部上形成一隔離側壁,等形膜73可隨後經各向異性地蝕刻以在通道50之整個深度上形成一隔離側壁,且等形膜74可隨後經各向異性地蝕刻以在通道50的整個深度及通道60之上部上形成一隔離側壁。
如在圖8K中展示,作為藉由膜70、71、72、73或74之等形沈積及該等膜之隨後各向異性蝕刻而形成的側壁之替代,在晶粒14-16的基板部分藉由通道50而形成之後,可選擇性地在該通道中於該部分上形成一側壁75。側壁75可藉由一相對於鄰近接觸結構17之材料優先與基板部分反應之製程來加以形成。舉例而言,若晶粒14-16之基板部分為矽且鄰近接觸結構17之材料為氧化矽,則可在圖8K中所示的等形膜71之各向異性蝕刻之後使用一相對於氧化矽優先在矽上成核的介電質沈積製程,其中介電質沈積包含側壁75,其中側壁75結構上類似於通道50中之等形膜71。此處,側壁75在蝕刻通過晶粒14-16之基板部分之後但在蝕刻入鄰近接觸結構17的材料之前加以形成。
接觸結構17之一側表面亦可在各向異性蝕刻中經暴露以進一步增加表面積且降低接觸電阻。此亦展示於圖8A及8B中。接著通道50及60可以金屬進一步加以填充或完全填充。以金屬填充通道50及60之方法包括(但不限於)物理氣相沈積(PVD)、化學氣相沈積(CVD)或電鍍。
電鍍通常用於比PVD或CVD更厚之膜的沈積且通常在一薄PVD或CVD晶種層的沈積之後。藉由PVD形成之膜之實例為濺鍍的鋁、鈀、鈦、鎢、鈦-鎢或銅,藉由CVD形成之膜之實例為鎢或銅,且藉由電鍍(其包括無電極電鍍)形成的膜之實例為鎳、金、鈀或銅。
圖9A展示一遮蔽電鍍之方法的一實例,藉以一金屬晶種層90首先沈積於該結構上,與接觸結構12及17電接觸,接著使用(例如)光阻而形成遮罩91。晶種層90可藉由如以上所描述之PVD、CVD或電鍍而加以沈積。使用遮罩91及與晶種層90之電接觸,金屬接觸92填充通道50及60。在圖9B中,展示一結構,其中遮罩40在等形絕緣膜70之形成之前經移除,且圖9C展示未使用晶種層的結構。接著,例如化學機械研磨法之研磨步驟可用於移除通道50及60外部之金屬接觸92的多餘部分。此研磨步驟亦可移除晶粒14-16之暴露側上的金屬晶種層90。其可進一步移除晶粒14-16之暴露側上的硬遮罩40。若硬遮罩如以上給出之鋁之狀況而電傳導,則硬遮罩40之移除可為較佳的,以將如此形成之金屬填充通道彼此電隔離。如圖10A及10B中展示,此研磨步驟可進一步移除等形介電膜30,從而在晶粒14-16之暴露側上產生一大體上平坦表面及平坦金屬結構100,其中因為在以金屬填充通道之前未使用晶種層,所以圖10B中之結構與圖10A中的結構有區別。
如圖10C中展示,作為以金屬填充通道50及60接著CMP之替代,通道50及60可以金屬93加襯,以介電質94加以填充接著CMP。藉由使用如以上所描述之PVD、電鍍或CVD中之至少一者的沈積以金屬93給通道50及60加襯。金屬93之厚度通常為0.01至0.2微米且
可包括一鄰近等形絕緣膜70之障壁層以防止接觸結構12或17或裝置區域18或11的污染。障壁層之實例包括氮化鉭、氮化鎢及氮化鈦且可位於典型厚度為0.005至0.02微米之鈦黏著層之後。障壁層之一典型厚度為0.005至0.05微米。在93之一初始厚度已沈積之後,電鍍亦可用於等形地將93的厚度增加至一所要厚度。對於通道50而言,一典型增加之厚度為0.5至2.0微米,以具有足夠寬度之通道50為依據。介電質94之一實例為氧化矽且填充之一實例為使用電漿增強化學氣相沈積(PECVD)。此替代具有以下優勢:減少之金屬沈積及金屬CMP及所加襯之複合金屬、介電質填充的通道與晶粒14-16之周圍基板部分之間的一較佳熱膨脹係數(CTE)匹配之可能。
如以上描述及圖10D中展示,以金屬填充通道50及60或以金屬93給通道50及60加襯接著以介電質94填充的另一替代為以金屬97填充通道60或給通道60加襯以在接觸結構12與17之間形成一電互連而不接觸薄化基板21,且接著以介電質98填充通道50及60,接著CMP。金屬97可經形成以藉由無電極電鍍而互連接觸結構12及17而不接觸薄化基板21,該無電極電鍍藉由電鍍至優先電鍍互連接觸結構12及17之足夠厚度而優先在接觸結構12及17上電鍍。可經電鍍至足夠厚度之無電極電鍍的一實例為鎳無電極電鍍。如圖10D中展示,此替代具有以下優勢:剩餘基板晶粒14-16之通道50部分上無需一側壁60、71、72、73、74或75以將該電互連與該剩餘基板晶粒電隔離。
互連之接觸結構12及17之電互連可藉由如圖10E中所示且類似於圖10B中的描述蝕刻一通過介電質98至金屬97之通道51及以金
屬46填充通道51或藉由如圖10F中所示且類似於圖10C之描述以導電材料52給通道51加襯及以介電質53填充而加以形成。圖10E及圖10F中之通道51經展示為連接至接觸結構12上之金屬97的部分。或者,通道51可連接接觸17或接觸結構12及17上金屬97之部分。
圖10A-10F之結構適用於包括(但不限於)用以支援引線接合或覆晶封裝之基於光微影的互連布線或凸塊下金屬化的隨後處理。此處理通常包括在暴露之薄化基板側21上形成一電絕緣材料以提供互連布線或凸塊下金屬化之電隔離。
圖11中展示之一實例具有在CMP之後在晶粒14-16上形成的諸如沈積或旋塗氧化物或聚合物的絕緣材料96,及形成於材料96上與金屬結構100接觸的互連布線或凸塊下金屬化95。如在圖3B中所示,在形成材料96之前可在晶粒14-16之間使用另一填充材料。金屬化可包括藉由絕緣層分離之幾個層(此處未圖示)以容納一高通道密度及/或一高布線複雜度。或者,若研磨步驟未移除等形介電膜70,則等形介電膜保留且可提供金屬化結構之足夠電隔離。
圖12中說明根據本發明之方法的一第二實施例。於晶粒14-16上形成一硬遮罩101而無任何插入介電層。硬遮罩101厚度之一典型範圍為0.1至1.0微米。硬遮罩101較佳地係由一具有一對隨後蝕刻製程或用於蝕刻一通過薄化基板21及裝置區域18及11至接觸結構12之通道的製程之高蝕刻選擇性的材料所組成。一硬遮罩之一實例為鋁、鎢、鉑、鎳或鉬,且一蝕刻製程之一實例為:一用以蝕刻一通過一薄化矽基板之通道之基於SF6的反應性離子蝕刻;及一用以蝕刻一通過裝置區域18及11至
接觸結構12之後繼通道之基於CF4的反應性離子蝕刻。孔徑102形成於遮罩101中且該結構經如在第一實施例中之處理,以蝕刻通過晶粒基板及裝置區域以暴露結構12及17,而較佳暴露結構17之頂面以形成一凸耳(諸如圖8A及8B中展示之27)。使用遮罩103如圖7-9中所示而進行金屬化以形成金屬接觸104,以產生圖13中展示之結構。在CMP(圖14)之後,平坦化金屬105,且該結構適用於包括(但不限於)用以支持引線接合或覆晶封裝之基於光微影的互連布線或凸塊下金屬化的隨後處理,類似於圖11中所示之金屬化結構。此處理可包括晶粒14-16之暴露側上一電絕緣材料之形成,以提供在晶粒14-16之暴露側上布線的該互連布線或凸塊下金屬化的電隔離。為進一步輔助互連布線或凸塊下金屬化,可形成如在第一實施例中所描述之平坦化材料,例如介電質或金屬,或者聚醯亞胺或苯幷環丁烯材料,以在CMP處理之前或之後(例如)藉由填充晶粒、孔徑或槽之間的任何空間而平坦化該結構之表面。
本發明亦可與其他結構一起使用。舉例而言,無需一對接觸17,但一晶粒或晶圓中之一單一接觸可連接至與該晶粒或晶圓接合之基板中的一接觸。此說明於圖15中,其中與晶種90之金屬接觸107互連接觸結構12與108,結構108自結構12偏離。金屬接觸107之一部分(左側)自基板部分109之上部表面直接延伸至結構108上的晶種90,而金屬接觸107之另一部分(右側)自基板部分109之上部表面直接延伸至結構12上的晶種90。
本發明提供眾多優勢。一單一遮罩用於蝕刻通過一接合至一基板之晶粒或晶圓之背側以互連該晶粒或晶圓與該基板。該通道中無需
光微影,其通常可為複雜的、有問題的且限制縮放比例。該蝕刻進行通過一接合介面。此外,可能暴露待互連之接觸之頂面,增加接觸的表面積且減小接觸之電阻。可互連不同技術裝置,最佳化裝置效能且避免與嘗試以一單一製程序列製造不同技術相關聯的問題。
一第三實施例展示於圖16A、16B及17中。基板110具有裝置區域111,裝置區域111具有接觸結構112。各具有一裝置區域118、基板部分121及接觸結構117之晶粒114-116接合至如圖16A所示之表面113上的基板110。在此實施例中,不存在覆蓋接觸結構112之材料。跟隨針對第一實施例或第二實施例描述之單一遮罩製程,產生圖16B及17中所示之結構。一通道50經蝕刻通過基板部分121及裝置區域118,暴露接觸結構117之背部表面上之一凸耳26。該蝕刻持續形成一通道60且暴露接觸結構112之一頂面。在具有或無一晶種層90之通道中形成接觸120,連接接觸結構112與117。如以上相對於圖3B所論述,填充材料可用於平坦化該裝置。接觸120亦可以以上圖10C-10F中展示之方式加以形成。再者,可如圖8C-8K所示形成膜70。
一第四實施例展示於圖18-19中。在此實施例中,不存在覆蓋接觸結構122或123之材料。晶粒114-116中包含例如金屬之導電材料的接觸結構123可在晶粒114-116的表面上延伸且包含例如金屬之導電材料的接觸結構122可在表面113上延伸。接觸結構123及接觸結構122可包含不同金屬。舉例而言,接觸結構123可包含銅、鎢、鎳或金中之一者,且接觸結構122可包含銅、鎢、鎳或金中之一不同者。接觸結構123或接觸結構122可進一步包含不同金屬,例如鎳、鈀及金之組合。接觸結
構123及接觸結構122可進一步包含銅、鎢、鎳或金之合金或其他合金,例如氧化銦錫。此等金屬可藉由包括PVD、熱、電子束及電鍍之多種技術加以形成。
排除接觸結構123之晶粒114-116之表面的部分及排除接觸結構122之表面113之部分較佳為一非導電材料,例如氧化矽、氮化矽、氮氧化矽或可與半導體積體電路製造相容的備用隔離材料。如在申請案序號第10/359,608號中所描述,具有暴露之接觸結構123之晶粒114-116以一足以將晶粒114-116之表面中暴露的接觸結構123之一部分與表面113中暴露之接觸結構122的一部分對準且將晶粒114-116之表面之非導電材料部分與表面113的非導電材料部分對準之對準精度接合至具有暴露之接觸結構122的表面113。晶粒114-116之表面之非導電材料部分與表面113的非導電材料部分之間的接合較佳為在申請案序號第10/359,608號中描述之直接接合。亦可使用一備用類型之直接接合,例如描述於申請案序號第10/440,099號中。該直接接合之接合能量(較佳多於1J/m2)產生相抵接觸結構123之接觸結構122的一外部壓力,其產生接觸結構122與123之間的一電連接。因此較佳使用在低溫下產生一較高接合能量的直接接合,例如描述於以上之彼等接合,以產生最高內部壓力;然而,在低溫下產生一較低接合能量或需要較高溫度以獲得一較高接合能量之直接接合對於某些應用亦為可接受的。舉例而言,亦可使用需要中等溫度(例如小於400℃)或中等壓力(例如小於10kg/cm2)以達成高接合能量(例如大於1J/m2)之習知直接接合。
更詳言之,隨著包括金屬接合襯墊之晶圓表面在室溫接
觸,相對晶圓表面之接觸非金屬部分在接觸點處開始形成一接合,且晶圓之間的吸引接合力隨著接觸化學鍵面積增加而增加。不存在金屬襯墊的情況下,晶圓將接合越過整個晶圓表面。根據本發明,金屬襯墊之存在雖然中斷相對晶圓之間的接合接縫,但是未阻止化學晶圓對晶圓接合。歸因於金屬接合襯墊之展性及延性,藉由非金屬區域中化學晶圓對晶圓接合所產生之壓力可產生一可使金屬襯墊上非平坦及/或粗糙區域變形的力,其導致金屬襯墊之改良之平坦度及/或粗糙度及金屬襯墊之間的密切接觸。藉由化學鍵產生之壓力足以消除針對此等金屬襯墊待施加以使其彼此密切接觸之外部壓力的需求。歸因於在配合介面處之金屬原子之互相擴散或自擴散,甚至在室溫下,密切接觸的金屬襯墊之間可形成一強金屬接合。此擴散經熱動地驅動以減少表面自由能量且對於通常具有高互相擴散及/或自擴散係數之金屬而經增強。此等高擴散係數為通常大多數藉由行動自由電子氣體確定之內聚能量的結果,該行動電子氣體未藉由擴散期間金屬離子之運動而受到干擾。
或者,晶粒114-116中接觸結構123可標稱地與晶粒114-116之表面共平面且接觸結構122可標稱地與表面113共平面。此可藉由形成一具有一具有金屬填充通道(諸如W、Ni、Au或Cu)之平坦表面的基板來完成。金屬填充通道可以在一諸如Cu、Al、Al-Cu(2%)或Al-Si(2%)合金層,或形成於Al或Al合金上之Cu層,厚度約為0.5微米的金屬晶種層上電鍍而加以形成。Pd可用作晶種層且亦可形成於Al或Al合金層之頂部。Ni、W、Au或Cu柱可形成於晶種層上。在電鍍之後,使用該等柱或光微影界定之圖案作為一遮罩及一金屬蝕刻而自柱之間的表面移除晶種
層。接著於表面上形成一氧化物層。該氧化物層經受CMP以產生一具有氧化物及金屬區域之平坦表面。
接觸結構122及123可具有一大於晶粒114-116之非金屬表面部分及表面113之非金屬部分的表面粗糙度。舉例而言,晶粒114-116之表面及表面113較佳具有一小於1nm且進一步較佳小於0.5nm之均方根(RMS)表面粗糙度,而接觸結構122及123之表面較佳具有一小於2nm且進一步較佳小於1nm的RMS表面粗糙度。
歸因於例如晶粒114-116之暴露金屬表面或表面113上之自然氧化物或其他污染物(例如烴),由晶粒114-116之表面的非接觸結構123部分與表面113之非接觸結構122部分之間的接合產生之接觸結構122的相抵接觸結構123之內部壓力可不足以達成一接合或產生一具有一較佳低電阻的電連接。接觸結構123與122之間的一改良之接合或較佳較低電阻電連接可藉由移除接觸結構123或122上之自然氧化物而達成。舉例而言,稀氫氟酸可在使表面113與晶粒表面114-116接觸之前加以使用。此外,在移除自然氧化物之後直至使表面113與晶粒表面114-116接觸為止,表面113及晶粒114-116之表面可暴露至一惰性環境,例如氮或氬。或者,接觸結構123與122之間一改良之接合或較佳較低電阻電連接可在將晶粒114-116之表面之非接觸結構123部分與表面113的非接觸結構122部分接合之後藉由增加(例如加熱)接觸結構122及123之溫度而達成。溫度增加(例如若接觸結構123或122相對於接觸結構123及122周圍之非金屬材料具有一較高熱膨脹係數)可藉由自然氧化物或其他污染物之減少或藉由增加接觸結構123與122之間的內部壓力來產生較佳低電阻電連接,或
藉由自然氧化物或其他污染物之減少及內部壓力之增加來產生較佳低電阻電連接。溫度增加亦可增加接觸結構如122與123之間的相互擴散以產生一較佳低電阻電連接。溫度增加因此可增強接觸結構123與122之間的金屬接合、金屬接觸、金屬互連或傳導。已達成小於1ohm/μm2之接觸電阻。舉例而言,對於直徑約5及10μm且各約1μm厚之兩個接觸結構,已獲得小於50莫姆之電阻。
若在晶粒114-116中或在表面113之下之層111中存在IC如矽IC,則溫度增加對於2小時較佳小於400℃且對於2小時進一步較佳小於350℃,以避免對IC、接觸結構或其他金屬結構的損壞。若接觸結構包含易受熱膨脹或內部壓力或可忽略之自然氧化物影響之導電材料如金,則導致接觸結構122與123之間之增強的金屬接合、金屬接觸、金屬互連或傳導之溫度增加可為極低的,例如對於10分鐘低為50℃。
若需要,則在較低接合後溫度下導致較高內部壓力的增加且此外在一較低壓力下可變形之接觸結構123及122的用途較佳為使達成接觸結構123與122之間金屬接合、金屬接觸、金屬互連或傳導之所要增強所需的接合後溫度增加最小化。舉例而言,作為接合後溫度增加之結果而產生之內部壓力視包含接觸結構123及122的金屬而定。舉例而言,具有高熱膨脹係數(CTE)值之金屬如銅、鎳及金導致一給定溫度下之更多膨脹。此外,具有一較高剪切模數之金屬如鎢及鎳針對一給定膨脹將產生更多應力。具有CTE與剪切模數之高乘積之金屬如銅、鎢及鎳將因此對於以增加的溫度產生內部壓力之增加為最有效的。此外,具有一低屈服應力之金屬如銅、鎳及金較佳為高純度的,例如高於99.9%,在較低應力下更易
變形且因此在較低應力下導致接觸結構之間的改良之金屬接合、金屬接觸、金屬互連及傳導。包含具有CTE與剪切模數之高乘積或藉由屈服應力正規化之CTE與剪切模數的高乘積之金屬(例如銅、鎳及金)之接觸結構123及122因此較佳用於作為接合後溫度增加的內部壓力產生之結果展現接觸結構之間改良的金屬接合、金屬接觸、金屬互連及傳導的接觸結構123及122。
或者,接觸結構123可略低於晶粒114-116之表面或接觸結構122可略低於表面113。晶粒114-116之表面下與表面113之距離較佳少於20nm且進一步較佳少於10nm。隨後接合,接著溫度增加可增加如以上所描述之接觸結構122與123之間的內部壓力且導致接觸結構122與123之間的改良之金屬接合、金屬接觸、金屬互連或傳導。接觸結構122於表面113以下之微小距離及接觸結構123於晶粒114-116之表面以下的微小距離為在接觸結構之長度上的一平均距離。接觸結構之構形將包括等於、高於及低於該平均距離之位置。藉由最大高度與最低高度之差給出之接觸結構的總高度變化可大體上大於RMS變化。舉例而言,一具有為1nm之RMS的接觸結構可具有10nm之總高度變化。因此,雖然如以上所描述,接觸結構123可略低於晶粒114-116之表面且接觸結構122可略低於表面113,但是接觸結構122之一部分可在晶粒114-116的表面上延伸且接觸結構123之一部分可在表面113上延伸,從而在表面113之非金屬部分與晶粒114-116的非金屬部分之接合之後在接觸結構122與接觸結構123之間產生一機械連接。歸因於接觸結構122或接觸結構123上一不完全機械連接或自然氧化物或其他污染物,此機械連接可不產生接觸結構122與
接觸結構123之間的一充分電連接。如以上所描述,隨後溫度增加可改良接觸結構122與123之間的金屬接合、金屬接觸、金屬互連、傳導。
或者,若接觸結構123之最高部分位於晶粒114-116之表面以下或接觸結構122的最高部分位於表面113以下且在接合之後接觸結構123與122之間不存在一機械接觸,則溫度增加可產生接觸結構123與122之間的機械接觸及/或所要電互連。
或者,接觸結構123可位於晶粒114-116之表面以下且接觸結構122可位於表面113以上,或接觸結構123可位於晶粒114-116之表面以上且接觸結構122可位於表面113以下。如在申請案序號第10/359,608號中所描述,接觸結構122於表面113以下之距離與接觸結構123於晶粒114、115或116之表面以下之距離的差(或反之亦然)可略為正。或者,接觸結構122於表面113以下之距離與接觸結構123於晶粒114、115或116之表面以下之距離的差(或反之亦然)可標稱地為零或略為負,且如以上所描述,一接合後溫度增加可改良接觸結構122與123之間的金屬接合、金屬接觸、金屬互連、傳導。
接觸結構123相對於晶粒114-116之表面之高度及接觸結構122相對於表面113之高度的高度可以一形成晶粒114-116之表面或表面113之研磨製程(例如化學機械研磨法(CMP))加以控制。該CMP製程通常具有包括(但不限於)研磨漿類型、研磨漿添加速率、研磨襯墊、研磨襯墊旋轉速率及研磨壓力之若干製程變數。該CMP製程進一步視包含表面113及晶粒114-116之表面之特殊非金屬及金屬材料、非金屬材料與金屬材料的相對研磨速率(類似研磨速率較佳,例如鎳及氧化矽)、接觸結構122
及123之尺寸、間距及顆粒結構,及表面113或晶粒114-116之表面的非平坦度而定。此等製程參數之最佳化可用於控制接觸結構123相對於晶粒114-116之表面的高度及接觸結構122相對於表面113之高度的高度。亦可使用其他研磨技術,例如無研磨漿研磨法。
接觸結構123相對於晶粒114-116之表面之高度及接觸結構122相對於表面113之高度的高度亦可以晶粒114-116之表面上接觸結構123周圍的材料或表面113上接觸結構122周圍之材料之一輕微乾式蝕刻(例如用於包含例如氧化矽、氮化矽或氮氧化矽之某些介電材料的表面,使用CF4及O2之混合物的電漿或反應性離子蝕刻)加以控制,較佳使得產生將顯著減少該等表面之間的接合能量之表面粗糙度的增加。或者,接觸結構123及接觸結構122之高度可藉由接觸結構123及122上一極薄金屬層之形成而加以控制。舉例而言,例如金之某些金屬之無電極電鍍可自限至一極薄層,例如大約5-50nm。此方法可具有以極薄非氧化金屬(例如金或鎳)終止一氧化金屬以便於電連接之形成的額外優勢。
此外,接觸結構122可具有一大於或小於接觸結構123之橫向尺寸的橫向尺寸,使得在接合之後,一接觸結構123的周邊含於接觸結構122內,或一接觸結構122之周邊含於接觸結構123之周邊內。最小橫向尺寸較大或較小通常由晶粒114-116接合至表面113之對準精度的至少兩倍來確定。舉例而言,若晶粒114-116接合至表面之對準精度為一微米,則接觸結構122較佳大於接觸結構123至少兩微米以便使接觸結構123之周邊含於接觸結構122的周邊內。
可由接觸結構123周圍晶粒114-116之表面之部分與接觸
結構122周圍表面113的部分之間的接合產生或藉由接合後溫度增加供應之接觸結構122相抵接觸結構123的最大內部壓力視晶粒114-116之表面之此部分與表面113之此部分的接合面積及接觸結構123相抵接觸結構122之面積的面積而定。歸因於由接觸結構123與122之間的橫向尺寸之差及晶粒114-116之表面與表面113之間的一接合對準不良產生之與表面113之非接觸結構122部分對準的接觸結構123之剩餘面積及與晶粒114-116之表面的非接觸結構123部分對準之接觸結構122的剩餘面積,此等兩個面積的和通常小於晶粒114-116相抵表面113之整個面積。可藉由接合產生或藉由接合後溫度增加供應之最大內部壓力可藉由晶粒114-116之表面的部分與表面113之部分之間的接合之斷裂強度乘以此接合之面積與接觸結構123相抵接觸結構122之面積的面積之比率來加以近似。舉例而言,若晶粒114-116之表面之部分及表面113的部分包含具有16,000psi之斷裂強度的氧化矽且此等部分的對準部分之間的直接接合具有氧化矽之斷裂強度之一半(或8,000psi)的斷裂強度,且接觸結構123及122在10微米之間距上為直徑為4微米之圓形,且對準較佳,則接觸結構123與122之間超過60,000psi的最大內部壓力係可能的。此壓力通常顯著大於藉由接合後溫度增加所產生之壓力。舉例而言,若接觸結構123及122包含具有17ppm之CTE及6,400,000psi之剪切模數的銅且晶粒114-116之表面之部分及表面113之部分包含具有0.5的CTE之氧化矽,且接觸結構123與晶粒114-116之部分共平面且接觸結構122與表面113的部分共平面,在350℃之接合後溫度增加時期望接觸結構123與122之間一大約37,000psi的應力。
接觸結構123與122通常對準不佳且具有相同橫向尺寸。此可導致接觸結構123之一部分與接觸結構122周圍表面113之一部分接觸或接觸結構122的一部分與結構123周圍晶粒114-116之表面之一部分接觸。若接觸結構123之一部分與表面113之此部分接觸且此外,若接觸結構122位於表面113以下,或者,若接觸結構122的一部分與晶粒114-116之表面的此部分接觸且此外,若接觸結構123位於晶粒114-116之表面以下,則接合後溫度增加可導致優先在接觸結構122與晶粒114-116的表面之此部分之間或接觸結構123與表面113的此部分之間的內部壓力增加,且導致將以其他方式獲得在接觸結構123與122之間於一給定接合後溫度增加處之內部壓力的減小。為避免接觸結構123與122之間之此內部壓力之增加,較佳若接觸結構123位於晶粒114-116的表面以下,則在接合之後接觸結構122之周邊在接觸結構123的周邊內一量(諸如兩倍對準容限)以容納接觸結構123與接觸結構122之尺寸及形狀之對準不良及不匹配,使得內部壓力增加將主要在接觸結構123與接觸結構122之間。或者,較佳若接觸結構122位於表面113以下,則在接合之後接觸結構123之周邊在接觸結構122的周邊內一量以容納接觸結構123及接觸結構122之尺寸及形狀之對準不良及不匹配,使得內部壓力增加將主要在接觸結構123與接觸結構122之間。此外或者,若接觸結構123位於晶粒114-116之表面以下且接觸結構122位於表面113以下,則藉由接觸結構CTE規格化之緊貼表面下的接觸結構在接合之後具有一在相對接觸結構之周邊內一量的周邊以容納接觸結構123及接觸結構122之尺寸及形狀的對準不良及不匹配,使得內部壓力增加將主要在接觸結構123與接觸結構122之間。
可在薄化晶粒114-116之基板之前或之後增加接觸結構123及接觸結構122的溫度以形成薄化之晶粒基板121。可在接合之後以包括(但不限於)熱、紅外及電感之多種類型的加熱增加接觸結構123及接觸結構122之溫度。熱學加熱之實例包括烘箱、帶式鍋爐及熱板。紅外加熱之一實例為快速熱退火。紅外加熱源可經篩選以具有較佳能量之光子優先加熱接觸結構123及122。舉例而言,若基板110、晶粒114-116基板、薄化晶粒基板121、裝置區域111或裝置區域118包含一半導體,例如矽,則紅外熱源可經篩選以防止具有超過半導體帶隙之能量的光子由該半導體吸收,從而導致相比接觸結構123或接觸結構122之溫度增加的半導體之減少的溫度增加。當接觸結構123或接觸結構122為磁性,例如包含鎳時,電感加熱之一實例為電感磁性共振。
如圖18中所示,複數個接觸結構123可接觸一單一接觸結構122而不覆蓋一單一接觸結構122之整體。或者,一單一接觸結構123可部分地或者以其整體接觸一單一接觸結構122,一單一接觸結構122可部分地或以其整體接觸一單一接觸結構123,或一單一接觸結構123可接觸複數個接觸結構122。
跟隨針對先前實施例描述之單一遮罩製程,當複數個接觸結構123接觸一單一接觸結構122而不覆蓋一單一接觸結構122之整體時,可生產圖19A中所示的結構,其中金屬晶種層90形成與接觸結構122及123之電互連。或者,金屬晶種層90可僅與接觸結構123接觸,尤其若接觸結構123覆蓋接觸結構122之整體。圖19A中所示之結構可進一步經處理以形成一類似於如先前在此實施例中描述且展示於19B中之圖18中
表面113的表面,圖19B中接觸結構59類似於接觸結構122且平坦化材料58類似於表面113之非接觸122部分。具有暴露之接觸結構123之額外晶粒接著可與具有類似於具有暴露之接觸結構123的晶粒114-116與暴露之接觸結構122之接合的暴露之接觸59的表面接合且互連。圖19C說明具有接觸124而無孔徑或間隙之填充通道。
在此第四實施例中,無需一由金屬互連跟隨之通道蝕刻以在接觸結構123與122之間進行一電互連。然而,如圖19A中所示之由金屬互連跟隨之通道蝕刻可經期望為自晶粒114-116之暴露側的電接取作準備。一可需要此之應用之實例在於晶粒114-116之暴露側與一封裝、板或積體電路的用以在接觸結構123或122與此封裝、板或積體電路之間進行電連接的覆晶塊狀接合。亦存在出於此目的無需一通道之應用,例如在某些類型之凝視焦平面陣列之製造中。對於此等應用,進而如圖18中所示之包括(但不限於)以上所描述之衍生的方法及所製造之裝置可為足夠的。
一第五實施例展示於圖20A-20H中。在通道50之形成之前,此實施例類似於先前實施例,以下除外:具有一孔徑或重疊通道50之邊緣的晶粒17、108、117或123中接觸結構替換為無孔徑或重疊邊緣之接觸結構87。在此實施例中,具有基板部分89、裝置區域88之晶粒84-86中的接觸結構87接合至具有裝置區域81、基板80及接觸結構82之表面83。如圖20A中所示,接觸結構87定位於接觸結構82之上。晶粒84-86亦可接合至一具有類似於圖16及17中所示暴露之接觸結構之暴露的接觸結構112或類似於圖18及19中所示之接觸結構之接觸結構122的表面113。注意到接觸結構87可經接合而與說明於裝置86中之接觸結構82直
接接觸。晶粒84-86亦可具有相同接觸結構組態。圖20A及20B經繪製以展示兩個接觸結構組態,出於簡要之目的兩個組態之間具有一切口。通常接合至一基板之晶粒中的每一者將具有相同接觸結構組態。若具有不同接觸結構之晶粒接合至相同基板,則可需要某些製程變化,諸如獨立地調節蝕刻參數或蝕刻通道。該等圖式經繪製以說明本發明,其中相同或不同基板存在於一基板上,且未必展示此等變化。
如在第一實施例中描述及在圖20B中所示,形成圖案化硬遮罩40及孔徑41。接著藉由順序地各向異性地蝕刻晶粒84-86中之剩餘基板部分89、晶粒84-86中之裝置區域88之部分至接觸結構87,接觸結構87建立側表面79,裝置區域88之剩餘部分至表面83(若需要),及裝置區域81(若需要)至接觸結構12來形成通道55。蝕刻接觸結構87除外,此等各向異性蝕刻可如在第一實施例中所描述而加以完成。考慮接觸結構87之各向異性蝕刻,可使用對硬遮罩40選擇性蝕刻導電結構87之RIE蝕刻。若硬遮罩40及導電結構87具有類似蝕刻速率,則硬遮罩40可形成為大體上厚於接觸結構87以使暴露之接觸結構87連同基板部分89、裝置區域88、接觸結構87及裝置區域81至接觸結構82(如需要)得以蝕刻而未完全蝕刻硬遮罩40。接觸結構87之蝕刻可大體上與晶粒84-86中之剩餘基板部分89及裝置區域88及裝置區域81之蝕刻不同。舉例而言,若剩餘基板部分89包含矽,且裝置區域88及81之蝕刻部分包含氧化矽,且接觸結構87包含Al,則非基於氯之RIE蝕刻可用於蝕刻剩餘基板部分89及裝置區域88及81,且基於氯之RIE蝕刻可用於蝕刻接觸結構87。
側壁76較佳在接觸結構87之蝕刻之前加以形成。特定言
之,結構經各向異性地蝕刻通過基板部分89且可在達到裝置區域88之後停止,或繼續進入裝置區域88而在未達到接觸結構87時停止。接著如圖20C中所示,針對此等兩種狀況為分離之接觸結構及直接接合之接觸結構形成層76。層76可藉由在通道55中沈積一諸如氧化矽之絕緣層接著藉由(例如)各向異性蝕刻自通道55之底部移除層而加以形成。裝置區域88及接觸結構87之剩餘部分經蝕刻通過以暴露接觸結構82,如圖20D(左側)中所示,且裝置區域88之剩餘部分經蝕刻通過以暴露圖20D(右側)中的接觸87。
側壁形成、接觸結構82與87之間的電互連及通道加襯及/或填充之隨後步驟遵循先前描述之實施例中所描述,主要例外為:與接觸結構87之電互連限於一藉由各向異性地蝕刻通過接觸結構87所暴露之側表面79。一第二例外為側壁形成類似於圖8A或8B中側壁70,或圖8J中所示之側壁74所示之形成,其中該側壁在接觸結構17以下延伸且將抑制與接觸結構87之側表面79的電互連。圖20D(左側)詳細說明晶粒84-86中之一者以更清楚地說明未抑制與側表面79之電互連的側壁76之一實例。
圖20D中側壁形成之實例類似於先前在圖8H中給出之實例,其中側壁72在薄化晶粒基板21以下但在接觸結構17以上延伸。如圖20E中所示,通過接觸結構87或通過接觸結構87與接觸結構82之間的區域之通道55之蝕刻在接觸結構87以上亦可略微為各向同性的,以在接觸結構87之頂側上形成一極小自對準凸耳28以減小在接觸結構82與87之間隨後形成的電互連之互連電阻而未大體上增加通道55之橫截面。一類似於如圖8K中所示形成之側壁75之選擇性側壁77亦可在接觸結構87的
蝕刻之前(圖20F,左側或右側)或在接觸結構87之蝕刻之後加以形成(圖20F,左側)。在接觸結構87之蝕刻之後一選擇性側壁77的形成懸於暴露之側表面79上且可使暴露之側表面79與接觸結構82之間的電互連之形成變複雜。此複雜化可藉由以一類似於電互連接觸結構12與17但未接觸圖10D中所示之薄化基板21之電互連97的形成之方式在暴露之側表面79與接觸結構87之間形成電互連99而加以避免。互連99可在接觸結構87上但在88或89中任何導電材料以下延伸。
在電互連99形成之後,類似於圖8A或8B中側壁70的覆蓋暴露至通道55之基板部分89的側壁76可如圖20G中所示而加以形成,其中假設一可與互連99厚度相比較的側壁厚度。或者,如圖20H中所示,可形成類似於圖8K中側壁75之選擇性側壁。接著可如在先前實施例中所描述以金屬填充或以金屬加襯且以介電質填充通道55之剩餘部分。
此等所得結構亦適用於包括(但不限於)如在先前實施例中所描述之用以支持引線接合或覆晶封裝之基於光微影的互連布線或凸塊下金屬化的隨後處理。注意到圖20C-20F中所示之結構亦可包括如晶粒86中所示經組態之接觸結構。
一第六實施例展示於圖21A-21E中,其中可移除類似於先前實施例中之19、21、89、109、121之整個晶粒基板部分127或大體上所有部分127,而保留一裝置層、一電路或一電路層。在此實施例中,基板130具有裝置區域131,裝置區域131具有接觸結構132。適當操作無需各具有一裝置區域138、接觸結構137及基板部分127之晶粒134-136。如在
第五實施例中,接觸137展示為在晶粒134中具有一孔徑,且接觸137在晶粒135中為整體的且一孔徑可蝕刻通過該處。如在圖21A中所示,晶粒134-136接合至表面133上之基板130。藉由(例如)研磨及/或拋光而整體移除晶粒基板127,暴露如圖21B中所示之裝置區域138。歸因於缺少基板部分127,針對此實施例相比先前實施例大體減少且簡化蝕刻一通道以暴露接觸結構且在接觸結構之間形成一電互連隨後所需之步驟的數目。
舉例而言,在圖21C中,其中僅展示晶粒134-136中之一者,因為不存在需要蝕刻一通道所通過之基板部分127,所以簡化蝕刻一通道129以暴露接觸結構132及137的步驟。通道129可因此大體上淺於先前實施例中描述之通道,從而導致通道橫截面之一大體減少及通道密度的相應增加。在另一實施例中,在圖21D中,其中僅展示晶粒134-136中之一者,因為不存在需要一側壁以電隔離電互連128之基板部分127,所以簡化形成暴露之接觸結構132與137之間的一電互連128之步驟。圖21E說明包括以直接接觸接合之接觸結構的此實施例。注意到圖21E中展示之結構亦可包括如晶粒135中展示而經組態且類似於圖19C中之接觸結構124及122的接觸結構。
可移除整個晶粒基板部分之應用的實例包括某些絕緣體覆矽及III-V IC,其中該等IC之晶粒基板部分並非用於主動電晶體或其他IC裝置製造。
自第六實施例所得之結構亦適用於包括(但不限於)如在先前實施例中所描述之用以支持引線接合或覆晶封裝的基於光微影之互連布線或凸塊下金屬化的隨後處理。
圖21A-21E中所示之彼等結構之其他變化形式包括(但不限於)先前實施例中描述的彼等結構,例如:如圖10及圖14中所示之通道填充或通道加襯及填充;如圖15中所示之與一晶粒接觸結構邊緣之互連;將如圖17及圖18中所示暴露的晶粒與晶圓接觸結構,或如圖19中所示暴露之晶粒與晶圓接觸結構接合;如圖20中所示之晶粒接觸結構的一暴露之側表面之接觸亦為可能的。
本發明之一第七實施例展示於圖22A-L及圖23A-K中。注意到表面接觸結構組態係藉由晶粒146而加以說明。如以上所論述,所有晶粒在一基板中可具有相同或不同接觸結構組態且當不同接觸結構接合至相同基板時可需要某些製程變化。基板140可含有諸如藉由劃線道(scribe alley)38分離之144-146(藉由虛線指示)的晶粒。晶粒144-146中之每一者具有位於裝置區域148中之接觸結構147。出於解釋之簡易之目的,注意到該等接觸結構未按比例加以繪製。接觸結構147可為獨立部件或可由一具有一通過其之孔徑的部件組成。
接觸結構147可藉由金屬沈積及空浮或金屬沈積及蝕刻之習知方法加以形成。或者,接觸結構147可藉由圖案化及蝕刻通過一預先存在之導電層或一導電層之一孔徑內的圖案化及金屬沈積的一組合而加以形成。接觸結構147之形成較佳由類似於裝置區域148中接觸結構147以下之電隔離介電材料151之一平坦化層的沈積。一典型平坦化材料為藉由圖22A中層151指示之電漿增強化學氣相沈積而形成之氧化矽。當需要表面接觸時,如在裝置146中,層151可未經形成,未在基板140之某些區域中加以形成,或可稍後經移除。
一通道可在晶粒144-146中加以形成。該通道之蝕刻較佳在晶粒144-146沿劃線道38經單一化為個別晶粒之前以晶圓尺度加以完成,使得一晶圓上之所有晶粒上的所有通道可同時加以蝕刻。晶粒144-146可因此使所有其通道同時加以蝕刻,或者若晶粒144-146源自不同晶圓,則可在單獨時間加以蝕刻。該等通道較佳各向異性地加以蝕刻,以消耗最小量之裝置區域材料148及基板140。
晶粒144-146中之接觸結構亦可以一類似於先前在第五實施例中描述之方式的方式加以形成。舉例而言,如在圖22B中所示平坦化材料151經圖案化及蝕刻以形成一通過平坦化材料151至導電材料154的通道152,接著蝕刻一通過導電材料154之通道以形成具有一暴露之側表面153的接觸結構147(154),如圖22C所示接著進一步蝕刻通過裝置區域148且進入基板140以形成通道155。此蝕刻較佳為各向異性的以使通道155之橫向長度最小化。平坦化材料151亦可經圖案化及經蝕刻以形成暴露如圖22D所示之兩個凸耳160的通道156,暴露如圖22E所示之一凸耳160的通道157,或如圖22F所示未暴露凸耳的通道158。平坦化材料151之圖案化及蝕刻可具有一略大於藉由接觸結構147(或接觸結構154)形成之孔徑的區域,導致接觸結構147以下通道156之位置及橫向長度由接觸結構147(154)給出且接觸結構147(154)以上通道156的上部略寬於通道156之下部。如圖22D所示,顯露接觸結構147(154)之凸耳160及側表面153。或者,平坦化材料151之平坦化及蝕刻可重疊接觸結構147(154)之邊緣,導致通道157的位置及橫向長度之一部分由接觸結構147(154)給出且通道157之上部略寬於下部。如圖22E中所示,顯露接觸結構147及154之一凸耳
160及接觸結構147(154)之一側表面153。作為圖22D及22E之替代,平坦化材料151之圖案化及蝕刻可不與接觸結構147(154)的任何部分重疊,導致如圖22F中所示,通道158之位置及橫向長度未由接觸結構147(154)給出且未顯露接觸結構147(154)之側表面153。注意到圖22E及22F中之接觸中之任一者無需具有一孔徑。通道156、157或158較佳經蝕刻至一足夠之深度,使得在將晶粒144-146接合至基板140之表面143之後用以形成薄化基板161之單一化晶粒144-146之基板140的隨後薄化針對如圖22C中所示形成之通道155及接觸結構147(154)顯露如圖22G中所示之通道156、157及/或158。
藉由接觸結構147界定或接觸結構154中之通道之蝕刻對一所要長度可為各向同性的,以如圖22C之通道155的圖22H中所示在接觸結構147(154)的背側上形成一自對準凸耳162以產生通道159,或如圖22D之通道156的圖22I中所示在接觸結構147(154)的背側上形成一自對準凸耳162以產生通道163。該各向同性蝕刻可包括接觸結構147(154)以下之裝置區域148及基板140,以顯露如圖22H或圖22I中所示之接觸結構147(154)的背側。各向同性蝕刻可藉由修正用於蝕刻通道155或通道156之蝕刻條件而達成。舉例而言,若用於蝕刻通道155或通道156之蝕刻條件包括低壓下的反應性離子蝕刻,則可在一較高壓力下使用一類似之反應性離子蝕刻。顯露接觸結構147之所要量之背側及形成自對準凸耳162所需要的壓力增加視包括平坦化材料151之厚度及通道156、157或158之深度的若干因子而定且可實驗地加以確定。或者,各向同性蝕刻可包括基板140但無裝置區域148,產生如圖22J中所展示之一自對準凸耳166及在接
觸結構147(154)的背側上及通道164之上的裝置區域148之剩餘部分165。類似於如以上所描述之圖22H及22I,形成一自對準凸耳166之接觸結構147(154)的背側上及通道164之上之裝置區域148的剩餘部分165以在接觸結構147(154)以下各向同性蝕刻至一所要長度而產生。舉例而言,若剩餘部分165包含一絕緣體(例如氧化矽),且各向同性蝕刻之裝置區域148且基板140包含一半導體(例如矽),則可形成此結構。
在通道之形成之後,如在第一實施例中所描述可形成一非選擇性介電側壁170以將基板140與可在如圖22K中所示的通道中隨後形成之互連金屬電隔離。圖22K展示如圖22I中所示形成以產生具有凸耳172之通道171的通道163之實例。亦可形成一類似於第一實施例中所描述及圖22L中所示之側壁77之選擇性介電側壁173。在蝕刻通道之後,將晶粒144-146單一化(若需要)且將其接合至具有接觸結構142及裝置區域141之基板140的表面143。或者,可接合晶粒144-146而無單一化。舉例而言,可以一單一置放替代分離之晶粒置放將一整個晶圓或晶粒接合至基板,且替代由晶粒之間的間隔產生之非平坦表面而產生一標稱平坦表面。基板140亦可含有接觸結構但無裝置或一裝置區域。若通道如在圖22C中所描述且如圖23A-23B中所示而加以形成,則接著(例如)以背研磨、化學機械研磨法或蝕刻中之至少一者薄化基板140以保留薄化之基板晶粒161且顯露通道,例如通道155。接觸結構142可如圖23A中所示與接合表面共平面,或如圖23B中所示凹入至接合表面。如圖23A中所示與接合表面共平面之接觸結構142可藉由在基板140之表面上沈積例如銅電鍍或鎳電鍍的導電材料,接著在該導電材料上沈積一隔離材料而加以形成,接著一
化學機械研磨法以形成接觸結構142及表面143。導電材料之研磨速率較佳可與該隔離材料之研磨速率相比較。導電材料之可比較之研磨速率可以導電材料、隔離材料、導電材料尺寸、導電材料之形狀及面積覆蓋及研磨參數(包括如在第四實施例中描述的研磨漿及襯墊)的適當選擇而加以獲得。
或者,如圖23B中所示凹入至接合表面之接觸結構142可藉由例如氧化矽之隔離材料的沈積,接著藉由選擇性研磨升高之特徵而平坦化該表面之隔離材料的化學機械研磨法,產生接觸結構142之頂部的一薄平坦化介電材料而加以形成。或者,如圖23B所示凹入至表面143之接觸結構142可藉由首先形成圖23A中所指示的平坦化表面143,接著在圖23A中所示之表面143上之一極薄隔離材料層之沈積或沈積及研磨而加以形成以形成圖23B中所示之表面143。凹入至接合表面之接觸結構142可具有(例如)藉由圖案化及蝕刻平坦化介電材料形成之如圖23C中所示之暴露的表面,以暴露具有通道63之接觸結構142。晶粒144-146之接合及薄化接著產生如圖23D中所示之接觸結構142的暴露之表面。例如圖23A及23D中所示之接觸結構142及147(154)之暴露較佳用以便於以下描述之接觸結構142與147(154)之間的隨後電互連。暴露之接觸結構142之橫向長度視通道63之相對尺寸及如圖22C中所示而蝕刻之通道155的橫向長度而定可小於、大於或等於通道155之橫向長度。舉例而言,當圖22C中之通道155之橫向長度小於圖23C中通道63的橫向長度時,暴露之接觸結構142之橫向長度大於如圖23D中所示的通道155之橫向長度。或者,可在接合、薄化及顯露通道(例如通道155)之後以如圖23E中所示之暴露的裝
置區域141及148至接觸結構142之一各向同性蝕刻來使暴露之接觸結構142的長度變寬。或者,圖23C中所示之暴露之接觸結構142在對接觸結構142有其他方式之不利的接合製程期間可藉由一薄層加以保護。舉例而言,若接觸結構142包含鋁,則其可藉由暴露至用於達成室溫共價鍵之基於氨之溶液而受到折衷。此薄層之一實例為可藉由PEVCD形成之氧化矽。該薄層之化學機械研磨法亦可經完成以維持一所要表面143而未自接觸結構142移除該薄層。接著該薄層可在將晶粒144-146接合至基板140及薄化基板140之後加以移除,以顯露通道且形成薄化之晶粒基板161且因此較佳較薄,在0.05至0.5微米之範圍以在顯露通道之後簡化移除。
若薄化之晶粒基板161為非導電的,則顯露之接觸結構142與接觸結構147(154)可用重疊接觸結構142及接觸結構147(154)之導電材料的形成加以互連。或者,若薄化之晶粒基板161為導電的,例如若薄化之晶粒基板係由矽組成,則將薄化之晶粒基板161電隔離於使接觸結構142與接觸結構147(154)互連的導電材料之隔離側壁係較佳的。如在先前實施例中所描述之隔離非選擇性側壁(例如圖8A及8B中之側壁70)當暴露的接觸結構142與表面143共平面時,可在晶粒144-146之接合及晶粒144-146之隨後薄化之後加以形成,以保留側壁62之圖23F中所示的薄化之晶粒基板161,類似於圖23A中所示及如圖22H中所示形成之通道159,替代於如先前在如圖22I中所示形成之通道163的圖22K或圖22L中所示在接合之前之側壁形成。亦可使用類似於描述於第一實施例中之側壁但在晶粒基板之接合、薄化之後加以形成且顯露通道的隔離選擇性側壁。如在先前實施例中所描述,側壁形成較佳防止該薄化之晶粒基板與接觸結構142
與接觸結構147(154)之間的電互連之間的非所要電傳導。
在接觸結構147(154)及接觸結構142經暴露的狀況下,且薄化之晶粒基板161上存在一側壁(若較佳),接觸結構147(154)與接觸結構142之間的電互連可藉由在接觸結構142及147(154)之暴露之表面至上形成導電材料而加以形成。一典型導電材料為金屬且典型金屬為鋁、銅、鎳及金。此等金屬可以在先前實施例中所描述之多種方法加以形成。此形成可導致如圖23G中所示的暴露之薄化晶粒基板161表面以導電材料52加以覆蓋。如圖23H所示,此覆蓋可以一自對準方式且未使用藉由研磨以導電材料52覆蓋之薄化之晶粒基板161表面的光微影圖案化及蝕刻而加以移除,直至導電材料52自薄化之晶粒基板161加以移除為止。當存在如圖22J所示具有自對準凸耳166之裝置區域148的剩餘部分165,暴露的接觸結構142與類似於圖23A所示之表面之表面143共平面時,在將晶粒144-146接合至基板140及基板140的薄化之後,一類似於圖23I中所示之結構的結構產生以顯露通道164且形成薄化之基板161。接著較佳以一各向異性蝕刻移除剩餘部分165以相抵接觸結構147(154)之背側再定位自對準凸耳,產生如圖23J所示之自對準凸耳167。
接著可形成導電材料以將接觸結構147與接觸結構142電互連而未形成與薄化之基板161的電互連(若較佳),類似於以上所描述及圖23F、23G及23H中所示。如先前所描述,互連金屬之形成可以電子束、熱、物理氣相沈積、化學氣相沈積及電鍍中之一者或組合而加以進行。所形成之互連金屬可為鈦、鎢、金、銅或鋁中之一者或組合。
在以導電材料電連接接觸結構142與147(154)之後,通道
可以如在先前實施例中所描述之金屬化、介電質沈積及化學機械研磨法的組合加以填充及平坦化。在通道加以填充且平坦化之後,可如在先前實施例中所描述完成凸塊下金屬化、衝撞、切塊及覆晶封裝。注意到圖23F-J說明一表面接觸142但如圖23B所示此接觸亦可為凹入的。再者,具有表面接觸結構之晶粒可如圖23F-23J中所說明經接合且組態及/或連接。圖23K說明圖23H之狀況。
再者,此實施例(例如圖22C-22F、22H-L)中之通道可在單一化之前以導電材料168加以填充,使得當基板140之單一化部分經薄化時暴露導電材料。如以上所論述,用於電隔離之絕緣材料可按需要而在通道之側壁上加以形成。填充通道之晶粒(或晶圓)接著可與以下在第九實施例中所描述之晶粒(或晶圓)裝置區域148(或晶粒向下)之暴露的表面或與以下在第十實施例中所描述之暴露之裝置區域148表面(或晶粒向上)相對的表面接合。可如在第四實施例中所描述使用接觸結構147及在晶粒向下之圖23L之左手側中所示及如以下在第九實施例中更詳細描述,或在晶粒向上之圖23L的中間結構(其中導電材料168經連接至接觸結構142)及如以下在第十實施例中更詳細描述,或在晶粒向上之圖23L之右手側(其中接觸結構179類似於如在第四實施例中描述及以下在第十實施例中更詳細描述的接觸結構147之形成而加以形成)來執行接合。若需要,則介電材料169可在基板部分161上加以形成,且按需要加以研磨用於接合至基板140。通道可以包括(但不限於)多晶矽或例如鎢、鎳或銅之多種金屬的多種導電材料或導電材料之組合加以填充,該等材料藉由包括(但不限於)化學氣相沈積、物理氣相沈積及電鍍之多種方法加以沈積。導電材料可經選擇以便於
與與低電阻率或高熱導率之導電材料接合之接觸結構的良好電接觸,且可藉由一(例如)藉由金屬有機氣相沈積或物理氣相沈積而沈積的例如氮化鈦或氮化鎢之障壁層與該通道外部的基板部分或通道側壁上的絕緣材料分離,若需要則防止導電材料擴散入通道外部的基板部分。舉例而言,當建置基於矽之IC(其中通道經蝕刻入矽)時,銅歸因於其低電阻率可為較佳的,但在一適當通道絕緣層(通常氧化矽)之間通常需要一適當障壁層(通常氮化鈦或氮化鎢)以避免銅擴散入矽。或者,若需要,則亦可使用例如鎢之其他金屬與一絕緣或障壁層。再者,若需要,則可使用如以上所論述研磨性質有利之材料如鎳,與一絕緣或障壁層。
一第八實施例說明於圖24A-B中。此實施例與第七實施例之區別之處在於晶粒144-146之相對側(例如薄化之晶粒基板161)在薄化該晶粒基板以顯露通道之後接合至基板140的表面143。此針對如圖22C中所示形成之通道155及如圖23A中所示形成之接觸結構142導致如圖24A中所示薄化的晶粒基板161接合至表面143及通道139暴露至表面143。例如矽之薄化之基板161可直接接合至基板140的表面143或例如氧化矽之介電質可在直接接合至基板140之表面143之前形成於薄化的基板161上。薄化之基板161之形成較佳在晶粒144-146單一化為個別晶粒之前以晶圓尺度加以完成,使得一晶圓上所有晶粒上的所有通道(例如在圖22C中所示的通道155)同時加以顯露。晶粒144-146可因此使其所有通道同時加以顯露,或者,若晶粒144-146源自不同晶圓,則可在單獨時間加以顯露。
若通道並非足夠深,則(例如)由圖22C中之基板140形成
薄化之基板161可折衷機械完整性。舉例而言,對於200mm直徑且包含矽之薄化之基板,深度小於大約0.1至0.3mm的通道通常為足夠的。此通道深度(機械完整性在其以下受到折衷)對於具有較大直徑之薄化基板將較大且對於具有較小直徑之薄化基板將較小。此機械完整性折衷可藉由在如圖22C中所示形成之通道155及接觸結構147(154)之圖24B中展示的基板140之薄化之前將基板140的暴露之表面之相對側附著至一處理晶圓44而加以避免。處理晶圓44附著可以包括直接接合或黏著接合之多種接合方法加以完成。在將基板140之暴露之表面的相對側附著至一處理晶圓44及薄化基板140以形成薄化之基板161且顯露通道155之後,薄化的基板161可用作接合表面或介電質(例如氧化矽),可如以上所描述沈積為一接合層。在形成較佳接合表面之後,單一化晶粒144-146且將其接合至基板140之表面143,且移除處理晶圓44的單一化部分。單一化可以切塊或雕合中之至少一者加以完成。處理晶圓44之單一化部分之移除可以研磨、化學機械研磨法或蝕刻中的至少一者或組合加以完成。
在接合至處理晶圓44及薄化以形成薄化之基板161之前,接觸結構147(154)可如在第七實施例中所描述在晶粒144-146中加以形成。然而,用以改良導電材料52與接觸結構147之間的電連接電阻之在接觸結構147上一凸耳之形成係在第七實施例中所描述及圖23F及圖23G中所示之接觸結構147的相對側上。此凸耳可因此藉由在比接觸結構147中之孔徑更大之長度上在接觸結構147之上蝕刻裝置區域148以形成一類似於為圖22D中之通道156及接觸結構147所示之通道的通道而加以形成。
此外,在接合至處理晶圓44及薄化以形成薄化基板125之
前,一側壁可形成於通道中。該側壁可類似於非選擇性側壁170及通道163之圖22K中所示之側壁為非選擇性的,或類似於選擇性側壁173及通道163的圖22L中所示之側壁為選擇性的。或者,一選擇性或非選擇性側壁可如先前實施例中所描述在接合晶粒144-146之後加以形成。
晶粒144-146接合至基板140可以與接合表面共平面或凹入至接合表面且經暴露或藉由如在第七實施例中所描述之一薄層保護的接觸結構142加以完成。在接合晶粒144-146,且移除處理晶圓44(若使用)之單一化部分,及移除薄保護層(若使用)之後,類似於在第七實施例中之圖23A或圖23D而暴露接觸結構142。接著導電材料經形成以電互連暴露之接觸結構142與147(154),例如類似於第七實施例中的圖23G及圖23H。此導電材料形成部分地或全部填充通道。若電互連暴露之接觸結構142與147(154)之導電材料部分地填充通道,則通道的剩餘部分可以在先前實施例中所描述之金屬化、介電質沈積及化學機械研磨法之組合而加以填充且平坦化。在通道加以填充且平坦化之後,可如在先前實施例中所描述完成凸塊下金屬化、衝撞、切塊及覆晶封裝。
關於接合及電互連類似於第四實施例且關於一通過晶粒之通道在接合之前的形成及在接合之後藉由薄化之暴露類似於第七實施例的第九實施例亦為可能的。此實施例如第七實施例中所描述而起始且持續通過晶粒114-116(或晶圓)之單一化及接合,以下除外:含有接觸結構123及122之接合表面如第四實施例中所描述而加以製備、接合及電互連。在接合之後,晶粒114-116經薄化以如在第七實施例中所描述暴露晶粒114-116中的通道且如在先前實施例中所描述以金屬加以填充。最終結構看起來類
似於圖19A通道經填充且接觸結構123包含一孔徑之狀況。
在第九實施例之一變化形式中,接合前通道形成以在第七實施例中所描述之金屬填充而加以強化。舉例而言,晶粒114-116中之通道在通道156、157及158之圖22D、22E及22F中所示之接合之前加以形成。若晶粒基板及晶粒裝置區域之部分為導電的,則一電絕緣側壁較佳形成於蝕刻之晶粒側壁之導電部分上,例如如圖22L中所示的基板140及裝置區域148上通道163中的側壁173。此側壁亦可形成於整個側壁、圖22K中所示之側壁之整個非接觸部分上,或晶粒的底部。在通道已適當地與晶粒基板及裝置區域電隔離之後,該通道以一導電材料(例如金屬)加以填充,如圖10B中所示具有平坦化金屬結構100或具有導電及絕緣材料之組合如圖10C中所示具有金屬加襯或障壁層93及介電質94。通道填充(例如以金屬或金屬及介電質)可以先前實施例中所描述之若干技術加以完成。
對蝕刻及填充通過晶粒裝置區域及晶粒基板之一部分的通道之替代,在裝置之形成或晶粒裝置區域的完成之前,該等通道可經蝕刻或經蝕刻及填充入晶粒基板之僅一部分,或晶粒裝置區域的一部分及晶粒基板之一部分。舉例而言,如在圖25A中所示,通道172經蝕刻入晶粒基板140且通過晶粒裝置區域171之一部分,例如包含一半導體電晶體層及包含例如金屬之傳導材料(未圖示)及例如氧化矽或其他適當材料之絕緣材料之一多層互連結構的裝置區域之半導體部分,或其中裝置區域可駐留於基板中。若晶粒裝置區域171之部分及晶粒基板140包含一傳導材料,例如具有足夠低之電阻率的半導體材料(例如在典型CMOS晶圓製造中使用之矽),則一側壁較佳如先前在此實施例及先前實施例中所描述及如在先前
實施例中所描述亦在通道172之底部上形成的選擇性側壁173之圖25B中所示而加以形成。此外,若圖25A中之結構包含矽,則一極薄(例如5-50nm)之高品質選擇性二氧化矽側壁可熱生長,便於橫向尺寸大體上小於使得超過每平方公分100,000,000之極高通道區域密度成為可能的一微米之通道172得以製造。或者,一非選擇側壁可在通道172之側壁上加以形成而未如在先前實施例中描述在通道172之底部上形成。接著可以一適當障壁層給通道172加襯(若需要),且以導電材料174填充通道172而形成(例如)以上所描述之金屬填充的通道。通道172亦可以導電多晶矽加以填充。接觸結構123可形成為與如在圖25D中所示之填充通道接觸。
或者,進一步處理可在接觸結構123之形成之前在圖25C之結構上進行以完成晶粒裝置區域148的製造,接著是晶粒裝置區域148之上部中之接觸結構123的形成,如在圖25E中所示。舉例而言,一多層互連結構可形成為包含例如金屬之導電材料及(例如)類似於或與典型CMOS晶圓製造一致之絕緣材料。典型金屬包括銅及鋁且典型絕緣材料包括氧化矽及低k介電質。晶粒114-116中之接觸結構123可如在第四實施例中所描述及在圖25E中所示而加以形成。裝置區域148可包括傳導材料176之形成以將接觸結構123與金屬填充之通道174電互連。導電材料176在圖25E展示為在導電材料174與接觸結構123之間為垂直的但亦可包括橫向組件或全部由橫向組件組成,例如藉由例如CMOS晶圓製造之典型積體電路之製造中的層間金屬之布線加以提供。參見具有導電材料178之圖25F。
因此可自金屬填充之通道174至接觸結構123使用(例如)根
據典型CMOS晶圓製造之積體電路的互連結構提供電連接,有效地最小化或消除修正互連結構之設計規則以達成電連接之需求,從而導致改良的縮放比例及現有製造能力之槓桿率。注意到雖然導電材料176可包括橫向組件或主要由橫向組件組成,但是通道172無需橫向組件。舉例而言,若通道172位於例如晶粒裝置區域171之晶粒裝置區域148之半導體部分中,且導電材料176由通常在積體電路之製造中使用之層間金屬組成,則通道172可自導電材料176垂直地加以安置且可以本質上與導電材料176之製造無關的設計規則加以製造,以下除外:導電材料176與金屬填充之通道174電接觸。此外,此實例中通道172大體上比先前在此實施例中所描述之通道短,其中,舉例而言,通道155延伸通過晶粒裝置區域148之整個部分。較短之通道172進一步便於使通道172之橫向尺寸較小,例如大體上小於一微米,使得例如超過每平方公分100,000,000之極高區域密度的通道得以製造,從而導致改良之縮放比例。注意到當需要將導電材料176與其他表面接觸隔離時,在裝置146中包括一絕緣側壁膜177及絕緣表面膜180。
在此變化形式中,在接合之後,接合後薄化顯露一以金屬填充之通道而非一未以金屬填充的通道,例如如在圖23L之左手側中所示。在任一變化形式中,可如在第六實施例中所描述整體移除晶粒基板部分。另外,在任一變化形式中,接合至一無裝置區域但具有如在第四實施例中所描述製備之接觸結構的基板亦為可能的,例如作為對一晶片之替換以在球狀刪格陣列IC封裝中封裝插入式基板。
此外,在任一變化形式中,所暴露之表面可包含以金屬填
充之通道。若需要,則此表面可經適當地製備用於使用用以平坦化第一實施例中所描述之表面的填充材料與第十實施例中所描述之通道顯露及接觸結構形成的組合而與在第四實施例中所描述之電互連接合。接著可將來自具有暴露之接觸結構之相同或不同晶圓的額外晶粒接合至如在第四實施例中所描述之具有顯露之金屬填充通道的接合後薄化表面。或者,為覆晶封裝作準備而形成之凸塊下金屬化可如在先前實施例中所描述而加以實施。此說明於圖23M及23N中,其中一第二晶粒接合至第一晶粒。在使用以上及以下所描述之組態將導電材料及/或一晶粒之接觸接合至另一晶粒中,許多組合係可能的。圖23M展示三個實例,其中晶粒181使用接觸結構179將其導電材料168連接至下部晶粒之導電材料168,晶粒182具有連接至下部晶粒之接觸147及導電材料168的接觸147(154),且晶粒183具有連接至下部晶粒之接觸147及導電材料168的接觸147及導電材料168。
在圖23N中,左手結構具有以晶粒向下組態接合之兩個晶粒。中間結構具有一具有接合至一諸如具有接觸結構142之插入式基板之基板149的接觸結構147(154)。接觸結構147(154)與導電材料168經由在接合之後形成之導電材料187加以連接。右手結構具有將基板149中之導電材料168與接觸結構154連接之導電材料187。
如以上所提及,根據本發明之方法可應用於晶圓對晶圓接合。圖23O說明具有多個接觸結構147及導電材料168之上部基板140,類似於圖23L之左手側上的晶粒,以接觸結構142進行個別連接而接合至下部基板140。晶粒或另一晶圓可使用以上及以下所描述之方法及組態接合至晶圓149。任何所要數目之晶圓及晶粒可經接合及互連在一起。
關於接合及電互連類似於第九實施例且關於晶粒144-146接合表面之定向及一處理晶圓之可選使用類似於第八實施例的第十實施例亦為可能的,且展示於圖26A中。此實施例如在第九實施例中所描述而起始,其中通道經蝕刻、隔離(若需要)且以導電材料加以填充,例如如圖25C中所示。如以上所提及,通道可以包括(但不限於)多晶矽或例如鎢或銅之多種金屬的多種導電材料而加以填充,該等材料藉由包括(但不限於)化學氣相沈積及電鍍之多種方法按需要使用絕緣及障壁層而加以沈積。例如圖25F中之140的晶粒(或晶圓)基板接著經薄化以顯露例如圖25F中之174的以導電材料填充之通道,一處理晶圓之可選使用如在第八實施例中所描述。通道之顯露可以背研磨、CMP與蝕刻之組合加以完成。該顯露較佳產生一平坦表面但或者可歸因於基板之CMP或蝕刻之選擇性而產生非平坦表面。舉例而言,矽可在CMP製程期間以一低於銅之速率加以移除,產生如在第四實施例中所描述之凹入或凹陷至矽基板表面以下的導電通道。或者,可顯露通道或所顯露通道可以一選擇性蝕刻加以蝕刻,該選擇性蝕刻對導電通道優先蝕刻基板,從而產生在矽基板表面之上延伸之導電通道。舉例而言,矽可以一基於SF6之反應性離子蝕刻對銅或鎢填充之通道優先加以蝕刻。若導電填充之通道之顯露產生如在第四實施例中所描述的適當可接合表面,則晶粒可如在第八實施例中所描述而經單一化及接合。
若導電填充之通道之顯露未產生如在第四實施例中所描述的適當可接合表面,則接觸結構可經形成以形成如在第四實施例中所描述之適當可接合表面。舉例而言,若暴露之導電通道填充在接合表面以下,
則接觸結構179可在導電材料174上以一類似於第四實施例中所描述之方式的方式加以形成。此形成可包括接觸結構及例如氧化矽之介電質的沈積,接著研磨,以產生一適當平坦且電絕緣的接合表面,接觸結構除外。此說明於具有與導電材料174接觸而形成之接觸結構179且具有諸如PECVD氧化矽之介電膜169的圖26B中。
或者,該製程可包括具有或無介電質之接觸結構之沈積及研磨,以產生一與接觸結構適當共平面且包含例如圖25F中的基板140之基板的接合表面。此外或者,若暴露之導電通道填充在接合表面之上,則接觸結構可在導電材料174上以一類似於第四實施例中所描述之方式的方式加以形成。此形成可包括接觸結構及例如氧化矽之介電質之沈積及研磨,以產生一適當平坦且電絕緣的接合表面,接觸結構179除外。接觸結構179可經形成為具有一可與導電材料174相比較、小於或大於導電材料174之橫向尺寸。
該晶粒接著如在第八實施例中所描述而加以單一化及接合。因此晶粒144-146接合至具有如在第九實施例中所描述而形成及填充之接合前通道的基板140,且若需要,則如在第四實施例中所描述而製備、接合且電互連含有接觸結構的接合表面。在將晶粒144-146接合至基板140之後,晶粒144-146無需與接觸結構142電互連且晶粒114-116之暴露表面針對在先前實施例中所描述的為覆晶封裝作準備之凸塊下金屬化為可達到的。
在實施例十中,可形成通過整個裝置區域148或通過如在實施例九中所描述之裝置區域148之一半導體部分的通道。如在第九實施
例中,在裝置區域148之一半導體區域中形成通道藉由在裝置區域得以完成之前形成通道而避免較深且較寬的通道,其改良裝置密度且減小作為通道形成之結果消耗之半導體的部分,從而導致改良之縮放比例。此外,可如在第六實施例中所描述整體移除晶粒基板部分。此外,暴露之表面可包含接觸結構。此表面可經適當地製備用於使用如在第一實施例中所描述用以平坦化該表面之填充材料(若需要)與在第四實施例中所描述之電互連接合。接著可將來自具有暴露之金屬填充通道的相同或不同晶圓之額外晶粒接合至如在第四實施例中所描述之具有適當接觸結構之接合後表面。或者,為覆晶封裝作準備而形成之凸塊下金屬化可如在先前實施例中所描述而加以實施。再者,亦可進行實施例十以類似於圖23M堆疊多個晶粒或類似於圖23N以晶圓對晶圓格式進行。
本發明之所要特徵傳達至垂直堆疊及互連組態。舉例而言,可IC側向下或IC側向上接合晶粒。另外,作為晶粒對晶圓格式之替代,上部晶圓(IC側向上或者向下)接合至IC側向上之下部晶圓的晶圓對晶圓格式亦為可能的。此外,亦可使用此等晶粒對晶圓及晶圓對晶圓格式,使用無需基板具有IC功能性之基板製造IC。舉例而言,使用絕緣體覆矽(SOI)基板或例如III/V材料、SiC及藍寶石之非矽基板製造之IC可無需具有IC功能性之基板的存在。在此等狀況下,基板未用於電晶體製造之整個部分可經移除,以使形成垂直電互連所需之通道蝕刻最小化。
雖然基板經展示包含一裝置區域,但是無裝置區域但具有接觸結構之基板亦為可能的,例如作為對一晶片之替換以在球狀刪格陣列IC封裝中封裝插入式基板。再者,晶粒展示為具有裝置,但不具有裝置但
具有接觸結構之其他晶粒或元件可使用根據本發明之方法接合至基板。
依據以上教示,本發明之眾多修正及變化係可能的。因此應瞭解到在附加申請專利範圍之範疇內,本發明可以除本文特定描述之外的其他方式加以實施。
70‧‧‧等形膜
90‧‧‧晶種層
110‧‧‧基板
120‧‧‧接觸
121‧‧‧基板部分
122‧‧‧接觸結構
123‧‧‧接觸結構
Claims (27)
- 一種接合第一元件與第二元件的方法,所述方法包括:在所述第一元件中形成第一接觸結構;在所述第二元件中形成第二接觸結構;使所述第一元件的第一非金屬區域與所述第二元件的第二非金屬區域接觸,其中間隙設置在所述第一接觸結構與所述第二接觸結構之間;接合所述第一元件的所述第一非金屬區域與所述第二元件的所述第二非金屬區域;以及加熱所述第一元件與所述第二元件,以在所述第一接觸結構與所述第二接觸結構之間形成直接接合。
- 如申請專利範圍第1項的方法,其中形成所述第一接觸結構包括將所述第一接觸結構的上表面定位在所述第一非金屬區域的上表面下。
- 如申請專利範圍第2項的方法,其中形成所述第一接觸結構包括將所述第一接觸結構的所述上表面定位在所述第一非金屬區域的所述上表面下不超過20nm。
- 如申請專利範圍第3項的方法,其中形成所述第一接觸結構包括將所述第一接觸結構的所述上表面定位在所述第一非金屬區域的所述上表面下不超過10nm。
- 如申請專利範圍第2項的方法,其中形成所述第二接觸結構包括將所述第二接觸結構的上表面定位在所述第二非金屬區域的上表面下。
- 如申請專利範圍第5項的方法,其中形成所述第二接觸結構包括將所述第二接觸結構的所述上表面定位在所述第二非金屬區域的所述上表面 下不超過20nm。
- 如申請專利範圍第2項的方法,其中形成所述第二接觸結構包括定位所述第二接觸結構的上表面以在所述第二非金屬區域的上表面上延伸。
- 如申請專利範圍第1項的方法,進一步包括在所述第一元件中形成暴露至至少所述第一接觸結構的通道。
- 如申請專利範圍第8項的方法,進一步包括在所述通道中形成導電材料並連接至至少所述第一接觸結構。
- 如申請專利範圍第1項的方法,其中加熱所述第一元件與所述第二元件包括加熱至小於400℃的溫度,以增加所述第一接觸結構與所述第二接觸結構之間的壓力。
- 如申請專利範圍第1項的方法,其中形成所述第一接觸結構與所述第二接觸結構包括以銅、鎢、鎳、金或其合金中所選之金屬來形成。
- 如申請專利範圍第1項的方法,進一步包括:在接合之前,蝕刻分別鄰接所述第一接觸結構及所述第二接觸結構的所述第一元件與所述第二元件中之至少一者之表面。
- 如申請專利範圍第1項的方法,其中:形成所述第一接觸結構包括以第一金屬來形成;以及形成所述第二接觸結構包括以與所述第一金屬不同的第二金屬來形成。
- 如申請專利範圍第1項的方法,其中所述第一非金屬區域與所述第二非金屬區域中的每一者皆包括氧化物或氮化物材料中的一者。
- 一種接合第一元件與第二元件的方法,所述方法包括: 在所述第一元件中形成第一接觸結構;在所述第二元件中形成第二接觸結構;使所述第一元件的第一非金屬區域與所述第二元件的第二非金屬區域接觸,其中間隙設置在所述第一接觸結構與所述第二接觸結構之間;接合所述第一元件的所述第一非金屬區域與所述第二元件的所述第二非金屬區域;以及膨脹所述第一接觸結構與所述第二接觸結構,以使所述第一接觸結構與所述第二接觸結構接觸且直接接合。
- 如申請專利範圍第15項的方法,其中形成所述第一接觸結構包括將所述第一接觸結構的上表面提供在所述第一非金屬區域的上表面下。
- 如申請專利範圍第16項的方法,其中形成所述第一接觸結構包括將所述第一接觸結構的所述上表面提供在所述第一非金屬區域的所述上表面下不超過20nm。
- 如申請專利範圍第17項的方法,其中形成所述第一接觸結構包括將所述第一接觸結構的所述上表面提供在所述第一非金屬區域的所述上表面下不超過10nm。
- 如申請專利範圍第15項的方法,其中膨脹所述第一接觸結構與所述第二接觸結構包括加熱所述第一元件與所述第二元件。
- 如申請專利範圍第15項的方法,其中:在膨脹所述第一接觸結構與所述第二接觸結構之後,所述第一接觸結構的周邊是在所述第二接觸結構的周邊內。
- 如申請專利範圍第15項的方法,其中形成所述第一接觸結構與所 述第二接觸結構包括以銅、鎢、鎳、金或其合金中所選之金屬來形成。
- 如申請專利範圍第15項的方法,其中膨脹所述第一接觸結構與所述第二接觸結構包括增加所述第一接觸結構與所述第二接觸結構之間的內部壓力。
- 一種接合結構,其包括:第一接觸結構,其設置在第一基板上,所述第一接觸結構包括以銅、鎢、鎳、金或其合金中所選之金屬;第一非金屬區域,其位於鄰近所述第一接觸結構的所述第一基板的第一表面上;第二接觸結構,其設置在第二基板上,所述第二接觸結構包括以銅、鎢、鎳、金或其合金中所選之金屬;以及第二非金屬區域,其位於鄰近所述第二接觸結構的所述第二基板的第二表面上;其中所述第一非金屬區域沿著介面與所述第二非金屬區域接觸且直接接合,所述介面實質上延伸至經接合的所述第一接觸結構與所述第二接觸結構。
- 如申請專利範圍第23項的接合結構,進一步包括在所述第一元件中的通道,其暴露至至少所述第一接觸結構。
- 如申請專利範圍第24項的接合結構,進一步包括導電材料,其在所述通道中並連接至至少所述第一接觸結構。
- 如申請專利範圍第23項的接合結構,其中所述第一非金屬區域與所述第二非金屬區域中的每一者皆包括氧化物或氮化物材料中的一者。
- 如申請專利範圍第23項的接合結構,其中所述第一接觸結構的周邊是在所述第二接觸結構的周邊內。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/201,321 US7485968B2 (en) | 2005-08-11 | 2005-08-11 | 3D IC method and device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201701407A true TW201701407A (zh) | 2017-01-01 |
| TWI596704B TWI596704B (zh) | 2017-08-21 |
Family
ID=37743066
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW105128239A TWI596704B (zh) | 2005-08-11 | 2006-08-11 | 三維積體電路方法及裝置 |
| TW104108369A TWI562280B (en) | 2005-08-11 | 2006-08-11 | 3d ic method and device |
| TW095129638A TWI490978B (zh) | 2005-08-11 | 2006-08-11 | 三維積體電路方法及裝置 |
Family Applications After (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104108369A TWI562280B (en) | 2005-08-11 | 2006-08-11 | 3d ic method and device |
| TW095129638A TWI490978B (zh) | 2005-08-11 | 2006-08-11 | 三維積體電路方法及裝置 |
Country Status (9)
| Country | Link |
|---|---|
| US (9) | US7485968B2 (zh) |
| EP (2) | EP2685491A2 (zh) |
| JP (4) | JP2009505401A (zh) |
| KR (2) | KR101346127B1 (zh) |
| CN (2) | CN101558483B (zh) |
| CA (1) | CA2618191A1 (zh) |
| IL (1) | IL189173A0 (zh) |
| TW (3) | TWI596704B (zh) |
| WO (1) | WO2007021639A2 (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI695473B (zh) * | 2019-02-14 | 2020-06-01 | 日商東芝記憶體股份有限公司 | 半導體裝置及製造方法 |
| TWI779582B (zh) * | 2020-07-10 | 2022-10-01 | 南亞科技股份有限公司 | 具有多個保護層的半導體元件及其製備方法 |
Families Citing this family (510)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6984571B1 (en) | 1999-10-01 | 2006-01-10 | Ziptronix, Inc. | Three dimensional device integration method and integrated device |
| US6902987B1 (en) | 2000-02-16 | 2005-06-07 | Ziptronix, Inc. | Method for low temperature bonding and bonded structure |
| KR100975332B1 (ko) * | 2008-05-30 | 2010-08-12 | 이상윤 | 반도체 장치 및 그 제조 방법 |
| US6962835B2 (en) | 2003-02-07 | 2005-11-08 | Ziptronix, Inc. | Method for room temperature metal direct bonding |
| US7109092B2 (en) | 2003-05-19 | 2006-09-19 | Ziptronix, Inc. | Method of room temperature covalent bonding |
| US7091124B2 (en) * | 2003-11-13 | 2006-08-15 | Micron Technology, Inc. | Methods for forming vias in microelectronic devices, and methods for packaging microelectronic devices |
| US8084866B2 (en) | 2003-12-10 | 2011-12-27 | Micron Technology, Inc. | Microelectronic devices and methods for filling vias in microelectronic devices |
| US20050247894A1 (en) | 2004-05-05 | 2005-11-10 | Watkins Charles M | Systems and methods for forming apertures in microfeature workpieces |
| US7232754B2 (en) | 2004-06-29 | 2007-06-19 | Micron Technology, Inc. | Microelectronic devices and methods for forming interconnects in microelectronic devices |
| US7425499B2 (en) * | 2004-08-24 | 2008-09-16 | Micron Technology, Inc. | Methods for forming interconnects in vias and microelectronic workpieces including such interconnects |
| SG120200A1 (en) | 2004-08-27 | 2006-03-28 | Micron Technology Inc | Slanted vias for electrical circuits on circuit boards and other substrates |
| US7300857B2 (en) | 2004-09-02 | 2007-11-27 | Micron Technology, Inc. | Through-wafer interconnects for photoimager and memory wafers |
| US7271482B2 (en) | 2004-12-30 | 2007-09-18 | Micron Technology, Inc. | Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods |
| JP2006310454A (ja) | 2005-04-27 | 2006-11-09 | Toshiba Corp | 半導体装置およびその製造方法 |
| US7795134B2 (en) | 2005-06-28 | 2010-09-14 | Micron Technology, Inc. | Conductive interconnect structures and formation methods using supercritical fluids |
| US7485968B2 (en) | 2005-08-11 | 2009-02-03 | Ziptronix, Inc. | 3D IC method and device |
| US7863187B2 (en) | 2005-09-01 | 2011-01-04 | Micron Technology, Inc. | Microfeature workpieces and methods for forming interconnects in microfeature workpieces |
| US7262134B2 (en) | 2005-09-01 | 2007-08-28 | Micron Technology, Inc. | Microfeature workpieces and methods for forming interconnects in microfeature workpieces |
| US7622377B2 (en) * | 2005-09-01 | 2009-11-24 | Micron Technology, Inc. | Microfeature workpiece substrates having through-substrate vias, and associated methods of formation |
| US7378339B2 (en) * | 2006-03-30 | 2008-05-27 | Freescale Semiconductor, Inc. | Barrier for use in 3-D integration of circuits |
| US7749899B2 (en) | 2006-06-01 | 2010-07-06 | Micron Technology, Inc. | Microelectronic workpieces and methods and systems for forming interconnects in microelectronic workpieces |
| US7344959B1 (en) * | 2006-07-25 | 2008-03-18 | International Business Machines Corporation | Metal filled through via structure for providing vertical wafer-to-wafer interconnection |
| US7629249B2 (en) | 2006-08-28 | 2009-12-08 | Micron Technology, Inc. | Microfeature workpieces having conductive interconnect structures formed by chemically reactive processes, and associated systems and methods |
| US7902643B2 (en) | 2006-08-31 | 2011-03-08 | Micron Technology, Inc. | Microfeature workpieces having interconnects and conductive backplanes, and associated systems and methods |
| US7829438B2 (en) | 2006-10-10 | 2010-11-09 | Tessera, Inc. | Edge connect wafer level stacking |
| US7901989B2 (en) | 2006-10-10 | 2011-03-08 | Tessera, Inc. | Reconstituted wafer level stacking |
| US8513789B2 (en) | 2006-10-10 | 2013-08-20 | Tessera, Inc. | Edge connect wafer level stacking with leads extending along edges |
| US8569876B2 (en) | 2006-11-22 | 2013-10-29 | Tessera, Inc. | Packaged semiconductor chips with array |
| US8143719B2 (en) | 2007-06-07 | 2012-03-27 | United Test And Assembly Center Ltd. | Vented die and package |
| JP5302522B2 (ja) * | 2007-07-02 | 2013-10-02 | スパンション エルエルシー | 半導体装置及びその製造方法 |
| JP5572089B2 (ja) | 2007-07-27 | 2014-08-13 | テッセラ,インコーポレイテッド | 適用後パッド延在部を伴う再構成ウエハ積層パッケージング |
| US8193092B2 (en) * | 2007-07-31 | 2012-06-05 | Micron Technology, Inc. | Semiconductor devices including a through-substrate conductive member with an exposed end and methods of manufacturing such semiconductor devices |
| WO2009020572A2 (en) | 2007-08-03 | 2009-02-12 | Tessera Technologies Hungary Kft. | Stack packages using reconstituted wafers |
| US8043895B2 (en) | 2007-08-09 | 2011-10-25 | Tessera, Inc. | Method of fabricating stacked assembly including plurality of stacked microelectronic elements |
| SG150410A1 (en) | 2007-08-31 | 2009-03-30 | Micron Technology Inc | Partitioned through-layer via and associated systems and methods |
| US7884015B2 (en) | 2007-12-06 | 2011-02-08 | Micron Technology, Inc. | Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods |
| EP3301972A1 (en) * | 2008-03-21 | 2018-04-04 | Interdigital Patent Holdings, Inc. | Method and apparatus of feedback signaling |
| CN102067310B (zh) | 2008-06-16 | 2013-08-21 | 泰塞拉公司 | 带有边缘触头的晶片级芯片规模封装的堆叠及其制造方法 |
| US7800238B2 (en) | 2008-06-27 | 2010-09-21 | Micron Technology, Inc. | Surface depressions for die-to-die interconnects and associated systems and methods |
| CN101656217B (zh) * | 2008-08-18 | 2011-03-23 | 中芯国际集成电路制造(上海)有限公司 | 系统级封装的方法 |
| US8222097B2 (en) | 2008-08-27 | 2012-07-17 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
| JP5654471B2 (ja) * | 2008-10-15 | 2015-01-14 | オー・アー・セー・マイクロテック・アクチボラゲット | ビア配線を作るための方法 |
| US7863097B2 (en) * | 2008-11-07 | 2011-01-04 | Raytheon Company | Method of preparing detectors for oxide bonding to readout integrated chips |
| US8158515B2 (en) * | 2009-02-03 | 2012-04-17 | International Business Machines Corporation | Method of making 3D integrated circuits |
| US8288207B2 (en) * | 2009-02-13 | 2012-10-16 | Infineon Technologies Ag | Method of manufacturing semiconductor devices |
| US8451012B2 (en) | 2009-02-17 | 2013-05-28 | International Business Machines Corporation | Contact resistance test structure and method suitable for three-dimensional integrated circuits |
| WO2010104610A2 (en) * | 2009-03-13 | 2010-09-16 | Tessera Technologies Hungary Kft. | Stacked microelectronic assemblies having vias extending through bond pads |
| JP5773379B2 (ja) * | 2009-03-19 | 2015-09-02 | ソニー株式会社 | 半導体装置とその製造方法、及び電子機器 |
| JP5985136B2 (ja) | 2009-03-19 | 2016-09-06 | ソニー株式会社 | 半導体装置とその製造方法、及び電子機器 |
| US8975753B2 (en) | 2009-04-03 | 2015-03-10 | Research Triangle Institute | Three dimensional interconnect structure and method thereof |
| US20110031997A1 (en) * | 2009-04-14 | 2011-02-10 | NuPGA Corporation | Method for fabrication of a semiconductor device and structure |
| US8427200B2 (en) | 2009-04-14 | 2013-04-23 | Monolithic 3D Inc. | 3D semiconductor device |
| US8395191B2 (en) | 2009-10-12 | 2013-03-12 | Monolithic 3D Inc. | Semiconductor device and structure |
| US8362482B2 (en) | 2009-04-14 | 2013-01-29 | Monolithic 3D Inc. | Semiconductor device and structure |
| US8669778B1 (en) | 2009-04-14 | 2014-03-11 | Monolithic 3D Inc. | Method for design and manufacturing of a 3D semiconductor device |
| US8373439B2 (en) | 2009-04-14 | 2013-02-12 | Monolithic 3D Inc. | 3D semiconductor device |
| US8058137B1 (en) | 2009-04-14 | 2011-11-15 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| US8258810B2 (en) | 2010-09-30 | 2012-09-04 | Monolithic 3D Inc. | 3D semiconductor device |
| US8754533B2 (en) * | 2009-04-14 | 2014-06-17 | Monolithic 3D Inc. | Monolithic three-dimensional semiconductor device and structure |
| US9577642B2 (en) | 2009-04-14 | 2017-02-21 | Monolithic 3D Inc. | Method to form a 3D semiconductor device |
| US8405420B2 (en) * | 2009-04-14 | 2013-03-26 | Monolithic 3D Inc. | System comprising a semiconductor device and structure |
| US7986042B2 (en) | 2009-04-14 | 2011-07-26 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| US9711407B2 (en) * | 2009-04-14 | 2017-07-18 | Monolithic 3D Inc. | Method of manufacturing a three dimensional integrated circuit by transfer of a mono-crystalline layer |
| US8378715B2 (en) | 2009-04-14 | 2013-02-19 | Monolithic 3D Inc. | Method to construct systems |
| US8362800B2 (en) | 2010-10-13 | 2013-01-29 | Monolithic 3D Inc. | 3D semiconductor device including field repairable logics |
| US8384426B2 (en) | 2009-04-14 | 2013-02-26 | Monolithic 3D Inc. | Semiconductor device and structure |
| US9509313B2 (en) | 2009-04-14 | 2016-11-29 | Monolithic 3D Inc. | 3D semiconductor device |
| US7939369B2 (en) * | 2009-05-14 | 2011-05-10 | International Business Machines Corporation | 3D integration structure and method using bonded metal planes |
| US20100314149A1 (en) | 2009-06-10 | 2010-12-16 | Medtronic, Inc. | Hermetically-sealed electrical circuit apparatus |
| US8172760B2 (en) | 2009-06-18 | 2012-05-08 | Medtronic, Inc. | Medical device encapsulated within bonded dies |
| FR2947571B1 (fr) * | 2009-07-03 | 2011-09-09 | Commissariat Energie Atomique | Procede de restauration d'un element en cuivre |
| FR2947570B1 (fr) * | 2009-07-03 | 2011-09-09 | Commissariat Energie Atomique | Procede de creation d'une zone cristalline de metal, notamment dans un circuit integre |
| TWI515869B (zh) * | 2009-07-30 | 2016-01-01 | 高通公司 | 系統級封裝 |
| US11984445B2 (en) | 2009-10-12 | 2024-05-14 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
| US10910364B2 (en) | 2009-10-12 | 2021-02-02 | Monolitaic 3D Inc. | 3D semiconductor device |
| US8581349B1 (en) | 2011-05-02 | 2013-11-12 | Monolithic 3D Inc. | 3D memory semiconductor device and structure |
| US8294159B2 (en) | 2009-10-12 | 2012-10-23 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| US9099424B1 (en) | 2012-08-10 | 2015-08-04 | Monolithic 3D Inc. | Semiconductor system, device and structure with heat removal |
| US10354995B2 (en) | 2009-10-12 | 2019-07-16 | Monolithic 3D Inc. | Semiconductor memory device and structure |
| US8476145B2 (en) | 2010-10-13 | 2013-07-02 | Monolithic 3D Inc. | Method of fabricating a semiconductor device and structure |
| US10043781B2 (en) | 2009-10-12 | 2018-08-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10157909B2 (en) | 2009-10-12 | 2018-12-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11018133B2 (en) | 2009-10-12 | 2021-05-25 | Monolithic 3D Inc. | 3D integrated circuit |
| US8742476B1 (en) | 2012-11-27 | 2014-06-03 | Monolithic 3D Inc. | Semiconductor device and structure |
| US10366970B2 (en) | 2009-10-12 | 2019-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10388863B2 (en) | 2009-10-12 | 2019-08-20 | Monolithic 3D Inc. | 3D memory device and structure |
| US12027518B1 (en) | 2009-10-12 | 2024-07-02 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
| US8450804B2 (en) | 2011-03-06 | 2013-05-28 | Monolithic 3D Inc. | Semiconductor device and structure for heat removal |
| US8536023B2 (en) | 2010-11-22 | 2013-09-17 | Monolithic 3D Inc. | Method of manufacturing a semiconductor device and structure |
| US11374118B2 (en) | 2009-10-12 | 2022-06-28 | Monolithic 3D Inc. | Method to form a 3D integrated circuit |
| DE102009049102B4 (de) * | 2009-10-13 | 2012-10-04 | Austriamicrosystems Ag | Halbleiterbauelement mit Durchkontaktierung und Verfahren zur Herstellung einer Durchkontaktierung in einem Halbleiterbauelement |
| JP5509818B2 (ja) * | 2009-12-01 | 2014-06-04 | 富士通株式会社 | 配線基板の製造方法 |
| US20110156197A1 (en) * | 2009-12-31 | 2011-06-30 | Tivarus Cristian A | Interwafer interconnects for stacked CMOS image sensors |
| US20110156195A1 (en) * | 2009-12-31 | 2011-06-30 | Tivarus Cristian A | Interwafer interconnects for stacked CMOS image sensors |
| US8492886B2 (en) | 2010-02-16 | 2013-07-23 | Monolithic 3D Inc | 3D integrated circuit with logic |
| US8373230B1 (en) | 2010-10-13 | 2013-02-12 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| US9099526B2 (en) | 2010-02-16 | 2015-08-04 | Monolithic 3D Inc. | Integrated circuit device and structure |
| US8298875B1 (en) | 2011-03-06 | 2012-10-30 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| US8026521B1 (en) | 2010-10-11 | 2011-09-27 | Monolithic 3D Inc. | Semiconductor device and structure |
| US8541819B1 (en) | 2010-12-09 | 2013-09-24 | Monolithic 3D Inc. | Semiconductor device and structure |
| US8461035B1 (en) | 2010-09-30 | 2013-06-11 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| KR101107627B1 (ko) * | 2010-02-22 | 2012-01-25 | (주)실리콘화일 | 3차원 구조를 갖는 웨이퍼의 패드 형성 방법 |
| US20110215465A1 (en) * | 2010-03-03 | 2011-09-08 | Xilinx, Inc. | Multi-chip integrated circuit |
| JP5853351B2 (ja) * | 2010-03-25 | 2016-02-09 | ソニー株式会社 | 半導体装置、半導体装置の製造方法、及び電子機器 |
| US8629053B2 (en) * | 2010-06-18 | 2014-01-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Plasma treatment for semiconductor devices |
| US8426961B2 (en) * | 2010-06-25 | 2013-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded 3D interposer structure |
| KR101692434B1 (ko) * | 2010-06-28 | 2017-01-18 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
| US9530726B2 (en) | 2010-06-28 | 2016-12-27 | Samsung Electronics Co., Ltd. | Semiconductor device and method of fabricating the same |
| US9831164B2 (en) | 2010-06-28 | 2017-11-28 | Samsung Electronics Co., Ltd. | Semiconductor device and method of fabricating the same |
| JP5517800B2 (ja) | 2010-07-09 | 2014-06-11 | キヤノン株式会社 | 固体撮像装置用の部材および固体撮像装置の製造方法 |
| US9640437B2 (en) | 2010-07-23 | 2017-05-02 | Tessera, Inc. | Methods of forming semiconductor elements using micro-abrasive particle stream |
| US9219005B2 (en) | 2011-06-28 | 2015-12-22 | Monolithic 3D Inc. | Semiconductor system and device |
| US9953925B2 (en) | 2011-06-28 | 2018-04-24 | Monolithic 3D Inc. | Semiconductor system and device |
| US8901613B2 (en) | 2011-03-06 | 2014-12-02 | Monolithic 3D Inc. | Semiconductor device and structure for heat removal |
| US10217667B2 (en) | 2011-06-28 | 2019-02-26 | Monolithic 3D Inc. | 3D semiconductor device, fabrication method and system |
| US8642416B2 (en) | 2010-07-30 | 2014-02-04 | Monolithic 3D Inc. | Method of forming three dimensional integrated circuit devices using layer transfer technique |
| US8492260B2 (en) | 2010-08-30 | 2013-07-23 | Semionductor Components Industries, LLC | Processes of forming an electronic device including a feature in a trench |
| DE102010045055B4 (de) | 2010-09-10 | 2019-03-28 | Austriamicrosystems Ag | Verfahren zur Herstellung eines Halbleiterbauelementes mit einer Durchkontaktierung |
| US8686565B2 (en) * | 2010-09-16 | 2014-04-01 | Tessera, Inc. | Stacked chip assembly having vertical vias |
| US8685793B2 (en) | 2010-09-16 | 2014-04-01 | Tessera, Inc. | Chip assembly having via interconnects joined by plating |
| US8847380B2 (en) | 2010-09-17 | 2014-09-30 | Tessera, Inc. | Staged via formation from both sides of chip |
| US10497713B2 (en) | 2010-11-18 | 2019-12-03 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11482440B2 (en) | 2010-12-16 | 2022-10-25 | Monolithic 3D Inc. | 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits |
| US8163581B1 (en) | 2010-10-13 | 2012-04-24 | Monolith IC 3D | Semiconductor and optoelectronic devices |
| US8273610B2 (en) | 2010-11-18 | 2012-09-25 | Monolithic 3D Inc. | Method of constructing a semiconductor device and structure |
| US12362219B2 (en) | 2010-11-18 | 2025-07-15 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11158674B2 (en) | 2010-10-11 | 2021-10-26 | Monolithic 3D Inc. | Method to produce a 3D semiconductor device and structure |
| US11315980B1 (en) | 2010-10-11 | 2022-04-26 | Monolithic 3D Inc. | 3D semiconductor device and structure with transistors |
| US11257867B1 (en) | 2010-10-11 | 2022-02-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with oxide bonds |
| US11024673B1 (en) | 2010-10-11 | 2021-06-01 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US8114757B1 (en) | 2010-10-11 | 2012-02-14 | Monolithic 3D Inc. | Semiconductor device and structure |
| US11600667B1 (en) | 2010-10-11 | 2023-03-07 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
| US11469271B2 (en) | 2010-10-11 | 2022-10-11 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
| US11018191B1 (en) | 2010-10-11 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10290682B2 (en) | 2010-10-11 | 2019-05-14 | Monolithic 3D Inc. | 3D IC semiconductor device and structure with stacked memory |
| US11227897B2 (en) | 2010-10-11 | 2022-01-18 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
| US10896931B1 (en) | 2010-10-11 | 2021-01-19 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11869915B2 (en) | 2010-10-13 | 2024-01-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US8283215B2 (en) | 2010-10-13 | 2012-10-09 | Monolithic 3D Inc. | Semiconductor and optoelectronic devices |
| US11163112B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
| US11164898B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
| US10679977B2 (en) | 2010-10-13 | 2020-06-09 | Monolithic 3D Inc. | 3D microdisplay device and structure |
| US10833108B2 (en) | 2010-10-13 | 2020-11-10 | Monolithic 3D Inc. | 3D microdisplay device and structure |
| US11063071B1 (en) | 2010-10-13 | 2021-07-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
| US11404466B2 (en) | 2010-10-13 | 2022-08-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
| US11984438B2 (en) | 2010-10-13 | 2024-05-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US12094892B2 (en) | 2010-10-13 | 2024-09-17 | Monolithic 3D Inc. | 3D micro display device and structure |
| US11855100B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US11437368B2 (en) | 2010-10-13 | 2022-09-06 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US11605663B2 (en) | 2010-10-13 | 2023-03-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US11855114B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US11133344B2 (en) | 2010-10-13 | 2021-09-28 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
| US11327227B2 (en) | 2010-10-13 | 2022-05-10 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
| US9197804B1 (en) | 2011-10-14 | 2015-11-24 | Monolithic 3D Inc. | Semiconductor and optoelectronic devices |
| US11694922B2 (en) | 2010-10-13 | 2023-07-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US10978501B1 (en) | 2010-10-13 | 2021-04-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
| US12080743B2 (en) | 2010-10-13 | 2024-09-03 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US11929372B2 (en) | 2010-10-13 | 2024-03-12 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US10998374B1 (en) | 2010-10-13 | 2021-05-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
| US10943934B2 (en) | 2010-10-13 | 2021-03-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
| US8379458B1 (en) | 2010-10-13 | 2013-02-19 | Monolithic 3D Inc. | Semiconductor device and structure |
| US11043523B1 (en) | 2010-10-13 | 2021-06-22 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
| US12360310B2 (en) | 2010-10-13 | 2025-07-15 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| FR2966283B1 (fr) | 2010-10-14 | 2012-11-30 | Soi Tec Silicon On Insulator Tech Sa | Procede pour realiser une structure de collage |
| US8666505B2 (en) | 2010-10-26 | 2014-03-04 | Medtronic, Inc. | Wafer-scale package including power source |
| US12068187B2 (en) | 2010-11-18 | 2024-08-20 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding and DRAM memory cells |
| US12125737B1 (en) | 2010-11-18 | 2024-10-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US11107721B2 (en) | 2010-11-18 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with NAND logic |
| US11615977B2 (en) | 2010-11-18 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11211279B2 (en) | 2010-11-18 | 2021-12-28 | Monolithic 3D Inc. | Method for processing a 3D integrated circuit and structure |
| US11923230B1 (en) | 2010-11-18 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US11004719B1 (en) | 2010-11-18 | 2021-05-11 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11094576B1 (en) | 2010-11-18 | 2021-08-17 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11355381B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11018042B1 (en) | 2010-11-18 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11443971B2 (en) | 2010-11-18 | 2022-09-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
| US11355380B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | Methods for producing 3D semiconductor memory device and structure utilizing alignment marks |
| US12136562B2 (en) | 2010-11-18 | 2024-11-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
| US11804396B2 (en) | 2010-11-18 | 2023-10-31 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11862503B2 (en) | 2010-11-18 | 2024-01-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11482438B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11482439B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors |
| US11508605B2 (en) | 2010-11-18 | 2022-11-22 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11569117B2 (en) | 2010-11-18 | 2023-01-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
| US11121021B2 (en) | 2010-11-18 | 2021-09-14 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11495484B2 (en) | 2010-11-18 | 2022-11-08 | Monolithic 3D Inc. | 3D semiconductor devices and structures with at least two single-crystal layers |
| US11164770B1 (en) | 2010-11-18 | 2021-11-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
| US12154817B1 (en) | 2010-11-18 | 2024-11-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11854857B1 (en) | 2010-11-18 | 2023-12-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11521888B2 (en) | 2010-11-18 | 2022-12-06 | Monolithic 3D Inc. | 3D semiconductor device and structure with high-k metal gate transistors |
| US12144190B2 (en) | 2010-11-18 | 2024-11-12 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding and memory cells preliminary class |
| US11901210B2 (en) | 2010-11-18 | 2024-02-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
| US11610802B2 (en) | 2010-11-18 | 2023-03-21 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes |
| US12100611B2 (en) | 2010-11-18 | 2024-09-24 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US12272586B2 (en) | 2010-11-18 | 2025-04-08 | Monolithic 3D Inc. | 3D semiconductor memory device and structure with memory and metal layers |
| US12243765B2 (en) | 2010-11-18 | 2025-03-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US11031275B2 (en) | 2010-11-18 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
| US12033884B2 (en) | 2010-11-18 | 2024-07-09 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11735462B2 (en) | 2010-11-18 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
| US11784082B2 (en) | 2010-11-18 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US8587126B2 (en) * | 2010-12-02 | 2013-11-19 | Tessera, Inc. | Stacked microelectronic assembly with TSVs formed in stages with plural active chips |
| US8736066B2 (en) | 2010-12-02 | 2014-05-27 | Tessera, Inc. | Stacked microelectronic assemby with TSVS formed in stages and carrier above chip |
| US12463076B2 (en) | 2010-12-16 | 2025-11-04 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US8424388B2 (en) | 2011-01-28 | 2013-04-23 | Medtronic, Inc. | Implantable capacitive pressure sensor apparatus and methods regarding same |
| JP5658582B2 (ja) * | 2011-01-31 | 2015-01-28 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置 |
| US8975670B2 (en) | 2011-03-06 | 2015-03-10 | Monolithic 3D Inc. | Semiconductor device and structure for heat removal |
| WO2012120659A1 (ja) * | 2011-03-09 | 2012-09-13 | 国立大学法人東京大学 | 半導体装置の製造方法 |
| JP2012231096A (ja) * | 2011-04-27 | 2012-11-22 | Elpida Memory Inc | 半導体装置及びその製造方法 |
| US8912017B2 (en) | 2011-05-10 | 2014-12-16 | Ostendo Technologies, Inc. | Semiconductor wafer bonding incorporating electrical and optical interconnects |
| CN102820268B (zh) * | 2011-06-10 | 2016-01-20 | 华进半导体封装先导技术研发中心有限公司 | 键合结构及其制备方法 |
| US8587127B2 (en) * | 2011-06-15 | 2013-11-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor structures and methods of forming the same |
| US10388568B2 (en) | 2011-06-28 | 2019-08-20 | Monolithic 3D Inc. | 3D semiconductor device and system |
| US8687399B2 (en) | 2011-10-02 | 2014-04-01 | Monolithic 3D Inc. | Semiconductor device and structure |
| US9029173B2 (en) | 2011-10-18 | 2015-05-12 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| FR2983638A1 (fr) * | 2011-12-02 | 2013-06-07 | St Microelectronics Sa | Procede de formation d'un circuit integre |
| KR101931491B1 (ko) | 2011-12-02 | 2018-12-24 | 삼성전자주식회사 | 구리를 포함하는 전극 연결 구조체 |
| US20130199831A1 (en) * | 2012-02-06 | 2013-08-08 | Christopher Morris | Electromagnetic field assisted self-assembly with formation of electrical contacts |
| JP2013219319A (ja) * | 2012-03-16 | 2013-10-24 | Sony Corp | 半導体装置、半導体装置の製造方法、半導体ウエハ、及び、電子機器 |
| US9000557B2 (en) | 2012-03-17 | 2015-04-07 | Zvi Or-Bach | Semiconductor device and structure |
| US11616004B1 (en) | 2012-04-09 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11164811B2 (en) | 2012-04-09 | 2021-11-02 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers and oxide-to-oxide bonding |
| US11088050B2 (en) | 2012-04-09 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers |
| US10600888B2 (en) | 2012-04-09 | 2020-03-24 | Monolithic 3D Inc. | 3D semiconductor device |
| US11881443B2 (en) | 2012-04-09 | 2024-01-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11476181B1 (en) | 2012-04-09 | 2022-10-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US8557632B1 (en) | 2012-04-09 | 2013-10-15 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
| US11694944B1 (en) | 2012-04-09 | 2023-07-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11410912B2 (en) | 2012-04-09 | 2022-08-09 | Monolithic 3D Inc. | 3D semiconductor device with vias and isolation layers |
| US11735501B1 (en) | 2012-04-09 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11594473B2 (en) | 2012-04-09 | 2023-02-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| SG11201407282XA (en) * | 2012-07-31 | 2015-01-29 | Univ Nanyang Tech | Semiconductor device and method for forming the same |
| US8735219B2 (en) | 2012-08-30 | 2014-05-27 | Ziptronix, Inc. | Heterogeneous annealing method and device |
| US8981533B2 (en) | 2012-09-13 | 2015-03-17 | Semiconductor Components Industries, Llc | Electronic device including a via and a conductive structure, a process of forming the same, and an interposer |
| JP6140965B2 (ja) * | 2012-09-28 | 2017-06-07 | キヤノン株式会社 | 半導体装置およびその製造方法 |
| JP6128787B2 (ja) | 2012-09-28 | 2017-05-17 | キヤノン株式会社 | 半導体装置 |
| US8686428B1 (en) | 2012-11-16 | 2014-04-01 | Monolithic 3D Inc. | Semiconductor device and structure |
| US8574929B1 (en) | 2012-11-16 | 2013-11-05 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US11967583B2 (en) | 2012-12-22 | 2024-04-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US12051674B2 (en) | 2012-12-22 | 2024-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11063024B1 (en) | 2012-12-22 | 2021-07-13 | Monlithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US11217565B2 (en) | 2012-12-22 | 2022-01-04 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US11961827B1 (en) | 2012-12-22 | 2024-04-16 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11784169B2 (en) | 2012-12-22 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11018116B2 (en) | 2012-12-22 | 2021-05-25 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US8674470B1 (en) | 2012-12-22 | 2014-03-18 | Monolithic 3D Inc. | Semiconductor device and structure |
| US11309292B2 (en) | 2012-12-22 | 2022-04-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11916045B2 (en) | 2012-12-22 | 2024-02-27 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US10651054B2 (en) | 2012-12-29 | 2020-05-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US12249538B2 (en) | 2012-12-29 | 2025-03-11 | Monolithic 3D Inc. | 3D semiconductor device and structure including power distribution grids |
| US11004694B1 (en) | 2012-12-29 | 2021-05-11 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11430667B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US10892169B2 (en) | 2012-12-29 | 2021-01-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10903089B1 (en) | 2012-12-29 | 2021-01-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11430668B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US11177140B2 (en) | 2012-12-29 | 2021-11-16 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US9871034B1 (en) | 2012-12-29 | 2018-01-16 | Monolithic 3D Inc. | Semiconductor device and structure |
| US11087995B1 (en) | 2012-12-29 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10115663B2 (en) | 2012-12-29 | 2018-10-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10600657B2 (en) | 2012-12-29 | 2020-03-24 | Monolithic 3D Inc | 3D semiconductor device and structure |
| US9385058B1 (en) | 2012-12-29 | 2016-07-05 | Monolithic 3D Inc. | Semiconductor device and structure |
| US8916448B2 (en) | 2013-01-09 | 2014-12-23 | International Business Machines Corporation | Metal to metal bonding for stacked (3D) integrated circuits |
| CN103066016A (zh) * | 2013-01-14 | 2013-04-24 | 陆伟 | 一种晶圆自对准硅通孔连接方法 |
| US9997443B2 (en) * | 2013-02-25 | 2018-06-12 | Infineon Technologies Ag | Through vias and methods of formation thereof |
| US8902663B1 (en) | 2013-03-11 | 2014-12-02 | Monolithic 3D Inc. | Method of maintaining a memory state |
| US10325651B2 (en) | 2013-03-11 | 2019-06-18 | Monolithic 3D Inc. | 3D semiconductor device with stacked memory |
| US11935949B1 (en) | 2013-03-11 | 2024-03-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US12094965B2 (en) | 2013-03-11 | 2024-09-17 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US11869965B2 (en) | 2013-03-11 | 2024-01-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US20150187701A1 (en) | 2013-03-12 | 2015-07-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor Devices and Methods of Manufacture Thereof |
| US11398569B2 (en) | 2013-03-12 | 2022-07-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10840239B2 (en) | 2014-08-26 | 2020-11-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US8994404B1 (en) | 2013-03-12 | 2015-03-31 | Monolithic 3D Inc. | Semiconductor device and structure |
| US11088130B2 (en) | 2014-01-28 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US12100646B2 (en) | 2013-03-12 | 2024-09-24 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11923374B2 (en) | 2013-03-12 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US9257647B2 (en) * | 2013-03-14 | 2016-02-09 | Northrop Grumman Systems Corporation | Phase change material switch and method of making the same |
| US10224279B2 (en) | 2013-03-15 | 2019-03-05 | Monolithic 3D Inc. | Semiconductor device and structure |
| US9117749B1 (en) | 2013-03-15 | 2015-08-25 | Monolithic 3D Inc. | Semiconductor device and structure |
| US9000344B2 (en) * | 2013-03-15 | 2015-04-07 | Sensors Unlimited, Inc. | Focal plane array periphery through-vias for read out integrated circuit |
| US11720736B2 (en) | 2013-04-15 | 2023-08-08 | Monolithic 3D Inc. | Automation methods for 3D integrated circuits and devices |
| US11487928B2 (en) | 2013-04-15 | 2022-11-01 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US11574109B1 (en) | 2013-04-15 | 2023-02-07 | Monolithic 3D Inc | Automation methods for 3D integrated circuits and devices |
| US11030371B2 (en) | 2013-04-15 | 2021-06-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US11270055B1 (en) | 2013-04-15 | 2022-03-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US11341309B1 (en) | 2013-04-15 | 2022-05-24 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US9021414B1 (en) | 2013-04-15 | 2015-04-28 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| CN103354210B (zh) * | 2013-06-27 | 2016-08-10 | 清华大学 | 一种键合方法及采用该键合方法形成的键合结构 |
| JP6341554B2 (ja) * | 2013-12-19 | 2018-06-13 | 国立大学法人東京工業大学 | 半導体装置の製造方法 |
| US10056353B2 (en) | 2013-12-19 | 2018-08-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC interconnect apparatus and method |
| FR3016474A1 (fr) | 2014-01-14 | 2015-07-17 | Commissariat Energie Atomique | Procede de placement et de collage de puces sur un substrat recepteur |
| KR102168173B1 (ko) | 2014-01-24 | 2020-10-20 | 삼성전자주식회사 | 적층형 이미지 센서 |
| US11031394B1 (en) | 2014-01-28 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10297586B2 (en) | 2015-03-09 | 2019-05-21 | Monolithic 3D Inc. | Methods for processing a 3D semiconductor device |
| US12094829B2 (en) | 2014-01-28 | 2024-09-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11107808B1 (en) | 2014-01-28 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US20150262902A1 (en) | 2014-03-12 | 2015-09-17 | Invensas Corporation | Integrated circuits protected by substrates with cavities, and methods of manufacture |
| WO2016007088A1 (en) * | 2014-07-08 | 2016-01-14 | Massachusetts Institute Of Technology | Method of manufacturing a substrate |
| US9449914B2 (en) | 2014-07-17 | 2016-09-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked integrated circuits with redistribution lines |
| TWI651874B (zh) * | 2014-10-27 | 2019-02-21 | 財團法人工業技術研究院 | 發光裝置及其製造方法 |
| US9536853B2 (en) | 2014-11-18 | 2017-01-03 | International Business Machines Corporation | Semiconductor device including built-in crack-arresting film structure |
| US11069734B2 (en) | 2014-12-11 | 2021-07-20 | Invensas Corporation | Image sensor device |
| FR3030881A1 (fr) * | 2014-12-22 | 2016-06-24 | Commissariat Energie Atomique | Procede de realisation d'un circuit integre en trois dimensions |
| US10319701B2 (en) * | 2015-01-07 | 2019-06-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonded 3D integrated circuit (3DIC) structure |
| US9666514B2 (en) | 2015-04-14 | 2017-05-30 | Invensas Corporation | High performance compliant substrate |
| US11011507B1 (en) | 2015-04-19 | 2021-05-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11056468B1 (en) | 2015-04-19 | 2021-07-06 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11114427B2 (en) | 2015-11-07 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor processor and memory device and structure |
| US12477752B2 (en) | 2015-09-21 | 2025-11-18 | Monolithic 3D Inc. | 3D semiconductor memory devices and structures |
| US11937422B2 (en) | 2015-11-07 | 2024-03-19 | Monolithic 3D Inc. | Semiconductor memory device and structure |
| US10825779B2 (en) | 2015-04-19 | 2020-11-03 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11978731B2 (en) | 2015-09-21 | 2024-05-07 | Monolithic 3D Inc. | Method to produce a multi-level semiconductor memory device and structure |
| US10381328B2 (en) | 2015-04-19 | 2019-08-13 | Monolithic 3D Inc. | Semiconductor device and structure |
| US9812354B2 (en) | 2015-05-15 | 2017-11-07 | Semiconductor Components Industries, Llc | Process of forming an electronic device including a material defining a void |
| US9741620B2 (en) | 2015-06-24 | 2017-08-22 | Invensas Corporation | Structures and methods for reliable packages |
| EP3113216B1 (en) * | 2015-07-01 | 2021-05-19 | IMEC vzw | A method for bonding and interconnecting integrated circuit devices |
| US10886250B2 (en) | 2015-07-10 | 2021-01-05 | Invensas Corporation | Structures and methods for low temperature bonding using nanoparticles |
| US9881884B2 (en) * | 2015-08-14 | 2018-01-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure and method for forming the same |
| US9633917B2 (en) | 2015-08-20 | 2017-04-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three dimensional integrated circuit structure and method of manufacturing the same |
| US11956952B2 (en) | 2015-08-23 | 2024-04-09 | Monolithic 3D Inc. | Semiconductor memory device and structure |
| US9953941B2 (en) | 2015-08-25 | 2018-04-24 | Invensas Bonding Technologies, Inc. | Conductive barrier direct hybrid bonding |
| US12100658B2 (en) | 2015-09-21 | 2024-09-24 | Monolithic 3D Inc. | Method to produce a 3D multilayer semiconductor device and structure |
| US12250830B2 (en) | 2015-09-21 | 2025-03-11 | Monolithic 3D Inc. | 3D semiconductor memory devices and structures |
| CN115942752A (zh) | 2015-09-21 | 2023-04-07 | 莫诺利特斯3D有限公司 | 3d半导体器件和结构 |
| US12178055B2 (en) | 2015-09-21 | 2024-12-24 | Monolithic 3D Inc. | 3D semiconductor memory devices and structures |
| US10269701B2 (en) * | 2015-10-02 | 2019-04-23 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure with ultra thick metal and manufacturing method thereof |
| US10522225B1 (en) | 2015-10-02 | 2019-12-31 | Monolithic 3D Inc. | Semiconductor device with non-volatile memory |
| US10163859B2 (en) | 2015-10-21 | 2018-12-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and formation method for chip package |
| US12035531B2 (en) | 2015-10-24 | 2024-07-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US12120880B1 (en) | 2015-10-24 | 2024-10-15 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US10847540B2 (en) | 2015-10-24 | 2020-11-24 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11991884B1 (en) | 2015-10-24 | 2024-05-21 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US10418369B2 (en) | 2015-10-24 | 2019-09-17 | Monolithic 3D Inc. | Multi-level semiconductor memory device and structure |
| US12219769B2 (en) | 2015-10-24 | 2025-02-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US12016181B2 (en) | 2015-10-24 | 2024-06-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US11114464B2 (en) | 2015-10-24 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11296115B1 (en) | 2015-10-24 | 2022-04-05 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10025029B2 (en) | 2015-10-28 | 2018-07-17 | International Business Machines Corporation | Integration of bonded optoelectronics, photonics waveguide and VLSI SOI |
| US11037904B2 (en) | 2015-11-24 | 2021-06-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Singulation and bonding methods and structures formed thereby |
| JP6662015B2 (ja) * | 2015-12-11 | 2020-03-11 | 株式会社ニコン | 半導体装置および半導体装置の製造方法 |
| US9881896B2 (en) | 2015-12-17 | 2018-01-30 | International Business Machines Corporation | Advanced chip to wafer stacking |
| US9852988B2 (en) | 2015-12-18 | 2017-12-26 | Invensas Bonding Technologies, Inc. | Increased contact alignment tolerance for direct bonding |
| WO2017111847A1 (en) * | 2015-12-24 | 2017-06-29 | Intel Corporation | Techniques for forming electrically conductive features with improved alignment and capacitance reduction |
| US10446532B2 (en) | 2016-01-13 | 2019-10-15 | Invensas Bonding Technologies, Inc. | Systems and methods for efficient transfer of semiconductor elements |
| US10373830B2 (en) | 2016-03-08 | 2019-08-06 | Ostendo Technologies, Inc. | Apparatus and methods to remove unbonded areas within bonded substrates using localized electromagnetic wave annealing |
| US9673220B1 (en) | 2016-03-09 | 2017-06-06 | Globalfoundries Inc. | Chip structures with distributed wiring |
| US10354975B2 (en) * | 2016-05-16 | 2019-07-16 | Raytheon Company | Barrier layer for interconnects in 3D integrated device |
| US10204893B2 (en) | 2016-05-19 | 2019-02-12 | Invensas Bonding Technologies, Inc. | Stacked dies and methods for forming bonded structures |
| CN107492533B (zh) * | 2016-06-12 | 2020-03-10 | 中芯国际集成电路制造(上海)有限公司 | 封装结构及其封装方法 |
| WO2017217132A1 (ja) * | 2016-06-15 | 2017-12-21 | ソニー株式会社 | 半導体装置、及び、半導体装置の製造方法 |
| US10700270B2 (en) | 2016-06-21 | 2020-06-30 | Northrop Grumman Systems Corporation | PCM switch and method of making the same |
| EP3531445B1 (en) | 2016-09-07 | 2020-06-24 | IMEC vzw | A method for bonding and interconnecting integrated circuit devices |
| US10446487B2 (en) | 2016-09-30 | 2019-10-15 | Invensas Bonding Technologies, Inc. | Interface structures and methods for forming same |
| US10762420B2 (en) | 2017-08-03 | 2020-09-01 | Xcelsis Corporation | Self repairing neural network |
| US10600691B2 (en) | 2016-10-07 | 2020-03-24 | Xcelsis Corporation | 3D chip sharing power interconnect layer |
| US10580757B2 (en) | 2016-10-07 | 2020-03-03 | Xcelsis Corporation | Face-to-face mounted IC dies with orthogonal top interconnect layers |
| CN119028958A (zh) | 2016-10-07 | 2024-11-26 | 艾克瑟尔西斯公司 | 直接键合原生互连件和有源基部管芯 |
| US10672663B2 (en) | 2016-10-07 | 2020-06-02 | Xcelsis Corporation | 3D chip sharing power circuit |
| US10672745B2 (en) | 2016-10-07 | 2020-06-02 | Xcelsis Corporation | 3D processor |
| US10580735B2 (en) | 2016-10-07 | 2020-03-03 | Xcelsis Corporation | Stacked IC structure with system level wiring on multiple sides of the IC die |
| US11251149B2 (en) | 2016-10-10 | 2022-02-15 | Monolithic 3D Inc. | 3D memory device and structure |
| US11930648B1 (en) | 2016-10-10 | 2024-03-12 | Monolithic 3D Inc. | 3D memory devices and structures with metal layers |
| US11869591B2 (en) | 2016-10-10 | 2024-01-09 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
| US11329059B1 (en) | 2016-10-10 | 2022-05-10 | Monolithic 3D Inc. | 3D memory devices and structures with thinned single crystal substrates |
| US11711928B2 (en) | 2016-10-10 | 2023-07-25 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
| US11812620B2 (en) | 2016-10-10 | 2023-11-07 | Monolithic 3D Inc. | 3D DRAM memory devices and structures with control circuits |
| US12225704B2 (en) | 2016-10-10 | 2025-02-11 | Monolithic 3D Inc. | 3D memory devices and structures with memory arrays and metal layers |
| TWI892323B (zh) | 2016-10-27 | 2025-08-01 | 美商艾德亞半導體科技有限責任公司 | 用於低溫接合的結構和方法 |
| TWI765944B (zh) | 2016-12-14 | 2022-06-01 | 成真股份有限公司 | 標準大宗商品化現場可編程邏輯閘陣列(fpga)積體電路晶片組成之邏輯驅動器 |
| US10002844B1 (en) | 2016-12-21 | 2018-06-19 | Invensas Bonding Technologies, Inc. | Bonded structures |
| US10796936B2 (en) | 2016-12-22 | 2020-10-06 | Invensas Bonding Technologies, Inc. | Die tray with channels |
| US20180182665A1 (en) | 2016-12-28 | 2018-06-28 | Invensas Bonding Technologies, Inc. | Processed Substrate |
| CN117878055A (zh) | 2016-12-28 | 2024-04-12 | 艾德亚半导体接合科技有限公司 | 堆栈基板的处理 |
| US11626363B2 (en) | 2016-12-29 | 2023-04-11 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structures with integrated passive component |
| US10276909B2 (en) | 2016-12-30 | 2019-04-30 | Invensas Bonding Technologies, Inc. | Structure comprising at least a first element bonded to a carrier having a closed metallic channel waveguide formed therein |
| WO2018147940A1 (en) | 2017-02-09 | 2018-08-16 | Invensas Bonding Technologies, Inc. | Bonded structures |
| JP6783688B2 (ja) * | 2017-03-14 | 2020-11-11 | エイブリック株式会社 | 半導体装置および半導体装置の製造方法 |
| US10629577B2 (en) | 2017-03-16 | 2020-04-21 | Invensas Corporation | Direct-bonded LED arrays and applications |
| US10515913B2 (en) | 2017-03-17 | 2019-12-24 | Invensas Bonding Technologies, Inc. | Multi-metal contact structure |
| US10508030B2 (en) | 2017-03-21 | 2019-12-17 | Invensas Bonding Technologies, Inc. | Seal for microelectronic assembly |
| TW201836447A (zh) * | 2017-03-24 | 2018-10-01 | 致伸科技股份有限公司 | 具擴充功能之薄膜線路結構 |
| US10784191B2 (en) | 2017-03-31 | 2020-09-22 | Invensas Bonding Technologies, Inc. | Interface structures and methods for forming same |
| US10269756B2 (en) | 2017-04-21 | 2019-04-23 | Invensas Bonding Technologies, Inc. | Die processing |
| JP6385515B2 (ja) * | 2017-04-26 | 2018-09-05 | キヤノン株式会社 | 半導体装置およびその製造方法 |
| US10879212B2 (en) | 2017-05-11 | 2020-12-29 | Invensas Bonding Technologies, Inc. | Processed stacked dies |
| US10529634B2 (en) | 2017-05-11 | 2020-01-07 | Invensas Bonding Technologies, Inc. | Probe methodology for ultrafine pitch interconnects |
| US10446441B2 (en) | 2017-06-05 | 2019-10-15 | Invensas Corporation | Flat metal features for microelectronics applications |
| US10217720B2 (en) | 2017-06-15 | 2019-02-26 | Invensas Corporation | Multi-chip modules formed using wafer-level processing of a reconstitute wafer |
| US10447274B2 (en) | 2017-07-11 | 2019-10-15 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips using non-volatile memory cells |
| CN112164688B (zh) * | 2017-07-21 | 2023-06-13 | 联华电子股份有限公司 | 芯片堆叠结构及管芯堆叠结构的制造方法 |
| US10957679B2 (en) | 2017-08-08 | 2021-03-23 | iCometrue Company Ltd. | Logic drive based on standardized commodity programmable logic semiconductor IC chips |
| US10163864B1 (en) | 2017-08-16 | 2018-12-25 | Globalfoundries Inc. | Vertically stacked wafers and methods of forming same |
| US10630296B2 (en) | 2017-09-12 | 2020-04-21 | iCometrue Company Ltd. | Logic drive with brain-like elasticity and integrality based on standard commodity FPGA IC chips using non-volatile memory cells |
| US10840205B2 (en) | 2017-09-24 | 2020-11-17 | Invensas Bonding Technologies, Inc. | Chemical mechanical polishing for hybrid bonding |
| US11195748B2 (en) | 2017-09-27 | 2021-12-07 | Invensas Corporation | Interconnect structures and methods for forming same |
| US11031285B2 (en) | 2017-10-06 | 2021-06-08 | Invensas Bonding Technologies, Inc. | Diffusion barrier collar for interconnects |
| EP3698402A1 (en) | 2017-10-20 | 2020-08-26 | XCelsis Corporation | 3d compute circuit with high density z-axis interconnects |
| EP3698401A1 (en) | 2017-10-20 | 2020-08-26 | XCelsis Corporation | Face-to-face mounted ic dies with orthogonal top interconnect layers |
| CN107731680B (zh) * | 2017-11-16 | 2019-10-15 | 长江存储科技有限责任公司 | 一种采用硬掩膜的沟道孔刻蚀工艺 |
| US10510696B2 (en) * | 2017-11-29 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company Ltd. | Pad structure and manufacturing method thereof in semiconductor device |
| US10658313B2 (en) | 2017-12-11 | 2020-05-19 | Invensas Bonding Technologies, Inc. | Selective recess |
| US11011503B2 (en) | 2017-12-15 | 2021-05-18 | Invensas Bonding Technologies, Inc. | Direct-bonded optoelectronic interconnect for high-density integrated photonics |
| US11380597B2 (en) | 2017-12-22 | 2022-07-05 | Invensas Bonding Technologies, Inc. | Bonded structures |
| US10923408B2 (en) | 2017-12-22 | 2021-02-16 | Invensas Bonding Technologies, Inc. | Cavity packages |
| US12021072B2 (en) | 2018-01-23 | 2024-06-25 | Lumiense Photonics Inc. | Method of manufacturing of advanced three-dimensional semiconductor structures and structures produced therefrom |
| US10608642B2 (en) | 2018-02-01 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile radom access memory cells |
| US10727219B2 (en) | 2018-02-15 | 2020-07-28 | Invensas Bonding Technologies, Inc. | Techniques for processing devices |
| US11169326B2 (en) | 2018-02-26 | 2021-11-09 | Invensas Bonding Technologies, Inc. | Integrated optical waveguides, direct-bonded waveguide interface joints, optical routing and interconnects |
| US11256004B2 (en) * | 2018-03-20 | 2022-02-22 | Invensas Bonding Technologies, Inc. | Direct-bonded lamination for improved image clarity in optical devices |
| US10991804B2 (en) | 2018-03-29 | 2021-04-27 | Xcelsis Corporation | Transistor level interconnection methodologies utilizing 3D interconnects |
| US11056348B2 (en) | 2018-04-05 | 2021-07-06 | Invensas Bonding Technologies, Inc. | Bonding surfaces for microelectronics |
| US10790262B2 (en) | 2018-04-11 | 2020-09-29 | Invensas Bonding Technologies, Inc. | Low temperature bonded structures |
| US11244916B2 (en) | 2018-04-11 | 2022-02-08 | Invensas Bonding Technologies, Inc. | Low temperature bonded structures |
| US10964664B2 (en) * | 2018-04-20 | 2021-03-30 | Invensas Bonding Technologies, Inc. | DBI to Si bonding for simplified handle wafer |
| US11004757B2 (en) | 2018-05-14 | 2021-05-11 | Invensas Bonding Technologies, Inc. | Bonded structures |
| US11276676B2 (en) | 2018-05-15 | 2022-03-15 | Invensas Bonding Technologies, Inc. | Stacked devices and methods of fabrication |
| US12476637B2 (en) | 2018-05-24 | 2025-11-18 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
| US10923413B2 (en) | 2018-05-30 | 2021-02-16 | Xcelsis Corporation | Hard IP blocks with physically bidirectional passageways |
| CN112514059B (zh) * | 2018-06-12 | 2024-05-24 | 隔热半导体粘合技术公司 | 堆叠微电子部件的层间连接 |
| CN112585740B (zh) | 2018-06-13 | 2025-05-13 | 隔热半导体粘合技术公司 | 作为焊盘的tsv |
| US11393779B2 (en) | 2018-06-13 | 2022-07-19 | Invensas Bonding Technologies, Inc. | Large metal pads over TSV |
| US10910344B2 (en) | 2018-06-22 | 2021-02-02 | Xcelsis Corporation | Systems and methods for releveled bump planes for chiplets |
| WO2020010056A1 (en) | 2018-07-03 | 2020-01-09 | Invensas Bonding Technologies, Inc. | Techniques for joining dissimilar materials in microelectronics |
| US11462419B2 (en) | 2018-07-06 | 2022-10-04 | Invensas Bonding Technologies, Inc. | Microelectronic assemblies |
| US11158606B2 (en) | 2018-07-06 | 2021-10-26 | Invensas Bonding Technologies, Inc. | Molded direct bonded and interconnected stack |
| US12406959B2 (en) | 2018-07-26 | 2025-09-02 | Adeia Semiconductor Bonding Technologies Inc. | Post CMP processing for hybrid bonding |
| JP6632670B2 (ja) * | 2018-08-08 | 2020-01-22 | キヤノン株式会社 | 半導体装置およびその製造方法 |
| JP6905040B2 (ja) * | 2018-08-08 | 2021-07-21 | キヤノン株式会社 | 半導体デバイスの製造方法 |
| US11515291B2 (en) | 2018-08-28 | 2022-11-29 | Adeia Semiconductor Inc. | Integrated voltage regulator and passive components |
| US20200075533A1 (en) | 2018-08-29 | 2020-03-05 | Invensas Bonding Technologies, Inc. | Bond enhancement in microelectronics by trapping contaminants and arresting cracks during direct-bonding processes |
| US11011494B2 (en) | 2018-08-31 | 2021-05-18 | Invensas Bonding Technologies, Inc. | Layer structures for making direct metal-to-metal bonds at low temperatures in microelectronics |
| US11309334B2 (en) | 2018-09-11 | 2022-04-19 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
| US10937762B2 (en) | 2018-10-04 | 2021-03-02 | iCometrue Company Ltd. | Logic drive based on multichip package using interconnection bridge |
| US11158573B2 (en) | 2018-10-22 | 2021-10-26 | Invensas Bonding Technologies, Inc. | Interconnect structures |
| US11616046B2 (en) | 2018-11-02 | 2023-03-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| CN109449091B (zh) * | 2018-11-05 | 2020-04-10 | 武汉新芯集成电路制造有限公司 | 半导体器件的制作方法 |
| US11211334B2 (en) | 2018-11-18 | 2021-12-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| CN109545811A (zh) * | 2018-11-26 | 2019-03-29 | 豪威科技(上海)有限公司 | 堆叠式cmos图像传感器及其制作方法 |
| US11244920B2 (en) | 2018-12-18 | 2022-02-08 | Invensas Bonding Technologies, Inc. | Method and structures for low temperature device bonding |
| US11476213B2 (en) | 2019-01-14 | 2022-10-18 | Invensas Bonding Technologies, Inc. | Bonded structures without intervening adhesive |
| US11387202B2 (en) | 2019-03-01 | 2022-07-12 | Invensas Llc | Nanowire bonding interconnect for fine-pitch microelectronics |
| US11901281B2 (en) | 2019-03-11 | 2024-02-13 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structures with integrated passive component |
| US10854578B2 (en) | 2019-03-29 | 2020-12-01 | Invensas Corporation | Diffused bitline replacement in stacked wafer memory |
| US10892016B1 (en) | 2019-04-08 | 2021-01-12 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US11763864B2 (en) | 2019-04-08 | 2023-09-19 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures with bit-line pillars |
| US11018156B2 (en) | 2019-04-08 | 2021-05-25 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US11296106B2 (en) | 2019-04-08 | 2022-04-05 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US11158652B1 (en) | 2019-04-08 | 2021-10-26 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US11610846B2 (en) | 2019-04-12 | 2023-03-21 | Adeia Semiconductor Bonding Technologies Inc. | Protective elements for bonded structures including an obstructive element |
| US11373963B2 (en) | 2019-04-12 | 2022-06-28 | Invensas Bonding Technologies, Inc. | Protective elements for bonded structures |
| US11205625B2 (en) | 2019-04-12 | 2021-12-21 | Invensas Bonding Technologies, Inc. | Wafer-level bonding of obstructive elements |
| US11355404B2 (en) | 2019-04-22 | 2022-06-07 | Invensas Bonding Technologies, Inc. | Mitigating surface damage of probe pads in preparation for direct bonding of a substrate |
| US10727216B1 (en) | 2019-05-10 | 2020-07-28 | Sandisk Technologies Llc | Method for removing a bulk substrate from a bonded assembly of wafers |
| US11385278B2 (en) | 2019-05-23 | 2022-07-12 | Invensas Bonding Technologies, Inc. | Security circuitry for bonded structures |
| US12374641B2 (en) | 2019-06-12 | 2025-07-29 | Adeia Semiconductor Bonding Technologies Inc. | Sealed bonded structures and methods for forming the same |
| US12154858B2 (en) * | 2019-06-19 | 2024-11-26 | Invensas Llc | Connecting multiple chips using an interconnect device |
| US11296053B2 (en) | 2019-06-26 | 2022-04-05 | Invensas Bonding Technologies, Inc. | Direct bonded stack structures for increased reliability and improved yield in microelectronics |
| US11227838B2 (en) | 2019-07-02 | 2022-01-18 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cooperating or supporting circuits |
| US11887930B2 (en) | 2019-08-05 | 2024-01-30 | iCometrue Company Ltd. | Vertical interconnect elevator based on through silicon vias |
| US11443981B2 (en) * | 2019-08-16 | 2022-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonding method of package components and bonding apparatus |
| US12080672B2 (en) | 2019-09-26 | 2024-09-03 | Adeia Semiconductor Bonding Technologies Inc. | Direct gang bonding methods including directly bonding first element to second element to form bonded structure without adhesive |
| US12113054B2 (en) | 2019-10-21 | 2024-10-08 | Adeia Semiconductor Technologies Llc | Non-volatile dynamic random access memory |
| US11862602B2 (en) | 2019-11-07 | 2024-01-02 | Adeia Semiconductor Technologies Llc | Scalable architecture for reduced cycles across SOC |
| US11599299B2 (en) | 2019-11-19 | 2023-03-07 | Invensas Llc | 3D memory circuit |
| KR102302563B1 (ko) * | 2019-12-05 | 2021-09-15 | 고려대학교 산학협력단 | 비아 형성 방법, 이를 기반으로 하는 반도체 장치의 제조 방법 및 반도체 장치 |
| US11762200B2 (en) | 2019-12-17 | 2023-09-19 | Adeia Semiconductor Bonding Technologies Inc. | Bonded optical devices |
| US11876076B2 (en) | 2019-12-20 | 2024-01-16 | Adeia Semiconductor Technologies Llc | Apparatus for non-volatile random access memory stacks |
| US11721653B2 (en) | 2019-12-23 | 2023-08-08 | Adeia Semiconductor Bonding Technologies Inc. | Circuitry for electrical redundancy in bonded structures |
| KR102910967B1 (ko) | 2019-12-23 | 2026-01-09 | 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 | 결합형 구조체를 위한 전기적 리던던시 |
| US12148687B2 (en) | 2020-02-25 | 2024-11-19 | Tokyo Electron Limited | Split substrate interposer with integrated passive device |
| US11854879B2 (en) | 2020-02-26 | 2023-12-26 | Raytheon Company | Cu3Sn via metallization in electrical devices for low-temperature 3D-integration |
| KR20230003471A (ko) | 2020-03-19 | 2023-01-06 | 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 | 직접 결합된 구조체들을 위한 치수 보상 제어 |
| US11742314B2 (en) | 2020-03-31 | 2023-08-29 | Adeia Semiconductor Bonding Technologies Inc. | Reliable hybrid bonded apparatus |
| WO2021236361A1 (en) | 2020-05-19 | 2021-11-25 | Invensas Bonding Technologies, Inc. | Laterally unconfined structure |
| US11631647B2 (en) | 2020-06-30 | 2023-04-18 | Adeia Semiconductor Bonding Technologies Inc. | Integrated device packages with integrated device die and dummy element |
| US11502038B2 (en) * | 2020-08-03 | 2022-11-15 | Nanya Technology Corporation | Semiconductor structure having via through bonded wafers and manufacturing method thereof |
| TWI749699B (zh) * | 2020-08-11 | 2021-12-11 | 南亞科技股份有限公司 | 半導體結構及其製造方法 |
| US11728273B2 (en) | 2020-09-04 | 2023-08-15 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structure with interconnect structure |
| US11764177B2 (en) | 2020-09-04 | 2023-09-19 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structure with interconnect structure |
| US20220084884A1 (en) * | 2020-09-15 | 2022-03-17 | Nanya Technology Corporation | Semiconductor structure and method of forming the same |
| US11264357B1 (en) | 2020-10-20 | 2022-03-01 | Invensas Corporation | Mixed exposure for large die |
| WO2022094587A1 (en) | 2020-10-29 | 2022-05-05 | Invensas Bonding Technologies, Inc. | Direct bonding methods and structures |
| CN116635998A (zh) | 2020-10-29 | 2023-08-22 | 美商艾德亚半导体接合科技有限公司 | 直接键合方法和结构 |
| US12456662B2 (en) | 2020-12-28 | 2025-10-28 | Adeia Semiconductor Bonding Technologies Inc. | Structures with through-substrate vias and methods for forming the same |
| EP4268274A4 (en) | 2020-12-28 | 2024-10-30 | Adeia Semiconductor Bonding Technologies Inc. | STRUCTURES COMPRISING THROUGH-THROUGH-SUBSTRATE VIA HOLES AND METHODS OF FORMING SAME |
| JP7783896B2 (ja) | 2020-12-30 | 2025-12-10 | アデイア セミコンダクター ボンディング テクノロジーズ インコーポレイテッド | 導電特徴部を備えた構造体及びその形成方法 |
| US12519033B2 (en) | 2021-01-08 | 2026-01-06 | iCometrue Company Ltd. | Micro heat pipe for use in semiconductor IC chip package |
| CN112992826B (zh) * | 2021-02-01 | 2025-10-03 | 日月光半导体制造股份有限公司 | 半导体结构及其制造方法 |
| US11546010B2 (en) | 2021-02-16 | 2023-01-03 | Northrop Grumman Systems Corporation | Hybrid high-speed and high-performance switch system |
| US11658116B2 (en) * | 2021-03-02 | 2023-05-23 | International Business Machines Corporation | Interconnects on multiple sides of a semiconductor structure |
| JP2024513304A (ja) | 2021-03-03 | 2024-03-25 | アデイア セミコンダクター ボンディング テクノロジーズ インコーポレイテッド | 直接接合のためのコンタクト構造 |
| KR20230164153A (ko) | 2021-03-31 | 2023-12-01 | 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 | 캐리어의 직접 결합 및 분리 |
| CN117397019A (zh) | 2021-03-31 | 2024-01-12 | 美商艾德亚半导体接合科技有限公司 | 直接结合方法和结构 |
| EP4315399A4 (en) | 2021-03-31 | 2025-02-26 | Adeia Semiconductor Bonding Technologies Inc. | DIRECT BONDING AND DETACHMENT FROM A SUPPORT |
| WO2022241765A1 (zh) * | 2021-05-21 | 2022-11-24 | 广东省科学院半导体研究所 | 一种芯片的封装方法及封装结构 |
| US12176278B2 (en) | 2021-05-30 | 2024-12-24 | iCometrue Company Ltd. | 3D chip package based on vertical-through-via connector |
| US20230005850A1 (en) | 2021-06-30 | 2023-01-05 | Invensas Bonding Technologies, Inc. | Element with routing structure in bonding layer |
| WO2023288021A1 (en) | 2021-07-16 | 2023-01-19 | Invensas Bonding Technologies, Inc. | Optically obstructive protective element for bonded structures |
| CN118103972A (zh) | 2021-08-02 | 2024-05-28 | 美商艾德亚半导体接合科技有限公司 | 用于键合结构的保护性半导体元件 |
| WO2023010457A1 (zh) | 2021-08-05 | 2023-02-09 | 广东省科学院半导体研究所 | 芯片堆叠封装结构及芯片堆叠封装方法 |
| KR20240052815A (ko) | 2021-09-01 | 2024-04-23 | 아데이아 세미컨덕터 테크놀로지스 엘엘씨 | 인터포저를 갖는 적층 구조체 |
| US12136655B2 (en) | 2021-09-22 | 2024-11-05 | International Business Machines Corporation | Backside electrical contacts to buried power rails |
| US12268012B2 (en) | 2021-09-24 | 2025-04-01 | iCometrue Company Ltd. | Multi-output look-up table (LUT) for use in coarse-grained field-programmable-gate-array (FPGA) integrated-circuit (IC) chip |
| TWI797790B (zh) * | 2021-10-21 | 2023-04-01 | 友達光電股份有限公司 | 電子裝置 |
| WO2023122771A1 (en) | 2021-12-23 | 2023-06-29 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structures with interconnect assemblies |
| US12512425B2 (en) | 2022-04-25 | 2025-12-30 | Adeia Semiconductor Bonding Technologies Inc. | Expansion controlled structure for direct bonding and method of forming same |
| US12040311B1 (en) * | 2022-12-22 | 2024-07-16 | The Boeing Company | Substrate debonding from bonded part |
| US12506114B2 (en) | 2022-12-29 | 2025-12-23 | Adeia Semiconductor Bonding Technologies Inc. | Directly bonded metal structures having aluminum features and methods of preparing same |
| US12341083B2 (en) | 2023-02-08 | 2025-06-24 | Adeia Semiconductor Bonding Technologies Inc. | Electronic device cooling structures bonded to semiconductor elements |
| US20250022763A1 (en) * | 2023-07-14 | 2025-01-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor Device and Methods of Manufacture |
| GB202319607D0 (en) * | 2023-12-20 | 2024-01-31 | Spts Technologies Ltd | A method of packaging semiconductor dies |
Family Cites Families (303)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6130059A (ja) * | 1984-07-20 | 1986-02-12 | Nec Corp | 半導体装置の製造方法 |
| KR900008647B1 (ko) | 1986-03-20 | 1990-11-26 | 후지쓰 가부시끼가이샤 | 3차원 집적회로와 그의 제조방법 |
| JPH07112041B2 (ja) * | 1986-12-03 | 1995-11-29 | シャープ株式会社 | 半導体装置の製造方法 |
| US4904328A (en) * | 1987-09-08 | 1990-02-27 | Gencorp Inc. | Bonding of FRP parts |
| US4784970A (en) | 1987-11-18 | 1988-11-15 | Grumman Aerospace Corporation | Process for making a double wafer moated signal processor |
| JPH0272642A (ja) | 1988-09-07 | 1990-03-12 | Nec Corp | 基板の接続構造および接続方法 |
| JPH0344067A (ja) | 1989-07-11 | 1991-02-25 | Nec Corp | 半導体基板の積層方法 |
| US5489804A (en) | 1989-08-28 | 1996-02-06 | Lsi Logic Corporation | Flexible preformed planar structures for interposing between a chip and a substrate |
| JP3190057B2 (ja) | 1990-07-02 | 2001-07-16 | 株式会社東芝 | 複合集積回路装置 |
| JP2729413B2 (ja) | 1991-02-14 | 1998-03-18 | 三菱電機株式会社 | 半導体装置 |
| JP2910334B2 (ja) | 1991-07-22 | 1999-06-23 | 富士電機株式会社 | 接合方法 |
| JPH05198739A (ja) * | 1991-09-10 | 1993-08-06 | Mitsubishi Electric Corp | 積層型半導体装置およびその製造方法 |
| CA2083072C (en) | 1991-11-21 | 1998-02-03 | Shinichi Hasegawa | Method for manufacturing polyimide multilayer wiring substrate |
| US6008126A (en) | 1992-04-08 | 1999-12-28 | Elm Technology Corporation | Membrane dielectric isolation IC fabrication |
| US5236118A (en) | 1992-05-12 | 1993-08-17 | The Regents Of The University Of California | Aligned wafer bonding |
| JP3013624B2 (ja) * | 1992-09-01 | 2000-02-28 | 日本電気株式会社 | 半導体集積回路装置 |
| JPH0682753B2 (ja) | 1992-09-28 | 1994-10-19 | 株式会社東芝 | 半導体装置の製造方法 |
| US5503704A (en) | 1993-01-06 | 1996-04-02 | The Regents Of The University Of California | Nitrogen based low temperature direct bonding |
| DE59406156D1 (de) * | 1993-02-11 | 1998-07-16 | Siemens Ag | Verfahren zur Herstellung einer dreidimensionalen Schaltungsanordnung |
| US5516727A (en) | 1993-04-19 | 1996-05-14 | International Business Machines Corporation | Method for encapsulating light emitting diodes |
| JPH0766093A (ja) | 1993-08-23 | 1995-03-10 | Sumitomo Sitix Corp | 半導体ウエーハの貼り合わせ方法およびその装置 |
| EP0651449B1 (en) | 1993-11-01 | 2002-02-13 | Matsushita Electric Industrial Co., Ltd. | Electronic component and method for producing the same |
| US5501003A (en) | 1993-12-15 | 1996-03-26 | Bel Fuse Inc. | Method of assembling electronic packages for surface mount applications |
| US5442235A (en) | 1993-12-23 | 1995-08-15 | Motorola Inc. | Semiconductor device having an improved metal interconnect structure |
| US5413952A (en) | 1994-02-02 | 1995-05-09 | Motorola, Inc. | Direct wafer bonded structure method of making |
| JP3294934B2 (ja) | 1994-03-11 | 2002-06-24 | キヤノン株式会社 | 半導体基板の作製方法及び半導体基板 |
| JPH07283382A (ja) | 1994-04-12 | 1995-10-27 | Sony Corp | シリコン基板のはり合わせ方法 |
| US5489304A (en) | 1994-04-19 | 1996-02-06 | Brigham & Women's Hospital | Method of skin regeneration using a collagen-glycosaminoglycan matrix and cultured epithelial autograft |
| KR960009074A (ko) | 1994-08-29 | 1996-03-22 | 모리시다 요이치 | 반도체 장치 및 그 제조방법 |
| JPH08125121A (ja) | 1994-08-29 | 1996-05-17 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
| JP3171366B2 (ja) | 1994-09-05 | 2001-05-28 | 三菱マテリアル株式会社 | シリコン半導体ウェーハ及びその製造方法 |
| DE4433330C2 (de) | 1994-09-19 | 1997-01-30 | Fraunhofer Ges Forschung | Verfahren zur Herstellung von Halbleiterstrukturen mit vorteilhaften Hochfrequenzeigenschaften sowie eine Halbleiterwaferstruktur |
| DE4433845A1 (de) * | 1994-09-22 | 1996-03-28 | Fraunhofer Ges Forschung | Verfahren zur Herstellung einer dreidimensionalen integrierten Schaltung |
| JPH08186235A (ja) | 1994-12-16 | 1996-07-16 | Texas Instr Inc <Ti> | 半導体装置の製造方法 |
| JP2679681B2 (ja) | 1995-04-28 | 1997-11-19 | 日本電気株式会社 | 半導体装置、半導体装置用パッケージ及びその製造方法 |
| US5610431A (en) | 1995-05-12 | 1997-03-11 | The Charles Stark Draper Laboratory, Inc. | Covers for micromechanical sensors and other semiconductor devices |
| JP3490198B2 (ja) | 1995-10-25 | 2004-01-26 | 松下電器産業株式会社 | 半導体装置とその製造方法 |
| JP3979687B2 (ja) | 1995-10-26 | 2007-09-19 | アプライド マテリアルズ インコーポレイテッド | ハロゲンをドープした酸化珪素膜の膜安定性を改良する方法 |
| KR100438256B1 (ko) | 1995-12-18 | 2004-08-25 | 마츠시타 덴끼 산교 가부시키가이샤 | 반도체장치 및 그 제조방법 |
| US5956605A (en) | 1996-09-20 | 1999-09-21 | Micron Technology, Inc. | Use of nitrides for flip-chip encapsulation |
| JP3383811B2 (ja) | 1996-10-28 | 2003-03-10 | 松下電器産業株式会社 | 半導体チップモジュール及びその製造方法 |
| US5888631A (en) * | 1996-11-08 | 1999-03-30 | W. L. Gore & Associates, Inc. | Method for minimizing warp in the production of electronic assemblies |
| US6054363A (en) | 1996-11-15 | 2000-04-25 | Canon Kabushiki Kaisha | Method of manufacturing semiconductor article |
| US5821692A (en) | 1996-11-26 | 1998-10-13 | Motorola, Inc. | Organic electroluminescent device hermetic encapsulation package |
| US6809421B1 (en) * | 1996-12-02 | 2004-10-26 | Kabushiki Kaisha Toshiba | Multichip semiconductor device, chip therefor and method of formation thereof |
| EP0951064A4 (en) | 1996-12-24 | 2005-02-23 | Nitto Denko Corp | PREPARATION OF A SEMICONDUCTOR DEVICE |
| US6221753B1 (en) | 1997-01-24 | 2001-04-24 | Micron Technology, Inc. | Flip chip technique for chip assembly |
| JPH10223636A (ja) | 1997-02-12 | 1998-08-21 | Nec Yamagata Ltd | 半導体集積回路装置の製造方法 |
| JP4026882B2 (ja) | 1997-02-24 | 2007-12-26 | 三洋電機株式会社 | 半導体装置 |
| US5929512A (en) | 1997-03-18 | 1999-07-27 | Jacobs; Richard L. | Urethane encapsulated integrated circuits and compositions therefor |
| US5915167A (en) * | 1997-04-04 | 1999-06-22 | Elm Technology Corporation | Three dimensional structure memory |
| AU7147798A (en) * | 1997-04-23 | 1998-11-13 | Advanced Chemical Systems International, Inc. | Planarization compositions for cmp of interlayer dielectrics |
| JP4032454B2 (ja) | 1997-06-27 | 2008-01-16 | ソニー株式会社 | 三次元回路素子の製造方法 |
| US6097096A (en) | 1997-07-11 | 2000-08-01 | Advanced Micro Devices | Metal attachment method and structure for attaching substrates at low temperatures |
| JPH11186120A (ja) | 1997-12-24 | 1999-07-09 | Canon Inc | 同種あるいは異種材料基板間の密着接合法 |
| US6137063A (en) | 1998-02-27 | 2000-10-24 | Micron Technology, Inc. | Electrical interconnections |
| EP0951068A1 (en) | 1998-04-17 | 1999-10-20 | Interuniversitair Micro-Elektronica Centrum Vzw | Method of fabrication of a microstructure having an inside cavity |
| US6147000A (en) | 1998-08-11 | 2000-11-14 | Advanced Micro Devices, Inc. | Method for forming low dielectric passivation of copper interconnects |
| US6316786B1 (en) | 1998-08-29 | 2001-11-13 | International Business Machines Corporation | Organic opto-electronic devices |
| JP2000100679A (ja) | 1998-09-22 | 2000-04-07 | Canon Inc | 薄片化による基板間微小領域固相接合法及び素子構造 |
| JP2000150810A (ja) | 1998-11-17 | 2000-05-30 | Toshiba Microelectronics Corp | 半導体装置及びその製造方法 |
| US6515343B1 (en) * | 1998-11-19 | 2003-02-04 | Quicklogic Corporation | Metal-to-metal antifuse with non-conductive diffusion barrier |
| US6232150B1 (en) | 1998-12-03 | 2001-05-15 | The Regents Of The University Of Michigan | Process for making microstructures and microstructures made thereby |
| JP3293792B2 (ja) | 1999-01-12 | 2002-06-17 | 日本電気株式会社 | 半導体装置及びその製造方法 |
| JP3918350B2 (ja) | 1999-03-05 | 2007-05-23 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
| US6348709B1 (en) | 1999-03-15 | 2002-02-19 | Micron Technology, Inc. | Electrical contact for high dielectric constant capacitors and method for fabricating the same |
| JP3532788B2 (ja) | 1999-04-13 | 2004-05-31 | 唯知 須賀 | 半導体装置及びその製造方法 |
| US6259160B1 (en) | 1999-04-21 | 2001-07-10 | Advanced Micro Devices, Inc. | Apparatus and method of encapsulated copper (Cu) Interconnect formation |
| JP2000311982A (ja) * | 1999-04-26 | 2000-11-07 | Toshiba Corp | 半導体装置と半導体モジュールおよびそれらの製造方法 |
| US6258625B1 (en) | 1999-05-18 | 2001-07-10 | International Business Machines Corporation | Method of interconnecting electronic components using a plurality of conductive studs |
| KR100333384B1 (ko) | 1999-06-28 | 2002-04-18 | 박종섭 | 칩 사이즈 스택 패키지 및 그의 제조방법 |
| US6218203B1 (en) * | 1999-06-28 | 2001-04-17 | Advantest Corp. | Method of producing a contact structure |
| JP3619395B2 (ja) * | 1999-07-30 | 2005-02-09 | 京セラ株式会社 | 半導体素子内蔵配線基板およびその製造方法 |
| US6756253B1 (en) | 1999-08-27 | 2004-06-29 | Micron Technology, Inc. | Method for fabricating a semiconductor component with external contact polymer support layer |
| US6583515B1 (en) | 1999-09-03 | 2003-06-24 | Texas Instruments Incorporated | Ball grid array package for enhanced stress tolerance |
| US6593645B2 (en) * | 1999-09-24 | 2003-07-15 | United Microelectronics Corp. | Three-dimensional system-on-chip structure |
| JP2001102479A (ja) | 1999-09-27 | 2001-04-13 | Toshiba Corp | 半導体集積回路装置およびその製造方法 |
| US6500694B1 (en) * | 2000-03-22 | 2002-12-31 | Ziptronix, Inc. | Three dimensional device integration method and integrated device |
| US6984571B1 (en) * | 1999-10-01 | 2006-01-10 | Ziptronix, Inc. | Three dimensional device integration method and integrated device |
| US6902987B1 (en) | 2000-02-16 | 2005-06-07 | Ziptronix, Inc. | Method for low temperature bonding and bonded structure |
| EP1130654A1 (de) | 2000-03-01 | 2001-09-05 | Infineon Technologies AG | Integriertes Bauelement mit Metall-Isolator-Metall-Kondensator |
| US6373137B1 (en) | 2000-03-21 | 2002-04-16 | Micron Technology, Inc. | Copper interconnect for an integrated circuit and methods for its fabrication |
| JP4123682B2 (ja) * | 2000-05-16 | 2008-07-23 | セイコーエプソン株式会社 | 半導体装置及びその製造方法 |
| US6326698B1 (en) | 2000-06-08 | 2001-12-04 | Micron Technology, Inc. | Semiconductor devices having protective layers thereon through which contact pads are exposed and stereolithographic methods of fabricating such semiconductor devices |
| JP4322402B2 (ja) | 2000-06-22 | 2009-09-02 | 大日本印刷株式会社 | プリント配線基板及びその製造方法 |
| JP2002009248A (ja) | 2000-06-26 | 2002-01-11 | Oki Electric Ind Co Ltd | キャパシタおよびその製造方法 |
| JP3440057B2 (ja) * | 2000-07-05 | 2003-08-25 | 唯知 須賀 | 半導体装置およびその製造方法 |
| WO2002009478A1 (fr) * | 2000-07-24 | 2002-01-31 | Tdk Corporation | Dispositif luminescent |
| US6423640B1 (en) | 2000-08-09 | 2002-07-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Headless CMP process for oxide planarization |
| US6483044B1 (en) * | 2000-08-23 | 2002-11-19 | Micron Technology, Inc. | Interconnecting substrates for electrical coupling of microelectronic components |
| US6583460B1 (en) | 2000-08-29 | 2003-06-24 | Micron Technology, Inc. | Method of forming a metal to polysilicon contact in oxygen environment |
| SG148819A1 (en) * | 2000-09-14 | 2009-01-29 | Semiconductor Energy Lab | Semiconductor device and manufacturing method thereof |
| JP2002110799A (ja) * | 2000-09-27 | 2002-04-12 | Toshiba Corp | 半導体装置及びその製造方法 |
| US6600224B1 (en) | 2000-10-31 | 2003-07-29 | International Business Machines Corporation | Thin film attachment to laminate using a dendritic interconnection |
| US6552436B2 (en) | 2000-12-08 | 2003-04-22 | Motorola, Inc. | Semiconductor device having a ball grid array and method therefor |
| US7084507B2 (en) | 2001-05-02 | 2006-08-01 | Fujitsu Limited | Integrated circuit device and method of producing the same |
| JP2002353416A (ja) | 2001-05-25 | 2002-12-06 | Sony Corp | 半導体記憶装置およびその製造方法 |
| JP3705159B2 (ja) | 2001-06-11 | 2005-10-12 | 株式会社デンソー | 半導体装置の製造方法 |
| DE10131627B4 (de) * | 2001-06-29 | 2006-08-10 | Infineon Technologies Ag | Verfahren zum Herstellen einer Halbleiterspeichereinrichtung |
| JP2003023071A (ja) | 2001-07-05 | 2003-01-24 | Sony Corp | 半導体装置製造方法および半導体装置 |
| US6847527B2 (en) * | 2001-08-24 | 2005-01-25 | 3M Innovative Properties Company | Interconnect module with reduced power distribution impedance |
| US6555917B1 (en) | 2001-10-09 | 2003-04-29 | Amkor Technology, Inc. | Semiconductor package having stacked semiconductor chips and method of making the same |
| US6667225B2 (en) | 2001-12-17 | 2003-12-23 | Intel Corporation | Wafer-bonding using solder and method of making the same |
| US20030113947A1 (en) | 2001-12-19 | 2003-06-19 | Vandentop Gilroy J. | Electrical/optical integration scheme using direct copper bonding |
| US6660564B2 (en) | 2002-01-25 | 2003-12-09 | Sony Corporation | Wafer-level through-wafer packaging process for MEMS and MEMS package produced thereby |
| US6661085B2 (en) * | 2002-02-06 | 2003-12-09 | Intel Corporation | Barrier structure against corrosion and contamination in three-dimensional (3-D) wafer-to-wafer vertical stack |
| US6624003B1 (en) | 2002-02-06 | 2003-09-23 | Teravicta Technologies, Inc. | Integrated MEMS device and package |
| US6887769B2 (en) | 2002-02-06 | 2005-05-03 | Intel Corporation | Dielectric recess for wafer-to-wafer and die-to-die metal bonding and method of fabricating the same |
| US6762076B2 (en) | 2002-02-20 | 2004-07-13 | Intel Corporation | Process of vertically stacking multiple wafers supporting different active integrated circuit (IC) devices |
| US6720212B2 (en) * | 2002-03-14 | 2004-04-13 | Infineon Technologies Ag | Method of eliminating back-end rerouting in ball grid array packaging |
| US6627814B1 (en) | 2002-03-22 | 2003-09-30 | David H. Stark | Hermetically sealed micro-device package with window |
| US6642081B1 (en) * | 2002-04-11 | 2003-11-04 | Robert Patti | Interlocking conductor method for bonding wafers to produce stacked integrated circuits |
| US6713402B2 (en) | 2002-05-31 | 2004-03-30 | Texas Instruments Incorporated | Methods for polymer removal following etch-stop layer etch |
| CN1248304C (zh) | 2002-06-13 | 2006-03-29 | 松下电器产业株式会社 | 布线结构的形成方法 |
| TWI229435B (en) * | 2002-06-18 | 2005-03-11 | Sanyo Electric Co | Manufacture of semiconductor device |
| US7105980B2 (en) | 2002-07-03 | 2006-09-12 | Sawtek, Inc. | Saw filter device and method employing normal temperature bonding for producing desirable filter production and performance characteristics |
| JP2004133384A (ja) | 2002-08-14 | 2004-04-30 | Sony Corp | レジスト用剥離剤組成物及び半導体装置の製造方法 |
| JP4083502B2 (ja) | 2002-08-19 | 2008-04-30 | 株式会社フジミインコーポレーテッド | 研磨方法及びそれに用いられる研磨用組成物 |
| US7023093B2 (en) | 2002-10-24 | 2006-04-04 | International Business Machines Corporation | Very low effective dielectric constant interconnect Structures and methods for fabricating the same |
| US7354798B2 (en) * | 2002-12-20 | 2008-04-08 | International Business Machines Corporation | Three-dimensional device fabrication method |
| JP3918935B2 (ja) | 2002-12-20 | 2007-05-23 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
| JP4575782B2 (ja) * | 2002-12-20 | 2010-11-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 3次元デバイスの製造方法 |
| KR100598245B1 (ko) | 2002-12-30 | 2006-07-07 | 동부일렉트로닉스 주식회사 | 반도체 금속 배선 형성 방법 |
| JP4173374B2 (ja) | 2003-01-08 | 2008-10-29 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
| JP3981026B2 (ja) * | 2003-01-30 | 2007-09-26 | 株式会社東芝 | 多層配線層を有する半導体装置およびその製造方法 |
| US6962835B2 (en) | 2003-02-07 | 2005-11-08 | Ziptronix, Inc. | Method for room temperature metal direct bonding |
| US7135780B2 (en) | 2003-02-12 | 2006-11-14 | Micron Technology, Inc. | Semiconductor substrate for build-up packages |
| JP4082236B2 (ja) | 2003-02-21 | 2008-04-30 | ソニー株式会社 | 半導体装置及びその製造方法 |
| JP4001115B2 (ja) | 2003-02-28 | 2007-10-31 | セイコーエプソン株式会社 | 半導体装置及びその製造方法 |
| US6908027B2 (en) | 2003-03-31 | 2005-06-21 | Intel Corporation | Complete device layer transfer without edge exclusion via direct wafer bonding and constrained bond-strengthening process |
| DE10319538B4 (de) * | 2003-04-30 | 2008-01-17 | Qimonda Ag | Halbleitervorrichtung und Verfahren zur Herstellung einer Halbleitereinrichtung |
| US7109092B2 (en) | 2003-05-19 | 2006-09-19 | Ziptronix, Inc. | Method of room temperature covalent bonding |
| JP4130158B2 (ja) * | 2003-06-09 | 2008-08-06 | 三洋電機株式会社 | 半導体装置の製造方法、半導体装置 |
| TWI275168B (en) | 2003-06-06 | 2007-03-01 | Sanyo Electric Co | Semiconductor device and method for making the same |
| US20040245636A1 (en) | 2003-06-06 | 2004-12-09 | International Business Machines Corporation | Full removal of dual damascene metal level |
| TWI229930B (en) | 2003-06-09 | 2005-03-21 | Advanced Semiconductor Eng | Chip structure |
| US20040262772A1 (en) * | 2003-06-30 | 2004-12-30 | Shriram Ramanathan | Methods for bonding wafers using a metal interlayer |
| JP2005086089A (ja) | 2003-09-10 | 2005-03-31 | Seiko Epson Corp | 3次元デバイスの製造方法 |
| JP2005093486A (ja) * | 2003-09-12 | 2005-04-07 | Seiko Epson Corp | 半導体装置の製造方法及び半導体装置 |
| US6867073B1 (en) * | 2003-10-21 | 2005-03-15 | Ziptronix, Inc. | Single mask via method and device |
| JP2005135988A (ja) | 2003-10-28 | 2005-05-26 | Toshiba Corp | 半導体装置の製造方法 |
| DE102004001853B3 (de) | 2004-01-13 | 2005-07-21 | Infineon Technologies Ag | Verfahren zum Herstellen von Kontaktierungsanschlüssen |
| US7842948B2 (en) | 2004-02-27 | 2010-11-30 | Nvidia Corporation | Flip chip semiconductor die internal signal access system and method |
| JP4897201B2 (ja) | 2004-05-31 | 2012-03-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP4376715B2 (ja) * | 2004-07-16 | 2009-12-02 | 三洋電機株式会社 | 半導体装置の製造方法 |
| KR100618855B1 (ko) | 2004-08-02 | 2006-09-01 | 삼성전자주식회사 | 금속 콘택 구조체 형성방법 및 이를 이용한 상변화 메모리제조방법 |
| US20060057945A1 (en) | 2004-09-16 | 2006-03-16 | Chia-Lin Hsu | Chemical mechanical polishing process |
| US20060076634A1 (en) | 2004-09-27 | 2006-04-13 | Lauren Palmateer | Method and system for packaging MEMS devices with incorporated getter |
| KR100580212B1 (ko) | 2004-12-20 | 2006-05-16 | 삼성전자주식회사 | 급지장치 및 이를 구비하는 화상형성장치 |
| GB0505680D0 (en) | 2005-03-22 | 2005-04-27 | Cambridge Display Tech Ltd | Apparatus and method for increased device lifetime in an organic electro-luminescent device |
| US7485968B2 (en) | 2005-08-11 | 2009-02-03 | Ziptronix, Inc. | 3D IC method and device |
| US7193423B1 (en) | 2005-12-12 | 2007-03-20 | International Business Machines Corporation | Wafer-to-wafer alignments |
| US7348648B2 (en) | 2006-03-13 | 2008-03-25 | International Business Machines Corporation | Interconnect structure with a barrier-redundancy feature |
| TWI299552B (en) | 2006-03-24 | 2008-08-01 | Advanced Semiconductor Eng | Package structure |
| US7972683B2 (en) | 2006-03-28 | 2011-07-05 | Innovative Micro Technology | Wafer bonding material with embedded conductive particles |
| US7750488B2 (en) | 2006-07-10 | 2010-07-06 | Tezzaron Semiconductor, Inc. | Method for bonding wafers to produce stacked integrated circuits |
| KR100825648B1 (ko) | 2006-11-29 | 2008-04-25 | 동부일렉트로닉스 주식회사 | 반도체 소자 및 그 제조 방법 |
| US7803693B2 (en) | 2007-02-15 | 2010-09-28 | John Trezza | Bowed wafer hybridization compensation |
| DE102008007001B4 (de) | 2008-01-31 | 2016-09-22 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Vergrößern des Widerstandsverhaltens gegenüber Elektromigration in einer Verbindungsstruktur eines Halbleiterbauelements durch Bilden einer Legierung |
| US20090200668A1 (en) | 2008-02-07 | 2009-08-13 | International Business Machines Corporation | Interconnect structure with high leakage resistance |
| US8349635B1 (en) | 2008-05-20 | 2013-01-08 | Silicon Laboratories Inc. | Encapsulated MEMS device and method to form the same |
| US9893004B2 (en) | 2011-07-27 | 2018-02-13 | Broadpak Corporation | Semiconductor interposer integration |
| KR100945800B1 (ko) | 2008-12-09 | 2010-03-05 | 김영혜 | 이종 접합 웨이퍼 제조방법 |
| US8476165B2 (en) | 2009-04-01 | 2013-07-02 | Tokyo Electron Limited | Method for thinning a bonding wafer |
| US8101517B2 (en) | 2009-09-29 | 2012-01-24 | Infineon Technologies Ag | Semiconductor device and method for making same |
| US8482132B2 (en) | 2009-10-08 | 2013-07-09 | International Business Machines Corporation | Pad bonding employing a self-aligned plated liner for adhesion enhancement |
| FR2954585B1 (fr) | 2009-12-23 | 2012-03-02 | Soitec Silicon Insulator Technologies | Procede de realisation d'une heterostructure avec minimisation de contrainte |
| WO2011108436A1 (ja) | 2010-03-01 | 2011-09-09 | 国立大学法人大阪大学 | 半導体装置及び半導体装置用接合材 |
| JP5517800B2 (ja) | 2010-07-09 | 2014-06-11 | キヤノン株式会社 | 固体撮像装置用の部材および固体撮像装置の製造方法 |
| FR2966283B1 (fr) | 2010-10-14 | 2012-11-30 | Soi Tec Silicon On Insulator Tech Sa | Procede pour realiser une structure de collage |
| US8377798B2 (en) | 2010-11-10 | 2013-02-19 | Taiwan Semiconductor Manufacturing Co., Ltd | Method and structure for wafer to wafer bonding in semiconductor packaging |
| US8476146B2 (en) | 2010-12-03 | 2013-07-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing wafer distortion through a low CTE layer |
| US8620164B2 (en) | 2011-01-20 | 2013-12-31 | Intel Corporation | Hybrid III-V silicon laser formed by direct bonding |
| US8988299B2 (en) | 2011-02-17 | 2015-03-24 | International Business Machines Corporation | Integrated antenna for RFIC package applications |
| JP2012174988A (ja) | 2011-02-23 | 2012-09-10 | Sony Corp | 接合電極、接合電極の製造方法、半導体装置、及び、半導体装置の製造方法 |
| US8501537B2 (en) | 2011-03-31 | 2013-08-06 | Soitec | Methods for bonding semiconductor structures involving annealing processes, and bonded semiconductor structures formed using such methods |
| US8716105B2 (en) | 2011-03-31 | 2014-05-06 | Soitec | Methods for bonding semiconductor structures involving annealing processes, and bonded semiconductor structures and intermediate structures formed using such methods |
| KR102378636B1 (ko) | 2011-05-24 | 2022-03-25 | 소니그룹주식회사 | 반도체 장치 |
| JP5982748B2 (ja) | 2011-08-01 | 2016-08-31 | ソニー株式会社 | 半導体装置、半導体装置の製造方法、および電子機器 |
| US8697493B2 (en) | 2011-07-18 | 2014-04-15 | Soitec | Bonding surfaces for direct bonding of semiconductor structures |
| US8441131B2 (en) | 2011-09-12 | 2013-05-14 | Globalfoundries Inc. | Strain-compensating fill patterns for controlling semiconductor chip package interactions |
| FR2986904A1 (fr) | 2012-02-14 | 2013-08-16 | St Microelectronics Crolles 2 | Systeme d'assemblage de puces |
| US8796853B2 (en) | 2012-02-24 | 2014-08-05 | International Business Machines Corporation | Metallic capped interconnect structure with high electromigration resistance and low resistivity |
| CN103377911B (zh) | 2012-04-16 | 2016-09-21 | 中国科学院微电子研究所 | 提高化学机械平坦化工艺均匀性的方法 |
| TWI498975B (zh) | 2012-04-26 | 2015-09-01 | 亞太優勢微系統股份有限公司 | 封裝結構與基材的接合方法 |
| US8809123B2 (en) | 2012-06-05 | 2014-08-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Three dimensional integrated circuit structures and hybrid bonding methods for semiconductor wafers |
| US9142517B2 (en) | 2012-06-05 | 2015-09-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid bonding mechanisms for semiconductor wafers |
| US8772946B2 (en) | 2012-06-08 | 2014-07-08 | Invensas Corporation | Reduced stress TSV and interposer structures |
| US8735219B2 (en) | 2012-08-30 | 2014-05-27 | Ziptronix, Inc. | Heterogeneous annealing method and device |
| DE102012224310A1 (de) | 2012-12-21 | 2014-06-26 | Tesa Se | Gettermaterial enthaltendes Klebeband |
| US20140175655A1 (en) | 2012-12-22 | 2014-06-26 | Industrial Technology Research Institute | Chip bonding structure and manufacturing method thereof |
| US8916448B2 (en) | 2013-01-09 | 2014-12-23 | International Business Machines Corporation | Metal to metal bonding for stacked (3D) integrated circuits |
| TWI518991B (zh) | 2013-02-08 | 2016-01-21 | 巽晨國際股份有限公司 | Integrated antenna and integrated circuit components of the shielding module |
| US8946784B2 (en) | 2013-02-18 | 2015-02-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and apparatus for image sensor packaging |
| US9105485B2 (en) | 2013-03-08 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonding structures and methods of forming the same |
| US9443796B2 (en) | 2013-03-15 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Air trench in packages incorporating hybrid bonding |
| US8802538B1 (en) | 2013-03-15 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for hybrid wafer bonding |
| US9064937B2 (en) | 2013-05-30 | 2015-06-23 | International Business Machines Corporation | Substrate bonding with diffusion barrier structures |
| US9929050B2 (en) | 2013-07-16 | 2018-03-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for forming three-dimensional integrated circuit (3DIC) stacking structure |
| US9723716B2 (en) | 2013-09-27 | 2017-08-01 | Infineon Technologies Ag | Contact pad structure, an electronic component, and a method for manufacturing a contact pad structure |
| US9257399B2 (en) | 2013-10-17 | 2016-02-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D integrated circuit and methods of forming the same |
| US9159610B2 (en) | 2013-10-23 | 2015-10-13 | Globalfoundires, Inc. | Hybrid manganese and manganese nitride barriers for back-end-of-line metallization and methods for fabricating the same |
| JP2015115446A (ja) | 2013-12-11 | 2015-06-22 | 株式会社東芝 | 半導体装置の製造方法 |
| US9437572B2 (en) | 2013-12-18 | 2016-09-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Conductive pad structure for hybrid bonding and methods of forming same |
| US9865523B2 (en) | 2014-01-17 | 2018-01-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Robust through-silicon-via structure |
| US20150262902A1 (en) | 2014-03-12 | 2015-09-17 | Invensas Corporation | Integrated circuits protected by substrates with cavities, and methods of manufacture |
| US9230941B2 (en) | 2014-03-28 | 2016-01-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonding structure for stacked semiconductor devices |
| US9299736B2 (en) | 2014-03-28 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid bonding with uniform pattern density |
| US9472458B2 (en) | 2014-06-04 | 2016-10-18 | Semiconductor Components Industries, Llc | Method of reducing residual contamination in singulated semiconductor die |
| KR102275705B1 (ko) | 2014-07-11 | 2021-07-09 | 삼성전자주식회사 | 웨이퍼 대 웨이퍼 접합 구조 |
| US9455182B2 (en) | 2014-08-22 | 2016-09-27 | International Business Machines Corporation | Interconnect structure with capping layer and barrier layer |
| US9536848B2 (en) | 2014-10-16 | 2017-01-03 | Globalfoundries Inc. | Bond pad structure for low temperature flip chip bonding |
| US9394161B2 (en) | 2014-11-14 | 2016-07-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | MEMS and CMOS integration with low-temperature bonding |
| US11069734B2 (en) | 2014-12-11 | 2021-07-20 | Invensas Corporation | Image sensor device |
| US9741620B2 (en) | 2015-06-24 | 2017-08-22 | Invensas Corporation | Structures and methods for reliable packages |
| US9656852B2 (en) | 2015-07-06 | 2017-05-23 | Taiwan Semiconductor Manufacturing Company Ltd. | CMOS-MEMS device structure, bonding mesa structure and associated method |
| US10075657B2 (en) | 2015-07-21 | 2018-09-11 | Fermi Research Alliance, Llc | Edgeless large area camera system |
| US9728521B2 (en) | 2015-07-23 | 2017-08-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Hybrid bond using a copper alloy for yield improvement |
| US9559081B1 (en) | 2015-08-21 | 2017-01-31 | Apple Inc. | Independent 3D stacking |
| US9953941B2 (en) | 2015-08-25 | 2018-04-24 | Invensas Bonding Technologies, Inc. | Conductive barrier direct hybrid bonding |
| US9496239B1 (en) | 2015-12-11 | 2016-11-15 | International Business Machines Corporation | Nitride-enriched oxide-to-oxide 3D wafer bonding |
| US9852988B2 (en) | 2015-12-18 | 2017-12-26 | Invensas Bonding Technologies, Inc. | Increased contact alignment tolerance for direct bonding |
| US9881882B2 (en) | 2016-01-06 | 2018-01-30 | Mediatek Inc. | Semiconductor package with three-dimensional antenna |
| US9923011B2 (en) | 2016-01-12 | 2018-03-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure with stacked semiconductor dies |
| US10446532B2 (en) | 2016-01-13 | 2019-10-15 | Invensas Bonding Technologies, Inc. | Systems and methods for efficient transfer of semiconductor elements |
| US10636767B2 (en) | 2016-02-29 | 2020-04-28 | Invensas Corporation | Correction die for wafer/die stack |
| US10026716B2 (en) | 2016-04-15 | 2018-07-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC formation with dies bonded to formed RDLs |
| US10204893B2 (en) | 2016-05-19 | 2019-02-12 | Invensas Bonding Technologies, Inc. | Stacked dies and methods for forming bonded structures |
| KR102505856B1 (ko) | 2016-06-09 | 2023-03-03 | 삼성전자 주식회사 | 웨이퍼 대 웨이퍼 접합 구조체 |
| US9941241B2 (en) | 2016-06-30 | 2018-04-10 | International Business Machines Corporation | Method for wafer-wafer bonding |
| US9892961B1 (en) | 2016-08-09 | 2018-02-13 | International Business Machines Corporation | Air gap spacer formation for nano-scale semiconductor devices |
| US10446487B2 (en) | 2016-09-30 | 2019-10-15 | Invensas Bonding Technologies, Inc. | Interface structures and methods for forming same |
| US10163750B2 (en) | 2016-12-05 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure for heat dissipation |
| US10453832B2 (en) | 2016-12-15 | 2019-10-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Seal ring structures and methods of forming same |
| US10002844B1 (en) | 2016-12-21 | 2018-06-19 | Invensas Bonding Technologies, Inc. | Bonded structures |
| CN117878055A (zh) | 2016-12-28 | 2024-04-12 | 艾德亚半导体接合科技有限公司 | 堆栈基板的处理 |
| US20180182665A1 (en) | 2016-12-28 | 2018-06-28 | Invensas Bonding Technologies, Inc. | Processed Substrate |
| US11626363B2 (en) | 2016-12-29 | 2023-04-11 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structures with integrated passive component |
| US20180190583A1 (en) | 2016-12-29 | 2018-07-05 | Invensas Bonding Technologies, Inc. | Bonded structures with integrated passive component |
| US10276909B2 (en) | 2016-12-30 | 2019-04-30 | Invensas Bonding Technologies, Inc. | Structure comprising at least a first element bonded to a carrier having a closed metallic channel waveguide formed therein |
| US10431614B2 (en) | 2017-02-01 | 2019-10-01 | Semiconductor Components Industries, Llc | Edge seals for semiconductor packages |
| WO2018147940A1 (en) | 2017-02-09 | 2018-08-16 | Invensas Bonding Technologies, Inc. | Bonded structures |
| US10515913B2 (en) | 2017-03-17 | 2019-12-24 | Invensas Bonding Technologies, Inc. | Multi-metal contact structure |
| US10508030B2 (en) | 2017-03-21 | 2019-12-17 | Invensas Bonding Technologies, Inc. | Seal for microelectronic assembly |
| JP6640780B2 (ja) | 2017-03-22 | 2020-02-05 | キオクシア株式会社 | 半導体装置の製造方法および半導体装置 |
| US10784191B2 (en) | 2017-03-31 | 2020-09-22 | Invensas Bonding Technologies, Inc. | Interface structures and methods for forming same |
| US10269756B2 (en) | 2017-04-21 | 2019-04-23 | Invensas Bonding Technologies, Inc. | Die processing |
| US10580823B2 (en) | 2017-05-03 | 2020-03-03 | United Microelectronics Corp. | Wafer level packaging method |
| US10879212B2 (en) | 2017-05-11 | 2020-12-29 | Invensas Bonding Technologies, Inc. | Processed stacked dies |
| US10217720B2 (en) | 2017-06-15 | 2019-02-26 | Invensas Corporation | Multi-chip modules formed using wafer-level processing of a reconstitute wafer |
| US10840205B2 (en) | 2017-09-24 | 2020-11-17 | Invensas Bonding Technologies, Inc. | Chemical mechanical polishing for hybrid bonding |
| US11195748B2 (en) | 2017-09-27 | 2021-12-07 | Invensas Corporation | Interconnect structures and methods for forming same |
| US11031285B2 (en) | 2017-10-06 | 2021-06-08 | Invensas Bonding Technologies, Inc. | Diffusion barrier collar for interconnects |
| US11251157B2 (en) | 2017-11-01 | 2022-02-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Die stack structure with hybrid bonding structure and method of fabricating the same and package |
| CN107748879A (zh) | 2017-11-16 | 2018-03-02 | 百度在线网络技术(北京)有限公司 | 用于获取人脸信息的方法及装置 |
| US11380597B2 (en) | 2017-12-22 | 2022-07-05 | Invensas Bonding Technologies, Inc. | Bonded structures |
| US10923408B2 (en) | 2017-12-22 | 2021-02-16 | Invensas Bonding Technologies, Inc. | Cavity packages |
| US10727219B2 (en) | 2018-02-15 | 2020-07-28 | Invensas Bonding Technologies, Inc. | Techniques for processing devices |
| US11169326B2 (en) | 2018-02-26 | 2021-11-09 | Invensas Bonding Technologies, Inc. | Integrated optical waveguides, direct-bonded waveguide interface joints, optical routing and interconnects |
| US11256004B2 (en) | 2018-03-20 | 2022-02-22 | Invensas Bonding Technologies, Inc. | Direct-bonded lamination for improved image clarity in optical devices |
| US11056348B2 (en) | 2018-04-05 | 2021-07-06 | Invensas Bonding Technologies, Inc. | Bonding surfaces for microelectronics |
| US10790262B2 (en) | 2018-04-11 | 2020-09-29 | Invensas Bonding Technologies, Inc. | Low temperature bonded structures |
| US10964664B2 (en) | 2018-04-20 | 2021-03-30 | Invensas Bonding Technologies, Inc. | DBI to Si bonding for simplified handle wafer |
| US11398258B2 (en) | 2018-04-30 | 2022-07-26 | Invensas Llc | Multi-die module with low power operation |
| US11004757B2 (en) | 2018-05-14 | 2021-05-11 | Invensas Bonding Technologies, Inc. | Bonded structures |
| US11276676B2 (en) | 2018-05-15 | 2022-03-15 | Invensas Bonding Technologies, Inc. | Stacked devices and methods of fabrication |
| CN112514059B (zh) | 2018-06-12 | 2024-05-24 | 隔热半导体粘合技术公司 | 堆叠微电子部件的层间连接 |
| US11393779B2 (en) | 2018-06-13 | 2022-07-19 | Invensas Bonding Technologies, Inc. | Large metal pads over TSV |
| CN112585740B (zh) | 2018-06-13 | 2025-05-13 | 隔热半导体粘合技术公司 | 作为焊盘的tsv |
| WO2020010056A1 (en) | 2018-07-03 | 2020-01-09 | Invensas Bonding Technologies, Inc. | Techniques for joining dissimilar materials in microelectronics |
| US11158606B2 (en) | 2018-07-06 | 2021-10-26 | Invensas Bonding Technologies, Inc. | Molded direct bonded and interconnected stack |
| US11462419B2 (en) | 2018-07-06 | 2022-10-04 | Invensas Bonding Technologies, Inc. | Microelectronic assemblies |
| US12406959B2 (en) | 2018-07-26 | 2025-09-02 | Adeia Semiconductor Bonding Technologies Inc. | Post CMP processing for hybrid bonding |
| US20200075533A1 (en) | 2018-08-29 | 2020-03-05 | Invensas Bonding Technologies, Inc. | Bond enhancement in microelectronics by trapping contaminants and arresting cracks during direct-bonding processes |
| US11011494B2 (en) | 2018-08-31 | 2021-05-18 | Invensas Bonding Technologies, Inc. | Layer structures for making direct metal-to-metal bonds at low temperatures in microelectronics |
| US11158573B2 (en) | 2018-10-22 | 2021-10-26 | Invensas Bonding Technologies, Inc. | Interconnect structures |
| US11244920B2 (en) | 2018-12-18 | 2022-02-08 | Invensas Bonding Technologies, Inc. | Method and structures for low temperature device bonding |
| US11476213B2 (en) | 2019-01-14 | 2022-10-18 | Invensas Bonding Technologies, Inc. | Bonded structures without intervening adhesive |
| US11387202B2 (en) | 2019-03-01 | 2022-07-12 | Invensas Llc | Nanowire bonding interconnect for fine-pitch microelectronics |
| US11901281B2 (en) | 2019-03-11 | 2024-02-13 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structures with integrated passive component |
| US11610846B2 (en) | 2019-04-12 | 2023-03-21 | Adeia Semiconductor Bonding Technologies Inc. | Protective elements for bonded structures including an obstructive element |
| US11373963B2 (en) | 2019-04-12 | 2022-06-28 | Invensas Bonding Technologies, Inc. | Protective elements for bonded structures |
| US11205625B2 (en) | 2019-04-12 | 2021-12-21 | Invensas Bonding Technologies, Inc. | Wafer-level bonding of obstructive elements |
| US11355404B2 (en) | 2019-04-22 | 2022-06-07 | Invensas Bonding Technologies, Inc. | Mitigating surface damage of probe pads in preparation for direct bonding of a substrate |
| US11385278B2 (en) | 2019-05-23 | 2022-07-12 | Invensas Bonding Technologies, Inc. | Security circuitry for bonded structures |
| US12374641B2 (en) | 2019-06-12 | 2025-07-29 | Adeia Semiconductor Bonding Technologies Inc. | Sealed bonded structures and methods for forming the same |
| US11296053B2 (en) | 2019-06-26 | 2022-04-05 | Invensas Bonding Technologies, Inc. | Direct bonded stack structures for increased reliability and improved yield in microelectronics |
| US12080672B2 (en) | 2019-09-26 | 2024-09-03 | Adeia Semiconductor Bonding Technologies Inc. | Direct gang bonding methods including directly bonding first element to second element to form bonded structure without adhesive |
| US11762200B2 (en) | 2019-12-17 | 2023-09-19 | Adeia Semiconductor Bonding Technologies Inc. | Bonded optical devices |
| KR102910967B1 (ko) | 2019-12-23 | 2026-01-09 | 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 | 결합형 구조체를 위한 전기적 리던던시 |
| US11721653B2 (en) | 2019-12-23 | 2023-08-08 | Adeia Semiconductor Bonding Technologies Inc. | Circuitry for electrical redundancy in bonded structures |
| US20210242152A1 (en) | 2020-02-05 | 2021-08-05 | Invensas Bonding Technologies, Inc. | Selective alteration of interconnect pads for direct bonding |
| KR20230003471A (ko) | 2020-03-19 | 2023-01-06 | 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 | 직접 결합된 구조체들을 위한 치수 보상 제어 |
| US11742314B2 (en) | 2020-03-31 | 2023-08-29 | Adeia Semiconductor Bonding Technologies Inc. | Reliable hybrid bonded apparatus |
| WO2021236361A1 (en) | 2020-05-19 | 2021-11-25 | Invensas Bonding Technologies, Inc. | Laterally unconfined structure |
| US11631647B2 (en) | 2020-06-30 | 2023-04-18 | Adeia Semiconductor Bonding Technologies Inc. | Integrated device packages with integrated device die and dummy element |
| US11764177B2 (en) | 2020-09-04 | 2023-09-19 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structure with interconnect structure |
| US11728273B2 (en) | 2020-09-04 | 2023-08-15 | Adeia Semiconductor Bonding Technologies Inc. | Bonded structure with interconnect structure |
| WO2022094587A1 (en) | 2020-10-29 | 2022-05-05 | Invensas Bonding Technologies, Inc. | Direct bonding methods and structures |
| CN116635998A (zh) | 2020-10-29 | 2023-08-22 | 美商艾德亚半导体接合科技有限公司 | 直接键合方法和结构 |
| EP4268274A4 (en) | 2020-12-28 | 2024-10-30 | Adeia Semiconductor Bonding Technologies Inc. | STRUCTURES COMPRISING THROUGH-THROUGH-SUBSTRATE VIA HOLES AND METHODS OF FORMING SAME |
| JP7783896B2 (ja) | 2020-12-30 | 2025-12-10 | アデイア セミコンダクター ボンディング テクノロジーズ インコーポレイテッド | 導電特徴部を備えた構造体及びその形成方法 |
| TW202243197A (zh) | 2020-12-30 | 2022-11-01 | 美商英帆薩斯邦德科技有限公司 | 直接接合結構 |
-
2005
- 2005-08-11 US US11/201,321 patent/US7485968B2/en active Active
-
2006
- 2006-08-07 CN CN200680032364.1A patent/CN101558483B/zh active Active
- 2006-08-07 WO PCT/US2006/030703 patent/WO2007021639A2/en not_active Ceased
- 2006-08-07 KR KR1020137014574A patent/KR101346127B1/ko active Active
- 2006-08-07 CA CA002618191A patent/CA2618191A1/en not_active Abandoned
- 2006-08-07 EP EP20130188074 patent/EP2685491A2/en not_active Withdrawn
- 2006-08-07 JP JP2008526104A patent/JP2009505401A/ja not_active Withdrawn
- 2006-08-07 EP EP06789507A patent/EP1913631A4/en not_active Withdrawn
- 2006-08-07 KR KR1020087003362A patent/KR101382237B1/ko active Active
- 2006-08-07 CN CN201410738151.7A patent/CN104576519B/zh active Active
- 2006-08-11 TW TW105128239A patent/TWI596704B/zh active
- 2006-08-11 TW TW104108369A patent/TWI562280B/zh active
- 2006-08-11 TW TW095129638A patent/TWI490978B/zh active
-
2008
- 2008-02-03 IL IL189173A patent/IL189173A0/en unknown
- 2008-11-13 US US12/270,585 patent/US8389378B2/en active Active
-
2012
- 2012-11-08 JP JP2012246660A patent/JP6195704B2/ja active Active
-
2013
- 2013-03-04 US US13/783,553 patent/US8709938B2/en not_active Expired - Lifetime
- 2013-11-28 JP JP2013246782A patent/JP2014123722A/ja not_active Withdrawn
-
2014
- 2014-03-06 US US14/198,723 patent/US9171756B2/en not_active Expired - Lifetime
-
2015
- 2015-07-30 US US14/813,972 patent/US9716033B2/en not_active Expired - Lifetime
-
2016
- 2016-02-04 JP JP2016019820A patent/JP6266665B2/ja active Active
-
2017
- 2017-07-18 US US15/653,329 patent/US10147641B2/en not_active Expired - Lifetime
-
2018
- 2018-11-30 US US16/206,927 patent/US11011418B2/en not_active Expired - Lifetime
-
2021
- 2021-05-07 US US17/315,166 patent/US11515202B2/en not_active Expired - Lifetime
- 2021-05-26 US US17/330,895 patent/US11289372B2/en not_active Expired - Lifetime
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI695473B (zh) * | 2019-02-14 | 2020-06-01 | 日商東芝記憶體股份有限公司 | 半導體裝置及製造方法 |
| TWI779582B (zh) * | 2020-07-10 | 2022-10-01 | 南亞科技股份有限公司 | 具有多個保護層的半導體元件及其製備方法 |
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI596704B (zh) | 三維積體電路方法及裝置 | |
| TWI514442B (zh) | 單一光罩通道之方法與裝置 | |
| US7410884B2 (en) | 3D integrated circuits using thick metal for backside connections and offset bumps | |
| US20100090317A1 (en) | Interconnect Structures and Methods | |
| US20070207592A1 (en) | Wafer bonding of damascene-patterned metal/adhesive redistribution layers | |
| CN101000880A (zh) | 用于3d集成的堆叠晶片 | |
| EP4434080A2 (en) | Bridge chip with through via | |
| CN120955038A (zh) | 一种生成用于将半导体晶粒键合到其上的接收衬底的方法 |