TW201546876A - 在針對半導體應用之整合群集系統中形成互連結構的方法 - Google Patents
在針對半導體應用之整合群集系統中形成互連結構的方法 Download PDFInfo
- Publication number
- TW201546876A TW201546876A TW104107769A TW104107769A TW201546876A TW 201546876 A TW201546876 A TW 201546876A TW 104107769 A TW104107769 A TW 104107769A TW 104107769 A TW104107769 A TW 104107769A TW 201546876 A TW201546876 A TW 201546876A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- substrate
- metal
- gas
- etch
- Prior art date
Links
Classifications
-
- H10P50/267—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
- H01J37/321—Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32357—Generation remote from the workpiece, e.g. down-stream
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/3244—Gas supply means
-
- H10P14/6336—
-
- H10P50/71—
-
- H10P70/273—
-
- H10P72/0461—
-
- H10P72/0468—
-
- H10W20/038—
-
- H10W20/063—
-
- H10W20/0633—
-
- H10W20/077—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Drying Of Semiconductors (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
Abstract
本發明之實施例提供用於在不破壞真空的情況下以最小氧化/大氣暴露來形成半導體元件中之互連結構之方法。在一個實施例中,用於形成半導體元件之互連結構之方法包括:將阻障層蝕刻氣體混合物供應至安置有基板之第一處理腔室中,以蝕刻阻障層中由圖案化金屬層暴露之部分,直至暴露該下層基板為止,該第一處理腔室安置於處理系統中;以及在第二處理腔室中於該基板上形成覆蓋該經蝕刻阻障層的襯裡層,該第二處理腔室安置於該處理系統中。
Description
本發明之實施例大體而言係關於圖案化金屬層之方法,且更特定言之係關於在不破壞半導體應用中之真空的情況下於整合群集系統中形成互連結構之方法。
積體電路已演變成可在單個晶片上包括數百萬電晶體、電容器及電阻器之複雜元件。晶片設計之演變不斷地需要更快之電路及更大的電路密度。對於具有更大電路密度之更快電路之需求將相應需求強加於用來製造此類積體電路之材料。特定言之,隨著積體電路組件之尺寸降低至亞微米尺度,現在有必要使用低電阻率導電材料(例如,銅)以及低介電常數絕緣材料(介電常數小於約4)以自此類組件獲得適合電氣效能。
對於更大積體電路密度之需求亦將需求強加於在積體電路組件之製造中所使用的製程順序。因為用來形成半導
體元件的結構之幾何形狀限制與技術限制相抵,所以對於用於製造具有小臨界尺寸及高深寬比的結構之準確圖案轉移的需要已變得日益困難。對於互連結構,銅由於其合意的電氣性質而尤其有利用於金屬結構中。銅互連體藉由絕緣材料彼此電氣隔離。當鄰接金屬互連體之間的距離及/或絕緣材料之厚度具有亞微米尺寸時,電容耦合可潛在地發生在此類互連體之間。鄰接金屬互連體之間的電容耦合可引起串擾及/或電阻-電容(resistance-capacitance;RC)延遲,該串擾及/或電阻-電容延遲使積體電路之整體效能降級。為防止鄰接金屬互連體之間的電容耦合,需要低介電常數(低k)絕緣材料(例如介電常數小於約4.0)。
銅互連系統係通常使用鑲嵌製程來製造,在該鑲嵌製程中將溝槽及通孔蝕刻至介電層中。溝槽及通孔充滿銅,該銅隨後使用例如化學機械平面化(chemical-mechanical planarization;CMP)製程加以平面化。然而,隨著特徵大小繼續減小,與銅鑲嵌結構相關聯之若干缺點已變為嚴重問題。例如,金屬線之小特徵大小通常需要較高深寬比,此狀況可不利地增加填充此類特徵以形成無空隙金屬結構之難度。在高深寬特徵內形成阻障層係尤其困難的。此外,隨著特徵大小繼續減小,阻障層無法按比例縮放,因此在彼特定特徵之較大分數中產生阻障層。另外,隨著特徵尺寸變得比得上塊體平均自由路徑,銅特徵之有效電阻率將由於銅阻障介面處及晶粒邊界處的不可忽略電子散射而增加。
因此,使用減金屬蝕刻(subtractive metal etching;
SME)製程之替代金屬圖案化最近已得到廣泛關注。乾式電漿蝕刻製程經執行來圖案化金屬材料,以在互連結構中形成一或多個圖案。然而,在金屬蝕刻製程之後,金屬互連體通常暴露於空氣。金屬導電材料對空氣之過量暴露可不利地影響金屬元素在後續金屬化製程期間黏附至基板表面之成核能力。此外,介面處之不良黏附可亦導致非所要的高接觸電阻,藉此導致元件之非所要地不良電氣性質。另外,在後端互連中金屬元素之不良成核可不僅影響元件之電氣效能,而且亦影響隨後於該等元件上形成的導電接觸材料之整合。
最近,利用含金屬鈍化層來覆蓋在互連體中由介電塊體絕緣材料形成的金屬線之暴露表面。含金屬鈍化層可最小化來自互連材料之金屬線對大氣/空氣之暴露,以便防止對半導體元件之損壞。藉由利用在金屬線上形成的此含金屬鈍化層,可最小化對空氣/大氣之暴露。然而,在一些狀況下,在形成及圖案化包括金屬層及鈍化保護之每一層的製程中,Q-時間之不充分控制可不利地導致形成至金屬表面上的過量氧化,藉此產生高接觸電阻及不良黏附。互連結構中之每一層對空氣或周圍環境之過長暴露時間可亦不合需要地在介面處產生污染源或氧化生長,從而導致薄膜降級且最終導致元件失效。
因此,需要用於在無過量氧化暴露之情況下使用改良製程控制來形成互連結構之改良方法,以形成用於半導體元件之準確及所要的互連結構。
本發明之實施例提供用於在不破壞真空的情況下以最小氧化/大氣暴露來形成半導體元件中之互連結構之方法。在一個實施例中,用於形成半導體元件之互連結構之方法包括:將阻障層蝕刻氣體混合物供應至安置有基板之第一處理腔室中,以蝕刻阻障層中由圖案化金屬層暴露之部分,直至暴露該下層基板為止,該第一處理腔室安置於處理系統中;以及在第二處理腔室中於該基板上形成覆蓋該經蝕刻阻障層的襯裡層,該第二處理腔室安置於該處理系統中。
在另一實施例中,用於形成半導體元件之互連結構之方法包括:在安置於處理系統中之第一處理腔室中對基板執行金屬蝕刻製程,以蝕刻安置於基板上之金屬層,其中該基板具有安置於阻障層上之該金屬層,圖案化硬光罩層安置於該金屬層上以暴露該金屬層之部分以供蝕刻;在安置於該處理系統中之第二處理腔室中執行阻障層蝕刻製程,以蝕刻在該金屬蝕刻製程之後由該金屬層暴露的該阻障層;以及在安置於該電漿處理腔室中之第三處理腔室中對該基板執行襯裡層沉積製程,以在該基板上形成襯裡層。
在又一實施例中,用於形成半導體元件之互連結構之方法包括:對基板執行金屬蝕刻製程以蝕刻安置於基板上之金屬層,其中該基板具有安置於阻障層上之該金屬層,圖案化硬光罩層安置於該金屬層上以暴露該金屬層之部分以供蝕刻;執行阻障層蝕刻製程以蝕刻在該金屬蝕刻製程之後由該金屬層暴露的該阻障層;以及對該基板執行襯裡層沉積製程以在該基板上形成襯裡層,其中該金屬蝕刻製程、該阻障
層蝕刻製程及該襯裡層沉積製程係在不破壞真空的情況下於處理系統中形成。
100‧‧‧蝕刻處理腔室/處理腔室
101‧‧‧腔室容積
105‧‧‧腔室主體
110‧‧‧腔室上蓋總成/上蓋總成
112‧‧‧側壁
113‧‧‧基板接取埠/接取埠
114‧‧‧管口
115‧‧‧襯裡
118‧‧‧底部
121‧‧‧電極
122‧‧‧靜電夾盤/ESC
124‧‧‧匹配電路
125‧‧‧RF電源供應器
126‧‧‧接地
128‧‧‧隔離體
129‧‧‧冷卻基底
130‧‧‧蓋環
135‧‧‧基板支撐底座
136‧‧‧陰極襯裡
141‧‧‧匹配電路
142‧‧‧天線電源供應器
145‧‧‧泵送埠
148‧‧‧天線
150‧‧‧電源
151‧‧‧電極
160‧‧‧氣體面板
161‧‧‧製程氣體源/源
162‧‧‧製程氣體源/源
163‧‧‧製程氣體源/源
164‧‧‧製程氣體源/源
165‧‧‧控制器
166‧‧‧閥
167‧‧‧氣體管線
200‧‧‧處理腔室
208‧‧‧位於中央的開口
212‧‧‧腔室主體
214‧‧‧狹縫閥開口
215‧‧‧溝道
220‧‧‧襯裡
225‧‧‧孔
229‧‧‧泵送溝道
230‧‧‧真空泵
231‧‧‧真空埠
232‧‧‧節流閥
240‧‧‧上蓋總成
241‧‧‧處理區域
243‧‧‧第一電極/電極
245‧‧‧第二電極/電極/頂部板
250‧‧‧電漿容積或空腔
252‧‧‧電源
254‧‧‧氣體入口
255‧‧‧擴張分段
255A‧‧‧上部分
255B‧‧‧下部分
256‧‧‧上區段
257‧‧‧內表面/內徑
260‧‧‧隔離體環
265‧‧‧氣體通道或孔
270‧‧‧分配板
272‧‧‧孔
274‧‧‧一或多個嵌入式溝道或通道
275‧‧‧阻斷板
278‧‧‧上蓋輪緣
279‧‧‧嵌入式溝通或通道
280‧‧‧支撐總成
281‧‧‧電極
283‧‧‧舉升機構
284‧‧‧RF功率偏壓源/RF偏壓電源/雙RF偏壓電源
285‧‧‧基板支撐構件/支撐構件
286‧‧‧RF功率偏壓源/RF偏壓電源/雙RF偏壓電源
287‧‧‧軸
288‧‧‧波紋管
289‧‧‧匹配電路
290‧‧‧可移除頂部板
292‧‧‧鏜孔
293‧‧‧舉升銷
295‧‧‧環形舉升環
296‧‧‧邊緣環
297‧‧‧淨化氣體導管
298‧‧‧流體溝道
299‧‧‧熱轉移導管
300‧‧‧物理氣相沉積(PVD)腔室/沉積腔室/腔室/處理腔室
302‧‧‧上側壁
303‧‧‧下側壁
304‧‧‧上蓋部分
305‧‧‧主體
306‧‧‧內部容積
308‧‧‧底座/基板支撐底座
309‧‧‧基板移送埠
310‧‧‧氣體源
312‧‧‧泵送元件
314‧‧‧濺射源
316‧‧‧電源總成
317‧‧‧電源供應器
318‧‧‧準直儀
319‧‧‧磁鐵
320‧‧‧屏蔽管
321‧‧‧管狀主體
322‧‧‧凹部
323‧‧‧肩部區域
324‧‧‧錐形表面
326‧‧‧屏蔽環
327‧‧‧軸向突出的環形側壁/環形側壁
328‧‧‧凹部
330‧‧‧徑向凸緣
332‧‧‧突出部
334‧‧‧凹入凸緣
336‧‧‧邊緣環
340‧‧‧舉升銷
342‧‧‧驅動機
344‧‧‧基板接收表面
346‧‧‧熱控制溝道
348‧‧‧反射器環
350‧‧‧燈
352‧‧‧凹形表面
354‧‧‧冷卻劑源
358‧‧‧記憶體
360‧‧‧中央處理單元(CPU)
362‧‧‧支援電路
380‧‧‧RF電源
398‧‧‧控制器
400‧‧‧可流動化學氣相沉積腔室/沉積腔室/處理腔室
401‧‧‧遠端電漿系統/RPS
402‧‧‧第一溝道
404‧‧‧第二溝道
405‧‧‧氣體入口總成
406‧‧‧擋板
412‧‧‧上蓋
414‧‧‧孔
415‧‧‧第一電漿區域
420‧‧‧絕緣環
425‧‧‧噴淋頭
433‧‧‧第二電漿區域
500‧‧‧多腔室處理系統/處理系統
502‧‧‧負載鎖定腔室
504‧‧‧負載鎖定腔室
510‧‧‧第一機器人
512、514‧‧‧基板處理腔室/處理腔室
522‧‧‧轉移腔室
524‧‧‧轉移腔室
530‧‧‧第二機器人
600‧‧‧方法
602~612‧‧‧方塊
700‧‧‧互連結構
701‧‧‧基板
702‧‧‧上層
704‧‧‧微影圖案化抗蝕劑層
705‧‧‧硬光罩層/圖案化硬光罩層
706‧‧‧下層
707‧‧‧部分
708‧‧‧金屬層
709‧‧‧下層表面/表面
710‧‧‧阻障層/已處理阻障層
712‧‧‧低介電常數絕緣介電材料
714‧‧‧蝕刻副產物
716‧‧‧金屬封蓋層
717‧‧‧特徵
718‧‧‧金屬封蓋層
720‧‧‧下層表面
722‧‧‧特徵
724‧‧‧襯裡層
726‧‧‧側壁
728‧‧‧上表面/暴露表面
730‧‧‧上表面
801‧‧‧基板
802‧‧‧襯裡層
808‧‧‧金屬封蓋層
因此,以使本發明之上述特徵可得到詳細理解之方式,即對以上簡要概述的本發明之更特定描述可參考實施例來獲得,該等實施例中之一些實施例在隨附圖式中說明。然而,應注意,隨附圖式僅說明本發明之典型實施例,且因此不應將隨附圖式視為對本發明之範疇的限制,因為本發明可允許其他同等有效的實施例。
第1圖描繪根據本發明之一個實施例的用來圖案化在基板上形成之金屬層以製造互連結構之設備;第2圖描繪根據本發明之用來蝕刻阻障層的製程腔室之一個實施例的示意性橫截面圖;第3圖描繪根據本發明之用來在基板上形成材料層的製程腔室之一個實施例的示意性橫截面圖;第4圖描繪根據本發明之用來在基板上形成材料層的製程腔室之一個實施例的示意性橫截面圖;第5圖描繪說明性多腔室處理系統的示意性俯視圖;第6圖描繪根據本發明之一個實施例之用於形成互連結構之方法的流程圖;以及第7A圖至第7F圖描繪根據在第5圖中所描繪之實施例的用於在基板上形成互連結構之順序的一個實施例;第8A圖至第8C圖描繪根據在第5圖中所描繪之實
施例的用於在基板上形成互連結構之順序的另一實施例。
為促進理解,在可能的情況下已使用相同元件符號來表示諸圖所共用之相同元件。預期的是,可將一個實施例之元件及/或特徵有利地併入其他實施例中,無需額外敘述。
然而,應注意,隨附圖式僅圖示本發明之示範性實施例,且因此不應將隨附圖式視為對本發明範疇之限制,因為本發明可允許其他同等有效的實施例。
本發明之實施例提供用於在不破壞真空的情況下以最小氧化/大氣暴露來形成半導體元件中之互連結構之方法。在一個實施例中,互連結構可藉由在不破壞真空的情況下利用乾式蝕刻製程來蝕刻金屬層及阻障層,且隨後在基板上形成襯裡層來形成。用於形成互連結構之製程可全部整合於處理系統(亦即,群集系統)中且在該處理系統中執行,以在不破壞真空的情況下於單個處理系統中沉積、形成且圖案化各層,以便降低表面氧化、污染之可能性,藉此提供對半導體元件之輪廓形成及電氣性質之良好控制。
第1圖為用於蝕刻金屬層之示範性蝕刻處理腔室100的簡化剖視圖。示範性蝕刻處理腔室100適合於自基板701移除一或多個薄膜層。可適於受益於本發明的製程腔室之一個實例為可得自位於加利福尼亞聖克拉拉(Santa Clara,California)的應用材料公司(Applied Materials,Inc.)之AdvantEdge Mesa Etch處理腔室。預期的是,包括來自其他製造商之製程腔室的其他製程腔室可適於實踐本發明之實施
例。
蝕刻處理腔室100包括腔室主體105,該腔室主體中界定有腔室容積101。腔室主體105具有側壁112及底部118,該等側壁及該底部耦接接地126。側壁112具有襯裡115以保護側壁112且延長蝕刻處理腔室100之維護週期之間的時間。腔室主體105及蝕刻處理腔室100之有關組件之尺寸不受限制,且通常成比例大於將要在該蝕刻處理腔室中處理的基板701之大小。基板大小之實例包括200mm直徑、250mm直徑、300mm直徑及450mm直徑等。
腔室主體105支撐腔室上蓋總成110以包圍腔室容積101。腔室主體105可由鋁或其他適合的材料製造。基板接取埠113形成為穿過腔室主體105之側壁112,從而促進基板701轉移至蝕刻處理腔室100中並轉移出蝕刻處理腔室100。接取埠113可耦接至轉移腔室及/或基板處理系統之其他腔室(未圖示)。
泵送埠145形成為穿過腔室主體105之側壁112且連接至腔室容積101。泵送元件(未圖示)經由泵送埠145耦接至腔室容積101以抽空且控制該腔室容積中之壓力。泵送元件可包括一或多個泵及節流閥。
氣體面板160藉由氣體管線167耦接至腔室主體105,以將製程氣體供應至腔室容積101中。氣體面板160可包括一或多個製程氣體源161、162、163、164,且若需要氣體面板160可另外包括惰性氣體、非反應性氣體及反應性氣體。可由氣體面板160提供的製程氣體之實例包括但不限於:
包括甲烷(CH4)之含烴氣體、六氟化硫(SF6)、四氟化碳(CF4)、溴化氫(HBr)、含烴氣體、氬氣(Ar)、氯氣(Cl2)、氮氣(N2)及氧氣(O2)。另外,製程氣體可包括含氯氣體、含氟氣體、含氧氣體及含氫氣體,該等氣體諸如BCl3、C4F8、C4F6、CHF3、CH2F2、CH3F、NF3、CO2、SO2、CO及H2等。
閥166控制來自源161、162、163、164的製程氣體自氣體面板160之流動,且閥166由控制器165管理。自氣體面板160供應至腔室主體105的氣體之流動可包括氣體之組合。
上蓋總成110可包括管口114。管口114具有用於將來自氣體面板160之源161、162、164、163的製程氣體引入至腔室容積101中之一或多個埠。在將製程氣體引入至蝕刻處理腔室100中之後,氣體經激發以形成電漿。諸如一或多個感應線圈之天線148可提供為鄰接於蝕刻處理腔室100。天線電源供應器142可經由匹配電路141供電至天線148,以將諸如射頻(radio frequency;RF)能量之能量感應性地耦合至製程氣體,以便維持由蝕刻處理腔室100之腔室容積101中之製程氣體形成的電漿。替代天線電源供應器142或除天線電源供應器142之外,基板701下方及/或基板701上方之製程電極可用來將RF功率電容性地耦合至製程氣體以維持腔室容積101內之電漿。天線電源供應器142之操作可由諸如控制器165之控制器控制,該控制器亦控制蝕刻處理腔室100中之其他組件之操作。
基板支撐底座135安置在腔室容積101中以在處理
期間支撐基板701。基板支撐底座135可包括用於在處理期間固持基板701之靜電夾盤122。靜電夾盤(electro-static chuck;ESC)122使用靜電吸引來將基板701固持至基板支撐底座135。ESC 122由與匹配電路124整合在一起的RF電源供應器125供電。ESC 122包含嵌入介電體內之電極121。RF電源供應器125可將約200伏特至約2000伏特之RF夾持電壓提供至電極121。RF電源供應器125可亦包括系統控制器,用於藉由將直流(direct current;DC)電流導引至電極121以用於夾持及解除夾持基板701來控制電極121之操作。
ESC 122可亦包括安置於其中之電極151。電極151耦接至電源150且提供偏壓,該偏壓將由腔室容積101中之製程氣體形成的電漿離子吸引至ESC 122並定位在該ESC上之基板701。電源150可在基板701之處理期間間歇地循環或脈動。ESC 122具有隔離體128以用於使ESC 122之側壁對電漿具有較少吸引性之目的,以拉長ESC 122之維護生命週期。另外,基板支撐底座135可具有陰極襯裡136以保護基板支撐底座135之側壁免於電漿氣體,且延長電漿蝕刻處理腔室100之維護之間的時間。
ESC 122可包括安置於其中且連接至電源(未圖示)之加熱器以用於加熱基板,同時支撐ESC 122的冷卻基底129可包括導管,用於循環熱轉移流體以維持ESC 122及安置在該ESC上之基板701之溫度。ESC 122經組配來在由正在基板701上製造的元件之熱預算需要的溫度範圍內執行。例如,對於某些實施例而言,ESC 122可經組配來將基板701維持在
約負25攝氏度至約500攝氏度之溫度處。
冷卻基底129經提供以幫助控制基板701之溫度。為緩和製程漂移及時間,基板701之溫度可在基板701處於蝕刻腔室中的全部時間始終由冷卻基底129維持為大體上恆定。在一個實施例中,在全部後續蝕刻製程中始終將基板701之溫度維持在約70攝氏度至約90攝氏度處。
蓋環130安置在ESC 122上且沿基板支撐底座135之周邊。蓋環130經組配來將蝕刻氣體限制於基板701之暴露頂部表面之所要部分,同時屏蔽基板支撐底座135之頂部表面免於蝕刻處理腔室100內側之電漿環境。舉升銷(未圖示)選擇性地穿過基板支撐底座135而移動以將基板701舉升至基板支撐底座135以上,以便促進轉移機器人(未圖示)或其他適合的轉移機構對基板701之接取。
控制器165可用來控制製程順序,從而調節自氣體面板160進入蝕刻處理腔室100中之氣體流動及其他製程參數。軟體常式在由中央處理單元(central processing unit;CPU)執行時將CPU變換成專用電腦(控制器),該專用電腦(控制器)控制蝕刻處理腔室100,使得根據本發明來執行製程。軟體常式可亦經儲存及/或由與蝕刻處理腔室100搭配的第二控制器(未圖示)執行。
基板701上安置有各種薄膜層,該等薄膜層可包括至少一個金屬層。各種薄膜層可需要對於基板701中之其他薄膜層之不同成分唯一的蝕刻配方。存在於極大型極體電路(very large scale integrated circuit;VLSI)及超大型極體電路
(ultra-large-scale integration;ULSI)技術之核心處的多級互連體可需要諸如通孔及其他互連體之高深寬比特徵之製造。構造多級互連體可需要一或多個蝕刻配方來在各種薄膜層中形成圖案。此等配方可在單個蝕刻處理腔室中或跨若干蝕刻處理腔室執行。每一蝕刻處理腔室可經組配來使用蝕刻配方中之一或多個來蝕刻。在一個實施例中,蝕刻處理腔室100經組配來至少蝕刻金屬層以形成互連結構。對於本文所提供之處理參數,蝕刻處理腔室100經組配來處理300直徑基板,亦即,具有約0.0707m2計劃面積之基板。諸如流量及功率之製程參數可通常與腔室容積或基板計劃區之變化成比例地縮放。
第2圖為如以下進一步描述之適合於實施諸如阻障蝕刻製程之蝕刻製程之說明性處理腔室200的橫截面圖。處理腔室200經組配來自安置在基板表面上之材料層移除材料。處理腔室200對於執行電漿輔助的乾式蝕刻製程尤其有用。適合於實踐本發明之一種處理腔室200為可得自加利福尼亞聖克拉拉之應用材料公司的SiconiTM處理腔室。請注意,可得自其他製造廠之其他真空處理腔室亦可適於實踐本發明。
處理腔室200在不破壞真空的情況下提供基板表面之加熱及冷卻兩者。在一個實施例中,處理腔室200包括腔室主體212、上蓋總成240及支撐總成280。上蓋總成240安置在腔室主體212之上端處,且支撐總成280至少部分地安置在腔室主體212內。
腔室主體212包括形成於其側壁中之狹縫閥開口214,以提供對處理腔室200之內部之接取。狹縫閥開口214選擇性地打開且關閉,以允許由晶圓搬運機器人(未圖示)對腔室主體212之內部之接取。
在一或多個實施例中,腔室主體212包括形成於其中之溝道215,以用於使熱轉移流體流過該溝道。熱轉移流體可為加熱流體或冷卻劑,且用來在處理期間控制腔室主體212之溫度。腔室主體212之溫度控制對於防止氣體或副產物在腔室主體212之內部上的無用冷凝為重要的。示範性熱轉移流體包括水、乙二醇或上述各者之混合物。示範性熱轉移流體可亦包括氮氣。
腔室主體212可進一步包括襯裡220,該襯裡圍繞支撐總成280。襯裡220為可移除的,以用於修理及清潔。襯裡220可由諸如鋁之金屬、陶瓷材料或任何其他製程相容的材料製作。襯裡220可經噴丸以增加表面粗糙度及/或表面積,該表面粗糙度及/或表面積增加沉積於該襯裡上之任何材料之黏附,藉此防止導致處理腔室200之污染的材料之剝落。在一或多個實施例中,襯裡220包括一或多個孔225及形成於該襯裡中之泵送溝道229,該泵送溝道與真空埠231形成流體連通。孔225提供流動路徑以用於氣體進入泵送溝道229中,該泵送溝道提供出口以用於處理腔室200內之氣體到達真空埠231。
真空系統耦接至真空埠231。真空系統可包括真空泵230及節流閥232以調節氣體穿過處理腔室200之流動。
真空泵230耦接至安置於腔室主體212中之真空埠231,且因此與形成於襯裡220內之泵送溝道229形成流體連通。術語「氣體」及「多種氣體」可互換地使用,除非另有說明,且代表一或多種前驅物、反應物、催化劑、載體、淨化物、清潔物、上述各者之組合,以及引入至腔室主體212中之任何其他流體。
上蓋總成240包括至少兩個堆疊式組件,該至少兩個堆疊式組件經組配來在該等組件之間形成電漿容積或空腔。在一或多個實施例中,上蓋總成240包括安置在第二電極245(「下電極」)垂直上方的第一電極243(「上電極」),從而在該第一電極與該第二電極之間限制電漿容積或空腔250。第一電極243連接至諸如RF電源供應器之電源252,且第二電極245連接接地,從而在兩個電極243、245之間形成電容。
在一或多個實施例中,上蓋總成240包括一或多個氣體入口254(圖示僅一個),該一或多個氣體入口至少部分地形成於第一電極243之上區段256內。一或多個製程氣體經由一或多個氣體入口254進入上蓋總成240。一或多個氣體入口254在其第一端處與電漿空腔250形成流體連通,且在其第二端處耦接至一或多個上游氣體源及/或其他氣體遞送組件,諸如氣體混合器。
在一或多個實施例中,第一電極243具有擴張分段255,該擴張分段限制電漿空腔250。在一或多個實施例中,擴張分段255為環形構件,該環形構件具有自其上部分255A
至其下部分255B逐漸增大之內表面或內徑257。如此,第一電極243與第二電極245之間的距離跨擴張分段255可變。變化的距離有助於控制在電漿空腔250內產生之電漿之形成及穩定性。
在一或多個實施例中,擴張分段255類似倒置截頂錐體或「漏斗」。在一或多個實施例中,擴張分段255之內表面157自擴張分段255之上部分255A至下部分255B逐漸傾斜。內徑257之斜率或角度可取決於製程要求及/或製程限制而變化。擴張分段255之長度或高度可亦取決於特定製程要求及/或限制而變化。
如上所述,第一電極243之擴張分段255由於第一電極243之逐漸增加的內表面(亦即,內徑)257而改變第一電極243與第二電極245之間的垂直距離。可變距離直接影響電漿空腔250內之功率位準。不希望受理論限制,兩個電極243、245之間的距離之變化允許電漿在電漿空腔250之某部分內(否則將遍及整個電漿空腔250)找到維持電漿自身所必要的功率位準。因此,電漿空腔250內之電漿較少地取決於壓力,從而允許電漿在較寬操作窗內得以產生且維持。如此,可在上蓋總成240內形成更加可重複且可靠的電漿。因為產生於電漿空腔250中之電漿在進入支撐總成280上方之處理基板的處理區域241中之前經界定於上蓋總成240中,所以上蓋總成240由於電漿以遠離處理區域241之遠端方式產生而被視為遠端電漿源。
擴張分段255與如以上所描述之氣體入口254形成
流體連通。一或多個氣體入口254之第一端可在擴張分段255之內徑之最上方的點處通向電漿空腔250中。類似地,一或多個氣體入口254之第一端可在沿擴張分段255之內徑257的任何高度間隔處通向電漿空腔250中。儘管未圖示,但是可將兩個氣體入口254安置在擴張分段255之相對側處,以產生進入擴張分段255中之漩渦流動模式或「渦流」流動,該漩渦流動模式或「渦流流動」幫助混合電漿空腔250內之氣體。
上蓋總成240可進一步包括隔離體環260,該隔離體環使第一電極243與第二電極245電氣隔離。隔離體環260可由氧化鋁或任何其他絕緣性製程相容材料製作。隔離體環260圍繞或大體上圍繞至少擴張分段255。
上蓋總成240可進一步包括分配板270及鄰接第二電極245之阻斷板275。第二電極245、分配板270及阻斷板275可經堆疊且安置於上蓋輪緣278上,該上蓋輪緣連接至腔室主體212。鉸鏈總成(未圖示)可用來將上蓋輪緣278耦接至腔室主體212。上蓋輪緣278可包括嵌入式溝道或通道279,以用於循環熱轉移介質。熱轉移介質可取決於製程要求而用於加熱、冷卻或兩者。
在一或多個實施例中,第二電極或頂部板245可包括形成於電漿空腔250下方之複數個氣體通道或孔265,以允許來自電漿空腔250之氣體流過該複數個氣體通道或孔。分配板270為大體上圓盤形的,且亦包括複數個孔272或通路,以分配氣體之流動穿過該複數個孔口或通路。孔272可經定
大小且定位於分配板270周圍,以將受控且均勻的流動分配提供至腔室主體212之處理區域241,將要處理之基板位於該處理區域中。此外,孔272藉由減緩或重新導引流動氣體之速度分佈,以及均勻地分配氣體之流動以提供跨越基板表面的氣體之均勻分配來防止氣體直接衝擊在基板表面上。
在一或多個實施例中,分配板270包括用於容納加熱器或加熱流體之一或多個嵌入式溝道或通道274,以提供上蓋總成240之溫度控制。可將電阻加熱部件(未圖示)插入通道274內以加熱分配板270。熱電耦可連接至分配板270以調節該分配板之溫度。熱電耦可用於回饋迴路中以控制施加至加熱部件之電流,如上所述。
替代地,可使熱轉移介質通過通道274。取決於腔室主體212內之製程要求,一或多個通道274可含有冷卻介質(若需要)以較好地控制分配板270之溫度。例如,可使用任何熱適合的轉移介質,該轉移介質諸如氮氣、水、乙二醇或上述各者之混合物。
在一或多個實施例中,可使用一或多個熱燈(未圖示)加熱上蓋總成240。通常,熱燈佈置在分配板270之上表面處處,以藉由輻射加熱包括分配板270的上蓋總成240之組件。
阻斷板275可視需要安置在第二電極245與分配板270之間。阻斷板275可移除地安裝至第二電極245之下表面。阻斷板275可與第二電極245形成良好熱接觸及電接觸。
在一或多個實施例中,可使用螺釘或類似緊固件將阻斷板275
耦接至第二電極245。阻斷板275可亦經螺紋連接(threaded)或旋擰(screwed)至第二電極245之外徑上。
阻斷板275包括複數個孔276以提供自第二電極245至分配板270的複數個氣體通道。孔276可經定大小且定位在阻斷板275各處,以將氣體之受控且均勻的流動分配提供至分配板270。
支撐總成280可包括基板支撐構件285以支撐基板(在第2圖中未圖示)以用於在腔室主體212內處理。支撐構件285可經由軸287耦接至舉升機構283,該軸延伸穿過形成於腔室主體212之底部表面中之位於中央的開口208。舉升機構283可藉由波紋管288可撓地密封至腔室主體212,該波紋管防止來自軸287周圍的真空洩漏。舉升機構283允許支撐構件285在腔室主體212內於製程定位與較低轉移定位之間垂直移動。轉移定位稍微低於形成於腔室主體212之側壁中的狹縫閥開口214,以使基板可自支撐構件285以機器人移除。
在一或多個實施例中,支撐構件285具有平坦的圓形表面或大體上平坦的圓形表面,以用於支撐將要在該支撐構件上處理之基板。支撐構件285可由鋁構造。支撐構件285可包括由諸如矽或陶瓷材料之一些其他材料製作的可移除頂部板290,以減少基板之背面污染。
在一或多個實施例中,可使用真空夾盤將基板(未圖示)緊固至支撐構件285。在一或多個實施例中,可使用靜電夾盤將基板(未圖示)緊固至支撐構件285。靜電夾盤通常
包括圍繞電極281之至少一介電材料,該電極可位於支撐構件285上或形成為支撐構件285之整體部分。夾盤之介電部分將電極281與基板且將電極281與支撐總成280之剩餘部分電氣絕緣。
在一個實施例中,電極281耦接至複數個RF功率偏壓源284、286。RF偏壓電源284、286將RF功率提供至電極281,此舉激發且維持由安置於腔室主體212之處理區域241中之氣體形成的電漿放電。
在第2圖中所描繪之實施例中,雙RF偏壓電源284、286經由匹配電路289耦接至安置於支撐構件285中之電極281。由RF偏壓電源284、286產生之訊號藉由單個饋入經由匹配電路289遞送至支撐構件285,以離子化提供於電漿處理腔室200中之氣體混合物,藉此提供執行沉積、蝕刻或其他電漿增強型製程所必需的離子能量。RF偏壓電源284、286通常能夠產生具有自約50kHz至約200MHz之頻率及介於約0瓦特與約5000瓦特之間的功率之RF訊號。額外偏壓電源可根據需要耦接至電極281以控制電漿之特性。
支撐構件285可包括形成為穿過該支撐構件之鏜孔292以適應舉升銷293,該等舉升銷中之一者於第2圖中圖示。每一舉升銷293皆由陶瓷材料或含陶瓷材料構造,且用於基板搬運及運輸。舉升銷293在嚙合安置於腔室主體212內之環形舉升環295時可在該舉升銷之個別鏜孔292內移動。舉升環295可移動,使得當舉升環295處於上定位中時,舉升銷293之上表面可延伸超過支撐構件285之基板支撐表
面。相反地,當舉升環295處於下定位中時,舉升銷293之上表面位於支撐構件285之基板支撐表面以下。因此,當舉升環295在下定位與上定位之間移動時,每一舉升銷293在支撐構件285中的該舉升銷之個別鏜孔292中移動。
支撐總成280可進一步包括圍繞支撐構件285安置的邊緣環296。在一或多個實施例中,邊緣環296為環形構件,該環形構件適於覆蓋支撐構件185之外周邊且保護支撐構件285免於沉積。邊緣環296可定位在支撐構件285上或鄰接支撐構件285,以在支撐構件285之外徑與邊緣環296之內徑之間形成環形淨化氣體溝道。環形淨化氣體溝道可與淨化氣體導管297形成流體連通,該淨化氣體導管形成為穿過支撐構件285及軸287。淨化氣體導管297與凈化氣體供應器(未圖示)形成流體連通,以將淨化氣體提供至淨化氣體溝道。可單獨或以組合方式使用諸如氮氣、氬氣或氦氣之任何適合的淨化氣體。在操作中,淨化氣體流過導管297,流動至淨化氣體溝道中,且圍繞安置於支撐構件285上的基板之邊緣流動。因此,淨化氣體與邊緣環296合作防止基板之邊緣及/或背面處之沉積。
支撐總成280之溫度可由經由嵌入支撐構件285之主體中的流體溝道298循環之流體控制。在一或多個實施例中,流體溝道298與穿過支撐總成280之軸287安置的熱轉移導管299形成流體連通。流體溝道298圍繞支撐構件285而定位以將一致的熱轉移提供至支撐構件285之基板接收表面。流體溝道298及熱轉移導管299可流動熱轉移流體以加
熱或冷卻支撐構件285及安置在該支撐構件上之基板。可使用任何適合的熱轉移流體,諸如水、氮氣、乙二醇或上述各者之混合物。支撐構件285可進一步包括嵌入式熱電耦(未圖示),以用於監測支撐構件285之支撐表面之溫度,該溫度指示安置在該支撐構件上的基板之溫度。例如,來自熱電耦之訊號可在回饋迴路中用來控制經由流體溝道298循環的流體之溫度或流動速率。
支撐構件285可在腔室主體212內垂直移動,以使可控制支撐構件285與上蓋總成240之間的距離。感測器(未圖示)可提供關於支撐構件285在處理腔室200內之定位的資訊。
在操作中,支撐構件285可經升高至極其接近上蓋總成240,以控制正在處理之基板之溫度。如此,基板可經由自分配板270發射的輻射加熱。替代地,可使用由舉升環295啟動的舉升銷293將基板舉離支撐構件285而極其接近受熱上蓋總成240。
系統控制器(未圖示)可用來調節處理腔室200之操作。系統控制器可在儲存於電腦之記憶體上的電腦程式之控制下操作。電腦程式可包括賦能於以下所描述之製程於處理腔室200中執行的指令。例如,電腦程式可決定製程定序及定時、氣體之混合物、腔室壓力、RF功率位準、晶座定位、狹縫閥打開及關閉、基板冷卻及特定製程之其他參數。
第3圖說明根據本發明之一個實施例之適合於濺射沉積材料的示範性物理氣相沉積(physical vapor deposition;
PVD)腔室300(例如,濺射製程腔室)。適合的PVD腔室之實例包括ALPS® Plus及SIP ENCORE® PVD處理腔室,兩者皆可商購自加利福尼亞聖克拉拉之應用材料公司。預期的是,可得自其他製造廠之處理腔室亦可適於執行本文所描述之實施例。
第3圖為根據一個實施例之沉積腔室300的示意性橫截面圖。沉積腔室300具有界定主體305的上側壁302、下側壁303及上蓋部分304,該主體包圍該沉積腔室之內部容積306。轉接器板307可安置在上側壁302與下側壁303之間。諸如底座308之基板支撐件安置於沉積腔室300之內部容積306中。基板移送埠309形成於下側壁303中以用於將基板轉移至內部容積306中且轉移出內部容積306。
在一個實施例中,沉積腔室300包含亦稱為物理氣相沉積(physical vapor deposition;PVD)腔室的濺射腔室,該濺射腔室能夠在諸如基板701之基板上沉積例如鈷、鈷合金、鈦、氧化鋁、鋁、氮化鋁、氮氧化鋁、銅、鉭、氮化鉭、氮氧化鉭、氮氧化鈦、鎢或氮化鎢。
氣體源310耦接至沉積腔室300以將製程氣體供應至內部容積306中。在一個實施例中,若必要,製程氣體可包括惰性氣體、非反應性氣體及反應性氣體。可由氣體源310提供的製程氣體之實例包括但不限於氬氣(Ar)、氦氣(He)、氖氣(Ne)、氮氣(N2)、氧氣(O2)及H2O等。
泵送元件312耦接至沉積腔室300以與內部容積306形成連通,以控制內部容積306之壓力。在一個實施例中,
可將沉積腔室300之壓力位準維持在約1托或更少處。在另一實施例中,可將沉積腔室300之壓力位準維持在約500毫托或更少處。在又一實施例中,可將沉積腔室300之壓力位準維持在約1毫托及約300毫托處。
上蓋部分304可支撐濺射源314,諸如靶。在一個實施例中,濺射源314可由含有以下各者之材料製造:鈦(Ti)金屬、鉭金屬(Ta)、鎢(W)金屬、鈷(Co)、鎳(Ni)、銅(Cu)、鋁(Al)、上述各者之合金、上述各者之組合等。在本文所描繪之一示範性實施例中,濺射源314可由鈦(Ti)金屬、鉭金屬(Ta)或鋁(Al)製造。
濺射源314可耦接至電源總成316,該電源總成包含用於濺射源314之電源供應器317。一組磁鐵319可經耦接以鄰接於濺射源314,從而在處理期間增強來自濺射源314的有效濺射材料。磁控管總成之實例包括電磁線性磁控管、蛇紋石磁控管、螺旋磁控管、雙指狀磁控管、矩形化螺旋磁控管等。
額外RF電源380可亦經由底座308耦接至沉積腔室300,以根據需要在濺射源314與底座308之間提供偏壓功率。在一個實施例中,RF電源380可具有介於約1MHz與約100MHz之間的頻率,諸如約13.56MHz。
準直儀318可在內部容積306中定位於濺射源314與底座308之間。屏蔽管320可接近準直儀318且在上蓋部分304之內部。準直儀318包括複數個孔以導引內部容積306內之氣體及/或材料助熔劑。準直儀318可機械地且電氣地耦
接至屏蔽管320。在一個實施例中,準直儀318諸如藉由焊接製程機械地耦接至屏蔽管320,從而使準直儀318與屏蔽管320成整體。在另一實施例中,準直儀318可在腔室300內電氣地浮動。在另一實施例中,準直儀318可耦接至電氣電源及/或電氣地耦接至沉積腔室300之主體305之上蓋部分304。
屏蔽管320可包括管狀主體321,該管狀主體具有形成於其上表面中之凹部322。凹部322提供與準直儀318之下表面的配合介面。屏蔽管320之管狀主體321可包括肩部區域323,該肩部區域具有小於管狀主體321之剩餘部分之內徑的內徑。在一個實施例中,管狀主體321之內表面沿錐形表面324徑向向內過渡至肩部區域323之內表面。屏蔽環326可鄰接於屏蔽管320而安置於腔室300中且在屏蔽管320與轉接器板307之中間。屏蔽環326可至少部分安置於由屏蔽管320之肩部區域323之相對側及轉接器板307之內部側壁形成的凹部328中。
在一個態樣中,屏蔽環326包括軸向突出的環形側壁327,該軸向突出的環形側壁包括大於屏蔽管320之肩部區域323之外徑的內徑。徑向凸緣330自環形側壁327延伸。徑向凸緣330可以相對於屏蔽環326之環形側壁327之內徑表面大於約九十度(90°)之一角度形成。徑向凸緣330包括形成於其下表面上的突出部332。突出部332可為以大體上平行於屏蔽環326的環形側壁327之內徑表面的定向自徑向凸緣330之表面延伸的環形脊部。突出部332通常適於與凹入凸緣334配合,該凹入凸緣形成於邊緣環336中,該邊緣環安置於
底座308上。凹入凸緣334可為形成於邊緣環336中之環形槽。突出部332及凹入凸緣334之嚙合相對於底座308之縱向軸對屏蔽環326定中心。藉由底座308與機器人刀刃(未圖示)之間的協調定位校準來相對於底座308之縱向軸對基板701(圖示為支撐於舉升銷340上)定中心。以此方式,基板701可在沉積腔室300內定中心,且屏蔽環326可在處理期間圍繞基板701徑向地定中心。
在操作中,使機器人刀刃(未圖示)延伸穿過基板移送埠309,該機器人刀刃上具有基板701。底座308可經降低以允許基板701移送至自底座308延伸的舉升銷340。底座308及/或舉升銷340之舉升及降低可由耦接至底座308的驅動機342控制。基板701可經降低至底座308之基板接收表面344上。在基板701定位於底座308之基板接收表面344上的情況下,可對基板701執行濺射沉積。邊緣環336在處理期間可與基板701電氣絕緣。因此,基板接收表面344可包括大於邊緣環336中之鄰接基板701部分之高度的高度,使得防止基板701接觸邊緣環336。在濺射沉積期間,基板701之溫度可藉由利用安置於底座308中之熱控制溝道346來控制。
在濺射沉積之後,基板701可利用舉升銷340升高至遠離底座308間隔開的位置。升高位置可最接近鄰接於轉接器板307的屏蔽環326及反射器環348中之一者或兩者。轉接器板307包括一或多個燈350,該一或多個燈在反射器環348之下表面及轉接器板307之凹形表面352之中間耦接至該
轉接器板。燈350以可見波長或近可見波長(諸如以紅外(infra-red;IR)光譜及/或紫外(ultraviolet;UV)光譜)提供光能及/或輻射能。來自燈350的能量朝向基板701之背側(亦即,下表面)徑向向內聚焦以加熱基板701且沉積於該基板上之材料。圍繞基板701的腔室組件上之反射表面用來朝向基板701之背側,且遠離能量將損失及/或不被利用之處的其他腔室組件聚焦能量。轉接器板307可耦接至冷卻劑源354以在加熱期間控制轉接器板307之溫度。
在將基板701加熱至所要的溫度之後,將基板701降低至底座308之基板接收表面344上的位置。基板701可經由傳導利用底座308中之熱控制溝道346快速冷卻。基板701之溫度可在大約數秒至約一分鍾內自第一溫度緩降至第二溫度。基板701可經由基板移送埠309自沉積腔室300移除以用於進一步處理。基板701可根據需要維持在所要的溫度範圍處,諸如小於250攝氏度。
控制器398經耦接至沉積腔室300。控制器398包括中央處理單元(central processing unit;CPU)360、記憶體358及支援電路362。控制器398用來控制製程順序,從而調節自氣體源310進入沉積腔室300中的氣體流動且控制濺射源314之離子轟擊。CPU 360可具有可在工業環境中使用的任何形式之通用電腦處理器。軟體常式可儲存在記憶體358中,該記憶體諸如隨機存取記憶體、唯讀記憶體、軟碟驅動機或硬碟驅動機,或其他形式之數位儲存器。支援電路362按照慣例耦接至CPU 360,且支援電路362可包含快取記憶體、時
鐘電路、輸入/輸出子系統、電源供應器等。軟體常式在由CPU 360執行時將CPU 360變換成專用電腦(控制器)398,該專用電腦(控制器)控制沉積腔室300,使得根據本發明來執行製程。軟體常式可亦經儲存及/或由第二控制器(未圖示)執行,該第二控制器遠離腔室300而遠端定位。
在處理期間,材料自濺射源314濺射且沉積於基板701之表面上。濺射源314及基板支撐底座308藉由電源供應器317或380相對於彼此偏壓,以維持由製程氣體形成的電漿,該等製程氣體由氣體源310所供應。來自電漿之離子朝向濺射源314加速且撞擊濺射源314,從而使靶材料自濺射源314脫離。脫離的靶材料及製程氣體在基板701上形成具有所要成分的層。
第4圖為具有分區電漿產生區域之可流動化學氣相沉積腔室400之一個實施例的橫截面圖。可流動化學氣相沉積腔室400可用來將諸如含SiOC層的襯裡層沉積至基板上。在薄膜沉積(氧化矽、氮化矽、氮氧化矽或碳氧化矽沉積)期間,可使製程氣體經由氣體入口總成405流動至第一電漿區域415中。製程氣體可在進入第一電漿區域415之前於遠端電漿系統(remote plasma system;RPS)401中經激發。沉積腔室400包括上蓋412及噴淋頭425。上蓋412經描繪為具有施加的交流(alternating current;AC)電壓源,且噴淋頭425接地,與第一電漿區域415中之電漿產生一致。絕緣環420定位在上蓋412與噴淋頭425之間,從而賦能電容性耦合電漿(capacitively coupled plasma;CCP)形成於第一電漿區域415
中。上蓋412及噴淋頭425圖示為在兩者之間具有絕緣環420,該絕緣環允許AC電位相對於噴淋頭425而施加至上蓋412。
上蓋412可為雙源上蓋以用於與處理腔室一起使用。兩個相異氣體供應溝道在氣體入口總成405內為可見的。第一溝道402運載通過遠端電漿系統(remote plasma system;RPS)401的氣體,而第二溝道404繞過RPS 401。第一溝道402可用於製程氣體,且第二溝道404可用於處理氣體。流動至第一電漿區域415中之氣體可由擋板406分散。
諸如前驅物的流體可經由噴淋頭425流動至沉積腔室400之第二電漿區域433。源自第一電漿區域415中之前驅物的激發物種行進穿過噴淋頭425中之孔414,且與自噴淋頭425流動至第二電漿區域433中的前驅物反應。極少或無電漿存在於第二電漿區域433中。前驅物之激發衍生物在第二電漿區域433中組合以在基板上形成可流動介電材料。隨著介電材料生長,較近添加之材料擁有比下層材料較高的移動性。移動性隨著有機物含量藉由蒸發降低而下降。在完成沉積之後,可使用此技術由可流動介電材料充滿間隙,而沒有在介電材料內留下有機物含量之傳統密度。固化步驟仍可用來進一步自沉積薄膜減少或移除有機物含量。
單獨或與遠端電漿系統(remote plasma system;RPS)401結合而激發第一電漿區域415中之前驅物提供若干效益。源自前驅物之激發物種之濃度可由於第一電漿區域415中之電漿而於第二電漿區域433內增加。此增加可起因於電
漿在第一電漿區域415中之位置。第二電漿區域433定位成比遠端電漿系統(remote plasma system;RPS)401更接近於第一電漿區域415,從而為激發物種經由與其他氣體分子、腔室壁及噴淋頭表面之碰撞而離開激發狀態留下較少時間。
源自前驅物之激發物種之濃度的一致性可亦在第二電漿區域433內增加。此可起因於第一電漿區域415之形狀,該形狀更類似於第二電漿區域433之形狀。在遠端電漿系統(remote plasma system;RPS)401中產生之激發物種相對於通過在噴淋頭425之中心附近之孔414的物種行進較大距離,以便通過在噴淋頭425之邊緣附近之孔414。較大距離導致激發物種之減少的激發,且例如可導致在基板之邊緣附近較緩慢的生長速率。激發第一電漿區域415中之前驅物緩和此變化。
除前驅物之外,可存在出於變化的目的於變化的時間引入之其他氣體。處理氣體可經引入以在沉積期間自腔室壁、基板、沉積薄膜及/或薄膜移除無用物種。處理氣體可包含來自由以下各者組成之群組的氣體中之至少一者:H2、H2/N2混合物、NH3、NH4OH、O3、O2、H2O2及水蒸汽。處理氣體可在電漿中經激發且隨後用來自沉積薄膜減少或移除殘餘有機物含量。在其他實施例中,可在無電漿的情況下使用處理氣體。當處理氣體包括水蒸汽時,遞送可使用質量流量計(mass flow meter;MFM)及噴射閥或藉由其他適合的水蒸汽產生器來達成。
在實施例中,介電層可藉由引入介電材料前驅物(例
如含矽前驅物)及在第二電漿區域433中反應處理前驅物來沉積。介電材料前驅物之實例為含矽前驅物,包括矽烷、二矽烷、甲基矽烷、二甲基矽烷、三甲基矽烷、四甲基矽烷、四乙氧基矽烷(tetraethoxysilane;TEOS)、三乙氧基矽烷(triethoxysilane;TES)、八甲基環四矽氧烷(octamethylcyclotetrasiloxane;OMCTS)、四甲基-二矽氧烷(tetramethyl-disiloxane;TMDSO)、四甲基環四矽氧烷(tetramethylcyclotetrasiloxane;TMCTS)、四甲基-二乙氧基-二矽氧烷(tetramethyl-diethoxyl-disiloxane;TMDDSO)、二甲基-二甲氧基-矽烷(dimethyl-dimethoxyl-silane;DMDMS)或上述各者之組合。用於氮化矽之沉積之額外前驅物包括含SixNyHz前驅物(諸如矽基-胺及其衍生物,包括三矽基胺(trisillylamine;TSA)及二矽基胺(disillylamine;DSA))、含SixNyHzOzz前驅物、含SixNyHzClzz前驅物或上述各者之組合。
處理前驅物包括含氫化合物、含氧化合物、含氮化合物或上述各者之組合。適合的處理前驅物之實例包括選自由以下各者組成之群組的化合物中之一或多者:H2、H2/N2混合物、NH3、NH4OH、O3、O2、H2O2、N2、包括N2H4蒸汽的NxHy化合物、NO、N2O、NO2、水蒸汽或上述各者之組合。處理前驅物可諸如於RPS單元中經電漿激發以包括含N*自由基及/或含H*自由基及/或含O*自由基或電漿,例如,NH3、NH2 *、NH*、N*、H*、O*、N*O*或上述各者之組合。製程前驅物可替代地包括本文所描述之前驅物中之一或多者。
處理前驅物可於第一電漿區域415中經電漿激發以產生製程氣體電漿及自由基,包括含N*自由基及/或含H*自由基及/或含O*自由基或電漿,例如,NH3、NH2 *、NH*、N*、H*、O*、N*O*或上述各者之組合。替代地,處理前驅物可在通過遠端電漿系統之後在引入至第一電漿區域415之前已處於電漿狀態中。
激發處理前驅物490隨後經由孔414遞送至第二電漿區域433以用於與前驅物反應。一旦處於處理容積中,處理前驅物即可混合且反應以沉積介電材料。
在一個實施例中,於沉積腔室400中執行之可流動化學氣相沉積(chemical vapor deposition;CVD)製程可將介電材料沉積為基於聚矽氮類之含矽薄膜(類部分安定氧化鋯(partially stabilized zirconia;PSZ)薄膜),該基於聚矽氮類之含矽薄膜可為在基板中所界定的溝槽、特徵、通孔或其他孔內可重新流動且可充滿的,基於聚矽氮類之含矽薄膜沉積於該基板上。
除介電材料前驅物及處理前驅物之外,可存在於變化的時間出於變化的目的引入之其他氣體。處理氣體可經引入以在沉積期間自腔室壁、基板、沉積薄膜及/或薄膜移除無用物種,諸如氫、碳及氟。處理前驅物及/或處理氣體可包含來自包含以下各者之群組的氣體中之至少一者:H2、H2/N2混合物、NH3、NH4OH、O3、O2、H2O2、N2、N2H4蒸汽、NO、N2O、NO2、水蒸汽或上述各者之組合。處理氣體可在電漿中經激發且隨後用來自沉積薄膜減少或移除殘餘有機物含量。
在其他所揭示實施例中,可在無電漿的情況下使用處理氣體。當處理氣體包括水蒸汽時,遞送可使用質量流量計(mass flow meter;MFM)及噴射閥或藉由市售水蒸汽產生器來達成。處理氣體可經引入至第一處理區域中(經由RPS單元或繞過RPS單元),且可進一步於第一電漿區域中經激發。
氮化矽類材料包括氮化矽SixNy、含氫氮化矽SixNyHz、包括含氫氮氧化矽SixNyHzOzz之氮氧化矽及包括氯化氮化矽SixNyHzClzz之含鹵素氮化矽類。沉積介電材料隨後可轉換為類氧化矽材料。
第5圖為可適於執行如本文所揭示之製程的說明性多腔室處理系統500的示意性俯視圖,該多腔室處理系統耦接有處理腔室500。系統500可包括多個處理腔室,諸如第1圖至第4圖中所描繪之處理腔室100、200、300、400,該等處理腔室併入系統500中。系統500可包括一或多個負載鎖定腔室502、504,以用於將基板轉移至系統500中且轉移出系統500。通常,因為系統500處於真空下,所以負載鎖定腔室502、504可「向下泵送」正引入至系統500中的基板。第一機器人510可在負載鎖定腔室502、504與第一組一或多個基板處理腔室511、512、513、514(圖示四個)之間轉移基板。每一處理腔室511、512、513、514經組配來執行諸如以下各者之基板處理操作中之至少一者:蝕刻製程、循環層沉積(cyclical layer deposition;CLD)、原子層沉積(atomic layer deposition;ALD)、處理製程、循環蝕刻製程、電漿增強型化學氣相沉積(plasma enhanced chemical vapor deposition;PE
CVD)、可流動化學氣相沉積(chemical vapor deposition;CVD)、物理氣相沉積(physical vapor deposition;PVD)、除氣、預清潔、定向及其他基板製程。利用來執行製程的處理腔室511、512、513、514相對於其他處理腔室100、200、300、400之定位係用於說明,且若需要,處理腔室100、200、300、400之定位可視需要與處理腔室511、512、513、514中之任一者交換。如以上所論述,如以上參考以上第1圖至第4圖所描繪之處理腔室100、200、300、400經組配來執行諸如以下各者之基板處理操作中之至少一者:蝕刻製程、循環層沉積(cyclical layer deposition;CLD)、原子層沉積(atomic layer deposition;ALD)、處理製程、循環蝕刻製程、電漿增強型化學氣相沉積(plasma enhanced chemical vapor deposition;PE CVD)、可流動化學氣相沉積(chemical vapor deposition;CVD)、物理氣相沉積(physical vapor deposition;PVD)、除氣、預清潔、定向及其他基板製程。
第一機器人510可亦將基板轉移至一或多個轉移腔室522、524/自一或多個轉移腔室522、524轉移基板。轉移腔室522、524可用來維持超高真空條件,同時允許基板在系統500內轉移。第二機器人530可在轉移腔室522、524與第二組一或多個處理腔室100、200、300、400之間轉移基板。類似於處理腔室511、512、513、514,處理腔室100、200、300、400可經配備以執行各種基板處理操作,包括本文所描述之乾式蝕刻製程、任何其他適合的製程,包括例如蝕刻製程、循環層沉積(cyclical layer deposition;CLD)、原子層沉積
(atomic layer deposition;ALD)、處理製程、循環蝕刻製程、電漿增強型化學氣相沉積(plasma enhanced chemical vapor deposition;PE CVD)、可流動化學氣相沉積(chemical vapor deposition;CVD)、物理氣相沉積(physical vapor deposition;PVD)、除氣、預清潔、定向及其他基板製程。基板處理腔室511、512、513、514、100、200、300、400中之任一者若對於將要由系統500執行的特定製程並非必要,則可自系統500移除。
第6圖為用於製造用於半導體元件之互連結構的方法600之一個實施例的流程圖。用於製造互連結構之方法可包括不同技術之若干製程步驟,根據需要諸如蝕刻製程、處理製程、沉積製程或清潔製程。方法600可於諸如第5圖中所描繪之處理系統500的處理系統(亦即,群集系統)中執行。第7A圖至第7F圖及第8A圖至第8C圖為說明用於以不同製程步驟次序及順序根據方法600來製造安置於基板上之互連結構之兩個實施例之兩個順序的示意性橫截面圖。儘管以下參考具有用來形成互連結構之金屬層的基板來描述方法600,但方法600可亦用來在其他電晶體元件製造應用中處於有利地位。
方法600在方塊602處藉由將諸如基板701之基板轉移至諸如第1圖中之處理腔室100之處理腔室中開始。基板701可根據需要為矽基材料或任何適合的絕緣材料或導電材料,其具有安置於基板701上之金屬層708,該金屬層可用來於金屬層708中形成互連結構700,如第7A圖中所示。
在一個特定實施例中,基板701可具有阻障層710,該阻障層安置於金屬層708與低介電常數絕緣介電材料712之間,如第7A圖中之虛線中所示。阻障層710之適合的實例包括TaN、TiN、AlN、TaSiN、TiSiN、AlO、AlON、AlN或其他適合的材料。低介電常數絕緣介電材料712之適合的實例包括有機材料、含SiO材料、含SiN材料、含SiOC材料、含SiC材料、碳基材料或任何其他適合的材料。適合的材料之實例包括含碳氧化矽(SiOC),諸如BLACK DIAMOND®介電材料及其他低介電常數聚合物,諸如聚醯胺。
如第7A圖中所描繪之示範性實施例中所示,基板701可具有大體上平面表面、不均勻表面或其上形成有結構的大體上平面表面。在一個實施例中,基板701可為諸如以下各者之材料:結晶矽(例如,Si<100>或Si<111>)、氧化矽、應變矽、矽鍺、摻雜或無摻雜多晶矽、摻雜或無摻雜矽晶圓及圖案化或非圖案化晶圓矽絕緣體(silicon on insulator;SOI)、碳摻雜二氧化矽、氮化矽、摻雜矽、鍺、砷化鎵、玻璃、藍寶石。基板701可具有各種尺寸,諸如200mm、300mm或其他直徑晶圓,以及矩形面板或正方形面板。除非另有說明,否則本文所描述之實施例及實例在具有200mm直徑、300mm直徑、450mm直徑基板之基板上實施。在將SOI結構利用於基板701的實施例中,基板701可包括安置於矽結晶基板上之內埋式介電層。在本文所描繪之實施例中,基板701可為結晶矽基板。
在一個實施例中,金屬層708安置於基板701上。
金屬層708之適合的實例包括鎢(W)、鉭(Ta)、鈦(Ti)、銅(Cu)、釕(Ru)、鎳(Ni)、鈷(Go)、鉻(Cr)、鐵(Fe)、錳(Mn)、鋁(Al)、鉿(Hf)、釩(V)、鉬(Mo)、鈀(Pd)、金(Au)、銀(Au)、鉑(Pt)、上述各者之合金及上述各者之組合等。在第7A圖至第7F圖及第8A圖至第8C圖中所描繪之實施例中,金屬層708為具有介於約100Å與約5000Å之間(諸如約500Å)的厚度之銅層或銅合金層。
微影圖案化抗蝕劑層704連同硬光罩層705一起隨後形成於金屬層708上,暴露金屬層708之部分以用於蝕刻。在一個實施例中,微影圖案化抗蝕劑層704可為正調光阻劑、負調光阻劑、UV微影術光阻劑i-線(i-line)光阻劑、電子束抗蝕劑(例如,化學放大式抗蝕劑(chemically amplified resist;CAR))或其他適合的光阻劑。在一個實例中,微影圖案化抗蝕劑層704可包括諸如含氟聚合物、含矽聚合物、羥基苯乙烯之有機聚合物材料或丙烯酸單體,以在硬光罩層705暴露於輻射時提供酸根。硬光罩層705可由介電層或含金屬層製造。硬光罩層705可為介電材料之單個層或含金屬層、介電材料及含金屬材料之複合層,或包括多個層之薄膜堆疊。在第7A圖中所描繪之實施例中,硬光罩層705為雙層堆疊,包括安置於下層706上之上層702,該雙層堆疊在蝕刻製程期間充當蝕刻光罩。在一個實施例中,上層702係選自由以下各者組成之群組的介電層:氧化矽、氮氧化矽、碳化矽、非晶碳、矽氮化碳(SiCN)、氮化矽等,且下層706係選自由以下各者之組成之群組的含金屬層:金屬矽化物、TaN、TiN、AlN、
TaSiN、TiSiN、AlO、AlON、MnN、CoWP、NiW、W、耐火金屬、氮化物或AlN。額外介電層可根據需要插入上層702與下層706之間,插入上層702上方或下層706下方。
在一個實施例中,形成於微影圖案化抗蝕劑層704中之特徵可在先前執行之圖案化製程中轉移至硬光罩層705。微影圖案化抗蝕劑層704可在將特徵自微影圖案化抗蝕劑層704轉移至硬光罩層705之製程期間部分或完全地消耗。在金屬層蝕刻製程期間,主要依賴硬光罩層705作為蝕刻光罩來蝕刻金屬層708。在第7A圖中所描繪之實施例中,微影圖案化抗蝕劑層704之一些部分仍連同圖案化硬光罩層705一起餘留在基板701上,以在金屬蝕刻/圖案化製程期間蝕刻金屬層708。
在方塊604處,執行蝕刻製程以使用硬光罩層705及/或微影圖案化抗蝕劑層704(若有)作為蝕刻光罩來蝕刻金屬層708。將蝕刻氣體混合物供應至處理腔室100中以蝕刻金屬層708中之由圖案化硬光罩層705暴露的部分707,直至暴露阻障層710之下層表面709為止,從而於金屬層708中形成特徵717,如第7B圖中所示。圖案化硬光罩層705連同微影圖案化抗蝕劑層704(若有)一起在金屬層708之蝕刻製程期間充當蝕刻光罩。在大多數實施例中,微影圖案化抗蝕劑層704在金屬層圖案化製程之後經消耗且用盡,在基板上主要留下圖案化硬光罩層705用於後續製程。
在一個實施例中,連續地供應蝕刻氣體混合物以蝕刻金屬層708,直至在金屬層708中形成所要的特徵717為
止,從而暴露阻障層710之下層表面709。選擇來蝕刻金屬層708之蝕刻氣體混合物至少包括含烴氣體,該含烴氣體具有化學式CxHy,其中x及y為範圍分別自1至8及自4至18的整數。含烴氣體之適合的實例包括甲烷(CH4)、乙烷(C2H6)、丙烷(C3H8)、丁烷(C4H10)、戊烷(C5H12)、己烷(C6H14)、丙烯、乙烯、伸丙烯(propylene)、丁烯、戊烯、上述各者之組合等。在一特定實施例中,烴化合物為甲烷(CH4)。
雖然供應蝕刻氣體混合物,但是亦可根據需要將惰性氣體供應至蝕刻氣體混合物中以輔助輪廓控制。在氣體混合物中供應之惰性氣體之實例包括Ar、He、Ne、Kr、Xe等。在一個實施例中,在蝕刻氣體混合物中供應之烴氣可維持在介於約30sccm與約150sccm之間的體積流動速率下。可選的惰性氣體可以介於約50sccm與約300sccm之間的體積流動速率供應至處理腔室。
在蝕刻氣體混合物供應至處理腔室混合物之後,供應RF電源以自該處理腔室中之蝕刻氣體混合物形成電漿。RF電源可以介於約1000瓦特與約3000瓦特之間的蝕刻氣體混合物,且以介於約400kHz與約13.56MHz之間的頻率來供應。可亦根據需要供應RF偏壓功率。可以介於約300瓦特與約1500瓦特之間供應RF偏壓功率。在一個實施例中,RF電源可以介於約500Hz與約10MHz之間的RF頻率使用介於約10%至約95%之間的工作週期脈動。
當供應蝕刻氣體混合物以執行蝕刻製程時,若干製程參數可亦經控制。處理腔室之壓力可控制在介於約0.5毫托
與約500毫托之間,諸如介於約2毫托與約10毫托之間。基板溫度維持在約15攝氏度至約300攝氏度之間,諸如大於50攝氏度,例如介於約60攝氏度與約90攝氏度之間。咸信,大於50攝氏度之溫度的高溫幫助減少基板上之蝕刻副產物沉積之量。可執行蝕刻製程持續介於約30秒與約180秒之間以蝕刻具有介於約200Å與約1200Å之間的厚度的金屬層708。
在方塊605處,可執行可選的清潔製程以自基板表面移除蝕刻副產物或其他污染物。在蝕刻之後,在方塊604處於蝕刻製程期間產生蝕刻副產物714,如第7C圖中所示。在蝕刻製程期間,蝕刻副產物714(若有)可不利地累積且黏附於基板表面之表面上。因此,當蝕刻副產物714存在且餘留在基板701上時,清潔製程為維持基板表面之清潔度所必要的。
在實施例中,清潔製程可為濕式製程,該濕式製程將基板701沉沒、浸漬、淹沒或浸入至包含過氧化物與有機溶劑之溶液中。在另一實施例中,清潔製程可為乾式電漿製程,該乾式電漿製程可藉由電漿(乾式)環境使用基於鹵素、基於氫氣或基於氧氣的化學來自基板701移除蝕刻副產物714及/或污染物。蝕刻副產物714主要為氫碳銅複合物,諸如類CHxCuyHz化合物(x、y、z為整數),其並非以容易自處理腔室泵送出的氣相形成,而是變成落在基板表面上之固體沉澱物。如所執行之清潔製程可有效且及時自基板表面移除蝕刻副產物714,從而留下無污染的表面。
在方塊606處,在可選的清潔製程之後,執行阻障
層蝕刻製程以蝕刻阻障層710,直至暴露低介電常數絕緣介電材料712之下層表面720為止,如第7D圖中所示。用於阻障層710之適合的材料包括金屬矽化物,TaN、TiN、AlN、TaSiN、TiSiN、AlO、AlON、MnN、CoWP、NiW、W、耐火金屬氮化物、AlN等。在第7A圖至第7F圖及第8A圖至第8C露天中所描繪之一個特定實施例中,阻障層710為TaN層。可在併入處理系統500中之諸如在第2圖中所描繪之處理腔室200的處理腔室中執行阻障層蝕刻製程,該處理系統為用來蝕刻金屬層708之處理腔室100所併入的相同系統。替代地,亦可在執行金屬層蝕刻製程的處理腔室100中執行阻障層蝕刻製程,以便將金屬層蝕刻及阻障層蝕刻製程維持在相同處理環境下,而不破壞真空。
阻障層蝕刻製程可包括多個步驟以遞增地且逐漸地蝕刻阻障層710,而不損壞下層低介電常數絕緣介電材料712。在一個實施例中,阻障層蝕刻製程包括至少三個步驟(或更多步驟)以遞增地蝕刻阻障層710。
在方塊606處的阻障層蝕刻製程期間之第一步驟中,執行處理製程以處理阻障層710以改變表面性質來促進阻障層710在後續蝕刻製程中之移除。在第一步驟處執行之處理製程包括將處理氣體混合物供應至諸如在第2圖中所描繪之處理腔室200的處理腔室中。電漿隨後由處理氣體混合物形成以電漿處理阻障層710中之由金屬層708之特徵722暴露的表面709。處理製程將阻障層710激活至激發狀態,從而在未由金屬層708保護的區域中形成已處理阻障層710。阻
障層710在處理後接著可容易地與隨後供應至處理腔室200中的蝕刻氣體反應,從而形成容易泵送出處理腔室200的揮發性氣體副產物。
在一個實施例中,處理氣體混合物包括惰性氣體、含氫氣體或含氮氣體中之至少一者。咸信,在處理氣體混合物中供應之惰性氣體、含氫氣體或含氮氣體可有助於增加由處理氣體混合物形成的電漿中之離子之壽命。離子之增加的壽命可有助於更徹底地與基板701上之阻障層710反應,且更徹底地活化基板701上之阻障層710,藉此在後續蝕刻製程期間增強已活化阻障層710自基板701之移除。
在一個實施例中,利用來執行處理製程的惰性氣體可為Ar氣體、He氣體、Kr等。在利用含氫氣體的實施例中,含氫氣體可包括H2、H2O、NH3等中之至少一者。在利用含氮氣體的實施例中,含氮氣體可包括N2、N2O、NO2、NH3等中之至少一者。在一示範性實施例中,在處理腔室200中供應來執行處理製程的惰性氣體為氦氣。
在電漿處理製程期間,可調節若干製程參數以控制處理製程。在一個示範性實施例中,將處理腔室100中之製程壓力調節為介於約10毫托至約5000毫托之間,諸如介於約50毫托與約300毫托之間。可施加頻率為約13MHz之RF偏壓功率以維持處理氣體混合物中之電漿。例如,可施加約小於550瓦特(諸如約100瓦特至約500瓦特)之RF偏壓功率以維持處理腔室200內側之電漿。可使處理氣體混合物以介於約50sccm至約200sccm之間的速率流動至腔室中。將
基板溫度維持在約25攝氏度至約300攝氏度之間,諸如在約50攝氏度與約140攝氏度之間,例如在約50攝氏度與約130攝氏度之間,諸如約110攝氏度。
在一個實施例中,使基板701經受處理製程持續約5秒至約5分鐘之間,取決於操作溫度、氣體之壓力及流動速率。例如,可使基板701暴露於處理製程持續約30秒至約90秒。在一示範性實施例中,使基板暴露於處理製程持續約90秒或更少。
在處理製程之後,執行在方塊606處的阻障層蝕刻製程之第二步驟。在第二步驟處,在對基板701執行處理製程之後,對基板701執行遠端電漿蝕刻製程以蝕刻阻障層710。遠端電漿蝕刻製程為執行來緩慢移除由基板701上之金屬層708暴露的阻障層710的溫和蝕刻製程。藉由在流動處理氣體以用於在處理製程之後蝕刻阻障層710之前,將蝕刻氣體混合物供應至處理腔室200中之電漿空腔250中,以由處理氣體混合物在電漿空腔250中形成遠端電漿來執行遠端電漿蝕刻製程。
在一個實施例中,用來移除阻障層710之蝕刻氣體混合物為氨氣(NH3)氣體及三氟化氮(NF3)氣體之混合物。蝕刻氣體混合物中使用之氨氣(NH3)氣體可根據需要以N2氣體替換。另外,諸如H2、Ar、He之氣體可亦添加至蝕刻氣體混合物以改良蝕刻效率。引入處理腔室中之每一氣體之量可經改變且經調整來適應例如將要移除之阻障層710之厚度、正處理之基板之幾何形狀、電漿空腔之容積容量、腔室主體之容
積容量以及耦接至腔室主體之真空系統之能力。
因為電漿係在電漿空腔250中遠端地產生,所以自來自遠端電漿的蝕刻氣體混合物解離之蝕刻劑相對適度且溫和,以便緩慢地、溫和地且逐漸地使阻障層710化學反應,直至暴露下層低介電常數絕緣介電材料712為止,如第7D圖中所示。咸信,在遠端電漿源中,氨氣(NH3)氣體及三氟化氮(NF3)氣體在遠端電漿空腔250中經解離,從而形成氟化銨(NH4F)及/或具有HF之氟化銨(NH4F.HF)。一旦將氟化銨(NH4F)及具有HF之氟化銨(NH4F.HF)之蝕刻劑引入處理腔室200之處理區域241,氟化銨(NH4F)及具有HF之氟化銨(NH4F.HF)之蝕刻劑即可在到達基板後與阻障層710反應,從而形成主要以固態的含NH4鹽。氟化銨(NH4F)及具有HF之氟化銨(NH4F.HF)之蝕刻劑使阻障層710化學反應,從而形成以固態的含NH4鹽,該含NH4鹽稍後將藉由使用低溫昇華製程自基板表面移除。
在一或多個實施例中,添加來提供蝕刻氣體混合物之氣體具有氨氣(NH3)比三氟化氮(NF3)之至少1:1莫耳比率。在一或多個實施例中,蝕刻氣體混合物之莫耳比率為至少約3:1(氨氣比三氟化氮)。氣體以約5:1(氨氣比三氟化氮)至約20:1之莫耳比率引入處理腔室100中。在另一實施例中,蝕刻氣體混合物之莫耳比率為約5:1(氨氣比三氟化氮)至約10:1。
在一個實施例中,在蝕刻氣體混合物中可亦供應其他類型之氣體,諸如惰性氣體或運載氣體,以有助於將蝕刻
氣體混合物運載至蝕刻處理腔室100之處理區域241中。惰性氣體或運載氣體之適合的實例包括Ar、He、N2、H2、O2、N2O、NO2、NO等中之至少一者。在一個實施例中,可供應至處理腔室200中之惰性氣體或運載氣體為以介於約500sccm與約2000sccm之間的體積流動速率之Ar或He及H2或N2。
當供應蝕刻氣體混合物以執行遠端電漿源蝕刻製程時,基板溫度可維持在介於約40攝氏度與約150攝氏度之間的範圍處,諸如約110攝氏度。在將蝕刻氣體混合物供應至處理腔室之後,隨後可蝕刻阻障層710,從而在基板表面上形成固體蝕刻副產物,諸如銨鹽。餘留在基板701上之蝕刻副產物銨鹽具有相對低的熔點,諸如約100攝氏度,該相對低的熔點允許副產物銨鹽藉由在以下第三步驟處執行的昇華製程自基板移除。可連續執行蝕刻製程,直至安置於基板701上之阻障層710全部已反應且轉換成蝕刻副產物為止。
在蝕刻製程期間,可調節若干製程參數以控制蝕刻製程。在一個示範性實施例中,將處理腔室100中之製程壓力調節至介於約500毫托至約5000毫托之間,諸如介於約500毫托與約2000毫托之間。可施加頻率為約80KHz之RF電源以維持蝕刻氣體混合物中之電漿。例如,可將約20瓦特至約800瓦特,諸如約300瓦特與約800瓦特,例如約600瓦特之RF電源施加至蝕刻氣體混合物。如本文所提及之RF電源可為自電源252供應至電極243、245的RF功率。在一個實施例中,RF電源可以約80KHz之頻率提供功率。
在方塊606之阻障層蝕刻製程之第三步驟處,在完成蝕刻製程且阻障層710已大體上反應且轉換成蝕刻副產物之後,執行昇華製程以使蝕刻副產物昇華為可泵送出處理腔室200的揮發性狀態。昇華製程自基板701移除蝕刻副產物。昇華製程可在處理製程及遠端電漿蝕刻製程所在的、執行該第一步驟及第二步驟所在的相同腔室(諸如如以上所描述之處理腔室200)中執行。替代地,昇華製程可根據需要在系統500之分開的處理腔室處執行。
昇華製程可為利用電漿能量來使蝕刻副產物自基板701昇華的電漿退火製程。來自電漿之熱能可由於諸如銨鹽之蝕刻副產物之低熔(昇華)點的本質而有效地移除蝕刻副產物。
在一個實施例中,昇華製程可利用低RF偏壓功率電漿處理製程來溫和地且適度地處理基板,而不損壞基板表面。在一個實施例中,低溫電漿製程可使用低RF偏壓功率(諸如小於約30瓦特之功率),連同控制經控制在約20攝氏度與約150攝氏度之間(諸如約110攝氏度)的基板溫度,以使蝕刻副產物自基板表面昇華。
昇華製程係藉由將昇華氣體混合物供應至處理腔室200中來執行。電漿隨後由昇華氣體混合物中之電漿形成以電漿退火基板701,從而形成容易泵送出處理腔室200的揮發性氣體副產物。
在一個實施例中,昇華氣體混合物包括含氫氣體、含氮氣體或惰性氣體中之至少一者。咸信,在電漿退火氣體
混合物中供應之含氫氣體、含氮氣體或惰性氣體可有助於增加由昇華氣體混合物形成的電漿中之離子之壽命,藉此有效地自基板701移除蝕刻副產物。離子之增加的壽命可有助於更徹底地與基板701上之蝕刻副產物反應且更徹底地活化基板701上之蝕刻副產物,藉此增強蝕刻副產物自基板701之移除。
在昇華製程期間,可調節若干製程參數以控制昇華製程。可施加頻率為約13MHz之RF偏壓功率以維持處理氣體混合物中之電漿。例如,可施加小於30瓦特之RF偏壓功率來維持處理腔室200內側之電漿。可使昇華製程混合物以介於約100sccm至約2000sccm之間(諸如約1000sccm)的速率流動至腔室中。將基板溫度維持在約20攝氏度與約150攝氏度之間,諸如約110攝氏度。在一些實施例中,無功率施加至電極243、245。
請注意,在方塊606處執行的阻障層蝕刻製程之三個步驟可重複地(亦即,循環地)執行,直至移除阻障層710以暴露下層低介電常數絕緣介電材料712為止。重複製程可在不過渡攻擊性地侵蝕下層基板的情況下循環地且遞增地蝕刻阻障層710,藉此提供良好介面蝕刻控制及適當蝕刻停止終端點。使用重複處理、蝕刻製程及昇華製程的遞增蝕刻改良特徵垂直度且促進阻障層710間的蝕刻選擇性,而不損壞金屬層708之拐角或輪廓,藉此增強光罩之精確度以將特徵臨界尺寸(critical dimensions;CD)轉移至阻障層710。
請注意,在阻障層蝕刻製程之後,硬光罩層705可
經消耗或用盡。在仍存在硬光罩層705之一些部分餘留在基板表面上的實施例中,可根據需要執行硬光罩層移除製程之額外步驟,以自基板移除硬光罩層705。
視需要,在方塊606處之阻障蝕刻製程之後,可執行類似於在方塊605處所描繪之清潔製程的可選的清潔製程,以根據需要在執行後續製程之前清潔經蝕刻阻障層表面及金屬層表面。請注意,可亦在執行金屬層蝕刻製程及阻障層蝕刻製程所在的處理系統(諸如在第5圖中所描繪之處理系統500)中執行可選的清潔製程。
在方塊608處,在阻障層蝕刻製程之後,可執行表面處理製程以移動可潛在地餘留在金屬層708上的污染物。表面處理製程可為電漿處理製程以移除可在蝕刻製程期間產生的污染物或金屬氧化物,該蝕刻製程包括金屬層蝕刻製程及阻障層蝕刻製程。表面處理製程包括將處理氣體混合物供應至處理腔室。表面處理製程可在執行阻障蝕刻製程所在的相同腔室中執行。替代地,表面處理製程可在將執行諸如選擇性金屬沉積製程或襯裡層沉積製程的下一個製程所在的腔室中執行,該選擇性金屬沉積製程或襯裡層沉積製程稍後將在方塊610、612處加以描述。
表面處理電漿由處理氣體混合物形成以電漿處理基板701,從而移除非所要的金屬氧化物及污染物(若有)。在一個實施例中,處理氣體混合物包括惰性氣體、含氫氣體及含氮氣體中之至少一者。在一個實施例中,用來執行處理製程的惰性氣體可為Ar氣體、He氣體、Kr等。在利用含氫氣
體的實施例中,含氫氣體可包括H2、H2O、NH3等中之至少一者。在利用含氮氣體的實施例中,含氮氣體可包括N2、N2O、NO2、NH3等中之至少一者。在一示範性實施例中,用來執行表面處理製程的氣體混合物包括H2氣體及NH3氣體。
在表面處理製程期間,可調節若干製程參數以控制處理製程。在一個示範性實施例中,將處理腔室100中之製程壓力調整為介於約400毫托至約2托之間。可施加頻率為約13MHz之RF偏壓功率以維持處理氣體混合物中之電漿。例如,可施加約小於2000瓦特(諸如約100瓦特至約500瓦特)之RF偏壓功率以維持處理腔室內側之電漿。可使處理氣體混合物以介於約400sccm至約1500sccm之間的速率流動至腔室中。將基板溫度維持在約25攝氏度至約300攝氏度之間,諸如在約50攝氏度與約140攝氏度之間。
在方塊610處,在處理且清潔基板表面之後,執行選擇性金屬沈積製程以在金屬層708之上表面728上沉積金屬封蓋層716,如第7E圖中所示。金屬封蓋層716可密封金屬層708之暴露表面728,以便一旦金屬層708經暴露,則降低金屬層708被氧化或污染之可能性。金屬層708經選擇以由具有相對良好的耐氧化性(亦即,與金屬層708之材料相比)及良好的金屬電導率之材料製造以便維持所要範圍之接觸電阻率。在一個實施例中,金屬封蓋層716可為鈷層、鎢層、鎳層、鋁層、釕層或含錳層。請注意,金屬封蓋層716可僅選擇性地形成於金屬層708之上表面728上。
在一個實施例中,金屬封蓋層716為具有介於約5Å
與約75Å之間的厚度之Co層。
請注意,金屬封蓋層716可在不破壞真空且無大氣暴露的情況下於併入系統500中的PVD腔室中形成,該PVD腔室諸如在第3圖中所描繪之腔室300。請注意,金屬蝕刻製程、阻障蝕刻製程及金屬封蓋層沉積製程可分別於諸如處理腔室100、200、300之一或多個不同處理腔室中形成,所有該一或多個不同處理腔室整合併入諸如群集系統之單個真空處理系統(例如,在第5圖中所描繪之多腔室處理系統500)中,以便在不破壞真空及使基板701暴露於周圍大氣的情況下連序地執行製程。
在方塊612處,在於基板上形成金屬封蓋層716之後,隨後執行襯裡沉積製程以形成覆蓋基板701之表面的襯裡層724,該表面包括金屬封蓋層716之上表面730以及金屬封蓋層718及金屬層708之側壁726,如第7F圖中所示。形成於基板701上之襯裡層724可於併入在第5圖中所描繪之處理腔室500中的諸如第4圖中所描繪之處理腔室400的CVD腔室中(尤其在可流動CVD腔室中)形成。請注意,襯裡層724可連同金屬蝕刻製程、阻障蝕刻製程及金屬封蓋層製程一起於可流動CVD腔室中形成,而不破壞真空且無大氣暴露。請注意,金屬蝕刻製程、阻障蝕刻製程及金屬封蓋層沉積製程可分別於諸如處理腔室100、200、300、400之一或多個不同處理腔室中形成,所有該一或多個不同處理腔室整合併入諸如群集系統之單個真空處理系統(例如,在第5圖中所描繪之多腔室處理系統500)中,以便在不破壞真空及使
基板701暴露於周圍大氣的情況下連序地執行製程。
如形成於基板701上之襯裡層724可為具有低介電常數之介電層,諸如小於4.0之低介電常數(例如,低介電常數材料)。襯裡層724可選自可有助於以良好介面性質橋聯金屬封蓋層716及後續塊體介電絕緣層(稍後將填充於金屬層708內)之材料。襯裡層724可有助於金屬封蓋層716與後續塊體介電絕緣層之間的介面黏附,而無非所要的裂縫或剝落。
襯裡層724可形成為薄層,以便在不改變整個互連結構之電導率、電阻率及電容的情況下維持良好互連完整性。在一個實施例中,襯裡層724為具有低介電常數之介電層,諸如小於4.0之低介電常數(例如,低介電常數材料),以便維持與金屬封蓋層716及金屬層708之良好接觸電阻率。在一個實施例中,襯裡層724可為介電材料,諸如無氧含矽碳材料,例如,SiCN、SiN、AlN、SiC、AlCN等。替代地,襯裡層724可為任何適合的有機介電材料、聚合物材料,諸如聚醯胺、旋轉塗佈玻璃(spin on glass;SOG)等。在一個實施例中,襯裡層724可為具有介於約5Å與約50Å之間的厚度的SiCN或SiC層。
在一個實施例中,供應至沉積腔室400中用於形成襯裡層724的氣體混合物可包括介電材料前驅物及處理前驅物。介電材料前驅物之適合的實例包括矽烷、二矽烷、甲基矽烷、二甲基矽烷、三甲基矽烷、四甲基矽烷、四乙氧基矽烷(tetraethoxysilane;TEOS)、三乙氧基矽烷(triethoxysilane;TES)、八甲基環四矽氧烷(octamethylcyclotetrasiloxane;
OMCTS)、四甲基-二矽氧烷(tetramethyl-disiloxane;TMDSO)、四甲基環四矽氧烷(tetramethylcyclotetrasiloxane;TMCTS)、四甲基-二乙氧基-二矽氧烷(tetramethyl-diethoxyl-disiloxane;TMDDSO)、二甲基-二甲氧基-矽烷(dimethyl-dimethoxyl-silane;DMDMS)或上述各者之組合。用於氮化矽之沉積之額外前驅物包括含SixNyHz前驅物(諸如矽基-胺及其衍生物,包括三矽基胺(trisillylamine;TSA)及二矽基胺(disillylamine;DSA))、含SixNyHzOzz前驅物、含SixNyHzClzz前驅物或上述各者之組合。在一個示範性實施例中,用於沉積襯裡層724之含矽前驅物為三矽基胺(trisillylamine;TSA)。
另外,處理前驅物之適合實例可包括含氮前驅物。含氮前驅物之適合實例包括H2/N2混合物、N2、NH3、NH4OH、N2、包括N2H4蒸汽的NxHy化合物、NO、N2O、NO2等。此外,處理前驅物可亦包括含氫化合物、含氧化合物或上述兩者之組合。適合的處理前驅物之實例包括選自由以下各者組成之群組的化合物中之一或多者:H2、H2/N2混合物、O3、O2、H2O2、CO2、水蒸汽或上述各者之組合。處理前驅物可諸如於RPS單元中經電漿激發以包括含N*自由基及/或H*自由基及/或含O*自由基或電漿,例如,NH3、NH2 *、NH*、N*、H*、O*、N*O*或上述各者之組合。處理前驅物可替代地根據需要包括前驅物中之一或多者。在一個實施例中,用於沉積襯裡層724之處理前驅物為NH3氣體及CO2氣體。亦可與提供至沉積腔室400的氣體混合物一起包括一或多個惰性氣體。惰
性氣體可包括但不限於稀有氣體,諸如Ar、He、Xe等。
在一替代實施例中,執行方塊610處之選擇性金屬沉積製程及方塊612處之襯裡沉積製程的次序可參考第8A圖至第8C圖以如由箭頭614所指示的倒序執行。類似於以上描述,在方塊608處之表面處理製程之後,可執行方塊612處之襯裡沉積製程以在基板801上形成襯裡層802,該襯裡層覆蓋硬光罩層705(若有)及金屬層708之側壁726兩者,如第8A圖中所示。隨後,可執行包括CMP製程或蝕刻製程之額外步驟以自金屬層708之上表面728移除襯裡層802,從而僅留下金屬層708之側壁726上的襯裡層802。隨後,可接著執行方塊610處之選擇性金屬沉積製程以在金屬層708之表面728上選擇性地形成金屬封蓋層808,如第8C圖中所示。類似地,所有此等製程步驟在製造第8A圖至第8C圖之互連結構時可亦於在第5圖中所描繪之處理系統500中製造,而不破壞真空且使基板801暴露於周圍大氣。
因此,提供用於形成半導體元件之互連之方法。形成於單個電漿系統中之金屬蝕刻製程、阻障層蝕刻製程、選擇性金屬沉積製程及襯裡層沉積之整合可有效地保護金屬線免於暴露於大氣,藉此消除自然氧化物形成或污染之可能性,從而維持良好介面控制。藉由利用形成互連結構之適當整合順序,可在最小氧化物或污染產生的情況下控制金屬線,藉此增加製造靈活性而不使元件效能降級。
雖然前述內容針對本發明之實施例,但可在不脫離本發明之基本範疇的情況下設計本發明之其他及進一步實施
例,且本發明之範疇由以下申請專利範圍決定。
701‧‧‧基板
708‧‧‧金屬層
710‧‧‧阻障層/已處理阻障層
712‧‧‧低介電常數絕緣介電材料
718‧‧‧金屬封蓋層
724‧‧‧襯裡層
726‧‧‧側壁
728‧‧‧上表面/暴露表面
730‧‧‧上表面
Claims (20)
- 一種用於形成半導體元件之一互連結構之方法,該方法包含以下步驟:將一阻障層蝕刻氣體混合物供應至安置有一基板之一第一處理腔室中,以蝕刻一阻障層中由一圖案化金屬層暴露之部分,直至暴露該下層基板為止,該第一處理腔室安置於一處理系統中;以及在一第二處理腔室中於該基板上形成覆蓋該經蝕刻阻障層的一襯裡層,該第二處理腔室安置於該處理系統中。
- 如請求項1所述之方法,進一步包含以下步驟:在一第三處理腔室中於該金屬層之一表面上形成一金屬封蓋層,該第三處理腔室安置於電漿系統中。
- 如請求項1所述之方法,其中該阻障層係由一材料製造,該材料選自由以下各者組成之群組:金屬矽化物、TaN、TiN、AlN、TaSiN、TiSiN、AlO、AlON、MnN、CoWP、NiW、W、耐火金屬氮化物或AlN。
- 如請求項1所述之方法,其中將一阻障層蝕刻氣體混合物供應至安置於該處理系統中之該第一處理腔室以蝕刻該阻障層之部分之步驟進一步包含以下步驟:藉由在該第二處理腔室中供應一處理氣體來對該阻障層執行一處理製程; 使用由包括NF3及NH3之一氣體混合物形成之一遠端電漿源來執行一蝕刻製程。
- 如請求項4所述之方法,進一步包含以下步驟:對該基板執行一昇華製程。
- 如請求項1所述之方法,其中將一阻障層蝕刻氣體混合物供應至安置於該處理系統中之該第一處理腔室以蝕刻該阻障層之部分之步驟進一步包含以下步驟:在該阻障層蝕刻製程之後,但在形成該襯裡層之前,藉由供應包括NH3及H2之一氣體混合物來執行一表面處理製程。
- 如請求項2所述之方法,其中該金屬封蓋層係在形成該襯裡層之前形成於該金屬層上。
- 如請求項2所述之方法,進一步包含以下步驟:自該金屬層之一上表面移除該襯裡層之部分,以允許該金屬封蓋層選擇性地形成於該金屬層之該上表面上。
- 如請求項1所述之方法,其中該阻障層形成於該金屬層與該基板之間。
- 如請求項1所述之方法,其中該襯裡層為一無氧含矽碳材料。
- 如請求項2所述之方法,其中該金屬封蓋層係由一材料製造,該材料選自由以下各者組成之一群組:含鈷、鎢、鎳、鋁、釕及錳之層。
- 如請求項1所述之方法,其中該金屬層包括銅。
- 如請求項4所述之方法,其中該處理氣體包括He氣體。
- 如請求項6所述之方法,進一步包含以下步驟:在該阻障層蝕刻之後,但在該表面處理製程之前,對該基板執行一清潔製程。
- 一種用於形成半導體元件之一互連結構之方法,該方法包含以下步驟:在安置於一處理系統中之一第一處理腔室中對一基板執行一金屬蝕刻製程,以蝕刻安置於一基板上之一金屬層,其中該基板具有安置於一阻障層上之該金屬層,一圖案化硬光罩層安置於該金屬層上以暴露該金屬層之部分以供蝕刻;在安置於該處理系統中之一第二處理腔室中執行一阻障層蝕刻製程,以蝕刻在該金屬蝕刻製程之後由該金屬層暴露的該阻障層;以及 在安置於該電漿處理腔室中之一第三處理腔室中對該基板執行一襯裡層沉積製程,以在該基板上形成一襯裡層。
- 如請求項15所述之方法,進一步包含以下步驟:在形成該襯裡層之前,執行一金屬封蓋層沉積製程以在該金屬層上形成一金屬封蓋層。
- 如請求項15所述之方法,進一步包含以下步驟:自該金屬層之一上表面移除該襯裡層之一部分;以及在該金屬層之該上表面上選擇性地形成該金屬封蓋層。
- 如請求項16所述之方法,其中該金屬封蓋層係在該電漿處理腔室中形成。
- 一種用於形成半導體元件之一互連結構之方法,該方法包含以下步驟:對一基板執行一金屬蝕刻製程以蝕刻安置於一基板上之一金屬層,其中該基板具有安置於一阻障層上之該金屬層,一圖案化硬光罩層安置於該金屬層上以暴露該金屬層之部分以供蝕刻;執行一阻障層蝕刻製程以蝕刻在該金屬蝕刻製程之後由該金屬層暴露的該阻障層;以及 對該基板執行一襯裡層沉積製程以在該基板上形成一襯裡層,其中該阻障層蝕刻製程及該襯裡層沉積製程係在不破壞真空的情況下於一處理系統中形成。
- 如請求項19所述之方法,進一步包括以下步驟:執行一金屬封蓋層製程以在不破壞真空的情況下在該電漿處理腔室中於該金屬層上選擇性地形成一金屬封蓋層。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201461951386P | 2014-03-11 | 2014-03-11 | |
| US61/951,386 | 2014-03-11 | ||
| US14/276,879 US9508561B2 (en) | 2014-03-11 | 2014-05-13 | Methods for forming interconnection structures in an integrated cluster system for semicondcutor applications |
| US14/276,879 | 2014-05-13 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201546876A true TW201546876A (zh) | 2015-12-16 |
| TWI685017B TWI685017B (zh) | 2020-02-11 |
Family
ID=54069659
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104107769A TWI685017B (zh) | 2014-03-11 | 2015-03-11 | 在針對半導體應用之整合群集系統中形成互連結構的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US9508561B2 (zh) |
| TW (1) | TWI685017B (zh) |
| WO (1) | WO2015138056A1 (zh) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI693297B (zh) * | 2016-04-25 | 2020-05-11 | 美商應用材料股份有限公司 | 用於自我組裝單層製程的化學輸送腔室 |
| TWI698029B (zh) * | 2018-11-28 | 2020-07-01 | 財團法人金屬工業研究發展中心 | 形成半導體結構之方法 |
| TWI712105B (zh) * | 2019-10-31 | 2020-12-01 | 新唐科技股份有限公司 | 半導體裝置與其製造方法 |
| TWI802376B (zh) * | 2017-12-29 | 2023-05-11 | 美商美光科技公司 | 用於形成高深寬比之開口之方法、用於形成高深寬比之特徵之方法、及相關半導體裝置 |
| TWI807350B (zh) * | 2020-06-25 | 2023-07-01 | 日商日立全球先端科技股份有限公司 | 真空處理方法 |
| TWI822758B (zh) * | 2018-05-17 | 2023-11-21 | 瑞士商艾維太克股份有限公司 | 真空處理基板或製造經真空處理基板之方法及真空沉積設備 |
Families Citing this family (31)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9611552B2 (en) | 2015-03-13 | 2017-04-04 | Varian Semiconductor Equipment Associates, Inc. | System and method for controllable non-volatile metal removal |
| US10256076B2 (en) | 2015-10-22 | 2019-04-09 | Applied Materials, Inc. | Substrate processing apparatus and methods |
| KR102196746B1 (ko) * | 2016-06-03 | 2020-12-30 | 어플라이드 머티어리얼스, 인코포레이티드 | 반도체 기판들에서 탄소 오염물질들 및 표면 산화물을 제거하기 위한 프로세스 챔버들을 갖는 진공 플랫폼 |
| US9806018B1 (en) | 2016-06-20 | 2017-10-31 | International Business Machines Corporation | Copper interconnect structures |
| US10858727B2 (en) | 2016-08-19 | 2020-12-08 | Applied Materials, Inc. | High density, low stress amorphous carbon film, and process and equipment for its deposition |
| CN107527799A (zh) * | 2017-08-31 | 2017-12-29 | 长江存储科技有限责任公司 | 一种图案化方法 |
| US20210082696A1 (en) * | 2018-03-01 | 2021-03-18 | Applied Materials, Inc. | Systems and methods of formation of a metal hardmask in device fabrication |
| US10692759B2 (en) * | 2018-07-17 | 2020-06-23 | Applied Materials, Inc. | Methods for manufacturing an interconnect structure for semiconductor devices |
| US10950460B2 (en) | 2018-08-08 | 2021-03-16 | Tokyo Electron Limited | Method utilizing using post etch pattern encapsulation |
| US11114306B2 (en) * | 2018-09-17 | 2021-09-07 | Applied Materials, Inc. | Methods for depositing dielectric material |
| US10665493B1 (en) * | 2018-11-06 | 2020-05-26 | Mikro Mesa Technology Co., Ltd. | Micro device electrostatic chuck |
| WO2020172070A1 (en) * | 2019-02-22 | 2020-08-27 | Lam Research Corporation | Electrostatic chuck with powder coating |
| JP7373302B2 (ja) * | 2019-05-15 | 2023-11-02 | 株式会社Screenホールディングス | 基板処理装置 |
| US11342225B2 (en) * | 2019-07-31 | 2022-05-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Barrier-free approach for forming contact plugs |
| EP4017924A4 (en) | 2019-08-21 | 2023-11-08 | FUJIFILM Electronic Materials U.S.A., Inc. | SURFACE TREATMENT COMPOSITIONS AND METHODS |
| JP7427155B2 (ja) * | 2019-08-23 | 2024-02-05 | 東京エレクトロン株式会社 | 別の金属及び誘電体に対してチューニング可能な選択性を有するチタン含有材料層の非プラズマエッチング |
| US11276560B2 (en) * | 2019-08-30 | 2022-03-15 | Mattson Technology, Inc. | Spacer etching process |
| US11205589B2 (en) * | 2019-10-06 | 2021-12-21 | Applied Materials, Inc. | Methods and apparatuses for forming interconnection structures |
| US20210175075A1 (en) * | 2019-12-09 | 2021-06-10 | Applied Materials, Inc. | Oxygen radical assisted dielectric film densification |
| TW202141693A (zh) * | 2020-03-10 | 2021-11-01 | 美商應用材料股份有限公司 | 選擇性氧化及簡化預清潔 |
| US11584993B2 (en) | 2020-10-19 | 2023-02-21 | Applied Materials, Inc. | Thermally uniform deposition station |
| WO2022186941A1 (en) * | 2021-03-03 | 2022-09-09 | Applied Materials, Inc. | Selective barrier metal etching |
| US12181801B2 (en) * | 2021-05-03 | 2024-12-31 | Applied Materials, Inc. | Chamber and methods of treating a substrate after exposure to radiation |
| US11749532B2 (en) | 2021-05-04 | 2023-09-05 | Applied Materials, Inc. | Methods and apparatus for processing a substrate |
| US12315735B2 (en) | 2021-07-31 | 2025-05-27 | Applied Materials, Inc. | Methods for removing etch stop layers |
| US20230042277A1 (en) * | 2021-08-06 | 2023-02-09 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor processing tool and method for passivation layer formation and removal |
| JP7462065B2 (ja) * | 2022-03-29 | 2024-04-04 | 株式会社Kokusai Electric | 基板処理方法、半導体装置の製造方法、プログラム、および基板処理装置 |
| US12334356B2 (en) * | 2022-06-06 | 2025-06-17 | Tokyo Electron Limited | Plasma etching tools and systems |
| US20240288220A1 (en) * | 2023-02-24 | 2024-08-29 | Applied Materials, Inc. | Convective substrate cooling with minimal pressure change |
| WO2024233369A1 (en) * | 2023-05-08 | 2024-11-14 | Lam Research Corporation | ANISOTROPIC THERMAL ETCHING OF SiO2 |
| US12387912B2 (en) * | 2023-07-06 | 2025-08-12 | Applied Materials, Inc. | Shield ring mounting using compliant hardware |
Family Cites Families (59)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6482262B1 (en) | 1959-10-10 | 2002-11-19 | Asm Microchemistry Oy | Deposition of transition metal carbides |
| KR100261017B1 (ko) | 1997-08-19 | 2000-08-01 | 윤종용 | 반도체 장치의 금속 배선층을 형성하는 방법 |
| US6348376B2 (en) | 1997-09-29 | 2002-02-19 | Samsung Electronics Co., Ltd. | Method of forming metal nitride film by chemical vapor deposition and method of forming metal contact and capacitor of semiconductor device using the same |
| US6143476A (en) | 1997-12-12 | 2000-11-07 | Applied Materials Inc | Method for high temperature etching of patterned layers using an organic mask stack |
| KR100275727B1 (ko) | 1998-01-06 | 2001-01-15 | 윤종용 | 반도체 장치의 커패시터 형성방법 |
| JP3955386B2 (ja) | 1998-04-09 | 2007-08-08 | 富士通株式会社 | 半導体装置及びその製造方法 |
| KR100319888B1 (ko) | 1998-06-16 | 2002-01-10 | 윤종용 | 선택적 금속층 형성방법, 이를 이용한 커패시터 형성 및 콘택홀 매립방법 |
| US6010966A (en) | 1998-08-07 | 2000-01-04 | Applied Materials, Inc. | Hydrocarbon gases for anisotropic etching of metal-containing layers |
| KR100287180B1 (ko) | 1998-09-17 | 2001-04-16 | 윤종용 | 계면 조절층을 이용하여 금속 배선층을 형성하는 반도체 소자의 제조 방법 |
| KR100327328B1 (ko) | 1998-10-13 | 2002-05-09 | 윤종용 | 부분적으로다른두께를갖는커패시터의유전막형성방버뵤 |
| US6277745B1 (en) | 1998-12-28 | 2001-08-21 | Taiwan Semiconductor Manufacturing Company | Passivation method of post copper dry etching |
| KR100331544B1 (ko) | 1999-01-18 | 2002-04-06 | 윤종용 | 반응챔버에 가스를 유입하는 방법 및 이에 사용되는 샤워헤드 |
| US6200893B1 (en) | 1999-03-11 | 2001-03-13 | Genus, Inc | Radical-assisted sequential CVD |
| US6305314B1 (en) | 1999-03-11 | 2001-10-23 | Genvs, Inc. | Apparatus and concept for minimizing parasitic chemical vapor deposition during atomic layer deposition |
| US6511539B1 (en) | 1999-09-08 | 2003-01-28 | Asm America, Inc. | Apparatus and method for growth of a thin film |
| FI117942B (fi) | 1999-10-14 | 2007-04-30 | Asm Int | Menetelmä oksidiohutkalvojen kasvattamiseksi |
| KR100304714B1 (ko) | 1999-10-20 | 2001-11-02 | 윤종용 | 금속 할로겐 가스를 사용한 반도체 소자의 금속 박막 형성방법 |
| US6344419B1 (en) | 1999-12-03 | 2002-02-05 | Applied Materials, Inc. | Pulsed-mode RF bias for sidewall coverage improvement |
| FI20000099A0 (fi) | 2000-01-18 | 2000-01-18 | Asm Microchemistry Ltd | Menetelmä metalliohutkalvojen kasvattamiseksi |
| US6251242B1 (en) | 2000-01-21 | 2001-06-26 | Applied Materials, Inc. | Magnetron and target producing an extended plasma region in a sputter reactor |
| US6277249B1 (en) | 2000-01-21 | 2001-08-21 | Applied Materials Inc. | Integrated process for copper via filling using a magnetron and target producing highly energetic ions |
| EP1266054B1 (en) | 2000-03-07 | 2006-12-20 | Asm International N.V. | Graded thin films |
| FI117979B (fi) | 2000-04-14 | 2007-05-15 | Asm Int | Menetelmä oksidiohutkalvojen valmistamiseksi |
| KR100363088B1 (ko) | 2000-04-20 | 2002-12-02 | 삼성전자 주식회사 | 원자층 증착방법을 이용한 장벽 금속막의 제조방법 |
| US6482733B2 (en) | 2000-05-15 | 2002-11-19 | Asm Microchemistry Oy | Protective layers prior to alternating layer deposition |
| JP5173101B2 (ja) | 2000-05-15 | 2013-03-27 | エイエスエム インターナショナル エヌ.ヴェー. | 集積回路の製造方法 |
| US6620723B1 (en) | 2000-06-27 | 2003-09-16 | Applied Materials, Inc. | Formation of boride barrier layers using chemisorption techniques |
| US6551929B1 (en) | 2000-06-28 | 2003-04-22 | Applied Materials, Inc. | Bifurcated deposition process for depositing refractory metal layers employing atomic layer deposition and chemical vapor deposition techniques |
| US6585823B1 (en) | 2000-07-07 | 2003-07-01 | Asm International, N.V. | Atomic layer deposition |
| US6660660B2 (en) | 2000-10-10 | 2003-12-09 | Asm International, Nv. | Methods for making a dielectric stack in an integrated circuit |
| KR100385947B1 (ko) | 2000-12-06 | 2003-06-02 | 삼성전자주식회사 | 원자층 증착 방법에 의한 박막 형성 방법 |
| US6416822B1 (en) | 2000-12-06 | 2002-07-09 | Angstrom Systems, Inc. | Continuous method for depositing a film by modulated ion-induced atomic layer deposition (MII-ALD) |
| US6428859B1 (en) | 2000-12-06 | 2002-08-06 | Angstron Systems, Inc. | Sequential method for depositing a film by modulated ion-induced atomic layer deposition (MII-ALD) |
| US6630201B2 (en) | 2001-04-05 | 2003-10-07 | Angstron Systems, Inc. | Adsorption process for atomic layer deposition |
| US6464779B1 (en) | 2001-01-19 | 2002-10-15 | Novellus Systems, Inc. | Copper atomic layer chemical vapor desposition |
| US7005372B2 (en) | 2003-01-21 | 2006-02-28 | Novellus Systems, Inc. | Deposition of tungsten nitride |
| US6607976B2 (en) | 2001-09-25 | 2003-08-19 | Applied Materials, Inc. | Copper interconnect barrier layer structure and formation method |
| US7049226B2 (en) | 2001-09-26 | 2006-05-23 | Applied Materials, Inc. | Integration of ALD tantalum nitride for copper metallization |
| US20030059538A1 (en) | 2001-09-26 | 2003-03-27 | Applied Materials, Inc. | Integration of barrier layer and seed layer |
| US6620956B2 (en) | 2001-11-16 | 2003-09-16 | Applied Materials, Inc. | Nitrogen analogs of copper II β-diketonates as source reagents for semiconductor processing |
| US6620670B2 (en) | 2002-01-18 | 2003-09-16 | Applied Materials, Inc. | Process conditions and precursors for atomic layer deposition (ALD) of AL2O3 |
| US7276441B1 (en) | 2003-04-15 | 2007-10-02 | Lsi Logic Corporation | Dielectric barrier layer for increasing electromigration lifetimes in copper interconnect structures |
| US7470997B2 (en) * | 2003-07-23 | 2008-12-30 | Megica Corporation | Wirebond pad for semiconductor chip or wafer |
| US20060051966A1 (en) | 2004-02-26 | 2006-03-09 | Applied Materials, Inc. | In-situ chamber clean process to remove by-product deposits from chemical vapor etch chamber |
| US20070123051A1 (en) | 2004-02-26 | 2007-05-31 | Reza Arghavani | Oxide etch with nh4-nf3 chemistry |
| US7780793B2 (en) | 2004-02-26 | 2010-08-24 | Applied Materials, Inc. | Passivation layer formation by plasma clean process to reduce native oxide growth |
| US20050230350A1 (en) | 2004-02-26 | 2005-10-20 | Applied Materials, Inc. | In-situ dry clean chamber for front end of line fabrication |
| KR20060089635A (ko) * | 2005-02-04 | 2006-08-09 | 가부시키가이샤 에키쇼센탄 기쥬쓰 가이하쓰센타 | 구리 배선층의 형성방법 |
| US7648927B2 (en) | 2005-06-21 | 2010-01-19 | Applied Materials, Inc. | Method for forming silicon-containing materials during a photoexcitation deposition process |
| US7651955B2 (en) | 2005-06-21 | 2010-01-26 | Applied Materials, Inc. | Method for forming silicon-containing materials during a photoexcitation deposition process |
| US7550381B2 (en) | 2005-07-18 | 2009-06-23 | Applied Materials, Inc. | Contact clean by remote plasma and repair of silicide surface |
| US8470685B2 (en) * | 2006-01-18 | 2013-06-25 | Stmicroelectronics (Crolles 2) Sas | Integration of self-aligned trenches in-between metal lines |
| US7520969B2 (en) | 2006-03-07 | 2009-04-21 | Applied Materials, Inc. | Notched deposition ring |
| US7795148B2 (en) | 2006-03-28 | 2010-09-14 | Tokyo Electron Limited | Method for removing damaged dielectric material |
| US20070249156A1 (en) * | 2006-04-20 | 2007-10-25 | Griselda Bonilla | Method for enabling hard mask free integration of ultra low-k materials and structures produced thereby |
| US7977791B2 (en) * | 2007-07-09 | 2011-07-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Selective formation of boron-containing metal cap pre-layer |
| US8653664B2 (en) * | 2009-07-08 | 2014-02-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Barrier layers for copper interconnect |
| JP6101467B2 (ja) * | 2012-10-04 | 2017-03-22 | 東京エレクトロン株式会社 | 成膜方法及び成膜装置 |
| US9299577B2 (en) * | 2014-01-24 | 2016-03-29 | Applied Materials, Inc. | Methods for etching a dielectric barrier layer in a dual damascene structure |
-
2014
- 2014-05-13 US US14/276,879 patent/US9508561B2/en active Active
-
2015
- 2015-02-02 WO PCT/US2015/014096 patent/WO2015138056A1/en not_active Ceased
- 2015-03-11 TW TW104107769A patent/TWI685017B/zh active
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI693297B (zh) * | 2016-04-25 | 2020-05-11 | 美商應用材料股份有限公司 | 用於自我組裝單層製程的化學輸送腔室 |
| TWI722880B (zh) * | 2016-04-25 | 2021-03-21 | 美商應用材料股份有限公司 | 用於自我組裝單層製程的化學輸送腔室 |
| US11066747B2 (en) | 2016-04-25 | 2021-07-20 | Applied Materials, Inc. | Chemical delivery chamber for self-assembled monolayer processes |
| TWI802376B (zh) * | 2017-12-29 | 2023-05-11 | 美商美光科技公司 | 用於形成高深寬比之開口之方法、用於形成高深寬比之特徵之方法、及相關半導體裝置 |
| US11854869B2 (en) | 2017-12-29 | 2023-12-26 | Micron Technology, Inc. | Methods of forming high aspect ratio features |
| TWI822758B (zh) * | 2018-05-17 | 2023-11-21 | 瑞士商艾維太克股份有限公司 | 真空處理基板或製造經真空處理基板之方法及真空沉積設備 |
| TWI698029B (zh) * | 2018-11-28 | 2020-07-01 | 財團法人金屬工業研究發展中心 | 形成半導體結構之方法 |
| TWI712105B (zh) * | 2019-10-31 | 2020-12-01 | 新唐科技股份有限公司 | 半導體裝置與其製造方法 |
| TWI807350B (zh) * | 2020-06-25 | 2023-07-01 | 日商日立全球先端科技股份有限公司 | 真空處理方法 |
| US11961719B2 (en) | 2020-06-25 | 2024-04-16 | Hitachi High-Tech Corporation | Vacuum processing method |
Also Published As
| Publication number | Publication date |
|---|---|
| US20150262869A1 (en) | 2015-09-17 |
| WO2015138056A1 (en) | 2015-09-17 |
| US9508561B2 (en) | 2016-11-29 |
| TWI685017B (zh) | 2020-02-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI685017B (zh) | 在針對半導體應用之整合群集系統中形成互連結構的方法 | |
| TWI605503B (zh) | 利用主要蝕刻及循環蝕刻製程之組合在材料層中形成特徵之方法 | |
| TWI868200B (zh) | 間隙填充沉積製程 | |
| TWI640040B (zh) | 用於穩定蝕刻後界面以減少下一處理步驟前佇列時間問題的方法 | |
| US9299577B2 (en) | Methods for etching a dielectric barrier layer in a dual damascene structure | |
| CN105556643B (zh) | 用于利用循环蚀刻工艺对蚀刻停止层进行蚀刻的方法 | |
| TWI774688B (zh) | 蝕刻處理中保護超低介電材料不受損害以得到期望的特徵部之製造方法 | |
| TWI413179B (zh) | 用於溝槽與介層洞輪廓修飾之方法 | |
| US8383519B2 (en) | Etching method and recording medium | |
| US8951913B2 (en) | Method for removing native oxide and associated residue from a substrate | |
| US20070286967A1 (en) | Plasma processing apparatus and plasma processing method | |
| TW201622008A (zh) | 用於自我對準接觸方案的金屬前犧牲介電質 | |
| US9269563B2 (en) | Methods for forming interconnect structure utilizing selective protection process for hardmask removal process | |
| US9299605B2 (en) | Methods for forming passivation protection for an interconnection structure | |
| US20160079077A1 (en) | Methods for etching a hardmask layer for an interconnection structure for semiconductor applications | |
| KR20130135262A (ko) | 마이크로파 플라즈마를 사용한 유전체 막의 증착 방법 | |
| US9359679B2 (en) | Methods for cyclically etching a metal layer for an interconnection structure for semiconductor applications | |
| US9960052B2 (en) | Methods for etching a metal layer to form an interconnection structure for semiconductor applications | |
| US20160079088A1 (en) | Method for etching a hardmask layer for an interconnection structure for semiconductor applications |