[go: up one dir, main page]

TW201005939A - Wiring structure, thin film transistor substrate, method for manufacturing thin film transistor substrate, and display device - Google Patents

Wiring structure, thin film transistor substrate, method for manufacturing thin film transistor substrate, and display device Download PDF

Info

Publication number
TW201005939A
TW201005939A TW098113003A TW98113003A TW201005939A TW 201005939 A TW201005939 A TW 201005939A TW 098113003 A TW098113003 A TW 098113003A TW 98113003 A TW98113003 A TW 98113003A TW 201005939 A TW201005939 A TW 201005939A
Authority
TW
Taiwan
Prior art keywords
aluminum
layer
semiconductor layer
nitrogen
tft
Prior art date
Application number
TW098113003A
Other languages
English (en)
Other versions
TWI413252B (zh
Inventor
Shinya Fukuma
Nobuyuki Kawakami
Mototaka Ochi
Shinya Morita
Aya Miki
Hiroshi Goto
Yoshihiro Yokota
Original Assignee
Kobe Steel Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kobe Steel Ltd filed Critical Kobe Steel Ltd
Publication of TW201005939A publication Critical patent/TW201005939A/zh
Application granted granted Critical
Publication of TWI413252B publication Critical patent/TWI413252B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/6737Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
    • H10P30/204
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0223Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6741Group IV materials, e.g. germanium or silicon carbide
    • H10D30/6743Silicon
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • H10P30/208
    • H10P32/1204
    • H10W20/031
    • H10W20/074
    • H10W20/425

Landscapes

  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

201005939 六、發明說明 【發明所屬之技術領域】 本發明係關於液晶顯示器、有機EL (電致發光)等 平面面板顯示器(顯示裝置);可以適用於ULSI (超大 規模積體電路)、ASIC ( Application Specific Integrated Circuit,特殊用途積體電路)、FET (場效應電晶體)、 二極體等半導體裝置之配線構造;薄膜電晶體基板及其製 @ 造方法以及顯示裝置,特別是關於把純鋁或鋁合金之鋁系 合金膜包含作爲配線材料之新穎的配線構造。 【先前技術】 液晶顯示器等主動矩陣型液晶顯示裝置,把薄膜電晶 體(Thin Film Transitor,以下稱爲 TFT )作爲開關元 件,其係由透明畫素電極、閘極配線以及源極/汲極配線 等之配線部、具備非晶矽(a-Si)或多晶矽(ρ-Si)等半導體層 〇 之TFT基板、具備對TFT基板隔著特定的間隔而被對向 配置的共通電極之對向基板、以及被塡充於TFT基板與 對向基板之間的液晶層等所構成。 TFT基板,於閘極配線或源極/汲極配線等配線材 料,由於比電阻很低,容易加工等理由,廣泛使用純鋁或 者鋁-銨(Nd)等鋁合金(以下將此統稱爲鋁系合金)。在 鋁系合金配線(鋁系合金膜)與TFT之半導體層之間, 如具有代表性的專利文獻1所示,通常設有由鉬、鉻、 鈦、鎢等高融點金屬所構成之障壁金屬層。不中介著障壁 -5- 201005939 金屬層而使鋁系合金配線與TFT之半導體層直接接觸的 話,會由於其後之製程(例如,形成於TFT上的絕緣層 之成膜製程,或是燒結(sintering)或退火(annealing)等熱 製程)之熱履歷而使鋁系合金配線中的鋁擴散至半導體層 中,使得TFT特性降低。具體而言,受到流過TFT之電 流(開關關閉時之關閉電流,以及開關打開時之打開電 流)等之不良影響,除了招致關閉電流的增加或是打開電 流的降低以外,開關速度(對打開開關之電氣訊號之回應 性)也降低。此外,亦會有鋁系合金配線與半導體層之接 觸電阻也上升的情形。 如此般障壁金屬層,對於抑制鋁系合金膜與半導體層 之界面之鋁與矽之相互擴散是有效的,但是爲了形成障壁 金屬層,除了鋁系合金配線形成用之成膜裝置以外,另外 還需要障壁金屬形成用之成膜裝置。具體而言,不得不要 使用分別多裝設了障壁金屬形成用之成膜真空室之成膜裝 置(代表性的是複數之成膜真空室被連接於移送真空室之 簇集工具(cluster tool)),招致製造成本的上升與生產性 的降低。此外,作爲障壁金屬層使用的金屬,與鋁系合 金,在使用藥液進行濕式蝕刻等之加工製程裡加工速度不 同,所以要控制加工製程之橫方向的加工尺寸是極爲困難 的。亦即,障壁層的形成,不只是從成膜的觀點來看,從 加工的觀點來看也是招致製程的複雜化,帶來製造成本的 上升或生產性的降低。 在前面,作爲顯示裝置之代表例,係舉液晶顯示裝置 -6- 201005939 爲例來進行說明,但前述之起因於鋁系合金膜與半導體層 之界面之鋁與矽的相互擴散的問題,不限於顯示裝置,在 LSI或FET等半導體裝置也會遇到。例如在製造半導體裝 置之代表例之LSI時’爲了防止半導體層與鋁系合金膜之 界面產生釘尖(spike) ’在半導體層之上形成鉻或鉬等之障 壁金屬層之後再形成鋁系合金膜,但在半導體裝置的領域 也要求著製程的簡化或是成本的降低。 φ 因而,在顯示裝置或半導體裝置所產生的起因於鋁與 砂之相互擴散的問題’ 一直期待著不需如從前那樣設置障 壁金屬層也可以避免之技術。 有鑑於這種情況,例如在專利文獻2〜4提出了可以 省略障壁金屬層的形成,可以讓被使用於源極一汲極電極 等之鋁系合金配線與半導體層直接接觸的直接接觸(direct contact)技術。其中,專利文獻4,係由本案發明人所揭 示的,內容是由含氮層與鋁系合金膜所構成的材料,揭示 φ 了含氮層的N (氮)與半導體層之矽結合的配線構造。此 含氮層被認爲發揮了供防止鋁與矽之相互擴散的障壁層的 作用,實證了即使不像從前那樣形成鉬等之障壁金屬層也 可以得到優異的TFT特性。此外,此含氮層在形成半導 體層後形成鋁系合金膜之前,可以藉由電漿氮化等氮化處 理來容易地製作,所以也具有不需要障壁金屬形成用之特 別的成膜裝置之優點。 [先行技術文獻] [專利文獻] 201005939 [專利文獻1]日本專利特開2000_199912號公報 [專利文獻2]日本專利特開2〇〇3_2731〇9號公報 [專利文獻3]日本專利特開2〇〇8_3319號公報 [專利文獻4]日本專利特開2〇〇8_1〇8〇ι號公報 【發明內容】 [發明所欲解決之課題] 本發明之目的在於提供可以省略純鋁或鋁合金之鋁系 合金配線與半導體層之間之障壁金屬層之直接接觸技術, 且係具有寬廣的製程裕度 (p r o c e s s m a r g i η )之範圍,可以 對半導體層直接而且確實地連接鋁系合金配線之技術。 【實施方式】 本發明之要旨如下所示。 (η —種配線構造,係於基板上,由基板側依序具 備半導體層,與純鋁或鋁合金之鋁系合金膜之配線構造, 其特徵爲:於前述半導體層與前述鋁系合金膜之間,包含 有由基板側起依序爲含有氮、碳以及氟所構成的群所選擇 之至少一種元素之(N、C、F)層,及包含鋁與矽之鋁-矽擴散層之層積構造,且被包含於前述(N、C、F)層的 氮、碳及氟之至少一種之元素,與包含於前述半導體層之 砂結合8 又,作爲前述(1)之配線構造之較佳的態樣,可以 舉出於基板上,由基板側依序具備半導體層’與純鋁或鋁 -8 - 201005939 合金之鋁系合金膜之配線構造’於前述半導體層與前述鋁 系合金膜之間,包含有由基板側起依序爲含有氮、碳以及 氟所構成的群所選擇之至少一種元素之(N、C、F)層, 及包含鋁與矽之鋁-矽擴散層之層積構造,且構成前述 (N、C、F)層的氮、碳及氟之至少一種之元素,與包含 於前述半導體層之矽結合。 (2)如(1)之配線構造,其中前述(N、C、F)層 φ 與前述鋁-矽擴散層之間,包含實質上僅由矽所構成的半 導體。 (3 )如(1 )或(2 )之配線構造,其中前述鋁-矽擴 散層’係藉由使前述(N、C、F)層、前述半導體層及前 述鋁系合金膜以此順序形成後,加上熱履歷而得者。 (4) 如(〇〜(3)之任一之配線構造,其中前述 半導體層包含非晶矽或多晶矽。 又’前述(4)之配線構造之較佳的態樣,可以與出 Φ 前述半導體層係由非晶矽或多晶矽所構成的配線構造。 (5) —種薄膜電晶體基板,係具備 (1)〜(4) 之任一之配線構造。 (6) —種顯示裝置,爲具備(5)之薄膜電晶體基 板。 (7) 如(1)〜(4)之任一之配線構造,其係構成 顯示裝置或半導體裝置之配線構造。 (8) —種製造方法,係製造(5)之薄膜電晶體基板 之製造方法’其依序包含在薄膜電晶體之半導體層上,形 -9 - 201005939 成含有由氮、碳及氟所構成的群所選擇之至少一種元素之 (N、C、F)層的第1步驟,接著,形成半導體層之第2 步驟。 (9) 如(8)之製造方法,其中前述第:步驟,係在 半導體層形成裝置之中進行處理。 (10) 如(9)之製造方法,其中前述第1步驟與前 述第2步驟’係在同樣的半導體層形成用真空室內連續進 行的。 (11) 如(8)〜(10)之任一之製造方法,其中前 Ο 述第1步驟,係包含藉由含有氮、碳及氟所構成的群所選 擇之至少一種元素之氣體所生成的電漿蝕刻而形成(N、 C、F)層之步驟。 (12) 如(8)〜(10)之任一之製造方法,其中前 述第1步驟,係包含藉由含有氮、碳及氟所構成的群所選 擇之至少一種元素之氣體,與使用於半導體層形成之原料 氣體之混合氣體所生成的電漿蝕刻而形成(N、C、F)層 之步驟。 [發明之效果] 根據本發明,因爲是可以使純鋁或鋁合金之鋁系合金 膜與半導體層直接接觸之直接接觸技術,所以不僅TFT 特性,或鋁系合金膜與半導體層之接觸電阻很優異’生產 性也良好,可以提供製程極限(process margin)更爲擴大 的技術。具體而言,可以提供不易受到各種製程條件的差 -10- 201005939 異(裝置性能的差異、不安定性、未預期的污染、不易控 制的污染等)的影響,此外也不需要極端嚴格的管理條 件,不容易受到製程條件的限制之技術。 [供實施發明之最佳型態] 本發明係把專利文獻4之直接接觸技術,朝向製程極 限(process margin)擴大的方向進而改良發展。詳言之, φ 本發明係以專利文獻4所揭示之含氮層所構成的鋁與矽之 相互擴散防止作用爲基礎,特徵爲包含在該含氮層之上, 被層積把此一含氮層作爲保護隔絕大氣之覆蓋層之功能之 含有鋁與矽之鋁-矽擴散層之層積構造的配線構造。此鋁-矽擴散層,係將(N、C、F)含有層 '半導體層、及鋁系 合金膜依序形成之後,在TFT之製造步驟加上約150°C以 上之熱履歷而形成者,係藉由前述鋁系合金膜之鋁與前述 半導體層之矽而構成的。 ❹ 首先,說明本發明之緣起。 本案發明人,在揭示前述專利文獻4之後,主要由提 高生產性的觀點來進一步進行探討。如前所述專利文獻4 之直接接觸技術,係中介著含氮層而直接接觸半導體層與 鋁系合金膜之構成,此含氮層被認爲作爲發揮可防止矽與 鋁之相互擴散之障壁層之功能。爲了得到前述構造,首 先,在電漿CVD裝置(真空下)等之半導體層形成用真 空室內形成半導體層及含氮層,接著,移至供使用濺鍍法 等形成鋁系合金膜之專用的真空室(真空下)接著實施處 -11 - 201005939 理。根據本案發明人的檢討結果,前述之移送時,含氮層 的表面會接觸到大氣而過度污染,對於電氣特性有不良影 響,會使TFT特性降低以及半導體層與鋁合金膜之接觸 電阻上升,此外還會招致這些問題的混雜等問題。在此, 反覆檢討避免這些問題的結果,達到了下列(I )〜 (IV)之構成,而完成了本發明。 (I)本發明之製造方法,不是如專利文獻4那樣在 含氮層上直接形成鋁系合金膜,而使如圖5之槪略步驟圖 所示,形成以含氮層爲帶保之(N、C、F)層後,在同一 真空室內接著連續在該(N、C、F)層上進而形成半導體 層爲其特徵。進行此方法之後,接著與專利文獻4同樣移 至鋁合金膜專用真空室形成鋁系合金膜,其後以公知的方 法製造TFT,前述半導體層,藉由之後的熱履歷變化爲 鋁-矽擴散層(在後述之(Π)會詳述之),解決了(N、 C、F)層被污染而導致TFT特性的降低與接觸電阻的上 升,或者這些問題的混雜等問題,結果,可以使TFT之 半導體層與鋁系合金膜直接且確實地連接,可知可以提供 具有良好電氣特性之直接接觸技術(參照後述之實施 例)。 於本發明使用半導體層,主要是考慮到成膜步驟的簡 化。藉此,於TFT用基板之上形成半導體層(不是變化 爲鋁-矽擴散層之半導體層,而是被形成於TFT用基板上 之半導體層)、(N、C、F)層、半導體層等一連串的步 驟,全部可以在同一個真空室內連續進行,所以沒有暴露 -12- 201005939 於大氣之虞。 (II )藉由前述方法所得到的本發明之配線構造,與 專利文獻4之構造不同’例如圖1A等所示,於(N、C、 F)層之上,具有包含鋁及矽之鋁-矽擴散層被層積之層積 構造。此鋁-矽擴散層,係將(N、C、F)層、半導體 層、及鋁系合金膜依序形成之後,在TFT之製造步驟加 上熱履歷而形成者,大致上係藉由150 °C (較佳者爲180 0 °C以上)之熱處理而使鋁系合金膜中的鋁擴散至半導體層 中之矽而得者。如此得到的鋁-矽擴散層,係由鋁系合金 膜之鋁與前述半導體層之矽所構成,具有保護(N、C、 F)層不受大氣影響之覆蓋層之功能。此鋁-矽擴散層,如 後述之實施例1以及圖1A所示,於(N、C、F)層之上 直接形成亦可,但不以此爲限。例如,後述之實施例2以 及圖2所示,(N、C、F)層與鋁-矽擴散層之間,亦可 具有不實質含有鋁的半導體層(實質上僅由矽所構成的半 Q 導體層)。後者之態樣,係在半導體層之矽與鋁系合金膜 之鋁之相互擴散未充分進行的條件下製造時所產生者。具 體而言,例如藉由在(N、C、F)層之上形成的半導體層 之成膜條件的控制(例如,使成膜時間增長而形成厚的半 導體層)、被形成於半導體層上之鋁系合金膜之組成的調 整(例如,使用使鋁與矽之相互擴散變成不易之過渡金 屬)等而得到。 爲了參考,藉由本發明之方法所得之鋁-矽擴散層之 槪要顯示於圖9。圖9係後述之實施例(本實施例)之剖 -13- 201005939 面TEM照片(30萬倍),在半導體層(a-Si)與鋁系合金 膜之間,連續被形成鋁-矽擴散層之薄層(在此處約 l〇nm)。根據本實施例,對半導體層中之鋁原子的擴散 可以有效抑制,所以在半導體層中未檢測出鋁原子。因 而,根據本發明之方法,與專利文獻4同樣,確認了可以 防止前述界面之鋁與矽之相互擴散。 (ΙΠ)在本發明,揭示了具有鋁與矽之相互擴散防 止作用之障壁層之(N、C、F)層。在前述專利文獻4, 作爲防止鋁與矽之相互擴散之障壁層揭示了僅含氮層而 已,但根據此後之本案發明人的硏究,確認了前述作用不 限於含氮層,含碳以及含氟之層也可以發揮同樣的作用, 更詳言之,含有由氮、碳以及氟所構成的群中選擇的至少 —種元素之(N、C、F)層藉由實驗確認了其全部可得到 與含氮層實質上相同的結果。如此般在本發明,把(N、 C、F)層作爲障壁層使用這一點,係將專利文獻4之技 術更爲發展而得者。 (IV)本發明之技術,對於鋁系合金膜與半導體層之 界面之鋁與矽之相互擴散防止技術而言極爲有用,可知其 不限於液晶顯示裝置等之顯示裝置,對於LSI或FET等 半導體層裝置也可以適用(參照後述之實施例)。 以下,詳細說明本發明。如前所述,本發明係專利文 獻4之改良技術,因此層積構造之一部分或是製造方法之 —部分與其重複。在本說明書,特別對於與專利文獻4之 不同點進行重點說明,對於重複部分可能會不進行詳細的 -14- 201005939 說明(例如,含氮層之形成方法等)而僅述其槪要。重複 部分之詳細內容,只要參照專利文獻· 4即可。 首先,參照圖1A〜圖1C、圖2〜圖4說明本發明之 配線構造及其製造方法。本發明之配線構造,係於基板 上,由基板側依序具備半導體層,與純鋁或鋁合金之鋁系 合金膜之配線構造,於半導體層與鋁系合金膜之間,包含 有由基板側起依序爲含有氮、碳以及氟所構成的群所選擇 φ 之至少一種元素之(N、C、F)層,及包含鋁與矽之鋁_ 矽擴散層之層積構造。這樣的層積構造,只要在半導體層 與鋁系合金膜之間至少有被設置即可,例如,圖1〜圖 1C、以及圖2所示在半導體層上直接具有前述之層積構造 亦可。亦即,於本發明之配線構造,亦可具有複數前述 (N、C、F)層。但是,不以此爲限,例如圖3及圖4所 示,由基板側起依序具有半導體層、(N、C、F)層、半 導體層,於其上具有前述之層積構造之實施型態亦包含於 Θ 本發明之範圍。本發明並不以這些實施型態爲限。又,在 前述之圖以及後述之圖,替代(N、C、F)層以記載其代 表層之「含氮層」,但此僅係較佳之態樣,並不意味著以 含氮層爲限。 接著如反覆說明的,與專利文獻4對比之本發明的特 徵部分,係於(N、C、F)層之上具有鋁-矽擴散層。此 鋁-矽擴散層亦可於(N、C、F)層之上直接(正上方) 具有(參照實施例1及圖1A),亦可中介著不實質含有 鋁的半導體層(亦即,實質上僅由矽所構成的半導體層) -15- 201005939 而形成(參照實施例2及圖2)。任一實施型態均被包含 於本發明之範圍。這樣的鋁·矽擴散層,係藉由使(Ν、 C、F)層、半導體層及鋁系合金膜以此順序形成後,加 上約150°C之熱履歷而得者。 以下參照圖面同時詳細說明相關於本發明之配線構造 之第1〜第5實施型態。以下,作爲本發明之層積構造被 適用之顯示裝置之代表例使用TFT之實施型態1〜4來說 明,作爲半導體層之代表例使用MOSFET之實施型態5 來進行說明,但是均非以這些例示爲限定。此外,半導體 層之種類,亦可爲非晶矽以及多晶矽之任一。 又,說明配線構造之製造步驟時,雖然反覆使用「半 導體層」之用語,但因爲在(N、C、F)層之上成膜之半 導體層且藉由其後之熱履歷最終變化爲其可以保護該 (N、C、F)層不接觸大氣之鋁-矽擴散層之半導體層, 與直接被形成於TFT用基板上之半導體層而不具有(N、 C、F)層的保護作用之半導體,在作用效果上有所不 同,所以爲了說明上的方便,亦有將前者之可作爲保護層 發揮作用的半導體層稱爲「第2半導體層」,把後者之半 導體層稱爲「第1半導體層」之場合。如後述之實施例2 以及圖2所示,隨著TFT之製造條件不同,第2半導體 層亦有未全部變化爲鋁-矽擴散層而殘存者。 態 型 施 實 ^1 第 之 明 發 本 相關於本發明之TFT之第1實施型態如圖1A所示。 201005939 圖1A係於TFT用基板之上具有第1半導體層,於其上直 接具有(N、C、F)層與鋁-矽擴散層所構成的2層之層 積構造,具有於其上直接被形成鋁系合金層的構造。圖 1A之構造,係藉由在形成(N、C、F)層之後,形成第2 半導體層,其後藉由施加約15〇°C以上之熱履歷而得,例 如藉由後述之實施例1之方法而得。 於第1實施型態,構成配線構造之(N、C、F)層, 0 含有氮、碳以及氟之任一之元素。此(N、C、F)層,因 爲是以幾乎覆蓋半導體層的表面全體的方式形成,所以作 爲防止鋁系合金與半導體層之界面之鋁與矽之相互擴散之 障壁而有效作用。較佳者爲含氮層。詳言之,構成前述層 之氮、碳、氟係與半導體層之矽結合,主要含有矽之氮化 物、矽之碳化物、矽之氟化物。除了這些以外,也可能包 含含有氧之矽之氧氮化物之化合物。矽之氧氮化物等,例 如係與在含氮層之形成過程等無可避免地被導入之氧 φ ( 〇)結合而得的。 此處,包含於(N、C、F)層的氮原子、碳原子、氟 原子之面密度之合計,最好是與半導體層材料(代表性者 爲矽)之有效鍵結面密度相同,或是具有比該有效鍵結的 面密度更高的面密度。如專利文獻4所詳述的,爲了防止 金屬配線材料與半導體材料之相互擴散,有必要將半導體 層之表面以含氮層等(N、C、F)層覆蓋。在此場合,存 在於半導體層表面之未鍵結電子對(dangling bond)最好 是與構成前述層之各元素結合。所謂「有效鍵結」意味著 -17- 201005939 考慮到氮原子、碳原子或氟原子之立體障礙之後,可以配 置於半導體層表面之結合電子對,「有效鍵結之面密度」 意味著以(N、C、F)層覆蓋半導體層的表面全體時之面 密度。有效鍵結之面密度,隨著半導體材料的種類等而不 同,例如矽的場合,隨著結晶的面方位有若干不同,大致 上在1014cm_2〜2xl016cm_2之範圍內。 具體而言,例如含氮層主要含有矽之氮化物的場合, 以及主要含有矽之氮化物進而含有矽的氧氮化物的場合, 都是最好含氮層的氮,於與半導體層接觸的界面具有 1014cnT2以上2xl016cnT2以下之面密度(N1)較佳。爲了 確保所要的TFT特性,含氮層的氮之面密度的下限以 2xl014CnT2較佳,進而以4xl014cnT2更佳。同樣地含碳層 之碳’於與半導體層接觸之界面以具有l〇14cm_2以上2x 1016cm_2以下之面密度(Cl )較佳,以2xl014cm·2以上更 佳,4x10 14cnr2以上又更佳。同樣地含氟層之氟也與前述 同樣,於與半導體層接觸之界面以具有l〇14cm·2以上2χ 1016cnT2以下之面密度(F1 )較佳,以2xlOMcm_2以上更 佳’ 4xl014cm·2以上又更佳。 (N、C、F)層,只要具有一層以上至少包含矽-氮 結合、砂-碳結合、砍-氧結合之層即可。此處,砂-氮結 合之矽與氮之距離(原子間隔)約0.1 8nm,含氮層實質 上以〇_2nm以上較佳,〇.3nm以上尤佳。但是,含氮層的 氮之面密度(N1)太高的話,含氮層所包含的絕緣性之 矽的氮化物變多,電阻上升,TFT性能會劣化。含氮層之 201005939 氮的面密度之上限以lxl〇16cm_2更佳。由相同的觀點來 看,矽-碳結合之矽與碳之距離(原子間隔)約0.1 9nm, 含碳層實質上以0.2nm以上較佳,0.3nm以上尤佳。此 外,含碳層之碳的面密度之上限以1 X 1 〇16cm_2更佳。由相 同的觀點來看,矽-氟結合之矽與氟之距離(原子間隔) 約0.16nm,含氟層實質上以0.18nm以上較佳,〇.25nm以 上尤佳。此外,含氟層之氟的面密度之上限以lxl016cm_2 ❿ 更佳。 又,(N、C、F)層,如矽的氧氮化物等那樣包含含 氧化合物的場合(例如,除了矽之氮化物以外進而含有矽 之氧化物的場合),構成前述層之各元素之面密度的合計 滿足前述要件,同時各元素之面密度(Nl、Cl、F1)與 氧之面密度(01)之比的合計[(N1 + C1+F1)/01]以1.0以 上較佳,藉此可以更進一步提高TFT特性。矽之氮化物 等含氮化合物,或矽之氧氮化物等之含氧化合物,原本是 〇 絕緣物,但是(N、C、F)層之後度,如受述般,大致在 0.18nm以上5nm以下非常地薄,所以可把電阻抑制爲很 低之値。 根據本案發明人的實驗結果,辨明了 TFT特性隨著 [(N1+C1+F1)/0 1]之比而受到影響,爲了得到更優異的 TFT特性,只要使[(N1+C1+F1)/01]之比大於1.0以上即 可。這應該是[(N1+C1+F1)/01]之比越大,(N、C、F) 層中的電阻成分就變得越少,所以可得到良好的電晶體特 性。[(N1+C1+F1)/01]之比越大,例如在1.05以上的話更 -19- 201005939 佳,以1 · 1以上更佳。 [(Nl+Cl+Fl)/〇l]之比,例如在使用電漿氮化法形成 含氮層時,可以藉由適當控制電漿的氣體壓力或氣體組 成、處理溫度等電漿產生條件而進行調節。 前述之(N、C、F)層之氮的面密度(N1)、碳之面 密度(C1)、氟之面密度(F1)、氧之面密度(01)例 如 可 以 使 用 RBS ( Rutherford Backscattering Spectrometry,拉塞福後方散射分光)法來算出。 (N、C、F)層的厚度,大致在0_18nm以上5nm以 下之範圍內較佳。如前所述,(N、C、F)層,作爲供防 止鋁系合金層與半導體層之界面之鋁與矽之相互擴散之障 壁層是有用的,但是(N、C、F)層容易變成絕緣體,所 以太厚的話電阻會極度變高,而且TFT性能也會劣化。 藉由把(N、C、F)層的厚度控制於前述範圍內,可以使 (N、C、F)層之形成所導致的電阻上升,抑制於不會對 TFT性能造成不良影響的範圍內。(N、C、F)層的厚 度,大致在3nm以下較佳,2nm以下更佳,lnm以下又更 佳。(N、C、F)層的厚度,可以藉由種種物理分析手法 來求得,例如除了前述RBS法以外,還可以利用XPS(X 線電子分光分析)法、SIMS (二次離子質量分析)法、 GD-0ES (高頻電暈放電發光分光分析)法等。 構成(N、C、F)層的各元素的原子數與矽原子數之 比之最大値,以在0.5以上1.5以下之範圍內較佳。藉 此,TFT特性不會劣化,可以使(N、C、F)層導致之障 201005939 壁作用有效地發揮。前述比之最大値最 佳者爲〇_7以上。前述之比,例如可以 大約5秒鐘至10分鐘的範圍內進行控 之比,可以藉由RBS法分析(N、C、f 元素(N、C、F以及矽)而算出。 爲了形成前述之(N、C、F)層, 層後,將氮、碳、氟之至少任一對半導 φ 具體而言,可以利用含有這些之任一之 層。或者是,如專利文獻4所記載的, 基化法形成含氮層亦可。熱氮化法或1 容,只要參照專利文獻4即可。 以下,針對利用電漿的方法詳細說 含有氮、碳、氟之至少任一之氣體。, 體,可以舉出N2、NH3、N20、NO等含 氮/氟氣體;CO、co2、碳氫系氣體(彳 φ c2H2等)等之含碳氣體;碳化氟系氣體 等)、CHF3等之含碳/氟氣體等。這些 作爲混合氣體利用。 此外,作爲由含有前述氣體之電漿 至少任一供給至半導體層表面之方法, 漿源的附近設置半導體層而進行之方法 半導體層之距離,只要因應於電漿種、 壓力、溫度等各種參數而適當設定即可 用由接觸於電漿的狀態至數cm〜10cm 好爲0.6以上,較 在電漿照射時間從 制而調節之。前述 )層的深度方向之 只要在形成半導體 體表面供給即可。 電漿而形成前述之 使用熱氮化法或氨 E基化法之詳細內 明。電漿可以使用 乍爲可以利用的氣 氮氣體;nf3等含 列如 CH4、C2H4、 (例如 cf4、c4f8 氣體可以單獨或者 源將氮、碳、氟之 例如可以舉出在電 。此處,電漿源與 電漿產生的電力、 ,一般而言可以利 之距離。如此般在 -21 - 201005939 電漿附近,具有高能量的原子存在著,藉由此高能量而對 半導體層表面供給氮、碳、氟等,可以在半導體表面形成 氮化物、碳化物、氟化物等。 除了前述方法以外,例如利用離子注入法亦可。根據 此方法,藉由電場使離子加速而可以長距離移動,所以電 漿源與半導體層之距離可以任意設定。此方法,可以藉由 使用專用的離子注入裝置而實現,但最好使用電漿離子注 入法。電漿離子注入法,係對設置於電漿附近的半導體層 施加負的高電壓脈衝而使離子注入均勻地進行之技術。 形成(N、C、F)層時,由製造步驟的簡化獲處理時 間的縮短等觀點來看,前述層之形成所用的裝置或真空 室、溫度或氣體組成,以如下述般地進行控制較佳。 首先,裝置爲了要使製造步驟簡化,最好使用與半導 體層形成裝置相同的裝置來進行較佳,使用同一裝置之同 一真空室來進行更佳。藉此,在裝置間或裝置內,處理對 象之工件沒有必要進行多餘的移動。關於溫度,以與半導 體層之成膜溫度實質相同的溫度(可包含約±10。(:之範 圍)來進行較佳,藉此,可以節省伴隨著溫度變動之調節 時間。 此外,關於氣體組成,(I)使用含有由氮、碳、及 氟所構成的群中選擇的至少一種元素之氣體(前述含氮氣 體、含碳氣體、含氟氣體等)形成(N、C、F)層亦可, 或者(Π)使用含有由氮、碳、及氟所構成的群中選擇的 至少一種元素之氣體,與使用於半導體層形成之原料氣體 -22- 201005939 之混合氣體形成(N、C、F)層亦可,或者(III)使用含 有由氮、碳、及氟所構成的群中選擇的至少一種元素之氣 體’與還原性氣體之混合氣體形成(N、C、F)層亦可。 例如’形成含氮層的場合,以如前述(I)那樣僅使用至 少含有氮的含氮氣體(N2、NH3、NF3等)來進行亦可, 或者如前述(II)那樣,使用含氮氣體,與使用於半導體 層形成之原料氣體(SiH4 )之混合氣體較佳。僅使用含氮 φ 氣體形成含氮層的話’半導體層之形成後,爲了破壞真空 (沖洗,purge )真空室內,有必要將使用的半導體層形 成用氣體全部先暫時排除,但是如前所述在混合氣體的條 件下進行的話,沒有必要排除氣體,所以可以縮短處理時 間。 於前述(II) ’含有由碳、氮、及氟所構成的群中選 擇之至少一種元素之氣體(以下簡稱爲「(N、C、F)氣 體」’特別是會簡稱爲含氮氣體),及使用於半導體層形 G 成之原料氣體(以下簡稱爲「半導體原料氣體」)之流量 比((、C、F)氣體/半導體原料氣體),較佳者爲控制 在0.1以上15以下,藉此,除了有效發揮前述處理時間 短縮的效果,而且可以防止TFT特性(打開電流,關閉 電流)之降低或接觸電阻的上升》(N、C、F)氣體太少 的話無法有效發揮鋁-矽之相互擴散防止效果,相反地 (N、C、F)氣體太多的話該薄膜層內的結合變得不安 定。((N、C、F)氣體/半導體原料氣體)之更佳的流 量比,爲0.3以上10以下,更佳之流量比爲0.5以上7 -23- 201005939 以下。 或者是,氣體組成’如前述(III)那樣,爲前述之 含氮氣體與含有還原性元素之氣體之混合氣體較佳,藉 此’半導體層之氧化可更進一步有效抑制。作爲還原性元 素例如可以舉出NH3或H2等。其中,NH3不僅具有還原 作用亦作爲含氮氣體而發揮作用,所以亦可單獨使用,亦 可與H2混合使用。 其次,說明使用於本發明之鋁系合金。鋁系合金,例 如藉由濺鍍法形成即可。在本發明,可以使用單一之濺鍍 靶以及單一之濺鍍氣體來形成。 使用於本發明之鋁系合金之種類沒有特別限定,只要 對TFT特性等電氣特性不會造成不良影響的,可以使用 通常作爲源極/汲極配線等配線材料使用者,例如純鋁、 或作爲合金成分,例如含有矽、銅、稀土類元素(作爲代 表性者如Nd或Y等)之鋁合金等,從前汎用的鋁材料。 此外,在本發明,如專利文獻4所記載的,使鎳最好 在6原子百分比以下(更佳者爲5原子百分比以下)之範 圍之鋁-鎳合金:鋁-鎳合金中進而含有以下記載之第三成 份(屬於XI群或X2群之元素)之鋁-鎳-XI合金/鋁-鎳-X2合金/鋁-鎳-X1-X2合金亦可。使用後者之鋁-鎳-XI合 金等的場合,鎳的下限爲〇.〇5原子百分比(較佳者爲0.1 原子百分比)較佳。此處,「XI 群」係由 们彳,21:^,14〇,町,1&,及冒所構成的群中選擇之至少一種 元素,較佳者爲包含〇·ι原子百分比以上i·0原子百分比 -24- 201005939 以下之範圍內,更佳者爲包含0.2原子百分比以上0.8原 子百分比以下之範圍內。這些元素可以單獨添加,也可以 倂用2種以上。添加2種以上元素時,各元素的合計含量 只要以滿足前述範圍即可。此外,「X2群」係由 Mg,Cr,Mn,Ru,Rh,Pd,Ir,Pt,La,Gd,Tb,Dy,Nd,Y,Co,及 Fe 所 構成的群中選擇之至少一種元素,較佳者爲包含0.1原子 百分比以上2.0原子百分比以下之範圍內,更佳者亦可包 Q 含0.3原子百分比以上1.8原子百分比以下之範圍內。這 些元素可以單獨添加,也可以倂用2種以上。添加2種以 上元素時,各元素的合計含量只要以滿足前述範圍即可。 在本發明,包含屬於XI群與X2群之元素雙方的Al-Ni-X1-X2合金。 如此般,屬於前述XI群、X2群的元素,任一均由耐 熱性與Al-Ni-Xl合金薄膜/Al-Ni-X2合金薄膜之電阻率的 觀點來選擇者,對耐熱性之機制,在前述XI群與X2群 Q 之間,有若干不同。亦即,屬於1群的元素,與屬於前述 X2群的元素相比,金屬間化合物的析出較慢但是提高耐 熱性的效果更高,因而添加量相對抑制爲較少即可得到充 分的耐熱性改善效果。 作爲使用於本發明之銘系合金,除了前述以外,亦可 含有由Ni,Ag,Zn,Co之X3群所選擇之至少一種,與可以 與前述 X3 形成金屬間化合物的 X4 群 (Cu,Ge,Si,Mg,In,Sn,B)所選擇之至少一種。此鋁系合 金,形成最大直徑150nm以下之X3-X4或者A1-X3-X4所 -25- 201005939 示之金屬間化合物。較佳者爲 Al-(Ni,Co)-(Cu、Ge)合 金。進而’ 述銘系合金,亦可含有由La,Nd,Gd,Dy之 X5群所選擇之至少1種以上提高耐熱性之元素。 前述鋁系合金層的厚度,可以因應必要的TFT特性 而適當調整,大致上以10nm〜Ιμιη較佳,更佳者爲30nm 〜800nm,更佳者爲50nm〜600nm。 此外,鋁-矽擴散層的厚度,與前述同樣,可以因應 於必要的TFT特性而適當調整,大致上在〇.2nm以上 2 0 0nm以下之範圍內較佳。詳言之,只要比相當於鋁-矽 原子1層份的厚度(約〇.2nm程度)更厚的話即可,由 TFT製造的觀點來看以儘可能越薄越好的要旨,將其上限 設爲約200nm程度。 使用於本發明之半導體層,最好是非晶矽或多晶矽。 又,半導體層含有P、As、Sb、B等半導體領域汎用的不 純物(摻雜物)的場合,其原子濃度合計在1019cm·3以上 較佳,藉此,可以使接觸電阻更爲減低。此外,前述原子 濃度約爲1 〇15cm_3以下而不含摻雜物的場合,也不會大幅 增加接觸電阻,可以得到良好的TFT特性。在此場合, 因爲不使用摻雜氣體,所以可得到節省成本或製造步驟之 優點。 前述半導體層之較佳的厚度,係幾乎相當於矽原子層 之〇.2nm〜1 μιη。更佳之半導體層的厚度爲 〇.5nm〜 5 0 0 nm >更佳者爲lnm〜300nm® 以上,針對圖1A之實施型態進行了詳細說明。 -26- 201005939 又’圖1A之實施型態,藉由被形成於TFT用基板上 的第1半導體層之構成可以包含圖1B及圖1(:之雙方。 其中圖1B之第1半導體層,由基板側起,依序由不含有 P、As、Sb' B等不純物之未摻雜非晶矽膜(a_Si_H)、 與含有前述不純物之摻雜的低電阻之非晶矽膜 (n+a-Si- Η)所構成,例如可藉由後述之實施例丨之方法而得到。 另一方面,圖1C之第1半導體層,不含有低電阻非晶矽 ❹ 膜(n + a-Si-H ),僅由未摻雜非晶矽膜(a-Si-H )所構 成。如圖1 C所示’即使在不具有低電阻非晶矽膜(n + a_ Si-H)之第1半導體層上直接依序形成含氮層、第2半導 體層、鋁系合金層’亦可得到所要的鋁-矽擴散層亦已藉 由實驗確認了(參照後述之實施例)。根據本發明之方法 的話’從不需要特地形成摻雜磷等不純物之低電阻的非晶 矽膜(n + a-Si-H)亦可這一點’具有可以使成膜步驟簡化 的優點。 〇 又’雖未圖示,但被形成於含氮層上的第2半導體 層,如後述之實施例1所示,亦可僅由含有碟等不純物之 低電阻非晶矽膜來構成,或者亦可由未摻雜非晶砂膜與前 述之低電阻非晶砂膜所構成,任一態樣均可包含。低電阻 非晶矽膜,例如以SiH4、PH3爲原料藉由進行電漿CVD 而形成。 (本發明之第2實施型態) 相關於本發明之TFT的第2實施型態,係前述之第i -27- 201005939 實施型態之鋁-矽擴散層之變形例,係如圖2所示具有3 層層積構造之例。詳言之,爲了以鋁與矽之相互擴散不進 行到含氮層之條件來製造TFT,而具有由實質上不含鋁之 第2半導體層(亦即,實質上僅由矽所構成的半導體 層)、(N、C、F)層、與鋁-矽擴散層所構成之3層層 積構造,這樣的型態也包含於本發明的範圍。此處,所謂 「實質上不含鋁」,意味著藉由後述之測定方法進行鋁之 元素分析時,鋁的濃度大致在〇.〇1原子百分比以下。 圖2之構造,例如可藉由後述之實施例2的方法而得 到。在實施例2,爲了得到前述3層構造,在(N、C、 F)層之上形成第2半導體層之時間拉長而使該第2半導 體層之厚度增加,但該第2半導體層的厚度,只要以對半 導體層之鋁原子的擴散距離之關係來控制成比鋁原子的擴 散距離更厚的範圍即可。得到前述3層構造的方法不以此 爲限,例如使用含有Ta、Nb、Hf、Ti、V等過渡金屬之 鋁系合金亦可,藉此,鋁與矽之相互擴散被抑制。又,其 他條件、特性等,與前述第1實施型態所記載者相同。 (本發明之第3實施型態) 相關於本發明之TFT之第3實施型態,係構成前述 第1實施型態之2層層積構造的含氮層,與TFT用基板 之間,具有第1半導體層、(N、C、F)層、第1半導體 層之例。詳言之,如圖3所示,於TFT用基板之上具有 第1半導體層,(>[、(:、?)層、第1半導體層,於其上 -28- 201005939 直接具有由(N、C、F)層與鋁-矽擴散層所構成的2層 之層積構造,於其上直接具有被形成鋁系合金層的構造。 圖3之構造,例如可藉由後述之實施例3的方法而得到。 又,其他條件、特性等,與前述第1實施型態所記載者相 同。 (本發明之第4實施型態) φ 相關於本發明之TFT之第4實施型態,係構成前述 第2實施型態之3層層積構造的含氮層,與TFT用基板 之間,具有第1半導體層、(>1、(:、?)層、第1半導體 層之例。詳言之,如圖4所示,於TFT用基板之上具有 第1半導體層,(N、C、F)層、第1半導體層,於其上 直接具有由實質上不含有鋁的第2半導體層與(N、C、 F)層與鋁-矽擴散層所構成的3層之層積構造,於其上直 接具有被形成鋁系合金層的構造。圖4之構造,例如可藉 φ 由後述之實施例4的方法而得到。又,其他條件、特性 等,與前述第1實施型態所記載者相同。
態 型 施 實 5 第 之 明 發 本 /(V 相關於本發明之MOSFET之第1實施型態如圖5所 示。圖5係於單晶矽之上直接具有由(N、C、F)層與 銘-矽擴散層所構成的2層之層積構造,於其上直接具有 被形成鋁系合金層的構造。這樣的構造藉由圖8所示之步 驟而被形成。亦即,藉由離子注入法等把(N、C、F)氣 -29- 201005939 體打入單晶矽基板中。此時,被注入的(N、C、F)氣體 以某種深度(稱爲「飛程」)爲中心呈現幾乎高斯分佈之 深度方向分佈。被注入的(N、C、Γ)氣體之損傷導致矽 之一部分非晶化。接著藉由濺鍍與電鍍形成鋁系合金膜’ 其後藉由施加退火等熱處理而形成鋁系合金層/鋁-矽擴散 層/ (N、C、F)層/單晶矽之構造。圖5之構造,例如可 藉由後述之實施例5的方法而得到。又’其他條件、特性 等,與前述第1實施型態所記載者相同。 前述之實施型態,具有與前述之TFT之第1實施型 態相同的配線構造。MOSFET之實施型態不限於前述’例 如,可以採用與前述之TFT之第2〜第4實施型態實質同 樣的構造。 [實施例] 以下,舉出實施例更具體說明本發明,但本發明並不 受限於以下之實施例,在適合下述的要旨之範圍加上變更 而實施,這些也都包含於本發明的技術範圍。 以下之實施例1〜1 4、比較例1以及從前例等,爲了 要簡易測定TFT特性,對依照圖6之各步驟圖來製作之 圖61之TFT,在300°C進行了 30分鐘的退火。此退火條 件,在TFT基板之製造步驟,係假設而設定在熱履歷爲 最大之矽之氮化膜(保護膜)之成膜步驟的加熱處理者。 供本實施例之TFT並不是現實的TFT基板那樣被施以種 種成膜步驟而完成者,但是進行了前述退火之TFT,可以 -30- 201005939 認爲幾乎反映了實際的TFT基板之TFT特性。 (實施例1 ) 實施例1,係具有前述之實施型態1之配線構造(參 照圖1A)之實施例,構成源極/汲極電極之配線材料使用 了鋁-0.6原子百分比之鎳-0.5原子百分比之銅-0.3原子百 分比之鑭。 Q 參照圖6之各步驟圖同時說明實施例1之製造方法。 首先,於玻璃基板上,以濺鍍法形成膜厚200nm程 度的鋁合金薄膜(A1-2.0原子百分比之Nd)(圖6a)。 濺鍍之成膜溫度爲室溫。於此鋁合金薄膜上藉由光蝕刻將 光阻圖案化(圖6b)後,以光阻爲遮罩藉由蝕刻鋁合金 薄膜,形成閘極電極(圖6c)。 接著,藉由電漿CVD法,形成膜厚約200nm的氮化 矽膜(SiN),作爲閘極絕緣膜(圖6d)。電漿CVD法 〇 之成膜溫度爲約35(TC。進而,使用電漿CVD法,依序 形成膜厚約200nm的未摻雜非晶矽膜[a-Si(i)]、以及膜厚 約40nm的摻雜不純物(P)之低電阻非晶矽膜[a-Si(n)] (圖6e、6f )。此低電阻非晶矽膜[a-Si(n)],例如以 SiH4、PH3爲原料藉由進行電漿CVD而形成。 接著,在同一電漿CVD裝置之同一真空室內,僅供 給氮氣氣體使產生電漿,以氮電漿將前述低電阻非晶矽膜 的表面處理30秒鐘,形成含氮層(圖6g)。對此電漿施 加之高頻(RF)功率密度約爲〇.3W/cm2,成膜溫度爲20 -31 - 201005939 °C,氣體壓力爲133Pa。以RBS法及XPS法分析表面的 結果,確認了形成厚度約5nm的含氮層。 其後,不由CVD裝置取出而連續摻雜不純物(P)再 度形成低電阻非晶矽膜[a-Si(n)]。此時,低電阻非晶矽膜 的膜厚爲約l〇nm (圖6h)。 接著,於其上,使用濺鍍法形成膜厚約3 OOnm的鋁 系合金膜(鋁-0.6原子百分比之鎳-0.5原子百分比之銅-0.3 原子百分比之鑭)(圖6i)。濺鍍之成膜溫度爲室溫。其 次,藉由光蝕刻圖案化光阻後,藉由以光阻爲遮罩鈾刻前 述鋁系合金膜,形成圖6j所示的模樣之源極電極與汲極 電極。進而,以源極電極與汲極電極爲遮罩,藉由乾蝕刻 將低電阻之非晶矽膜[a-Si(n)]全部除去,形成在含氮層與 鋁系合金膜之間具有鋁-矽擴散層之TFT (圖6k、61)。 鋁-矽擴散層之厚度約l〇nm。 (TFT特性的評估) 使用前述TFT,調查TFT之汲極電流-閘極電壓之開 關特性。藉此,也可以間接評估矽與鋁之相互擴散。在 此,以如下之方式測定TFT之開關之關閉時流動的洩漏 電流(對閘極電壓施加負電壓時之汲極電流値、關閉電 流)、與TFT之開關之打開時流動的打開電流。
使用閘極長(L) ΙΟμηι、閘極寬幅(W) ΙΟΟμηι,W/L 之比爲1 0之TFT,測定其汲極電流及閘極電壓。測定時 之汲極電壓爲10V。關閉電流定義爲施加閘極電壓(-3V 201005939 )時之電流,打開電流定義爲閘極電壓成爲20V時之電 流。 詳言之,對實施例1之TFT,在300 °c進行30分鐘 的退火之後,測定關閉電流及打開電流的結果,關閉電流 爲3.4χ10_13Α,打開電流爲1·7χ1(Γ6Α。爲了比較,使用 由純鋁之薄膜與鉬之障壁金屬層所構成的從前例之源極-汲極電極與前述同樣製作TFT,測定TFT特性。結果, 0 從前例之關閉電流爲4.〇x10_13A,打開電流爲1.6χ10·6Α 。這些結果顯示於表1。 藉由以上的結果,實施例1之TFT,可以得到與中介 著障壁金屬之從前例之TFT同程度之優異的TFT特性, 顯示了非晶矽與鋁系合金膜1之相互擴散未發生。 (矽與鋁之相互擴散之評估) 退火後之非晶矽與鋁系合金膜之界面進行剖面TEM φ 觀察(倍率30萬倍),評估矽與鋁之相互擴散之舉動。 前述界面之剖面TEM像顯示於圖9。如圖9所示,藉由 3 00 °C之熱處理鋁擴散至存在於其下的低電阻非晶矽膜中 形成鋁-矽擴散層,於與鋁系合金膜之間觀察到明顯的界 面層。因而,根據實施例1,確認了在非晶矽膜上被形成 由含氮層與鋁-矽擴散層所構成的層積構造。進而,以 EDX法進行半定量分析的結果,在低電阻非晶矽膜中幾 乎未檢測出鋁元素,可知鋁之擴散爲低電阻非晶矽膜之上 層所阻止。 -33- 201005939 (接觸電阻的測定) 供調查鋁系合金膜與半導體層(非晶矽)之接觸電 阻,依照圖10之各步驟圖藉由TLM法(Transfer Length Method )形成TLM元件。 首先,使用圖10說明TLM元件之製作方法,接著使 用圖11及圖12說明TLM法之測定原理。 首先,於玻璃基板上,藉由電漿CVD法,形成膜厚 約20 0nm之摻雜不純物(P )之低電阻的非晶矽膜1。接 著,在同一電漿CVD裝置內,僅供給氮氣氣體使產生電 漿,以氮電漿將低電阻非晶矽膜1的表面處理3 0秒鐘, 形成含氮層(圖l〇a)。對此電漿施加之高頻(RF)功率 密度約爲〇.3W/cm2。 其後,不由CVD裝置取出而連續形成再度摻雜不純 物(P )形成低電阻之非晶矽膜2 (圖1 0a )。低電阻之非 晶矽膜2的膜厚爲lOnm。於其上形成膜厚約3 00nm的鋁 系合金膜(鋁-0.6原子百分比之鎳-0.5原子百分比之銅- 0.3 原子百分比之鑭)(圖l〇b)。藉由光蝕刻圖案化光阻後 (圖l〇c),藉由以光阻爲遮罩蝕刻鋁系合金膜,形成圖 10d所示的模樣之複數電極。此處,使各電極間之距離進 行種種改變。進而,再度進行乾蝕刻,藉由光蝕刻將光阻 圖案化。此時,如圖l〇e所示之模樣將所有的電極圖案以 光阻覆蓋。將此做爲遮罩除去電極圖案之外周部之低電阻 非晶矽膜(圖10〇 。最後在300°C進行30分鐘的熱處 201005939 理,形成鋁-矽擴散層(圖l〇g)。 其次,參照圖11及圖12說明根據TLM法之接觸電 阻的測定原理。圖12(a)係模式顯示前述之圖l〇g的配線 構造之剖面圖,圖12(b)係圖l〇g之俯視圖。在圖12(a)省 略銘-砂擴散層。 首先,於前述之圖l〇g的配線構造,測定複數電極間 之電流電壓特性,求出各電極間之電阻値。如此得到之各 φ 電極間之電阻値爲縱軸,電極間距離(移轉長、L)爲橫 軸繪圖可得圖11。於圖11,y切片之値相當於接觸電阻 Rc之2倍之値(2Rc ) ,X切片之値,相當於實效之接觸 長(LT:transfer length、移轉長)。由以上,接觸電阻率 P。以下式表示。
Pc = Rc*LT*Z 前式中,Z如圖12(b)所示顯示電極寬幅。 這些結果顯示於表1。由表1可知實施例1之TFT具 G 有良好的接觸電阻。 (半導體層與鋁系合金膜之界面的元素面密度之測 定) 針對實施例1以及從前例,使用神戶製鋼所高分解能 RBS分析裝置「HRSB5〇0」測定氮原子之面密度(N1)以 及氧原子之面密度(01)。結果,相對於從前例之氮原 子面密度(N1)在檢出界限以下,氧原子面密度(01) 爲 4.1 X 1015/cm2,實施例 1之氮原子面密度(1)爲 -35- 201005939 6.3 χΐ 015/cm2,而氧原子面密度(01)在檢測界限以下, 確認了具有良好的TFT特性。 (實施例2) 實施例2,係具有前述之實施型態2之配線構造(參 照圖2)之實施例,構成源極/汲極電極之配線材料與實施 例1同樣使用了鋁-0.6原子百分比之鎳-0.5原子百分比之 銅-0.3原子百分比之鑭。 於前述之實施例1,除了使圖6h之低電阻非晶矽膜 的膜厚爲200nm以外與實施例1同樣地製作了實施例2 之TFT。含氮層之厚度與實施例1同樣約5nm。 對於如此得到之實施例2之TFT,與實施例1同樣在 3 00 °C施以30分鐘退火,進行退火後之非晶矽與鋁系合金 之界面的剖面TEM觀察以及EDX分析。結果,鋁元素擴 散至非晶矽膜的上層約S0〜100nm爲止(亦即,鋁-矽擴 散層的厚度約80〜lOOnm),但比其更深的區域擴散的鋁 原子極少,幾乎比lOOnm更深之處判斷其維持著初期的 非晶矽膜的狀態(未圖示)。 此外,與實施例1同樣進行而測定實施例2的關閉電 流及打開電流的結果,關閉電流爲3.8 χ10_13Α,打開電流 爲1.7χ10·6Α (參照表1)。因而,可知實施例 2之 TFT,可以得到與比較例1之TFT同等良好的TFT特性。 進而,爲了調查實施例2之接觸電阻,於前述之實施 例1除了形成低電阻非晶矽膜200nm以外與實施例1同 201005939 樣進行而測定接觸電阻。其結果顯示於表1,可知實施例 2之TFT具有良好的接觸電阻。 (實施例3) 實施例3,係具有前述之實施型態3之配線構造(參 照圖3)之實施例,構成源極/汲極電極之配線材料與實施 例1同樣使用了鋁-0.6原子百分比之鎳-0.5原子百分比之 φ 銅-0.3原子百分比之鑭。 於前述之實施例1,形成圖6h之低電阻非晶矽膜之 後,不由CVD裝置取出而連續再度以氮電漿處理30秒 鐘,追加形成摻雜不純物(P )之低電阻非晶矽膜1 Onm 之步驟以外,與實施例1同樣進行而製作實施例3之 TFT。含氮層之厚度與實施例1同樣約5nm。 對於如此得到之實施例3之TFT,與實施例1同樣在 3 00°C施以30分鐘退火,進行退火後之非晶矽與鋁系合金 〇 之界面的剖面TEM觀察以及EDX分析》結果,鋁元素在 非晶矽膜中幾乎未被檢測出,可知與實施例1同樣,鋁之 擴散爲非晶矽膜之上層所阻止(未圖示)。又,鋁·矽擴 散層之厚度約1 Onm。 此外,與實施例1同樣進行而測定實施例3的關閉電 流及打開電流的結果,關閉電流爲3.2 xl (Γ13Α,打開電流 爲1.7x1 (Γ6Α。因而,可知實施例3之TFT,可以得到與 比較例1之TFT同等良好的TFT特性。 進而,於前述之實施例1,除了形成低電阻非晶矽膜 -37- 201005939 10nm後再度進行氮電漿處理,形成低電阻非晶矽膜l〇nm 以外與實施例1同樣進行而測定接觸電阻。其結果顯示於 表1,確認實施例3之TFT具有良好的接觸電阻。 (實施例4) 實施例4,係具有前述之實施型態4之配線構造(參 照圖4)之實施例,構成源極/汲極電極之配線材料與實施 例1同樣使用了鋁-0.6原子百分比之鎳-0.5原子百分比之 銅-0.3原子百分比之鑭。 於前述之實施例1,形成圖6h之低電阻非晶矽膜之 後,不由CVD裝置取出而連續再度以氮電槳處理30秒 鐘,追加形成摻雜不純物(P)之低電阻非晶砂膜200nm 之步驟以外,與實施例1同樣進行而製作實施例4之 TFT。含氮層之厚度與實施例1同樣約5nm。 對於如此得到之實施例4之TFT,與實施例1同樣在 3 00 °C施以30分鐘退火,進行退火後之非晶矽與鋁系合金 之界面的剖面TEM觀察以及EDX分析。結果,鋁元素擴 散至非晶矽膜的上層約80〜lOOnm爲止(亦即,鋁-矽擴 散層的厚度約80〜lOOnm),擴散至比幾乎lOOnm更深 的區域擴散的鋁原子極少,幾乎比lOOnm更深之處被判 斷其維持著初期的非晶矽膜3的狀態(未圖示)。 此外,與實施例1同樣進行而測定實施例4的關閉電 流及打開電流的結果,關閉電流爲3.3χ1(Γ13Α,打開電流 爲1·6χ10_6Α (參照表 1)。因而,可知實施例 4之 201005939 TFT,可以得到與從前例之TFT同等良好的TFT特性。 進而,於前述之實施例1,除了接著低電阻非晶矽膜 10nm再度進行氮電漿處理,形成低電阻非晶矽膜200nm 與鋁系合金膜300nm以外與實施例1同樣進行而測定接 觸電阻。結果顯示於表1。如表1所示實施例4之TFT具 有良好的接觸電阻。 Q (實施例5) 實施例5,係具有前述之實施型態5之配線構造(參 照圖7)之實施例,構成源極/汲極電極之配線材料與實施 例1同樣使用了鋁-0.6原子百分比之鎳-0.5原子百分比之 銅-0.3原子百分比之鑭。 於前述之實施例1,形成圖6e所示之未摻雜非晶矽 膜後,不由CVD裝置取出而連續再度以氮電漿進行30秒 鐘的處理。接著,不由CVD裝置取出而連續摻雜不純物 〇 ( P )形成低電阻非晶矽膜[a-Si(n)]。此時,低電阻非晶 矽膜的膜厚爲約l〇nm。以後,與實施例1同樣製作實施 例5之TFT。含氮層之厚度與實施例1同樣約5nm。 對於如此得到之實施例5之TFT,與實施例1同樣在 3 〇〇 °C施以30分鐘退火,進行退火後之未摻雜非晶矽與鋁 系合金之界面的剖面TEM觀察以及EDX分析。結果,鋁 元素在未摻雜非晶矽膜中幾乎未被檢測出,可知與實施例 1同樣,鋁之擴散爲未摻雜非晶矽膜之上層所阻止(未圖 示)。又,鋁·矽擴散層之厚度約10nm。 -39- 201005939 此外,與實施例1同樣進行而測定實施例5的關閉電 流及打開電流的結果,關閉電流爲3.3χ1(Γ13Α,打開電流 爲1·6χ10_6Α(參照表1)。因而,可知實施例5之 TFT,可以得到與從前例之TFT同等良好的TFT特性。 (實施例6) 實施例6,係具有前述之實施型態1之配線構造(參 照圖1A)之實施例,於前述之實施例1,構成源極/汲極 電極之配線材料使用了純鋁以外,與實施例1同樣條件製 作實施例6之TFT。 對於如此得到的實施例6之TFT,與實施例1同樣測 定關閉電流及打開電流,以及接觸電阻。這些結果顯示於 表1。 (實施例7 ) 實施例7,係具有前述之實施型態1之配線構造(參 照圖1A)之實施例,於前述之實施例1’構成源極/汲極 電極之配線材料使用了銘_〇·2原子百分比之錬·〇·35原子 百分比之鑭以外,與實施例1同樣條件製作實施例7之 TFT ° 對於如此得到的實施例7之TFT,與實施例1同樣測 定關閉電流及打開電流’以及接觸電阻。這些結果顯示於 表1。 -40- 201005939 (實施例8) 實施例8,係具有前述之實施型態1之配線構造(參 照圖1 A )之實施例,於前述之實施例1,構成源極/汲極 電極之配線材料使用了鋁-2原子百分比之鎳-0.35原子百 分比之鑭以外,與實施例1同樣條件製作實施例8之 TFT。 對於如此得到的實施例8之TFT,與實施例1同樣測 定關閉電流及打開電流,以及接觸電阻。這些結果顯示於 表1。 (實施例9) 實施例9,係具有前述之實施型態1之配線構造(參 照圖1A)之實施例,於前述之實施例1,構成源極/汲極 電極之配線材料使用了鋁-3原子百分比之鎳-0.6原子百分 比之銨以外,與實施例1同樣條件製作實施例9之TFT。 〇 對於如此得到的實施例9之TFT,與實施例1同樣測 定關閉電流及打開電流,以及接觸電阻。這些結果顯示於 表1。 由表1,可知實施例6〜9之TFT,均可以得到與從 前例之TFT同等良好的TFT特性以及接觸電阻。 前述之實施例1〜9係僅使用氮氣體形成含氮層,但 在以下之實施例1〇〜14則使用氮氣體與半導體原料氣體 之混合氣體形成含氮層。在這些實施例,改變前述混合氣 體的流量比而進行實驗。 -41 - 201005939 (實施例1 〇) 實施例10係具有參照圖1A之配線構造之實施例, 構成源極/汲極電極之配線材料與實施例1同樣使用了鋁-0.6原子百分比之鎳-0.5原子百分比之銅-0.3原子百分比 之鑭。 首先,與實施例1同樣於玻璃基板上,形成鋁合金薄 膜(鋁-2.0原子百分比銨)之閘極電極後,依序形成氮化 矽膜(SiN)之閘極絕緣膜、未摻雜非晶矽膜[a-Si(i)]、以及 摻雜不純物之低電阻非晶矽膜[a-Si(n),以下亦有稱爲第 1低電阻a-Si(n)的場合]。 接著,在同一電漿CVD裝置之同一真空室內,供給 半導體層形成氣體之 SiH4:3〇SCCm、PH3:0.2sccm、 N2:10〇SCCm (氮氣體/半導體原料氣體之流量比= 3.3)使 電漿產生1〇秒鐘,形成含氮層。對此電漿施加之高頻 (RF)功率密度約爲0.06W/cm2,成膜溫度爲3 50°C,氣 體壓力爲 67Pa。此處,seem 爲 standard cubic cm per minute(cm3/分),表示於0°C,換算爲l〇13hPa之場合的 流量之單位。以RBS法及XPS法分析表面的結果,確認 了形成厚度約5nm的含氮層。 其後,與實施例1同樣進行再度形成l〇nm之摻雜不 純物(P )之低電阻非晶矽膜[a-Si(n),以下亦有稱爲第2 低電阻a-Si(n)的場合]。以後,與實施例1同樣製作實施 例10之TFT。 201005939 (TFT特性的評估)
對如此得到之實施例10之TFT,與實施例1同樣進 行而測定實施例10的關閉電流及打開電流的結果,關閉 電流爲3·2χ10·13Α,打開電流爲1.7χ10·6Α(參照表1)。 因而,可知實施例10之TFT,可以得到與從前例之TFT 同等良好的TFT特性。 ❹ (矽與鋁之相互擴散之評估) 對於實施例10之TFT,與實施例1同樣進行,在 3 00°C施以30分鐘退火處理後對非晶矽與鋁系合金之界面 之剖面TEM觀察以及EDX分析,評估矽與鋁之相互擴 散。結果,錫元素在非晶砂膜中幾乎未被檢測出,可知與 實施例1同樣,鋁之擴散爲非晶矽膜之上層所阻止。又, 鋁-矽擴散層之厚度約l〇nm。 φ (接觸電阻的測定) 進而,爲了調査實施例10之接觸電阻,與前述實施 例1同樣,藉由TLM法形成TLM元件而調査。詳言之, 於實施例1,除了使圖10所示之TLM元件之含氮層形成 條件(組成氣體與氣體流量比)調整爲半導體形成氣體之 SiH4:30sccm、PH3:〇.2sccm、N2:100sccm[氮氣體(lOOsccm) /半導體原料氣體(3〇8<:(:111 + 0.28(:〇111)之流量比=3.3]以外, 與實施例1同樣進行測定接觸電阻。其結果顯示於表1, -43- 201005939 確認實施例10之TFT具有良好的接觸電阻。 (實施例11 ) 實施例11係於前述之實施例10改變氮氣體/半導體 原料氣體之流量比爲0.3之例。 詳言之,於前述之實施例10,除了含氮層形成條件 之氣體流量,調整爲半導體形成氣體之SiH4:3〇SCCm、 PH3:0.2sccm、N2:l〇sccm[氮氣體(lOsccm)/半導體原料氣 體(30sccm + 0.2scem)之流量比= 0.3]以外,與實施例1〇同 樣進行而製作實施例11之TFT。含氮層之厚度與實施例 1 〇同樣約5nm。 對於如此得到之實施例U之TFT,與實施例1同樣 進行,在300°C施以30分鐘退火處理後對非晶矽與鋁系 合金之界面之剖面TEM觀察以及EDX分析,評估矽與鋁 之相互擴散。結果,鋁元素在非晶矽膜中幾乎未被檢測 出,可知與實施例1同樣,鋁之擴散爲非晶矽膜之上層所 阻止。又,鋁-矽擴散層之厚度約l〇nm。 此外,與實施例1 〇同樣進行而測定實施例1 1的關閉 電流及打開電流的結果,關閉電流爲3.2χ1(Γ13Α,打開電 流爲1.8χ1(Γ6Α (參照表1 )。因而,可知實施例1 1之 TFT,可以得到與從前例之TFT同等良好的TFT特性。 進而,爲了調查實施例11之接觸電阻,於前述之實 施例1〇,除了把含氮層形成條件之氣體流量,調整爲半 導體形成氣體之 SiH4:30sccm 、 PH3:〇.2sccm 、 201005939 N2:l〇SCCm[氮氣體(lOsccm)/半導體原料氣體 (30sccm + 0.2sccm)之流量比=〇.3]以外,與實施例10同樣 進行而測定接觸電阻。其結果顯示於表1 ’確認實施例1 1 之TFT具有良好的接觸電阻。 (實施例1 2 ) 實施例12係於前述之實施例10改變氮氣體/半導體 φ 原料氣體之流量比爲9.9之例。 詳言之,於前述之實施例10,除了含氮層形成條件 之氣體流量,調整爲半導體形成氣體之 SiH4:30sccm、 PH3:〇.2sccm、N2:300sccm[氮氣體(300sccm)/半導體原料 氣體(3〇3(^111 + 0.23(^111)之流量比=9.9]以外,與實施例10 同樣進行而製作實施例12之TFT。含氮層之厚度與實施 例10同樣約5nm。 對於如此得到之實施例1 2之TFT,與實施例1同樣 Q 進行,在30(TC施以30分鐘退火處理後對非晶矽與鋁系 合金之界面之剖面TEM觀察以及EDX分析,評估矽與鋁 之相互擴散。結果,鋁元素在非晶矽膜中幾乎未被檢測 出’可知與實施例1同樣,鋁之擴散爲非晶矽膜之上層所 阻止。又,鋁-矽擴散層之厚度約l〇nm。 此外’與實施例1 〇同樣進行而測定實施例1 2的關閉 電流及打開電流的結果,關閉電流爲3.4χ10·13Α,打開電 流爲1.5χ10·δΑ (參照表1)。因而,可知實施例12之 TFT,可以得到與從前例之TFT同等良好的TFT特性。 -45- 201005939 進而,爲了調查實施例12之接觸電阻,於前述之實 施例10,除了把含氮層形成條件之氣體流量,調整爲半 導體形成氣體之 SiH4:30sccm、PH3:〇.2sccm、N2:300sccm [氮氣體(300SCCm)/半導體原料氣體(3 0sccm + 0.2sccm)之流 量比=9.9]以外,與實施例1〇同樣進行而測定接觸電阻。 其結果顯示於表1,確認實施例12之TFT具有良好的接 觸電阻。 (比較例1 ) 比較例1,係於前述之實施型態1之配線構造(參照 圖1A),不具有含氮層之比較例,構成源極/汲極電極之 配線材料使用與前述實施例1同樣之鋁系合金。詳言之, 於前述之實施例1,不進行形成含氮層的步驟以外,與實 施例1同樣進行而製作比較例1之TFT。 對於如此得到之比較例1之TFT,在比實施例1更低 的200°C之溫度施以30分鐘退火,進行退火後之非晶矽 與鋁系合金之界面的剖面TEM觀察以及EDX分析。結 果,即使進行在200°C之低溫處理也在鋁系合金或非晶矽 中觀察到空孔(void ),確認了發生顯著的相互擴散(圖 中未顯示)。此外,由EDX之半定量分析’亦確認了對 非晶矽中之鋁的擴散或對鋁系合金中之矽的擴散。 此外,與實施例1同樣進行,測定比較例1之關閉電 流以及打開電流。結果,關閉電流爲3.5 χ5·9Α,打開電流 爲4.4χ10·7Α(參照表1)。由以上結果’在沒有含氮層 -46- 201005939 的比較例1,與從前例相比,TFT特性顯著降低,可知不 能作爲TFT發揮功能。 此外,測定比較例1之接觸電阻時,如表1所示,接 觸電阻降低。 (比較例2) 比較例2係於前述之實施例1 0,改變氮氣體/半導體 〇 原料氣體之流量比爲19.9之例。 於前述之實施例10,除了把含氮層形成條件之氣體 流量,調整爲半導體形成氣體之 SiH4:3〇SCCm、 PH3:〇.2sccm、N2:600sccm[氮氣體(600sccm)/半導體原料 氣體(30sccm + 0.2sccm)之流量比=19.9]以外,與實施例10 同樣進行而製作比較例2之TFT。含氮層之厚度約5nm。 對於如此得到之比較例2之TFT,與實施例1同樣在 3〇〇°C施以30分鐘退火處理後對非晶矽與鋁系合金之界面 〇 之剖面TEM觀察以及EDX分析,評估矽與鋁之相互擴 散。結果,鋁元素在非晶矽膜中幾乎未被檢測出,可知與 實施例1同樣,鋁之擴散爲非晶矽膜之上層所阻止。又, 鋁-矽擴散層之厚度約l〇nm。 此外,與實施例1 〇同樣進行而測定比較例2的關閉 電流及打開電流的結果,關閉電流爲3.3 χ1 0·13Α,打開電 流爲4_0 xlO·7 A (參照表1)。因而,比較例2之TFT與 從前相比,TFT特性顯著降低,可知不能作爲TFT發揮 功能。 -47- 201005939 進而,爲了調查比較例2之接觸電阻,於前述之實施 例10,除了把含氮層形成條件之氣體流量,調整爲半導 體形成氣體之 siH4:3〇sccm、PH3:0.2sccm、N2:600sccm [氮氣體/半導體原料氣體之流量比=19.9]以外,與實施例 10同樣進行而測定接觸電阻。結果如表1所示,接觸電 阻上升。 (比較例3) 比較例3係具有參照圖1A之配線構造之實施例,構 成源極/汲極電極之配線材料與實施例10同樣使用了鋁-0.6原子百分比之鎳- 0.5原子百分比之銅- 0.3原子百分比 之鑭。 於前述之實施例10,除了把含氮層形成條件之氣體 流量,調整爲半導體形成氣體之 SiH4:150sCCm、 PH3:lsccm、N2:l〇SCCm[氮氣體(lOsccm)/半導體原料氣體 (150sccm+lsccm)之流量比= 0.07]以外,與實施例10同樣 進行而製作比較例3之TFT »含氮層之厚度約5nm。 對於如此得到之比較例3之TFT,與實施例1同樣在 300°C施以30分鐘退火處理後對非晶矽與鋁系合金之界面 之剖面TEM觀察以及EDX分析,評估矽與鋁之相互擴 散。結果,鋁系合金中或非晶矽中觀察到空孔(void),確 認了發生顯著的相互擴散。此外,由EDX之半定量分 析,亦確認了對非晶矽膜中之鋁的擴散或對鋁系合金膜中 之矽的擴散。 -48- 201005939
❿ 此外,與實施例1 〇同樣進行而測定比較例3的關閉 電流及打開電流的結果,關閉電流爲2.3><10^八,打開電 流爲1.3 XI 0_6Α (參照表1 )。因而,比較例3之TFT與 從前相比,TFT特性顯著降低,可知不能作爲TFT發揮 功能。 -49- 201005939
Is 接觸電阻 (Ω . cm2) 0.10 0.12 0.20 0.22 1 2.40 0.26 0.18 0.16 0.23 0.12 0.20 0.22 2.50 1 0.30 關閉電流 (A) 3.4E-13 3.8E-13 3.2E-13 3.3 E-13 3.3Ε-13 3.5 Ε-09 3.5E-13 2.8E-13 3.8E-13 3.4E-13 3.2E-13 3.2E-13 3.4E-13 3.3 E-13 2.3E-11 4.0E-13 打開電流 ㈧ 1.7E-06 1.7E-06 1.7E-06 1.6E-06 1.6Ε-06 4.4Ε-07 1.6E-06 1.7E-06 1.7E-06 1.6E-06 1.7E-06 1.8E-06 1.5E-06 4.0E-07 1.3E-06 1.6E-06 配線構造 圖ΙΑ CN 國 蟈 寸 Η 卜 囫 圖1Α 圖1A 圖1A 圖1A 圖1A 圖1A 圖1A 圖1A 圖1A 圖1A 圖1A 含氮層形成時之氣體組成 ⑴僅氮氣 蚝 9| 1 f + yjl m m 嫉·Ν m m 癍嫉 V 1 (2)流量比=3.3 (2)流量比=0.3 (2)流量比=9.9 (2)流量比=19.9 (2)流量比=0·07 1 含氮層 m 耻 m 源極_ 汲極電極 Al-0.6Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La 純A1 Al-0.2Ni-0.35La Al-2Ni-0.35La Al-3Ni-06Nd Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-0.3La Al-06Ni-0.5Cu-Q.3La Al-06Ni-0.5Cu-0.3La Mo+純 A1 備考 實施例1 實施例2 實施例3 實施例4 實施例5 比較例1 實施例6 實施例7 實施例8 實施例9 實施例10 實施例11 實施例12 比較例2 比較例3 從前例 No. ί 1 (N m 寸 \〇 卜 00 〇\ 〇 寸 ,01」撇^筚「χώ」-^*撇:舻擊 -50- 201005939 (實施例1 5 ) 實施例15係具有相關於實施型態5之LSI配線構造 (參照圖7)之實施例,使用純鋁作爲配線材料。 參照圖13之各步驟圖同時說明實施例15之MOSFET (金氧半導體場效應電晶體’ Metal-〇xide-semiconductor field effect transistor)之製造方法。此處,單晶p型砂 基板上藉由局部氧化法(LCOS:Local oxydation of Si)進行 φ 元件分離圖案之形成,在元件之活性區域(未被局部氧化 的區域)製作MOSFET。 首先,於單晶P型矽基板上藉由熱氧化形成閘極絕緣 膜(圖13a)。閘極絕緣膜之膜厚爲5nm。接著,藉由熱 CVD形成厚度3 00nm之P摻雜之多晶矽(圖13b)。其 後藉由光蝕刻,將光阻圖案化(圖1 3 c )。以此光阻作爲 遮罩藉由乾蝕刻將多晶矽蝕刻(圖13d)。接著藉由離子 注入把砷打入基板,藉由施加活性化退火形成源極-汲極 ❹ 區域(圖13e)。接著,藉由CVD形成600nm之層間絕 緣膜(圖13f)。藉由光蝕刻圖案化(圖13g)、藉由施 加乾蝕刻於源極-汲極區域形成供連接金屬配線(純鋁) 之用的接觸孔(圖13h)。接著藉由離子注入法等把砷打 入基板,藉由施加活性化退火形成源極-汲極區域(圖 13e)。接著,藉由CVD形成層間絕緣膜(圖13f)。藉 由光蝕刻圖案化(圖13g)、藉由施加乾蝕刻於源極-汲 極區域形成供連接金屬配線(鋁系合金)之用的接觸孔 (圖13h)。接著,經過前述圖8所示之步驟形成鋁系合 -51 - 201005939 金層/鋁-矽擴散層/含氮層/單晶矽之構造。亦即,藉由離 子注入法等把氮打入基板。此時,注入的氮以某種深度 (稱爲「飛程」)爲中心,呈現幾乎高斯分佈之深度方向 分佈。在本實施例,以離子能量10keV進行打入,把其 「飛程」調整爲深度約10nm。此外,由矽基板之表面起 至約15nm的深度,藉由注入的氮造成的損傷使矽非晶化 (圖13i )。含氮層之厚度約5nm。其次形成純鋁膜(圖 13j),藉由平板印刷(lithography)及餓刻法(etching)加工 爲配線圖案。最後在40 0 °C進行30分鐘的退火,形成鋁-矽擴散層(圖13k)。鋁-矽擴散層之厚度約lOnm。 其次,針對如此進行所獲得的實施例 15之 MOSFET,測定其汲極電流-閘極電壓之開關特性。具體而 言,把關閉電流(對閘極電壓施加負電壓時之汲極電流) 與MOSFET打開時之打開電流作爲指標使用。對閘極長 L = 0.1 5μιη >閘極寬幅W= 1 Ομηι之MOSFET測定其汲極電 流-閘極電壓特性。測定時之汲極電壓爲1.5V。關閉電流 定義爲閘極電壓爲-0.5 V時之電流値,打開電流定義爲閘 極電壓1.5V時之電流値。 關於前述MOSFET測定關閉電流及打開電流的結 果,關閉電流爲測定極限之10〜14A以下,此外打開電 流爲2.3mA »爲了比較,也針對(1)不進行氮的離子注 入而使前述源極-汲極之矽與純鋁直接接觸之比較例之 MOSFET,以及(2 )矽與純鋁之間作爲障壁金屬使TiN 中介之從前的MOSFET與前述同樣地製作,進行這些的 201005939 特性評估。結果,前述(1)之關閉電流爲2x10_9A,打 開電流爲1.3mA,前述(2)之關閉電流爲測定極限之 10_14A以下,打開電流爲2.2mA。 藉由以上的結果,實施例15之MOSFET,可以得到 與中介著障壁金靥之從前的MOSFET同程度之優異的TFT 特性,顯示了矽與鋁之相互擴散未發生。 以上參照特定的實施樣態詳細說明本發明,但對於熟 φ 悉該項技藝者而言明顯可以在不逸脫本發明的精神與範圍 的情況下再施以種種變更或修正,此亦應是爲落入本發明 之範圍。 本申請案係根據於2008年4月18日提出申請之日本 申請案(特願2008-109618)、及於2008年9月30曰提 出申請之日本申請案(特願2008-253840)而提出者,在 本說明書參照其內容而將其納入。 φ [產業上利用可能性] 根據本發明,因爲是可以使純鋁或鋁合金之鋁系合金 膜與半導體層直接接觸之直接接觸技術,所以不僅TFT 特性,或鋁系合金膜與半導體層之接觸電阻很優異,生產 性也良好,可以提供製程極限(process margin)更爲擴大 的技術。具體而言,可以提供不易受到各種製程條件的差 異(裝置性能的差異、不安定性、未預期的污染、不易控 制的污染等)的影響,此外也不需要極端嚴格的管理條 件,不容易受到製程條件的限制之技術。 -53- 201005939 【圖式簡單說明】 圖1A係顯示相關於本發明的第1實施型態之TFT的 構成之槪略剖面說明圖。 圖1B係顯示相關於本發明的第1實施型態之TFT的 構成之槪略剖面說明圖。 圖1C係顯示相關於本發明的第1實施型態之TFT的 構成之槪略剖面說明圖。 圖2係顯示相關於本發明的第2實施型態之TFT的 構成之槪略剖面說明圖。 圖3係顯示相關於本發明的第3實施型態之TFT的 構成之槪略剖面說明圖。 圖4係顯示相關於本發明的第4實施型態之TFT的 構成之槪略剖面說明圖。 圖5係說明本發明之配線構造的步驟之槪略步驟圖。 圖6係說明本發明之配線構造的各步驟之步驟圖。 圖7係顯示相關於本發明的第5實施型態之LSI的構 成之槪略剖面說明圖。 圖8係顯示相關於本發明的第5實施型態之配線構造 之各步驟之步驟圖。 圖9係於實施例1之非晶矽與鋁系合金膜之界面之剖 面TEM (穿透式電子顯微鏡)照片。 圖10係供調查鋁系合金膜與半導體層(非晶矽)之 接觸電阻所製作之TLM元件之步驟之步驟圖。 201005939
圖11係顯示電極間距離與電阻之關係之圖。 圖1 2係說明根據TLM元件進行接觸電阻的測定原理 之圖。 圖1 3係說明製造實施例1 5的配線構造的步驟之步驟 圖。 -55-

Claims (1)

  1. 201005939 七、申請專利範团 i —種配線構造,係於基板上,由基板側依序具備 半導體層’與純鋁或鋁合金之鋁系合金膜之配線構造,其 特徵爲: 於前述半導體層與前述鋁系合金膜之間,包含有由基 板側起依序爲含有氮、碳以及氟所構成的群所選擇之至少 一種元素之(N、C、F)層,及包含鋁與矽之鋁-矽擴散 層之層積構造,且被包含於前述(N、C、F)層的氮、碳 Λ 及氟之至少一種之元素,與包含於前述半導體層之矽結 合。 2. 如申請專利範圍第1項之配線構造,其中 前述(N、C、F)層與前述鋁-矽擴散層之間,包含 實質上僅由矽所構成的半導體層。 3. 如申請專利範圍第1項之配線構造,其中 前述鋁-矽擴散層,係藉由使前述(N、C、F)層、 前述半導體層及前述鋁系合金膜以此順序形成後’加上熱 @ 履歷而得者。 4. 如申請專利範圍第1項之配線構造,其中 前述半導體層包含非晶砍或多晶砂。 5. —種薄膜電晶體基板,其特徵爲具備申請專利範 圍第1〜4項之任一項之配線構造。 6. —種顯示裝置,其特徵爲具備申請專利範圍第5 項之薄膜電晶體基板。 7. 如申請專利範圍第1〜4項之任一項之配線構造, -56- 201005939 其係構成顯示裝置或半導體裝置之配線構造。 8· —種製造方法,係製造申請專利範圍第5項之薄 膜電晶體基板之製造方法,其特徵爲: 依序包含在薄膜電晶體之半導體層上,形成含有由 氮、碳及氟所構成的群所選擇之至少一種元素之(N、 C、F)層的第1步驟,接著,形成半導體層之第2步 驟。 0 9.如申請專利範圍第8項之製造方法,其中 前述第1步驟,係在半導體層形成裝置之中進行處 理。 10. 如申請專利範圍第9項之製造方法,其中 前述第1步驟與前述第2步驟,係在同樣的半導體層 形成用真空室內連續進行的。 11. 如申請專利範圍第8〜10項之任一項之製造方 法,其中 〇 前述第1步驟,係包含藉由含有氮、碳及氟所構成的 群所選擇之至少一種元素之氣體所生成的電漿蝕刻而形成 (N、C、F)層之步驟。 12. 如申請專利範圍第8〜10項之任一項之製造方 法,其中 前述第1步驟,係包含藉由含有氮、碳及氟所構成的 群所選擇之至少一種元素之氣體’與使用於半導體層形成 之原料氣體之混合氣體所生成的電漿蝕刻而形成(N、 C、F)層之步驟。 -57-
TW098113003A 2008-04-18 2009-04-20 A wiring structure, a thin film transistor substrate, a method of manufacturing the same, and a display device TWI413252B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008109618 2008-04-18
JP2008253840A JP5475260B2 (ja) 2008-04-18 2008-09-30 配線構造、薄膜トランジスタ基板およびその製造方法、並びに表示装置

Publications (2)

Publication Number Publication Date
TW201005939A true TW201005939A (en) 2010-02-01
TWI413252B TWI413252B (zh) 2013-10-21

Family

ID=41199229

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098113003A TWI413252B (zh) 2008-04-18 2009-04-20 A wiring structure, a thin film transistor substrate, a method of manufacturing the same, and a display device

Country Status (6)

Country Link
US (1) US8299614B2 (zh)
JP (1) JP5475260B2 (zh)
KR (1) KR101100504B1 (zh)
CN (1) CN101971294B (zh)
TW (1) TWI413252B (zh)
WO (1) WO2009128542A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI578540B (zh) * 2015-10-22 2017-04-11 鴻海精密工業股份有限公司 薄膜電晶體及其製作方法

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4355743B2 (ja) 2006-12-04 2009-11-04 株式会社神戸製鋼所 Cu合金配線膜とそのCu合金配線膜を用いたフラットパネルディスプレイ用TFT素子、及びそのCu合金配線膜を作製するためのCu合金スパッタリングターゲット
JP2010123866A (ja) * 2008-11-21 2010-06-03 Sharp Corp 半導体装置及びその製造方法
JP4567091B1 (ja) 2009-01-16 2010-10-20 株式会社神戸製鋼所 表示装置用Cu合金膜および表示装置
JP5355117B2 (ja) * 2009-02-02 2013-11-27 三菱電機株式会社 半導体装置及びその製造方法、並びに表示装置
KR101320229B1 (ko) 2009-07-27 2013-10-21 가부시키가이샤 고베 세이코쇼 배선 구조 및 배선 구조를 구비한 표시 장치
WO2011052351A1 (en) * 2009-10-29 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2012180540A (ja) 2011-02-28 2012-09-20 Kobe Steel Ltd 表示装置および半導体装置用Al合金膜
JP5524905B2 (ja) 2011-05-17 2014-06-18 株式会社神戸製鋼所 パワー半導体素子用Al合金膜
KR101934978B1 (ko) 2011-08-04 2019-01-04 삼성디스플레이 주식회사 박막 트랜지스터 및 박막 트랜지스터 표시판
JP2013084907A (ja) 2011-09-28 2013-05-09 Kobe Steel Ltd 表示装置用配線構造
TWI537400B (zh) * 2011-12-06 2016-06-11 神戶製鋼所股份有限公司 觸控面板感測器用銅合金配線膜及其之製造方法、以及觸控面板感測器、以及濺鍍靶
US9845529B2 (en) * 2013-11-12 2017-12-19 Kobe Steel, Ltd. Electrode and method for producing same
KR20160105490A (ko) * 2014-02-07 2016-09-06 가부시키가이샤 고베 세이코쇼 플랫 패널 디스플레이용 배선막
CN104020207B (zh) * 2014-06-24 2017-04-05 上海大学 薄膜芯片气体传感器及其制备方法
DE102015201826A1 (de) * 2015-02-03 2016-08-04 Robert Bosch Gmbh Mundstück für eine Vorrichtung zur Messung eines Parameters von Atemluft und Atemluftmessgerät
CN107437562B (zh) * 2016-05-27 2020-11-27 中芯国际集成电路制造(上海)有限公司 半导体器件的形成方法
CN119069589B (zh) * 2024-08-27 2025-09-12 江苏第三代半导体研究院有限公司 复合Si/Al插入层结构及其制备方法和应用

Family Cites Families (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61285762A (ja) * 1985-06-12 1986-12-16 Toshiba Corp 半導体装置およびその製造方法
JPS62298168A (ja) * 1986-06-18 1987-12-25 Hitachi Ltd 半導体装置
JPS63136567A (ja) * 1986-11-27 1988-06-08 Fujitsu Ltd 半導体装置
JPS63136568A (ja) * 1986-11-27 1988-06-08 Fujitsu Ltd 半導体装置
JPS63308384A (ja) * 1987-06-10 1988-12-15 Fujitsu Ltd 薄膜トランジスタ
JPS6482673A (en) * 1987-09-25 1989-03-28 Sumitomo Metal Ind Manufacture of thin film semiconductor element
JPH04152533A (ja) * 1990-10-16 1992-05-26 Nec Corp 半導体装置
JP2733006B2 (ja) 1993-07-27 1998-03-30 株式会社神戸製鋼所 半導体用電極及びその製造方法並びに半導体用電極膜形成用スパッタリングターゲット
JP3365954B2 (ja) 1997-04-14 2003-01-14 株式会社神戸製鋼所 半導体電極用Al−Ni−Y 合金薄膜および半導体電極用Al−Ni−Y 合金薄膜形成用スパッタリングターゲット
JPH11337976A (ja) 1998-03-26 1999-12-10 Toshiba Corp 表示装置用アレイ基板及びこのアレイ基板を備えた平面表示装置
JP4663829B2 (ja) 1998-03-31 2011-04-06 三菱電機株式会社 薄膜トランジスタおよび該薄膜トランジスタを用いた液晶表示装置
JP4458563B2 (ja) 1998-03-31 2010-04-28 三菱電機株式会社 薄膜トランジスタの製造方法およびこれを用いた液晶表示装置の製造方法
DE19834234C2 (de) 1998-07-29 2000-11-30 Siemens Ag Integrierter Halbleiterchip mit Füllstrukturen
JP2000199912A (ja) 1999-01-06 2000-07-18 Hitachi Ltd アクティブマトリクス型液晶表示装置およびその製造方法
JP2003060210A (ja) * 2001-08-09 2003-02-28 Advanced Display Inc 薄膜半導体装置及びその製造方法
JP4783525B2 (ja) 2001-08-31 2011-09-28 株式会社アルバック 薄膜アルミニウム合金及び薄膜アルミニウム合金形成用スパッタリングターゲット
KR100796757B1 (ko) 2001-11-29 2008-01-22 삼성전자주식회사 배선의 접촉 구조와 이를 포함하는 박막 트랜지스터 기판
JP2003273109A (ja) 2002-03-14 2003-09-26 Advanced Display Inc Al配線用薄膜及びその製造方法並びにこれを用いた液晶表示装置
JP3940385B2 (ja) 2002-12-19 2007-07-04 株式会社神戸製鋼所 表示デバイスおよびその製法
KR100964400B1 (ko) * 2003-10-01 2010-06-17 삼성전자주식회사 반도체 소자의 콘택 구조체
DE102004019349A1 (de) * 2003-12-23 2005-07-28 BSH Bosch und Siemens Hausgeräte GmbH Anschlusseinrichtung zum Herstellen einer elektrischen Verbindung zwischen einem Netzkabel und einem Kabelbaum
JP2005303003A (ja) 2004-04-12 2005-10-27 Kobe Steel Ltd 表示デバイスおよびその製法
JP4541787B2 (ja) 2004-07-06 2010-09-08 株式会社神戸製鋼所 表示デバイス
JP4330517B2 (ja) 2004-11-02 2009-09-16 株式会社神戸製鋼所 Cu合金薄膜およびCu合金スパッタリングターゲット並びにフラットパネルディスプレイ
JP4579709B2 (ja) 2005-02-15 2010-11-10 株式会社神戸製鋼所 Al−Ni−希土類元素合金スパッタリングターゲット
JP4117001B2 (ja) 2005-02-17 2008-07-09 株式会社神戸製鋼所 薄膜トランジスタ基板、表示デバイス、および表示デバイス用のスパッタリングターゲット
JP4542008B2 (ja) 2005-06-07 2010-09-08 株式会社神戸製鋼所 表示デバイス
JP2008010801A (ja) * 2005-08-17 2008-01-17 Kobe Steel Ltd ソース−ドレイン電極、薄膜トランジスタ基板およびその製造方法、並びに表示デバイス
US7411298B2 (en) * 2005-08-17 2008-08-12 Kabushiki Kaisha Kobe Seiko Sho (Kobe Steel, Ltd.) Source/drain electrodes, thin-film transistor substrates, manufacture methods thereof, and display devices
US7683370B2 (en) 2005-08-17 2010-03-23 Kobe Steel, Ltd. Source/drain electrodes, transistor substrates and manufacture methods, thereof, and display devices
US7781767B2 (en) 2006-05-31 2010-08-24 Kobe Steel, Ltd. Thin film transistor substrate and display device
JP5214858B2 (ja) 2006-06-22 2013-06-19 三菱電機株式会社 Tftアレイ基板及びその製造方法
JP2008098611A (ja) 2006-09-15 2008-04-24 Kobe Steel Ltd 表示装置
JP4280277B2 (ja) 2006-09-28 2009-06-17 株式会社神戸製鋼所 表示デバイスの製法
US8853695B2 (en) 2006-10-13 2014-10-07 Kobe Steel, Ltd. Thin film transistor substrate including source-drain electrodes formed from a nitrogen-containing layer or an oxygen/nitrogen-containing layer
JP4377906B2 (ja) 2006-11-20 2009-12-02 株式会社コベルコ科研 Al−Ni−La系Al基合金スパッタリングターゲット、およびその製造方法
JP2008127623A (ja) 2006-11-20 2008-06-05 Kobelco Kaken:Kk Al基合金スパッタリングターゲットおよびその製造方法
JP4170367B2 (ja) 2006-11-30 2008-10-22 株式会社神戸製鋼所 表示デバイス用Al合金膜、表示デバイス、及びスパッタリングターゲット
JP4355743B2 (ja) 2006-12-04 2009-11-04 株式会社神戸製鋼所 Cu合金配線膜とそのCu合金配線膜を用いたフラットパネルディスプレイ用TFT素子、及びそのCu合金配線膜を作製するためのCu合金スパッタリングターゲット
JP4705062B2 (ja) 2007-03-01 2011-06-22 株式会社神戸製鋼所 配線構造およびその作製方法
JP2009004518A (ja) 2007-06-20 2009-01-08 Kobe Steel Ltd 薄膜トランジスタ基板、および表示デバイス
US20090001373A1 (en) 2007-06-26 2009-01-01 Kabushiki Kaisha Kobe Seiko Sho (Kobe Steel Ltd.) Electrode of aluminum-alloy film with low contact resistance, method for production thereof, and display unit
JP2009010052A (ja) 2007-06-26 2009-01-15 Kobe Steel Ltd 表示装置の製造方法
JP2009008770A (ja) 2007-06-26 2009-01-15 Kobe Steel Ltd 積層構造およびその製造方法
JP5143649B2 (ja) 2007-07-24 2013-02-13 株式会社コベルコ科研 Al−Ni−La−Si系Al合金スパッタリングターゲットおよびその製造方法
JP4611417B2 (ja) 2007-12-26 2011-01-12 株式会社神戸製鋼所 反射電極、表示デバイス、および表示デバイスの製造方法
JP5432550B2 (ja) 2008-03-31 2014-03-05 株式会社コベルコ科研 Al基合金スパッタリングターゲットおよびその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI578540B (zh) * 2015-10-22 2017-04-11 鴻海精密工業股份有限公司 薄膜電晶體及其製作方法

Also Published As

Publication number Publication date
KR20100123915A (ko) 2010-11-25
JP5475260B2 (ja) 2014-04-16
JP2009278057A (ja) 2009-11-26
CN101971294B (zh) 2013-01-16
US20110024761A1 (en) 2011-02-03
WO2009128542A1 (ja) 2009-10-22
TWI413252B (zh) 2013-10-21
CN101971294A (zh) 2011-02-09
US8299614B2 (en) 2012-10-30
KR101100504B1 (ko) 2011-12-29

Similar Documents

Publication Publication Date Title
TWI413252B (zh) A wiring structure, a thin film transistor substrate, a method of manufacturing the same, and a display device
TWI525773B (zh) Wiring structure, thin film transistor substrate, manufacturing method thereof, and display device
TW569322B (en) Semiconductor device having a low-resistance gate electrode
JP5585909B2 (ja) コンタクトプラグ、配線、半導体装置およびコンタクトプラグ形成方法
JP4191000B2 (ja) 半導体装置及びその製造方法
JP4469913B2 (ja) 薄膜トランジスタ基板および表示デバイス
JP5685125B2 (ja) 配線構造、表示装置、および半導体装置
CN102822945B (zh) 配线构造、显示装置和半导体装置
TWI390677B (zh) And a method of manufacturing a nonvolatile semiconductor memory device excellent in charge retention characteristics
JP2011035153A (ja) 薄膜トランジスタ基板および表示デバイス
US8168522B2 (en) Method for fabricating semiconductor device
US20060079087A1 (en) Method of producing semiconductor device
CN113851424A (zh) 制作半导体元件的方法
US20250022925A1 (en) Methods Of Forming Contact Structure In Semiconductor Devices
JP2011035152A (ja) 薄膜トランジスタ基板および表示デバイス
TW201901755A (zh) 多晶半導體薄膜、薄膜電晶體及其製造方法
JP2008219036A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees