[go: up one dir, main page]

TW200818503A - A transistor having a strained channel region including a performance enhancing material composition - Google Patents

A transistor having a strained channel region including a performance enhancing material composition Download PDF

Info

Publication number
TW200818503A
TW200818503A TW096126873A TW96126873A TW200818503A TW 200818503 A TW200818503 A TW 200818503A TW 096126873 A TW096126873 A TW 096126873A TW 96126873 A TW96126873 A TW 96126873A TW 200818503 A TW200818503 A TW 200818503A
Authority
TW
Taiwan
Prior art keywords
species
semiconductor
region
forming
channel
Prior art date
Application number
TW096126873A
Other languages
English (en)
Other versions
TWI469344B (zh
Inventor
Frank Wirbeleit
Andy Wei
Roman Boschke
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200818503A publication Critical patent/TW200818503A/zh
Application granted granted Critical
Publication of TWI469344B publication Critical patent/TWI469344B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/025Manufacture or treatment forming recessed gates, e.g. by using local oxidation
    • H10D64/027Manufacture or treatment forming recessed gates, e.g. by using local oxidation by etching at gate locations
    • H10P30/204
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0212Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/027Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs
    • H10D30/0275Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs forming single crystalline semiconductor source or drain regions resulting in recessed gates, e.g. forming raised source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • H10D30/0321Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
    • H10D30/0323Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon comprising monocrystalline silicon
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/751Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/792Arrangements for exerting mechanical stress on the crystal lattice of the channel regions comprising applied insulating layers, e.g. stress liners
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/01Manufacture or treatment
    • H10D62/021Forming source or drain recesses by etching e.g. recessing by etching and then refilling
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • H10D62/314Channel regions of field-effect devices of FETs of IGFETs having vertical doping variations 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/021Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10P30/208
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6741Group IV materials, e.g. germanium or silicon carbide
    • H10D30/6743Silicon
    • H10D30/6744Monocrystalline silicon

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Description

200818503 九、發明說明: 【發明所屬之技術領域】 赤=而言,本發明所揭示之主題係有關積體電路的形 •成 尤係有關具有應變通道區的電晶體之形成,盆 為使用諸如於汲極及源極區中 "工 ^原讀㈣金屬錢物半導體(廳)電晶體的通道區 中之電何載子移動性(mobiiity)。 【先前技術】 η積體電路的製造需要根據指定的電路佈局而在特定的 :曰片面積上形成大量的電路元件。一般而言,目前實施了 袓數種的製程技術,其中對 w 、 複雜的電路而言,互補全處理"及儲存晶片等 义 補孟屬虱化物半導體(CMOS)技術是目 H種最有“时法,料㈣其在工料度 電力消耗及⑷成本效率上都有較佳的特性。在使用 CMOS技術製造複雜的積體電路期間,在包含結晶半導體 p 層的基材上形成數百萬個電晶體,亦即,N通道電晶體及 曰通道電晶體。M〇S電晶體(不論所考慮的是N通道電 Be體j P通道電晶體)包括所謂的pN接面加neti〇n),而 係由高濃度摻雜的(highly d〇ped)汲極及源極區與配置在 該及極區與該源極區之間的電性相反摻雜的⑽德吻 d_)通道區之間的界面形成pN接面。 該通道區的導電率(eQnduetivity)(亦即,導電通道的驅 動電流能力)受到在接近該通道區處形成且被薄絕緣層隔 離的閘I極工制。在形成導電通道之後因將適當的控制 94058 5 200818503 電壓施加到閘電極而產生的該通道區之導電率係取決於摻 亦隹劑/辰度、多數電荷载子的移動性,且對於該通道區沿著 電晶體丸度方向的特定延伸區而言,又係取決於也被稱為 通逞長度的源極與汲極區間之距離。因此,配合在將該控 制電壓施加到閘電極時在該絕緣層之下迅速地產生導電通 迢的旎力,該通道區的整體導電率實質上決定了 M〇s電 曰曰體的效旎。因此,由於通道長度的減小係與通道電阻係 數之減小相關聯,而使該通道長度成為實現積體電路工作 速度增加的首要設計準則。 然而,電晶體尺寸的持續微縮(shrinkage)牽涉到與該 尺=微縮相關聯的複數個問題,例如,轉到也被稱為短 L C效應的較低之通道控制能力等的問題,因而必須解決 該複數個問題’以便不會不當地抵消了因持續地減小 M〇S電晶體的通道長度而得到的效益。因為關鍵尺寸(亦 P電曰曰體的閘極長度)的持續尺寸微縮需要諸如調整且或 許要新韻極複雜的製程技術,則更補償短通道效應,所 =已有人提議也增加特定通道長度的通道區中之電荷載子 移動性,而增強電晶體元件之通道導電率,因而提供了實 5未來技術節點的進展可比擬的效能提升之可能性,且 :丁避免或至少延遲與裝置尺寸微縮相關聯的製程調整所 遭遇之許多問題。 種用來增加電荷載子移動性的有效率之機制是通 =之晶格⑽tice)結構的修改,其方式為諸如在接近通 -(tensile^ ? ^ 94058 6 200818503 在通運區中產生對應的應變,因而分別導致電子及電洞的 修改之移動性。例如,通道區中之愿縮應變可增加電洞的 移動性,因而提供了提升p型電晶體的效能之可能性。 •= 一方面,在^^通道電晶體的通道區中產生拉伸應變 ¥,可增加電子的移動性。將應力或應變工程導入積體電 路製造是進-步的裝置世代中極為有前途的方法,這是因 為例如可將應變石夕視為一種“新,,類型的半導體材料,可在 /不需要昂貴的半導體材料之情形下,製造快速且高效能的 '半導體裝置,且仍然可使用許多已為大家接受的製造技術。 口此在某些方法中,在電晶體的汲極及源極區中形 成應變石夕/錯層,而增^ PM0S電晶體的電洞移動性, 2中壓縮應變汲極及源極區產生丁鄰接矽通道區中之應 义。為達到此一目的,可根據離子植入法而形成PMOS電 晶體的汲極及源極延伸區,且可根據以磊晶生長技術 (epitaxml growth technique)在 pM〇s 電晶體的各別凹處 C中選擇性地形成矽/鍺層而形成深汲極及源極接面。因為 矽/鍺的自然晶格間距大於矽的晶格間距,所以採用矽的 曰曰格間距之磊晶生長的矽/鍺層係在壓縮應變下生長,且 該壓縮應變被有效地轉移到通道區,因而壓縮應變了該通 ,,中之矽。此種整合方案導致P通道電晶體的顯著效 月b提升。然而,對較兩效能及提高集積密度(packing d⑶也幻 之持績需求仍然要求進一步的效能提升,但是基於在電晶 體的汲極及源極區内提供應變半導體層之傳統方法或將外 部應力導入通道區的其他觀念都無法單獨地提供此種進一 94058 7 200818503 =效能提升’這是因為傳統的技術並沒考慮到也可 者地影響到通道區的電氣行為之通道區的其他特性。…、 本發明之揭示係有關可避免或至少減少前文所述的一 或夕個問題的影響之各種裝置及方法。 【發明内容】 下=巾提供了本發明㈣化概要,錢提供對本發明 的某些態樣的基本了解。該相^ |卄 θ 解这概要並不疋本發明的徹底之概 处、、目的亚不是識別本發明的關鍵性或緊要的元件,也 2描述本發明的範圍。其唯一目的是以簡化的形式提供 某些觀念作為將於後文中提供的更詳細的說明之前古。 -般而言,本發明揭示的主題係有關一種用來製造择 強型場效電晶體的技術,其中可將有效率的應變工程與4 根據所需電氣及其他特性而選擇通道區内的材料成分 (material composition)之適當的通道設計結合,因而進一步 增強了各別電晶體裝置的最後得到之導電^ (conductivity)。為達到此一目的,可在各別通道區中局部 地形成適當的半導體化合物或半導體合金,以便在形成實
際的汲極及源極區之前,先適當地調整該等通道區之材S 特性,而該半導體化合物或半導體合金在某些態樣中亦可 被提供作為應變半導體材料,以便獲得以下兩因素的協力 結合效果:外部應變引發來源所造成的通道區中之電荷载 子移動性的增強,以及通道區的材料所提供的諸如減低之 能帶間隙能量以及電荷載子之散射效應等額外之材料特 性。在某些實施例中,可以常見的製程形成通道區中之該 94058 200818503 應變半導體材料及該半導體合金’其中可根據該半導體合 金本身可提供的應變引發能力以及額外的電氣特性,而選 擇材料成分。因此,可實現更高程度的靈活性(flexibm以), 這是因為雖㈣考慮到與其他半導體I置有關的基料 (base material)之結晶方位(crystamne。士加如⑽)而可能 造成與應變引發機構有關的特定妥協,但是適當的材料成 分可因其本身的電氣特十生而增強通道區中之電氣行為 (behaVlor),因而可有效率地過度補償該特定妥協。在1他 的例子中,可在通道區中額外地提供適當的材料成分,而 進-步增強高效率應變引發機構本身之優點。此外,所揭 不的^粒技術提供了與目前被成功實施的製造策略高程度 的相容性’且亦提供了局部地增強不同類型的場效電晶體 的電氣特性之可能性。 +r 根據本發明所揭示的一個實施例,一種半導體裝置包 括第-應變通道區,該第—應變通道區包含第—非石夕物種 :及至少一第一通道摻雜劑物種,其中該第一非矽物種的 =兩於該至少-第—通道摻雜劑物種的濃度。此外,該 ^體裝置包括第—應變汲極及源姉, 變 =源極區包含第—摻雜劑物種以及第二非石夕物種,該第二 矽物種與石夕結合而形《第一應變半導體材料。 步驟根,士發明所揭示的另-實施例,-種方法包括下列 .I主動半導體區中形成第—半導體合金;以及 閘:極:亥弟一半導體合金的該第-主動半導體區之上形成 电' gate electrode)。最後,該方法包括下列步驟:在 94058 200818503 該第一主動半導體區中形成第一電晶體之汲極及源極區。 根據本每明所揭示的又一實施例,一種方法包括下列 步驟·在場效電晶體的汲極及源極區以及通道區中局部地 形成應變半導體材料。此外,在該應變半導體材料之上形 成閘電極,且在該汲極及源極區與該應變通道區之間的界 面處形成PN接面(juncti〇n)。 1 【實施方式】 『卜文以說明本發明之各實施例。為了顧及說明的清 晰,本說明書中將不說明真實實施之所有特徵。當铁,我 們當工解,於開發任何此類真實的實施例時,必須作出許 多f貫施例相關的決定,以便達到開發者的特定目標,例 如付合與系統相關的及與業務相關的限制條件,而 制條件將隨著不同的實施例而改變。此外,我們當了^ 此f開發工作可能是複雜且耗時的,但對已從本發明的揭 不獲益的擁有此項技術的一 . 勺揭 例行的工作。 識者而吕Μ乃然將是-種 現在:參照各附圖而說明本發明的主題。 之用,而在該等圖式中以干咅闰 醉况 統、及裝置,以便不合以古九:回工不出各種結構、系 了本發明的揭示。心技術者習知的細節模糊 發明的揭示之各例子。應圖以便㈣並解說本 及言全釋為具有與熟習相衔^用的予及醉彙了解 卢…不會因持續地在本說明書中使 々 茱,即意味著該術語或辭豪# 或辭 醉果有寺寸殊的定義(亦即與熟習此項 94058 10 200818503 • 般及慣常的定義不同之定義)。如果想要 使術#或辭彙有特殊 衣%、要 了解_不同之意義)二 .二=糊地提供該術語或辭彙的特殊=下η 式月確地述及該特殊的定義。 方 變引;::二ΐ發明― 通道區犧偷之半導體装置及製造技:: 美於石“二目别“了複數種應變引發機構,以便增強 電晶體元件的各別通道區中之電荷載子移動性。 二入八田在通㈣内提供與應變引發機構配合的各別半導 材料時’該等半導體合金之材料特性也提供了電 的顯著提高。此外,可在經過適t選擇的半導體 ^内u上完全地形成各別的PN接面,而實現額外的 叙點。例如,可配合P型電晶體而成功地使用石"鍺合 r金’其中當也在通道區中提供各別材料時,該梦/錯合金 2減低之能帶間隙能量可額外地提供通道區中之增強的導 电率。此外’可在通道區内額外地“直接,,產生應變,因 而也對所形成的電晶體裝置的增強之導電率有顯著的貢 獻。由於在通道區内額外地提供了半導體合金,所以可獲 致與適當材料的選擇有關之更高程度的靈活性,這是因2 ^然比目前實施的應變引發技術產生了減低量的應變,但 是其他額外的材料特性及各別應變的高效率之產生可輕易 地補償了減低的應變產生效應。. 94058 11 200818503 二在某些實施例中,在圖案化閘電極及閘極絕緣層之 刚可先將透擇性蟲晶生長技術用來在各別主動㊣中局部 地形成適當的半導體合金。然後,可根據已為大家接受的 製造技術繼續執行進一步的製程,因而提供了與現有的應 變工程技術更高之相容性。 Γ 在其他實施例中,可在各別的主動半導體區中形成不 同類型的應變引發材料,以便個別地增強電晶體特性。例 如’為達到此-目的,可將適當的遮罩機制一以哗叫㈣ 用來在個別的主動半導體區中形成適當的凹處,然後可將 各別的蟲晶生長技術用來在未被覆蓋的凹處中形成不同類 型的+導體合金。在其他的例子令,可將植入技術用來導 入所需的原子物種’以便形成具有所需特性之適當的半導 體合金。此外,當植入製程因兩 、曲 、 i士趄I甘rb y 而的回/辰度而無法有效率 /W、中一個組成部分(c〇mp〇nen , ^技術與植人技術有效率地結合,以便提供j類= 應變半導體材料。例如,舻 、足5 地提供石夕/碳及石夕/錯,料入、、、“的4造機制而有效率 曰且 /者該'纟。合的製造機制包括選擇性磊 要之高錯濃度’同時;:二=;的應變程度而通常需 域據紅過適當設計的植入製程而有 效千地將奴加入各別的基於矽之材料。 1他#_中’可提供更高程度的靈活性,這是因 在通道區中提供之半導體合金分離之方式, 調整盘抒= 1變半導體材料,以便能夠個別地 口/3正兵季乂優的遮帶間隙特 特性有關之通道特性,且仍然可在 94058 12 200818503 及極及源極區中提供適當的應變半導體材料,而實現高效 率的應變引發機構。 當了解,本發明之原理極有利於具有等於或遠小於 ‘ 1〇〇奈米的閘極長度之先進電晶體元件的背景(context), 這是因為本發明可獲得與驅動電流能力有關的顯著改良, 且仍可使用已為大家接受的電晶體結構及製程技術。因 此,可顯著地增強根據目前實施的技術節點而形成的電晶 /體元件之效能,且亦可提供對目前實施的製造技術之可測 I 量性。 第la圖是半導體裝置(1〇〇)之剖面示意圖,該半導體 裝置(100)可包含基材(1〇1),基材(1〇1)代表可用來在其上 ^成主動半導體區(1G3)之任何適當的載體材料。例如,半 ‘ 基材(101)可代表在其上形成有適當的结晶半導體層 。曰曰半‘體材料,且可諸如以各別的隔離結構(1⑽)在基 材(101)中界定主動半導體區⑽)。在一個實施例中,基材 (01)可代表可以基體梦(bulk sili_)基材或絕緣層上覆石夕 L insulator ’簡稱SOi)基材(亦即可在埋入絕緣 上形成基於石夕之半導體層的基材)之形式 ==二基::當了解’基於…導體材料被理 二:於或大於50原子百分率(― percen)㈣相大量时之材料1也可能存在有皇 非矽物種,但是該物種的濞戶 二 /、 及可預見的未來係根據石夕而开。:丽文所述’目前 + # . 向死^成啫如微處理器及高穷声鍅 子衣置寺的複雜積體電路,這是因為石夕的充分供應^與 94058 13 200818503 二等:關實際知識等的因素,其中局部地提供 物種等的:他丰:(gallium arsenic)、或任何其他適當之 ' +蛤體材料時,可容許局部地調整諸如;$ _ ,及能帶間隙等的各別特性。 Θ…正4如應艾 —對各不中’在閘極圖案化製程之前,可先將 料㈣^ 局部修改應用於主動區⑽)的大部 、—便也㈣仍4在主動半導體區(⑽)巾形成的通道區 ,、之、工過^改的*性。請注意,術語“主動半導體區,,咅 指可接受適當的摻雜劑分佈以便在其中界定各別的P: 接面之半導體區。例如4動半導體區⑽)可包括基於石夕 ^半^體材料’可在該材料中或該材料上形成至少一個電 曰曰體元件且可由隔離結構(丨〇2)將該至少一個電晶體元件 與鄰近的電路元件橫向地隔離。對於選擇性地修改主動半 導體區(103)中之材料特性而言,在一個實施例中,可提供 適當的蝕刻及生長遮罩(104),該遮罩(1〇4)可根據裝置及製 程要求而露出主動半導體區(1〇3)的特定部分。通常可由任 何適當的材料形成遮罩(1〇4),該材料可耐受蝕刻氣體 (105),且可耐受在去除半導體區(1〇3)的特定部分之後用來 以蟲晶法生長適當的半導體材料的後續之沈積氣體。當了 解’雖然隔離結構(102)亦可被用來作為蝕刻及生長遮罩, 但是遮罩(104)通常可能必須覆蓋諸如不同電晶體類型的 主動半導體區等其他的裝置區,以便可以可靠地避免半導 體材料的對應之沈積。此外,蝕刻及生長遮罩(1〇4)可界定 適當的開孔(104C),以便露出半導體區(1〇3)的所需部分。 94058 14 200818503 例=’如果需要某一量的被橫向設置之“樣板(template), 2料立則可形成各別的開孔(1〇4c),以便露出該區(1⑽)的 &向部分(lateral portion),且同時覆蓋各別的邊緣部分, 而韻刻製程(1〇5)的特性亦可決定開孔(HMC)的最後得到 —寸亦即,視韻刻製程(105)的等向性程度而定,可能 現較多或較少顯著程度的姓刻不足(undentch㈣。敍刻 及生長遮罩(104)可包括蝕刻終止層(104B)以及實際遮罩 二(104A) ’以便在後來的製造階段中協輯遮罩(1〇句的後 卜牙、例如,可由氮化矽構成遮罩層(104A),而可以二 軋化石夕的形式提供_終止層㈤4B)n t 了解,可 導體的材料用於遮罩(1G4),只要相對於主動半 罩⑽)即可⑽待形成的半導體材料可選擇性地去除遮 ::形成f la圖所示的半導體裝置(100)之典型3 。在提供了其上形成有諸如基則 :體=的各別半導體層的基材⑽ 中’可形成隔離結構(102),且可妞祕。^ 1 先進^據已為大家接受的涉万 光 4 衫(photolithography)、蝕刿、★拉 _ _ (planarization)f "沈積、及平坦# 的开4」 技術’而實現隔離結構⑽ 木構訏,可在各別的半導體層 T Μ问延伸下到埋入絕緣層之 因而# € 了 ^成各別的隔離溝槽, ㈠丨心J王動半導體區d 〇3) 6 结構之i 尺寸。在代表基體電晶體 :構之湖中,各別的隔離溝 度,以便界定哕F n m、 — η彳甲到扣疋的冰 扣(1G3)。在形成了各別的隔離溝槽之後, 94058 15 200818503 • 可在溝槽開孔中形成諸如二氧化矽或氮化矽等的適當的材 料,其中隨後可根據諸如化學機械研磨(Chemical Mechanical Polishing ;簡稱CMP)等的已為大家接受的平 坦化技術去除任何過量的材料。 ^ 然後可諸如根據用來形成蝕刻終止層(104Β)之已為大 ^家接受的沈積技術以及(在有需要的情形下)接續的遮罩層 (104Α)之沈積,而形成遮罩(104)。例如,電漿增強式化學 氣相沈積(Plasma Enhanced Chemical Vapor Deposition ;簡 ' 稱PEC VD)是用於諸如二氧化矽及氮化矽等的複數種適 當的介電材料之技術中已為大家接受的沈積技術。當了 解,如果要提供蝕刻終止層(104B),則亦可以氧化製程形 成蝕刻終止層(104B)。然後,可執行對應的微影製程,以 便形成用來圖案化遮罩層(104A)以容納開孔(104C)之諸如 光阻遮罩等的蝕刻遮罩。在此製造階段中提供蝕刻終止層 (104B)對下列狀況可能是有利的:適當地控制對應的蝕刻 ,製程,以便可實質上避免在遮罩層(104A)的圖案化期間不 \ 受控制地去除了主動區(103)中之材料。因此,在將蝕刻終 止層(104B)中產生開孔及建立了蝕刻氣體(105)之後,可在 整個基材(101)上得到該製程(105)的高度一致性。可根據已 為大家接受的與遮罩(104)有關的高選擇性之蝕刻化學法 而執行#刻製程(1 〇 5 ),以便有效率地自主動區(10 3)去除材 料。 第lb圖以示意圖示出在完成了蝕刻製程(105)之後 的半導體裝置(100)。因此,在主動半導體區(103)中形成了 16 94058 200818503 各別的開孔(103A),其中如前文所述,可根據開孔(i〇4c) 的尺寸及钱刻製程(1 〇5)的特性而控制開孔⑽A)的各別 形狀及尺寸。例如,如果可能需要各別的橫向部分(1吼) •以供進一步地處理裝置⑽),則可使用高度非等向性韻刻 配f (highly anisotr〇pic灿咖㈣。在其他實施例中,當 的^ f上整個表面將要被去除時,可在製程(105) 度爾向性’其中輕微的對準不正確可能不是 、j3、 $ ’这是因為等向性行為仍然可去除橫向部分
目士 ’而另一方面,隔離結構(102)的任何露出部分亦可 ==的靖擇性,因而實質上避免 的大1材料衫除。尤其在考慮SQI =)的深度(叫使主動區_ Ζ=;Τ3Τ)°例如’在複雜的⑽應用中,開孔 奈米至數的樣板材料的殘餘厚度之_可自大約1 用來界定㈣程⑽)的一致:=靖业層(1_ (105)^ Λ 夂之起始點,而貫現蝕刻製程 二二Γί ,可準備第1b圖所示之裝置⑽), 接受的:先:Γ生屋晶生長製程。例如,可根據已為大家 接程而去除因先前钱刻製程而產生的污染。 期間之半導體_),在該二=蟲晶生長製程_) 石夕之材料時,可以半㈣合料⑽T)代表基於 材料將開孔⑽A)填充到所需的古=供之適^的+導體 回度。在一個實施例中, 94058 200818503 •可將半導體材料(107)形赤兔目士 供所需的材料特性之/ ”、、/、有所需的混合比例以便提 子百分率的錯濃度可提供例如,高達大約30原 料(103T)上生長#_ηπ、间内應,夂,廷是因為可在樣板材 .的結晶結構==因而實質上適應該材料(_ 晶格間距可小於:二=:例”’材料(107)的對應之 應變半導體合金。晶格間距,因而开)成了塵縮 小的能帶間隙,所以可又^ ’因為石夕/錯材料可具有比石夕 體區ΠΟΜΦβ A 增強之導電率,仍在主動半導 可接U 成的具有以生長材料⑽)之通道區中亦 了長1 I、該增強的導電率 散射事件可“:外所因為録材料中之諸如 傳統的先進電錄通道區可得到* 、、 逋迢垣又更增強之導電率。 因為^复數個不同的主 道區之整體導電率,所以材+ j 5 %4仍杨成的通 所以材枓(107)所提供的應變量無法如 =統方法中只為了引發鄰近石夕通道區中之應變而提供應變 石錄材料之情形-樣地代表最主要的態樣。更確切地 說,應變的量可能是複數個因素中之一個因素,而該複數 個=素合而提供了所需的效能提高。例如,可使用較低的 鍺濃度’但因經過修改的通道區而仍然得到較高的電晶體 效能’因而也提供了與對裝置⑽)的進一步處理有關之更 高程度的靈活性。例如’在諸如有關完成了電晶體之後形 成金屬矽化物、以及形成適當的閘極絕緣層等的對裝置 (100)之進一步處理期間,極高的鍺濃度可能造成可靠性 題。 94058 18 200818503 材料而執行磊::1:二根據任何適當的前驅物(precursor) 材料007)。例如=)’以便提供具有所需混合比例之 置是適當的,則可开二〜昆合物被認為對所考慮的裝 、而)。我們當了解拉伸應變的各別之半導體材料 -供且右、ϋ各从* 寺慮到對该裝置的進一步處理,可提 實施例ί:表1:二::,::°7),而該填充高度在某些 此,與傳統的方法相;、,ρ;:構(1’^ 的高度之材料⑽),而、jw、具有南達隔離結構⑽) 動區(103)盥隔離蛀槿/貝或至少減少第la圖所示的主 Φ甘”離、'、口構(〇2)間之任何高度差。在某虺情況 的材Γ可提供某些過量的材料,且可在以後去除二量 更得到較佳平坦性。在蟲晶生長製程陶之 俊’可去除遮罩Π04、,甘士 1 所需程度的_選擇性Λ用具有與材料(107)有關的 例如,如果考慮到石":,:的蝴匕學劑(―丨补 入式則各別的選擇性蝕刻配方是嵌 材料的傳統技術中已為大家接受的配方。在其 應的嫩學劑==供所需高程度的選擇性之對 y成犧牲材料(圖中未示出),以便 材料、:=7)°例如’可沈積諸如聚合物材料等的各別 遮罩(;:广::聚合物材料的過量材料,以便可靠地露出 牲材;…驟=然覆蓋該材料(1。7),而完成上述形成犧 遮罩no/,1由、=’可執行各別的钱刻製程,以便去除 (107) /卜’覆蓋的犧牲材料可以可靠地保護該材料 )。在此種情形中,該犧牲材料與#刻遮罩(104)間之顯 94058 19 200818503 著的選擇性可能不是必要的,只要這些材料在 程期間有可供比較的㈣率即可。在去除了钱刻遮二 之後,可以則文所述之方式執行適當的平坦化製程, 可根據⑽製程等的製程而完成該平坦化製程。因此, 可在貫質上平坦的表面上執行諸如問極圖案 一步製程。 枉寻的進 第Id圖以示意圖示出在進一步的先進製造 半導體裝置(100)。在包含半導體材料(1〇7)之主 中及之上形成電晶體(15。)。電晶邮。)可心 七緣層(109)上形成之閑電極(1〇8),該閘極絕緣 閑電極0〇_各別的通道區⑴0)隔離。此外,可在閘電)極 (108)的側壁上形成間隔物結構⑴2),且可在主動半導體區 (103)中(因而也在半導體材料(1〇7)中)形成具有各別的垂 直及橫向摻雜劑分佈(dopant pro涵)之各別的汲極及源極 區(111)。 可根據下文所述之製程而形成第id圖所示之半導體 ^置(_。在去除_遮罩⑽)之前或之後,可因調整通 道接雜劑濃度所需,*在主純(1G3)中(且因*在蟲晶生 長的半導體材料(107)内)建立各別的垂直推雜劑分佈。例 如在猫曰曰生長製程(106)期間,如有需要,可將某些必須 的基本摻雜劑濃度加入該材料(1〇7)中,以便提供特定井區 t 4 (well doping),其中可根據經過適當設計的植入製程 而建立對應的通道摻雜劑濃度。在其他的情形中,可執行 任何適當的植入製程序列,以便在主動半導體區(1〇3)内建 94058 20 200818503 •立必須的垂直摻雜劑濃度。當了解,在某些實施例中 在去耗刻遮罩⑽)之前,先執行該各別的植入製程 而可隸刻遮罩(104)用來作為有效率的植入遮罩 = 不同類型的通道推雜劑之其他電晶體』 罩:的::區。然後’可以前文所述之方式去除钱刻遮 罩(104),或者可根據傳統CM〇s策略中尤其適用 各別通道摻雜劑的遮罩機制,而繼續執行進一步的製程。 ,然後,可形成閘極絕緣層(109),其中在某些實施二 …如當該材料(107)無法形成通常可被用於傳統基於石夕之 〇S技術之適當的原生氧化物(贈㈣時,可 任何適當的沈積技術。 ^如’可以諸如高k值材料㈣任何適當 :極絕緣層⑽),其中可將適當的技法用於在無法形成^ =物的材料上形成閘極絕緣層⑽)之先前技術,且亦 可將攻些技法應用於本發明之實施例。同樣地,如果可使 用:如氮化矽等的其他的介電材料,則對應的製造序列可 在基於石夕之通道區上形成介電材料之已為大家接 ^技去’以便取後可得到通道區⑴Q)與閘極絕緣層 2穩定的界面。在其他實施例中,可形成基於氧化物之 ’其中該材料(107)可形成穩定的原生氧化物。在宜他 白錢例中,如將於下文中參照第^至外圖而更詳細說明 ,可形成基於二氧切之閘極絕緣層⑽)。然後,可根 家接受的技術(這些技術包括諸如沈積諸如多晶 夕專的適當之問電極材料、以及接續的包含先進微影及敍 94058 21 200818503 刻技術的適當之圖案化製程)而形成閘電極(1 〇8)。然後, 可植入適當的摻雜劑物種,而界定汲極/源極區(】i〗),其 中根據該等區(111)的垂直及橫向摻雜劑分怖之所需複雜 度’側壁間隔物結構(112)可提供適當的遮罩機制。又請注 心亦了視舄要而執行堵如軍圈植入(halo implantation)以 及非晶化植入(amorphizati〇n impiantation)等的任何其他 植入製程序列,以便得到汲極及源極區(111)的所需特性。 此外/可執行諸如基於雷射的或基於閃光的退火製程 (flashbased anneal process)、或任何其他類似的快速退火 製程等適當的退火製程,以便活纽極及源極區(iu)中之 t雜背]且亦使植入誘發的晶格損傷再結晶。此外,如果 汲極及源極區(111)以及閘電極(1〇8)令需要有增強之導電 率的各別矽化物區,則可執行適當的矽化製程。 因此,電晶體(150)可包括半導體材料(1〇7),而半導體 =料(m)可代表諸如以鍺、鎵/n/”的任何適 t材t ’該等材料可提供料區⑽)巾之適當的應變,同 牯也提供了與電荷載子散射以及能帶間 關的各別特性。例如,ϋχτ & 予京有 各別的PN接面(ill p)可且有在兮 材料(107)内形成的相各 比、有在忒 n〇7U,. 田大的口P /刀,因而可藉由選擇材料 (107)的成分,而有钕產 τ ^ ’欢羊地故叶出對應的接面特性。 弟 1 e圖以示音同_ 裝置(_,1中: 出根據進一步的實施例之半導體 衣置(),、中可根據植入製 (107)。在某些實施例 、;體材枓 時,可將植入製程⑴3)愈、^ =不同類型的半導體合金 ^擇性猫晶生長製程有效率地結 94058 22 200818503 合。在第le圖中,裝置⑽)可包括遮罩(1〇4),該遮 :露出整個主動半導體區(103)的所需部分 在室溫下執行植入製程⑴3),所以可以光阻遮罩^ f 供植入遮罩_),因而顯著地減少了用來形成半導體合金 (107)的製程複雜性。例如,如果適度低濃度的非矽物種已 可提供所需的應變及其他特性,則可易於根據模擬及工程 經驗而得到製程⑴3)之適當的植入參數,以便提供半導體 = 03)内之材料(107)。例如,如果石夕/碳材料被認為適用 於+導體合金(1〇7),則可由製程⑴3)導入各別的碳濃度, 此外其巾可在貫際加人該碳物種之前,先執行前非晶化 植入(pre-amorphization implantati〇n)。在其他實施例中, 可由植入製程加人具有比鍺的共價半徑大的共價半徑 料’其中以植人製轉到的濃度可足以獲致所需的特性。 在植入製程⑴3)之前或之後,且在各別的退火製程之前, 在某些實施例中,亦可將所需的通道摻雜劑導入主動區 (103)中,其中—或有的前非晶化植入製程可導致較高的植 入致性。當了解’可執行對應的前非晶化植入步驟,以 便可將半導體區⑽)的翻定部分保持在其結晶狀態。在 根據植入製程(113)形成了半導體合金(1〇7)之後,可去除遮 罩(104),且亦可如參照第ld圖所述之方式繼續進行進一 步的處理。 第If圖以示意圖示出根據進一步的實施例之半導體 裝置(100)。在該例子中,半導體裝置(1〇〇)可包括第一電 晶體(150A)以及第二電晶體(15〇B),且可根據前文 ^ ^ ^、、、 94058 23 200818503 •‘電晶體(150)所述之製造技術中之一種製造技術而形成每 一電晶體。因此,每一電晶體(150A)、(150B)可分別包括 各別的半導體合金(107A)、(107B),且選擇該等半導體合 金,以便個別地增強電晶體(150A)及(150B)之效能。例如, -半導體合金(107Α)可代表用來增強Ρ通道電晶體的效能 之應變半導體材料,而半導體合金(107Β)可代表Ν通道 電晶體的材料。在其他的例子中,材料(107Α)、(107Β)可 以是實質上相同的類型,然而,其中可以不同的方式調整 ^ 濃度比率,以便得到電晶體(150Α)、(150Β)的不同程度之 效能提升。例如,當根據選擇性磊晶生長製程而形成各別 的材料(107Α)、(107Β)時,可共同地或個別地形成諸如開 孔(103Α)(第lb圖)的各別凹處,其中在各別的選擇性磊 晶生長製程之前,可覆蓋電晶體(150A)、(150B)其中之一 電晶體的開孔,而可以所需的材料(107A)、(107B)填充另 一開孔。然後,可將另外的適當之遮罩機制用來填充未被 . 填充的凹處,且同時覆蓋先前被填充的主動半導體區。在 ν 其他實施例中,當可根據離子植入製程而形成各別的材料 (107A)、(107B)時,可使用適當的遮罩機制。在另外的某 些實施例中,可根據選擇性磊晶生長製程而形成半導體合 金(107A)、(107B)中之一半導體合金,且可根據諸如前文 所述的製程(113)等的植入製程而形成材料(107A)、(107B) 其中之另一材料。因此,可實現各別調整各電晶體元件的 效能之高程度的靈活性。 如圖所示,在某些實施例中,當需要額外地增加導電 24 94058 200818503 •率時,可在電晶體(15〇A)、(150B)中形成各別的金屬梦化 物區(114)。在另外的其他實施例中,視電晶體(丨5〇句、 (150B)的導電性類型而定,可提供可具有相同或不同類型 •的固有應力(intrinsic stress)之各別的應力被覆層 (overlayerKi i 6A)及(! ! 6B)。因此,可將各別通道區中之^ 如合金(107Α)、(107Β)等的適當的半導體合金之提供與其 他的應變引發機構有效率地結合,以便進一步提高各別電 晶體的效能。 〇 … / ' 請參閱第2&至2d圖,現在將更詳細地說明進一步的 實施例,其中可個別地調整通道區以及汲極及源極區内之 材料成分,以便在設計電晶體特性時提供更高程度的靈活 性。 ^ 在第2a圖中,半導體裝置(2〇〇)可包含基材(2〇1),可 根據各別的隔離結構(2〇2)而在基材(2〇1)之上界定主動半 導體區(203)。可將前文中參照裝置(1〇〇)所述之相同的準則 L應用於組成部分(201)、(2〇2)、及(2〇3)。此外,半導體(2〇〇) 被暴露於蝕刻環境(2〇5),以便如虛線所示自主動半導體區 (2〇3)選擇性地去除某些量的材料。當了解,可如同第la 圖中茶照遮罩(1〇4)所述之方式,在不希望各別的材料去除 的其^裝置區之上提供各別的蝕刻遮罩。如第2a圖所 示田蝕刻製程(2〇5)可包括與隔離結構(2〇2)有關的足夠之 &擇性時,各別的蝕刻遮罩亦可露出隔離結構(202)。當了 解^在某些實施例中,可先在適當的裝置區中形成所需的 半‘體合金,然後形成隔離結構(202),而在稍後的製造階 94058 25 200818503 , 段中界定主動半導體區(203)。無論特定的製造策略為何, 製程(205)都可將該區(203)的材料向下去除到指定的深 度,然後可執行磊晶製程。 第2b圖以示意圖示出在完成了蝕刻製程(205)之後 ' 且在磊晶生長製程(206)期間之半導體裝置(200),而在該製 — 程(206)中,可將所需的半導體合金選擇性地沈積到先前蝕 刻製程(205)期間形成的開孔(203Α)中。例如,如果需要用 來調整通道導電率的各別特性之特定半導體合金,同時需 ί 要汲極及源極區中用來得到所需應變特性之不同的材料, 則可執行生長製程(206),以便沈積針對通道特性而修改的 材料成分。例如,在某些實施例中,提供具有適度低鍺濃 度的石夕/鍺合金可能是有利的,而在各別的通道區中可能 仍然需要較高程度的拉伸應變或壓縮應變。在此種情形 中,可在製程(206)期間沈積具有適當濃度比率的矽/鍺材 料,其中一般而言,可以前文中參照裝置(1〇〇)所述之方式 ; 執行製程(206)。 \ 第2c圖以示意圖方式示出在進一步的先進製造階段 中之半導體裝置(200),其中可以具有仍待形成的通道區所 需的材料成分之半導體合金(207 A)填充各別的開孔 (203A)。此外,在該製造階段中,裝置(200)可包括閘電極 (208),且可在用來將閘電極(208)與通道區(210)隔離的閘 極絕緣層(209)上形成該閘電極(208)。此外,雖然圖中未示 出,但是可根據裝置的要求而在半導體區(203)及通道區 (210)中形成對應的垂直摻雜劑分佈。此外,可在閘電極 26 94058 200818503 ’ (208)的侧壁上形成間隔物結構(212),且可提供覆蓋層 (217),使間隔物(212)及覆蓋層(217)可包封(encapsulate) 閘電極(208)。此外,可使裝置(200)暴露於孔穴(cavity)钮 刻製程(218)的蝕刻環境(etch ambient)中,以便在該被包封 的閘電極(20 8)之鄰接處形成各別的凹處。我們當了解,對 — 應的钱刻遮罩(圖中未示出)可以可靠地覆蓋其他的裝置 區,以便使這些裝置區不會接觸到姓刻環境(218)。在#刻 製程(218)期間,可去除材料(207A)的露出部分,且可在必 ( 要時去除其餘半導體區(203)之材料。 第2d圖以示意圖示出在完成了 I虫刻製程(218)之後 的半導體裝置(200)。因此,可在材料(207A)及半導體區(203) 内形成各別的凹處或孔穴(219)。當了解,可以獨立於材料 (207A)的厚度之方式選擇凹處(219)的深度,因而於調整通 道區(210)以及仍待形成的汲極及源極區之垂直組構 (configuration)時,提供了更高程度的靈活性。例如,當可 才艮據選擇性磊晶生長製程(206)而形成通道區(210)内之垂 ( 真摻雜劑分佈時,可在製程(206)期間加入適當的摻雜劑濃 度,其中可根據蝕刻深度及沈積特性而控制摻雜劑濃度的 参直進展。例如,如果需要在延伸的高度中逐漸減少的各 別之逆增式摻雜劑濃度(retrograde dopant concentration), 則可提供對應的凹處(203A)有各別增加的高度,且在形成 爭導體合金(207A)期間之摻雜劑濃度可於沈積製程期間以 /種適當的方式控制。同樣地,如果需要特定的臨界摻雜 舞1,則可於沈積製程期間於特定高度上加入所需的摻雜劑 27 94058 200818503 辰度我們虽了解,亦可實現裝置(100)的通道摻雜劑濃度 之對:的§周整’因而需要用來界定沒極及源極區之後續的 植入製程。在形成了凹處(219)之後,可針對進一步的選擇 .性磊晶生長製程而準備裝置(2〇〇),以便形成可提供必須的 應變特性之所需的半導體合金。 。弟2e圖以示意圖示出在完成了該選擇性磊晶生長製 rH後因而在半導體區(2〇3)中形成了第二半導體合金 “ 導體裝置_)。例如,可湘提供所需應變特 併白、材料成分形成半導體合金(2〇7B)。因此,可以一種實 二上獨=之方式實現通道特性及應變引發機構。我們當了 ^ 〇疋4可此具有較大量的晶格缺陷之界面(207S),使 ^動區(203)中仍待形成的各別之pN接面不會受到界面 者的影響。可適當地選擇界面(2〇7s)與閘電極(施) 向偏移(。細)’而實現上述的定位。例如,如果 =㈣(2G7A)作切/錯材料,且提供材料(顧)作為 “ = 可得到與能帶間隙以及通道區㈣)的散 mow古:之有利特性,同時材料(207Β)提供了通道區 效率的拉伸應變或壓縮應變,因而 用錯枯料的“過度補償'當了解,當= 制,Ϊ5、夕個植入製程以取代一個或多個選擇性蟲晶生長 二:’可以類似之方式執行上述之製造序列。例如,可 二.t述:擇性磊晶生長製程而形成材料(謝),且可 形成材料(2_。 _(113)所相植人製程序列而 94058 28 200818503 請參閱第3a至, — J b圖,現在將說明進一步之實施例, 其中可根據已為大家ϋ ΛΑ _LL . 豕接又的技術而在半導體合金的頂部上 形成閘極絕緣層。 在第3aS1中,半導體裳置(300)可包括基材(301),該 基材(301)中形成有可被隔離結構⑽)界定之主動半導體 品(3)此外可在主動半導體區(則)内形成半導體合金 7)/、中可根據裝置要求而選擇半導體合金(3G7)之尺寸 ^材料成分。可將前文中參照裝置(_及(200)所述之相同 言則應用於組成部分⑽)、⑽)、及(303)。此外,在半 寺體σ孟(307)之上形成過量材料部分(3〇7e),且該部分 (307Ε)具有不同的材料成分,以便能夠形成適當的閘極絕 2 1得到與_定性等㈣性有社較佳特性。在-二^中1可切構成過量部分(3G7E),以便能夠應用 豕接^的技術,而在過量部分(3G7E)中形成極一致 的%緣層。 :、壯^據前文中參照裝置_)及()所述之製程而形 導ίίΓ0)。例如’可根據敎所述之任何製程而形成半 且他、ϋ(3ϋ7)°然後’可根據選擇性I晶生長製程或任何 被二:的沈積技術而形成過量部分(307Ε),纟中可根據 程:1枓的晶性(crystamnity),而執行後續的再結晶製 之’在以蟲晶或植人等的製程形成了半導體合金(307) 何逾黑且在去除了諸如姓刻及生長遮罩或植入遮罩等的任 (3〇iE/ 1後,可根據磊晶生長製程而形成過量部分 )’/、中或者可在生長製程之前,先執行表面平坦化 94058 29 200818503 ‘製程。錢’可使裝置⑽)暴露於氧化環境⑽),以便形 成基礎戰化物材料,然後可諸如加入氮而以任何適 式處㈣基礎氧化物材料,以便得到所需的材 某些貫施例中,過量部分(307E)可提供閉極絕 ::進一步的處理,以便得到閉極絕緣層(3。9)的所需最終 ,第3b圖以示意圖示出半導體裝置陶 = 控制的原子層钱刻製程等的製程減少該層(3〇9) 除,':二而在該製程中’可實現可精密控制的;才料去 的整個材料轉換為絕緣材料亚不可^可^過量部分(删) ⑽)之下提供起始過量部分(聰;的極^ 二該極小量之材料對半導 =久 =之整體特性可能不會有顯著的影響 等的薄4:Γ:緣:(3。9)的期間有意地維持諸… 铁接供主:曾 提供了較高的表面穩定性,同時仍 程結合之諸如' °應用或者可與可精密控制的去除製 提供了高種度==生320)等的可精密控制之製程,因而 有關之相容性。= 及與目前被執行的製程技術 接受的方法之用=成ΐ,方式下’可將根據已為大家 用末形成可罪的閑極絕緣層之已為大家接受 94058 30 200818503 • 的技術與根據具有前文所 成通道區的技術結合。所需特性的半導體合金之形 因此,本發明所揭示 場效電晶趙之技術,其中了-種用來形成先進 .材料特性,因而與諸如:變 ==用半導趙合金的 在閑電極的圖案㈣效能。為達到此一目的, 的半導體合金,並中在各動半導體區中形成適當 梦之材料。因此,、可該半導體區包括基於 射特性箄.得到與能帶間隙特性及散 心「^ ’㈣錢可在各別的沒極及 源極區中提供應變半導體材料。 ,心Sr揭不的特定實施例只是供舉例之用,這是因為 “此項技術者在受益於本發明的揭示之 礙等效:方式修改及實施本發明。例如,可按】不同乂 &順序執行月U文所述之製程步驟 缚直士丨f闲山 陈’在取後的申 ° ®中所述者之外,本發明將不受本說㈣中示出 ㈣之限制。因而_可改變或“前文揭 圍及^貫施例,且將所有此類的變化視為在本發明的範 ;、月神内。因此,最後的申請專利範圍將述及 尋求的保護。 十知月所 【圖式簡單說明】 麥照前文中之說明,並配合各附圖,將可了解本發明 之揭示,而在該等附圖中,類似的元件符號識別類似二一 件,這些附圖有: ^ 94058 31 200818503 弟la至id圖是根據本發明所揭示的實施例而在各 製造階段期間的場效電晶體之剖面示意圖,其中通道區 和没極及源極區接收基於碎之组構中的適當的半導體合 金; 、弟、、le圖以不意圖示出在主動半導體區内以植入製程 形成半‘體合金之進一步的實施例·, 第if圖疋根據本發明所揭示的其他實施例的在其各 別的通道區以及汲極及源極區中包括有不同特性的兩種電 晶體類型的半導體裝置之剖面示意圖; 第2a至2e圖是根據本發明所揭示的進一步實施例 而在没極及源極區中形成應變半導體材料同時個別地調整 通運區的材料特性時的各種製造階段期間的電晶體元件之 剖面示意圖;以及 明所揭示的其他實施例而 分内形成閘極絕緣層期
第3a及3b圖是根據本發 在先前形成的半導體合金的過量 間的半導體裝置之剖面示意圖。 雖,本發明所揭示之主題易於作出各種修改及替代形 但疋該等圖式中係以舉例方式示出本發明的—也特定 =在本㈣書中詳細說明了這些特w 然t,當了解,本說明書對這些特定實施例的說明之用音 亚非將本發㈣制在所揭示的料特定形式,相反地,I 涵蓋最後的申請專利範圍所界定的本發 乾圍内之所有修改、等效物、及替代。 w砰及 【主要元件符號說明】 94058 32 200818503 100 ^ 200、300 半導體裝置 101、 201、301 基材 102、 202、302 隔離結構 103、 203、303 主動半導體區 104 蝕刻及生長遮罩 104A 遮罩層 104B 钮刻終止層 103A 、104C、203A 開孔 103D 深度 103L 橫向部分 103T 樣板材料 106 選擇性磊晶生長製程 107 半導體材料 107A 、107B、207A、207B、307 半導體合金 108、 208 閘電極 109、 209、309 閘極絕緣層 110、 210 通道區 111 汲極及源極區 111P PN接面 112、 212 間隔件結構 113 植入製程 114 金屬矽化物區 116A 、Π6Β 應力被覆層 150 電晶體 150A 第一電晶體 150B 第二電晶體 205 名虫刻環境 206 蟲晶生長製程 207S 界面 217 覆蓋層 218 孔穴蝕刻製程 219 凹處 307E 過量材料部分 307T 目標厚度 320 氧化環境 33 94058

Claims (1)

  1. 200818503 十、申請專利範圍: 1. 一種半導體裝置,包括: 第-應變通道區,該第—應 — 物種以及至少一第_诵、f # 、區匕δ第一非矽 罘通道备雜劑物種, 的濃度高於該至少—第一 忒罘一非矽物種 味 ^ 弟通逼#雜劑物種的濃戶.以芬 弟一應變汲極及源極區, 又 句会坌一换雄1仏 该弟—應變汲極及源極區 匕3弟一 4亦隹劑物種以及第二 4ώ ^ ^ AJ. A F y物種,該弟二非石夕物 種吳凡合㈣成帛―應變何體材料。 2. 如!請專利範圍第1項之何體裝置,其中,該第一 及第二非矽物種是相同的物種。 3. 如申請專利範圍第】項之半導體裝置,其中,該第一 非石夕物種包括錯、碳、鎵/(、以及其組合中之至少一 者0 4·如申請專利範圍第!項之半導體裝置,其中,該第一 非矽物種不同於該第二非矽物種。 5.如申明專利範圍第丨項之半導體裝置,其中,該第一 _夕物種的/辰度大約是1 原子百分率(at〇mic percent) 或更高。 6·如申請專利範圍第i項之半導體裝置,其中,該第一 及第二非矽物種係形成在基於矽之層之上。 7·如申請專利範圍第6項之半導體裝置,其中,該基於 石夕之層係形成在埋入絕緣層上。 8·如申請專利範圍第1項之半導體裝置,進一步包括·· 第二應變通道區,該第二應變通道區包含第三非矽 34 94058 200818503 物種以及至少—第二通道摻雜劑物種,卞μ 的濃度高於該至少一第i、J物種,該弟二非矽物種 第-_、 乐一通道摻雜劑物種的濃度;以及 弟一應受汲極及源極區, 包含第二摻雜南丨你插、^ 罘一應·交汲極及源極區 Θ物種以及弟四非石々私7 4壬jv.々々 種與矽結合而形#μ危 卩夕物種,該弟四非矽物 而形成罘二應變半導體材料。 .如申請專利範圍f 8項半 ^ m 〜干♦體裝置,其中,至少螻 非矽物種不同於該第二非矽物種。 〇 10·一種方法,包括下列步驟·· 主動半導體區中形成第_半導體合金; 之上开二:广半導體合金的該第-主動半導體區 I上心成閘電極;以及 及源^第―主動半導趙區+形成第-電晶體一極 二 專利祀圍弟i。項之方法,其中,形成該及 ^亟區之該㈣包括下❹驟:在㈣—线半導體區 中形成應變半導體材料。 12.= 青專利範圍第10項之方法,其中,形成該第-半 ^金之該步驟包括下列步驟:在該第一主動半導體 區中形成凹處,且將該第一半導體合金填入該凹處。 t申請專利範圍第1G項之方法,其中,形成該第-半 :脰合金之該步驟包括下列步驟:將至少-物種植入該 弟一主動半導體區中。 14.如申請專利範圍第10項之方法,進一步包括下列步 驟.將第-通道摻雜劑導入該第一半導體合金中。 94058 35 200818503 15·如申請專利範圍第14項之方法,t 一半導靜人入/、中’係於形成該第 牛V體a至的沈積製程 一通道摻雜劑。 原處摻雜法導入該第 16. 如申請專利範圍第1()項之方法,進— 驟:在該第-半導體合金之上形成過量部I。:下= 分具有與該第-半導體合金的材料成八不刀门该過里部 分。 了十成^不同之材料成 f 17. 如申請專利範圍第16項之方法 驟:在該過量部分中形成閑極絕緣層^ 4括下列步 18·如中請專利範圍第10項之 驟:在形成該第心 纟包括下列步 電日日體的该閘電極之前, 動半導體區中形成第-丰導, 驭罘一牛¥體合金,該第二半導體人+ 不同於該第一半導體合金。 千^體口至 19.一種方法,包括下列步驟: 在场效電晶體的沒極及源極區以及通道區 地形成應變半導體材料; σ σΡ 在該應變半導體材料之上形成閘電極;以及 ΡΝ =及極及源極區與該通道區之間的界面處形成 20tl:專利範圍帛19項之方法,其中,形成該應變半 製程 =材料之該步驟包括下列步驟:執行選擇性遙晶生長 衣程以及植入製程中之至少心 94058 36
TW96126873A 2006-07-31 2007-07-24 具有包含效能增進材料成分之受應變通道區的電晶體 TWI469344B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102006035669.1A DE102006035669B4 (de) 2006-07-31 2006-07-31 Transistor mit einem verformten Kanalgebiet, das eine leistungssteigernde Materialzusammensetzung aufweist und Verfahren zur Herstellung
US11/688,946 US7569437B2 (en) 2006-07-31 2007-03-21 Formation of transistor having a strained channel region including a performance enhancing material composition utilizing a mask pattern

Publications (2)

Publication Number Publication Date
TW200818503A true TW200818503A (en) 2008-04-16
TWI469344B TWI469344B (zh) 2015-01-11

Family

ID=38985263

Family Applications (1)

Application Number Title Priority Date Filing Date
TW96126873A TWI469344B (zh) 2006-07-31 2007-07-24 具有包含效能增進材料成分之受應變通道區的電晶體

Country Status (7)

Country Link
US (1) US7569437B2 (zh)
JP (1) JP2009545880A (zh)
KR (1) KR101422791B1 (zh)
CN (1) CN101517741B (zh)
DE (1) DE102006035669B4 (zh)
GB (1) GB2453495A (zh)
TW (1) TWI469344B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7651918B2 (en) * 2006-08-25 2010-01-26 Freescale Semiconductor, Inc. Strained semiconductor power device and method
DE102006051492B4 (de) * 2006-10-31 2011-05-19 Advanced Micro Devices, Inc., Sunnyvale Halbleiterbauelement mit NMOS- und PMOS-Transistoren mit eingebettetem Si/Ge-Material zum Erzeugen einer Zugverformung und einer Druckverformung und Verfahren zur Herstellung eines solchen Halbleiterbauelements
FR2913527B1 (fr) * 2007-03-05 2009-05-22 Commissariat Energie Atomique Procede de fabrication d'un substrat mixte et utilisation du substrat pour la realisation de circuits cmos
DE102007052053B4 (de) * 2007-10-31 2012-02-02 Advanced Micro Devices, Inc. Eine Zugverformungsquelle unter Anwendung von Silizium/Germanium-Material in global verformtem Silizium
EP2113940A1 (en) * 2008-04-30 2009-11-04 Imec A method for producing NMOS and PMOS devices in CMOS processing
DE102008035806B4 (de) * 2008-07-31 2010-06-10 Advanced Micro Devices, Inc., Sunnyvale Herstellungsverfahren für ein Halbleiterbauelement bzw. einen Transistor mit eingebettetem Si/GE-Material mit einem verbesserten Boreinschluss sowie Transistor
DE102009006886B4 (de) * 2009-01-30 2012-12-06 Advanced Micro Devices, Inc. Verringerung von Dickenschwankungen einer schwellwerteinstellenden Halbleiterlegierung durch Verringern der Strukturierungsungleichmäßigkeiten vor dem Abscheiden der Halbleiterlegierung
DE102010002450B4 (de) * 2010-02-26 2012-04-26 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Transistoren mit Metallgateelektrodenstrukturen mit großem ε und angepassten Kanalhalbleitermaterialien
US8183117B2 (en) 2010-08-18 2012-05-22 Texas Instruments Incorporated Device layout in integrated circuits to reduce stress from embedded silicon-germanium
FR2979482B1 (fr) * 2011-08-25 2013-09-27 Commissariat Energie Atomique Procede de realisation d'un dispositif a transistors contraints a l'aide d'une couche externe
US9099492B2 (en) 2012-03-26 2015-08-04 Globalfoundries Inc. Methods of forming replacement gate structures with a recessed channel
JP6499136B2 (ja) * 2016-09-29 2019-04-10 本田技研工業株式会社 鞍乗り型車両

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US660548A (en) * 1899-07-22 1900-10-30 Louis Keferstein Apparatus for making rosin-soap.
JP2000077658A (ja) * 1998-08-28 2000-03-14 Toshiba Corp 半導体装置の製造方法
US6605498B1 (en) 2002-03-29 2003-08-12 Intel Corporation Semiconductor transistor having a backfilled channel material
DE10261307B4 (de) 2002-12-27 2010-11-11 Advanced Micro Devices, Inc., Sunnyvale Verfahren zur Herstellung einer Spannungsoberflächenschicht in einem Halbleiterelement
WO2004081982A2 (en) * 2003-03-07 2004-09-23 Amberwave Systems Corporation Shallow trench isolation process
TWI270986B (en) * 2003-07-29 2007-01-11 Ind Tech Res Inst Strained SiC MOSFET
CN100446272C (zh) * 2003-09-04 2008-12-24 台湾积体电路制造股份有限公司 应变沟道半导体结构
DE112004002152D2 (de) 2003-09-05 2006-07-13 Sig Technology Ltd Verfahren und Vorrichtung zur Blasformung von Behhältern
US7005333B2 (en) * 2003-12-30 2006-02-28 Infineon Technologies Ag Transistor with silicon and carbon layer in the channel region
US7005302B2 (en) * 2004-04-07 2006-02-28 Advanced Micro Devices, Inc. Semiconductor on insulator substrate and devices formed therefrom
US7227205B2 (en) * 2004-06-24 2007-06-05 International Business Machines Corporation Strained-silicon CMOS device and method
US7157355B2 (en) * 2004-06-30 2007-01-02 Freescale Smeiconductor, Inc. Method of making a semiconductor device having a strained semiconductor layer
US20060030093A1 (en) * 2004-08-06 2006-02-09 Da Zhang Strained semiconductor devices and method for forming at least a portion thereof
US7288448B2 (en) * 2004-08-24 2007-10-30 Orlowski Marius K Method and apparatus for mobility enhancement in a semiconductor device
US7179696B2 (en) 2004-09-17 2007-02-20 Texas Instruments Incorporated Phosphorus activated NMOS using SiC process
US7883979B2 (en) * 2004-10-26 2011-02-08 Taiwan Semiconductor Manufacturing Company, Ltd. Method for manufacturing a semiconductor device with reduced floating body effect
JP2007157788A (ja) * 2005-11-30 2007-06-21 Toshiba Corp 半導体装置

Also Published As

Publication number Publication date
CN101517741A (zh) 2009-08-26
JP2009545880A (ja) 2009-12-24
GB2453495A (en) 2009-04-08
DE102006035669A1 (de) 2008-03-20
DE102006035669B4 (de) 2014-07-10
KR101422791B1 (ko) 2014-07-24
CN101517741B (zh) 2014-09-10
TWI469344B (zh) 2015-01-11
GB0901739D0 (en) 2009-03-11
US7569437B2 (en) 2009-08-04
KR20090046908A (ko) 2009-05-11
US20080023692A1 (en) 2008-01-31

Similar Documents

Publication Publication Date Title
TW200818503A (en) A transistor having a strained channel region including a performance enhancing material composition
TWI485856B (zh) 具有埋置應變層和減少之浮體效應的soi電晶體以及用於形成該soi電晶體之方法
TWI438847B (zh) 阻止電晶體閘電極之預非晶化
US8673713B2 (en) Method for forming a transistor with recessed drain and source areas and non-conformal metal silicide regions
TW201030902A (en) Performance enhancement in PMOS and NMOS transistors on the basis of silicon/carbon material
TWI320954B (en) Semiconductor component and method of manufacture
TW201236086A (en) A fin-transistor formed on a patterned STI region by late fin etch
TW201115719A (en) Semiconductor device comprising metal gates and a silicon containing resistor formed on an isolation structure
TW200908161A (en) Reducing transistor junction capacitance by recessing drain and source regions
US20080179712A1 (en) Structure and method to form semiconductor-on-pores (sop) for high device performance and low manufacturing cost
US20150206946A1 (en) Semiconductor device and manufacturing method thereof
TW200810119A (en) N-channel MOSFETS comprising dual stressors, and methods for forming the same
TW200915436A (en) Formation of shallow junctions by diffusion from a dielectric doped by cluster or molecular ion beams
JP2007214481A (ja) 半導体装置
TW200814234A (en) Method for forming a strained transistor by stress memorization based on a stressed implantation mask
TW201123277A (en) Methods for fabricating integrated circuit devices
TWI271790B (en) Smart grading implant with diffusion retarding implant for making integrated circuit chips
JP2006059843A (ja) 半導体装置とその製造方法
TW201013788A (en) Manufacturing method for semiconductor device and semiconductor device
KR100458086B1 (ko) 반도체소자의 콘택 형성 방법 및 그를 이용한 피모스소자의 제조 방법
TWI665714B (zh) 用於在fdsoi技術中形成不同厚度的半導體層的製程
US7855111B2 (en) Border region defect reduction in hybrid orientation technology (HOT) direct silicon bonded (DSB) substrates
CN106711215B (zh) 半导体元件及其制作方法
JP5666451B2 (ja) アクティブ層の厚み減少を伴う歪トランジスタを形成するための構造歪を与えられた基板
KR101131418B1 (ko) 반도체 소자 및 이의 제조 방법