[go: up one dir, main page]

TW200818500A - Method of forming a transistor having gate protection and transistor formed according to the method - Google Patents

Method of forming a transistor having gate protection and transistor formed according to the method Download PDF

Info

Publication number
TW200818500A
TW200818500A TW096123336A TW96123336A TW200818500A TW 200818500 A TW200818500 A TW 200818500A TW 096123336 A TW096123336 A TW 096123336A TW 96123336 A TW96123336 A TW 96123336A TW 200818500 A TW200818500 A TW 200818500A
Authority
TW
Taiwan
Prior art keywords
gate
spacer
protective cover
sacrificial
layer
Prior art date
Application number
TW096123336A
Other languages
English (en)
Other versions
TWI344213B (en
Inventor
Peter L D Chang
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200818500A publication Critical patent/TW200818500A/zh
Application granted granted Critical
Publication of TWI344213B publication Critical patent/TWI344213B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10W20/069
    • H10W20/077

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

200818500 九、發明說明 【發明所屬之技術領域】 本發明之實施例主要有關於微電子佈局及製造。 之,實施例有關於電晶體之閘極保護及實現此種閘極 的方法。 【先前技術】 隨著電晶體尺寸的縮減,電晶體尺寸不斷的調整 來持續擴大的一連串須克服的新問題。此種問題之一 關於使電晶體閘極不與電晶體接觸短路之保護。 根據先前技術的閘極保護可使用閘極凹陷及接著 矽塡補與平坦化來加以實現。參照第1 a與1 b圖之範 考慮到閘極保護之先前技術製造典型涉及電晶體閘極 陷以及接著氮化矽塡補。因此,如第1 a圖中所示, 電晶體結構1〇〇設有凹陷的閘極102,包含由間隔件 所界定之凹陷部1 04。在此說明中所謂的「過渡閘 構」係指若包含電晶體閘極之電晶體結構中尙未完成 體裝置的製造。在第1 a與1 b圖中所示的情況中,尙 置接觸區域。結構1 〇〇進一步包含,此爲熟悉該項技 可輕易理解地,埋設的氧化物層1 〇6以及在埋設氧化 上的ILD氧化物層1〇8。擴散層1 10支撐電晶體閘極 其上的間隔件。擴散層1 1 〇、閘極1 〇2、間隔件1 05 電晶體結構1 1 2。可以選擇性蝕刻來實現閘極凹陷 刻。例如,可使用氯乾飩刻來蝕刻鋁閘極而不會侵 口干(=7 保護 會帶 係有 氮化 例, 之凹 過渡 105 極結 電晶 未設 藝者 物層 以及 形成 的鈾 到 200818500 IL D氧化物層1 0 8的氧化矽。若閘極金 不同的乾蝕刻或可使用乾與濕蝕刻的組 除凹陷區域1 04中的金屬。接著參照_ 域1 0 4中之氮化砂(S i Ν)的沈積於閘稻 1 14。在SiN沈積後,可進行自對準接 金屬沈積與平坦化,以用眾所周知的方 區域。之後,可將一層接觸金屬沈積: 上,並且藉由磨光或蝕刻加以平坦化而 前技術額外揭露在擴散層上直接設置金 對準接觸區域。 不利地,隨著閘極長度的縮小,透 域之設置的閘極保護有時會具有挑戰性 垂直尺寸的難度上來看。閘極之凹陷以 化減少先前技術中的閘極高度,造成許 爲製程的容限。 【發明內容及實施方式】 在下列詳細說明中,揭露微電子裝 方法及包含此裝置之系統的實施例。參 性顯示實施本發明的特定實施例。應了 實施例並且可作出其他結構性改變而不 與精神。 在此所用之上、上方、下係指一元 的位置。因此,第一元件設置在第二元 屬不同,則可使用 合’尤其欲兀全移 ί 1 b圖,在凹陷區 ^ 102上形成蓋件 觸蝕刻及接著接觸 式形成自對準接觸 &自對準接觸區域 形成接觸區域。先 屬一層而不使用自 過有蓋閘極凹陷區 ,至少在控制閘極 及SiN蓋件的平坦 多困擾,其中之一 置、形成此裝置的 照圖示,其中例示 解到可存在其他的 悖離本發明之範疇 件相對於其他元件 件之上、上方、或 -5- 200818500 下可直接與第二元件接觸或可包含一或更多中介元件。然 而,如此所用,若描述第一元件相鄰第二元件設置,包含 與第二元件上鄰接(鄰接並在上方)或下鄰接(鄰接並在下 方),係接觸第二元件。此外,在此處的說明中,第一元 件A與第二元件B之間的替代表示方式爲「A/B」。因 此,例如,參照第2圖或第3圖可表示爲參照第2圖/第3 圖。 首先參照第2與3圖,以絕緣體上覆矽(SOI)基底之 剖面來描繪根據本發明之包含電晶體的微電子裝置之兩個 實施例,雖實施例在其範疇內包含大塊基底上之電晶體。 此外,雖第2與3圖顯示包含一對閘極之電晶體結構,實 施例非如此受限,並且包含在其範疇內包含一或更多閘極 的電晶體結構。雖第2圖顯示包含自對準接觸區域與金屬 一部分下鄰接之微電子裝置,第3圖顯示不包含自對準接 觸區域之微電子裝置,而包含往下延伸至裝置的擴散層之 金屬一部分。 茲參照第2圖’微電子裝置2〇〇包含電晶體結構 2 1 2 ’包含於後詳述的閘極、間隔件及擴散層。電晶體結 構2 1 2故可包含相鄰設置的一對閘極2 〇 2 a與2 0 2 b。電晶 體結構2 1 2進一步包含第一間隔件2 〇 5,a以及第二間隔件 2 05’’a ’其分別與閘極202a的第一側及第二側鄰接。此 外’電晶體結構2 1 2進一步包含第一間隔件2 〇 5,b以及第 一間隔件2 0 5 ’’ b,其分別與閘極2 〇 2 b的第一側及第二側 鄰接。電晶體結構2 02可額外包含與該對閘極下鄰接的擴 200818500 散層2 1 0。擴散層2 1 0可包含在兩閘極間之源極區域,及 在閘極相對側上的汲極區域(未圖示)。微電子裝置200可 進一步包含與擴散層2 1 0上鄰接的接觸區域2 1 6。 擴散層2 1 0,亦稱爲擴散體或鰭,可包含上述之源極 與汲極區域(未圖示)。接觸區域216可如所示般設置成鄰 接各閘極之第一間隔件與第二間隔件。接觸區域可進一步 設置成鄰接保護蓋件218a與218b,這些蓋件設置成分別 與閘極202a與202b上鄰接。保護蓋件218a與218b適用 以保護閘極與接觸區域間不短路。因此,保護蓋件可包含 適用以保護閘極不瘦到接觸的影響之材料,以及選擇性抗 氧化物蝕刻之材料以承受蝕刻下至擴散層之ILD層的飩 刻。因此,保護蓋件可例如包含氮化矽。根據一實施例, 蓋件超過閘極的橫向延伸可由間隔件的厚度指定作爲目標 厚度,以實現閘極不與接觸區域作用之保護。可將ILD層 與蓋件材料之相對飩刻率,及額外地,止蝕刻層240的厚 度納入考量來選擇蓋件本身的厚度。因此,可選擇蓋件厚 度,使得在接觸區域之蝕刻期間不會蝕刻穿透蓋件。在一 實施例中,保護蓋件可具有約30 nm及約40 nm間之厚 度。選擇保護蓋件之另一準則爲避免在閘極頂端的寄生電 容,這會減緩電晶體性能。如第2圖中所示,蓋件2 1 8 a 與218b可實質上設置在各對應閘極202a與202b的第一 與第二間隔件之外橫向邊界SB內。在特定所示的實施例 中,蓋件218a與218b實質上延伸至外橫向邊界SB,並 且上鄰接各對應閘極202a與202b的第一與第二間隔件。 200818500 第3圖之裝置300在許多方面具有與第2圖之裝置 200的構件類似之構件。因此,與第2圖類似,爲電子裝 置3 00包含包括閘極、間隔件以及擴散層之電晶體結構 312。電晶體結構312故可包含相鄰設置的一對閘極3 02a 與3 02b。電晶體結構3 02進一步包含第一間隔件3 0 5’a以 及第二間隔件3 0 5’’a,其分別與閘極3 02a的第一側及第 二側鄰接。此外,電晶體結構3 1 2進一步包含第一間隔件 3 05’b以及第二間隔件3 05’’b,其分別與閘極3 02b的第 一側及第二側鄰接。電晶體結構3 1 2可額外包含與該對鬧 極下鄰接的擴散層3 1 0。擴散層3 1 0可包含在兩閘極間之 源極區域,及在聞極相對側上的汲極區域(未圖示)。微電 子裝置300可進一步包含與擴散層310上鄰接的接觸區域 3 1 6。接觸區域3 1 6可如所示般設置成鄰接各閘極之第一 間隔件與第二間隔件。接觸區域可進一步設置成鄰接保護 蓋件3 1 8a與3 1 8b,這些蓋件設置成分別與閘極3 02a與 3 02b上鄰接。保護蓋件218a與218b適用以保護閘極與 接觸區域間不短路。因此,與蓋件218a與218b類似,蓋 件3 1 8 a與3 1 8 b可例如包含氮化矽。如第3圖中所示,與 第2圖的裝置200類似,蓋件318a與318b可實質上設置 在各對應閘極3 02a與3 02b的第一與第二間隔件之外橫向 邊界SB內。在特定所示的實施例中,蓋件318a與318b 實質上延伸至外橫向邊界 SB,並且上鄰接各對應閘極 302a與302b的第一與第二間隔件。 雖第2與3圖的實施例顯示保護蓋件實質上延伸至對 -8 - 200818500 應間隔件的外橫向邊界SB,應了解到實施例非如此受 限,以及在其範圍中包含不實質延伸超過對應閘極的間隔 件之外橫向邊界SB的保護蓋件之設置’將以第l〇a至13 圖進一步舉例說明。 在所示的實施例中,將接觸區域設置成,針對各閘 極,第一接觸區域與閘極一側上的第一間隔件鄰接’以及 第二接觸區域與閘極另一側上的第二間隔件鄰接,以及進 一步設置成在各鬧極上的保護蓋件之一側與第一接觸區域 相鄰設置,以及其相對一側與第二接觸區域相鄰設置。因 此,參照第 2圖,接觸區域216可設置成,針對閘極 202a,第一接觸區域216’a與第一間隔件205’a鄰接以及 與保護蓋件2 1 8 a的一側鄰接,以及第二接觸區域2 1 6 ’’ a 與第二間隔件205’’a鄰接以及與保護蓋件218a的相對側 鄰接。仍參照第 2圖,接觸區域可設置成,針對閘極 2〇2b,第一接觸區域21 6’b與第一間隔件205’b鄰接以及 與保護蓋件2 1 8 b的一側鄰接,以及第二接觸區域2 1 6 ’’ b 與第二間隔件205’’b鄰接以及與保護蓋件218b的相對側 鄰接。類似地,在第3圖中,接觸區域3 1 6可設置成,針 對閘極302a,第一接觸區域316’a與第一間隔件305’a鄰 接以及與保護蓋件318a的一側鄰接,以及第二接觸區域 316’5a與第二間隔件3 05’’a鄰接以及與保護蓋件318a的 相對側鄰接。仍參照第3圖,接觸區域可設置成,針對閘 極302b,第一接觸區域316’b與第一間隔件305,b鄰接以 及與保護蓋件 3 1 8b的一側鄰接,以及第二接觸區域 -9- 200818500 316’’b與第二間隔件3 0 5’’b鄰接以及與保護蓋件318b的 相對側鄰接。因此,閘極3 0 2 a的第二接觸區域3 1 6 ’’ a實 際上對應至閘極3 0 2 b的第二接觸區域3 1 6 ’’ b。 可用金屬閘極製程來形成電晶體結構212/3 12,此爲 熟悉相關技藝者所知,雖實施例不限於具有以任何特定方 式形成之電晶體。例如在第2圖/第3圖中所示的微電子 裝置之一實施例,其中擴散層210/310形成爲SOI結構, 進一步包含在埋設的氧化物23 0/3 3 0上的第一 ILD氧化物 層22 0/3 20,埋設的氧化物23 0/3 3 0則設置在矽基底上(未 圖示)。止蝕刻層240/340設置在ILD氧化物層220/3 20 與埋設的氧化物23 0/3 3 0之間。止蝕刻層240/340可例如 以氮化物材料製成,並適用以在接觸區域的圖案化期間作 爲止蝕刻件,將於後參照第8與9圖詳細解釋。第二ILD 氧化物層2 5 0/3 5 0設置在第一 ILD氧化物層220/3 20之 上。 茲參照第2圖,第三ILD層260可設置在第二ILD 層250之上。接觸區域216包含自對準接觸(SAC)部分 2 80以及與個別的SAC部分28 0上鄰接之金屬一部分 290。各SAC部分280延伸至實質上等於各對應閘極加上 保護蓋件的高度之高度。因此,如所示,接觸區域2 1 6 ’ a 的SAC部分2 80,a具有實質上等於對應閘極202a加上保 護蓋件218a的高度之高度。另外,接觸區域21 6’’a的 SAC部分2 80,,a具有實質上等於對應閘極202a加上保護 蓋件218a的高度之高度。接觸區域21 6’b的SAC部分 -10- 200818500 280,b具有實質上等於對應閘極202b加上保護蓋件218b 的高度之高度。接觸區域216’’a與216’b實際上互相對 應。此外,接觸區域216’’b的SAC部分28〇’’b具有實質 上等於對應閘極202b加上保護蓋件218b的高度之高度。 SAC部分可包含任何適合的接觸金屬,此爲熟悉此技藝者 所知者。各接觸區域2 1 6進一步包含如前述與對應的SAC 部分280上鄰接之金屬一部分290。可由將於後詳述的金 屬鑲嵌製程來形成第2圖中所示的金屬一部分290。茲參 照第3圖,第三ILD層3 60可設置在第二ILD層3 5 0之 上。接觸區域316包含自第三ILD層2 5 0的頂端往下延伸 至擴散層3 1 0的金屬一部分3 9 0。如所示,接觸區域3 1 6 可包含在閘極 3 02a的個別側之接觸區域 316’a與 3 16’’a,以及在閘極302b的個別側之接觸區域316’b與 316’’b。茲參照第2與3圖兩圖,雖第2圖包含與金屬一 部分不同的SAC部分,該些SAC部分與金屬一部分之間 界定一條劃分線L,而第3圖則包含從擴散層3 1 0上至第 三ILD層360頂端的連續金屬一部分390。另外,第2圖 的裝置在金屬一部分與SAC部分之間可能會因爲在不同 時間圖案化個別的部分而呈現出不對齊或偏移的情形。後 者之不對齊不會出現在第3圖中。 第4至7圖描繪在形成諸如第2/3圖的微電子裝置之 微電子裝置的不同階段之過渡電晶體結構之第一實施例。 第8與9圖分別顯示在從第7圖之過渡電晶體結構開始形 成第2/3圖的微電子裝置之特定階段的過渡電晶體結構之 -11 - 200818500 兩個不同的實施例。 雖將與第2圖中的構件類似之第4至7圖 爲對應於第2圖之構件的參照符號,應了解到 至7圖的那些相同之構件標示爲對應於第3圖 照符號。因此,舉例而言,在第4至7圖中參 物層2 3 0的情況中,亦可將該埋設氧化物層標 號3 3 0。取決於第7圖之後所選的處理類型, 渡電晶體結構的進一步處理會產生第2圖之實 圖之實施例,將於後分別參照第8與9圖進一 釋。 茲首先參照第4圖,顯示過渡電晶體結構 埋設氧化物層2 3 0、第一 ILD層220、擴散層 含閘極202a與202b、一側上之間隔件205’a 另一側上之間隔件2 0 5 ’’ a與2 0 5,’ b之電晶體 在所不的過渡電晶體結構205中,第一 ILD層 包圍或覆蓋電晶體結構2 1 2。止鈾刻層2 4 0亦 4圖中之電晶體結構2 1 2。根據一實施例,閘 2 0 2 b爲金屬閘極。針對取代金屬閘極製程,可 層220之平坦化後形成閘極202a與202b。針 閘極製程,在形成閘極2 0 2 a與2 0 2 b後進行| 220 之平坦化。間隔件 202,a、202,,a、202,b〕 由氮化矽製成。 第4圖之結構205進一步顯示設置在閘極 件20 7a與20 7b。根據—實施例,可透過無電 的構件標示 亦可將第4 之構件的參 照埋設氧化 示爲參考符 第7圖之過 施例或第3 步詳細地解 205包含有 210、及包 與205’b及 結構2 1 2。 220顯示爲 部分覆蓋第 極 202a與 在第一 ILD 對減去金屬 g — ILD 層 泛202,,b可 上的犧牲蓋 電鍍選擇性 -12- 200818500 沈積犧牲蓋件’並可由例如N1或C 0之一所製成。此種所 舉出之材料可以無電的方式沈積在諸如Cu、Fe或Mo的 金屬材料上。已觀察到在取代金屬閘極形成程序期間閘極 202a與202b的頂部之磨光與透過無電沈積之犧牲材料的 沈積均勻度相關。在無電沈積製程典型爲等向性,所產生 的各閘極之犧牲蓋件會如所示般垂直與橫向實質上相等地 生長。必須小心在透過無電沈積提供犧牲蓋件時,犧牲蓋 件的橫向延伸實質上不超過間隔件的橫向邊界。上述的原 因之一爲從犧牲蓋件所衍生而來的保護蓋件若超過那些橫 向邊界會危及到微電子裝置的性能,其中之一係危及到接 觸區域可得之空間。
茲舉例參照第5圖,一方法實施例包含設置如第二 ILD層250之第二ILD層,其包圍如犧牲蓋件207a與 207b的犧牲蓋件,並且上鄰接諸如第一 ild層220的第 一 ILD層。設置第二ILD層25 0可包含,根據一實施 例,透過化學蒸氣沈積的ILD沈積,以及接著磨光所沈積 的ILD以暴露出犧牲蓋件207a與20 7b的頂部。第二ILD 層25〇之設置會形成第5圖中所示的過渡電晶體結構 207 ° 兹舉例參照第6圖,一方法實施例包含藉由從如IL D 層250之第二ILD層移除如犧牲蓋件207a與207b的犧牲 蓋件來界定如凹陷部209a與209b的保護蓋件凹陷部。根 據一實施例’可使用選擇性蝕刻來蝕刻掉犧牲蓋件2 〇 7 a 與2 07b的犧牲材料而不蝕刻第二ILD層、閘極材料或在 -13- 200818500 各閘極附近的間隔件。例如,當犧牲材料包含C 〇時,可 利用使用濕蝕刻的選擇性蝕刻來移除犧牲蓋件。在第二 ILD層250中提供凹陷部209a與209b會形成第8圖中所 示的過渡電晶體結構209。 茲舉例參照第7圖,一方法實施例包含藉由在如凹陷 部2 0 9 a與2 0 9 b的保護蓋件凹陷部中提供保護蓋件材料來 形成如保護蓋件本體2 1 1 a與2 1 1 b的保護蓋件本體。可如 下般形成蓋件本體211a與211b。可在第6圖之過渡電晶 體結構209之凹陷的第二ILD層25 0上提供例如SiN層 (未圖示)的保護材料層,並接著藉由磨光保護材料層的頂 部或替代地藉由在保護材料層的上表面上使用乾蝕刻來加 以平坦化。可執行此磨光下至凹陷部2 0 9 a與2 0 9 b的頂 部,以形成保護蓋件本體2 11 a與2 1 1 b。保護蓋件本體 2 11 a與2 1 1 b的設置會形成第7圖中所示之過渡電晶體結 構 2 1 1。 如前述,第8與9圖分別顯示在從第7圖之過渡電晶 體結構開始形成第2/3圖的微電子裝置之特定階段的過渡 電晶體結構之兩個不同的實施例。將於下依序描述第8與 9圖。 第8圖顯示可用來最終形成第2圖之微電子裝置200 的過渡電晶體結構2 1 3的一實施例。詳言之,第8圖顯示 一過渡結構的剖面,該過渡結構係在自對準(SAC)触刻以 及在從SAC蝕刻導致的開放區域中提供接觸金屬以形成 SAC部分之後產生,該些SAC部分例如爲上鄰接擴散層 -14- 200818500 210 的 SAC 部分 280’a、280’’a/2 8 0’b 及 2 80’’b。可從第 8圖的過渡結構2 1 1的頂部進行SAC開放區域的設置。可 塗敷並圖案化光阻層(未圖示)於第7圖的結構211之頂 部,以產生對應於第2圖之SAC區域280的開放SAC區 域。止蝕刻層2 4 0以熟知的方式防止蝕刻在各閘極附近之 間隔件。在触刻後,可移除光阻層,以及可將接觸金屬沈 積到開放SAC區域,並且加以平坦化以形成亦顯示於第2 圖中之 SAC 部分 280,a、280’,a/2 80,b 及 280’’b。第 8 圖 中所示的SAC區域之設置會形成過渡電晶體結構2 1 5。 茲舉例參照回第2圖,一方法實施例包含在SAC區 域的個別者上提供如金屬一部分290之金屬一部分。使用 鑲嵌製程提供金屬一部分290。因此,可將第三ILD層 2 6 0沈積在第8圖之結構2 1 0中。可接著光阻層圖案化到 第三ILD層26 0,以及根據光阻圖案蝕刻第三ILD層下至 SAC區域280,以界定出在SAC區域280的個別者之上的 金屬一凹陷部。接著移除光阻層。之後,可在金屬一凹陷 部內沈積並且平坦化金屬一接觸金屬以產生金屬一部分 290。可藉由磨光或藉由蝕刻來實現沈積的金屬一接觸金 屬之平坦化。 第9圖顯示可用來最終形成第3圖之微電子裝置3 00 的過渡電晶體結構3 1 3的一實施例。詳言之,第9圖顯示 在金屬一鈾刻形成金屬一開放區域後之過渡結構的剖面, 以產生直接上鄰接擴散層310的金屬一部分3 90。可從第 7圖之過渡結構2 11的頂部執行金屬一開放區域的設置。 -15- 200818500 因此,根據一實施例,可將第三ILD層3 60沈積在第二 ILD層3 5 0上。之後,可塗敷光阻層3 95於第三ILD層 3 60的頂部,並圖案化以產生對應於第3圖之金屬一部分 的開放金屬一區域。止鈾刻層3 40阻止在各閘極附近的間 隔件之鈾刻。第9圖中所示的金屬一開放區域的設置會形 成過渡電晶體結構3 1 3。 茲舉例參照回第3圖,一方法實施例包含直接在擴散 層3 10上提供如金屬一部分3 90的金屬一部分。在鈾刻 後,可移除光阻層,以及沈積接觸金屬於開放金屬一部分 3 90中且直接在擴散層310上,並將接觸金屬平坦化以形 成亦顯示於第3圖中之金屬一部分390。可藉由磨光或藉 由蝕刻來實現沈積的金屬一接觸金屬之平坦化。 雖第4至9圖顯示使用犧牲蓋件的無電沈積在閘極上 設置保護蓋件,根據實施例,可以任何方式在諸如結構 205的過渡電晶體結構上設置保護蓋件。例如,第1 0a至 13圖中例示性所示,可例如使用奈米碳管(CNT)來沈積與 閘極上鄰接之犧牲蓋件,以設置保護蓋件。隨意地,將參 照第l〇b圖解釋,可使用 CNT沈積來提供犧牲中央本 體,接著可在側邊上設置犧牲間隔件以形成犧牲蓋件。 茲參照第1 〇a圖,其除了犧牲蓋件的形狀之外大部分 與第4圖類似,一過渡電晶體結構5 05 a包含埋設氧化物 層530、第一 ILD層520、擴散層510、及包含閘極502a 與502b、一側上之間隔件5 05’a與5 05’b及另一側上之間 隔件5 05’’a與5 05’’b之電晶體結構512。在所示的過渡 -16- 200818500 電晶體結構5 0 5 a中,第一 ILD層520包圍或覆蓋電晶體 結構5 1 2。止蝕刻層5 4 0亦部分覆蓋第1 0 a圖中之電晶體 結構512。根據一實施例,閘極502a與502b爲金屬閘 極。 第10a圖之結構205進一步顯示設置在閘極上的犧牲 蓋件507a與507b。根據一實施例,如第10a圖中所示, 可透過CNT或選擇性電漿沈積來選擇性沈積犧牲蓋件。 不像參照第4至9圖所述的無電沈積,CNT及選擇性電漿 沈積因爲非等向性會獲得特徵性的柱狀結構。在如上參照 第4至9圖所述之無電沈積、CNT及選擇性電漿沈積(此 後「S P D」)間作抉擇可根據數個因素而定。例如,無電沈 積適用於其中設計規則允許對於電晶體構件尺寸有較少控 制度(較不嚴苛的設計規則)之應用中,此歸咎於無電沈積 之材料的等向生長。無電沈積亦適用於希望有低溫度處理 的應用中。另一方面,CNT與SPD的兩者較適用於其中 設計較嚴苛的應用中,因CNT允許比SPD更嚴謹地控制 保護蓋件尺寸。然而,CNT會因需要較高處理溫度而造成 熱預算問題。 可在如Cu、Fe、Mo或A1之金屬材料實現CNT沈積 作爲閘極材料。如第l〇a圖中所示,CNT與SPD沈積皆 導致僅與閘極5 0 2 a及5 0 2 b上鄰接的犧牲材料的局部化沈 積。隨意地,在CNT沈積前可在閘極5 02a及502b的頂 部上無電沈積Co或Ni種子層。提供犧牲蓋件的Cnt方 法可用在例如具有閘極長度低於1 〇 〇 nrn的閘極上,以及 -17- 200818500 例如從約20 nm至60 nm之閘極長度。針對SPD,可在閘 極與周圍的氧化物上實現均厚沈積(blanket deposition), 其中金屬上比周圍的氧化物有更高的沈積率。上述之均厚 沈積’再加上同時鈾刻掉氧化物的沈積,能達成僅在閘極 上沈積材料。 茲舉例參照第1 〇b圖,一方法實施例包含形成如第 10b圖的蓋件本體517a與517b之犧牲蓋件本體,以及提 供如在各犧牲蓋件本體的各側上之間隔件5 1 9的犧牲間隔 件,以形成犧牲蓋件5 0 7 a與5 0 7 b。根據一實施例,可以 參照第l〇a圖所述的方式來設置犧牲本體5 17a與517b, 其中可藉由CNT或選擇性電漿沈積的方式來設置本體 5 1 7a與5 1 7b。設置犧牲間隔件5丨9可造成自此衍生而來 的犧牲蓋件的一些橫向延伸,進而造成自犧牲蓋件的設置 衍生而來的保護蓋件之橫向延伸,以增進閘極保護。可例 如首先沈積一層犧牲材料(未圖示)以包圍犧牲中央本體 5 1 7a與5 1 7b,以及之後非等向性蝕刻此犧牲材料層來獲 得間隔件5 1 9。 茲參照第l〇a圖的過渡電晶體結構5〇5a的進一步處 理於下描述第11至13圖。然而,連同第11至13圖描述 的處理亦可根據一實施例應用於第丨〇b圖的過渡電晶體結 構 505b 。 兹舉例參照第1 1圖’一方法實施例包含設置如第二 ILD層550之第一 ILD層,其包圍如犧牲蓋件507a與 507b的犧牲蓋件’並且上鄰接諸如ILD層52〇的第一 -18- 200818500 ILD層。設置第二ILD層550可包含,根據一實施例,透 過CVD的ILD沈積,以及接著磨光所沈積的ILD以暴露 出犧牲蓋件507a與507b的頂部。第二ILD層550之設置 會形成第1 1圖中所示的過渡電晶體結構5 07。 茲舉例參照第12圖,一方法實施例包含藉由從如 ILD層550之第二ILD層移除如犧牲蓋件507a與507b的 犧牲蓋件來界定如凹陷部509a與509b的保護蓋件凹陷 部。根據一實施例,可使用選擇性蝕刻來鈾刻掉蓋件 5 07a與5 07b的犧牲材料而不蝕刻第二ILD層、閘極材料 或在各閘極附近的間隔件。例如,氧電漿蝕刻可選擇性蝕 刻犧牲CNT材料而不實質上蝕刻ILD層。在第二ILD層 55〇中提供凹陷部509a與509b會形成第12圖中所示的 過渡電晶體結構5 0 9。隨意地,可透過進一步蝕刻第二 ILD層550來擴大凹陷部509a與509b的範圍,主要用來 對自此衍生而來的犧牲蓋件造成一些橫向延伸,進而對自 犧牲蓋件衍生而來的保護蓋件造成橫向延伸,以增進閘極 保護。然而’進行此擴大會減少犧牲蓋件凹陷部的厚度, 進而導致所產生之保護蓋件的厚度減少,因此應考量到上 述問題作出是否應執行那些凹陷部之擴大的選擇。 茲舉例參照第1 3圖,一方法實施例包含藉由在如凹 陷部5 09a與5 09b的保護蓋件凹陷部中提供保護蓋件材 料,來形成如保護蓋件本體5 1 1 a與5 1 1 b的保護蓋件本 體。可如下般形成蓋件本體511a與511b。可在第12圖 之過渡電晶體結構5 09之凹陷的第二ILD層5 5 0上提供例 -19- 200818500 如SiN層(未圖示)的保護材料層,並接 料層的頂部或替代地藉由在保護材料層的 蝕刻來加以平坦化。可執行此磨光下至 5 0 9b的頂部,以形成保護蓋件本體511a 件本體511a與511b的設置會形成第13 電晶體結構5 1 1。 可接著以與第8或9圖中所示的處理 第1 3圖的結構5 1 1,以產生具有如第2 區域的微電子裝置,或如第3圖中所示具 散層的金屬一部分的微電子裝置,兩者之 分使用CNT沈積來沈積犧牲蓋件。 有利地,因爲根據實施力的金屬閘極 關的間隔件上延伸之個別的保護蓋件之保 任何額外的接觸層,如設置在SAC區域 間的額外ILD層中的額外接觸層。並且, 施例設置保護蓋件得允許直接在擴散層 分,而排除在第一範例中S A C區域的設 外,因爲根據實施例,保護閘極位在閘極 前技術關於控制閘極高度同時達成閘極保
參照第14圖,其描繪可使用本發明 可能的系統900之一。在一實施例中,電 包含微電子裝置,如第2或3圖之分別的 3 0 0。總成1 0 0 0可進一步包含微處理器。 例中,電子總成1〇〇〇可包含特定應用1C :藉由磨光保護材 上表面上使用乾 凹陷部 5 0 9 a與 與5 1 1 b。保護蓋 圖中所示之過渡 類似的方式處理 圖中所示之SAC 有直接延伸至擴 差異在於至少部 受到在閘極與相 護,可免除使用 及金屬一部份之 有利地,根據實 上形成金屬一部 置及其費用。此 上方,可排除先 護的問題。 之實施例的許多 ΐ子總成1 〇 〇 0可 裝置200或裝置 在一替代的實施 (ASIC)。晶片組 -20- 200818500 (如圖形、聲音及控制晶片組)中存在之積體電路亦可根據 本發明之實施例加以封裝。 針對第14圖所示的實施例,如所示,系統900亦可 包含主記憶體1 002、圖形處理器1 004、大量儲存裝置 1 00 6及/或輸入/輸出模組1 00 8,其透過匯流排1010的方 式互相耦合。記憶體1 002的範例包含但不限於靜態隨機 存取記憶體(SRAM)與動態隨機存取記憶體(DRAM)。大量 儲存裝置 1 006的範例包含但不限於硬碟機、光碟機 (CD)、數位多功能碟機(DVD)及等等。輸入/輸出模組 1 008之範例包含但不限於鍵盤、游標控制配置、顯示 器、網路介面及等等。匯流排1 0 1 0之範例包含但不限於 周邊控制介面(PCI)匯流排、工業標準架構(ISA)匯流排及 等等。在各種實施例中,系統9 0可爲無線行動電話、個 人數位助理、口袋型PC、平板型PC、筆記型PC、桌上 型電腦、機上盒、媒體中央P C、DVD播放器及伺服器。 已例示性而非限制性提供上述各種實施例。因此,例 如,雖在此揭露的實施例教示使用犧牲蓋件形成保護蓋 件,其他提供保護蓋件的方法仍在實施例的範疇內。 已詳細描述本發明的實施例,可了解到由所附之申請 專利範圍所界定之本發明不受限於上述說明中提出的特定 細節,亦可有不悖離本發明之精神與範疇的許多各種明顯 的變化。 【圖式簡單說明】 -21 - 200818500 第1 a與1 b圖爲根據包含閘極保護之先前技術的過渡 電晶體結構之剖面示意圖; 第2圖爲根據第一實施例形成之微電子裝置的剖面 圖; 第3圖爲根據第二實施例形成之微電子裝置的剖面 圖; 第4至7圖爲根據第一實施例在形成微電子裝置的各 種階段中之過渡電晶體結構的剖面圖; 第8圖爲在形成第2圖之微電子裝置的階段中之第7 圖的過渡電晶體結構之剖面圖; 第9圖爲在形成第3圖之微電子裝置的階段中之第7 圖的過渡電晶體結構之剖面圖; 第10a與10b圖爲根據兩個不同的實施例之兩個個別 的過渡電晶體結構之剖面圖; 第11至13圖爲根據一替代實施例在形成微電子裝置 的各種階段中之過渡電晶體結構的剖面圖;以及 第1 4圖爲包含根據實施例形成的微電子裝置之系統 實施例的示意圖。 爲使說明清楚簡單’圖中的兀件並非絕對按照比例繪 製。例如,會放大某些元件相對於其他元件的尺寸以利於 清楚說明。在適當之處,在圖中重覆參考符號以代表對應 或同功的元件。 【主要元件符號說明】 •22- 200818500 1 0 0 :過渡電晶體結構 1 0 2 :閘極 104 :凹陷部 105 :間隔件 1 0 6 :埋設的氧化物層 108 : ILD氧化物層 1 1 〇 :擴散層 1 1 2 :電晶體結構 1 1 4 :蓋件 200 :微電子裝置 202a、 202b :閘極 20 5 :過渡電晶體結構 2 0 5 ’ a、2 0 5,b :第一間隔件 2 0 5 ’ ’ a、2 0 5 ’ ’ b :第二間隔件 2 0 7 :過渡電晶體結構 207a、207b :犧牲蓋件 209 :過渡電晶體結構 209a、 209b :凹陷部 2 1 0 :擴散層 2 1 1 :過渡電晶體結構 2 1 1 a、2 1 1 b :保護蓋件本體 2 1 2 :電晶體結構 2 1 3 :過渡電晶體結構 2 1 6 :接觸區域 -23- 200818500 216’a、216’b:第一接觸區域 216’’a、216’’b:第二接觸區域 2 1 8 a、2 1 8 b :保護蓋件 220 :第一 ILD氧化物層 23 0 :埋設的氧化物層 2 4 0 :止鈾刻層 25 0 :第二ILD氧化物層 260 :第三ILD層 280、 280,a、 280’’a、 280,b、 280’’b:自對準接觸 (SAC)部分 290 :金屬一部分 3 00 :微電子裝置 302a > 302b :閘極 3 0 5 ’ a、3 0 5 ’ b ··第一間隔件 3 0 5 ’ ’ a、3 0 5 ’ ’ b :第二間隔件 3 1 〇 :擴散層 3 1 2 :電晶體結構 3 1 3 :過渡電晶體結構 316、316’a、316’’a、316,b、316’’b:接觸區域 318a、318b :保護蓋件 3 20 :第一 ILD氧化物層 3 3 0 :埋設的氧化物層 3 4 0 :止鈾刻層 3 5 0 :第二ILD氧化物層 -24- 200818500 3 60 :第三ILD層 3 9 0 :金屬一部分 502a、 502b :閘極 5 0 5 a :過渡電晶體結構 5 0 5 ’ a、5 0 5 ’ b :第一間隔件 5 0 5 ” a、5 0 5 ’ ’ b :第二間隔件 5 07 :過渡電晶體結構 5 07a、5 07b :犧牲蓋件 509 :過渡電晶體結構 509a、 509b:凹陷部 5 1 0 :擴散層 5 1 1 :過渡電晶體結構 5 1 1 a、5 1 1 b :保護蓋件本體 5 1 2 :電晶體結構 5 1 7a、5 1 7b :蓋件本體 5 1 9 :間隔件 520 :第一 ILD氧化物層 5 3 0 :埋設的氧化物層 5 4 0 :止鈾刻層 5 5 0 :第二ILD氧化物層 9 0 0 :系統 1 0 0 0:電子總成 1 002 :主記憶體 1 0 0 4 :圖形處理器 -25 200818500 1 006 :大量儲存裝置 1 0 0 8 :輸入/輸出模組 1 〇 1 〇 :匯流排 -26-

Claims (1)

  1. 200818500 十、申請專利範圍 1· 一種微電子裝置,包含: 一電晶體閘極; 分別鄰接該閘極的第一側及第二側之一第一間隔件及 一第二間隔件; 下鄰接該閘極的一擴散層; 上鄰接該擴散層以及鄰接該第一間隔件及該第二間隔 件的接觸區域; 上鄰接該閘極以及在該些接觸區域間之一保護蓋件, 該保護蓋件適用以保護該裝置不受到該閘極與該些接觸區 域間之短路。 2 ·如申請專利範圍第1項之裝置,其中該保護蓋件 包含氮化砂。 3 ·如申請專利範圍第1項之裝置,其中該保護蓋件 實質上設置在該第一及第二間隔件的外橫向邊界內。 4.如申請專利範圍第3項之裝置,其中該保護蓋件 實質上延伸至該第一及第二間隔件的外橫向邊界以及上鄰 接該第一及第二間隔件。 5 .如申請專利範圍第3項之裝置,其中該保護蓋件 實質上設置在該閘極的外橫向邊界內。 6.如申請專利範圍第1項之裝置,其中該些接觸區 域的每一個包含上鄰接該擴散層的自對準接觸區域,以及 上鄰接該自對準接觸區域的金屬一區域,該自對準接觸區 域及該金屬一區域之間界定一條劃分線。 -27- 200818500 7 ·如申請專利範圍第1項之裝置,其中該些接觸區 域的每一個包含上鄰接該擴散層的連續金屬一層。 8. 一種製造微電子裝置的方法,包含: 提供包含電晶體閘極、下鄰接該閘極的擴散層、鄰接 該閘極的一側之第一間隔件及鄰接該閘極的另一側之第二 間隔件的電晶體結構; 提供上鄰接該閘極的保護蓋件;以及 提供上鄰接該擴散層的接觸區域,該些接觸區域包含 鄰接該第一間隔件與該保護蓋件之一側的第一接觸區域, 以及鄰接該第二間隔件與該保護蓋件之相對側的第二接觸 區域。 9. 如申請專利範圍第8項之方法,其中該保護蓋件 包含氮化砂。 10. 如申請專利範圍第8項之方法,其中該電晶體結 構進一步包含包圍該閘極、該第一間隔件及該第二間隔件 的第一 ILD層,以及其中提供保護蓋件包含: 在該閘極上提供犧牲蓋件; 提供包圍上鄰接該第一 ILD層的該犧牲蓋件之第二 ILD 層; 藉由自該第二ILD層移除該犧牲蓋件而界定保護蓋件 凹陷部; 藉由在該些保護蓋件凹陷部中提供保護材料來形成保 護蓋件本體;以及 移除該第二ILD層的部分以提供該保護蓋件。 -28- 200818500 1 1 .如申請專利範圍第1 0項之方法,其中該犧牲蓋 件包含金屬材料,以及其中提供該犧牲蓋件包含藉由在該 閘極上無電電鍍該犧牲蓋件材料而選擇性沈積犧牲蓋件材 料。 1 2 ·如申請專利範圍第1 0項之方法,其中提供該犧 牲蓋件包含藉由在該閘極上奈米碳管式沈積該犧牲蓋件材 料而選擇性沈積犧牲蓋件材料。 13.如申請專利範圍第8項之方法,其中該保護蓋件 實質上設置在該第一及第二間隔件的外橫向邊界內。 1 4 ·如申§靑專利範圍第1 3項之方法,其中該保護蓋 件實質上延伸至該第一及第二間隔件的外橫向邊界以及上 鄰接該第一及第二間隔件。 1 5 ·如申請專利範圍第1 3項之方法,其中該保護蓋 件實質上設置在該閘極的外橫向邊界內。 1 6 ·如申請專利範圍第1 0項之方法,其中移除包含 移除該犧牲蓋件以界定中間凹陷部,界定該保護蓋件凹陷 部進一步包含移除該中間凹陷部的壁之部分。 1 7 ·如申請專利範圍第1 0項之方法,其中提供犧牲 蓋件包含在該閘極上選擇性沈積犧牲蓋件材料,以形成犧 牲中央本體’以及在該犧牲中央本體的各側上提供犧牲間 隔件,以形成該犧牲蓋件。 1 8 .如申請專利範圍第1 7項之方法,其中提供犧牲 間隔件包含:提供一層犧牲材料以包圍該犧牲中央本體, 以及非等向性鈾刻該層犧牲材料以獲得該些犧牲間隔件。 -29- 200818500 1 9 .如申請專利範圍第1 0項之方法,其中該犧牲蓋 件包含金屬。 20.如申請專利範圍第8項之方法,其中該保護蓋件 包含氮化矽。 2 1 .如申請專利範圍第1 0項之方法,其中移除該犧 牲蓋件包含蝕刻。 2 2·如申請專利範圍第1 〇項之方法,其中移除該第 二ILD層的部分包含蝕刻。 23 ·如申請專利範圍第8項之方法,其中提供接觸區 域包含: 提供上鄰接該擴散層的自對準接觸區域,該些自對準 區域包含鄰接該第一間隔件的第一自對準接觸區域以及鄰 接該第二間隔件的第二自對準接觸區域;以及 提供上鄰接該些自對準接觸區域的個別者之金屬一部 分。 24.如申請專利範圍第23項之方法,其中提供自對 準接觸區域包含: 將光阻圖案化到該第二ILD層上; 蝕刻該第一 ILD層及該第二ILD層至該擴散層,以 界定包圍該閘極、該第一間隔件及該第二間隔件之自對準 接觸凹陷部;以及 在該些自對準接觸凹陷部內沈積接觸金屬,以界定該 些自對準接觸區域。 25·如申請專利範圍第23項之方法,其中提供金屬 -30- 200818500 一部分包含: 在該些自對準接觸區域上沈積第三ILD層; 將光阻圖案化到該第三I L D層上; 鈾刻該第三ILD層至該些自對準接觸區域,以界定在 該些自對準接觸區域上方的金屬線凹陷部; 在該些金屬一部分凹陷部的個別凹陷部內提供金屬一 部分,以界定該些金屬一部分。 26. 如申請專利範圍第8項之方法,其中提供接觸區 域包含直接圖案化上鄰接該擴散層的金屬一部分。 27. 如申請專利範圍第26項之方法,其中直接圖案 化包含: 在該第二ILD層上沈積第三ILD層; 將光阻圖案化到該第三ILD層上; 倉虫刻該第一 ILD層、該第二ILD層及該第三ILD層 至該擴散層,以界定包圍該閘極、該第一間隔件、該第二 間隔件及該保護蓋件的金屬線凹陷部; 在該些金屬線凹陷部內沈積接觸金屬以界定該些接觸 區域。 2 8 · —種系統,包含: 一微電子裝置,包含: 一電晶體閘極; 分別鄰接該閘極的第一側及第二側之一第一間隔件及 一第二間隔件; 下鄰接該閘極的一擴散層; -31 - 200818500 接觸區域,其上鄰接該擴散層,以及包含鄰接該第— 間隔件之第一接觸區域及鄰接該第二間隔件之第二接觸區 域; 上鄰接該閘極以及鄰接該第一接觸區域及該第二接® 區域之保護蓋件,該保護蓋件適用以保護該裝置不受到該 閘極與該些接觸區域間之短路;以及 耦合至該模組之圖形處理器。 29.如申請專利範圍第2 8項之系統,其中該保護蓋 件包含氮化5夕。 3 0 ·如申請專利範圍第2 8項之系統,其中該保邊盡 件實質上設置在該第一及第二間隔件的外橫向邊界內。 -32-
TW096123336A 2006-06-28 2007-06-27 Method of forming a transistor having gate protection and transistor formed according to the method TWI344213B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/478,251 US7544594B2 (en) 2006-06-28 2006-06-28 Method of forming a transistor having gate protection and transistor formed according to the method

Publications (2)

Publication Number Publication Date
TW200818500A true TW200818500A (en) 2008-04-16
TWI344213B TWI344213B (en) 2011-06-21

Family

ID=38845978

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096123336A TWI344213B (en) 2006-06-28 2007-06-27 Method of forming a transistor having gate protection and transistor formed according to the method

Country Status (5)

Country Link
US (2) US7544594B2 (zh)
CN (1) CN101454883A (zh)
DE (1) DE112007001522B4 (zh)
TW (1) TWI344213B (zh)
WO (1) WO2008002947A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI774754B (zh) * 2017-04-20 2022-08-21 美商微材料有限責任公司 自對準觸點與閘極處理流程
TWI863581B (zh) * 2023-03-28 2024-11-21 台灣積體電路製造股份有限公司 半導體元件及其形成方法

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102005009072B4 (de) * 2005-02-28 2016-12-08 Advanced Micro Devices, Inc. Verfahren und Vorrichtung zur Metallabscheidung durch stromloses Plattieren unter Anwendung eines Aktivierungsschemas mit einem Substraterwärmungsprozess
US7875519B2 (en) * 2008-05-21 2011-01-25 Intel Corporation Metal gate structure and method of manufacturing same
US8436404B2 (en) 2009-12-30 2013-05-07 Intel Corporation Self-aligned contacts
KR101615654B1 (ko) * 2010-05-14 2016-05-12 삼성전자주식회사 반도체 소자의 형성방법
CN102456724B (zh) * 2010-10-15 2014-11-05 中芯国际集成电路制造(北京)有限公司 栅极结构及其制造方法
US8084311B1 (en) 2010-11-17 2011-12-27 International Business Machines Corporation Method of forming replacement metal gate with borderless contact and structure thereof
US20130320411A1 (en) * 2012-06-05 2013-12-05 International Business Machines Corporation Borderless contacts for metal gates through selective cap deposition
US8896030B2 (en) 2012-09-07 2014-11-25 Intel Corporation Integrated circuits with selective gate electrode recess
US9041076B2 (en) 2013-02-03 2015-05-26 International Business Machines Corporation Partial sacrificial dummy gate with CMOS device with high-k metal gate
US8765590B2 (en) 2012-10-31 2014-07-01 International Business Machines Corporation Insulative cap for borderless self-aligning contact in semiconductor device
US8884344B2 (en) 2013-03-08 2014-11-11 International Business Machines Corporation Self-aligned contacts for replacement metal gate transistors
US9378968B2 (en) * 2014-09-02 2016-06-28 United Microelectronics Corporation Method for planarizing semiconductor device
KR101751629B1 (ko) 2014-12-24 2017-06-27 인텔 코포레이션 하이브리드 온디맨드 그래픽 변환 테이블 쉐도잉
US10062763B2 (en) * 2015-05-27 2018-08-28 Qualcomm Incorporated Method and apparatus for selectively forming nitride caps on metal gate
US10867852B2 (en) * 2015-12-15 2020-12-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and manufacturing method thereof
CN106960648A (zh) 2016-01-08 2017-07-18 中华映管股份有限公司 显示装置及显示面板的驱动方法
CN107924844B (zh) * 2016-03-24 2021-07-20 东京毅力科创株式会社 半导体装置的制造方法
US10593753B2 (en) 2018-07-10 2020-03-17 International Business Machines Corporation Vertical field effect transistor (VFET) device with controllable top spacer

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5346834A (en) * 1988-11-21 1994-09-13 Hitachi, Ltd. Method for manufacturing a semiconductor device and a semiconductor memory device
US4906589A (en) * 1989-02-06 1990-03-06 Industrial Technology Research Institute Inverse-T LDDFET with self-aligned silicide
US5292670A (en) * 1991-06-10 1994-03-08 Texas Instruments Incorporated Sidewall doping technique for SOI transistors
JP3460863B2 (ja) * 1993-09-17 2003-10-27 三菱電機株式会社 半導体装置の製造方法
US6057604A (en) * 1993-12-17 2000-05-02 Stmicroelectronics, Inc. Integrated circuit contact structure having gate electrode protection for self-aligned contacts with zero enclosure
GB2295488B (en) * 1994-11-24 1996-11-20 Toshiba Cambridge Res Center Semiconductor device
US5716879A (en) * 1994-12-15 1998-02-10 Goldstar Electron Company, Ltd. Method of making a thin film transistor
US5658806A (en) * 1995-10-26 1997-08-19 National Science Council Method for fabricating thin-film transistor with bottom-gate or dual-gate configuration
US5827769A (en) * 1996-11-20 1998-10-27 Intel Corporation Method for fabricating a transistor with increased hot carrier resistance by nitridizing and annealing the sidewall oxide of the gate electrode
US6022815A (en) * 1996-12-31 2000-02-08 Intel Corporation Method of fabricating next-to-minimum-size transistor gate using mask-edge gate definition technique
KR100464381B1 (ko) 1997-04-30 2005-06-08 삼성전자주식회사 돌출구조물을구비하는반도체장치및그제조방법
US6207514B1 (en) * 1999-01-04 2001-03-27 International Business Machines Corporation Method for forming borderless gate structures and apparatus formed thereby
US6228691B1 (en) * 1999-06-30 2001-05-08 Intel Corp. Silicon-on-insulator devices and method for producing the same
US6483156B1 (en) * 2000-03-16 2002-11-19 International Business Machines Corporation Double planar gated SOI MOSFET structure
US20020011612A1 (en) * 2000-07-31 2002-01-31 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing the same
US6716684B1 (en) * 2000-11-13 2004-04-06 Advanced Micro Devices, Inc. Method of making a self-aligned triple gate silicon-on-insulator device
US6689650B2 (en) * 2001-09-27 2004-02-10 International Business Machines Corporation Fin field effect transistor with self-aligned gate
US6696345B2 (en) * 2002-01-07 2004-02-24 Intel Corporation Metal-gate electrode for CMOS transistor applications
US6713396B2 (en) * 2002-04-29 2004-03-30 Hewlett-Packard Development Company, L.P. Method of fabricating high density sub-lithographic features on a substrate
US6680240B1 (en) * 2002-06-25 2004-01-20 Advanced Micro Devices, Inc. Silicon-on-insulator device with strained device film and method for making the same with partial replacement of isolation oxide
US7358121B2 (en) * 2002-08-23 2008-04-15 Intel Corporation Tri-gate devices and methods of fabrication
US6787439B2 (en) * 2002-11-08 2004-09-07 Advanced Micro Devices, Inc. Method using planarizing gate material to improve gate critical dimension in semiconductor devices
US6686231B1 (en) * 2002-12-06 2004-02-03 Advanced Micro Devices, Inc. Damascene gate process with sacrificial oxide in semiconductor devices
KR20040054363A (ko) 2002-12-18 2004-06-25 삼성전자주식회사 자기정렬된 콘택패드를 구비하는 반도체 소자 및 그의제조방법
US6858483B2 (en) * 2002-12-20 2005-02-22 Intel Corporation Integrating n-type and p-type metal gate transistors
US6887395B2 (en) * 2003-02-10 2005-05-03 Intel Corporation Method of forming sub-micron-size structures over a substrate
US6716690B1 (en) * 2003-03-12 2004-04-06 Advanced Micro Devices, Inc. Uniformly doped source/drain junction in a double-gate MOSFET
US7105390B2 (en) * 2003-12-30 2006-09-12 Intel Corporation Nonplanar transistors with metal gate electrodes

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI774754B (zh) * 2017-04-20 2022-08-21 美商微材料有限責任公司 自對準觸點與閘極處理流程
TWI863581B (zh) * 2023-03-28 2024-11-21 台灣積體電路製造股份有限公司 半導體元件及其形成方法

Also Published As

Publication number Publication date
US7544594B2 (en) 2009-06-09
US7808058B2 (en) 2010-10-05
DE112007001522T5 (de) 2009-05-07
CN101454883A (zh) 2009-06-10
US20090101992A1 (en) 2009-04-23
TWI344213B (en) 2011-06-21
DE112007001522B4 (de) 2012-01-26
WO2008002947A1 (en) 2008-01-03
US20080001236A1 (en) 2008-01-03

Similar Documents

Publication Publication Date Title
TW200818500A (en) Method of forming a transistor having gate protection and transistor formed according to the method
US8592898B2 (en) Vertical gated access transistor
CN100546047C (zh) 形成于soi上的平面和多栅极晶体管结构及其制造方法
US8207583B2 (en) Memory device comprising an array portion and a logic portion
TWI396252B (zh) 提供電性隔離之方法及包含該方法之半導體結構
TWI376803B (en) Metal-oxide semiconductor field -effect transistor and method for forming the same
CN100552951C (zh) 具有压缩的器件隔离结构的半导体器件
TWI285943B (en) Trench capacitor DRAM cell using buried oxide as array top oxide
TW202447972A (zh) 半導體裝置及製造其的方法
TWI376770B (en) Method of manufacturing sidewall spacers on a memory device, and device comprising same
CN112701034A (zh) 栅极的制造方法
TWI479654B (zh) 電晶體結構、形成電晶體結構之方法、以及含有電晶體結構之系統
CN119325231B (zh) 半导体结构的制备方法、半导体结构、存储器以及电子设备
HK1131261A (zh) 形成具有柵極保護的晶體管的方法和根據所述方法形成的晶體管
TWI885835B (zh) 具有氣隙的半導體晶粒結構及其製備方法
TW201248837A (en) Method for forming a recess array device structure in a semiconductor substrate
JP5408132B2 (ja) Mis型電界効果トランジスタの製造方法
TWI237875B (en) Process for planarizing array top oxide in vertical MOSFET DRAM arrays
TW200527609A (en) Fabrication method for flash memories source line and flash memories
TW202443901A (zh) 包括延伸背面接觸結構的半導體裝置及其製造方法
TW426985B (en) Landing via of semiconductor wafer
CN115513212A (zh) 半导体结构及其制作方法以及存储器系统

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees