[go: up one dir, main page]

TW200816374A - Circuit component - Google Patents

Circuit component Download PDF

Info

Publication number
TW200816374A
TW200816374A TW095136115A TW95136115A TW200816374A TW 200816374 A TW200816374 A TW 200816374A TW 095136115 A TW095136115 A TW 095136115A TW 95136115 A TW95136115 A TW 95136115A TW 200816374 A TW200816374 A TW 200816374A
Authority
TW
Taiwan
Prior art keywords
circuit component
layer
circuit
metal
thickness
Prior art date
Application number
TW095136115A
Other languages
English (en)
Other versions
TWI370515B (en
Inventor
Mou-Shiung Lin
Jin-Yuan Lee
Chien-Kang Chou
Original Assignee
Megica Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to TW095136115A priority Critical patent/TWI370515B/zh
Application filed by Megica Corp filed Critical Megica Corp
Priority to US11/864,938 priority patent/US7989954B2/en
Priority to US11/864,917 priority patent/US7969006B2/en
Priority to US11/864,926 priority patent/US20080079461A1/en
Priority to US11/864,927 priority patent/US8004083B2/en
Priority to US11/864,935 priority patent/US8021918B2/en
Priority to US11/864,931 priority patent/US8373202B2/en
Priority to US11/865,059 priority patent/US20080081457A1/en
Publication of TW200816374A publication Critical patent/TW200816374A/zh
Application granted granted Critical
Publication of TWI370515B publication Critical patent/TWI370515B/zh
Priority to US13/735,987 priority patent/US8618580B2/en

Links

Classifications

    • H10W42/20
    • H10W20/043
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10D89/60Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
    • H10D89/601Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
    • H10W20/089
    • H10W20/425
    • H10W20/427
    • H10W20/435
    • H10W20/48
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • H10W20/063
    • H10W70/05
    • H10W72/01255
    • H10W72/242
    • H10W72/251
    • H10W72/29
    • H10W72/536
    • H10W72/5522
    • H10W72/5524
    • H10W72/5525
    • H10W72/59
    • H10W72/879
    • H10W72/884
    • H10W72/9415
    • H10W72/952
    • H10W72/983
    • H10W90/722
    • H10W90/734
    • H10W90/754

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)

Description

200816374
1VUJ,VJ/^ 1J fWA 九、發明說明: 【發明所屬之技術領域】 本發明係有關一種線路元件,特別是有關一種在一積體電路 (integrated circuit,1C)晶片上,利用保護層(passivati〇n layer)上方 形成的金屬線路或平面將訊號由一晶片内建電路(on_chip drcuit) 單元傳送至其它電路單元,或是將電源電壓或接地參考電壓傳送 至其它電路單元的結構及其方法。 【先前技術】 現今的許多電子元件都需要在一高速以及/或是低功率消耗的 f月況下運行。此外’現在的電子糸統、模組或電路板(circuit board) 包含有許多不同類型的晶片,例如中央處理單位(Central
Processing Units ’ CPUs)、數位訊號處理器(Digital signal Processors,DSPs)、類比晶片(anai〇g chip)、動態隨機存取記憶體 (DRAMs)、靜態隨機存取記憶體(SRAMs)或快閃記憶體(Flashs) 等。每一晶片係使用不同類型以及/或是不同世代的積體電路製程 技術來製造。例如,在現今的筆記型個人電腦(n〇teb〇〇k pers〇nal computer)中,中央處理單位可能是使用一先進的幻奈米(nm)技術 來製造,其電源供應電壓為1.2伏特(V),類比晶片係使用一 0.25 微米(//m)積體電路製程技術來製造,其電源供應電壓為3.3伏 特,動悲隨機存取記憶體晶片使用一 9〇奈米積體電路製程技術來 製造’其電源供應電壓為1.5伏特,而快閃記憶體晶片則是使用一 0.18微米技術來製造,其電源供應電壓為2·5伏特。由於在一單一 5 200816374 丄▼丄丄_/VJjTV v/u_v/ υ ΙΛνΑ 系統中具有錄的供應電壓,所以便需要有;喊(Qn_eh⑹之穩 壓裔(voltage regulator)、變壓器(v〇itage c〇nverter)或是包含有穩壓 與變壓的電路設計,例如動驗機存取記憶體晶片需要一晶片内 •建賴裔來將3.3伏特電壓轉制u伏特,而快閃記憶體晶片則 *需要一晶片内建變壓器來將3.3伏特電壓轉換到2.5伏特。其中, 晶片内建穩壓器、變壓器或含有穩壓與變壓的電路設計係透過晶 片内建電源/接地參考電壓匯流排(p〇wer/gr〇und㈣提供一穩定電 壓給在同-晶片上不同位置的半導體元件。#,若於一晶片内建 穩壓器、變壓器或含有穩壓與變壓的電路設計加入低電阻的電源/ 接地參考電壓線路,除了可以將能源消耗減到最少之外,亦可減 少因為負載之電容與電阻波動所造成的雜訊。 在美國專利第6,495,442號巾,其侧露出—種晶圓頂端上的 後漠層(post-passivation)結構。在此積體電路保護層上的後護層結 構係用來作為全面性(gl〇bal)、電源、接地參考電壓或訊號分配網 路。其中,電源/接地參考電壓是來自一外部(晶片外部)電源供應 器。 在美國專利第6,649,509號中係揭露出一種在積體電路保護層 上形成後護層連接線路(post-passivation interconnection)結構的浮 凸製程(embossing process),其可用來作為電源、接地參考電壓、 時脈(clock)或訊號的全面性分配網路。 【發明内容】 本發明之一目的,係透過保護層(passivati〇n)上的金屬線路或 6
,TWA 200816374 平面’使滅層下方的晶#峨電路單元將峨傳送至同一晶片 (ic chip)上的數個元件或電路單元。 曰曰 本發明之-目的,係透過賴層上的金屬線路或平面,使保 護層下方的晶片内建穩壓器將電源傳送闕―晶片上的數個元件 或電路單元。 ▲本個之-目的’係透過保護層上的金屬線路或平面,使保 護層下方的晶片内建變壓!!將電源傳送至同—晶片上的數個 或電路單元。 ^月之目的係在降低因為寄生效應(parasiticeffect)所造 、之傳送至數個元件或電路單元的訊號損失。 個-ί發明之—目的’係在降侧為寄生效應所造狀傳送至數 個70件或電路單元的電源損失。 金屬目的,係透過保護層和以及軸在保護層上的 、’路或平面’將電轉送聰個元件或電路單元。 自至,二Γ的’ r__上_線路縣*,將來 出參考機 刀配到至少-另一内部電路或内部元件。 自至t發’係透縣護層上的金騎路辭面,將來 =;;ΓΓ獅崎、輯、输參考電雌 刀配到至>-另—内部電路或内部 電咖"防護電路、驅動器電路或接收器電路。接到靜電放 200816374
WU-U 1J TWA 本發明之一目的 片外部)電路 ,係透過保護層上的金屬線路或平面’將來 自至少-内部電路或内部树的訊號、電源、或接地參考電壓輸 出分配到至少-另-内部電路或内奸件,而麵連接到 本發明之-目的,係細刪下的細 metal)結構以及保護層上的金屬線路或平面,將内部電路或内部元 件所產生的訊號傳送至外部電路。 本發明之-目的,係透過保護層上的金屬線路或平面,將來 自至少-内部電路或内部元件的訊號、電源、或接地參考電壓輸 出分配到至少-另-内部電路或内部元件’而且保護層上的接觸 結構分別與一晶片接外(Off-chip)電路以及外部電路連接。 本發明之-目的,係透過倾層上的金屬線路或平面來分配 一外部電源供應器至内部電路以及一接觸結構至此外部電源供應 器的電源與接地參考電壓。 根據本發明之目的,一線路元件包括一保護層上的金屬線路 或平面,並可利用此金屬線路或平面分配一穩壓器輸往内部電路 的電壓以及/或是電流。 根據本發明之目的,一線路元件包括一保護層上的金屬線路 或平面,並可利用此金屬線路或平面將來自至少一内部電路或内 部元件的訊號、電源、或接地參考電壓輸出分配到至少一另—内 部電路或内部元件。 8 200816374
UU-U 1 J TWA 根據本發明之目的,-線路齡包括—保護層上的金屬線路 或平面,此金屬線路或平面可將來自至少一内部電路或内部元件 的訊號、電源、或接地參考電壓輸出分配到至少一另一内部電路 -或内部元件,並利用一保護層上的接觸結構連接一晶片接外電路 到外界電路。 根據本發明之目的,-線路元件包括—保護層上的金屬線路 或平面’並棚此金屬線路解面來分配—外部電源供應器至内 部電路以及-接觸結構到外部電源供應器的電源與接地參考電 壓。 【實施方式】 本發明所述之線路元件係包括晶圓(monolithic wafer)、晶片 (chip)或封裝單體等。 連接一穩壓器或變壓器之保護層上方 (over-paeeivation)電源/接地參考電壓匯流排。 請先同時參閱第1B圖至第1C圖、第2B圖至第2C圖與第 3B圖至第3D圖所示’其係揭露出本發明的第一實施例。其中, 第1B圖與第1C圖呈現出一簡化的電路示意圖,其係利用保護層 5上的金屬線路或平面81以及/或是金屬線路或平面82連接穩壓 器(voltage regUiator)或變壓器(voltage c〇nverter)41 與内部電路 2〇(包括21、22、23、24) ’並利用此金屬線路或平面81以及/或是 金屬線路或平面82分配一穩壓ϋ或變壓器41輸出之賴以及/或 是-接地參考電壓。第2Β圖與第2C圖分別呈現出第m圖與第 9 200816374
ινιχ^νι^\ \jkj-\j i ^ FWA 職所示之電路的俯視示意圖。第3B圖與第3C圖貝 第1B圖與第1C圖所示之電路的剖面示意圖。另外,在/〆 列與第2圖㈣中,保護層5是以虛線表示,形成在保^ = 的線路或平面是以“轉”來麵,_成麵_ 5下^ 則是以“細線,,來表示,且此種表示法亦適用在本發有奋 施例中。 貝 在本實施例中,電源是由-晶片内建的穩壓器或變壓器^藉 由保護層上方的金屬線路或平面傳送至位在同—積體電路晶片 曰 (integrated dreuit ’ IQ上的數個元件(電路)。透觀積在彳^曰上 的金屬線路或平面,電源可在低縣情況下傳送驰個元件或電 路單元中。此種加人調控電壓以及保護層上方金屬線路或平 面傳輸電壓的設計可以將輸往崎電路之電壓準位很精準地控制 在-電壓準位上。另,麵器的輸出電壓是介於穩壓器内之一 6又疋目標電壓的正負10%之間(即穩壓器輸出一電壓值時,此電壓 值與δ又疋目標電壓值之間的差值除以設定目標電壓值之百分比係 小於10%),並以介於此設定目標電壓的正負5%之間為較佳者, 其中此穩壓器的設定目標電壓值比如是介於0.5伏特至1〇伏特之 間或是介於0.5伏特至5伏特之間。所以,藉由此種方式可以防止 輸入節點(input node)受到外部供應電源所產生之電壓突波或是較 大的電壓波動,因此透過此種設計可以改善電路性能。然而,在 某些應用中,由於晶片需要不同於外部供應電源所提供之電壓, 200816374
_1ΛΜ1_Λ^^Τν V/U-Ul J r"WA 所以晶片崎了穩壓11之外,亦需_ -變壓雜外部供應電源 所提供的电壓轉換成晶片内所需的電壓。此變壓器可將一輸入電 壓轉換成—輸出電壓,而輸出電壓與輸人電壓值不同,且輸入電 .壓與輸出電壓的差值除以輸出電壓之百分比大於1〇%,其中此輸 出輕比如是介於1伏紐1G簡之間献介於i伏特至5伏特 之間。另外,此變壓器的型式可以是一降壓變壓器或是一增壓變 壓器。 第1A圖、第2A圖與第3A圖係揭露出習知一穩壓器或變壓 器41如何連接到内部電路2〇(包括2卜22、23與24)的電路示意 圖、俯視示意圖與剖面示意圖。此習知技術是利用保護層5下的 細線路金屬結構619、6191與61(包括618、6111、6121與6141, 其中6121又包括6121a、6121b與6121c)來使穩壓器或變壓器41 接受外部供應電源輸入之電壓Vdd、輸出一電壓v⑺以及傳送電 壓Vcc至内部電路20(包括21、22、23與24)。然而,位於保護層 5下並使用晶圓製程與材料所製造的細線路金屬結構61並無法輕 易地提供厚的金屬層(例如厚度5微米的金屬層)或者是厚的介電 層(例如厚度5微米的介電層)。此外,細線路金屬層的高單位長度 電阻與高單位長度電容會導致電源電壓降(IR voltage dr〇p)、雜訊 (noises)、訊號失真(signal distortion)、傳遞時間延遲(pr〇pagati〇n time delay)、高功率消耗(high power consumption)以及產生高熱 (high heat generation) ° 11 200816374
\J\J-\J 1 ^ TWA 請參閱第IB圖所示,其係為本發明第一實施例之電路示意 圓。在此實施例中,一穩壓器或變壓器41是經由保護層開口 519 與細線路金屬結構619接受外部供應電源輸入之電壓Vdd,並輸 .出一電壓Vcc至内部電路20(包括21、22、23與24)。穩壓器或變 ‘壓器41於節點P輸出的電壓Vcc係透過下列的方式配送至内部電 路2卜22、23、24之電壓節點办、1;1)、外、鄉,此方式是首先 透過細線路金屬結構619’往上經過位在保護層5的保護層開口 519’ ’接著經過保護層5上的一金屬線路或平面81,再來往下通 過保護層開口 511、512、514,之後經過細線路金屬結構61,(包括 611、612、614 ’其中612又包括612a、612b、612c)到内部電路 20,其中經過細線路金屬結構611至内部電路21 ;經過細線路金 屬結構612a與細線路金屬結構612b至内部電路22 ;經過細線路 金屬結構612a與細線路金屬結構612c至内部電路23,以及;經 過細線路金屬結構614至内部電路24。 另’内部電路20(包括21、22、23、24)是至少由一金氧半電 晶體(MOS transistor)所構成,且上述的細線路金屬結構是連接到内 部電路20(包括2卜22、23、24)的金氧半電晶體,比如連接到金 氧半電晶體的源極(source),而此金氧半電晶體可以是“通道寛度 (Channel width)/通道長度(Channel length),,比值介於 α1 至 5 之間 或是介於0.2至2之間的一 ν型金氧半電晶體_〇8 transistor), 或是“通道寛度/通道長度”比值介於〇·2至1〇之間或介於〇·4至 12 200816374
J rWA 4之間的P型金氧半電晶體(PM0S t職istor)。此外,流經金屬 線路或平面81的電流是介於賴安培至2毫安培之間或是介於 100微安培至1毫安培之間。 、 “ 弟1B圖所示之結構係使用一金屬線路或平面81作為 、電原線路或平面’此外因為保護層5上的金屬線路或平面幻是 為-厚金屬導體,而厚金屬導體具有低電_優點,所以可以大 咸夕金屬線路或平面所產生的壓降(v〇itage办叩),並可穩定 金屬線路或平面81提供的電源電壓。 在第1B圖至第1C圖、第2B圖至第2C圖與第3B圖至第3D 圖中’内部電路20包括内部電路21、内部電路22、内部電路23 與内部電路24,其中内部電路22、24是為反或閘(NORgate),而 内°卩電路23是為反及閘(NAND gate),另每一個反或閘和反及閘 均有二個輸入節點Ui、Wi、Vi、一個輸出節點Uo、Wo、Vo、一 個電壓Vcc電源節點Up、Wp、Vp以及一個接地參考電壓Vss接 地節點Us、Ws、Vs,而内部電路21則具有一個輸入節點Xi、一 個輪出節點X〇、一個電壓Vcc電源節點Tp與一個接地參考電壓 vss接地節點Ts。因此,内部電路2〇(包括21、22、23與24)通常 有Λ號郎點⑼职以n〇(je)、電源節點❻⑽沉n〇(je)以及接地節點 (groundnode)。然而,内部電路2〇(包括2卜η、μ與2句也可以 疋任何一種型式的積體電路,此部份的内容將一併在後續第15圖 系列中說明内部電路2〇(包括21、22、23與24)時敘述;另有關内 13 200816374
vu-v 上 j rWA 圖至第5J圖以及第 部電路21的一些應用範例則將在隨後第5c 5M圖至第5R圖中說明。 請同時參閱第迅圖與第3關所示,其係分別為本發明第出 圖所不之俯視示意圖與剖面示意圖。在第3B圖中 81可以是單層圖案化金屬層(例如第SB圖的圖案化金屬層叫或 多層圖案化金屬層(圖中未示),而當金屬線路或平面^為多層圖 案化金屬層時,圖案化金屬層之職ϋ合物層分開,而此聚 細、犯、614、619、619,可以是由細線路金屬層6〇與開= 内填滿的料栓塞6〇,形成,軸的方式比如是叫略對準的堆疊 方式形成,也就是說上下_ 口 3G,之岐大致對準的、上下兩= 線路金屬層6〇之間是大致對準的,以及上下轉電錄⑼,之間 也是大致解的,另細線路金屬層⑻之岐纟細線齡電層%(例 如氧化碎)分開’而錢上述細線路金縣構的綱亦翻於本發 明的所有實施例。在第2B圖中,保護層5上的金屬線路或平面 &物層可以是聚酿亞胺^polyimide,ΡΙ)、苯基環丁稀 (benzocydobutene ’ BCB)、聚對二甲苯(paiylene)、環氧基材料 (epoxy-based material),例如環氧樹脂或是由位於瑞士之Renens 的 Sotec Microsystems 所提供之 photoepoxy SU-8、彈性材料 (elastomer),例如矽酮(silicone)。此外,金屬線路或平面81係包括 一黏著/阻障/種子層(adhesion/barrier/seed layer)以及一厚金屬層, 例如在第3B圖中,圖案化金屬層811包括有一黏著/阻障/種子層 200816374
UQ-U1D TWA 8111以及-厚金屬層8112。至於有關形成金屬線路或平面幻的 方法減金麟路辭面81鱗細敘制將在卿第15圖系 列、第16圖系列、第17圖系列、第18圖系列與第19圖系列中、 說明。S,細線路金屬結構612包括有細線路金屬結構612a、細 .線路金屬結構㈣和細線路金觀構6以,其_來作為區域性 功率(1〇Cal P_)的分配,聽騎路或平面81咖來作為全面 性功率(global power)的分配,並與細線路金屬結構61,(包括犯、 二2、6M)及細線路金屬結構619,相連接。請同時參閱第出圖、 第2B圖與第3B圖所示,外部供應電源在接觸接墊8n〇提供一電 壓·,並在通過-保護層開口训和一細線路金屬結構仍後, 輸入到穩壓II或變壓器41,其中此細線路金屬結構619包括細線 路金屬層60最頂層的-金屬接墊(metal _619〇,並透過保護層 開口 519暴露出金屬接墊6190而連接到接觸接墊811〇。 本發明利用-頂端聚合物層99輕金屬線路或平面81,此頂 端聚合物層99可以是聚醯亞胺、苯基環丁烯、聚對二甲苯、環氧 基材料(例如環氧樹脂或photoepoxy Su_8)、彈性材料(例如矽酮), 例如第3B圖所示,圖案化金屬層811覆蓋一頂端聚合物層99。 另,在保s蔓層5與金屬線路或平面81之間亦可選擇性增加一聚合 物層95,此聚合物層95可以是聚醮亞胺、苯基環丁稀、聚對二甲 笨、環氧基材料(例如環氧樹脂或ph〇t〇epOXy su-8)、彈性材料(例 如矽酮)’例如第3D圖所示,在保護層5與圖案化金屬層811之 15 200816374 IVXXJVJ^TL U _TW^ 間g力ΛΚ &物層95,其中聚合物層開口 9519、9519,、9511、 9512、9514係分別對準在保護層5中的保護層開口 5i9、5i9,、川、 512、514。在本發明中,聚合物層開口底部的尺寸可以是小於下 方保濃層開口的尺寸,而且聚合物層覆蓋部份保護層開口所暴露 出的接墊,例如在第3D目中,聚合物層開口 9519、9519,底部的 尺寸即是分別小於下方保護層開口 519、519,的尺寸,而且聚合物 層95覆蓋部份保護層開口 519、519,所暴露出的金屬接塾議、 6190’ ’另外保護層開口 519、519,的尺寸是介於2〇微米至觸 微米之間❿來合物層開口⑹9、95…的尺寸則是介於%微米 至100微米之間;然而在某些設計中,聚合物層開口的尺寸也可 以是大於下方保護相σ的尺寸,並透過聚合物賴口暴露出保 護層開口所暴露出的所有部份,例如聚合物層開σ 9511、9512、 9514的尺寸即是分別大於下方保護層開口 51卜512、514的尺寸, 而且聚合物層開口 9511、9512、9514分別暴露出保護層開口 51卜 512、514所暴露出的所有部份,此外保護層開口 5ιι、5ΐ2、Μ# 的尺寸是介於ίο微米至50微米之間,而聚合物層開口 95ΐι、 9512、9514的尺寸則是介於20微米至100微米之間。有關上述的 說明亦適用於本發明的所有實施例。 另,用來分配穩定或轉換電壓Vcc的金屬線路或平面81除了 可以是單層@案化金屬層(如第SB圖所示的圖案化金屬層叩之 外,亦可以是具有聚合物層沈積在每一金屬層之間的多層圖案化 200816374
ivlc^/\ uo-υ l j TWA 金屬層,而且多層圖案化金屬層可以透過聚合物層之間的開口, 使不同層的圖案化金屬層連接在一起。 再來’請同時參閱第1A圖、第2八圖與第3八圖所示,其係 •為習知相關技術,如圖所示,外部供應電源是以下列所述之方式 提供穩壓H或變壓器41所需的輸人縣,其係為:柳保護層開 口 519所暴露出的金屬接墊619〇接收來自外部供應電源輸入的電 壓vdd ’接著往下經過細線路金屬結構619,最後將電壓輸 入到穩壓器或變壓器41。繼續,經由細線路金屬結構61(包括618、 6in、6m、6141)將電壓調節器或變壓器' 41的輸出電壓Vcc配 送至畴電路21、22、23、24的電壓Vee節點。惟,此f知技術 存在有顯著地能量損失钿聊loss)和速度減慢(speed reduction)的 缺點。 在第1B圖、第2B圖、第3B圖和第3D圖中,接地參考電壓 表示為Vss,但是並未對其電路、佈局以及結構加以詳述。現請同 時參閱第1C圖、第2C圖和第3C圖所示,其係分別為本發明利 用保遵層上方金屬線路或平面分配電壓Vee和接地參考電麗Μ 結構的電路示意圖、俯視示意圖和剖面示意圖。其中,除了穩壓 器或變壓H 41和内部電路2〇(包括2卜22、23、24)共用一接地參 考電壓之外,也就是除了内部電路20與穩壓器或變壓器41的接 地節點Ts、Us、Vs、Ws、Rs均連接到同一接地參考電壓節點权 卜接地參考電壓Vss的結構及連接方式係與上述提及的電壓 17 200816374
V/V/_V/ 1 J I^WA Μ相似。在第1C圖、第2C圖和第3C圖中,接收接地參考電 壓Vss的接地節點Es是經由保護層5的保護層開口必與保護層 5下的細線路金屬結構629連接到穩藶器或變壓器41的接地節點 -Rs,以及經由金屬線路或平面82(第3C圖中的圖案化金屬層 幻1)、保護層開口 521、S22、524以及細線路金屬結構⑵、泣2(包 括622a、622b、622c)、624連接到内部電路21、22、23、24的接 地節點 Ts、Us、Vs、Ws。 現請參閱第3C圖所示,其係揭露出保護層上方用來作為電源 /接地參考電壓結構的兩層圖案化金屬層812與821,其中底層的 $案化金屬層821是為金屬線路或平面a,用作分配一接地參考 ^壓Vss的路線、隨排或平面,_層的圖案化金屬層犯則 是為金屬線路或平㈣,用作為分配—電壓*的線路、匯流排 或平面。另在第3C目中,號碼奶用以代表作為接地參考電壓的 圖案化金屬層,其中號碼821右邊的數字1係表示第-金屬層’ ,黾1中間的數子2表示接地㈣祕),而號碼821左邊的數字 、J表讀濩層上方金屬(over_passivati〇nmetai)。同樣地,在第冗 號碼812用以代表作為電源的圖案化金屬層,其中號碼812 的數于2係表示第二金屬層,號竭812中間的數字工表示電 =〇二)’而號碼812左邊的數字8則表示保護層上方金屬。繼 —聚合物層98隔開兩圖案化金屬層821與812,以及-頂端 聚合物層"覆蓋在頂端的圖案化金屬層812上,其中聚合物層98 200816374
lvu^vjn. \jkj-\j i u TWA 可以是聚醯亞胺、苯絲了稀、聚對二甲苯、環氧基材料(例如環 氧樹脂或photoepoxy SU-8)、彈性材料(例如矽酮)。另,可選擇性 形成-聚合歸97(第3C圖巾未示)在保護層5細案化金屬層 奶最底端之間’而此聚合物層97可以是聚醢亞胺、苯基環丁婦、 聚對二甲苯、環氧基材料(例如環氧樹脂或ph〇t〇ep〇xy su_8)、彈 性材料(例如石爛。關於第3C財之聚合物層97、98、99的材料 與製程則與第3B圖和第3D圖相同,而相關敘述則將在後續第15 圖系列中說明。此外,第3C圖中用來分配接地參考電壓Μ的圖 案化金屬層是透過保護層開口切、522、似、529以及細線 路金屬結構62i、622、624、629連接到保護層下方之内部電路21、 22 23 24的接地即點了3、1^^、\\^以及麵||或變壓器41 的接地節點Rs,關來分配電壓Vee的_化金屬層812則是透 過聚合物層開口 (圖中未示)、保護層開口 (圖中未示)以及細線路金 屬結構(圖中未示)連接到保護層下方之内部電路2ι、Μ、Μ、Μ 的電源節點Tp、Up、Vp、Wp以及穩壓器或變壓器41的電源節 =⑽中未示)。另,流經金屬線路或平㈣、82的電流是介於% 微安培至2毫安培之間或是介於1⑻微安培至i亳安择之間。 在某些應财,金屬線路或平面81除了用在電源設計之外, (例!I料伟81⑽線料平面也可㈣轉輪龍或訊號 如數位訊號或類比訊號)。同樣地,金屬線路或平面82除了用 接地设計之外,金屬線路或平面82 _線路或平面亦可用來來 200816374
ivuj/VjT-v \jyj~\j i j TWA 傳輸資料或訊號(例如數位訊號或類比訊號)。 保護層上方結構尚有更多其它型式,其敘述如下:(1)在高性 能(high performance)電路或高精密(high percision)類比電路的應用 上’圖案化金屬層812與圖案化金屬層821之間可以增加用來傳 輸訊號(例如數位訊號或類比訊號)的一圖案化金屬層(圖中未示), 並且在此圖案化金屬層的下方和上方分別形成有一聚合物層(圖中 未示),使此圖案化金屬層與圖案化金屬層812及圖案化金屬層821 隔開;(2)在高電流(high current)或高精密(high percision)電路的應 用上,圖案化金屬層812的上方可以增加用來分配一接地參考電 壓的一圖案化金屬層(圖中未示),並且在此圖案化金屬層和圖案化 金屬層812之間形成一聚合物層,以及利用一頂端聚合物層覆蓋 此圖案化金屬層。換言之,圖案化金屬層812是在圖案化金屬層 821與此圖案化金屬層的中間,因而形成一種Vss/vcc/ySs結構在 保護層5上方;(3)若有需要,可以更進一步地在上述(2)中增加的 圖案化金屬層上方,形成用來分配一電源的另一圖案化金屬層(圖 中未示),並且在上述(2)中增加的圖案化金屬層和圖案化金屬層 812之間形成一聚合物層、在上述(2)中增加的圖案化金屬層和另 一圖案化金屬層之間形成另一聚合物層,以及一頂端聚合物層覆 盎在另一圖案化金屬層上,因而產生一種Vss/Vcc/Vss/Vcc(由下到 上的堆疊型式)的電源/接地參考電壓結構。對於高電流電路、高精 役類比電路、高速(high speed)電路、低功率(l〇w power)電路、電 20 200816374
ivir,u/\ υο-υ i j TWA 源管理(powermanagement)電路以及高性能電路而言,上述的結構 可以提供一種穩定的電源供應器。 請參閱第4圖所示,其係揭露出在第1B圖至第1D圖、第2B 圖至第2C圖和第3B圖至第3D圖中所示之穩壓器或變壓器41的 一範例。此範例電路是同時具有穩壓及變壓功能的一變壓器,而 且通常使用在如1991年由B· Prince著而由John Wiley & Sons發 行之“Semiconductor Memories : A handbook of Design,Manufacture and Application”一書所述之現代動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)的設計中。如第4圖所示,透過 變壓器的穩壓以及變壓功能,外部供應電源輸入的電壓vdd可被 轉換成一輸出電壓VCC,且此輸出電壓VCC與一設定目標電壓vcc〇 之間的差值除以設定目標電壓VccO之百分比係小於10%,並以小 於5%為較佳者。如同“先前技術,,内容所述,更多現代的積體電路 晶片需要藉由晶片内建變壓器的方式來使外部(系統、電路板、模 組或電路卡)供應電源所供應的電壓轉換成晶片所需的電壓。此 外,某些晶片,如一動態隨機存取記憶體晶片,在同一晶片上甚 至需要兩倍或者是三倍的電壓,例如周邊控制電路使用3·3伏特 (V) ’而5己t思體單元陣列區域中的記憶體單元(mem〇ry⑶叩使用1.5 伏特。 在弟4圖中’變壓器包括有兩個電路區塊(circuitblock),其係 為參考電壓產生器(voltage reference generat〇r)4丨〇以及電流鏡電路 200816374 ivu_>vjn \j\j-\j i ^ Γ^Α (current mirror circuit)410’。參考電壓產生器410可在節點r中產 生一參考電壓VR,以避免受到節點4199之外部電源供應電壓Vdd 的電壓波動(voltage fluctuation)影響。另,外部電源供應電壓vdd 也疋參考電壓產生态410的輸入供應電壓(input supply v〇ltage)。參 考電壓產生器410包括有兩電壓分壓器(v〇itage divider)路徑,一是 包括三個連接在一起的P型金氧半電晶體41〇1、41〇3、41〇5,另 一則是括兩個連接在一起的P型金氧半電晶體41〇2、41〇4。繼續, 透過P型金氧半電晶體4103之汲極(drain)與P型金氧半電晶體 4104之閘極(gate)的相連,參考電壓Vr可以受到調控。因此,當 外部電源供應電壓Vdd波動上升時,節點G的電壓上升,導致p 型金氧半電晶體4104的開啟程度較低,進而使參考電壓%下降。 同樣地,當外部電源供應電壓Vdd下降時,參考電壓%則會上升。 至此,上述的内容解釋了參考電壓產生器41〇的調整特性。參考 電壓產生器410的輸出是用來作為電流鏡電路41〇,的一參考電 壓。對於-積體電路晶片而言,電流鏡電路,可以輸出穩定的 電壓並具有大私麵能力,另藉由避免—外部電源供應電壓· 至接地參考電壓Vss的直接高電流路徑,電流鏡電路彻,也可以 消除巨大功率消耗或是浪費。此外,透過p型金氧半電晶體備 之及極,、P型金氧半電晶體4娜之閘極的相連,以及輸出電壓節 點p連接至參考電壓鏡㈣rence_讀agemi·) p型
4110之閉極,雜鏡電路彻,可以雛輸出的電壓Vcc,讓L 22 200816374
ivLtiu/\ υο-υ ι d TWA 的電壓Vcc被控制在一指定的電壓中。另,電導電晶體(c〇nductance transistor)4112係為一小的p型金氧半電晶體,且其閘極與接地參 考電壓Vss相連,因此電導電晶體4112永遠處於開啟狀態;而電 導電晶體4111是為一大的p型金氧半電晶體,且其閘極受到一訊 號Φ的控制,當内部電路在主動週期(activeCyCle)時,電導電晶體 4111處於開啟狀態,讓p型金氧半電晶體41〇9與N型金氧半電 曰曰體4107所形成的電流路徑(current卩她)以及p型金氧半電晶體 4110與N型金氧半電晶體4108所形成的電流路徑具有快速響應 (fast response)。另外,電導電晶體4丨〗丨的開啟,可以將内部電路(例 如第1B圖至第1C圖、第2B圖至第2C圖、第3B圖至第3D圖 中的内部電路21、22、23、24)之大暫態電流(transient current)需求 所造成的輸出電壓Vcc瞬間不穩定的情況減到最小。當内部電路 在閒置週期(idle cycle)時,電晶體4111則處於關閉狀態,以避免 功率消耗(power consumption)。 簋二實施例:連接内部電路(intemai circuit)的保護層上方連接線 路(over-passivation interconnection)。 如本發明之專利權人在先前專利中所揭露的内容,例如美國 專利第6,657,310號和美國專利第6,495,442號,本發明之厚金屬 導體(或是保護層上方的金屬線路或平面)可以用來分配訊號、電壓 或接地參考電壓。另外,本發明所使用之“保護層上方 (over-passivation)”字詞係為本發明之專利權人在先前專利中,例 23 200816374
iy±±JKjr\ yjyj-yj L ^ TWA 如美國專利第6,495,442號,所選擇使用的“後護層 (P tpassivation)子㈣’而“保護層上方”的金屬線路或平面比 如可以用來作為積體電路内部電路的連接線路㈣⑽臟⑽)。 在此^例巾’厚金屬導體(或是倾層上方的金屬線路或平面) 荀資^或訊號從-第—内部電路的m_utput 傳 送至-第二内部電路的一輸入節點(i_ _)。設計用來連接兩 個相距較長(例如超過1毫米)之内部電關的-組相似節點(例如 貢料、位元或訊號位址)的一束金屬線路,例如用來連接同一晶片 上之處理器單7〇與-記憶體單元間的8位元、!6位元、%位元、 64位70、128位兀、256位元、512位元或1〇24位元之資料(或位 址)金屬線路,通f這些金屬線路被稱作為匯流排細),此匯流排 比如是使帛在-記髓巾时元(肅d) g賴或餘㈣匯流 排另’由於本發明在賴層上方提供一厚金屬導獻或是保護層 上方的金屬線路或平面)來連接複數内部電路,且此厚金屬導體可 以遠離半導體元件,所以當訊號經過厚金屬導體(或是保護層上方 的金屬線路或平面)時,可以減少此訊號擾|L下方半導體元件的情 形’或是可以減少下村賴元件谓此峨的情形,讓此訊號 具有較佳的完整性(signal integrity)。惟,在此實施例中,保護層上 方的厚金屬導體(或是保護層上方的金屬線路或平面)僅連接内部 電路的節點,並沒有經過任何晶片接外輸入/輸出電路(〇ff_chip input/output circuit),也沒有連接到一外部電路。此外,本發明之 24 200816374
ΐνΐϋΟΑ UO-U131 WA 保護層上方的厚金屬導體(或是保護層上方的金屬線路解面)設 計係不同於習知接墊重新配置(padredistribution)的設計。另,因為 厚金屬導體(或是保護層上方的金屬線路或平面)具有低電阻的優 點且所引起的可生(parasitic)電容非常低,所以訊號將不會被劇烈 地衰減,使得本發明非常適合用在高速、低功率、高電流或低電 壓的應用上。本發明在大部分情形下,並不需要額外的放大器、 驅動器/接收器或訊號繼電器(repeater)來幫助維持訊號的完整性,
然而在某些情況下,則需要一内部驅動器(int_ldriver)、内部接 ^ H (internal receiver) > t H tri-state buffer) ’來長距轉送訊號,且内部驅動器、内部接收器、 内部三II緩衝器或訊號繼電器均包括有尺寸小於晶片接外電路之 金氧半電晶體(MQS tfansis㈣的金氧半電晶體,至於有關内部電 路、内部驅動器、内部接收器、内部三態緩衝器以及晶片接外電 路之金氧半電晶體的尺寸,將在後續的内容中詳加敘述和比較。 現明同時參閱第5B圖、第6B圖和第7B圖所示,其係揭露 出本發明的第二實施例。第5B圖呈現出一簡化的電路示意圖,其 係利用保獅5上的金屬線路或平面83以及賴層5下的細線路 金屬、、。構63卜632a、632b、632c、634連接内部電路2G(包括21、 22 23、24)。在第5B圖中,内部電路21具有一輸入節點刃與 輸出喊點Xo ’並透過輸出節點χ〇送出一訊號,而此訊號可藉 由金屬線路或平面幻以及細線路金屬結構糾、^、咖、咖、 25 200816374
ivmu/v uo-u i j TWA 634傳送到内部電路22、23、24的輸入節點u、^、斯,另_ 電路21可以是-賴閘(lGgie gate),例如反或⑽r)閘、反及 (ΝΑ_閘、或(OR)閘、且(AND)閘,或者是—内部缓衝器(如第 5C圖、第5D圖和第5E圖所示之反相器、内部驅動器或内部三態 緩衝器)。帛6B圖呈現出第5B圖所示之電路的俯視示意圖。第 7B圖則呈現出第5B圖所示之電路的剖面示意圖。此外,在第犯 圖與第6B圖中,形成在保護層5上的線路或平面是以“粗線,,來 表示,而形成在保護層5下的線路結構則是以“細線,,來表示。 、在本發明巾’时驅動保護層上方金屬線路軸部驅動器係 與美國公開專利第2G__951號(本發日轉利權人的先前專利) 所述之晶片内驅動器(intra_chip driver)相同。透過保護層5上的金 屬線路或平面83、保護層5中的保護層開口幻2、534以及保護層 下的細線路金屬結構631、632a、632b、632c、634,三個内部 邏輯電路(内部電路22、24為反或閘,内部電路23為且閘)可以接 收到内部電路21所傳送的資料或訊號。因為保護層上方的金屬線 路或平面83具有低電阻以及可以產生低寄生電容的特性,所以輸 入節點Ui、Vi、Wi介於Vdd至Vss之間的電壓振幅(v〇ltage swing:) 具有非常小的衰減和雜訊。另外,在本實施例中,金屬線路或平 面並不需要連接到任何將在後續第η圖系列中用來連接至一外部 電路的晶片接外電路,例如靜電放電(ESD)防護電路、晶片接外驅 動器、晶片接外接收器或晶片接外缓衝器電路(例如晶片三態緩衝 26 200816374
lVJJL>VJi^l \J\J-\J 1 J TWA 器電路),所以本實施例可改善速度和減少功率消耗。 清同時參閲第第5A圖、第6A圖與第7A圖所示,其係為本 實施例之相關習知技術,如圖所示,位在保護層5下方的内部電 -路21是透過細線路金屬結構6311、638、6321a、632比連接到一 _内部電路22(例如一反或閘)、透過細線路金屬結構6311、638、 6321a、6321c連接到一内部電路23(例如一反及間)以及透過細線 路金屬結構6311、638、6341連接到其它内部電路24(例如一反或 閘)。因此,習知是依賴位於保護層5下方的細線路金屬結構⑽、 631卜632卜6341來將内部電路21輸出的資料傳送到其它内部電 路22、23、24。惟’習知設計會導致訊號衰減、性能降低、高功 率消耗以及產生高熱。 接著,請同時參閱第5B圖與第6B圖所示,其係在保護層5 上建立-金屬線路或平面83,並透過位在保護層5上的金屬線路 或平面83取代第5A圖與第6A圖中細線路金屬結構638,使内部 电路1 22、23、24藉由金屬線路或平面83連接在一起,如圖 卿厂訊號由内部電路21的—輸出節點(通常是内部電路21之 金氧半電晶體的汲極)輸出,然後傳送經過保護層$下方的細線 路金屬結構⑹、保護層5的保護層開口 S31以及保護層$上的金 屬線路或平面83 ’接著⑴經過保護層$的保護層開口幻4以及保 蒦€ 5下的細線路金屬結構634,最後往下傳送到内部電路叫例 如一反或閘)的-輸人節點(通常是内部電路%之―金氧半電晶體 27 200816374
IVLtSO/V UO-U1J TWA 的間極’例如反或閘之-金氧半電晶體的閘極);(2)經過保護層5 的保護層開口 532以及保護層5下的細線路金屬結構奶(包括 632a、働、632〇),最後傳送到内部電路22(例如一反或間)與内 部電路23(例如-反及閘)的—輪入節點(通常分別是内部電路u 與内部電路23之-金氧半電晶體的閘極,例如分別是反或閉與反 及閘之一金氧半電晶體的閘極)。 因此★上所述,内部電路21的一輸出節點(通常是内部電路 之金氧半私曰曰體的;及極)係與保護層5下的細線路金屬結構 63i連接,接著經過保護層5的保護層開口 531連接保護層5上的 金屬線路或平面83 ’最後經過保護層5的保護層開口 連接保護層5下的細線路金屬結構⑽、634,進而與内部電路^、 23、24的一輸入節點(通常是内部電路22、23、%之一金氧半電 晶體的閘極)連接。其中,内部電路21、22、23、24包括-反或閘、 -或閘、-且閘或一反及閘,且内部電路2卜22、23、%係至少 由金氧半電晶體所構成所構成,也就是說反或閘、或間、且間 或狀閘是至少由—金氧半電晶體所構成,而此金氧半電晶體比 如疋尺寸(通道寬度除以通道長度的比值)介於Q i至$之間或介於 〇·2至2之間的—N型金氧半電晶體,或是尺寸(通道寬度除以通 ϋ長度的比值)’丨於〇·2至1Q之間或介於至4之間的一 P型金 氧半包日日體,另流經金屬線路或平面83的電流比如是介於刈微 女心(μΑ)至2毫安培之間的範圍,或是介於1〇〇微安培至丨毫安 28 200816374
IVXJ^VJi-V V/U-U 1 ^ fWA 培之間。 繼續,請同時參閱第7B圖與第7C圖所示,其係為第5B圖 所示之電路結構的兩種實施態樣,如兩圖所示,保護層5上方的 _金屬線路或平面83可以是單層圖案化金屬層(如第7B圖所示之單 層圖案化金屬層831),或者是多層圖案化金屬層,且在每一相鄰 圖案化金屬層之間具有一聚合物層,例如第7C圖所示之兩層圖案 化金屬層831(包括831&與8311))與832,且在兩圖案化金屬層831 與832之間具有一聚合物層98。另,保護層5上方的金屬線路或 平面83可以覆蓋一頂端聚合物層99(如第7B圖所示,一頂端聚合 物層99覆蓋在金屬層831上;如第7C圖所示,一頂端聚合物層 99覆蓋在圖案化金屬層832上),而且頂端聚合物層99並沒有開 口暴露出金屬線路或平面83,所以保護層5上方的金屬線路或平 面83(例如圖案化金屬層831或圖案化金屬層832)無法連接到外部 電路。換言之,在此實施例中,金屬線路或平面83(例如圖案化金 屬層831或圖案化金屬層832)並沒有用來連接外部電路的接觸接 墊(contact pad)〇 在第7B圖中,圖案化金屬層831的號碼各是代表·· “8,,是 代表保護層上方金屬,“3”是代表一訊號線路,而“丨,,則是代 表保護層上方的第一金屬層。同理推知,在第7C圖中,圖案化金 屬層832的號碼各是代表:“8”是代表保護層上方金屬,“3” 是代表一訊號線路,而“2”則是代表保護層上方的第二金屬 29 200816374
IVXJJ/VJn. \J\J~\J 1 u TWA 層。另外,保護層5上的圖案化金屬層831包括一黏著/阻障/種子 層(adhesioi^arrier/seed layer)8311 以及一厚金屬層 8312,另外可 選擇性形成一聚合物層95在保護層5和圖案化金屬層831最底層 -之間,如第7D圖所示。同理,在第7C圖中,保護層5上的圖案 化金屬層831a、831b、832包括一黏著/阻障/種子層8311a、8311b、 8321以及一厚金屬層8312a、83i2b、8322,而且亦可選擇性形成 一聚合物層95在保護層5和圖案化金屬層831(包括83u、831的 最底層之間。 第7C圖除了保護層上方結構包括有兩圖案化金屬層831與 832之外,其餘皆與第π圖相似。在第7C圖中,其係以兩圖案 化金屬層831(包括831a、831b)和圖案化金屬層832來取代第7β 圖中的單圖案化金屬層831,並利用一聚合物層%來分隔圖案 化金屬層831和圖案化金屬層832。另外在訊號傳送方面,一訊穿 從内部電路21的輸出節點(通常是内部電路21之一金氧半電晶體 的汲極)輸出,然後傳送經過保護層5下方的細線路金屬結構631、 保護層5中的一保護層開口 531以及保護層5上方的圖案化金屬 層831b,接著(1)在第一路徑中··往上經過聚合物層98中的開口 聚合物層9831,經過圖案化金屬層832,往下經過一聚合物層開 口 9834,經過圖案化金屬層831a,經過保護層5的一保護層開口 534,經過保護層5下方的細線路金屬結構634,最後往下傳送到 内部電路24(例如反或閘)的一輸入節點(通常是内部電路24之一 200816374
υυ-uufWA 金氧半電晶體的閘極’例如反或間之一金氧半電晶體的閘極);⑺ 在第二路徑中:往下經過保護層5的一保護層開口 532以及經過 保護層5下的細線路金屬結構632,最後傳送到内部電路22(例如 .反或_内部電路23(例如反及_—輸人節點(通常分別是内 .部電路22與内部電路23之-金氧半電晶體的閘極,例如分別是 反或閘與反及閘之一金氧半電晶體的閘極)。 另’有關本發明第二實施例之保護層上方金屬線路或平面、 聚合_與内部電路的部份,將在後續第15圖系列、第Μ圖系 列、第17圖系列、第18圖系列與第19圖系列中詳加敘述。 此外在第5B圖、第6B圖、第7B圖、第7C圖與第7D圖 中,金屬線路或平面83(包括S31以及/或是_未有與用來連接 外。P电路的晶片接外電路連接,所以金屬線路或平面Μ上不會 產生有顯糾賴降(讀agedn)p)或是訊號衰減。 另’本發明-金氧半電晶體的尺寸可以被定義成是通道寬度 (channd width)除以通道長度(channd -她)的比值,或精確地說是 有效通這寬度除以有效通道長度的比值,此定義適用於本發明所 有實施例中。 見在明同日守參閱弟5C圖至第5E圖所示,其係揭露出内部電 路21作為一内部緩衝器(intemai 的範例,其中此内部緩衝 疋至y由金氣半電晶體(M〇s transist〇r)所構成,而此金氧半電 晶體比如包括通道寬度/通道長度比值介於3至60之間或介於5 31 200816374
丄vir^/v uo-u 丄 j FWA 至20之間的- P型金氧半電晶體(PM〇s咖也㈣,或是通道寬 度/通道長度比值介於1.5至30之間或介於2.5至1()之間的 型金氧半電晶體_08 transistor),而且此時流經金屬線路或平面 .83的電流是介於500微安培至1〇毫安培之間或是介於微安培 .至2毫安培之間。第SC圖揭示一反相n叫,用以作為第诏圖、 第6B圖、第7B圖、第7C圖與第7D圖的内部電路2卜在第一 個應用中,N型金氧半電晶體細與p型金氧半電晶體雇的 尺寸可以與使用在㈣電路之金氧半電晶體的尺寸相同,所以在 反相器211中,N型金氧半電晶體細的尺寸是介於〇1至5之 間’並以介於0.2至2之間為較佳者,而p型金氧半電晶體· 的尺寸則是介於0.2至10之間,並以介於〇 4至4之間為較佳者。 另外,由反撼211輸出並且經過倾層5上額金屬線路或平 面83的電流係介於%微安培㈣至2毫安培之間的範圍,並以 介於100微安培至i毫安培之間的範圍為較佳者。在第二個應用 中,反相! 211需要輸出一較大的驅動電流(“瞻邮),例如當 内部電路22、23、24需要高貞載(heayy丨⑽d)時,或者是當内部電 路22、23、24與㈣電路21的相距大於1絲或3毫米而需要 一長距離的連接金屬線路時,反相ϋ川需要輸出一較大的驅動 電抓。此外’來自反相n u!輪出的電流係高於一般的内部電路, 且電流’例如1宅安培(mA)或5亳安培,係介於獅微安培㈣ 至10毫安培之間的範圍’而以介於微安培至2毫安培之間的 32 200816374
lvxi^vjrv w-v i >;TWA 範圍為較佳者。因此,在第二個應用中,反相器型金氧 半電晶體21G1的尺寸係介於1.5至30之間的細,独介於2 5 至1〇之間的範圍為較佳者,而P型金氧半電晶體2102的尺寸則 ”於3至60之間的範圍,並以介於5至2〇之間的範圍為較佳者。 =於更多有關(-般的)内部電路之金氧半電晶體的尺寸或者是用 來驅動其它高負载内部電路之内部電路的内容,將在後續第叫 系列中詳細敘述。 上此外,在第5C圖中,N型金氧半電晶體21〇1的没極係與保 :蒦層5上方的金屬線路或平面83(如第SB圖、第6b圖、第%圖、 第7C圖與第7〇圖所示)連接而p型金氧半電晶體聽的祕 =疋與保5蒦層5上方的金屬線路或平面83(如第SB圖、第6B圖、 第7B圖、第7C圖與第7D ®所示)連接。 *在大部分的應用上,因為保護層上方的金屬線路或平面具有 較小的阻抗’所以由較小錄半電㈣職之複細部電路可以 ^過保護層上的峨梅_賴,㈣翻部電路包 至^^度除以通道長度的比值)介於之間或介㈣ B的-N型金氧半電晶體,或是尺寸(通道寬 度的比值)介於〇·2至1〇 電晶體。另外,少甘 曰$ ”於0·4至4之間的—Ρ型金氧半 、一 〃些應用上,當内部電路22、23、24兩要言倉 载時’或者是當内部電路22 ^ ^ 毫▲水 、24與内部電路21的相距大於i …需要—長距離的連接金屬線路時,則需要-較大 33 200816374 的驅動電流。因此,在高負載的情形中,需要 drive)或一内部緩衝器(intemalbuffer)。 第5D圖和第5E ®係揭露出以内部驅動器212或内部三態緩 •衝器213作為内部電路2卜並利用内部驅動器212或内部三態緩 •衝器213驅動如第5B圖、第6B圖、第7B圖、第7c圖與第7d 圖所示之保護層5上的金屬線路或平面83和其它内部電路22、 23、24的範例。f 5D圖和第5E圖所示之電路除了⑴内部驅動器 212或内部三態緩衝n 213不與—外部電路連接;以及⑺内部驅 動器212或内部三態緩衝器213的金氧半電晶體尺寸小於晶片接 外驅動或晶片三態緩衝器的金氧半電晶體尺寸之外,其餘分別 與後續第11A圖與第11C圖中所述之晶片接外電路(〇ff_chipdrcuit) 相似。第5D圖中的内部驅動器212係為本發明之專利權人在美國 公開專利第20_089951號中所述之晶片内驅動器恤心娜 driver)的-範例。内部三態緩衝器213提供了放大訊號的能力 (drive capability)以及開或關的能力(switchcapabiUty),而且内部三 態緩衝器213特別有助於作為資料或位址匯流排之保護層上方的 金屬線路或平面傳輸一記憶體晶片中的一資料訊號或一位址訊 號。 在第5D圖中,N型金氧半電晶體21〇3的尺寸係介於15至 30之間,並以介於2·5至10之間為較佳者,而p型金氧半電晶體 2104的尺寸則是介於3至60之間,並以介於5至2〇之間為較佳 34 200816374
MilUA U0-U1D lWA 者’此外經過保護層5上之金屬線路或平面83的電流以及内部驅 動為輸出即點X。(通常係為—金屬半導體元件之汲峨出的 電流係介於500微安培至1〇毫安培之間的範圍,並以介於爾微 安培至2毫安培之間的範圍為較佳者。另,在第犯圖中,内部驅 動益2!2可以驅動輸出節點χ〇輪出的一訊號,並在經過保護層$ 上方的金屬線路或平面83後,傳送到内部電路^^^的輸 入節點Ui、Vi、Wi ’但是並未傳送到一外部電路。 在第犯圖中’ N型金氧半電晶體2107的尺寸係介於U至 2108丄:於Μ至1G之間為較佳者’而P型金氧半電晶體 _、則疋介於3至6G之間,並以介於5至2G之間為較佳 ,此外,、工過保遵層5上方之金屬線路或平面幻以及内部三態緩 衝器213之輸出節點X。輸出的電流係介於則微安培至10 ^安 ^間的範目’树_物以做_範圍為較 ^者°另’在第5E圖中’内部三態緩衝器213可以驅動來自輪出 m〇輸出的-訊號,並在經過保護層$上方的金屬線路或平面 β隻傳切内部電路22、23、24的輸入節點以、^、斯,但 疋並未傳送到一外部電路。 當内部電路22、23、24需要高負載時,或者是當内部電路22、 仏24與内部電路21的相距大於1毫米或3毫米而需要-長距離 、連接金屬線路時’内部驅動器212與内部三態緩衝器犯 出節點x〇需要輸出一較大的驅動電流。 " 35 200816374
iViXiVJ/Λ. 1 TWA 曰保縣上方金屬線路或平面的重要應狀—是在連接一記憶 體晶片上相距有-段距離的記憶體單元(_町⑶11)與内部電路 (例如邏輯電路)。請參_ 5F騎示,其侧露出—記憶體單元 如何利用保5蒦層5上的金屬線路或平面83以及保護層5下的細線 -路金屬結構連接到作為邏輯電路的内部電路22、23、24(第犯圖、 第犯圖、第7B圖、第7C圖與第爪圖)。其中,此邏輯電路比 匕括反或閘或閘、一且閘或一反及閉,另内部電路a、 23、24可以是至少由一金氧半電晶體所構成,且上述的細線路金 屬結構是連接_部電路22、23、24的―金氧半電晶體,例如連 接到-金氧半電晶體_極(3嶋e)、汲極(細则極(㈣而 此金氧半電晶體可以是通道寛度/通道長度比值介於〇1至5之間 或介於0.2至2之間的一 N型金氧半電晶體,或是通道寬度/通道 長度比值介於G.2至1G之間或介於α4至4之間的—p型金氧半 電晶體’此外流經金屬線路或平面83的電流比如是介於%微安 培至2毫安培之間或是介於觸微安培至〗毫安培之間。 在此應用中,保護層5上的金屬線路或平面83是作為一資料 _排_bus),例如一位元線㈤㈣匯流排或是一反向位元線 line)匯流排。在連接一記憶體陣列(mem〇ry航办)與邏輯電路 的設計上,可以在保護層5上形成平行排列的4、8、^、^、糾、 128、256、512、1024、2048或4096條之金屬線路或平面83,作 為-記憶體晶片之資料匯流排,並利用這些金屬線路或平面83傳 36 200816374
ΐνΐυ,^^\ \JKJ-KJ 1 J TWA 輸記憶體單元與邏輯電路之間的資料訊號。保護層5上方的金屬 線路或平面83特別適用在一寬位元(wi(je_bit)資料的傳送上,例如 傳輸64、128、256、512、1024位元寬度(bit width)的資料。此外, 當傳輸圮憶體單元和邏輯電路(l〇gic circuit)之間的訊號時,保護層 * 5上方的金屬線路或平面83除了作為上述提及的資料匯流排之 外’也可以作為位址匯流排(address bus),用以傳輸位址訊號。另, 保護層5上的金屬線路或平面83傳輸的訊號也包括時脈(d〇ck)訊 號。第5F圖係以一靜態隨機存取記憶體單元215作為記憶體單元 的範例,惟此兄憶體單元在本實施例中也可以是其它的記憶體 單元,例如動態隨機存取記憶體(DRAM)單元、可消除可程式唯讀 s己憶體(EPROM)單元、電子可消除式唯讀記憶體(EEpR〇M)單元、 快閃記憶體(Flash)單元、唯讀記憶體(R0M)單元及磁性隨機存取記 憶體(magnetic RAM,MRAM)單元。此靜態隨機存取記憶體單元 215包括有六個金氧半電晶體,其係為兩個驅動N型金氧半電晶 體2115、2117 ,兩個負載p型金氧半電晶體2116、2118,以及兩 個字碼-線-控制(word-line-control)N型金氧半電晶體2119、212〇。 另,在一圯k、體晶片中,藉由重複靜態隨機存取記憶體單元 可以形成一記憶體陣列。當靜態隨機存取記憶體單元215在讀取 狀態時,靜態隨機存取記憶體單元215輸出互補資料,例如位元(⑽) 資料以及反向位元(to)資料,並分別透過n型金氧半電晶體2119 與N型金氧半電晶體2120將互補資料傳輸到位元㈣線以及反向 37 200816374
丄VUJ/VJ/^ vu-w I J rWA 位元(巧)線,接著位元〇·()資料和反向位元(5)資料傳送經過行選 擇(column selection,CS)電晶體2122、2123後輸入至一感測放大 器(sense amplifier)214。再來,記憶體單元之位元線連接感測放大 器214中的N型金乳半電晶體2113之閘極,藉以控制感測放大器 -214之N型金氧半電晶體2113的開或關,當感測放大器214之N 型金氧半電晶體2113開啟時,感測放大器214可以初使放大反向 位元(to)資料使其具有較佳的波形或較佳的電壓準位,並輸出此經 初使放大的反向位元(巧)資料至内部三態緩衝器213。在第5F圖 中,其係使用一差動放大器(differential amplifier)來作為感測放大 器214的一範例,此差動放大器含有四個電晶體,包括兩個n型 金氧半電晶體2111、2113與兩個p型金氧半電晶體2112、2114, \ 其中此差動放大器係利用N型金氧半電晶體2121來隔離差動放大 斋和接地參考電壓VSS,並藉由一行選擇訊號來控制差動放大器, 以避免功率消耗。當靜態隨機存取記憶體單元215未在讀取狀態 、日^ ’亦即當連接靜態隨機存取記憶體單元215的字元線與位元線 兩者未被選擇時’ N ^錄半電贈2121則酬。從感測放大器 之N型金氧半電晶體閘極輸出的反向位元(一)資料是傳 _一内部驅動器、内部緩衝器或内部三態缓衝H 213(如第5F圖 所不)的輸入節點Xi。另,控制訊號❿、5係輸出自—讀取㈣ =¾)電路(圖中未示),並利用此控制訊號❿、5控制内部三態 緩_ 213的開啟或關閉。在第5F BI中,内部三態缓衝器213的 38 200816374 υυ-υυΓ\^ 輪出節點X〇係透過保護層5上的金屬線路或平面83輸出更加放 大的位元資料至内部電路22、23、24(如第5B圖、第狃圖、第 7B圖、第7C圖與第7D圖所示)。因此,綜合以上所述,—靜態 Ik機存取s己憶體單元215係透過感測放大器214、内部三態緩衝器 213、賴層5下的細線路金屬結構63W呆護層5中的保護層開 口 53卜保護層5上的金屬線路或平面83、保護層5中的保護層 開口 532、534以及細線路金屬結構632、634連接到同一晶片: 的内部電路22、23、24,如第犯圖、第紐圖、第7關、第冗 圖與第7D圖所示。其中,内部電路21在此即為一内部三態緩衝 器213 ’惟此内部電路21也可以是内部驅動器212(如第5d圖所 示)或是其它内部電路’例如反或閘_R _)、反及閘 gate)、且閘(AND gate)、_(〇R㈣、加法器(a·)、多工器 (multiplexer) ^ ^^H(diplexer). ^^||(multiplier). 化物半導體、雙載子互補式金氧半導體或雙載子電路(bip— circuit) ’而當内部電路21為内部驅動器212時,内部第路21至 少由-金氧半電晶體構成’且此金氧半電晶體包括通道寬度/通道 長度比值介於3至60之間或介於5至2〇之間的一 p型金氧半電 晶體,或是通道寬度/通道長度比值介於15至3〇之間或介於2 5 至10之間的-N型金氧半電晶體,而且此時流經金屬線路或平面 83的電流是介於500微安培至1〇冑安培之間或是介於7〇〇微安培 至2毫安培之間;另’當内部電路21為上述之其它内部電路時, 39 200816374
\JKJ-\j 1 j TWA 此内部第路21至少包括通道寬度/通道長度比值介於0.1至5之間 或介於0·2至2之間的一 N型金氧半電晶體,或是通道寬度/通道 長度比值介於0.2至10之間或介於〇·4至4之間的一 ρ型金氧半 •電晶體,而且此時流經金屬線路或平面83的電流是介於50微安 •培至2毫安培之間或是介於100微安培至1毫安培之間。 請參閱第5G圖所示,感測放大器214輸出的反向位元(π)資 料在到達内部電路21的輸出節點Χο之前,將會先經過一通過電 路(pass circuit)216,在此内部電路21即為通過電路216。此通過 電路216可以是-簡單的金氧半電晶體,例如㈣金氧半電晶體 2124,並且透過一躓取訊號來加以控制。在此設計中,一靜態隨 機存取記憶體單元215係透過感測放大器214、通過電路216、保 護層5下的細線路金屬結構63卜保護層5中的保護層開口 531、 保護層5上的金屬線路或平面83、保護層5中的保護層開口 532、 534以及保護層5下的細線路金屬結構632、634連接到内部電路 22、23、24,如第5B圖、第6B圖、第7B圖、第7C圖與第7D 圖所示。 請參閱第5H圖所示’感測放大器214輪出的反向位元⑻資 料在到達内部電路21的輸出節點X。之前,將會九經過一閃鎖電 路(latch circuity,在此内部電路21即為閃鎖電路217。閃鎖電 路2Π可以是-靜態隨機存取記憶體單元,用以在感測放大器214 輸出的資料送達邏輯電路(如内部電路22、23、24)之前,暫時儲 200816374
ινιυ,νϋ Λ υυ-u l j TWA 存感測放大器214輸出的資料(亦即資料被閂鎖住)。另,N型金氧 半電晶體2129、2130可透過一讀取訊號來加以控制。在此設計中, 一靜態隨機存取記憶體單元215係透過感測放大器214、閂鎖電路 • 217、保護層5下的細線路金屬結構631、保護層5中的保護層開 ,口 531、保護層5上的金屬線路或平面83、保護層5中的保護層 開口 532、534以及細線路金屬結構632、634連接到内部電路22、 23、24,如第5B圖、第6B圖、第7B圖、第7C圖與第7D圖所 示0 然而’第5G圖的通過電路216或者是第5H圖的閃鎖電路217 並未提供大的驅動能力。為了驅動需要高負載的内部電路22、23、 24 ’或者是長距離傳輸通過電路216輸出的反向位元(巧)資料或閂 鎖笔路217輸出的位元(祕)資料到内部電路22、23、24,可以在 通過電路的輸出節點(如第51圖所示)或閃鎖電路的輸出節點(如第 5J圖所不)增加上述内容所提及的一内部驅動器212,以利用此内 部驅動器、212放大通過電路216輸出的反向位元兩)資料或閃鎖電 路217輸出的位元(祕)資料。 請參閱5K圖所示,除了内部電路21是接收來自内部電路 (在此係為反或閘)的訊號,而不是驅動内部電路Μ之夕卜,其 ^電路設計均與第5B圖相似。此内部電路24(在此係為一反或間) 是透過保護層5下的細線路金屬結構634,、保護層5中的保護層 ^ 34保5蒦層5上的金屬線路或平面83、保護層5中的保護 200816374
ivmu/\ υο-υ i j TWA 層開口 531,以及保護層5下的細線路金屬結構0S1,,將其輪出節 點WO發送的-訊號或資料傳送到内部電路21的輸入節點二,二 常是内部電路Μ之-金氧半電晶體的閘極),同時内部電路24(= 此係為-反或閘)也透過保護層5下的細線路金屬結構糾,、保護 •層5中的保護層開口 534,、保護層5上的金屬線路或平面泊、保 護層5中的保護層開π知,以及保護層5下的細線路金屬結構 632a,、,,將其輸出節點w〇發送的訊 路22(在此係為-反或閘)的輸入節點以。再者,同時内部電路 24(在此係為-反或閘)亦透過保護層5下的細線路金屬妹構 634’、保護層5中的保護層開口別,、保護層5上的金屬線路或 平面83、保護層5中的保護層開口紐,以及保護層$下的細線路 金屬、”構63%、632c ’將其輸出節點|。發送的訊號或資料傳送 到内部電路23(在此係為-反及閘)的輸入節點^。其中,細線路 金屬結構634,、631,可以由金屬線路以及平面形成,而在此範例 :中’細線路金屬結構634,、631,是由介電層中的導電栓塞和金屬 接墊以及細線路金屬層形成,例如以約略對準的堆疊方式形成。 在某些義電職射,料絲__雖η_η __ 嵌銅(damascene copper)。内部電路2卜22、23係以輸入節點幻,、 ui、vi接收訊號,而在輸出節點χ〇,、u〇、v〇將訊號輸出到其它 内部電路。另外’内部電路21在此可以是一内部接受器212,(如 第5L圖所示)、一内部三態緩衝器213,(如第5m圖所示)或是其它 42 200816374
iVUJ/VJ^TL VU-VZ 1 J TWA 内部電路,比如是反或閘(NOR gate)、反及閘__ gate)、且閘 (AND gate)、或閘(0R gate)、運算放大器(〇perati〇nal啦卩肪岣、加 法器(adder)、多工器(multiplexer)、雙工器(出扣饮㈣、乘法器 (multiplier)、類比/數位轉換器(_ c_erter)、數位/類比轉換器 ,(D/AConverter)、互補式金屬氧化物半導體、雙載子互補式金氧半 導體或雙載子電路(bipolar circuit),而當内部電路21為内部接受器 212’時,内部電路21至少由一金氧半電晶體構成,且此金氧半電 晶體包括通道寬度/通道長度比值介於3至6〇之間或介於5至% 之間的- P型金氧半電晶體或者是通道寬度/通道紐比值介於 1·5至30之間或介於2.5至1〇之間的一 ;^型金氧半電晶體,而且 此時流經金屬線路或平面83的電流是介於5〇〇微安培至1〇毫安 培之間或是介於700微安培至2毫安培之間;另,當内部電路21 為上述之其它内部電路時,此内部第路21至少包括通道寬度/通道 長度比值介於0.1至5之間或介於〇·2至2之間的一 Ν型金氧半電 晶體或者是通道寬度/通道長度喊介於α2至1()之間或介於〇·4 至4之間的- Ρ型金氧半電晶體,而且此時流經金屬線路或平面 83的電流是介於50微安培至2毫安培之間或是介於綱微安培至 1毫安培之間。除此之外,内部電路21尚包括一靜態隨機存取記 憶體單元(S讀eell)、動態隨機存取記舰單元(DRamμ)、非 揮發性記憶料元(non_volatile mem〇ry cdl)、快閃記憶體單元 (flash memory eell)、可>肖除可程式唯讀記憶體單元(EpR⑽哪 43 200816374
υυ-υ i j TWA 唯讀記憶體單元(ROM cell)、磁性隨機存取記憶體(脱明响 M MRAM)單元或感測放大器。另内部電路 21的輸人節點通常是—金氧半電晶體的閘極。請參閱第几圖所 .示’内部接收器2i2,可經由保護層5上的金屬線路或平面%接受 、一訊號,並從輸出節點Xo,輸出一訊號至其它内部電路,但並不將 此訊號輸出至-外部電路。請參閱第5M圖所示,内部三態缓衝 器213,可經由保護層5上的金屬線路或平面83接受—訊號,並從 輸出節點Xo’輸出-訊號至其它内部電路,但並不將此訊號輸出至 一外部電路。 在第5L圖中’ N型金氧半電晶體21〇3,的尺寸係介於u至 3〇之間’亚以介於2.5至1〇之間為較佳者,而p型金氧半電晶體 綱’的尺稍是介於3錢之間,並时於5至歡間為較佳 者,此外經過保護層5上方之金屬線路或平面a以及輸入内部接 收器212,之輸人_ Xi的電流係介於微安培至1()亳安典之 間的範圍,並以介於微安培至2毫安培之間的範圍為較財。 另外’内部接收器加’的輸入節點Xi,可經由保護層$上的金屬線 路或平面83接受内部電路24之輸出節點w〇輸出的一訊號,但
並不接收一外部電路輸出的訊號,如第5B圖、第6B圖、第7B 圖、第7C圖與第7D圖所示。 在第5N圖至第SR圖中’其係揭露出將内部電路叫邏 輪㈣資料寫人到-記鐘_之—記憶鮮元麟計。請同時 44 200816374
上VJLL^VJ八 V/WV/ i jTWA 參閱第5K圖與第5N圖所示,内部電路21可以是一内部三態緩 衝器213’。此内部三態緩衝器213,具有放大資料以及開關的功 能,另控制訊號办、瓦係輸出自一讀取電路(圖中未示),並利用 此控制訊號办、办控制内部三態緩衝器213的開啟或關閉。此外, 透過保護層5上的金屬線路或平面83,可將一位元(祕)資料傳送 至内部三態缓衝器213,的輸入節點Xi,,且當一放大的反向位元(应) 資料是為一電源電壓時’放大的反向位元(巧)資料是由p型金氧半 電晶體2110’輸出至反向位元㈣線’*當一放大的反向位元(应) 貧料是為一接地參考電壓時,放大的反向位元(一)資料是由N型 金氧半電晶體2109,輸出至反向位元(应)線。輸出節點χ〇,輸出的 放大反向位元⑻資料可以經過由一行選擇(cs)訊號控制的行選 擇電晶體2122以及經過N型金氧半電晶體2119傳送到靜態隨機 存取記憶體單元215。請同時參閱第5K目與第5N圖所示,内部 電路24(在此係為-反或閘)是透過一細線路金屬結構伽,、一保 護層開口 534,、保護層5上方的金屬線路或平面83、一保護層開 口 531’、-細線路金屬結構631,以及一内部三態緩衝器213,傳送 資料去寫入一記憶體陣列中的一靜態隨機存取記憶體單元215。 請參閱第50圖所示,内部電路24(在此係為一反或閘)輸出的 位元資料在經過-通過電路216,後,連接到靜態隨機存取記憶體 單元陣觸位元線,再來透過行選擇電晶體而寫人靜態隨機存取 記憶體單元215。其中,第5K圖中的内部電路21即為_通過電 45 200816374
IVltiUA uo-u 1D fWA 路’城通過電路m,可以是—簡單的金氧半電晶體,例如 n型金氧半電晶體2124,,並m訊號enabie sig㈣所控 制。在此設計中(請_參考第5K圖和帛50圖),由内部電路24(在 此係為-反或閘)之輸出節點Wo輸出的一資料係透過下列途徑寫 -入到-靜態隨機存取記麵單元215巾:從一細線路金屬結構 634開始’往上經過一保護層開口 534,,經過保護層5上的一金 屬線路或平面83,往下經過一保護層開口 531,、一細線路金屬結 構631,、一通過電路216,,然後連接到靜態隨機存取記憶體單元 陣列的位元線,縣透過行選擇電晶體寫人到靜態隨機存取記情 請參閱第5P圖所示,其係與第5H圖相似,輸入位元線資料 在寫入靜態隨機存取記憶體單元犯之前,可以暫時被儲存或問 鎖在-_電路217,中。另,N型金氧半電晶體2129,、213〇,係 用來作為寫入的控制。在此設計中(請同時參考第5K圖和第兕 =),由内部電路24(在此係為一反或閘)之輸峰點w〇輸出的一 貝枓係透過下列途徑寫入到一靜態隨機存取記憶體單元215中· 從一細線路金屬結構634,開始,往上經過—保護層開口说,,細 ^呆護層5上的—金屬線路或平面83,往下經過—保護層開Γ 、-細線路金屬結構631,、—_電路217,,顿 _機存取記㈣單元_的位讀,縣奴行選擇電晶 入到靜態隨機存取記憶體單元215。 ”、、 46 200816374
ivu_/vjn. i ^ TWA 然而,第50圖的通過電路216,或者是第5p圖的問鎖電路爪, 可能無法提供足_靈敏度來檢測在輸人節點的弱訊號^為了重 建(restore)弱資料訊號(weak data,可以增加一内部接收器 212’在通過電路216,的輸入端(如第5Q圖所示)或在問鎖電路爪, 的輸入端(如第5R圖所示)。 保護層上方連接線路的另一個重要應用是在傳送精確的類比 訊號(anal〇g signal)。保護層上方金屬線路或平面的解位長度電 阻與電容(resistance and capacitance per unit length)特性提供 了一低 訊號失真(signal distortion)的數位模擬類比訊號。請參閱第%圖所 示’其係揭露出利用保護層5上的金屬線路或平面83連接類比電 路的-類比設計。除了内部電路21、22、23、24為類比電路或混 合式電路(mixed-mode circuit)、金屬線路或平面83傳輸的訊號為 數位模擬類比訊號以及内部電路2卜22、23、24輸出/接收的訊號 為一數位模擬類比訊號之外,第5S圖的設計係與第5B圖相似。 在第5S圖中,内部電路21的一輸出節點γ〇連接細線路金屬結構 631 ’接著往上經過保護層5的保護層開口 531連接保護層5上的 金屬線路或平面83,再來經過保護層開口 532、534連接細線路金 屬結構632(包括632a、632b、632c)、634,最後再利用細線路金 屬結構632(包括632a、632b、632c)、634連接到内部電路22、23、 24的一輸入節點Ui’、Vi’、W ’其中作為類比電路的内部電路 21、22、23、24係包括一 p型金氧半電晶體、一 N型金氧半電晶 47 200816374 丄YJLL^VJ^TX V/VI_Vf υΤλνΑ 體、一反或閘(NOR gate)、一反及閘(NAND gate)、一且閘(AND gate)、一或閘(ORgate)、一感測放大器(sense amplifier)、一運放算 大器(Operational Amplifier)、一類比/數位轉換器(A/D converter)、 一數位/類比轉換器(D/A Converter)、一脈波再成形電路(pUise reshaping circuit)、一 切換式電容濾、波器(swhched_capacit〇r filter)、 一電阻電容濾波器(RC filter)或是其它類型的類比電路等,至於其 它相關部份請參閱第5B圖敛述,在此不再詳加敛述。 請參閱第5T圖所示,其係揭露出第5S圖中之内部電路21為 運算放大器218,且其輸出節點Yo連接到保護層5上的金屬線路 或平面83的-範例,此運放敍器係依據—互補歧屬氧化物半 導體(CMOS)技術來設計,請參考1987年M·处咕著且由 Prentice-Hall 公司所發行的“CM〇s Digital Circuit 差動類比訊號係輸入至由兩個!^型金氧半電晶體2125、2127和兩 個p型金氧半電晶體襲、勘所形狀—__(difFeremiai circuit’的輸入節點Yi+與Yi_中,其中此輪入節點你與沁係 分別連接到P型金氧半電晶體2126與p型金氧半電晶體期的 閘極。差動電路训在N型金氧半電晶體助之沒極與p型金氧 半電晶體2128之祕_出係連制N型金氧半電晶體迎的 間極及電容器—咖_的第—電極上。,節點γ〇係連 接到電容器測的第二電極、μ金氧半電晶體2135的汲極卿 型金氧半電晶體⑽極。因此,在輸出節點%的訊號可以 48 200816374
ivij^vj^ υυ-w 1J TWA 透過N型金氧半電晶體2135的開啟程度來控制,其中N型金氧 半% aa體2135亦受到差動電路219輸出的控制。差動電路219的 電源節點p係與p型金氧半電晶體犯2的汲極連接,其中差動電 路219内是以P型金氧半電晶體薦之源極及P型金氧半電晶體 .2128之源極與電源節點P連接。此外,p型金氧半電晶體2132閘 極之電壓準位會受到電阻器2134的控制。另,透過電容器仰, 可以放大差動電路219輸出的訊號。電容器2133常被使用在一類 比電路的設种,且财是[金氧半電容擊…啊㈣或是 夕日日砍對夕日日梦龟谷器(ρ〇1^ΐ〇_ρ〇1γ capaci⑽)來形成,其中此金 氧半電容器係使用多晶矽閘極_y gate)與雜底卿⑽咖响 作為電容器2133的兩電極,而多晶稍多晶梦電容器則是使用一 第一多晶石夕(poly silicon)與一第二多晶石夕作為電容器2133的兩電 極。電阻器亦常被使用在-類比電路上,且通常是以石夕基底中的 雜質摻雜擴散區(impurity-doped diffusion area),例如n井、p井、 Ν+擴散、擴散,以及/或者是雜質換雜多晶石夕(imp崎今 silicon)來形成。 差兰宜座本發明的完整結構。 形成保護層上方厚金屬導體(或是保護層上方的金屬線路或平 面)的技術可提供晶片額外的好處。保護層上方厚金屬導體(或是保 護層上方的金屬線路或平面)的材質係包括金、銅、銀、鈀、铑^ 始、釕或鎳,其不僅可以形成為導體本體,亦可形成為其它的接 49 200816374
υυ-υ i j TWA 觸結構。利用各種不同種類的接觸結構,例如焊料凸塊⑽如 bump)、焊料接墊(solder pad)、焊料球(s〇lder ^丨)、金凸塊(Au bomp)、金接墊(g〇id pad)、把接塾(pdpad)、銘接墊(A1 _或打線 接墊(wire bonding pad) ’晶片可以輕易地利用不同的方法來與外部 電轉合。在第5關、第5K圖、第58圖、第祀圖、第兀圖 與第7D ®中,保護層上方的金屬線路或平面係用來傳送内部電路 所輸出或輸人的訊號,且内部電路並未連接到外部電路。惟,一 晶片必須連接到外部電路,並與外部電路進行傳輸。接著,請同 時參閱第8B圖至第8F圖、第9B圖至第9D圖和第1〇B圖至第 101圖所示’其係揭露出本發_—完整結構,並以此作為本發明 的第三實施例。第8B圖至第8F圖、第9B圖至第9d圖和第_ 圖至第ιοί圖敘述了内部電路所產生的訊號如何透過保護層上方 的金屬線路或平面以及保護層下方的細線路金屬結構傳送到外部 電路,或者是外部電路所產生的訊號如何透過保護層上方的金屬 線路或平面以及保護層下方的細線路金屬結構傳送到内部電路。 第8B圖至第8F圖、第9B圖至第9D圖和第10B圖至第1〇1圖係 分別為本實施例之電路結構、俯視示意圖與剖面示意圖,其係以 内部電路連接外部電路之整體晶片設計揭露出本發明使用細線路 金屬結構和保護層上方金屬的完整結構。另,有關第5B圖至第 5T圖、第6B圖和第7B圖至第7D圖所敘述的内部電路2〇(包括 21、22、23、24)亦適用於本實施例中的内部電路2〇(包括21、22、 200816374
IVAi^VJ.TL WU-Ul J TWA 23、24)。 縣實施例中,内部結構施的訊號是透過一晶片接外 (〇if_ChiP)結構働傳送到外部電路(圖中未示),如第犯圖所示, 或外部電路(®巾未_訊毅_晶_卜(_祕構傳 送到内部結構200,如第8C圖所示。保護層5上方的金屬線路或 平面83ι•可以用來作為細線路金屬結構的(輸入/輪出)接墊(例如第 10B圖中的金屬接墊6綱)的重新配置線路,換言之,就是將細線 路金屬結構的(輸入/輸⑴接墊利用重新配置線路重新定位到一不 同位置的接塾(例如第l〇B圖中的接觸接墊831〇),然後利用位在 此接墊上的-導線或凸塊連接到外部電路,所以由俯視透視圖觀 之’此接墊的位置係不同於細線路金屬結構的(輸人/輸接塾位 置,例如在第10B圖中’由俯視透視圖觀之,接觸接塾831〇的位 置係不同於金屬接墊6390的位置,此外,用於形成接觸接墊831〇 的重新配置線路之厚度係大於15微米。另,保護層5上的金屬線 路或平面83r可與保護層5上的金屬線路或平面83同時形成。此 時流經金屬線路或平面83的電流係介於5〇微安培至1〇毫安培之 間。 由位在頂端聚合物層99之一聚合物開口 9939所暴露出的接 觸接墊8310可以使用打線或其它如後續第15圖系列中所述之接 合方法連接到外部電路。另,為了覆晶組assembly)、 捲f自動接合(Tape Automated Bonding,TAB)或其它如後續第15 51 200816374
MJiUAuo-uofWA 圖系列中所狀接合綠,可聰性在_接墊隱上以及聚合 物層開口 "39中形成一鋪結構89,至於形成接觸結構卯的方 法及其詳細敘述也將在後續第圖_巾說明。接觸接塾8細 可以和晶片接外電路40連接。因此,綜合上述說明晶片接外結 •構4〇0包括有一晶片接外電路4〇、一金屬接塾6390、-接觸結構 89(4擇}•生)以及保濩層上方的重新配置線路紐(選擇性)。 曰曰片接外電路40包括有作為晶片接外電路42的一晶片接外 輸入/輸出(I/O)電路’以及作為晶片接外電路43的至少一靜電放電 (Ele_staticDisc— ’ ESD)防護電路,例如第犯圖所示,晶片 接外電路43包括有兩傳電放·魏路。在上勒容中,晶片 接外輸人/獅可岐—^餅鶴器、—晶牌外接^器 :戈一晶片接外緩衝器(例如晶片三態緩衝器),而相關内容則分別在 ^圖、請圖、第llc圖和第UE圖中敘述;另,靜電放 ^防濩電路可以是由兩個逆偏壓二極體一祕㈤ _、4332所組成的結構,如第UF圖所示。晶片接外輸入 /輸出電路中的金氧半電晶體尺寸 寸將在後續第雨列中說明m晰中的金氧半電晶體尺 第:第9A圖和第圖係為習知晶圓的設計結構如 圖所不,所有的電路(包括内部電路21、22、 路觸透過細線路金屬結構矛日日片接外电 6321c)、6341、6391,互相連接在 匕 6321a、6321b、 起’ ^而習知並未有使用保護 52 200816374
lVXJ_vVJi-X w-va^;TWA 1上方的金屬線路或平面來連接所有電路1知僅在接觸結構為 錫錯凸驗時,使用保護層上方的一重配置金屬線路83t重新配 置對外連接接墊的位置。 -請同時參閱第9B圖和第圖所示,其係分別為第8B圖所 示之電路設計的俯視示賴和剖面示_。—崎電路21係透過 下列所述之路徑連接到接觸接墊咖或接觸結構89,讓内部電路 21產生的訊號傳送到—外部電路:内部電路21首先經過一細線 路金屬結構631,往上經過一保護層開口 531,繼續經過單層(如第 圖中的圖案化金顧831)私層之金麟路或平㈣,然後 往下L過保5蒦層開口 539,及一細線路金屬結構⑽,連接到晶片 接外電路42的輸入節點’另透過細線路金屬結構的讓晶片接外 電路42的輸㈣點連接到作為靜電放電防護電路的晶片接外電路 43的訊號接點上,接著往上經過一細線路金屬結構639及一保護 層開口 539,最後經過作為保護層上方重配置線路的—金屬線路或 平面83r連接到接觸接墊831〇或接觸結構89。此外,連接晶片接 外電路42與晶#接外電路43的对也可以是利祕護層上方的 金屬線路或平面來達成,亦即利用細線路金屬結構和保護層上方 的金屬線路或平面兩者來取代細線路金屬結構69。 请參閱第ioc圖所示’其係揭露了金屬線路或平面83具有相 似於第7C圖所示知兩圖案化金屬層83卜832。另外,第1〇〇圖 和第10E圖除了在保護層5和圖案化金屬層831最底端之間增加 53 200816374
MbUA υο-υ 13 TWA -聚合物層95之外,其餘分別與第·圖和第1GC圖相似。請參 閱第10D圖所示’利用作為重新配置線路的金屬線路或平面极, 原本的金屬接墊639〇可以被重新配置到保護層$上的接觸接塾 8310。使用重新配置線路來重新配置輸入/輸出接塾特別在堆疊封 -裝快閃記憶體、動態隨機存取記憶體或靜態隨機存取記憶體晶片 上有用。另,一動態隨機存取記憶體晶片的輪入/輸出接墊通常是 約略地設計在沿著晶片的中心線上,所以無法使用在堆疊封裝 中。然而’利用作為重新配置線路之金屬線路或平面紐將中央接 塾重新配置到晶片的周圍,則可讓晶片使用在封裝(例如堆疊封裝) 中的打線接合上。 凊同時參閱第1GF圖和第1GG圖所示’其係分別為接觸接塾 8310具有一打線接合的具體範例。在第1〇F圖與第圖中,— 靜態隨機存取記鍾單元、-_記紐單域—祕隨機存取 記憶體單元係連接到内部電路21中的輸入節點Xi,而有關内部電 路21以及記憶體單元連接到内部電路^❸方法則已分別在第坏 圖至第SJ圖中說明。首先請參閱第10F圖所示,一靜態隨機存取 德體單元、-快閃記憶鮮元或—動崎機存取記紐單元連 接到外部電路是經由:⑴感測放大H ; (2)内部緩衝器、通過電路、 閃鎖電路、通過電路與内部驅動器或者是閃鎖電路與内部驅動 器,(3)細線路金屬結構6311 ; (4)細線路金屬結構638 ; (5)經由細 線路金屬結構6391,連接到一晶片接外電路42的輸入節點;⑹經 54 200816374 由晶片接外電路42的輸出節點連接細線路金屬結構咖,以及透 ^細線路金屬結構69連接到作為靜電放電防護電路的—晶片接外 电路43 ’⑺一保濩層開口 539 ;⑻經過作為重新配置線路之一金 屬線路或平面83r ; (9)經過由一聚合物層開口卿所暴露出的接 觸接墊8310 ;以及(1〇)經過接觸接墊咖上的-打線導線的,連 „電路。再來’請參閱第觸圖所示,一靜態隨機存取記 fe、體早疋、一快閃記憶體單元或一動態隨機存取記憶體單元連接 到外部電路是經由:⑴感測放大器;(2)内部三態緩衝_、通過電 路:閃鎖電路、通過電路與内部驅動器或者是閃鎖電路與内部驅 動器;(3)細線路金屬結構631 ; (4)往上經過保護層開口 53ι ; (5) 聚合物層開口 9531 ;⑹圖案化金屬層831 ;⑺往下經過聚合物層 開口 9539 , (8)保護層開口 539’ ;(9)經過細線路金屬結構639,連 接到一晶片接外電路42的輸入節點;(1〇)經由晶片接外電路42的 輸出節點連接細線路金屬結構639,以及透過細線路金屬結構的 連接到作為靜電放電防護電路的一晶片接外電路43 ;(丨丨)保護層 開口 539,(12)聚合物層開口 9539 ; (13)經過作為重新配置線路之 一金屬線路或平面83r;(14)經過由一聚合物層開口 9939所暴露出 的接觸接墊8310;以及(15)經過接觸接墊8310上的一打線導線89, 連接到外部電路。 此外,在作為重新配置線路之金屬線路或平面83γ的下方或上 方可形成一聚合物層,例如在第10G圖中,金屬線路或平面83r 55 200816374
UU-UI J rWA ϋίΓ聚合物層95,且金屬線路或平面极上形成有一頂層 =物層仰。另,作為重新配置線路之金屬線路或平面83r可以 2厚度介於1.5微紅3嶋之聰_介於2微如〇微 f之間為較佳者)的-金層形成(以電鍍或無電電鍍形成),或由是 .尽度介於2微如〇嶋之間範_介於㈣至顧米之間 為較佳者)的-銅層形成(以電鍍形成)。其中,銅層頂端有一 •(盆 厚度介於G.5微㈣微米之_及金、域釕之—組難·剛 金屬層(其厚度修至5齡之剛。—域接合在鋪 接墊8310上的金、鈀或釕層表面上進行。 當喊傳达到外部電路或元件時,某些晶片接外電路需要去⑴ 驅動需要大電流負載的外部電路或元件;(2)檢測來自外部電路或 几件之含有雜訊的訊號(n〇iSy signal);以及⑶保護内部電路免於受 到來自外部電路或元件之突波⑽㈣減所產生的損害。請參閱第 11A圖、第11B圖與第11E圖與第UG圖所示,其係分別揭露出 以晶片接外驅動器421、晶片接外驅動器422與内部三態緩衝器作 為晶片接外電路42之範例。在第11A圖中,其係為兩級串聯 (two-stage cascade)之一晶片接外驅動器421。為了驅動需要高負載 (heavy load)的外部電路(封裝、其它晶片或元件等等),晶片接外驅 動器421被設計成可以產生大電流。另,晶片接外驅動器係可使 用一互補式金屬氧化物半導體串聯驅動器來形成。此串聯驅動器 可能包括有數級的反相器。一晶片接外驅動器的輸出電流是與級 56 200816374
\JKJ~\J 1 ^ TWA 數以及使用在每一級晶片接外驅動器中的電晶體大小(W/L,金氧 半電晶體通道寬度對通道長度的比值,更精確地是指金氧半電晶 體有效通道I度對有效通道長度的比值)成比例。 -在第11A圖中,晶片接外驅動器421的第一級421,是為一反 相器,其係由N型金氧半電晶體4201與P型金氧半電晶體42〇2 形成,且N型金氧半電晶體4201與P型金氧半電晶體42〇2的尺 寸係大於内部電路的尺寸(如第一實施例、第二實施例、第三實施 例以及後續第四實施例之内部電路21、22、23、24的尺寸)。此外, 晶片接外驅動器421的第一級421’係在輸入節點ρ接收來自内部 電路21、22、23、24的一訊號。另,晶片接外驅動器421的第二 級421”也是一反相器,其係由一更大尺寸的N型金氧半電晶體 4203與P型金氧半電晶體4204形成。晶片接外驅動器421提供一 驅動電流,此驅動電流係介於5毫安培(miliaamperes,至5安 培(amperes,A)之間的範圍,並以介於10毫安培至1〇〇毫安培之 ρ 間的範圍為較佳者。為了達到這些目標輸出驅動電流,第二級 421”(換言之’也就是晶片接外驅動器421的輸出級)之n型金氧半 電晶體4203的尺寸是介於20至20,000之間的範圍,並以介於3〇 至300之間的範圍為較佳者。另外,因為一 ρ型金氧半電晶體之 驅動電流大約是一 N型金氧半電晶體之驅動電流的一半。所以, 弟一級421”(換§之’也就是晶片接外驅動器421的輸出級)之ρ 型金氧半電晶體4204的尺寸是介於4〇至4〇,〇〇〇之間的範圍,並 57 200816374
rniivj 八 1) f WA 以;I於60至600之間的範圍為較佳者。然而,對於一電源晶片 咖醫啊或一電源管理晶伽醫職agementehip)而言,驅動 迅抓必/頁更大例如1〇女培或2〇安培,而其驅動電流是介於綱 毫安培至50安培之間的範圍,並以介於5〇〇毫安培至$安培之間 •的範圍為較佳者。因此,—電源晶片或電源管理晶>{的-晶片接 外驅動為之N型金氧半電晶體的尺寸是介於2,〇〇〇至·娜之間 的範圍,並以介於2,000至20,_之間的範圍為較佳者,而p型 金氧半電晶體的尺寸則是介於4,〇〇〇至4〇〇,_之間的範圍,並以 介於4,000至40,000之間的範圍為較佳者。此外,請參閱第ud 圖所示,晶片接外驅動器421可以在第二級421”中並聯多個反相 器,使第二級421”之驅動器可以提供尺寸(通道寬度除以通道長 度的比值)更大的N型金氧半電晶體與P型金氧半電晶體,因此晶 片接外驅動器421可以提供一較大的驅動電流,其中在第二級 421之驅動器中,係將多個反向器之n型金氧半電晶體與p型金 氧半電晶體的閘極相聯接,及多個反向器之N型金氧半電晶體與 P型金氧半電晶體的汲極相聯接。另第8E圖、第9C圖與第10H 圖係分別為本實施例應用第11D圖之電路設計的電路示意圖、俯 視示意圖和剖面示意圖。請參閱第11G圖所示,晶片接外驅動器 421亦可藉由在第一級421,之後串聯多個反相器的方式,形成一 串聯驅動器(cascade driver),並透過逐級加大尺寸的反相器來使晶 片接外驅動器421逐級放大訊號,其中後級之反相器的N型金氧 58 200816374
lyjj^vjri. \j\j-\j i ^ TWA 半電晶體及P型金氧半電晶體的尺寸(通道寬度除以通道長度的比 值)係分別大於之前一級之反相器的N型金氧半電晶體及p型金氧 半電晶體的尺寸(通道寬度除以通道長度的比值),其較佳倍率為自 然指數(e,natural exponent)的倍率,另外其連接方式為前一級之反 相斋的N型金氧半電晶體及P型金氧半電晶體之汲極係連接到後 一級之反相器的N型金氧半電晶體及p型金氧半電晶體之閘極。 另第8F圖、第9D圖與第1〇1圖係分別為本實施例應用第11G圖 之電路设计的電路示意圖、俯視示意圖和剖面示意圖。 口月參閱苐11B圖戶斤示’其係為兩級串聯的一晶片接夕卜接收器 422 ’此晶片接外接收器422可以接收來自外部電路(圖中未示)的 訊號,並輸出訊號至内部電路的輸入節點。晶片接外接收器422 的第-級422,(靠近外部電路)是為—反相器,其係是由n型金氧 半電晶體42〇5和P型金氧半電晶體42〇6形成,且此㈣金氧半 電晶體42〇5 * P型金氧半電晶體4施具有設計用來檢測含有雜 訊之外部訊號的尺寸。晶片接外接收器422的第一級422,是在e 點接收來自外部或元件之—含有雜訊的纖(可以是來自其它 晶片的-訊號)。晶片接外接收器422的第二級422,,也是一反相 器,其係是由-較大尺寸的N型金氧半電日日日體循和p型金氧半 電晶體4208形成。晶片接外接收器似的第二級似,,是峰復原 (她re)往内部電路之含有雜訊之外部訊號的完整性。 口月參閱第lie圖所不,其係為-晶片三態緩衝器作為一晶片 59 200816374
IVLtiUA UO-U1D fWA 接外驅動範例,且此晶片三態緩衝器可輸出訊號至一匯流 排(bus),然後再傳輸到多個邏輯間。第llc圖中的晶片三態緩衝 二可以被視為疋一閘控反相器(gated inverter)。當促成訊號 (enabling Signal)喊為高準位㈤為低準位)時,晶片三態緩衝器讓 .來自内部電路的訊號傳送至外部電路,而當訊號办處於低準位 時,内部電路則與外部電路切斷。在此種情況中,晶片三態緩衝 器是用來驅動外部資料匯流排㈣刪!她㈣。另有關晶片三態 緩衝益作為晶>;接外鶴||之N型金氧半電晶體42()9尺寸和p 型金氧半電晶體4210尺寸的範圍則已敘述在第11A圖中,並將在 第15圖系列中進一步說明。 請參閱第11E圖所示’其係為-晶片三態緩衝器作為一晶片 接外接收器的-範例。當促成訊號办是為高準位(瓦為低準位) 時’晶片三態緩衝ϋ縣自外部電路的纖傳送朗部電路,而 當訊號办處於低準位時’内部電路則與外部電路切斷。在此種情 況中’晶片二祕衝器是在節點Ε接收來自外部資料匯流排的訊 號。另有關晶片二恶緩衝器作為晶片接外接收器之Ν型金氧半電 晶體42〇9尺寸和Ρ型金氧半電晶體侧尺寸的範圍係敘述在第 11Β圖中’並將在第15圖系列中進一步說明。 上述範例疋用於互補式金屬氧化物半導體準位訊號(CM〇s level signal)。假若此外部訊號是為電晶體-電晶體邏輯
Oransist^tmnsistoi· logic,TTL)準位,則需要一 CM0S/TTL 緩衝
,fWA 200816374 器’而饭若此外部訊號是為射極麵合邏輯(emitter c〇uple(j , ECL)準位,則需要一 CMOS/ECL界面緩衝器。在内部電路和晶片 二態緩衝器之間可以增加單極或更多極的反相器。 請參閱第11F圖所示,其係進一步揭露了一晶片接外接受器 422具有作為靜電放電防護電路之晶片接外接受器43的一範例。 在此範例中,作為靜電放電防護電路的晶片接外電路43包括兩個 逆偏壓二極體(reverse_biased diode) 433卜4332。底端的逆偏壓二 極體4331可在外部輸入電壓(E點之電壓)與接地參考電壓Μ之 間進行逆向偏壓,而頂端的逆偏壓二極體個則可在外部輪入電 壓與電源輕·之間進行逆向偏壓。當來自—外部電路的外部 輸入電壓魏職至超源賴時,魏將會被放電經過 頂端峡偏壓二極體伽,而#外部輸人電壓低於接地參考電壓 Vss枯’電流則會被放電經過底端的逆偏壓二極體伽。因此, ^ 4 €路的輸人電_會_持在電源電壓與接地參 ===料咖422 _tw的半導體元 、曰又到保濩而免於受到靜電破壞。 接轉考賴®麵料、轉。 在本發明第一實施例中,一 變愿哭41於A〜 卜雜應“讀由-麵器或 =u輪入電壓到内部電路2〇(包括2 實施例中,一外2句,而在本 m24 源係直接輸入電愿到内部電路20(包括 -在此種情财,則需要__靜電放電防護 200816374
IVimr八 uo-u 1 :> rWA 電路44來預防外部供應電源所產生的電壓或電流突波(surge)。 首先,請第12A圖所示,其係為本實施例之相關習知技術。 在第12A圖中,一外部電壓Vdd係經由一保護層開口 549輸入, 接著經過位在保護層5下的細線路金屬結構618、6111、6121(包 •括 6121a、6121b、6121c)、6141 分配至内部電路21、22、23、24 的一電源節點Tp、Up、Vp、Wp。一靜電放電防護電路44的電源 節點Dp係經由一細線路金屬結構6491連接到細線路金屬結構 618。第13A圖和第14A圖為第12A圖相對應的俯視示意圖與剖 面示意圖。 接著,有關第12B圖至12C圖、第13B圖至第13C圖與第 14B圖至14D圖所示,其係分別為本發明第四實施例之電路結構 示思圖、俯視示意圖和剖面示意圖,如圖所示,一靜電放電防護 電路44係透過保護層5上的金屬線路或平面81以及/或是金屬線 路或平面82與内部電路21、22、23、24平行連接,其中内部電 v 路21、22、23、24 比如是反或閘(N〇Rgate)、反及閘(NANDgate)、 且閘(AND gate)、或閘(〇R gate)、運算放大器(〇perati〇nal amplifier)、加法器(adder)、多工器(multiplexer)、雙工器(dipiexer)、 乘法器(multiplier)、類比/數位轉換器(A/D converter)、數位/類比轉 換器(D/AConverter)、互補式金屬氧化物半導體、雙載子互補式金 氧半導體、雙載子電路(bipolar circuit)、靜態隨機存取記憶體單元 (SRAM cell)、動態隨機存取記憶體單元(DRAM cell)、非揮發性記 62 200816374
ivuz/VJ/a. υυ-w i j TWA 憶體單元(non-volatile memory cell)、快閃記憶體單元(flasj! memory cell)、可消除可程式唯讀記憶體單元(EPROM cell)、唯讀記憶體單 元(ROM cell)、磁性隨機存取記憶體(magnetic ram,MRAM)單元 或感測放大器(sense amplifier)。此内部電路21、22、23、24是至 少由一通道寬度/通道長度比值介於〇·1至5之間或介於〇.2至2 之間的一 N型金氧半電晶體(NMOS transistor),或是通道寬度/通 道長度比值介於0.2至10之間或介於〇·4至4之間的一 p型金氧 半電晶體(PMOS transistor)所構成,且此時流經金屬線路或平面 81、82的電流比如是介於5〇微安培至2毫安培之間或是介於1〇〇 微女培至1耄安培之間,而金屬線路或平面81、82比如是利用一 導線形成在金屬線路或平面81、82上,進而電連接至一外界電源; 此外’靜電放電防護電路44比如是一逆偏壓二極體(reverse_biased diode)4333 ’如帛12E圖所示,其係具有一電源接點與一接地接 點。另’在第1圖系列、第2圖系列以及第3圖系列所示之第一 ‘實⑯例巾’柯增加靜電放t賴電路,並且平行連_壓器或 變壓器41以及内部電路21、22、23、24。 在第12B圖與第13B圖中,靜電放電防護電路44與内部電路 20(包括2卜22、23、24)均包括-電源節點㈣爾nQde)和一接地 節點(ground node),其中一外部電壓輸入的節點邱是經由保 護層5上的金屬線路或平面81、保護層5的保護層開口 5ΐι、5ΐ2、 514和保護層5下的細線路金屬結構6U、612(包括他、_、 63 200816374
ivuj/vjn. i J TWA 612C)、614,連接到内部電路2卜22、23、24的一電源節物_ node)Tp、Up、Vp、Wp ’進而將外部電壓vdd分配至内部電路2卜 22、23、24_m_Tp、Up、Vp、Wpc^,_Ep_ -由保護層5上的金屬線路或平面8卜保護層5的保護層開口 549 和保護層5下的細線路金騎構_連制—靜電放電防護電路 44的一電源節點Dp。 第1犯圖係為第圖相對應的剖面示意圖。在第mb圖中, 作為金屬線路或平面81賴案化金屬層811包括有—黏著/阻障/ 種子層(adhesion/barrier/seed layer)8111 以及一厚金屬層 8112。第 12C圖除了揭露出如第12B圖之外部電壓鹽的連接外,亦揭露 出一接地參考電壓Vss的連接。 在第12C圖與第13c圖中,接地參考電壓Vss輸入的節點Eg 疋經由保護層5上的金屬線路或平面82、保護層5的保護層開口 521、522、524和保護層5下的細線路金屬結構621、622(包括 622a、622b、622c)、624 連接到内部電路 21、22、23、24 的一接 地即點Ts、Us、Vs、Ws。另外,節點Eg亦經由保護層5上的金 屬82、保濩層5的保護層開口 549,和保護層5下的細線路金屬結 構649’連接到靜電放電防護電路44的一接地節點Dg。 第14C圖係為第12C圖相對應的剖面示意圖。第14C:圖揭露 出在保濩層上方具有兩圖案化金屬層,其中圖案化金屬層821是 用在接地參考電壓Vss連接上,而圖案化金屬層812則是用在電 64 200816374
υο_υ 丄 j rWA 源Vdd連接上。圖案化金屬層821包括有一黏著/阻障/種子層幻η 以及-厚金屬層8212, _案化金屬層812則包括有—黏著/阻障 /種子層8121以及-厚金屬層8122。第14D目除了在保護層5與 ,作為金屬線路或平面81的圖案化金屬層811最底端之間形成有一 聚合物層95之外,其餘皆與第14B圖相似。 請參閱第12D圖所示,其係與第12C圖相似,差別在於第沉 圖僅有-靜電放電防護電路44,而第12D圖則有兩靜電放電防護 電路44、4S,其中此靜電放電防護電路45比如是—逆偏壓二極 體。在第12D目中’靜電放電防護電路44、45與内部電路2〇(包 括2卜22、23、24)均包括-電源節點和一接地節點,一外部電壓 Vdd是經由保護層5上的金屬線路或平s 8卜保護層5的保護層 開口 511、512、514和保護層5下的細線路金屬結構6n、612a、 612b、612c、614,輸入到内部電路21、22、23、24的一電源節 點Tp、Up、Vp、Wp,進而將外部電壓vdd分配至内部電路2卜 22、:23、24的電源節點Tp、Up、vp、卿。此外,外部電壓覽 亦經由保護層5上的金屬線路或平面8卜保護層5的保護層開口 549、559和保護層5下的細線路金屬結構649、659輸入到靜電放 電防護電路44、45的一電源節點邱、!^,。另,一接地參考電壓 Vss是經由保護層5上的金屬線路或平面82、保護層5的保護層 開口 521、522、524和保護層5下的細線路金屬結構621、622&、 622b、622c、624輸入到内部電路2卜22、23、24的一接地節點 65 200816374
IVUJ/VJ^ 1 ^ TWA
Ts、Us、Vs、Ws。此外,接地參考電壓Vss亦經由保護層5上的 金屬82、保護層5的保護層開口 549,、559,和保護層5下的細線 路金屬結構649’、659’連接到靜電放電防護電路44、45的一接地 節點 Dg、Dg’。 另本實施例的其它相關内容係與第一實施例、第二實施例以 及第三實施例相同,都將在後續的第15圖系列、第16圖系列、 第17圖系列、第18圖系列與第19圖系列中進一步詳細說明。 此外,在第三實施例中敘述的重新配置線路亦可適用在本發 明的第一實施例與第四實施例上,也就是在第一實施例與第四實 施例中,用來接受外部電壓Vdd或接地參考電壓Vss的接觸接墊 (例如第3B圖至第3D圖中的接觸接墊8110、8120,第14B圖至 第第14D圖中的接觸接墊811〇、812〇)亦可利用重配置線路重新定 位到不同位置的接觸接墊,使此不同位置的接觸接墊位置與細 線路金屬結構的金屬接墊(例如第3B圖至第3D圖中的金屬接墊 6190、6290,第UB圖至第第14D圖中的金屬接墊6490、6490,) 位置不同,然後利用位在此不同位置之接觸接塾上的一導線或凸 塊連接到外部電路。 i讓層上Meeivation)結構之形成方法及其相閛說明 在本發明的所有實施例(第一實施例、第二實施例、第三實施 例以及苐四實施例)中,保護層上方(over-passivation)結構的主要特 徵在於··厚的圖案化金屬層(厚度介於2微米至200微米)以及厚的 66 200816374 ivmu/i uo-u 13 Γν/Α 介電層(厚度介於2微米至300微米)。第ls圖系歹 刀別揭露一種浮凸(emb〇ssi㈣製程與一種雙浮,系列 embossing)製程,其可用來製造本發明所有實施例中保 圖案化金屬層與介電層。在這兩種製程(第ls圖系列與第^二的 列)中’其係利用聚合物材料(p〇lymer material)作為介電声,= 成在每-圖案化金屬層上、每一圖案化金屬層之間以及=者= 一圖案化金屬層下。另外,第15圖系列與第16圖系列是以第2 實施例中的第舰圖為基礎,並以此作為範例說明本發明所有^ 施例形成保護層上方結構的方法。換言之,以下所敛述的方法以 其相關說明可適用於本發明的所有實施例。 形成保護層上方結構的製程是在積體電路晶圓(IC wafer)製程 結束以後開始。請參閱第ΜΑ圖所示,其係揭露出一種作為形成 保護層上方結構的起始材料(starting materiai),如圖所示,形成保 濩層上方結構的製程是開始在一傳統半導體製造薇(IC fab)製造完 成的一積體電路晶圓10上,此晶圓1〇包括: (一)基底(substrate)l 基底1通常是為一石夕基底(silicon substrate),此石夕基底可以是 一本質(intrinsic)矽基底、一 p型矽基底或是一 η型矽基底。對於 高性能的晶片,則是使用矽鍺(SiGe)或絕緣層上覆石夕 (Silicon-On-Insulator,SOI)基底。其中,矽鍺基底包括一矽鍺附生 層(epitaxiallayer)在矽基底的表面上,另絕緣層上覆矽基底則包括 67 200816374隱 丄vxj_/vj_tv U 丄 VVr\ 一絕緣層(較佳為氧化矽)在一矽基底上,且一矽或矽鍺附生層形成 在絕緣層上。 (二)元件層(device layer)2 元件層2通常包括至少一半導體元件(semiconciuct〇r deviee), 且此元件層2是在基底1的表面内以及/或是表面上。其中,半導 體元件可以是一金氧半電晶體(MOS transistor)2’,例如]Si型金氧 半電晶體(NMOS transistor,n-channel MOS transistor)或 P 型金氧 半電晶體(PMOS transistor,p-channel MOS transistor),且此金氧半 電晶體2’包括一源極201、一没極202與一閘極203,而閘極203 通常是為一多晶矽(poly silicon)、一複晶金屬矽化鎢加呢贫如 polycide)、一石夕化鎢(tungsten silidde)、一矽化鈦⑼anium silicide)、 一鈷化矽(cobalt silicide)或一矽化物閘極(saiicide gate)。另,半導 體元件亦可以是雙載子電晶體(bipolar transistor)、擴散金屬氧化物 半導體(Diffused MOS,DM0S)、橫向擴散金屬氧化物半導體 (Lateral Diffused MOS,LDM0S)、電荷耦合元件(Charged_c〇upled Device ’ CCD)、互補式金屬氧化物半導體(CM〇s)感測元件、光敏 二極體(photo-sensitive diode)、電阻元件(由在矽基底内之多晶矽層 或擴政區所形成)。利用這些半導體元件可以形成各種電路,例如 互補式金屬氧化物半導體(CMOS)電路、N型金氧半導體電路、P 型金氧半導體電路、雙載子互補式金屬氧化物半導體 路、互補式金屬氧化物半導體感測器電路、擴散金屬氧化物半導 68 200816374
iYJJ-/VJjTi. νυ-ν/l^TWA 體電源電路、横向擴散金屬氧化物半導體電路等。此外,元件層2 也包括内部電路2〇(包括21、22、23、24)在所有實施例中,穩壓 器或變壓器41在第一實施例中,晶片接外電路40(包括42、43) • 在第三實施例中,以及靜電放電防護電路44在第四實施例中。 (二)細線路結構(ftne_line scheme)6 此細線路結構6包括複數細線路金屬層(fme_iine metal layer)60、複數細線路介電層(fine_line贴⑽咖吻沉)3〇以及複數 在細線路介電層30之開口 30,内的導電栓塞(fme-line Via plug)60’。另,細線路金屬結構63包括細線路金屬層6〇與導電栓 基60,而此細線路金屬結構63結構在本發明中包括:(1)細線路 金屬結構 611、612(包括 612a、612b 及 612c)、614、619、619,、 621、622(包括 622a、622b 及 622c)、624、629 在第一實施例;(2) 細線路金屬結構631、632(包括632a、632b及632c)、634在第二 實施例;(3)細線路金屬結構631、632(包括632a、632b及632c)、 634、639、639’在第三實施例;(4)細線路金屬結構611、612(包括 612a、612b 及 612c)、614、649、659、621、622(包括 622a、622b 及622c)、624、649’及659’在第四實施例。 細線路金屬層60可以是鋁層或銅層,或更具體來說,可以是 以濺鍍方式形成的鋁層或者是以鑲嵌方式形成的銅層。所以,細 線路金屬層60可以是:(1)所有的細線路金屬層6〇均為鋁層;(2) 所有的細線路金屬層60均為銅層;(3)底層的細線路金屬層60為 69 200816374
mr^/v uo-vn。fWA 鋁層,而頂層的細線路金屬層60為銅層;或是(4)底層的細線路金 屬層60為銅層,而頂層的細線路金屬層6〇為鋁層。此外,每一 細線路金屬層60的厚度係介於0.05微米(//m)至2微米之間,而 以介於0.2微米至1微米之間的厚度為較佳者,另細線路金屬層 60右為線路,則其檢向设什標準(見度)係介於奈米(nan〇_meter) 至15微米之間,並以介於2〇奈米至2微米之間為較佳者。 在上述内容中,鋁層通常是利用物理氣相沉積(physicalVap〇r
Deposition ’ PVD)的方式來形成,例如利用濺鍍(sputtering)的方式 來形成,接著透過沈積厚度介於〇·1微米至4微米之間(較佳為介 於〇·3微米至2微米之間)的一光阻層對此鋁層進行圖案化,再來 對此紹層進行一渔姓刻(wet etching)或一乾姓刻(dry etching),較佳 的方式是為乾式電漿(dryplasma)姓刻(通常包含氟電漿)。另,在鋁 層下可選擇性形成一黏著/阻障層(adhesioM)arrier layer),其中此黏 著/阻障層可以是鈦、鈦鎢合金、氮化鈦或者是上述材料所形成之 複合層;而在鋁層上亦可選擇性形成一抗反射層(例如氮化鈦)。此 外開口 30可選擇性以化學氣相沉積(冰⑽丨⑶卜叩沉dep〇siti〇n, VD)鶴金屬的方式填滿’接著再以化學機械研磨(也 meehanical p〇iish,CMp)的方式研磨鎢金屬層,以形成金屬栓塞 60, 〇 另在上述内容中,銅層通常是利用電鍍與鑲嵌製程(damascene process)的方式來形成,其敘述如下··⑴沈積一銅擴散啡層(例如 200816374
ΜϋυΑ uo-u 丄〕fWA 厚度介於0·〇5微米至0·25微米之間的氮氧化合物層或氮化物層); (2)利用龟漿輔助化學氣相沈積(piasma ej^anced cvd,pecvd)、 旋轉塗佈(spin-on coating)或高密度電漿化學氣相沉積(High Density Plasma CVD,HDPCVD)的方式沈積厚度介於〇1微米至 2.5微米之間的-細線路介電層% ,其中此細線路介電層%是以 介於〇·3微綠I·5微米之間的厚度為較佳者;⑶利用沈積厚度介 於〇·1微米至4微米之間的一光阻層來圖案化細線路介電層% , 其中光阻層的厚度又以介於〇·3微米至2微米之間為較佳者,接著 對此光阻層進行曝光與顯影,使光阻層形成複數開口以及/或是複 數溝渠’再來去除此光阻層;⑷利用減鍍或化學氣相沈積的方式, 沈積-黏著/阻障層與一種子層(seed layer)。其中,此黏著/阻障層 〇括!一 IU匕组、氮化鈦、鈦或鈦鶴合金,或者是由上述材料所 形成之-複合層。另外,此種子層通常是一銅層,而此銅層可以 是利用錢鍵銅金屬、化學氣減積銅金屬,或者是先以化學氣相 沈和銅金屬’然後再濺鑛一銅金屬的方式形成;⑶電錢厚度介 於0·05微米至2微米之間的一銅層在此種子層上,其中又以電鍍 銅層厚度介於G·2微米至1微米之間的-銅層為較佳者;(6)以研 磨(較佳的方式為化學機械研磨)晶圓的方式去除未在細線路介電 層3〇之開口或溝渠内的銅層、種子層以及黏著/阻障層,直至暴露 出位在黏著/阻障層下之細線路介電層%為止。在經過化學機械研 磨之後僅剩下位在開口或溝渠内的金屬,而剩下的金屬則用來 71 200816374
XVXJ_/VJiTl VU-Vl^TWA 作為金屬$體(線路或是平面)或導電栓塞60,(連接兩相鄰的細線 路金屬層60)另外,亦可利用一雙鎮嵌(―此咖e)製程, 於人电鑛裝孝壬與-次化學機械研磨中同時开滅I電栓塞60,以 .及金屬、線路或孟屬平面。兩次微影(photolithography)製程及兩次電 .鍍製程係棚於雙鑲嵌製程上。雙鑲嵌製程在上述單次鑲嵌製程 中的圖案化一介電層之步驟(3)與沈積金屬層之步驟(4)間,增加更 多沈積與圖案化另一介電層的製程步驟。 細線路介電層30係利用化學氣相沈積、電漿辅助化學氣相沈 積、尚岔度電漿化學氣相沉積或旋塗(Spin_〇n)的方式形成。細線路 介電層30的材質包括氧化石夕(siiic〇n 〇xide)、氮化石夕(silicon nitride)、氮氧化>5夕(siiicon oxynitride)、以電漿辅助化學氣相沈積形 成之四乙乳基碎烧(PECVD TE0S)、旋塗玻璃(S0G,秒氧化物或 石夕氧烧基)、氟石夕玻璃(Fluorinated Silicate Glass,FSG)或一低介電 常數(low-K)材質,例如黑鑽石薄膜(Black Diamond,其係為Applied Materials之產品,公司譯名為應用材料公司)、ulK c〇RAL(為 Novellus公司之產品)或SiLK(IBM公司)之低介電常數的介電材 質。以電漿辅助化學氣相沈積形成的氧化矽、以電漿辅助化學氣 相沈積形成的四乙氧基矽烷或以高密度電漿形成的氧化物具有介 於3.5至4.5之間的介電常數K ;以電漿辅助化學氣相沈積形成的 氟矽玻璃或以高密度電漿形成的氟矽玻璃具有介於3.0至3.5之間 的介電常數值,而低介電常數介電材料則具有介於1.5至3.5之間 72 200816374
ivuiUA uo-u i d fWA 的介電常數值。低介電常數介電材料,例如顯石_ 多孔性’並包括有氫、碳、石夕與氧,其分子式為狀及从。、此: 線路;I私層30通常包括無機材料(in〇rganicmateriai),用以達斯 度大於2微米。每一細線路介電層3〇的厚度係介於咖微米至^ 微米之間。另’細線路介電層3〇内的開口 3〇,是细漫餘刻或乾
蝕刻的方式侧圖案化光阻層形成,其中較佳的钱刻方式係為^ 钱刻。乾姓刻種類包括氟電漿(flu〇rine ρ1_&)。 L (四)保護層(passivation layer)5 保護層5在本發明中扮演著非常重要的角色。保護層$在積 體電路產業巾是為-健要的組成部分,如觸年由8屬比著, ,並由 Lattice Press 所發行之“Silicon Processing in the VLSI era”第 2 冊所述,倾層5在频電路製財是敎義作域終層,並沈 積在晶圓的整體上表面上。保護層5係為一絕緣、保護層,可以 防止在組裝與封裝期間所造成的機械與化學傷害。除了防止機械 刮痕之外,保護層5也可以防止移動離子(m〇biie i〇n),比如是鈉 (30出1皿)離子,以及過渡金屬(加11础〇11111他1),比如是金、銅,穿 透進入至下方的積體電路元件。另外,保護層5也可以保護下方 的元件與連接線路(細線路金屬結構與細線路介電層)免於受到水 氣(moisture)的侵入。 保護層5通常包括一氮化碎(siiicon nitride)層以及/或是一氮氧 化矽(silicon oxynitride)層,且其厚度是介於〇·2微米至1.5微米之 73 200816374 iy丄丄v/u-V7 丄 J ΓΛ¥Α 間’並以介於03微米幻频米之_厚度為較佳者 。其它使用 在健層5賭制有叫_助化學氣械細彡颜氧化石夕、 龟水力強t氧化四乙基正石夕酸鹽(plasma-enhanced tetraethyl orthosilicate ^ PETE0S)^^,b^ . ^^(phosphosilicate glass ^ PSG)、侧卿玻璃(b⑽phGsph()训恤_,BpsG)、以高密度 電漿(HDP)形成的氧化物。接著,魏保護層5由複合層組成的一 些範例,其底部至頂部的順序是為:⑴厚度介於〇1微米至1〇微 米之間(較佳厚度則介於〇·3微米至〇·7微米之間)的氧化物/厚度介 於0.25微米至1.2微米之間(較佳厚度則介於〇·35微米至1〇微米 之間)的氮化$,這麵式醜制5通常是覆蓋在雜形成之金 屬連接線路上,其中以鋁形成之金屬連接線路通常包括藏雜及 蝕刻鋁的製程;(2)厚度介於〇·〇5微米至0·35微米(較佳厚度則介 於〇·1微米至0.2微米之間)的氮氧化合物/厚度介於〇.2微米至12 微米(較佳厚度則介於(U微米至〇·2微米之間)的氧化物/厚度介於 0.2微米至1 ·2微米(較佳厚度則介於〇·3微米至〇.5微米之間)的氮 化物/厚度介於〇·2微米至12微米(較佳厚度則介於〇 3微米至〇·6 微米之間)的氧化物,這種型式的保護層5通常是覆蓋在以銅形成 之金屬連接線路上,其中以銅形成之金屬連接線路通常包括電 鍍、化學機械研磨與鑲嵌製程。另,上述兩範例中的氧化物層可 以是利用電漿辅助化學氣相沈積形成的氧化矽、電襞加強型二氧 化四乙基正矽酸鹽(plasma_enhanced tetraethyl orthosilicate, 74 200816374
iVLtiUA υο-υ i d TWA PETEOS)之氧化物、利用高密度電漿形成的氧化物。以上的内容 係適用於本發明的所有實施例(第一實施例、第二實施例、第三實 施例與第四實施例)中。 保濩層開口 50是利用溼钱刻或乾姓刻的方式形成,其中又以 乾蝕刻為較佳方式。在本發明中,保護層開口 5〇包括:(1)保護層 開口 5n、512、514、519、519,、52卜 522、524 以及 529 在第一 貝加例中,(2)保護層開口 531、532以及534在第二實施例中;⑶ 保護層開口 531、532、534、539以及539,在第三實施例中;(4) 保護層開口 、512、514、549、52卜 522、524、549,、559 以 及559’在第四實施例中。此外,保護層開口 5〇的尺寸係介於 微米至200微米之間,並以介於!微米纟1〇〇微米之間或5微米 至30微米之間為較佳者,另保護層開口 5〇的形狀可以是圓形、 正方形、長方形或多邊形,所以上述保護層開口 %的尺寸是指圓 形的直徑尺寸、正方形的邊長尺寸、多邊形的最長對角線尺寸或 長方形的寬度尺寸,其巾長謂的長度尺悄是介於丨微米至1 厘米,並以介於5微米至200微米為較佳者。對於内部電路而言, 其保護層開口 53卜532、534的尺寸是介於〇1微米至励微权 間’並以介於0.3微米至30微米之間為較佳者,對於穩壓器戍變 壓器之保護層開口 519、519,、529或對於晶片接外電路:、 43之保護層開口 539、539’或對於靜電放電防護電路44之保嘆層 開口 549、549,、559、559,而言,如的尺寸較大,其範圍係^ 75 200816374
LVJJ_/VJi~V 1 J rWA 於1微米至150微米之間,並以介於5微米至1〇〇微米之間為較 佳者。另外’保護層開口 50暴露出細線路金屬層60最上層之金 屬接墊(metal pad)’用以電性連接保護層上方(over_passivati〇n)的金 屬線路或平面。 一晶片10,例如矽晶圓(silic〇n wafer),係使用不同世代的積 體電路製程技術來製造,例如1微米、〇·8微米、〇·6微米、〇·5微 米、〇·35微米、0.25微米、0·18微米、〇·25微来、〇·13微米、90 奈米(nm)、65奈米、45奈米、35奈米、25奈米技術,而這些積 體電路製程技術的世代是以金氧半電晶體2,之閘極長度(gate length)或有效通道長度(channel length)來定義。另,晶圓1〇的尺 寸大小比如是5吋、6吋、8吋、12吋或18吋等。晶圓10係使用 微於製私來製作,此微影製程包含塗佈(c〇ating)、曝光 以及顯影(developing)光阻。用於製作晶圓1〇的光阻,其厚度是介 於〇·1微米至0·4微米之間,並以五倍(5χ)步進曝光機(鄉㈣或 掃描機(scanner)曝光此光阻。其中,步進曝光機的倍數是指當光束 從一光罩(通常是以石英構成)投影至晶圓上時,光罩上之圖形縮小 在晶圓上的比例,而五倍(5X)即是指光罩上之圖案比例是為晶圓 上之圖案比例的五倍。使用在先進世代的積體電路製程技術上的 掃描機,通常是以四倍咐)尺寸比繼小來改善解析度。步進曝 光機或掃描機所使用的光束波長係為436奈米(g-line)、365奈米 (i-line)、248 奈米(深紫外光,DUV)、193 奈米(Duv)、157 奈米(duv) 76 200816374
丄VJUUVJrV VU-U 1 J TWA 或13.5奈米(極短紫外光,EUV)。另,高索引侵潤式师 immersion)微影技術亦可用以完成晶圓1〇的細線路特徵。 此外,晶圓ίο是在具有等級10(class 1〇)或更佳(例如等級U 的無塵室(dean room)中製作。等級1〇的無塵室允許每立方英吸之 取大灰塵粒子數目係為··含有大於或等於j微米之灰塵粒子不超 過1顆、含有大於轉於〇·5微米之灰塵粒子不超過1()顆、含有 大於或等於0·3微米之灰塵粒子不超過3〇顆、含有大於或等於〇·2 微米之灰絲料超過?5顆、含有大於於αι微米之灰餘 子不超過35G顆’而專級1的無塵室則允許每立方英吸之最大灰 塵粒子數目是為··麵大於鱗於〇·5微米之灰餘子不超過i 顆、含有大於或等於〇·3微米之灰塵粒子不超過3顆、含有大於或 等於〇·2微米之灰塵粒子不超過7顆、含有大於或等於〇1微米之 灰塵粒子不超過35顆。 請參閱第15Β圖所示,當使用銅作為細線路金屬層6〇時,則 而要使用一金屬頂層(metal cap)66(包括 661、662、664、669 及 669,) 來保護保護制π 5〇所暴糾之銅接塾(eG靜_,使此銅接塾 免於冗到氧化而侵蝕損壞,並可作為後續晶片的打線接合。此金 屬頂層66包括一鋁(aluminum)層、一金(gold)層、一鈦(Ti)層、一 鈦鎢合金層、一鈕(Ta)層、一氮化鈕(TaN)層或一鎳(Ni)層。其中, 當金屬頂層66是為一鋁層時,則在銅接墊與金屬頂層66之間形 成有一阻障層(barrier layer),而此阻障層包括鈦、鈦鎢合金、氮化 77 200816374
IVJLL^VJ八 U r\VA
鈦、姐、氮她、鉻⑼或鎳。在本發_所有實施例中, 10可選擇性形成金屬頂層66。 請參閱第15C圖至第15K圖所示,其係揭露出在如第15A圖 或第现圖所示之晶圓10上製造一保護層上方結構 (.passivation scheme)8的製程步驟’其中此製程步驟在保護層 上方形成兩層贿化金屬層,並_此二圖案化金屬層連接内部 電路及連接晶片接外電路。惟’雖然此範例只聽出保護層上方 具有兩層圖案化金屬層,但亦可以使用與第沈圖至第版圖所 敘之_或相_方式,在倾層上方形成—層_化金騎、 二層圖案化金屬層、四顧案化金屬層或者是更多層的圖案化金 屬層。另外’以下所魏之邮係適驗本發_财實施例中。 首先請參閱第15K圖所示,-保護層上方結構8形成在一起 始材料(starting material)上,此起始材料係為一半導體製造廠所製 作之-晶圓1G(如第15A圖或第15B圖所示)。另,保護層上方結 構8包括有圖案化金屬層8〇以及聚合物層(或絕緣層)9〇兩部份, 其中圖S化金屬層80包括-層、兩層、三層、四層或更多層的金 屬層,而且此圖案化金屬層80可以比如是除了最頂層的圖案化金 屬層為金層之外’其餘皆為銅層及其黏著/轉層⑽如鉻或鈦嫣合 金)。 本發明的所有實施例是以圖案化金屬層8〇包括一層或兩層圖 案化金屬層作為範例,其係包括: 78 200816374
V 丄^·/ TWA (一)圖案化金屬層801,包括(1)811與821在第一實施例中; (2)831(包括 831a、831b)在第二實施例中;(3) 83r、831(包括 831a、 831b)在第三實施例中;以及(4)811與821在第四實施例中。 •(二)圖案化金屬層802,包括(1)812在第一實施例中;(2)832在第 二實施例中;(3)832(包括832a、832b)在第三實施例中;以及(4) 812 在第四實施例中。 另,圖案化金屬層80的材質包括金、銀、銅、鈀、鉑、铑、 釕、鎳,而構成金屬線路或平面的圖案化金屬層80通常是由金屬 堆疊而成的複合層。在第15K圖中,圖案化金屬層801與圖案化 金屬層802均是一複合層,其中複合層的底層是為一黏著/阻障/ 種子層(adhesion/barrier/seed layer)8011、8021,其係包括:(1)8111、 8121 與 8211 在第一實施例中;(2)8311、8311a、8311b 與 8321 在 第二實施例中;(3)831卜8311a、8311b、8321a與8321b在第三實 施例中;以及(4)8111、8211與8121在第四實施例中;另,複合 層的頂層是為一厚金屬層8012、8022,其係包括:(1)8112、8122 與8212在第一實施例中;(2)8312、8312a、8312b與8322在第二 實施例中;(3)8312、8312a、8312b、8322a與8322b在第三實施例 中;以及(4) 8112、8212與8122在第四實施例中。 在上述内容中,黏著/阻障/種子層8011、8021包括一黏著/阻 障層(圖中未示)以及位在黏著/阻障層上的一種子(seed)層(圖中未 示),其中此黏著/阻障層的材質可以是鈦、鎢、鈷、鎳、氮化鈦、 79 200816374
wv u rWA 鈦鶴合金、飢、鉻、銅、鉻銅合金,、氮她、上述材質所形 成之合金献由上述材質所組成的複合層。另,黏著/阻障層可^ 利用電鍍(eiect_ating)、無電電鑛(electr〇less plating)、化^氣相 沈積或物理氣相^^(例如濺鑛)的方式形成,其中又以物理氣相沉 積為祕的碱方式’例如金細難程。#,此黏著/阻障層的 厚度係介於0.02微米至0.8微米之間,並以介於〇 〇5微米至I 微米之間的厚度為較佳者。 · 黏著/阻障/種子層80η、8021頂層的種子層可有利於後續的 電鍍製程’而且種子層通常是利用物理氣相沉積或濺鑛製程的方 式來形成。此外,用於種子層的材質可以是金、銅、銀、鎳、鈀、 铑、鈾献,而且通常是與後續電鍍製程中的厚金屬層材質相同。 另,種子層可以利用電鍍、無電電鍍、化學氣相沈積或物理氣相 沉積(例如雜)的方式形成’其巾又以物理餘沉積域佳的形成 方式,例如金屬濺鍍製程。種子層的厚度係介於〇 〇5微米至ι 2 微米之間,而以介於0.05微米至〇.8微米之間的厚度為較佳者。 厚金屬層8012、8022是以低電阻導體形成,而且通常是利用 電鑛方式形成,此外,厚金屬層隱、觀的厚度通常是介於〇 5 微米至100微米之間,並以介於3微米至20微米之間的厚度為較 者而尽金屬層8012、8022的材質可以是金、銅、銀、錄、把、 铑、鉑或釕,其中金、銀、鈀、铑、鉑或釕的較佳厚度係介於ι5 微米至15微米之間,銅的較佳厚度是介於15微米至5〇微米之 200816374
上vuj/vj八 νυ-ν i j TWA 間,而鎳的較佳厚度則是介於〇·5微米至6微米之間。另,亦可選 擇性形成一防護/阻障(cap/barrier)層(圖中未示)在厚金屬層8〇12、 8022上,作為保濩或擴散阻障之用。此防護/阻障層可以利用電 鑛、無電電鑛、化學氣相沈積或物理氣相沉積(例如錢鑛)的方式形 成並以龟鑛方式沈積形成為較佳者。另,防護/阻障層的厚度係 介於0·05微米至5微米之間的範圍,其中又以介於〇·5微米至3 微米之間的厚度為較佳者。此防護/阻障層可以是一鎳層、鈷層或 是釩層。此外,在組裝(assembiy)或封裝上,可選擇性形成一組裝 接觸(assembly-contact)層(圖中未示)在厚金屬層8〇12、8〇22或防護 /阻P早層(圖中未示)上,特別是形成在圖案化金屬層8〇最頂層的厚 金屬層或防護/阻障層(圖中未示)上。此組裝接觸層可以作為打線 接合或者是作為焊料助渔劑(solder wettable),進而用來打線 (wirebonding)、金連接(gold connection)、焊料球焊接(s〇lder ball mounting)或焊接(solder connection)。另,組裝接觸層可以是金、 銀、翻、把、錄或釕。頂端聚合物層(p〇lymer layer)99内的聚合物 層開口 990(包括9919與9929在第一實施例中;9939與9939,在 第三實施例中;以及9949與9949,在第四實施例中)暴露出位在最 頂端之圖案化金屬層80的接觸接墊(contact pad)8000(包括8110與 8120在第一實施例中;8310與8320在第三實施例中;以及8110 與8120在第四實施例中)表面。連接到聚合物層開口 990所暴露出 之組裝接觸層可以是一打線導線(bonding wire)、一焊料球(以電鍍 81 200816374
ivi^vj^v υυ-w 1 j TWA 形成之焊料球或以焊接方式連接一焊料球l· -金屬球(比如是以電 鍍形成之錫銀合金或以焊接方式連接一錫銀合金)、在其它基底或 晶片上之-金屬凸塊(metal bump)、在其它基底或晶片上之一金凸 ‘塊(_ bump)、在其它基底或晶片上之一金屬柱(π^p〇st)或者是 在其它基底或晶片上之-銅柱(copperp〇st)。對於以驗形成的銘 或是以電鍍形成的銅(利用化學機械研磨鑲嵌製程形成)所製成的 積體電路接觸接墊(contact _),保護層上方的金屬線路或平面可 以是下列所述之其中-種型式,由下到上分別是:⑴欽鶴合金/以 濺鍍形成之金材f雜子私X t娜狀金;(取/α麟形成之 金材質的種子層/以電鑛形成之金;⑶组/以濺鑛形成之金材質的種 子層/以電鑛开>成之金,(4)鉻/以錢鏡形成之銅材質的種子層/以電 鍍形成之銅;(5)鈦鎢合金/以濺鍍形成之銅材質的種子層/以電鍍形 成之銅,⑹鈕/以錢鑛形成之銅材質的種子層/以電鑛形成之銅;⑺ 鈦/以濺鍍形成之銅材質的種子層/以電鍍形成之銅;(8)鉻、鈦鎢合 金、鈦或鈕/以濺鍍形成之銅材質的種子層/以電鍍形成之銅/以電鍍 形成之鎳;(9)鉻、鈦鎢合金、鈦或叙/以濺鍍形成之銅材質的種子 層/以電鑛形成之銅/以電鑛形成之鎳/以電鍍形成之金、銀、銘、絶、 铑或釕;以及(10)鉻、鈦鎢合金、鈦或组/以濺鍍形成之銅材質的 種子層/以電鍍形成之銅/以電鑛形成之鎳/以無電電鍍形成之金、 銀、鉑、鈀、铑或釕。每一圖案化金屬層8〇的厚度係介於2微米 至50微米之間’並以介於3微米至20微米之間的厚度為較佳厚 82 200816374
ivijjvj^ υυ-υ 1 ^ TWA 度,另圖案化金屬層80若是金屬線路,則其橫向設計標準(寬度) 係介於1微米至200微米之間,並以介於2微米至5〇微米之間為 較佳者,而圖案化金屬層80若是金屬平面,特別是作為電源或接 地參考電壓平面,其橫向設計標準(寬度)則是以大於2〇〇微米為較 佳者。此外,兩相鄰之金屬線路或平面的最小距離係介於1微米 至500微米之間,並以介於2微米至15〇微米之間為較佳者。 在本發明的某些應用中,金屬線路或平面可以僅包括以濺鍍 方式所形成之厚度介於2微米至6微米間(較佳是介於3微米至5 微米間)的銘以及位在此銘層下的一選擇性黏著/阻障層(包括鈦、 鈦鎢合金、氮化鈦、鈕或氮化鈕層)。 繼續,一接觸結構(contact structure)89可選擇性形成在圖案化 金屬層80的接墊8000上。此接觸結構89可以是一金屬凸塊(metal bump)、一焊料凸塊(s〇ider bump)、一焊料球(s〇ider ball)、一金凸 塊(gold bump)、一銅凸塊(copper bump)、一金屬接墊(metalpad)、 一焊料接塾(solder pad)、一 金接墊(gold pad)、一 金屬柱(metal post)、一焊料柱(s〇lder post)、一金柱(gold post)或一銅柱(c〇pper post)。一凸塊底層金屬(under bump meta卜UBM)層位在此接觸結 構89下,此凸塊底層金屬層包括鈦、鈦鎢合金、氮化鈦、鉻、銅、 鉻銅合金、组、氮化钽、鎳、鎳鈒合金、飢或鉛層,或者是由上 述材料所組成的複合層。此接觸結構89(包含凸塊底層金屬層)可 以是下列所述之其中一種型式,由下到上分別是:(丨)鈦/金接墊(金 83 200816374
JVUiUA UO-UlDlWA 層的厚度係介於1微米至15微米之間);(2)鈦鎢合金/金接墊(金層 的厚度係介於1微米至15微米之間);(3)鎳/金接墊(鎳層的厚度係 介於0.5微米至10微米之間,金層的厚度則介於0.2微米至15微 米之間);(4)鈦/金凸塊(金層的厚度係介於7微米至40微米之間); • (5)鈦鎢合金/金凸塊(金層的厚度係介於7微米至40微米之間);(6) 鎳/金凸塊(鎳層的厚度係介於0.5微米至10微米之間,金層的厚 度則介於7微米至40微米之間);(7)鈦、鈦鎢合金或鉻/銅/鎳/金接 墊(銅層的厚度係介於0.1微米至10微米之間,金層的厚度則介於 〇·2微米至15微米之間);⑻鈦、鈦鎢合金、鉻、鉻銅合金或鎳釩 合金/銅/鎳/金凸塊(銅層的厚度係介於〇·1微米至10微米之間,金 層的厚度則介於7微米至40微米之間);(9)鈦、鈦鎢合金、鉻、 鉻銅合金或鎳釩合金/銅/鎳/焊料接墊(銅層的厚度係介於〇·1微米 至1〇微米之間,焊料層的厚度則介於〇·2微米至30微米之間); G〇)鈦、鈦鎢合金、鉻、鉻銅合金或鎳釩合金/銅/鎳/焊料凸塊或焊 料球(銅層的厚度係介於0.1微米至10微米之間,焊料層的厚度則 介於10微米至500微米之間);(11)鈦、鈦鎢合金、鉻、鉻銅合金 或鎳鈒合金/銅柱(銅層的厚度係介於10微米至300微米之間);(12) 欽、鈦鎢合金、鉻、鉻銅合金或鎳釩合金/銅柱/鎳(銅層的厚度係 介於10微米至300微米之間);(13)鈦、鈦鎢合金、鉻、鉻銅合金 或錄飢合金/銅柱/鎳/焊料(銅層的厚度係介於10微米至300微米之 間’焊料層的厚度則介於1微米至20微米之間);(14)鈦、鈦鎢合 84 200816374
MtiUA UO-U13 1WA 金、鉻、鉻銅合金或鎳釩合金/銅柱/鎳/焊料(銅層的厚度係介於10 微米至300微米之間,焊料層的厚度則介於2〇微米至1〇〇微米之 間)。另,組裝的方式可以是打線、捲帶自動接合(TapeAutomated Bonding ’ TAB)、玻璃覆晶封裝(chip_on-g!ass,c〇G)、晶片直接 封裝(chip-〇n_b〇ard,C0B)、球閘陣列基板覆晶封裝(脚cWp皿 BGA substrate)、薄膜覆晶接合(chip-on-fiim,c〇F)、堆疊型多晶 片封裝結構(chip-on-chip stack interconnection)、石夕基底上堆疊型晶 片封裝結構(chip_〇n-Si-substrate stack interconnection)等等。 保濩層上方結構8的另一個重要特點是:在圖案化金屬層8〇 上、下或之間係使用聚合物材料作為介電層或是絕緣層。聚合物 材料的使甩可製造厚度大於2微米的介電層。由聚合物材料形成 的聚合物層,其厚度可介於2微米至1〇〇微米之間,並以介於3 微米至30微米之間的厚度為較佳者。使用在保護層5上的聚合物 層90(包括95、98、99)可以是聚隨亞胺(p〇lyimide,PI)、苯基環丁 烯(benzocyclobutene,BCB)、聚對二甲苯(parylene)、環氧基材料 (epoxy-based material),例如環氧樹脂或是由位於瑞士之Renens 的 Sotec Microsystems 所提供之 photoepoxy SU-8、彈性材料 (elastomer),例如矽酮(silicone)。另,使用在印刷電路板產業中的 焊罩(solder mask)材料可以用來作為頂端聚合物層99(位在所有圖 案化金屬層80上之最頂端的聚合物層)。聚醯亞胺可以是一感光性 材料(photosensitive material) 〇此外,聚醯亞胺可以是一非離子性 85 200816374
witu/iUO_ul:)fWA 聚酿亞胺(n〇n_i〇nic p〇iymide),例如由日本的Asahi Chemical所提 供之鱗基聚醯亞胺(ether-based polyimide),PIMEL™。另,由於銅 並不會擴散或穿透到非離子性聚醯亞胺巾,所以允許銅和聚酸亞 胺之間可域接翻,且由於雜子性聚醯亞胺_係,保護層 上方結構8中之銅線路或平面間的距離可以靠近到丨微米,比如 疋1微米至5微米之間,換言之,兩金屬線路或平面間的距離係 可以大於1微米。此外,對於以銅為材質之金屬線路或平面及覆 蓋該金屬線路或平面之聚合物層為非離子性聚醯亞胺時,金屬線 路或平面上可以選擇性不需防護層(pr〇tecti〇ncap),例如一鎳防護 層(Ni cap layer)。g然,在形成金屬線路或平面時,也可以形成比 如是鎳的防護層在銅層上,更可以防止銅離子擴散到聚合物層中。 如第15K圖所示,在聚合物層中形成開口的目的是為了用來 相互連接不同的圖案化金屬層80、用來連接下方的細線路金屬層 6〇或者是用來連接外部電路(extemal drcuit)。此聚合物層開口包 括(1) 9919、9929、9829、9519、9519,、95U、9512 與 9514 在第 一實施例中;(2)9831、9834、9531、9532與9534在第二實施例 中,(3)9939、9939’、9831、9834、9839、9539、9539,、9531、9532 與 9534在第三實施例中;以及(4)9949、9949,、9849,、9549 9511、 9512與9514在第四實施例中。聚合物材料可以是感光性 (photo-sensitive)或是非感光性(noj^photo-sensitive)。對於感光性聚 合物,其係利用曝光與顯影的方式來定義及圖案化聚合物層開 86 200816374
IVLtlUA UO-U1D fWA 口,而對於越紐聚合物,錢透過第—次塗佈—光阻層在聚 合物層上時定義開口,接著對此光阻進行曝光與顯影以形成開口 在光阻中,再來對此光_ 口所暴露出之聚合物層進行雜刻或 .乾磁|_彡賴Π在聚合物層巾,最後藉由去除光阻完成聚合物 層開口的形成。聚合物層開口的尺寸係介於2微米至1000微米之 間,並以介於5微米至綱微米之間為較佳者。然而在某些設計 中,聚合物層開口亦有可能會超過!,_微米的尺寸。3,聚合物 層開口可以被設計成圓形、具有圓角的正方形(com㈣unded square)、矩形或多邊形。 聚合物層%係位於保護層5與圖案化金屬層8〇ι最底端之 間。透過聚合物層95内的聚合物層開口 95〇,訊號、電源_或 Vcc)以及/或是接地參考電壓(Vss)可以在細線路金屬層⑼與圖案 化金屬層80之間進行傳送。對於内部電路2〇(包括21、22、力、 2句’聚合物層開π咖、㈣、9534係分別對準保護層開口 531、 532、534,且其聚合物層開口 9531、9532、9534的尺寸是介於i 微米至300微米之間’並以介於3微米錢〇微来之間為較佳者。 對於穩壓器或變壓器41,聚合物層開口 9519、9519,、9511、9512、 9514係分別對準保護層開口 519、519,、5ii、5i2、514 ;對於晶 片接外電路4〇(包括42、43),聚合物層開口 9539、娜,、⑹卜 9532、9534係分別對準保護層開口 539、539,、531、532、说; 對於靜電放電防護電路44,聚合物層開口測、95li、9512、9514 87 200816374
jvLbUA υο-υ i d Γ WA 係分別對準保護層開口 549、511、512、514,另聚合物層開口9519、 9519’、9511、9512、9514,或聚合物層開口 9539、9539,、9531、 9532、9534或者是聚合物層開口 9549、9511、9512、9514的尺寸 可以較大,其範圍係介於5微米至1〇〇〇微米之間,並以介於1〇 微米至200微米之間為較佳者。在保護層開口 50上的聚合物層開 口 950具有兩種開口型式,在第一種開口型式中,聚合物層開口, 例如聚合物層開口 9531,係大於下方的保護層開口 531,且聚合 物層開口 9531的聚合物侧壁是位在保護層5上。在此種型式中: 可以形成-個較小的保護層開口 mi,進而在細線路金屬層頂端形 成-個較小的接觸接塾’所以此種開口型式允許最頂端之細線路 金屬層的細線路具紐冑的繞線^(_ng densi亦在第二種開 口型式中,聚合物賴口的底部,例如聚合物制口 9539的底部, 係小於下方的保護層開口 539,且聚合物層開口(例如聚合物層開 口 9539)的聚合物繼是位在細線路金屬層頂端之金屬接塾上。而 在此種型式中’聚合物層95覆蓋住保護層開口的侧壁,且聚合物 層開口(例如聚合物層開口 9539)側壁的斜率小於保護層開口侧壁 的斜率’域㈣麵雜形成之轉/轉/鮮層隨具有較 好的階梯覆雖eP_age)。較好的黏著躯_子金屬 Γ晶片之可靠妓録要的,這糾為較好_著/_/種子全 屬階梯覆蓋可以防止厚金屬層的金屬擴散到下方的線路或聚合物 88 200816374 ivuc,u/\ uo-u 1D fWA 層中,以防止介金屬化合物(Inter-metallic compound ; IMC)的產生 或者是金屬擴散的現象發生。 聚合物層98内的聚合物層開口 980係位在圖案化金屬層801 與圖案化金屬層802之間。對於内部電路21、22、23、24,聚合 物層開口 9831、9834的尺寸係介於1微米至300微米之間,並以 介於3微米至1〇〇微米之間為較佳者。對於穩壓器或變壓器41之 聚合物層開口 9829,或晶片接外電路4〇(包括42、43)之聚合物層 開口 9831、9834、9839或者是靜電放電防護電路44之聚合物層 開口 9849’的尺寸可以較大,其範圍介於5微米至微米之間, 並以介於10微米至200微米之間為較佳者。 由頂端聚合物層99内的聚合物層開口 990所暴露出之圖案化 金屬層802最頂端的接墊可用來連接外部電路,或者是在晶片測 試(chiptesting)中作為探針的接觸點。對於内部電路21、22、^、 24,頂端聚合物層99並未設有聚合物層開口;另,穩壓器或變壓 器41之聚合物層開口 9919、㈣,或晶片接外電路4〇(包括42、 43)之聚合物賴π 9939或者是靜躲路44之聚合物層 開口 9949、侧,的尺寸可讀大,其細介於$微米至獅^ 米之間,並以介於10微米至2〇〇微米之間為較佳者。 輸入保4層上方結構8巾的城、騎或接地參考電壓係透 過細線路結構6而傳送至内部電路2〇、穩壓器或變壓器^、晶片 接外電路4〇或者是靜魏倾護電路44中。另,細_金=結 89 200816374
ivmu/ν υο-υ ι d TWA 構63可以是以最短路徑方式(例如以約略對準的堆疊方柄形成 之細線路金屬層6〇以及導電栓塞⑼,,如第ΜΑ圖所示之⑻、 632、634、639 與 639’。 . 祕保護層上方結構8的微影技術係顯著不同於製作保護層 ‘下方積體電路的微影技術。保護層上方的微影製程同樣也包括有 塗佈、曝光細影光阻。用來形成保護層上方結構8的光阻有兩 種型式,其係為:⑴濕膜光阻(liquidph〇t_ist),其係利用單一或 多重的旋轉塗佈方式或者是印刷恤如财式形成。此濕膜光阻的 厚度係介於3微米至60微米之間,而以介於5微米至4〇微米之 間為較佳者;以及(2)乾膜光阻(dry fllm Ph〇t〇resist),其係利用貼合 方式(laminating method)形成。此乾膜光阻的厚度係介於3〇微米至 300微米之間,而以介於50微米至15〇微米之間為較佳者。另外, 光阻可以是正型(p0sitive-type)或負型,而在獲得更 好解析度上,則以正型厚光阻(p0Sitive_type也说photoresist)為較佳 者。當聚合物層是為感光性材質時,可以僅利用微影製程(無須餘 刻製程)來圖案化聚合物層上。利用一對準機(aligner)或一倍(ιχ) 步進曝光機曝光此光阻。此一倍(IX)係指當光束從一光罩(通常係 以石英或玻璃構成)投影至晶圓上時,光罩上之圖形縮小在晶圓上 的比例,且在光罩上之圖案比例係與在晶圓上之圖案比例相同。 對準機或一倍步進曝光機所使用的光束波長係為436奈米 (g-line)、397 奈米(h-line)、365 奈米(i-line)、g/h line(結合 g-line 與 200816374
lvmvj^ υυ-υ 1J TWA h-line)或 g/h/i line(結合 g_line、h-line 與 i-line)。使用光束波長為 g/h line或g/h/i line的一倍步進曝光機(或一倍對準機)可在厚光阻 或厚感光性聚合物的曝光上,提供較大的光強度(lightintensity)。 、 由於保護層5可以保護下方的金氧半電晶體以及細線路結構 • 6免於受到水氣的侵入以及鈉或其它移動離子和金、銅或其它過渡 金屬的穿透,所以一積體電路晶圓上的保護層上方結構8可以在 一等級10或者是較不嚴密的(less stringent)環境下(例如等級1〇〇) 的無塵室中進行處理。一等級100的無塵室允許每立方英呎之最 大灰塵粒子數目係為:含有大於或等於5微米之灰塵粒子不超過 1顆、含有大於或等於1微米之灰塵粒子不超過1〇顆、含有大於 或等於〇·5微米之灰塵粒子不超過1〇〇顆、含有大於或等於〇·3微 米之灰塵粒子不超過3〇〇顆、含有大於或等於Μ微米之灰塵粒子 不超過750顆、含有大於或等於〇1微米之灰塵粒子不超過35〇〇 顆。 元件層2包括有内部電路2〇(包括21、22、23與24)在所有實 施例中,以及(1)穩壓器或變壓器41在第一實施例中;(2)晶片接外 電路40(包括42、43)在第三實施例中;⑶靜電放電防護電路44 在第四實施例中。在本發明之所有實施例中,内部電路2〇(包括 2卜22、23、24)包括一訊號節點⑼卿丨仙切,且此訊號節點(啦㈣ node)疋不與外口p(日曰片外部)電路連接。而當内部電路的訊號需 要連接至外部電路時,在連接形卜部電路之前,減必須先經過 200816374驗 一晶片接外電路,例如晶片三態緩衝器、晶片接外驅動器、晶片 接外接收器或其它晶片接外輸入/輸出(I/O)電路。因此,内部電路 並不包括晶片接外電路。 • 在本發明中,内部電路20(包括21、22、23、24)除了可以是 • 一反或閘(NOR gate)或一反及閘(NAND gate)之外,亦可以是一反 相器(inverter)、一且閘(AND gate)、一或閘(ORgate)、一靜態隨機 存取記憶體單元(SRAM cell)、一動態隨機存取記憶體單元(DRAM cell)、一非揮發性記憶體單元(non-volatile memory cell)、一快閃記 憶體單元(flash memory cell)、一可消除可程式唯讀記憶體單元 (EPROM cell)、一唯讀記憶體單元(rom cen)、一磁性隨機存取記 憶體(magnetic RAM,MRAM)單元、一感測放大器(sense amplifier)、一運放算大器(0perati〇nai ampi 迅 er,〇ρ 八呵、op a)、 一加法器(adder)、一多工器(muitipiexer)、一雙工器(diplexer)、一 乘法器(multiplier)、一類比/數位轉換器(Α/〇 converter)、一數位/ 、類比轉換器(D/A converter)、-互補式金屬氧化物半導體感測元件 單元(CMOS Sensor cell)、一光敏二極體⑽伽麵丨―di〇de)、一 互補式金屬氧化物半導體、一雙載子互補式金氧半導體、一雙載 子電路(bipolar circuit)或類比電路(analog dreuit)。 此外,内部電路20(包括21、22、23、24)是至少由一金氧半 電晶體(MOStransistor)所構成,例如反或閘、或閘、且閘或反及閘 疋至少由-金氧半電晶體所構成,另金氧半電晶體可以是“通道 92 200816374
ivino/i υο-υ i j fWA 寬度(Channel width)/通道長度(Channel length)” 比值介於 〇 i 至 5 之間或是介於0·2至2之間的一 N型金氧半電晶體,或是“通道 寬度/通道長度”比值介於〇·2至10之間或是介於〇·4至4之間的 • 一 Ρ型金氧半電晶體。在第一實施例中,内部電路2〇(包括21、 22、23、24)可以是一電源管理晶片(power management chip)或是一 電源供應晶片(power supply chip),此電源管理晶片與電源供應晶 片疋至少由一金氧半電晶體所構成,且金氧半電晶體可以是“通 道寬度/通道長度”比值介於4,000至40〇,〇〇〇之間或是介於4,〇〇〇 至40,_之間的一 ρ型金氧半電晶體,或是“通道寬心通道長 度比值’丨於2,000至200,000之間或是介於2,〇〇〇至2〇,〇〇〇之間 的-N型金氧半電晶體,_經金屬線路或平面8卜82的電流則 疋”於500笔安培至5〇安培之間或是介於5〇〇毫安培至$毫安培 之間。 另,内部電路20可以利用它的峰值輪入或輸出電流(即流經金 屬線路或平面的電流)來定義,或者是以它的金氧半電晶體尺寸(通 道寬度除以通道長度的比值)來定義。—晶片接外電路4〇(包括 42、43),也可以利用它的峰值輸入或輸出電流(即流經金屬線路或 平面的魏)來絲’或者是叫的錢半電晶體財(通道寬度除 以通道長度的比值)來定義。而此内部電路2〇以及晶片接外電路 4〇(包括42、43)的定義係適用於本發明之所有實施例中。 因此’本發明可透過保護層下方的細線路金屬結構及保護層 93 200816374
ivrxjvj.n. \j\j-yj x u TWA 上方的金屬線路或平面分別連接同一線路元件中至少二金氧半電 晶體的閘極與閘極、閘極與源極、閘極與汲極、源極與源極、源 極與汲極或者是汲極與汲極。 • 以下將敘述與比較本發明所有實施例中,保護層上方結構8 • 之圖案化金屬層80與細線路金屬層60兩者間的尺寸特徵與電性 特性(electrical characteristic)。 (1) 金屬線路之厚度 每一圖案化金屬層80的厚度係介於2微米至150微米之間, 並以介於3微米至20微米之間為較佳者,而每一細線路金屬層6〇 的厚度則介於0.05微米至2微米之間,並以介於〇·2微米至1微 米之間為較佳者。 對於依照本發明之實施例所設計的一晶圓,一保護層上方圖 案化金屬層的厚度係大於任一細線路金屬層的厚度,且兩者的厚 度比是介於2至250之間的範圍,而以介於4至20之間的範圍為 較佳者。 % (2) 介電層之厚度 每一保護層上方介電層(通常為有機材料,例如聚合物)的厚 度’如聚合物層90的厚度,係介於2微米至15〇微米之間,並以 介於3微米至30微米之間為較佳者,而每一細線路介電層3〇(通 常為無機材料’例如氧化物或氮化物)的厚度則介於〇 〇5微米至2 微米之間,並以介於〇·2微米至丨微米之間為較佳者。 94 200816374
JLVll^八 UO-U1J I WA 對於依照本發明之實施例所設計的晶圓,一保護層上方介電 層的厚度係大於任一細線路介電層的厚度,且兩者的厚度比係介 於2至250之間的範圍,而以介於4至2〇之間的範圍為較佳者。 . ⑶金屬層之片電阻(sheet resistance)與電阻 . 一金屬層的片電阻是藉由計算金屬電阻率(metal resistivity)除 以金屬厚度而得。一銅(厚度為5微米)材質之保護層上方圖案化金 屬層的片電阻大約為每平方(per SqUare)4毫歐姆(miii_〇hm),而對 於一金(厚度為4微米)材質之保護層上方圖案化金屬層的片電阻 則大約為每平方5.5毫歐姆。一保護層上方圖案化金屬層的片電阻 係介於每平方〇·1毫歐姆至每平方1〇毫歐姆之間的範圍,並以介 於每平方1毫歐姆至每平方7毫歐姆之間的範圍為較佳者。以濺 鍍形成之鋁(厚度為〇·8微米)材質的細線路金屬層,其片電阻大約 為每平方35毫歐姆,而對於以鑲嵌製程形成一銅(厚度為〇·9微米) 材質的細線路金屬層,其片電阻則大約為2〇毫歐姆。一細線路金 屬層的片電阻係介於每平方1〇毫歐姆至每平方4〇〇毫歐姆之間的 範圍’並以介於每平方15冑歐姆至每平方100 ί歐姆之間的範圍 為較佳者。 金屬線路的單位長度電阻(resistance per皿红iength)是藉由 计#片免阻除以其寬度而得。保護層上方圖案化金屬層的橫向設 扎準j見度)係介於i微米至2〇〇微米之間,並以介於2微米至 50微米之間為較佳者,而細線路金屬層的橫向設計標準(寬度)則 95 200816374
丄ν/ϋ-VM J TWA 是介於20奈米至15微米之間,並以介於20奈米至2微米之間為 較佳者。一保護層上方圖案化金屬層的每毫米電阻(resistance mm)係介於母耄米長(resistance per mm length)2毫歐姆至每毫米長 • 5歐姆之間,並以介於每毫米長50毫歐姆至每毫米長2·5歐姆之 -間為較佳者,而一細線路金屬層的每毫米電阻則是介於每毫米長 500笔歐姆至每毫米長3,000歐姆之間,並以介於每毫米長5〇〇毫 歐姆至每毫米長5〇〇歐姆之間為較佳者。 對於依知本發明之實施例所設計的晶圓,一保護層上方圖案 化金屬層的單位長度電阻係小於任一細線路金屬層的單位長度電 阻,且兩者的單位長度電阻比(細線路金屬層比保護層上方圖案化 金屬層)係介於3至250之間的範圍,而以介於1〇至30之間的範 圍為較佳者。 (4)金屬線路之單位長度電容(capacitance per unit iength) 單位長度電容係與介電質的類型和厚度、金屬線路的寬度、 距離和厚度以及水平方向和垂直方向上的周圍金屬有關。聚醯亞 胺的介電常數大約為3.3,而苯基環丁烯的介電常數則大約為2.5。 接著,請先參閱至第20圖所示,其係揭露出在同一圖案化金屬層 802上,一圖案化金屬層802x具有兩相鄰的圖案化金屬層8〇2y 與圖案化金屬層802z,以及在圖案化金屬層802下具有一圖案化 金屬層801 w,且此圖案化金屬層801 w是利用一聚合物層98與圖 案化金屬層802分隔。同樣地,第20圖也揭露出在同一細線路金 96 200816374
ivuivj/i υυ-υ ι j fWA 屬層602上,一細線路金屬層6〇2x具有兩相鄰的細線路金屬層 ⑼办與細線路金屬層6〇2z,以及在細線路金屬層602下具有一細 線路金屬層601w,且此細線路金屬層6〇lw是利用一細線路介電 - 層30與細線路金屬層602分隔。 • 圖案化金屬層802x與細線路金屬層602χ之單位長度電容包 括有三個組成要素··⑴板極電容⑼咖⑶邱也肪⑵),Cxw(pF/mm), 其係為金屬線路或平面寬度除以介電質厚度之比值的一函數;(幻 耦合電容(coupling capacitance),Qx(=c^ 平面厚度除以相鄰金屬線路或平面之間的間距(line聊咖幻之比 ; ^^(3)it^t^(fringing capacitance) ^ C^C^C,), 其係為金屬線路或平面之厚度、相鄰金屬線路或平面之間的間距 與介電質厚度之-函數。一圖案化金屬層的每毫米電容係介於每 毫米長0.1pF(piCO Farads)至每毫米長2pF,並以介於每毫米長 、,P至母㊣米長l.5pF之間為較佳者,而—細線路金屬層的每毫 米電谷則疋介於每笔米長〇 2pF至每毫米長4奸,並以介於每毫米 長〇.4pF至每毫米長2pF之間為較佳者。 0對於依知本發明之實施例所設計的晶圓,一圖案化金屬層的 早=長度電容係小於任—細線路金屬層的單位長度電容,且兩者 的早位長度電容比(細線路金屬層比圖案化金屬層)是介於b至如 之間的範圍,而以介於2至1()之間的範圍為較佳者。 (5)金屬翁之雜電容常數(RC_tant) 97 200816374
丄wTWA 金屬線路上的訊號傳遞時間係利用阻容延遲(Rc delay)來 計算。基於上述(3)與(4)之内容,一圖案化金屬層的阻容延遲是介 於每耄米長0.()()3至10pS(pie() seeGnd)的範圍之間,並以介於每毫 -米長〇.25至2_ico second)的範圍之間為較佳者,而一細線路金 •屬層的阻容延遲則是介於每毫米長10至2000ρ_ο _ηφ的範 圍之間’並以介於母毫米長40至500ps(pico second)的範圍之間為 較佳者。 ^ 對於依照本發明之實施例所設計的晶圓,一圖案化金屬層的 單位長度阻容傳遞時間(RC paopagation time)係小於任一細線路金 屬層的單位長度阻容傳遞時間,且兩者的單位長度阻容傳遞延遲 時間(RC paopagation delay time)比(細線路金屬層比圖案化金屬層) 是介於5至500之間的範圍,並以介於10至3〇之間為較佳者。 再來,請參閱回第15C圖至第15L圖所示,其係揭露出在已 元成之晶圓10(如弟15A圖或第15B圖所示)上,形成保護層上方 結構8的製作步驟。每一圖案化金屬層8〇係利用浮凸製程(與保護 層5下的鑲嵌銅製程作為對比)來形成。請參閱第15C圖所示,一 t合物層95沈積在保護層5上,並透過聚合物層開口 950暴露出 保護層開口 50所暴露的金屬接墊600。假若此聚合物是為液體形 式(liquid form),其係可以利用旋轉塗佈或者是印刷的方式來沈積 形成’而假若此聚合物為一乾膜(dry film),則此乾膜可以利用一 貼合方式來形成。對於感光性聚合物,聚合物層95係利用對準機 98 200816374
丄vv-\y w rWA 或-倍⑽步進曝光機通過光罩的光線來進行曝光,並透過領影 而在聚合物層95中形成聚合物層開口 95〇 ;當聚合物為非感光性 在保護層5上之最下方_案化金麟如可以形成在由聚合物層 95之上表面所提供之較為平坦的平面上,所以可以防止圖案化金 屬層80之相齡路間產生漏電流的現象,以及防止圖案化金屬層 80與保護層T之細線路金屬結構之間產生柄合的情形,因此可: 提供較好的電性(electricalperf〇r_ce)。然而在某些應用上,亦可 時’則必彡細光阻’並透稱_微難程來酵化出聚合物 層開口 950。圖案化聚合物層的方式,可以是下列的方式:在塗佈 光阻之前,可選擇性沈積-硬遮罩㈣咖k,例如一氧化石夕層, 圖中未示)在聚合物層95上,而祕刻聚合物層開口期間,此硬遮 罩具有-緩慢_辦(etchrate)。另,圖案化聚合物層%的方 式(即聚合物層95具有聚合物層開口 95〇)亦可利用網板印刷的方 式(s_printingmethod),藉由使用具有圖案化孔洞(We)之一金 屬網板_al sercen)來形成’而且網板印刷的对不需要進行曝光 以及顯影。此外,假如聚合物層為一乾膜,在貝占合至晶圓上之前, 可以先在-張乾膜中形成孔洞,所以在這種方式並不需要進行曝 光與顯影。另’由於可⑽财合歸95在賴層5上,因此位 省略聚合物層95 *節省f肖。聚合物利σ㈣鑛準於保護層 開口 5〇,且聚合物層開口 95〇可以是大於或小於保護層開口 %。 此外’保護層開口 5〇與聚合物層開口 95〇的形成方式也可以是先 99 200816374
xvxx^vj-rv wv l j TWA 沈積聚合物層95在>f呆護層5上,接著形成聚合物層開口 95〇,最 後再形成保濩層開口 50,而在此方式中,聚合物層開口 95〇的尺 寸約與保護層開口 50的尺寸相同。 请同時參閱第15D®至第15H®所示,其係揭露出形成圖案 化至屬層8〇1的-浮凸製程。在第郎圖中,沈積一黏著/阻障/ 種子層謝1在^^合物層95上、在聚合物層開口 95〇中以及在保 羞層開π 50巾’其中以賤鍍為沈積形成黏著/阻障/種子層_的 車乂4土方式。對於形成厚金屬層的材質為金時,黏著/阻障,種子層 80Π的形成係先利用赠方式形成厚度3,_埃⑻之—欽鎮合金 或鈦的黏著/阻障層,接著魏娜成厚度_埃的一金種子層。 對於形成厚金屬層的材質為銅時,轉阻障/種子層_的形成 係先利用麟方式軸厚度埃之—鉻金屬的黏著取障層、形 成厚度ι,_埃之—鈦金屬的黏著/阻障層或者是形成厚度3,卿 埃之-鈦鶴合金的黏著/阻障層,接著再顧形成厚度5,_埃的 、:種子層帛15E圖係揭露出一光阻層71沈積且圖案化在黏著 ΓΓΓΖ11 _子層上。細層71細纖佈的方式塗 /成’接者_—鱗機或—倍(聯鱗賴進行 ^躺影後,於光阻層71t形成光阻層開口彻 塾_上,蝴峨_難^=7= 100 200816374
ΜϋυΑ υο-uoiWA 的方式形成-厚金屬層8012在光阻層開口谓所暴露出的種子層 上。此厚金屬層_2可以是厚度條15微米至%微米之間的一 金層,或者是厚度介於2微米至細微米之間的一銅層。一防護/ -阻障層(cap/barder layer,圖中未示)可利用電鑛或無電電鍵的方式 •選擇性形成在厚金屬層觀上。一組裝/接觸層咖 咖’圖巾未稱可_賴或無钱鍍的方式進—步地選擇性 形成在厚金屬層8G12以及防護/阻障層上。此組裝/接觸層可以是 敍介於_微米至5微米之間的―金層…飽層或—釕層。接 著,如第15G圖所示,去除光阻層71。繼續,在第i5H圖中,利 用自我對準(Self-aligned)溼蝕刻或乾蝕刻的方式,去除未被厚金屬 層8012覆蓋的黏著/阻障/種子層隨。當利用渥侧方式進行去 除時,在圖案化金屬層801侧壁的底部會形成凹陷部 (midercut)8011’ ’其中此凹陷部8〇11,係位在厚金屬層8〇12下方, 而當使用異向性乾姓刻(anisotropies dry etch)時,則不會有上述之 凹陷部8011’的產生。 清同時參閱第151圖與第15J圖所示,其係揭露出以第15c 圖至第腿圖所述之製程而形成一聚合物層98以及圖案化金屬層 802的步驟。另,第151圖與第15J圖所示之製程可以重複用在形 成第三金屬層、第四金屬層或者是更多的金屬層上。如果保護層 上方結構8僅包括兩金屬層(圖案化金屬層8〇1與圖案化金屬厣 802) ’ 一防護聚合物層(cap p〇iymer layer)99沈積在圖案化金屬層 101 200816374
JVlliUrA UO-UIJ TWA 8〇2(現在触頂端)以及未被圖案化金屬層_所覆蓋之聚合物層 98上,如第15K圖所示。聚合物層開口 99〇係形成在頂端聚合物 層99中’並暴露出作為連接外部電路的接觸接塾麵。在某些應 用上例如田厚金屬層咖為金時,可選擇性省略頂端聚合物層 99。第15Κ圖係揭露出同時具有細線路結構6與保護層上方結構 8的晶圓’其係以頂端聚合物層99之聚合物層開口 99〇暴露出接 觸接墊8000。 將晶圓鑛切(切割)成複數個單獨晶片,此單獨晶片的接觸接藝 _可_下列所述之方式連接外部電路,其係為:⑴一打線製 程的打線導線(金線、銘線或銅線);(2)其它基底上的凸塊(金凸塊、 銅凸塊、焊料凸塊或其它金屬凸塊),此基底可以是石夕晶片、石夕基 底、陶兗基底、有機基底、球型柵狀陣列(BGA)基底、可撓性(flexible) 基底、可撓性捲帶(flexible tape)或玻璃基底,且位在此基底上的凸 塊局度係介於1微米至3G微米之間,而时於5微絲2〇微米 之間為較佳者;(3)其它基底上的柱體(金柱、銅柱、焊料柱或其它 金屬柱),此基底可以是矽晶片、矽基底、陶瓷基底、有機基底、 球型栅狀陣列(BGA)基底、可撓性(flexible)基底、可撓性捲帶 (flexible tape)或玻璃基底,且位在此基底上的柱體高度係介於1〇 微米至200微米之間,而以介於30微米至120微米之間為較佳者; (4)導線架(lead frame)或一可挽性捲帶(flexible tape)之金屬導線 k上的凸塊(金凸塊、銅凸塊、焊料凸塊或其它金屬凸塊),此基底 102 200816374
ivicvj/\ υο-υ 1J f\VA 上的凸塊高度係介於1微米至30微米之間,而以介於5微米至如 微米之間為較佳者。 在某些應用中,形成在接觸接墊_〇上之接觸結構89可用 •於連接外部電路,如_说圖所示。一凸塊底層金屬層㈣啡列 „形成在接觸結構89下,用以作為黏著和擴散阻障之用。此接觸結 構89可以是:利用電鍍或網板印刷方式形成之焊料接墊(厚度 介於〇·1微米至30微米之間,而以介於丨微米至1〇微米之間為較 佳者)’或者是焊料凸塊(高度介於1〇微米至2〇〇微米之間,而以 介於30微米至120微米之間為較佳者)。接著,再利用一迴焊(s〇id沉 reflow)製程將其形成一球形的焊料球(baU_shaped s〇lder μ)。焊料 接塾或知料凸塊可以疋· 1·含錯量咼的焊料(highiea(js〇ifer),例如 含有重量百分比超過85%之錯成份的錫鉛合金(PbSn); 2·共晶焊料 (eutectic),例如含有重量百分比約37%之鉛成份與重量百分比約 63%之焊料成份的錫錯合金,3·無錯焊料(lead—freesoider),例如錫 , 銀合金(SnAS)或錫銅銀合金(SnCuAg)。另,凸塊底層金屬層891 可以是下列所述之複合層(由下到上之排列),包括:鈦/鎳、鈦_ 鎳、鈦鎢合金/鎳、鈦鎢合金/銅/鎳、鈦/鎳/金、鈦/銅/鎳/金、鈦鶴 合金/鎳/金、鈦鎢合金/銅/鎳/金、鈦/銅/鎳/把、鈦鎢合金/銅/錄/把、 絡/絡銅合金、錄凱合金/銅、錄/銅、錄凱合金/金、錄/金或錄/飽; (2)利用電鍍方式形成之金接墊(厚度介於〇·ι微米至1〇微米之間, 而以介於1微米至5微米之間為較佳者),或者是金凸塊(高度介於 103 200816374 wv/A^ 1 W/\ 5微米至40微米之間,而以介於10微米至2〇微米之間為較佳者)。 此外,凸塊底層金屬層891可以是:鈦、鈦鎢合金、鈕、氮化鈕、 鈦/銅/鎳之複合層(由下到上之排列)或鈦鎢合金/銅/鎳之複合層(由 下到上之排列),(3)利用植球製程(ball mounting)形成之金屬球 (metal ball)。此金屬球可以是一焊料球、表面塗佈一鎳層的一銅球 (copper ball)、表面塗佈一鎳層與一焊料層的一銅球或者是表面塗 佈一鎳層與一金層的一銅球。另,金屬球的直徑係介於1〇微米至 500微来之間,並以介於50微米至3〇〇微米之間為較佳者。此外, 金屬球可以直接焊接在由聚合物層開口 990所暴露出之接觸接墊 8000的表面上或者疋凸塊底層金屬層891上,而形成來焊接金屬 球的凸塊底層金屬層891可以是下列所述之複合層(由下到上之排 列),其係包括:鈦/鎳、鈦/銅/鎳、鈦鎢合金/鎳、鈦鎢合金/銅/錄、 鈦/鎳/金、鈦/銅/鎳/金、鈦鎢合金/鎳/金、鈦鎢合金/銅/錄/金、欽/ 銅/鎳/鈀、欽鎢合金/銅/鎳/鈀、鉻/鉻銅合金、鎳釩合金/銅、鎳/銅、 、臬飢a金/金、鎳/金或鎳/把。另外,在黏著金屬球之後,通常會需 要進行一迴焊(solder reflow)製程。 在形成接觸結構89之後,利用鋸切或切割的方式分割晶圓上 的晶片,以進行封裝或組裝來連接到外部電路,其中組裝的方法 可以疋打線(連接至外部有機、喊、玻璃切基底上的接墊,或 者是連接至一導線架或一可撓性捲帶的導線)、捲帶自動接合 (TAB)、捲帶式晶片載體(tape-chip-carrier,TCP)封裝 '玻璃覆晶封 104 200816374
〕f WA 裝(COG)、晶片直接封裝(COB)、球閘陣列基板覆晶封裝(flip chip on BGA substrate)、薄膜覆晶接合(C0F)、薄膜覆晶封裝(柳〇n flex)、堆疊型多晶片封裝結構(Chip-0n_chip stack如⑽皿㈤^ 石夕基底上堆疊型晶片封裝結構(chip谓_Si_substrate staek interconnection)等等。 在第15C圖至第15K圖中所示之浮凸製程中,其係揭露出形 成一圖案化金屬層的步驟是為:形成黏著/阻障/種子層一次,隨後 形成一光阻層以及電鍍此圖案化金屬層也是只有一次,最後再去 除光阻層,並將未被圖案化金屬層覆蓋之黏著/阻障/種子層去除。 此種型式的製程稱為單次浮凸製程(single_emb〇sspr〇cess),亦即此 製私在去除未被圖案化金屬層覆蓋的黏著/阻障/種子層之前,僅包 括一次的微影製程以及一次的電鍍製程。 一雙浮凸製程(double-embossing process)可以透過同一黏著/ 阻障/種子層來形成-圖案化金屬層與一金屬栓塞(viapiug),而在 去除未被圖案化金屬層覆蓋的黏著/阻障/種子層之前,完成兩次的 微影製程以及電鍍製程’其中第—次的微影製程與電難程是用 來形成_化金屬層’而第二次的微影製程與電鍍製糊是用來 形成金屬栓塞。 請同時參閱第16A圖至帛16D圖所示,其係揭露出在如第15A 圖或第1SB圖所示之晶圓10上形成保護層上方結構8的雙浮凸製 程。雙浮凸製程有和第15C圖至第15G圖所示之單次製程相同的 105
,TWA 200816374 製作步驟。在第1犯圖中,其係將光阻去除並留下未 層=2下的轉阻障/種子層觀。至此雙浮凸製程的^開始 與早次淨凸製程有所不同,請同時參閱第16A圖至第脱圖所示, 其^揭露雌域用—雙浮凸製郷成_化金顧⑽與金屬 栓塞898,以及制—單次浮凸製鄉献頂端之金屬層_的方 式三形成本發贿有實施财賴層上方之難化金屬層結構的 例利用第-次的微影製程與電鑛製程形成圖案化金屬層 801如第15D圖至第15G圖所示。接著,請同時參閱第财圖 與第16B圖所示’在黏著/阻障/種子層_的種子層以及利用電 鑛形成的厚金屬層8G12上’沈積—光阻層72,並對此光阻層π 進打圖案化’使光阻層72 ••⑴在厚金屬層觀上形成光阻層開 口 720,並利用光阻層開口 720暴露出厚金屬層8012 ;以及/或是 (2)在黏著/阻障/種子層隨的種子層上形成光阻層開口乃〇,,並 彻此光崎開υ 720,絲雌著/阻障/種子層·〗的種子層。 繼、、’I在光阻層72移除之前,實施第二次電鑛製程以在光阻層開 口 72〇内形成金屬栓塞_。另外,在黏著/阻障/種子層_的種 子層上亦可形成水平準位低於金屬栓塞_之—金屬層驟,此 金屬層可用在封震用途上。此金屬層可以是比厚金屬層 薄也T以疋比厚金屬層8012厚,當金屬層898,的厚度小於 厚金屬層8〇12的厚度時,例如小於5微米(在較佳的情況是介於1 微米至3微米之⑷,金屬層_,可朗來製作比厚金屬層8012 106 200816374
ivir,u/\ υο-υ i d TWA 、、t〇線i度1¾的連接線路(丨世饮⑺皿沈红⑽),然而當金屬層898,的厚 度大於厚金屬層8012的厚鱗,例如大於5微米(在触的情況是 介於5微米至10微米之間),金屬層_,可以用來製作比厚金屬 層觀電阻更低的連接線路。再來,請參閱第况圖所示,去除 光阻層72 ’以暴露出厚金屬層觀、金屬栓塞_、金屬層隊 以及未在厚金屬層’2與金屬層_,下的黏著/轉/種子咖1。 請參閱第16D圖所示’利用溼_(wet etch)以及/或是乾餘刻(dry etch)去除未在厚金屬層8〇12與金屬層離下的黏著/阻障/種子層 8011因此,圖案化金屬層8(n、金屬栓塞898與金屬層嫩形成 在第16D圖所示的這個階段中。繼續請參閱第i6E圖所示,一聚 合物層98形成在金屬栓塞_、金屬層_,、圖案化金屬層_ 以及暴露出的第-聚合物層95上。請參閱第脱圖所示,利用研 磨、機械研磨或化學機械研磨製程,平坦化聚合物層%的表面, 直至暴露出金屬栓塞898為止。再來,請同時參閱第恥圖至第 16K圖所示’其係揭露出利用如第况圖至第μ圖所述之相同 單謂凸製程形成-_化金柄的製作步驟。繼續,請參 閱第16L圖所示’最後沈積且圖案化一頂端聚合物層99以完成一 具有兩圖案化金屬層·,2的倾層上方結_。此外,在组 装(麵Wy)以及/或是封裝上,亦可如第况圖所示,形成-接觸 結構89在聚合物層開口 990暴露出的接觸接墊_〇上。另,第 i5D圖至第15G圖和第16A圖至第_圖所述之用來形成圖案化 107 200816374
1VJUUVJ/-L 1 TWA 金屬層801以及金屬栓塞898之雙浮凸製程的製作步驟,亦可重 複使用挪成第二圖案化金屬層(最頂端之金屬層)與第二金屬检 基(圖中未示)上’且此第二金屬栓塞可以用來作為連接至外部電路 的接觸結構。最後,有關第16A圖至第说圖的敛述與解說係適 用於本發明之所有實施例中。 請參閱第17A圖至第m圖所示,其係揭露出—保護層上方 結構8形成圖案化金屬層綱、圖案化金屬層8〇2以及圖案化金屬 層謝的製程步驟,其中圖案化金屬層觀細案化金屬層觀 是利用-雙浮凸製程來形成,而_化金屬層謝則是利用一單 予凸製私來形成。首先,如第15D圖至第15G圖和第隐圖至 第廳圖所述’彻第—次的雙浮凸製程來形成圖案化金屬層謝 乂及金屬权基898。接著,如第16E圖至第16F圖所示之製程步 驟在械♦合物層%之後,平坦化此聚合物層98,直至暴露 出金屬权基’為止。繼續請參閱第Μ圖所示,在形成圖案化 金屬層8〇2㈤的製長步驟係與第服圖以雙浮凸製程形成圖案化 金屬層8〇1金屬匕塞卿與聚合物層%的製程步驟相同。然而, 為了此奋、納名員外的金屬層,第i7A圖之圖案化金屬層謝與金 屬权基898的汉叶係略微地與帛晰圖之圖案化金屬層咖與金 屬栓塞898的設計有戶斥了门工士
坏不同。再來,請同時參閱第17A圖至第17G 圖所7^,重複第15D圖至第15G圖和第16A圖至第16D圖所述 之製程步驟⑽成1魏金屬層·、—金屬栓塞和一聚合 108 200816374 物層97,並暴露出金屬检塞897 。在苐17A圖中,其係以下列方
圖所示,沈積並圖案化一光阻層74, 乎至躅嚐即22 ;以及(4)去除 結構。再來,請參閱第17B 以形成光阻層開口 740在厚 金屬層8022上,或者是直接形成光阻層開口 74〇,在黏著/阻障/種 子層8021的種子層上。請參閱第17C圖,利用電賴方式,在光 阻層開口 740與光阻層開口 74〇’内形成金屬栓塞897與金屬層 897,,且此金屬層897,可以用來作為與金屬層_,相同的用途。 請同時參閱第17D圖至第i7E圖所示,去除光阻層%,並將未在 厚金屬層8022與金屬層897,下的黏著/阻障/種子層8〇21去除。請 同時參閱第17F圖至第17G圖所示,再來沈積一聚合物層97,並 平坦化此聚合物層97,直至暴露金屬栓塞897為止。接著,請同 時參閱第17H圖至第ΠΙ圖所示,其係揭露出使用一單次浮凸製 私末形成一圖案化金屬層803的步驟,敛述如下:(1)沈積黏著/阻 P早/種子層8031 ; (2)沈積並圖案化一光阻層;(3)電鍍形成一厚金 屬層8032,以及⑷去除光阻層’並以自我對準钱刻(seif_ajjgned etch) 的方式去除未在厚金屬層8032下之黏著/阻障/種子層8〇31。最 後,請參閱第17J圖所示,其係揭露出藉由沈積一頂端聚合物層 99 ’以及圖案化頂端聚合物層99形成聚合物層開口 990暴露出作 109 200816374
1VU-/VJ-T1. \JKJ-\J 1 u TWA 為連接線路(interconnection)連接至外部電路之一接觸接墊8000的 一完整結構。 請參閱第18A圖至第181圖所示,其係揭露出一保護層上方 結構形成圖案化金屬層801、圖案化金屬層802以及圖案化金屬層 803的另一種製程步驟,其中圖案化金屬層8〇1與圖案化金屬層 8〇3係利用一單次浮凸製程來形成,而第二層金屬層則是利用一雙 浮凸製程來形成。首先請參閱第18A圖所示,其係利用如第15D 圖至第15H圖所述之單次浮凸製程來形成圖案化金屬層8〇1。接 著,以第151圖所述之製程步驟,沈積形成一聚合物層兇,並對 聚合物層98進行圖案化,以形成聚合物層開口 98〇暴露出圖案化 金屬層801。然而’為了能容納一額外的金屬層,第i8A圖之圖 案化金屬層與聚合物制σ 98〇的設計係錢地與第i5i圖之 =案化金屬層801與聚合物層開口 980岐計有所不同。再來, 錄閱第圖至第18G圖所示,其係揭露出使用—雙浮凸製矛。 =成-圖案化金屬層802以及一金屬栓塞_的製程步驟』 =下:⑴請參閱第18B圖所示,沈積形成1綠障/種子 I圖所示’ _ —_ 72,並對光阻層 進仃圖案化以形成光阻層開口 720,接著在光阻 開d 7?n次^且層72的光阻層 20内电鑛一厚金屬層8〇22 ;以及⑶去除光随 如第闰a- 且層72,以形成 弟1犯圖所不之結構。再來,請參閱第18 、風 〜光阻層73,並圖宰化此央卩厣7 不,沈積形成 口茶化此先阻層73以形成光p且層開口 73〇在厚金 110 200816374
1 j 1WA 屬層8022上,以及/或是形成光阻層開口 73〇,在黏著/阻障/種子層 8021的種子層上。繼續,利用電鍍的方式,在光阻層開口 730、 730’内形成金屬栓塞897與金屬層(metal piece)897,,而此金屬層 897’可以用來作為如第16D圖所述之金屬層898,的相同用途。請 參閱第18F圖至第18G圖所示,去除光阻層73,以及將未在厚金 屬層8022與金屬層897’下的黏著/阻障/種子層8〇21去除。請參閱 第18H圖所示,再來沈積一聚合物層97,並平坦化此聚合物層97 直至暴露金屬栓塞897為止。最後,請參閱第181圖所示,其係揭 露出利用第17H圖至第171圖所述之單次浮凸製程形成圖案化金 屬層803,並藉由沈積一頂端聚合物層99以及圖案化此頂端聚合 物層99形成聚合物開口 990暴露出作為連接線路(interc〇nneeti()n) 連接至外部電路之一接觸接墊8000的一完整結構。 請同時參閱第19A圖至19G圖所示,其係揭露出在如第15A 圖或第15B圖所示之晶圓10上形成一保護層上方結構8的製程, 其中圖案化金屬層801是利用-雙浮凸製程來形成,而圖案化金 屬層802則是利用一單次浮凸製程來形成。首先,在第19八圖中, 利用第15D圖至第BG圖和第16A圖至第16F圖所述之雙^凸製 程步驟形成圖案化金屬層801、金屬栓塞898、金屬層8卯,和聚人 物層98。接著,請同時參閱第19A圖至第19G圖所示,其係利用 如第15C圖至第15K圖所述之相同單次浮凸製程步驟形成一圖案 111 200816374
XTXX-/Vj.i v v/vr-\/ x u TWA 化金屬層802、一聚合物層97、-頂部頂端聚合物層99及-聚合 物層開口 990暴露出接觸接墊8〇〇〇,在此不再詳加敘述。 取後,請參閱19H圖所示,將晶圓鋸切(切割)成複數個單獨 曰曰片,並透過單獨晶片上的接觸接墊8〇〇〇連接外部電路,例如利 用打線製程的打線導線89,(如金線、鋁線或銅線)連接外部電路。 接下來,請參閱第21A圖至第21M圖所示,其係為本發明綜 。上述各實施例與保護層上方結構之技術内容而應用在動態隨機 存取記憶體(DRAM)晶片上之一範例。首先請參閱第21A圖所示, 在如第15A 或第现圖所示之晶圓1〇巾具有複數動態隨機存 取圮憶體單元(圖中未示)、複數晶片接外電路4〇以及複數内部電 路20,另有至少一電子保險絲(electrical f^se,及至少一 雷射保險絲(laser fijSe)26分別形成在晶圓1〇的細線路結構6内, 且此細線路結構6包括有四個接點,分別為第一接點、第二接點、 第一接點與第四接點(圖中未示),而電子保險絲25包括有一第一 、 端點與一第二端點(圖中未示),並利用此電子保險絲25的第一端 “、、占與第二端點分別連接細線路結構6的第一接點與第二接點(比如 是細線路結構6中的一第一細線路金屬層之一第一接點及一第二 接點),此外雷射保險絲26也包括有一第一端點與一第二端點(圖 中未示),亦利用此雷射保險絲26的第一端點與第二端點分別連接 細綠路結構6的第三接點與第四接點(比如是細線路結構6中的一 弟二細線路金屬層之-第-接點及-第二接點),至於有關晶圓1〇 112 200816374
lVLC,U/\ uo-u 1D TWA 的結構及形成方法請參考上述第15A _内容所述,而設於基底 1上的内部電路20請參考第15圖系列中有關内部電路2〇的部 分,晶片接外電路,部分騎參考第三實施例中有關晶片接外 電路40的相關部分。 在上述内容巾,電子舰絲25是力厚度介於埃至2,000 埃之間的一多晶石夕(p〇lysilicon)層251以及位於多晶石夕層251上而 厚度介於1,000埃至3,000埃之間的一金屬石夕化(silicide)層252構 成,其中金屬石夕化層252的材質包括鈦、在古、鎳或鶴,而電子保 險絲25在未燒斷前的片電阻係介於丨歐姆至15歐姆之間,此外 在電子保險絲25上以及/或是下具有介電常數小於3的—絕緣層, 此絕緣層包括一氧矽化合物。另,雷射保險絲26的材質包括銅、 鋁或夕日日矽’且保濩層5的一開口 526形成在此雷射保險絲26上, 此開口 526係暴露出位在雷射保險絲26上的-氧化石夕(smcon oxide)層(圖中未示)。 接著,在繼續後續步驟之前,進行第一次晶圓電性測試,以 找出晶圓10内完全好的晶粒、完全壞的晶粒以及可修復的晶粒, 並對了修復的晶粒進行雷射修補(laser repair)。雷射修補是以雷射 燒斷雷射保險絲26的方式,使雷射保險絲26的第一端點與第二 端點形成斷路,如第21B圖所示,令可修補的晶粒變成完全好的 晶粒。再來,請參閱第21C圖所示,形成一聚合物層95在保護層 5、保護層開口 50所暴露出之金屬接墊6〇()以及開口 526所暴露 113 200816374
VU-V 1 J TWA 出之氧化矽層上,然後對此聚合物層95進行圖案化,使聚合物層 95形成複數聚合物層開口 950。繼續,請參閱第21D圖所示,形 成一黏著/阻障/種子層8011在聚合物層95以及聚合物開口 950暴 露出的部分上,然後請參閱第21E圖所示,在黏著/阻障/種子層 soil上形成一圖案化的光阻層71,並在此光阻層71的光阻層開 口 710内沈積一厚金屬層8〇12,如第21F圖所示。請同時參閱第 21G圖至第21H圖所示,去除光阻層71,然後將未在厚金屬層8〇12 下的黏著/阻障/種子層8011去除,進而形成圖案化金屬層8〇1,此 圖案化金屬層801包括圖案化金屬層8〇ia(包含厚金屬層8〇i2a及 黏著/阻障/種子層8〇lla)與圖案化金屬層8〇lb(包含厚金屬層 8012b及黏著/阻障/種子層8〇llb)。其中,圖案化金屬層8〇1&用於 相互連接内部電路2〇,並使内部電路20可透過圖案化金屬層801 a 傳輸汛號或資料,或是藉由圖案化金屬層8〇la提供内部電路2〇 所需之電源’而圖案化金屬層801b則作為重新配置線路之用,使 連接晶片接外電路40的金屬接墊600利用重配置線路重新定位到 一不同位置的接觸接墊。請參閱第211圖所示,形成一頂端聚合物 層"在暴露出之聚合物層95以及圖案化金屬層8〇1(包括801a與 8〇lb)上’然後圖案化此頂端聚合物層99,以形成聚合物開口 990 暴鉻出圖案化金屬層801b連接至外部電路的一接觸接墊8〇〇〇。接 著,可選擇進行第二次晶圓電性測試,以找出晶圓1〇内完全好的 日日粒、70全壞的晶粒以及可修復的晶粒,並對晶圓10内可修復的 114 200816374
ivix^vj/i, υυ-υ i J TWA 晶粒進行電子修補(Ε_— repair),其方式是在5〇微秒至誦微 秒時間内’施加介於0.05安培至2安培的一電流通過電子保險絲 25(以在1〇〇微秒至簡微秒時間内,施加介於〇 ι安培至1安培 的龟机通過电子保險絲25為車父佳者),使電子保險絲%燒斷, •讓電子保險絲25的金屬魏層252形成-缺口 252,,令電子保險 絲25的第一端點與第二端點之間的電流是透過多晶石夕層251傳 ,’而金屬魏層252形成斷路,如第2U圖所示,讓可修復的 晶粒變成完全好的晶粒。此時’燒斷之電子紐絲Μ的片電阻是 纽100歐姆至1G,_歐姆之間。接著,進行後續的晶圓鑛切(切 驟另,亦可在進行晶圓鋸切(切割)前選擇性進行第三次晶 圓電性測試,以找出晶圓10内完全好的晶粒、完全壞的晶粒以及 可修復的晶粒。 請參閱第21K圖所示,將完成保護層上方結構的晶圓1〇鑛切 (切割)成複數個晶片10,,且該些晶片1〇,的接觸接塾_〇可利用 丁線製私的打線^線(金線、銘線或銅線)連接至外部電路,另外 此時可以選擇性將前述第三次晶圓電性測試所找出之完全壞的晶 粒於晶_切(切割)後予以捨棄,以節省後續步驟於此完全壞的晶 粒上進行封裂的費用。請參閱瓜圖所示,利用—黏著層n將晶 片1〇固定在一封裝基板上,例如有機基板13,接著進行打線步 驟’以一打線導線89,連接接觸接墊麵與接墊15。繼續,進行 封裝步驟(例如球閘陣列封裝,BGA),以一封裝層17封裝固定在 115 200816374
IVi_|_/VJ/-V \J\J-\J 1 j TWA 有機基板13上的晶片l〇’。此外,固定在有機基板13上的晶片1〇, 亦可疋堆豐型式的兩個晶片1〇’或者是多個晶片10’。請參閱第 21M圖所示,其係為兩晶片10’利用墊高墊19堆疊形成在有機基 板13上的一範例,如圖所示,兩晶片ι〇,均利用打線導線的,連接 接觸接墊8000與同一接墊15,惟此兩晶片1〇,的打線導線89,亦 可分別連接不同的接墊15上,而非連接到同一接墊15上。另, 上述的封裝基板亦可以是導線架(leadfeame),而墊高墊的材質 比如石夕或銅。 睛參閱第21N圖所示,其係為第21L圖應用在-動態隨機存 取記憶體的俯視示意圖,如圖所示,一動態隨機存取記憶體的輸 入/輸出接墊是沿著祕賴存取記㈣的巾心線設置,然而利用 第21L圖所不之晶片1〇,,動態隨機存取記憶體可以透過作為重新 配置線路之圖案化金屬層麵將位於中央的輸入/輸出接墊重新 配置到周圍的輪入/輸出祕,令動態隨機存取記憶體可使用在封 裝(例如堆疊封裝)中的打線接合上。 ^在疋成封裝步驟之後,進行第一次晶片電性測試,並筛選出 ^王好的日日片1G、完全壞的晶片1G,以及可修復的晶片10,,接 :將好的晶片1G’進行預燒(bum_in),並於完成預燒後,再次進行 晶片電性測試,以挑選出品質良好的晶片10,。至於第-次晶片電 L W之可修復的晶片丨Q,則再次進行上述的電子修補步 使此可修復的晶片10,變成好的晶片ίο,,接著可選擇進行第 116 200816374
XYMMJ^Jrx TWA 二次晶片細m,峨额確實變餅㈣⑹ 變成好的晶片1G,進行預燒,並於完成職後,再次進Γ將f 測試,以挑選出品質良好的晶片1〇,。 仃曰曰片電性 上述的方法以及詳細說日騰了可應 體之外,亦可應用於其它類型的記憶體上,例如 態隨機存取記㈣,翁是翻在—邏輯(1。㈣晶、靜 【圖式簡單說明】 第1A圖為習知具有-穩壓器或變壓器的電路示意圖。 第1B圖為本發明具有—穩壓器或變壓器的電路示意圖。 第1C圖為本發明利用保護層上方金屬線路或平面輪送電壓* 和接地參考電壓Vss結構的電路示意圖。 f 2A圖為習知具有一穩壓器或變壓器的俯視示意圖。 ^ 2B圖為本發明具有一穩壓器或變壓器的俯視示意圖。 第2C圖為本發明利用保護層上方金屬線路或平面輸送電壓Vcc 和接地參考電壓Vss結構的俯視示意圖。 =3A圖為習知具有一穩壓器或變壓器的剖面示意圖。 第3B圖為本發明具有一穩壓器或變壓器的剖面示意圖。 第3C圖為本發明利用保護層上方金屬線路或平面輸送電壓Μ 和接地參考電壓Vss結構的剖面示意圖。 第3D圖為本發明具有—穩壓器或變壓器的剖面示意圖。 弟4圖為本發明之變壓器。 第5A圖為習知内部電路的電路示意圖。 117 200816374
丄vjj^vj/w/u-u 1」rWA 第5B圖為本發明第二實施例之一電路示意圖。 第5C圖為本發明之反相器。 第5D圖為本發明之内部驅動器。 第5E圖為本發明之内部三態緩衝器。 第5F圖為本發明之一記憶體單元透過内部三態緩衝器、保護層上 的金屬線路或平面以及保護層下的細線路金屬結構連接到一内部 電路之電路示意圖。 第5G圖為本發明之一記憶體單元透過通過電路、保護層上的金屬 線路或平咖絲騎下的崎路金屬結構連翻—内部電路之 電路不意圖。 第5H圖為本發明之一記憶體單元透過閃鎖電路、保護層上的金屬 線路或平面以及保護層下的細線路金屬結構連接到一内部 電路示意圖。 第51圖為本發明之一記憶體單元透過通過電路、内部驅動器、保 、韻上的金屬線路或平面以及保護層下的細線路金屬結構連接到 一内部電路之電路示意圖。 第5J圖為本發明之一記憶體單元透過閂鎖電路、内部驅動器、保 遵層上的金屬線路或平祕及保護層下的細線路金屬結構連接到 一内部電路之電路示意圖。 第5K圖為本發明第二實施例之一電路示意圖。 第5L圖為本發明之内部接收器。 118 200816374
jvLbUA υο-υ i ^ fWA 第5M圖為本發明之内部三態緩衝器。 第 圖為本發明之一内部電路透過保護層下的細線路金屬結 構保屢層上的金屬線路或平面以及内部三態缓衝器連接到一記 fe體單元之電路示意圖。 第5〇圖為本發明之—内部電路透過保護層下的細線路金屬結 構保4層上的金屬線路或平面以及通過電路連接到一記憶體單 元之電路示意圖。 第5P圖為本發明之一内部電路透過保護層下的細線路金屬結構、 保護層上的金屬線路或平面以及閃鎖電路連接到一記憶體單元之 電路示意圖。 ^ 5Q 發$之—畴電路透聰護層下的細線路金屬結 構、保瘦層上的金屬線路或平面、内部接收器以及通過電路連接 到一記憶體單元之電路示意圖。 第5R圖為本發明之_内部電路透過保護層下的細線路金屬結 構、保屢層上的金屬線路或平面、内部接收器以及閃鎖電路連接 到一記憶體單元之電路示意圖。 第5S圖為本發明利用保護層上方的金屬線路或平面連接類比電路 之電路示意圖。 第5T圖為本發明之運算放大器。 第6A圖為習知内部電路的俯視示意圖。 第6B圖為本發明第二實施例之俯視示意圖。 119 200816374
iviJD^a/\ υυ-υ i j TWA 第7A圖為習知内部電路的剖面示意圖。 第7B圖為本發明第二實施例具有單層圖案化金屬層之剖面示意 圖。 第7C圖為本發明第二實施例具有兩層圖案化金屬層之剖面示意 圖。 第7D圖為本發明第二實施例在保護層和最底層圖案化金屬層之 間具有一聚合物層的剖面示意圖。 第8A圖為習知晶圓的電路示意圖。 第8B圖為本發明第三實施例之一電路示意圖。 第8C圖為本發明第三實施例之一電路示意圖。 第8D圖為本發明第三實施例之一電路示意圖。 第8E圖為本發明第三實施例之一電路示意圖。 第8F圖為本發明第三實施例之一電路示意圖。 第9A圖為習知晶圓的俯視示意圖。 第9B圖為本發明第三實施例之一俯視示意圖。 第9C圖為本發明第三實施例之一俯視示意圖。 第9D圖為本發明第三實施例之一俯視示意圖。 第10A圖為習知晶圓的剖面示意圖。 第10B圖為本發明第三實施例具有單層圖案化金屬層之剖面示意 圖0 120 200816374
丄w-V/U X'WA 第IOC圖為本發明第三實施例具有兩層圖案化金屬層之剖面示意
圖0 W 第10D圖為本發明第三實施例在保護層和單層圖案化金屬層 層之間具有一聚合物層的剖面示意圖。 一 第10E圖為本發明第三實施例在保護層和兩層圖案化金屬層最广 層之間具有一聚合物層的剖面示意圖。 曰氐 第10F圖為習知晶圓具有一打線接合的剖面示意圖。 第髓圖為本發明第三實施例具有一打線接合的剖面示意圖。 第腦圖為本發明第三實施例具有一打線接合的剖面示意圖。 々第彻圖為本發明第三實施例具有一打線接合的剖面示意圖。 第11A圖為本發明之晶片接外驅動器。 第11B圖為本發明之晶片接外接收器。 第11C圖為本發明之晶片三態緩衝器。 第11D圖為本發明之晶片接外驅動器。 第11E圖為本發明之晶片三態緩衝器。 第11F圖為本發明之靜電放電防護電路。 第11G圖為本發明之串聯驅動器。 第12A圖為驾知外部供應電源直接輸入電壓到内部電路且具有一 靜電放〇域電路爾外部供應電源所產生之賴或電流突波的 電路示意圖。 第12B圖為本發明第四實施例之-電路示意圖。 121 200816374
ivjudvj/\ υυ-w i j TWA 第12C圖為本發明第四實施例之一電路示意圖。 第12D圖為本發明第四實施例具有兩靜電放電防護電路之電路示 意圖。 第12E圖為本發明之靜電放電防護電路。 第13A圖為習知外部供應電源直接輸入電屢到内部電路且具有一 靜電放電防護電路髓外部供應魏所產生之賴或電流突波的 俯視不意圖。 第13B圖為本發明第四實施例之一俯視示意圖。 第13C圖為本發明第四實施例之一俯視示意圖。 第14A圖為習知外部供應電源直接輸入電壓到内部電路且具有一 靜電放物護電路獅外部絲魏難生之龍或電流魏的 剖面示意圖。 第14B圖為本發明第四實施例之一剖面示意圖。 第14C圖為本發明第四實施例之一剖面示意圖。 第14D圖為本發明第四實施例之一剖面示意圖。 第15A圖為一晶圓之剖面示意圖。 弟15B圖為一晶圓之剖面示意圖。 第15C _至第况圖為本發明形成保護層上方結 驟。 第慰圖至第16L圖為本發明形成保護層上方結構之—製程步驟。 弟W圖至帛17J圖為本發明形成保護層上方結構之—製程步驟。 122 200816374 XVXJ-/VJiT. v/vr-v/ Jl 第18A圖至第181圖為本發 第嫩图η 層方結構之一製程步驟。 弟目至弟191圖為本發明形成保護層上方結構之一製程 第20圖為本發明之一剖面示意圖。 Υ 第21Α圖至第21Μ圖為本發明細於_隨機存取記憶體之流程 不意圖。 第21Ν圖為本發明應用於動態隨機存取記憶體之俯視示意圖。 【主要元件符號說明】 1基底 2’金氧半電晶體 6細線路結構 10晶圓 11黏著層 15接塾 19墊高墊 21内部電路 23内部電路 25電子保險絲 3〇細線路介電層 40晶片接外電路 42晶片接外電路 44靜電放電防護電路 2元件層 5保護層 8保護層上方結構 1〇,晶片 13有機基板 17封裝層 20内部電路 22内部電路 24内部電路 26雷射保險絲 3〇’ 開口 41穩壓器或變壓器 43晶片接外電路 45靜電放電防護電路 123 200816374
jvLbUA υο-υ 131WA 50保護層開口 60’導電栓塞 61’細線路金屬結構 63細線路金屬結構 69細線路金屬結構 72光阻層 74光阻層 81金屬線路或平面 83金屬線路或平面 83t重配置金屬線路 89’打線導線 90聚合物層 97聚合物層 99頂端聚合物層 201源極 \ 203閘極 212内部驅動器 213内部三態緩衝器 214感測放大器 216通過電路 217閂鎖電路 60細線路金屬層 61細線路金屬結構 62細線路金屬結構 66金屬頂層 71光阻層 73光阻層 80圖案化金屬層 82金屬線路或平面 83r金屬線路或平面 89接觸結構 89t錫鉛凸塊 95聚合物層 98聚合物層 200内部結構 202汲極 211反相器 212’内部接收器 213’内部三態緩衝器 215靜態隨機存取記憶體單元 216’通過電路 217’閂鎖電路 124 200816374· 218運算放大器 251多晶矽層 252’ 缺口 410參考電壓產生器 421晶片接外驅動器 421”第二級 422’第一級 511保護層開口 514保護層開口 519’保護層開口 522保護層開口 526 開口 531保護層開口 532保護層開口 534保護層開口 539保護層開口 549保護層開口 559保護層開口 600金屬接墊 602細線路金屬層 602y細線路金屬層 219差動電路 252金屬砍化層 400晶片接外結構 410’電流鏡電路 421’第一級 422晶片接外接收器 422”第二級 512保護層開口 519保護層開口 521保護層開口 524保護層開口 529保護層開口 53Γ保護層開口 532’保護層開口 534’保護層開口 539’保護層開口 549’保護層開口 559’保護層開口 601w細線路金屬層 602x細線路金屬層 602z細線路金屬層 125 200816374
丄νΐϋ\α/\ υυ-υ 1 j J"WA 611細線路金屬結構 612a細線路金屬結構 612c細線路金屬結構 618細線路金屬結構 619’細線路金屬結構 622細線路金屬結構 622b細線路金屬結構 624細線路金屬結構 631細線路金屬結構 632細線路金屬結構 632b細線路金屬結構 632a,細線路金屬結構 632c’細線路金屬結構 634’細線路金屬結構 639細線路金屬結構 649細線路金屬結構 659細線路金屬結構 661金屬頂層 664金屬頂層 669’金屬頂層 720光阻層開口 612細線路金屬結構 612b細線路金屬結構 614細線路金屬結構 619細線路金屬結構 621細線路金屬結構 622a細線路金屬結構 622c細線路金屬結構 629細線路金屬結構 631’細線路金屬結構 632a細線路金屬結構 632c細線路金屬結構 632b’細線路金屬結構 634細線路金屬結構 638細線路金屬結構 639’細線路金屬結構 649’細線路金屬結構 659’細線路金屬結構 662金屬頂層 669金屬頂層 710光阻層開口 720’光阻層開口 126 200816374
1VU_/VJ7-L V/WU 1 U TWA 730光阻層開口 740光阻層開口 8〇1圖案化金屬層 801b圖案化金屬層 802圖案化金屬層 8〇2y圖案化金屬層 803圖案化金屬層 812圖案化金屬層 831圖案化金屬層 831b圖案化金屬層 832a圖案化金屬層 891凸塊底層金屬層 897’金屬層 898’金屬層 980聚合物層開口 2101 N型金氧半電晶體 2103N型金氧半電晶體 2104P型金氧半電晶體 2107N型金氧半電晶體 2109’N型金氧半電晶體 2111 N型金氧半電晶體 730’光阻層開口 740’光阻層開口 801a圖案化金屬層 801w圖案化金屬層 802x圖案化金屬層 802z圖案化金屬層 811圖案化金屬層 821圖案化金屬層 831a圖案化金屬層 832圖案化金屬層 832b圖案化金屬層 897金屬栓塞 898金屬栓塞 950聚合物層開口 990聚合物層開口 2102P型金氧半電晶體 2103’N型金氧半電晶體 2104’P型金氧半電晶體 2108P型金氧半電晶體 2110’P型金氧半電晶體 2112P型金氧半電晶體 127 200816374 ±r±±^/Kjjr\ \j\j~kj x u 2113N型金氧半電晶體 2115Ν型金氧半電晶體 2117Ν型金氧半電晶體 2119Ν型金氧半電晶體 2121 Ν型金氧半電晶體 2123行選擇電晶體 2124’Ν型金氧半電晶體 2126 Ρ型金氧半電晶體 2128Ρ型金氧半電晶體 2129’Ν型金氧半電晶體 2130’Ν型金氧半電晶體 2132Ρ型金氧半電晶體 2134電阻器 2136Ρ型金氧半電晶體 4102 Ρ型金氧半電晶體 ν 4104Ρ型金氧半電晶體 4106Ρ型金氧半電晶體 4108Ν型金氧半電晶體 4110Ρ型金氧半電晶體 4112電導電晶體 4201 Ν型金氧半電晶體 2114Ρ型金氧半電晶體 2116Ρ型金氧半電晶體 2118Ρ型金氧半電晶體 2120Ν型金氧半電晶體 2122行選擇電晶體 2124Ν型金氧半電晶體 2125Ν型金氧半電晶體 2127Ν型金氧半電晶體 2129Ν型金氧半電晶體 2130Ν型金氧半電晶體 2131 Ρ型金氧半電晶體 2133電容器 2135Ν型金氧半電晶體 4101 Ρ型金氧半電晶體 4103 Ρ型金氧半電晶體 4105Ρ型金氧半電晶體 4107Ν型金氧半電晶體 4109Ρ型金氧半電晶體 4111電導電晶體 4199節點 4202Ρ型金氧半電晶體 128 200816374
丄υϋ—U 1J IWA 4203 N型金氧半電晶體 4205 N型金氧半電晶體 4207 N型金氧半電晶體 4209 N型金氧半電晶體 4331逆偏壓二極體 4333逆偏壓二極體 6121細線路金屬結構 6121b細線路金屬結構 6141細線路金屬結構 6190,金屬接墊 6191細線路金屬結構 6321細線路金屬結構 6321b細線路金屬結構 6341細線路金屬結構 6391細線路金屬結構 6490金屬接塾 8000接觸接墊 8011’凹陷部 8011b黏著/阻障/種子層 8012a厚金屬層 8021黏著/阻障/種子層 4204 P型金氧半電晶體 4206 P型金氧半電晶體 4208 P型金氧半電晶體 4210P型金氧半電晶體 4332逆偏壓二極體 6111細線路金屬結構 6121a細線路金屬結構 6121c細線路金屬結構 6190金屬接墊 6290金屬接墊 6311細線路金屬結構 6321a細線路金屬結構 6321c細線路金屬結構 6390金屬接墊 6391,細線路金屬結構 6490’金屬接墊 8011黏著/阻障/種子層 8011a黏著/阻障/種子層 8012厚金屬層 8012b厚金屬層 8022厚金屬層 129
“TWA 200816374 8031黏著/阻障/種子層 8110接觸接墊 8112厚金屬層 8121黏著/阻障/種子層 8211黏著/阻障/種子層 8310接觸接墊 8311a黏著/阻障/種子層 8312厚金屬層 8312b厚金屬層 8321黏著/阻障/種子層 8321b黏著/阻障/種子層 8322a厚金屬層 9511聚合物層開口 9514聚合物層開口 9519’聚合物層開口 9532聚合物層開口 9539聚合物層開口 9549聚合物層開口 9831聚合物層開口 9839聚合物層開口 9919聚合物層開口 8032厚金屬層 8111黏著/阻障/種子層 8120接觸接墊 8122厚金屬層 8212厚金屬層 8311黏著/阻障/種子層 8311b黏著/阻障/種子層 8312a厚金屬層 8320接觸接墊 8321a黏著/阻障/種子層 8322厚金屬層 8322b厚金屬層 9512聚合物層開口 9519聚合物層開口 9531聚合物層開口 9534聚合物層開口 9539’聚合物層開口 9829聚合物層開口 9834聚合物層開口 9849’聚合物層開口 9929聚合物層開口 130 ινΐΓ/〇/\ υο-υ ι j Γ WA 9939聚合物層開口 9939’聚合物層開口 9949聚合物層開口 9949’聚合物層開口 200816374 131

Claims (1)

  1. 200816374 十、申請專利範圍 1· 一種線路元件,包括: 一穩壓器; 一金氧半導體(M0S)元件; 弟一金屬線路,連接該穩壓器; 一第二金屬線路,連接該金氧半導體元件; 一保護層,位在該穩壓器、該金氧半導體树、該第 一金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 2·如申請專利範圍第i項所述之線路元件,其中,該穩壓 器輸出-電壓值時’該電壓值與—設定目標電壓值之間 的差值除以該設定目標電壓值之百分比係小於1〇%。 3·如申請專利範圍第2項所述之線路元件,其中,該穩壓 器之該設定目標電壓值係介於〇· 5伏特至1〇伏特之間。 4·如申請專利範圍第2項所述之線路元件,其中,該穩壓 器之該設定目標電塵值係介於〇. 5伏特至5伏特之間。 5·如申請專利範圍第1項所述之線路元件,更包括一反或 閘(NOR gate),該反或閘係至少由該金氧半導體元件所 構成。 6·如申請專利範圍第1項所述之線路元件,更包括一或閘 (OR gate),該或閘係至少由該金氧半導體元件所構成。 7·如申請專利範圍第1項所述之線路元件,更包括一且閘 132 200816374 (AND gate),該且閘係至少由該金氧半導體元件所構成。 8·如申請專利範圍第1項所述之線路元件,更包括一反及 閘(NAND gate),該反及閘係至少由該金氧半導體元件 所構成。 9·如申請專利範圍第1項所述之線路元件,更包括一内部 電路(internal circuit),該内部電路係至少由該金氣 半導體元件所構成。 10· 如申請專利範圍第9項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),该 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇. 1至5之間。 11. 如申請專利範圍第9項所述之線路元件,其中,该 金氧半導體元件包括一 N型金氧半導體元件(NMOS),该 N型金氧半導體元件之通道宽度(Channel width)/通遂 長度(Channel length)比值係介於〇. 2至2之間。 12. 如申請專利範圍第9項所述之線路元件,其中,该 金氧半導體元件包括一 P型金氧半導體元件(PMOS),该 P型金氧半導體元件之通道寬度(Channel width)/通遂 長度(Channel length)比值係介於0. 2至10之間。 13. 如申請專利範圍第9項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道寬度(Channel width)/通遂 長度(Channel length)比值係介於0. 4至4之間。 14. 如申請專利範圍第9項所述之線路元件,其中,流 133 200816374 經該第三金屬線路之電流流通量係介於50微安培至2 毫安培之間。 15. 如申請專利範圍第9項所述之線路元件,其中,流 經該第三金屬線路之電流流通量係介於100微安培至1 毫安培之間。 16. 如申請專利範圍第1項所述之線路元件,更包括一 電源管理晶片(power management chip),該電源管理 晶片係至少由該金氧半導體元件所構成。 17. 如申請專利範圍第16項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於4, 000至400, 000之間。 18. 如申請專利範圍第16項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於4, 000至40, 000之間。 19. 如申請專利範圍第16項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於2, 000至200, 000之間。 20. 如申請專利範圍第16項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於2, 000至20, 000之間。 134 200816374 21. 如申請專利範圍第16項所述之線路元件,其中,流 經該第三金屬線路之電流係介於500毫安培至50安培 之間。 22. 如申請專利範圍第16項所述之線路元件,其中,流 經該第三金屬線路之電流係介於500毫安培至5安培之 間。 23. 如申請專利範圍第1項所述之線路元件,更包括一 電源供應晶片(power supply chip),該電源供應晶片 係至少由該金氧半導體元件所構成。 24. 如申請專利範圍第23項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於4, 000至400, 000之間。 25. 如申請專利範圍第23項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channe 1)之宽度/長度之比值 係介於4, 000至40, 000之間。 26. 如申請專利範圍第23項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於2, 000至200, 000之間。 27. 如申請專利範圍第23項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件通道(Channel)之寬度/長度之比值 135 200816374 係介於2, 000至20, 000之間。 28· 如申請專利範圍第23項所述之線路元件,其中,該 第三金屬線路之電流流通量係介於500毫安培至50安 培之間。 29· 如申請專利範圍第23項所述之線路元件,其中,該 第三金屬線路之電流流通量係介於500毫安培至5安培 之間。 • 如申請專利範圍第1項所述之線路元件,其中,該 第一金屬線路包括厚度係介於〇·〇5微米至2微米之間 的一鋁層。 31 • 如申請專利範圍第1項所述之線路元件,其中,該 第一金屬線路包括厚度係介於〇 〇5微米至2微米之間 的~'钢層。 32 • 如申請專利範圍第1項所述之線路元件,其中,該 第—金屬線路包括厚度係介於0· 05微米至2微米之間 的一鋁層。 33 :如申請專利範圍第1項所述之線路元件,其中,該 第一金屬線路包括厚度係介於0 05微米至2微米之間 的一銅層。 34'^如申請專利範圍第1項所述之線路元件,其中,該 第三金屬線路之材質包括金。 35'如申請專利範圍第1項所述之線路元件,其中,該 第三金屬線路之材質包括銅。 36.如申請專利範圍第」項所述之線路元件,其中,該 136 200816374 第二金屬線路之材質包括銀。 37·如中請專利範圍第i項所述之線路元件,其中,該 第二金屬線路之材質包括鉑。 38·如申請專利範圍帛1項所述之線路元件,其中,該 第二金屬線路之材質包括鈀。 39·如申請專利範圍第1項所述之線路元件,其中,該 第三金屬線路之材質包括鎳。 40·如申清專利範圍第1項所述之線路元件結構,其 中,該第三金屬線路包括一第一金屬層及一第二金屬 層,該第二金屬層位在該第一金屬層上。 41 ·如申請專利範圍第40項所述之線路元件結構,其 中’該第二金屬層包括厚度介於1.5微米至15微米之 一金層。 42·如申請專利範圍第40項所述之線路元件結構,其 中该第二金屬層包括厚度介於1·5微米至50微米之 一銅層。 43·如申凊專利範圍第40項所述之線路元件結構,其 中,該第二金屬層包括厚度介於15微米至15微米之 一銀層。 44·如申請專利範圍第40項所述之線路元件結構,其 中’該第二金屬層包括厚度介於丨· 5微米至15微米之 一鉑層。 “ 45· 如申請專利範圍第40項所述之線路元件結構,其 中,該第二金屬層包括厚度介於L 5微米至15微米之 137 2o〇816374 一鈀層。 如申凊專利範圍第4〇項所述之線路元件 ,該第二金屬層包括厚度介於05微其 鎳層。 〇儆未之一 47 * 中中料㈣圍第4G項所述之料元件結構,复 —-金屬層包括厚度介於請微 = 之一鈦鎢合金層。 .8微未 8中,如申請專利範圍第4〇項所述之線路元件結構其 ’該第-金屬層包括厚度介於〇 〇2微米至 : 之一鈦金屬層。 微未 49 . •中,=科難圍第4〇項所敎線^件結構,其 f第一金屬層包括厚度介於0.02微米至0 8微乎 之—氮化鈦層。 ' 5〇 中,如申>請專利範圍第4〇項所述之線路元件結構,其 ,该第-金屬層包括厚度介於G G2微米至Q. 之一鈕金屬層。 51 中,如申,專利範圍第40項所述之線路元件結構,其 ’該弟一金屬層包括厚度介於〇 〇2微米至U微米 之一氮化鈕層。 52 中,如申,專利範圍第40項所述之線路元件結構,其 ’該第-金屬層包括厚度介於〇 〇2微米至 之—鉻金屬層。 中 申叫專利範圍第40項所述之線路元件結構,其 該第—金屬層包括厚度介於0.02微米至〇·8微米 138 200816374 之一鉻銅合金層。 54· 如申請專利範圍第1項所述之線路元件,其中,該 保屢層之材質包括一氮石夕化合物。 55· 如申請專利範圍第1項所述之線路元件,其中,該 保護層之材質包括一磷矽玻璃(PSG)。 56· 如申請專利範圍第1項所述之線路元件,其中,該 保護層之材質包括一氧矽化合物。 57· 如申請專利範圍第1項所述之線路元件,其中,該 保護層之材質包括一氮氧矽化合物。 58· 如申請專利範圍第1項所述之線路元件,其中,該 保護層之材質包括一硼磷矽玻璃(BPSG)。 59· 如申請專利範圍第1項所述之線路元件結構,更包 括厚度介於2微米至1〇〇微米之間的一第一聚合物層位 在該保護層與該第三金屬線路之間。 60· 如申請專利範圍第59項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 61· 如申請專利範圍第59項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 62. 如申請專利範圍第59項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 63· 如申請專利範圍第59項所述之線路元件結構,其 139 200816374 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 64·如申凊專利範圍第1項所述之線路元件,其中,該 第一金屬線路連接至該金氧半導體元件之一電源節點 (power node) ° 65.如申請專利範圍第1項所述之線路元件,其中,該 第一金屬線路連接至該金氧半導體元件之一接地節點 (ground node) ° 66·如申請專利範圍第1項所述之線路元件,其中,該 第二金屬線路連接至該金氧半導體元件之源極 (source) ° 67·如申請專利範圍第1項所述之線路元件,其中,該 第三金屬線路未向上與外界電連接。 68·如申請專利範圍第1項所述之線路元件,更包括一 第二聚合物層位在該第三金屬線路上。 69·如申請專利範圍第68項所述之線路元件結構,其 中,該弟一聚合物層包括厚度介於2微米至微米之 間的一聚醯亞胺化合物層。 70.如申請專利範圍第68項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 71·如申請專利範圍第68項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二曱苯類高分子層。 140 200816374 72. 如申請專利範圍第68項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 73. 如申請專利範圍第1項所述之線路元件,更包括一 第三聚合物層覆蓋在該第三金屬線路之全部上表面上。 74·如申請專利範圍第73項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 75·如申請專利範圍第73項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁稀化合物層。 76·如申請專利範圍第73項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 77·如申請專利範圍第73項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 78·如申請專利範圍第1項所述之線路元件,更包括一 含石夕的基底承載該穩壓器。 79·如申請專利範圍第1項所述之線路元件,更包括一 含矽的基底承載該金氧半導體元件。 80· 一種線路元件,包括: 一變壓器; 一金氧半導體(M0S)元件; 141 200816374 一第一金屬線路,連接該變壓器; 弟一金屬線路,連接該金氧半導體元件; 一保護層,位在該變壓器、該金氧半導體元件、該第 一金屬線路及該第二金屬線路上;以及 弟二金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 81· 如申請專利範圍第80項所述之線路元件,其中,該 變壓器將一輸入電壓轉換成一輸出電壓,該輸出電壓與 該輸入電壓值不同。 82. 如申請專利範圍第81項所述之線路元件,其中,該 變壓器之該輸入電壓與該輸出電壓之差值除以該輸出 電壓之百分比大於10%。 83· 如申請專利範圍第81項所述之線路元件,其中,該 變壓器之該輸出電壓係介於1伏特至1 〇伏特之間。 84· 如申請專利範圍第81項所述之線路元件,其中,該 變壓器之該輸出電壓係介於1伏特至5伏特之間。 85· 如申請專利範圍第80項所述之線路元件,更包括一 反或閘(NOR gate),該反或閘係至少由該金氧半導體元 件所構成。 86. 如申請專利範圍第80項所述之線路元件,更包括一 或閘(OR gate),該或閘係至少由該金氧半導體元件所 構成。 87· 如申請專利範圍第80項所述之線路元件,更包括一 且閘(AND gate),該且閘係至少由該金氧半導體元件所 142 200816374 構成。 88. 如申請專利範圍第80項所述之線路元件,更包括— 反及閘(NAND gate),該反及閘係至少由該金氧半導體 元件所構成。 89. 如申請專利範圍第80項所述之線路元件,更包括— 内部電路(internal circuit),該内部電路係至少由該 金氧半導體元件所構成。 90. 如申請專利範圍第89項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寛度(Channel width)/通道 長度(Channel length)比值係介於0· 1至5之間。 91. 如申請專利範圍第89項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 2至2之間。 92. 如申請專利範圍第89項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇. 2至10之間。 93. 如申請專利範圍第89項所述之線路元件,其中,議 金氧半導體元件包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇. 4至4之間。 94. 如申請專利範圍第89項所述之線路元件,其中,流 143 200816374 經該第三金屬線路之電流流通量係介於50微安培至2 毫安培之間。 95. 如申請專利範圍第89項所述之線路元件,其中,流 經該第三金屬線路之電流流通量係介於100微安培至1 毫安培之間。 96. 如申請專利範圍第80項所述之線路元件,更包括一 電源管理晶片(power management chip),該電源管理 晶片係至少由該金氧半導體元件所構成。 97· 如申請專利範圍第96項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於4, 000至400, 000之間。 98. 如申請專利範圍第96項所述之線路元件,其中,該 金氧半導體元件包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channel)之寛度/長度之比值 係介於4, 000至40, 000之間。 99. 如申請專利範圍第96項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於2, 000至20, 0000之間。 100. 如申請專利範圍第96項所述之線路元件,其中,該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於2, 000至20, 000之間。 144 200816374 101. 如申請專利範圍第96項所述之線路元件,其中,流 經該第三金屬線路之電流係介於500毫安培至50安培 之間。 102. 如申請專利範圍第96項所述之線路元件,其中,流 經該第三金屬線路之電流係介於500毫安培至5安培之 間。 103. 如申請專利範圍第80項所述之線路元件,更包括一 電源供應晶片(power supply chip),該電源供應晶片 係至少由該金氧半導體元件所構成。 104. 如申請專利範圍第103項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件通道(Channe 1)之宽度/長度之比 值係介於4, 000至400, 000之間。 105. 如申請專利範圍第103項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件通道(Channel)之宽度/長度之比 值係介於4, 000至40, 000之間。 106. 如申請專利範圍第103項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NM0S), 該N型金氧半導體元件通道(Channel)之宽度/長度之比 值係介於2, 000至200, 000之間。 107. 如申請專利範圍第103項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NM0S), 該N型金氧半導體元件通道(Channel)之寬度/長度之比 145 200816374 值係介於2,〇〇〇至20, 〇〇〇之間。 108·如申請專利範圍第ι〇3項所述之線路元件,其中, 該第三金屬線路之電流流通量係介於500毫安培至5〇 安培之間。 109·如申請專利範圍第103項所述之線路元件,其中, 該第三金屬線路之電流流通量係介於5〇〇毫安培至5安 培之間。 110·如申請專利範圍第80項所述之線路元件,其中,該 第一金屬線路包括厚度係介於〇· 〇5微米至2微米之間 的一鋁層。 111·如申請專利範圍第80項所述之線路元件,其中,該 第一金屬線路包括厚度係介於0· 05微米至2微米之間 的一銅層。 112·如申請專利範圍第8〇項所述之線路元件,其中,該 第二金屬線路包括厚度係介於0.05微米至2微米之間 的一鋁層。 113·如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路包括厚度係介於0· 05微米至2微米之間 的一鋼層。 114·如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路之材質包括金。 115·如申請專利範圍第8〇項所述之線路元件,其中,該 第三金屬線路之材質包括銅。 116·如申請專利範圍第80項所述之線路元件,其中,該 146 200816374 第三金屬線路之材質包括銀。 117·如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路之材質包括鉑。 118·如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路之材質包括鈀。 19·如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路之材質包括鎳。 120·如申請專利範圍第80項所述之線路元件結構,其 該弟二金屬線路包括一第一金屬層及一第二金屬 “ 該弟一金屬層位在該第一金屬層上。 121 如申睛專利範圍第12 0項所述之線路元件結構,其 中’該第二金屬層包括厚度介於丨· 5微米至15微米之 一金層。 12? 、如申請專利範圍第120項所述之線路元件結構,其 中’該第二金屬層包括厚度介於1· 5微米至5〇微米之 一鋼層。 J OQ •如申請專利範圍第120項所述之線路元件結構,其 中’該第二金屬層包括厚度介於1.5微米至15微米之 一銀層。 124·如申請專利範圍第120項所述之線路元件結構,其 中’該第二金屬層包括厚度介於1.5微米至15微米之 一鉑層。 125· 如申請專利範圍第120項所述之線路元件結構,其 中’該第二金屬層包括厚度介於1.5微米至15微米之 147 200816374 —鈀層。 126 .如申請專利範圍第120項所述之線路元件結構,其 中,该第二金屬層包括厚度介於0.5微米至6微米之一 鎳層。 '〃 127 •如申請專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 02微米至〇·8微米 之一鈦鎢合金層。 128 •如申請專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0 02微米至〇· 8微米 之一鈦金屬層。 η、 129 κ .如申請專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇.02微米至〇·8微米 之—氮化鈥層。 13〇 如申请專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 02微米至〇·8微米 之一鈕金屬層。 13] •如申請專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 02微米至〇·8微米 之一氮化組層。 13? 如申請專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 〇2微米至〇·8微米 之一鉻金屬層。 ’、 •如申請專利範圍第120項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 〇2微米至〇·8微米 148 200816374 之一鉻銅合金層。 134. 如申請專利範圍第80項所述之線路元件,其中,該 保護層之材質包括一氮石夕化合物。 135. 如申請專利範圍第80項所述之線路元件,其中,該 保護層之材質包括一磷矽玻璃(PSG)。 136. 如申請專利範圍第80項所述之線路元件,其中,該 保護層之材質包括一氧矽化合物。 137. 如申請專利範圍第80項所述之線路元件,其中,該 保護層之材質包括一氮氧矽化合物。 138. 如申請專利範圍第80項所述之線路元件,其中,該 保護層之材質包括一硼磷矽玻璃(BPSG)。 139. 如申請專利範圍第80項所述之線路元件結構,更包 括厚度介於2微米至100微米之間的一第一聚合物層位 在該保護層與該第三金屬線路之間。 140. 如申請專利範圍第139項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚酿亞胺化合物層。 141. 如申請專利範圍第139項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁浠化合物層。 142. 如申請專利範圍第139項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 143. 如申請專利範圍第139項所述之線路元件結構,其 149 200816374 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 144. 如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路連接至該金氧半導體元件之一電源節點 (power node) 〇 145. 如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路連接至該金氧半導體元件之一接地節點 (ground node) 〇 146. 如申請專利範圍第80項所述之線路元件,其中,該 第二金屬線路連接至該金氧半導體元件之源極 (source) ° 147. 如申請專利範圍第80項所述之線路元件,其中,該 第三金屬線路未向上與外界電連接。 148. 如申請專利範圍第80項所述之線路元件,更包括一 第二聚合物層位在該第三金屬線路上。 149. 如申請專利範圍第148項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 150. 如申請專利範圍第148項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁稀化合物層。 151. 如申請專利範圍第148項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 150 200816374 152·如申請專利範圍第148項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 153·如申請專利範圍第80項所述之線路元件,更包括一 弟一1合物層覆盍在該第三金屬線路之全部上表面上。 154·如申請專利範圍第153項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 155·如申請專利範圍第153項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 156·如申請專利範圍第153項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 157·如申請專利範圍第153項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 158·如申請專利範圍第80項所述之線路元件,其中,該 變壓器之型式包括一降壓變壓器。 159.如申請專利範圍第80項所述之線路元件,其中,該 變壓器之型式包括一增壓變壓器。 160·如申請專利範圍第80項所述之線路元件,更包括一 含石夕的基底承載該變壓器。 如申請專利範圍第80項所述之線路元件,更包括一含石夕的 151 200816374 基底承載該金氧半導體元件。 161. —種線路元件,包括: 一記憶體單元; 一金氧半導體(M0S)元件; 一第一金屬線路,連接該記憶體單元; 一第二金屬線路,連接該金氧半導體元件; 一保護層,位在該記憶體單元、該金氧半導體元件、 該第一金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 162. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一靜態隨機存取記憶體單元 (SRAM cell)。 163. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一動態隨機存取記憶體 (DRAM)單元^> 164. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一可消除可程式唯讀記憶體 (EPROM)單元。 165. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一電子可消除式唯讀記憶體 (EEPROM)單元。 166. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一快閃記憶體(Flash)單元。 152 200816374 167. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一唯讀記憶體(ROM)單元。 168. 如申請專利範圍第161項所述之線路元件,其中, 該記憶體單元之型式包括一磁性隨機存取記憶體 (magnetic RAM,MRAM)單元。 169. 如申請專利範圍第161項所述之線路元件,更包括 一感測放大器(sense amplifier)位在該記憶體單元與該 第一金屬線路之間。 170. 如申請專利範圍第169項所述之線路元件,其中, 該感測放大器包括一差動放大器(differential amplifier) 〇 171. 如申請專利範圍第169項所述之線路元件,更包括 一第一内部電路(internal circuit)位在該感測放大器 與該第一金屬線路之間。 172. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一 NOR gate。 173. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一 OR gate。 174. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一 AND gate。 175. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一 NAND gate。 176. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一加法器(adder)。 153 200816374 177·如申請專利範圍第171項所述之線路元件,其中, β亥弟内W電路包括一多工器(Multiplexer)。 178·如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一雙工器(Diplexer)。 179·如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一乘法器(Multiplier)。 180·如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路包括一互補式金屬氧化半導體(CMOS)。 181·如申請專利範圍第ι71項所述之線路元件,其中, 該第一内部電路包括一雙載子互補式金氧半導體 (BiCMOS)。 182·如申請專利範圍第171項所述之線路元件,其中, 該第—内部電路包括一雙載子電路(bipolar Circuit) 口 口 一 早兀。 183·如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路至少包括一 N型金氧半導體元件 (NM0S),該N型金氧半導體元件之通道寬度^以仙“ width)/通道長度(Channel length)比值係介於至 5之間。 184·如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路至少包括一 N型金氧半導體元件 (NM0S) ’該N型金氧半導體元件之通道寬 width)/通這長度(channei iength)比值係介於〇·2至 2之間。 154 200816374 185. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路至少包括一 P型金氧半導體元件 (PM0S),該P型金氧半導體元件之通道寬度(Channel width)/通道長度(Channel length)比值係介於0· 2至 10之間。 186. 如申請專利範圍第171項所述之線路元件,其中, 該第一内部電路至少包括一 P型金氧半導體元件 (PM0S),該P型金氧半導體元件之通道宽度(Channel width)/通道長度(Channel length)比值係介於0. 4至4 之間。 187. 如申請專利範圍第171項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至2毫安 培之間。 188. 如申請專利範圍第171項所述之線路元件,其中, 流經該第三金屬線路之電流係介於100微安培至1毫安 培之間。 189. 如申請專利範圍第169項所述之線路元件,更包括 一内部驅動器(internal driver)位在該感測放大器與 該第一金屬線路之間,該内部驅動器係至少由一金氧半 導體元件所構成。 190. 如申請專利範圍第189項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於3至60之間。 155 200816374 191. 如申請專利範圍第189項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於5至20之間。 192. 如申請專利範圍第189項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於1. 5至30之間。 193. 如申請專利範圍第189項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於2. 5至10之間。 194. 如申請專利範圍第189項所述之線路元件,其中, 流經該第三金屬線路之電流係介於500微安培至10毫 安培之間。 195. 如申請專利範圍第189項所述之線路元件,其中, 流經該第三金屬線路之電流係介於700微安培至2毫安 培之間。 196. 如申請專利範圍第169項所述之線路元件,更包括 一内部緩衝器(internal buffer)位在該感測放大器與 該第一金屬線路之間。 197. 如申請專利範圍第169項所述之線路元件,更包括 一内部三態緩衝器(tri-states internal buffer)位在 該感測放大器與該第一金屬線路之間。 156 200816374 198. 如申請專利範圍第197項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於3至60之間。 199. 如申請專利範圍第197項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於5至20之間。 200. 如申請專利範圍第197項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於1. 5至30之間。 201. 如申請專利範圍第197項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於2. 5至10之間。 202. 如申請專利範圍第197項所述之線路元件,其中, 流經該第三金屬線路之電流係介於500微安培至10毫 安培之間。 203. 如申請專利範圍第197項所述之線路元件,其中, 流經該第三金屬線路之電流係介於700微安培至2毫安 培之間。 204. 如申請專利範圍第169項所述之線路元件,更包括 一通過電路(pass circuit)位在該感測放大器與該第一金 157 200816374 屬線路之間。 205. 如申請專利範圍第169項所述之線路元件,更包括 一閂鎖電路(latch circuit)位在該感測放大器與該第一金 屬線路之間。 206. 如申請專利範圍第161項所述之線路元件,更包括 一第二内部電路(internal circuit),該第二内部電路 係至少由該金氧半導體元件所構成。 207. 如申請專利範圍第206項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於0. 1至5之間。 208. 如申請專利範圍第206項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於0. 2至2之間。 209. 如申請專利範圍第206項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於0. 2至10之間。 210. 如申請專利範圍第206項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於0. 4至4之間。 211. 如申請專利範圍第206項所述之線路元件,其中, 158 200816374 流經該第三金屬線路之電流流通量係介於50微安培至2 毫安培之間。 212. 如申請專利範圍第206項所述之線路元件,其中, 流經該第三金屬線路之電流流通量係介於100微安培至 1毫安培之間。 213. 如申請專利範圍第169項所述之線路元件,更包括 一内部接收器(internal reciver)位在該感測放大器與 該第一金屬線路之間,該内部接收器係至少由一金氧半 導體元件所構成。 214. 如申請專利範圍第213項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於3至60之間。 215. 如申請專利範圍第213項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於5至20之間。 216. 如申請專利範圍第213項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於1. 5至30之間。 217. 如申請專利範圍第213項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 159 200816374 道長度(Channel length)比值係介於2· 5至10之間。 218·如申請專利範圍第213項所述之線路元件,其中, 流經該第三金屬線路之電流係介於5〇〇微安培至毫 安培之間。 219·如申請專利範圍第213項所述之線路元件,其中, 流經該第三金屬線路之電流係介於7〇〇微安培至2毫安 培之間。 220·如申請專利範圍第161項所述之線路元件,其中, 該第一金屬線路包括厚度係介於〇· 〇5微米至2微米之 間的一銘層。 221·如申請專利範圍第161項所述之線路元件,其中, 該第一金屬線路包括厚度係介於〇 〇5微米至2微米之 間的一銅層。 222·如申請專利範圍第161項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0.05微米至2微米之 間的一銘層。 223·如申請專利範圍第161項所述之線路元件,其中, 該第二金屬線路包括厚度係介於〇〇5微米至2微米之 間的一銅層。 224·如申請專利範圍第161項所述之線路元件,其中, 該第三金屬線路之材質包括金。 225·如申請專利範圍第161項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 226·如申請專利範圍第161項所述之線路元件,其中, 160 200816374 该第三金屬線路之材質包括銀。 227·如申請專利範圍第161項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 228·如申請專利範圍第161項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 229.如申請專利範圍第161項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 230·如申請專利範圍第161項所述之線路元件結構,其 中,該第三金屬線路包括一第一金屬層及一第二金屬 ^ 該苐一金屬層位在該第一金屬層上。 231 •如申請專利範圍第230項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 一金層。 232 .如申請專利範圍第230項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至5〇微米之 233 •如申請專利範圍第230項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1· 5微米至15 八 一銀層。 微米之 234 κ ^ •如申請專利範圍第230項所述之線路元件結構,豆 中,該第二金屬層包括厚度介於丨· 5微米 ’、 一鉬層。 5微米之 235 .如申請專利範圍第230項所述之線路元 中,兮曾-人Ρ 丨卞、、、口構’其 μ弟一金屬層包括厚度介於丨· 5微米 、王15微米之 161 200816374 一鈀層。 236·如申請專利範圍第230項所述之線路元件結構豆 中’該第二金屬層包括厚度介於〇· 5微米 八 鎳層。 0微米之一 237. 中, 之一 件結構,其 至0· 8微米 如申晴專利範圍第2 3 0項所述之線路元 該第一金屬層包括厚度介於〇· 〇2微米 敛鹤合金層。 238· 中, 之一 如申請專利範圍第230項所述之線路元件結構,其 該第一金屬層包括厚度介於〇·〇2微来 八 私a β 飞木至0·8微米 鈦金屬層。 239· 中, 之一 元件結構,其 米至〇·8微米 如申請專利範圍第230項所述之線路 該第一金屬層包括厚度介於〇· 〇2微 氮化欽層。 240. 中, 之一 如申請專利範圍第230項所述之線路元件結構,其 該第一金屬層包括厚度介於〇· 〇2微米至〇·8微: 鈕金屬層。 241. 中, 之一 如申请專利範圍第230項所述之線路元件結構,其 該第一金屬層包括厚度介於〇.〇2微米至〇·8微米 氮化鈕層。 242 .如申請專利範圍第230項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 〇2微米至〇. 8微米 之—鉻金屬層。 243 .如申請專利範圍第230項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0 02微米至〇8微米 162 200816374 之一鉻銅合金層。 244. 如申請專利範圍第161項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 245. 如申請專利範圍第161項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 246. 如申請專利範圍第161項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 247. 如申請專利範圍第161項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 248. 如申請專利範圍第161項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 249. 如申請專利範圍第161項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一聚醯亞胺化合 物層位在該保護層與該第三金屬線路之間。 250. 如申請專利範圍第161項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 251. 如申請專利範圍第250項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 252. 如申請專利範圍第250項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 253. 如申請專利範圍第250項所述之線路元件結構,其 163 200816374 中’該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 254·如申請專利範圍第161項所述之線路元件,其中, 該第二金屬線路連接至該金氧半導體元件之一輸出節 點(output node) 〇 255·如申請專利範圍第161項所述之線路元件,其中, 該第二金屬線路連接至該金氧半導體元件之一輸入節 點(input node) 〇 256·如申請專利範圍第161項所述之線路元件,其中, 該第二金屬線路連接至該金氧半導體元件之源極 (source) 〇 257·如申請專利範圍第161項所述之線路元件,其中, 該第三金屬線路未向上與外界電連接。 258.如申請專利範圍第161項所述之線路元件,更包括 一第二聚合物層位在該第三金屬線路上。 259·如申請專利範圍第258項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 260·如申請專利範圍第258項所述之線路元件結構,其 中’該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 261·如申請專利範圍第258項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至丨〇〇微米之 間的一聚對二甲苯類高分子層。 164 200816374 262. 如申請專利範圍第258項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 263. 如申請專利範圍第161項所述之線路元件,更包括 一第三聚合物層覆蓋在該第三金屬線路之全部上表面 上。 264. 如申請專利範圍第263項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 265. 如申請專利範圍第263項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁稀化合物層。 266. 如申請專利範圍第263項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 267. 如申請專利範圍第263項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 268. 如申請專利範圍第161項所述之線路元件,更包括 一含石夕的基底承載該記憶體單元。 269. 如申請專利範圍第161項所述之線路元件,更包括 一含矽的基底承載該金氧半導體元件。 270. 如申請專利範圍第169項所述之線路元件,更包括 一反相器(inverter)位在該感測放大器與該第一金屬線 165 200816374 路之間,該反相器係至少由一金氧半導體元件所構成。 271. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路作為該記憶體單元之一資料匯流排(data bus) ’以傳輸貧料訊號。 272. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路作為該記憶體單元之一位址匯流排 (address bus),以傳輸位址訊號。 273. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路傳輸之訊號包括一時脈訊號。 274. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路包括至少4條位元線,以傳輸訊號。 275. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路包括至少8條位元線,以傳輸訊號。 276. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路包括至少16條位元線,以傳輸訊號。 277. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路包括至少32條位元線,以傳輸訊號。 278. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路包括至少6 4條位元線,以傳輸訊號。 279. 如申請專利範圍第161項所述之線路元件,其中該 第三金屬線路包括至少1024條位元線,以傳輸訊號。 280. —種線路元件,包括: 一記憶體單元(Memory cell); 一邏輯電路(logic circuit); 166 200816374 一第一金屬線路,連接該記憶體單元; 一第二金屬線路,連接該邏輯電路元件; 一保護層,位在該記憶體單元、該邏輯電路、該第一 金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 281. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一靜態隨機存取記憶體單元 (SRAM cell)。 282. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一動態隨機存取記憶體 (DRAM)單元。 283. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一可消除可程式唯讀記憶體 (EPROM)單元。 284. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一電子可消除式唯讀記憶體 (EEPROM)單元。 285. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一快閃記憶體(Flash)單元。 286. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一唯讀記憶體(ROM)單元。 287. 如申請專利範圍第280項所述之線路元件,其中, 該記憶體單元之型式包括一磁性隨機存取記憶體 167 200816374 (magnetic RAM,MRAM)單元。 288. 如申請專利範圍第280項所述之線路元件,更包括 一感測放大器(sense amplifier)位在該記憶體單元與該 第一金屬線路之間。 289. 如申請專利範圍第288項所述之線路元件,其中, 該感測放大器包括一差動放大器(differential amplifier) 〇 290. 如申請專利範圍第288項所述之線路元件,更包括 一内部電路(internal circuit)位在該感測放大器與該 第一金屬線路之間。 291. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一反或閘(NOR gate)。 292. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一或閘(OR gate)。 293. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一且閘(AND gate)。 294. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一反及閘(NAND gate)。 295. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一加法器(adder)。 296. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一多工器(Multiplexer)。 297. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一雙工器(Diplexer)。 200816374 298. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一乘法器(Multiplier)。 299. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一互補式金屬氧化半導體(CMOS)。 300. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一雙載子互補式金氧半導體 (BiCMOS)。 301. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路包括一雙載子電路(bipolar circuit)單元。 302. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 1至5之間。 303. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 2至2之間。 304. 如申請專利範圍第290項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇. 2至10之間。 305·如申請專利範圍第290項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件之通道寬度(Channel width)/通道 169 200816374 長度(Channel length)比值係介於〇. 4至4之間。 306·如申請專利範圍第290項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至2毫安 培之間。 307. 如申請專利範圍第290項所述之線路元件,其中, 流經該第三金屬線路之電流係介於1〇〇微安培至1毫安 培之間。 308. 如申請專利範圍第288項所述之線路元件,更包括 一内部驅動器(internal driver)位在該感測放大器與 該第一金屬線路之間,該内部驅動器係至少由一金氧半 導體元件所構成。 309. 如申請專利範圍第308項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於3至60之間。 310. 如申請專利範圍第3 0 8項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寛度(Channel width)/通 道長度(Channel length)比值係介於5至20之間。 311·如申請專利範圍第308項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於1· 5至30之間。 312·如申請專利範圍第308項所述之線路元件,其中, 170 200816374 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於2. 5至10之間。 313. 如申請專利範圍第308項所述之線路元件,其中, 流經該第三金屬線路之電流係介於500微安培至10毫 安培之間。 314. 如申請專利範圍第308項所述之線路元件,其中, 流經該第三金屬線路之電流係介於700微安培至2毫安 培之間。 315. 如申請專利範圍第288項所述之線路元件,更包括 一内部緩衝器(internal buff er)位在該感測放大器與 該第一金屬線路之間。 316. 如申請專利範圍第288項所述之線路元件,更包括 一内部三態緩衝器(tri-states internal buff er)位在 該感測放大器與該第一金屬線路之間。 317. 如申請專利範圍第288項所述之線路元件,更包括 一通過電路(pass circuit)位在該感測放大器與該第一金 屬線路之間。 318. 如申請專利範圍第288項所述之線路元件,更包括 一閂鎖電路(latch circuit)位在該感測放大器與該第一金 屬線路之間。 319. 如申請專利範圍第280項所述之線路元件,其中, 該邏輯電路元件内包括一反或閘(NOR gate)。 320. 如申請專利範圍第280項所述之線路元件,其中, 171 200816374 該邏輯電路元件内包括一或閘(OR gate)。 321. 如申請專利範圍第280項所述之線路元件,其中, 該邏輯電路元件内包括一且閘(AND gate)。 322. 如申請專利範圍第280項所述之線路元件,其中, 該邏輯電路元件内包括一反及閘(NAND gate)。 323. 如申請專利範圍第280項所述之線路元件,其中, 該第一金屬線路之材質包括鋁。 324. 如申請專利範圍第280項所述之線路元件,其中, 該第一金屬線路之材質包括銅。 325. 如申請專利範圍第280項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 間的一 I呂層。 326. 如申請專利範圍第280項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 327. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路之材質包括金。 328. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 329. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 330. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 331. 如申請專利範圍第280項所述之線路元件,其中, 172 200816374 該第三金屬線路之材質包括鈀。 332. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 333. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路作為該記憶體單元之一資料匯流排 (data bus),以傳輸資料訊號。 334. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路作為該記憶體單元之一位址匯流排 (address bus),以傳輸位址訊號。 335. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路傳輸之訊號包括一時脈訊號。 336. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路包括至少4條位元線,以傳輸訊號。 337. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路包括至少8條位元線,以傳輸訊號。 338. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路包括至少16條位元線,以傳輸訊號。 339. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路包括至少32條位元線,以傳輸訊號。 340. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路包括至少64條位元線,以傳輸訊號。 341. 如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路包括至少1024條位元線,以傳輸訊號。 342. 如申請專利範圍第280項所述之線路元件結構,其 173 200816374 一第 金屬 中,該第三金屬線路包括一第一金屬層 ^ w亥弟一金屬層位在該第一金屬層上。 343.如申請專利範圍第342項所述之線路元件結構,其 中,該第二金屬層包括厚度介於丨.5微米 八 —金層。 U微米之 344·如申請專利範圍第342項所述之線路元件結構,豆 中,該第二金屬層包括厚度介於丨.5微米 八 H 主5〇微求之 345 •如申請專利範圍第342項所述之線路元件結構,其 中該第二金屬層包括厚度介於ι·5微米至 一銀層。 ΰ微米之 346 κ •如申請專利範圍第342項所述之線路元件結構,其 中,該第二金屬層包括厚度介於h5微米 /、 -鉑層。 主U微未之 347 κ . • 申請專利範圍第342項所述之線路元件結構,其 中,該第二金屬層包括厚度介於15微米 、 -鈀層。 u微水之 如申请專利範圍第342項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.5微米至6微米之一 鎳層。 λ 349 ^ . •如申請專利範圍第342項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇.02微米至〇·8微米 之—鈦鎢合金層。 /、 35〇 κ ^ • 申請專利範圍第342項所述之線路元件結構,其 174 200816374 〇· 8微米 中’該第—金屬層包括厚度介於G.02微米至 之一鈦金屬層。 351. 中請專利範圍第342項所述之線路元件結構,且 之屬層包括厚度介於請微米至U微米 352中,如中請專利範圍第342項所述之線路元件結構,其 該第一金屬層包括厚度介於0.02微米至0 8微米 之一鈕金屬層。 · 353.如巾請專利範圍第342項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0 02微米至〇 8微米 之一氮化组層。 4·如申請專利範圍第342項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至〇·8微米 之一鉻金屬層。 355 •如申請專利範圍第342項所述之線路元件結構,其 中’該第一金屬層包括厚度介於0.02微米至〇· 8微米 之一鉻銅合金層。 356 •如申請專利範圍第280項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 357 •如申請專利範圍第280項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 358 •如申請專利範圍第280項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 Ο C Q • 如申請專利範圍第280項所述之線路元件,其中, 175 200816374 該保護層之材質包括一氮氧矽化合物。 360. 如申請專利範圍第280項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 361. 如申請專利範圍第280項所述之線路元件結構,更 包括厚度介於2微米至100微米之一第一聚合物層位在 該保護層與該第三金屬線路之間。 362. 如申請專利範圍第361項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 363. 如申請專利範圍第361項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 364. 如申請專利範圍第361項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 365. 如申請專利範圍第361項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 366. 如申請專利範圍第280項所述之線路元件,其中, 該第二金屬線路連接至該邏輯電路元件之一輸出節點 (output node) 〇 367. 如申請專利範圍第280項所述之線路元件,其中, 該第二金屬線路連接至該邏輯電路元件之一輸出節點 (input node) 〇 176 200816374 368·如申請專利範圍第280項所述之線路元件,其中, 該第三金屬線路未與外界電連接。 369·如申請專利範圍第280項所述之線路元件,更包括 一第二聚合物層位在該第三金屬線路上。 370·如申請專利範圍第369項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 371·如申請專利範圍第369項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 372·如申請專利範圍第369項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二曱苯類高分子層。 373.如申請專利範圍第369項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 374·如申請專利範圍第280項所述之線路元件,更包括 第一聚合物層覆蓋在該第三金屬線路之全部上表面 上。 375·如申請專利範圍第374項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 376·如申請專利範圍第374項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 177 200816374 間的一苯基環丁烯化合物層。 377. 如申請專利範圍第374項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 378. 如申請專利範圍第374項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 379. 如申請專利範圍第280項所述之線路元件,更包括 一含矽的基底承載該記憶體單元。 380. 如申請專利範圍第280項所述之線路元件,更包括 一含矽的基底承載該邏輯電路。 381. 如申請專利範圍第288項所述之線路元件,更包括 一内部接收器(internal receiver)位在該感測放大器與該 第一金屬線路之間,該内部接收器係至少由一金氧半導 體元件所構成。 382. 如申請專利範圍第381項所述之線路元件,其中該 金氧半導體元件包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於3至60之間。 383. 如申請專利範圍第381項所述之線路元件,其中該 金氧半導體元件包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於5至20之間。 384. 如申請專利範圍第381項所述之線路元件,其中該 178 200816374 金氧半導體元件包括一 N型金氧半導體元件(NMOS),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於1. 5至30之間。 385. 如申請專利範圍第381項所述之線路元件,其中該 金氧半導體元件包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道宽度(Channel width)/通道 長度(Channel length)比值係介於2. 5至10之間。 386. 如申請專利範圍第381項所述之線路元件,其中流 經該第三金屬線路之電流係介於500微安培至10毫安 培之間。 387. 如申請專利範圍第381項所述之線路元件,其中流 經該第三金屬線路之電流係介於700微安培至2毫安培 之間。 388. 一種線路元件,包括: 一第一内部電路(internal circuit),其係具有一輸 出節點; 一第二内部電路,其係具有一輸入節點; 一第一金屬線路,連接該第一内部電路之該輸出節點; 一第二金屬線路,連接該第二内部電路之該輸入節點; 一保護層,位在該第一内部電路、該第二内部電路、 該第一金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 389. 如申請專利範圍第388項所述之線路元件,其中, 179 200816374 該第一内部電路包括一反或閘(NOR gate)。 390. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一或閘(OR gate)。 391. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一且閘(AND gate)。 392. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一反及閘(NAND gate)。 393. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一靜態隨機存取記憶體單元 (SRAM cell)。 394. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一動態隨機存取記憶體單元 (DRAM cell)。 395. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一非揮發性記憶體單元 (non-volatile memory cell) 〇 396. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一快閃記憶體單元(flash memory cell)。 397. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一可消除可程式唯讀記憶體單元 (EPROM cell)。 398. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一唯讀記憶體單元(ROM cell)。 180 200816374 399. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一磁性隨機存取記憶體(magnetic RAM,MRAM)單元。 400. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一感測放大器(sense ampl i f ier)。 401. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一運算放大器(Operational Amplifier) 〇 402. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一加法器(adder)。 403. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一多工器(Multiplexer)。 404. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一雙工器(Dipl exer)。 405. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一乘法器(Multipi ier)。 406. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一類比/數位轉換器(A/D converter) 〇 407. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一數位/類比轉換器(D/A Converter) 〇 408. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一互補式金屬氧化半導體 181 200816374 (CMOS)。 409. 如申請專利範圍第388項所述之線路元件,其中, 該第_内部電路包括一光敏二極體(photo-sensitive diode) 〇 410. 如申請專利範圍第388項所述之線路元件’其中’ 該第一内部電路包括一雙載子互補式金氧半導體 (BiCMOS)。 4H.如申請專利範圍第388項所述之線路元件’其中’ 該第—内部電路包括一雙載子電路(bipolar circuit) XXX3 一 單兀。 412. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路至少包括一 Ν型金氧半導體元件 (NM0S),該Ν型金氧半導體元件之通道寬度(Channel width)/通道長度(Channel length)比值係介於0· 1至5 之間。 413. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路至少包括一 Ν型金氧半導體元件 (NM0S),該Ν型金氧半導體元件之通道宽度(Channel width)/通道長度(Channel length)比值係介於〇· 2至2 之間。 414·如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路至少包括一 p型金氧半導體元件 (PMQS) ’該P型金氧半導體元件之通道寬度(Channel 通道長度(Channel length)比值係介於0.2至 182 200816374 ίο之間。 415. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路至少包括一 P型金氧半導體元件 (PM0S),該P型金氧半導體元件之通道寬度(Channel width)/通道長度(Channel length)比值係介於0· 4至4 之間。 416. 如申請專利範圍第388項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至2毫安 培之間。 417. 如申請專利範圍第388項所述之線路元件,其中, 流經該第三金屬線路之電流係介於100微安培至1毫安 培之間。 418. 如申請專利範圍第388項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0. 05微米至2微米之 間的一 I呂層。 419. 如申請專利範圍第388項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 420. 如申請專利範圍第388項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 間的一鋁層。 421. 如申請專利範圍第388項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 間的一銅層。 183 200816374 422·如申請專利範圍第388項所述之線路元件,其中, 該第二金屬線路之材質包括金。 423 •如申請專利範圍第388項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 424 •如申請專利範圍第388項所述之線路元件,其中, "亥第二金屬線路之材質包括銀。 425 κ ^ •如甲請專利範圍第388項所述之線路元件,其中, 該第二金屬線路之材質包括鉑。 :如申明專利範圍第388項所述之線路元件,其中, “第—金屬線路之材質包括I巴。 428· 中 層 429· 中 =如申明專利範圍第項所述之線路元件,其中, 該第二金屬線路之材質包括鎳。 如^請專利範圍第388項所述之線路元件結構,其 該第三金屬線路包括一第一金屬層及一第二金屬 該第二金屬層位在該第一金屬層上。 如申請專利範圍第428項所述之線路元件結構,立 —金y二金屬層包括厚度介於15微米至15微米: 430中二請1利範圍第428項所述之線路元件結構,立 中該弟二金屬層包括厚度介於丨5微半5κ 八 -鋼層。 5微未至50微米之 431.如申請專利範圍第428項 中,兮筮-人Μ Κ綠路兀件結構,豆 該弟一金屬層包括厚度介於15 半: 一銀層。 丨王〇微米之 184 200816374 432·如申請專利範圍第428項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 一鉬層。 433·如申請專利範圍第428項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1· 5微米至15微米之 一 Is 層。 434·如申請專利範圍第428項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇· 5微米至6微米之一 鎳層。 ' 435·如申請專利範圍第428項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 02微米至〇·8微^ 之一鈦鎢合金層。 36·如申請專利範圍第428項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 02微米至〇·8微米 之~鈦金屬層。 py、 437. 中, 之一 如申請專利範圍第428項所述之線路元件結構,其 該第一金屬層包括厚度介於〇.02微米至〇 8微米 氮化欽層。 438 •如申請專利範圍第428項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇·〇2微米至〇·8微^ 之一鈕金屬層。 η、 439·如申請專利範圍第428項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0·02微米至〇·8微: 之 氮化钽層 185 200816374 440. 如申請專利範圍第428項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一絡金屬層。 441. 如申請專利範圍第428項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一鉻銅合金層。 442. 如申請專利範圍第388項所述之線路元件,其中, 該保護層之材質包括一氮石夕化合物。 443. 如申請專利範圍第388項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 444. 如申請專利範圍第388項所述之線路元件,其中, 該保護層之材質包括一氧石夕化合物。 445. 如申請專利範圍第388項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 446. 如申請專利範圍第388項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 447. 如申請專利範圍第388項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 448. 如申請專利範圍第447項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 449. 如申請專利範圍第447項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 200816374 間的一苯基環丁烯化合物層。 450. 如申請專利範圍第447項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 451. 如申請專利範圍第447項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 452. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一内部驅動器(internal driver)。 453. 如申請專利範圍第452項所述之線路元件,其中, 該内部驅動器包括一金氧半導體元件(MOS),該金氧半 導體元件之汲極係為該第一内部電路之該輸出節點。 454. 如申請專利範圍第452項所述之線路元件,其中, 該第一内部驅動器包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件通道(Channe 1)之宽度/長度之比 值係介於1. 5至30之間。 455. 如申請專利範圍第452項所述之線路元件,其中, 該第一内部驅動器包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件通道(Channel)之宽度/長度之比 值係介於2. 5至10之間。 456. 如申請專利範圍第452項所述之線路元件,其中, 該第一内部電路包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於3至60之間。 187 200816374 457. 如申請專利範圍第452項所述之線路元件,其中, 該第一内部電路包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於5至20之間。 458. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一内部三態緩衝器(internal tri-state buffer) 〇 459. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一 NOR gate。 460. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一 OR gate。 461. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一 AND gate。 462. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一 NAND gate。 463. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一靜態隨機存取記憶體單元 (SRAM cell)。 464. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一動態隨機存取記憶體單元 (DRAM cell) 〇 465. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一非揮發性記憶體單元 (non-volatile memory cell) 〇 200816374 466. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一快閃記憶體單元(flash memory cell)。 467. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一可消除可程式唯讀記憶體單元 (EPROM cell)。 468. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一唯讀記憶體單元(ROM cell)。 469. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一磁性隨機存取記憶體(magnet i c RAM,MRAM)單元。 470. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一感測放大器(sense ampl i f ier)。 471. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一運算放大器(Operational Amplifier)0 472. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一加法器(adder)。 473. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一多工器(Multiplexer)。 474. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一雙工器(Dipl exer)。 475. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一乘法器(Multipl ier)。 200816374 476. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一類比/數位轉換器(A/D converter) 〇 477. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一數位/類比轉換器(D/A Converter) 〇 478. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一互補式金屬氧化半導體(CMOS)。 479. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一光敏二極體(photo-sensitive diode) 〇 480. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一雙載子互補式金氧半導體 (BiCMOS)。 481. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一雙載子電路(bipolar circuit) XJXX —· 早兀0 482. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路至少包括一 N型金氧半導體元件 (NM0S),該N型金氧半導體元件之通道寬度(Channel width)/通道長度(Channel length)比值係介於0· 1至5 之間。 483. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路至少包括一 N型金氧半導體元件 190 200816374 (NMOS),該N型金氧半導體元件之通道寛度(Channel width)/通道長度(Channel length)比值係介於〇. 2至2 之間。 484. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路至少包括一 P型金氧半導體元件 (PM0S),該P型金氧半導體元件之通道宽度(Channel width)/通道長度(Channel length)比值係介於0.2至 10之間。 485· 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路至少包括一 P型金氧半導體元件 (PM0S) ’該P型金氧半導體元件之通道寬度(Channel width)/通道長度(channei iength)比值係介於〇. 4至4 之間。 486·如申請專利範圍第388項所述之線路元件,其中, 該苐一内部電路包括一内部接收器(internal receiver)。 487·如申請專利範圍第486項所述之線路元件,其中, 該内部接收器包括一金氧半導體元件(M0S),該金氧半 導體元件之閘極係為該第二内部電路之該輸入節點。 488·如申請專利範圍第486項所述之線路元件,其中, 該内部接收器包括一 N型金氧半導體元件(NM0S),該N 型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於1· 5至3〇之間。 489·如申請專利範圍第486項所述之線路元件,其中, 該内部接收器包括一 N型金氧半導體元件(NM0S),該N 191 200816374 型金氧半導體元件通道(Channe 1)之宽度/長度之比值 係介於2. 5至10之間。 490. 如申請專利範圍第486項所述之線路元件,其中, 該内部接收器包括一 P型金氧半導體元件(PM0S),該P 型金氧半導體元件通道(Channel)之寬度/長度之比值 係介於3至60之間。 491. 如申請專利範圍第486項所述之線路元件,其中, 該内部接收器包括一 P型金氧半導體元件(PMOS),該P 型金氧半導體元件通道(Channe 1)之寬度/長度之比值 係介於5至20之間。 492. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一内部三態緩衝器(internal tri-state buffer) 〇 493. 如申請專利範圍第388項所述之線路元件,其中, 該第三金屬線路未與外界電連接。 494. 如申請專利範圍第388項所述之線路元件,更包括 一第二聚合物層位在該第三金屬線路上。 495. 如申請專利範圍第494項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 496. 如申請專利範圍第494項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 497. 如申請專利範圍第494項所述之線路元件結構,其 192 200816374 中’該第二聚合物層包括厚度介於2微米至loo微米之 間的一聚對二曱苯類高分子層。 498·如申請專利範圍第494項所述之線路元件結構,其 中該弟一聚合物層包括厚度介於2微米至10 〇微米之 間的一環氧樹脂層。 499·如申請專利範圍第388項所述之線路元件,更包括 一第三聚合物層覆蓋在該第三金屬線路之全部上表面 上。 500·如申請專利範圍第499項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 501·如申請專利範圍第499項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 502·如申請專利範圍第499項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 503·如申請專利範圍第499項所述之線路元件結構,其 中’該第二聚合物層包括厚度介於2微米至ι〇〇微米之 間的一 氧樹脂層。 504·如申請專利範圍第388項所述之線路元件,更包括 一含矽的基底承載該第一内部電路。 505·如申請專利範圍第388項所述之線路元件,更包括 δ石夕的基底承載該第二内部電路。 193 200816374 506. 如申請專利範圍第388項所述之線路元件,其中, 該第一内部電路包括一反相器(inverter)。 507. 如申請專利範圍第388項所述之線路元件,其中, 該第二内部電路包括一反相器(inverter)。 508. —種線路元件,包括: 一第一靜電放電(ESD)防護電路,包括一電源節點及 一接地節點; 一内部電路(internal circuit),包括一電源節點及 一接地節點; 一第一金屬線路,連接該第一靜電放電防護電路之該 電源節點; 一第二金屬線路,連接該第一靜電放電防護電路之該 接地節點; 一第三金屬線路,連接該内部電路之該電源節點; 一第四金屬線路,連接該内部電路之該接地節點; 一保護層,位在該第一靜電放電防護電路、該第一金 屬線路、該第二金屬線路、該第三金屬線路及該第四金屬 線路上; 一第五金屬線路,位在該保護層上,該第一金屬線路 透過該第五金屬線路連接至該第三金屬線路;以及 一第六金屬線路,位在該保護層上,該第二金屬線路 透過該第六金屬線路連接至該第四金屬線路。 509. 如申請專利範圍第508項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 194 200816374 間的一銘層。 510·如申請專利範圍第508項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 511· 如申請專利範圍第508項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0.05微米至2微米之 間的一銘層。 512·如申請專利範圍第508項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 513·如申請專利範圍第508項所述之線路元件,其中, 該第三金屬線路包括厚度係介於〇.〇5微米至2微米之 間的一 I呂層。 514·如申請專利範圍第5〇8項所述之線路元件,其中, 該第三金屬線路包括厚度係介於0β05微米至2微米之 間的一銅層。 515·如申請專利範圍第5〇8項所述之線路元件,其中, 該第四金屬線路包括厚度係介於〇 〇5微米至2微米之 間的一鋁層。 516·如申請專利範圍第5〇8項所述之線路元件,其中, 該第四金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 517·如申請專利範圍第5〇8項所述之線路元件,其中, 該第五金屬線路之材質包括金。 195 200816374 518. 如申請專利範圍第508項所述之線路元件,其中, 該第五金屬線路之材質包括銅。 519. 如申請專利範圍第508項所述之線路元件,其中, 該第五金屬線路之材質包括銀。 520. 如申請專利範圍第508項所述之線路元件,其中, 該第五金屬線路之材質包括鉑。 521. 如申請專利範圍第508項所述之線路元件,其中, 該第五金屬線路之材質包括鈀。 522. 如申請專利範圍第508項所述之線路元件,其中, 該第五金屬線路之材質包括鎳。 523. 如申請專利範圍第508項所述之線路元件,其中, 該第六金屬線路之材質包括金。 524. 如申請專利範圍第508項所述之線路元件,其中, 該第六金屬線路之材質包括銅。 525. 如申請專利範圍第508項所述之線路元件,其中, 該第六金屬線路之材質包括銀。 526. 如申請專利範圍第508項所述之線路元件,其中, 該第六金屬線路之材質包括鉑。 527. 如申請專利範圍第508項所述之線路元件,其中, 該第六金屬線路之材質包括鈀。 528. 如申請專利範圍第508項所述之線路元件,其中, 該第六金屬線路之材質包括鎳。 529. 如申請專利範圍第508項所述之線路元件結構,其 中,該第五金屬線路包括一第一金屬層及一第二金屬 196 200816374 〉「(、6、I f 層,該第二金屬層位在該第一金屬層上。 530中如巾請專圍第529項所述之線路元件結構,盆 中’該第二金屬層包括厚度介於15微米至15 一金層。 5Ή » •申喷專利範圍第529項所述之線路元件結構,其 中,該第二金屬層包括厚度介於15微米至5()微米之 一銅層。 53? » 申明專利範圍弟529項所述之線路元件結構,其 二,該第二金屬層包括厚度介於15微米至15微米: 一銀層。 533·如申請專利範圍第529項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 麵層。 534·如申請專利範圍第529項所述之線路元件結構,其 中’該第二金屬層包括厚度介於15微米至 -鈀層。 。微未之 •如申請專利範圍第529項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.5微米至 八 鎳層。 主6微水之一 536·如申請專利範圍第529項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇· 〇2微米至 p 7 夕 υ· 8微米 夂一鈦鎢合金層。 537 •如申請專利範圍第529項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇 〇2微米 八 下主0· 8微米 197 200816374 之一 鈦金屬層 538. *中請專利範㈣529項所述之線路元件結構其 中’該第-金屬層包括厚度介於Q.Q2微米至乂 8微米 之一氮化鈦層。 H、 539·如申請專利範圍第529項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0 02 I 以儆木至〇· 8微米 之一鈕金屬層。 540. 中 之 541· 中 之 542. 中 之 如申請專利範圍第529項所述之線路元件結構,其 該第一金屬層包括厚度介於〇· 02微米至〇·8微米 氣化组層。 如申請專利範圍第529項所述之線路元件結構,其 該第一金屬層包括厚度介於〇· 〇2微米至〇·8微米 鉻金屬層。 如申請專利範圍第529項所述之線路元件結構,其 該第一金屬層包括厚度介於〇· 02微米至〇·8微米 絡銅合金層。 54 $ 如申請專利範圍第508項所述之線路元件結構,其 中’該第六金屬線路包括一第三金屬層及一第四金屬 層’該第四金屬層位在該第三金屬層上。 ^4·如申請專利範圍第543項所述之線路元件結構,其 中’該第四金屬層包括厚度介於1· 5微米至π微米之 ~金層。 5 4 h •如申請專利範圍第543項所述之線路元件結構,其 中’該第四金屬層包括厚度介於1.5微米至5〇微米之 198 200816374 一鋼層。 546中如專圍第543項所述之線路元件結構其 ,該第四金屬層包括厚度介於15微 一銀層。 U微水之 54=如中請專利範圍第543項所述之線路元 [Μ四金屬層包括厚度介於h5微米至3 ; —鉑層。 ^微未之 548中,如申請專利範圍第543項所述之線路元件結構其 一,該第四金屬層包括厚度介於1· 5微米至15微米之 崔巴層。 549中如巾請專利範圍第543項所述之線路元件結構,其 ,該第四金屬層包括厚度介於〇·5微米至6微米 錄層。 550. 如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於〇〇2微米至〇·8微= 之—鈦鎢合金層。 〜、 551. 如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於〇 〇2微米至〇·8微= 之—鈦金屬層。 ^ 552·如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於〇·〇2微米至〇·8微米 之—氮化鈦層。 y、 5 5 〇 •如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於〇·〇2微米至〇·8微米 199 200816374 之一组金屬層。 554. 如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於0.02微米至0.8微米 之一氮化组層。 555. 如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於0.02微米至0.8微米 之一鉻金屬層。 556. 如申請專利範圍第543項所述之線路元件結構,其 中,該第三金屬層包括厚度介於0.02微米至0.8微米 之一鉻銅合金層。 557. 如申請專利範圍第508項所述之線路元件,其中, 該保護層之材質包括一氮石夕化合物。 558. 如申請專利範圍第508項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 559. 如申請專利範圍第508項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 560. 如申請專利範圍第508項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 561. 如申請專利範圍第508項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 562. 如申請專利範圍第508項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第五金屬線路之間。 563. 如申請專利範圍第562項所述之線路元件結構,其 200 200816374 中’該第一聚合物層包括厚度介於2微米至loo微米之 間的一聚醯亞胺化合物層。 564·如申請專利範圍第562項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 565·如申請專利範圍第562項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 566·如申請專利範圍第562項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 567·如申請專利範圍第508項所述之線路元件結構,更 包括尽度介於2微米至100微米之間的一第二聚合物層 位在該保護層與該第六金屬線路之間。 568·如申請專利範圍第567項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1⑽微米之 間的一聚醯亞胺化合物層。 569·如申請專利範圍第567項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁稀化合物層。 570·如申請專利範圍第567項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 571·如申請專利範圍第567項所述之線路元件結構,其 201 200816374 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 572. 如申請專利範圍第567項所述之線路元件結構,其 中,該第六金屬線路位在該第五金屬線路上方,該第二 聚合物層更可位在該第五金屬線路與該第六金屬線路 之間。 573. 如申請專利範圍第508項所述之線路元件,更包括 一第三聚合物層位在該第五金屬線路及該第六金屬線 路上。 574. 如申請專利範圍第573項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 575. 如申請專利範圍第573項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 576. 如申請專利範圍第573項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 577. 如申請專利範圍第573項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 578. 如申請專利範圍第508項所述之線路元件,更包一 第二靜電放電防護電路、一第七金屬線路及一第八金屬 線路位在該保護層下,該第七金屬線路及該第八金屬線 202 200816374 路分別連接該第二靜電放電防護電路之電源節點及接 地節點,該第五金屬線路連接該第七金屬線路,該第六 金屬線路連接該第八金屬線路。 579. 如申請專利範圍第578項所述之線路元件,其中, 該第七金屬線路包括厚度係介於0.05微米至2微米之 間的一鋁層。 580. 如申請專利範圍第578項所述之線路元件,其中, 該第七金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 581. 如申請專利範圍第578項所述之線路元件,其中, 該第八金屬線路包括厚度係介於0.05微米至2微米之 間的一銘層。 582. 如申請專利範圍第578項所述之線路元件,其中, 該第八金屬線路包括厚度係介於0. 05微米至2微米之 間的一銅層。 583. 如申請專利範圍第508項所述之線路元件,其中, 該第一靜電放電防護電路包括一逆偏壓二極體 (reverse-biased diode) 〇 584. 如申請專利範圍第578項所述之線路元件,其中, 該第二靜電放電防護電路包括一逆偏壓二極體 (reverse-biased diode) 〇 585. 如申請專利範圍第508項所述之線路元件,更包括 一含矽的基底承載該第一靜電放電防護電路。 586. —種線路元件,包括: 203 200816374 一内部電路(internal circuit); 一晶片接外電路(off-chip circuit),包含一輸出節 點,連接至一外界電路; 一第一金屬線路,連接該内部電路之一輸出節點; 一第二金屬線路,連接該晶片接外電路之一輸入節點; 一保護層,位在該内部電路、該晶片接外電路、該第 一金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 587. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一反或閘(NOR gate)。 588. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一或閘(OR gate)。 589. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一且閘(AND gate)。 590. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一反及閘(NAND gate)。 591. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一靜態隨機存取記憶體單元(SRAM cell) 〇 592. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一動態隨機存取記憶體單元(DRAM cell) 〇 593. 如申請專利範圍第586項所述之線路元件,其中, 204 200816374 該内部電路包括一非揮發性記憶體單元(non-volatile memory cell)。 594. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一快閃記憶體單元(flash memory cell)。 595. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一可消除可程式唯讀記憶體單元 (EPROM cell)。 596. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一唯讀記憶體單元(ROM cell)。 597. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一磁性隨機存取記憶體(magnetic RAM,MRAM)單元。 598. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一感測放大器(sense amplifier)。 599. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一運算放大器(Operational Amplifier)0 600. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一加法器(adder)。 601. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一多工器(Multiplexer)。 602. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一雙工器(Diplexer)。 205 200816374 603·如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一乘法器(Mul tipi ier)。 604·如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一類比/數位轉換器(A/D converter)。 605·如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一數位/類比轉換器(D/A Converter)。 606·如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一互補式金屬氧化半導體(CMOS)。 607.如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一光敏二極體(photo-sensitive diode) 〇 608·如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一雙載子互補式金氧半導體 (BiCMOS)。 609. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路包括一雙載子電路(bipolar circuit)單元。 610. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇. 1至5之間。 611·如申請專利範圍第586項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇. 2至2之間。 612·如申請專利範圍第586項所述之線路元件,其中, 206 200816374 該内部電路至少包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 2至10之間。 613. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 4至4之間。 614. 如申請專利範圍第586項所述之線路元件,其中, 該晶片接外電路至少包括一晶片接外驅動器(of f-chip driver),該晶片接外驅動器係至少由一金氧半導體元 件所構成。 615. 如申請專利範圍第614項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於40至40, 000之間。 616. 如申請專利範圍第614項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氡半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於60至600之間。 617. 如申請專利範圍第614項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NM0S), 該N型金氧半導體元件之通道寛度(Channel width)/通 道長度(Channel length)比值係介於20至20, 000之間。 618. 如申請專利範圍第614項所述之線路元件,其中, 207 200816374 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於30至300之間。 619. 如申請專利範圍第586項所述之線路元件,其中, 該内部電路至少包括一晶片接外接收器(of f-chip reciver) 〇 620. 如申請專利範圍第586項所述之線路元件,其中, 該晶片接外電路至少包括一晶片接外三態緩衝器 (off-chip tri-states buffer) 〇 621. 如申請專利範圍第586項所述之線路元件,其中, 該晶片接外電路至少包括一靜電放電(ESD)防護電路。 622. 如申請專利範圍第621項所述之線路元件,其中, 該靜電放電防護電路包括一逆偏壓二極體 (reverse-biased diode) 〇 623. 如申請專利範圍第586項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0. 05微米至2微米之 間的一銘層。 624. 如申請專利範圍第586項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0. 05微米至2微米之 間的一銅層。 625. 如申請專利範圍第586項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 間的一铭層。 626. 如申請專利範圍第586項所述之線路元件,其中, 208 200816374 該第二金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 627. 如申請專利範圍第586項所述之線路元件,其中, 該第三金屬線路之材質包括金。 628. 如申請專利範圍第586項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 629. 如申請專利範圍第586項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 630. 如申請專利範圍第586項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 631. 如申請專利範圍第586項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 632. 如申請專利範圍第586項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 633. 如申請專利範圍第586項所述之線路元件結構,其 中,該第三金屬線路包括一第一金屬層及一第二金屬 層,該第二金屬層位在該第一金屬層上。 634. 如申請專利範圍第633項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 一金層。 635. 如申請專利範圍第633項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至50微米之 一銅層。 636. 如申請專利範圍第633項所述之線路元件結構,其 209 200816374 中,該第二金屬層包括厚度介於1· 5微米至15微米之 一銀層。 637·如申請專利範圍第633項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 一鈾層。 638. 如申請專利範圍第633項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1· 5微米至15微米之 一絶層。 639. 如申請專利範圍第633項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇 5微米至 一 鎳層。 如申咕專利範圍第633項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0 02微米至^ ”微^ 之—鈦鎢合金層。 Mi中如中請專利範圍第633項所述之線路元件結構,其 ’該第-金屬層包括厚度介於⑽微米至G 8微米 之一鈦金屬層。 642 j. ^ 中如申請專利範圍第633項所述之線路元件結構,其 ’該第一金屬層包括厚度介於請微米至0 8微^ 之一氮化鈦層。 643.如申請專利範圍第633項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇 〇2微米至〇 8微米 之一鈕金屬層。 ·"、 644 κ ^ .如申請專利範圍第633項所述之線路元件結構,其 210 200816374 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一氮化组層。 645. 如申請專利範圍第633項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一鉻金屬層。 646. 如申請專利範圍第633項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一絡銅合金層。 647. 如申請專利範圍第586項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 648. 如申請專利範圍第586項所述之線路元件,其中, 該保護層之材質包括一麟石夕玻璃(PSG )。 649. 如申請專利範圍第586項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 650. 如申請專利範圍第586項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 651. 如申請專利範圍第586項所述之線路元件,其中, 該保護層之材質包括一侧填石夕玻璃(BPSG)。 652. 如申請專利範圍第586項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 653. 如申請專利範圍第652項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 211 200816374 654. 如申請專利範圍第652項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁稀化合物層。 655. 如申請專利範圍第652項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 656. 如申請專利範圍第652項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 657. 如申請專利範圍第586項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至10毫安 培之間。 658. 如申請專利範圍第586項所述之線路元件,更包括 一第二聚合物層位在該第三金屬線路上。 659. 如申請專利範圍第658項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 660. 如申請專利範圍第658項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 661. 如申請專利範圍第658項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 662. 如申請專利範圍第658項所述之線路元件結構,其 212 200816374 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 663. 如申請專利範圍第586項所述之線路元件,更包括 弟~聚合物層覆蓋在該苐三金屬線路之全部上表面 上。 664. 如申請專利範圍第663項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 665·如申睛專利範圍苐663項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 666·如申請專利範圍第663項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 667·如申請專利範圍第663項所述之線路元件姓構1 中,該第三聚合物層包括厚度介於2微米至米ς 間的一環氧樹脂層。 668·如申明專利範圍第586項所述之線路元件,更包括 一含石夕的基底承載該内部電路。 669.如申請專利範圍第586項所述之線路元件,更包括 一含矽的基底承載該晶片接外電路。 670· —種線路元件,包括: 弟類比电路(analog circuit); 一第二類比電路; 213 200816374 一第一金屬線路,連接該第一類比電路; 一第二金屬線路,連接該第二類比電路; 一保護層,位在該第一類比電路、該第二類比電路、 該第一金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 671. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路輸出/接收訊號包括一數位模擬類比訊 號。 672. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一反或閘(NOR gate)。 673. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一或閘(OR gate)。 674. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一且閘(AND gate)。 675. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一反及閘(NAND gate)。 676. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一感測放大器(sense ampl i f ier)。 677. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一運算放大器(Operational Amplifier)0 678. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一類比/數位轉換器(A/D 214 200816374 converter) 〇 679. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一數位/類比轉換器(D/A Converter) ° 680. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一脈波再成形電路(pulse reshaping circuit) 〇 681. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一切換式電容濾波器 (Switched-capacitor filter) 〇 682. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一電阻電容濾波器(RC filter)。 683. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一 P型金氧半電晶體(PMOS)。 684. 如申請專利範圍第670項所述之線路元件,其中, 該第一類比電路包括一 N型金氧半電晶體(NMOS)。 685. 如申請專利範圍第670項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一銘層。 686. 如申請專利範圍第670項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 687. 如申請專利範圍第670項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 215 200816374 間的一鋁層。 688·如申請專利範圍第670項所述之線路元件,其中, 該第二金屬線路包括厚度係介於〇·〇5微米至2微米之 間的一銅層。 689·如申請專利範圍第670項所述之線路元件,其中, 該第三金屬線路之材質包括金。 690·如申請專利範圍第670項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 691·如申睛專利範圍第6 7 0項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 692·如申睛專利範圍第670項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 693·如申請專利範圍第670項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 694.如申請專利範圍第670項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 695·如申请專利範圍第670項所述之線路元件結構,其 中,該第三金屬線路包括一第一金屬層及一第二金屬 層’該第二金屬層位在該第一金屬層上。 696·如申請專利範圍第695項所述之線路元件結構,其 中,該第二金屬層包括厚度介於h5微米至 ’、 -金層。 微米之 697·如申請專利範圍第δ95項所述之線路元件結構,豆 中該第二金屬層包括厚度介於ι·5微米至微米八 216 200816374 一鋼層。 98.如申請專利範圍第695項所述之線路元件結構,其 中該第二金屬層包括厚度介於1_5微米至15微米之 一銀層。 699·如申請專利範圍第695項所述之線路元件結構,其 中β亥第二金屬層包括厚度介於1·5微米至15微米之 一鉑層。 〇·如申請專利範圍第695項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 一絶層。 7ΓΠ 如申睛專利範圍第695項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇·5微米至6微米 鎳層。 〃 7 0 9 •如申請專利範圍第695項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇 〇2微米至〇· 8微米 之—鈦鎮合金層。 7 0 3 •如申請專利範圍第695項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至〇·8微米 之一鈇金屬層。 ’、 7 0 4 .如申請專利範圍第695項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇〇2微米至〇8微= 之氮化欽層。 7〇5 •如申請專利範圍第695項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇〇2微米至〇·8微米 217 200816374 之一组金屬層。 706. 如申請專利範圍第695項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一氮化鈕層。 707. 如申請專利範圍第695項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一鉻金屬層。 708. 如申請專利範圍第695項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一絡銅合金層。 709. 如申請專利範圍第670項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 710. 如申請專利範圍第670項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 711. 如申請專利範圍第670項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 712. 如申請專利範圍第670項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 713. 如申請專利範圍第670項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 714. 如申請專利範圍第670項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 715. 如申請專利範圍第714項所述之線路元件結構,其 218 200816374 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 716. 如申請專利範圍第714項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 717. 如申請專利範圍第714項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 718. 如申請專利範圍第714項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 719. 如申請專利範圍第670項所述之線路元件,其中, 該第三金屬線路未與外界電連接。 720. 如申請專利範圍第670項所述之線路元件,其中, 該第三金屬線路傳輸之訊號包括一數位模擬類比訊號。 721. 如申請專利範圍第670項所述之線路元件,更包括 一第二聚合物層位在該第三金屬線路上。 722. 如申請專利範圍第721項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 723. 如申請專利範圍第721項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁浠化合物層。 724. 如申請專利範圍第721項所述之線路元件結構,其 219 200816374 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 725.如申請專利範圍第721項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 726·如申請專利範圍第67〇項所述之線路元件,更包括 一第三聚合物層覆蓋在該第三金屬線路之全部上表面 上。 727·如申請專利範圍第726項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至微米之 間的一聚醯亞胺化合物層。 728.如申請專利範圍第726項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 729·如申請專利範圍第726項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 730·如申請專利範圍第726項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 731·如申請專利範圍第670項所述之線路元件,更包括 一含矽的基底承載該第一類比電路。 732·如申請專利範圍第670項所述之線路元件,更包括 一含矽的基底承載該策二類比電路。 220 200816374 733. 如申請專利範圍第670項所述之線路元件,其中, 該第一金屬線路係連接該第一類比電路之一輸入節點。 734. 如申請專利範圍第670項所述之線路元件,其中, 該第二金屬線路係連接該第二類比電路之一輸出節點。 735. 一種線路元件,包括: 一類比電路(analog circuit),其係包括至少一輸出節 點; 一類比/數位轉換器(A/D Converter),其係包括至少一 輸入節點; 一第一金屬線路,連接該類比電路之該輸出節點; 一第二金屬線路,連接該類比/數位轉換器之該輸入節 點; 一保護層,位在該類比電路、該類比/數位轉換器、該 第一金屬線路及該第二金屬線路上;以及 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路。 736. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路輸出之訊號包括一數位模擬類比訊號。 737. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一反或閘(NOR gate)。 738. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一或閘(OR gate)。 739. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一且閘(AND gate)。 221 200816374 740. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一反及閘(NAND gate)。 741. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一感測放大器(sense ampl i f ier)。 742. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一運算放大器(Operational Amplifier) 〇 743. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一脈波再成形電路(pulse reshaping circuit) 〇 744. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一切換式電容濾波器 (Switched-capacitor filter) 〇 745. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一電阻電容濾波器(RC filter)。 746. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一 P型金氧半電晶體(PMOS)。 747. 如申請專利範圍第735項所述之線路元件,其中, 該類比電路包括一 N型金氧半電晶體(NMOS)。 748. 如申請專利範圍第735項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一 I呂層。 749. 如申請專利範圍第735項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 222 200816374 間的一銅層。 750/ 如申請專利範圍第735項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 間的一 #呂層。 751. 如申請專利範圍第735項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 752. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路之材質包括金。 753. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 754. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 755. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 756. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 757. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 758. 如申請專利範圍第735項所述之線路元件結構,其 中,該第三金屬線路包括一第一金屬層及一第二金屬 層,該第二金屬層位在該第一金屬層上。 759. 如申請專利範圍第758項所述之線路元件結構,其 中,該第二金屬層包括厚度介於1.5微米至15微米之 223 200816374 一金層。 760·如申請專利範圍第758項所述之線路元件結構,其 中,該第二金屬層包括厚度介於q· 5 -鋼層。 卞至1 2〇微米之 761·如申請專利範圍第758項所述之線路元件結構,豆 中’該第二金屬層包括厚度介於1.5微米至15 v 、/、 -銀層。 微米之 762·如申請專利範圍第758項所述之線路元件結構,其 中,該第二金屬層包括厚度介於15微 八 -鉑層。 微米之 3·如申請專利範圍第758項所述之線路元件鈐構,其 中,該第二金屬層包括厚度介於15微 ’、 王U微米之 224 1 ·如申請專利範圍第758項所述之線路元件妗構豆 中,該第二金屬層包括厚度介於〇· 5微米至6微 2 2 鎳層。 木之一 ?65·如申請專利範圍第758項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 02微米至〇8微^ 之一鈦鎢合金層。 ’、 766.如申請專利範圍第758項所述之線路元件結構,其 中,該第一金屬層包括厚度介於〇· 〇2微米至〇 8微: 之一鈦金屬層。 〜 . -- -.. . · ' · , 767·如申請專利範圍第758項所述之線路无件結構,其 中’該第一金屬層包括厚度介於0‘02微米至〇8微^ 200816374 之一氮化鈦層。 768. 如申請專利範圍第758項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一组金屬層。 769. 如申請專利範圍第758項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一氮化钽層。 770. 如申請專利範圍第758項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一鉻金屬層。 771. 如申請專利範圍第758項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0.02微米至0.8微米 之一鉻銅合金層。 772. 如申請專利範圍第735項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 773. 如申請專利範圍第735項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 774. 如申請專利範圍第735項所述之線路元件,其中, 該保護層之材質包括一氧石夕化合物。 775. 如申請專利範圍第735項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 776. 如申請專利範圍第735項所述之線路元件,其中, 該保護層之材質包括一硼鱗梦玻璃(BPSG)。 777. 如申請專利範圍弟735項所述之線路元件結構,更 225 200816374 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 778. 如申請專利範圍第777項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 779. 如申請專利範圍第777項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 780. 如申請專利範圍第777項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 781. 如申請專利範圍第777項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 782. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路未與外界電連接。 783. 如申請專利範圍第735項所述之線路元件,其中, 該第三金屬線路傳輸之訊號包括一數位模擬類比訊號。 784. 如申請專利範圍第735項所述之線路元件,更包括 一第二聚合物層位在該第三金屬線路上。 785. 如申請專利範圍第784項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 786. 如申請專利範圍第784項所述之線路元件結構,其 226 200816374 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 787·如申請專利範圍第784項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至iQ〇微米之 間的一聚對二甲苯類高分子層。 788·如申請專利範圍第784項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 789·如申請專利範圍策735項所述之線路元件,更包括 一苐二聚合物層覆蓋在該第三金屬線路之全部上表面 上。 790·如申請專利範圍第789項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至丨〇〇微米之 間的一聚醯亞胺化合物層。 791·如申請專利範圍第789項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一笨基環丁烯化合物層。 792·如申請專利範圍第789項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 793·如申請專利範圍第789項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的—環氧樹脂層。 794·如申請專利範圍第735項所述之線路元件,更包括 227 200816374 一含矽的基底承載談類比電路。 795. 如申請專利範圍第735項所述之線路元件,更包括 一含矽的基底承載該類比/數位轉換器。 796. —種線路元件,包括: 一晶片接外驅動器(off-chip driver),包括一輸入節點 及一輸出節點; 一記憶體單元(memory cell); 一第一金屬線路,連接該晶片接外驅動器之該輸入節 點; 一第二金屬線路,連接該記憶體單元; 一保護層,位在該晶片接外驅動器、該記憶體單元、 該第一金屬線路及該第二金屬線路上; 一第三金屬線路,連接該第一金屬線路及該第二金屬 線路; 一第四金屬線路,位在該保護層下且連接該晶片接外 驅動器之該輸出節點,且該第四金屬線路包括至少一第一 金屬接墊暴露在該保護層之一開口内; 一第五金屬線路,位在該保護層上方且該第五金屬線 路包括一第二金屬接塾,該第二金屬接墊電連接該第一金 屬接墊,由俯視透視圖觀之該第二金屬接墊位置不同於該 第一金屬接墊位置,該第二金屬接墊包括厚度大於1. 5微 米之一第一金屬層;以及 一導線,位在該第二金羼接塾上。: 797. 如申請專利範圍第796項所述之線路元伴,其中, 228 200816374 該晶片接外驅動器係至少由一金氧半導體元件所構成。 798. 如申請專利範圍第797項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於40至40, 000之間。 799. 如申請專利範圍第797項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於60至600之間。 800. 如申請專利範圍第797項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於20至20, 000之間。 801. 如申請專利範圍第797項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於30至300之間。 802. 如申請專利範圍第796項所述之線路元件,更包括 一靜電放電(ESD)防護電路連接該第一金屬線路。 803. 如申請專利範圍第802項所述之線路元件,其中, 該靜電放電防護電路包括一逆偏壓二極體 (reverse-biased diode)0 804. 如申請專利範圍第796項戶斤述之線路元件,其中, 該記億體單元之型式包括一靜態隨機存取記憶體單元 229 200816374 (SRAM cell) 〇 805. 如申請專利範圍第796項所述之線路元件,其中, 該記憶體單元之型式包括一動態隨機存取記憶體 (DRAM)單元。 806. 如申請專利範圍第796項所述之線路元件,其中, 該記憶體單元之型式包括一可消除可程式唯讃記憶體 (EPROM)單元。 807. 如申請專利範圍第796項所述之線路元件,其中, 該記憶體單元之型式包括一電子可消除式唯讀記憶體 (EEPROM)單元。 808. 如申請專利範圍第796項所述之線路元件,其中, 該記憶體單元之型式包括一快閃記憶體(Flash)單元。 809. 如申請專利範圍第796項所述之線路元件,其中, 該記憶體單元之型式包括一唯讀記憶體(ROM)單元。 810. 如申請專利範圍第796項所述之線路元件,其中, 該記憶體單元之型式包括一磁性隨機存取記憶體 (magnetic RAM,MRAM)單元。 811. 如申請專利範圍第796項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一铭層。 812. 如申請專利範圍第796項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0. 05微米至2微米之 間的一銅層。 813. 如申請專利範圍第796項所述之線路无件,其中, 230 200816374 該第二金屬線路包括厚度係介於0· 05微米至2微米之 間的一鋁層。 814· 如申請專利範圍第796項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0· 05微米至2微米之 間的一銅層。 815· 如申請專利範圍第796項所述之線路元件,其中, 該第四金屬線路包括厚度係介於〇· 05微米至2微米之 間的~銘層。 816·如申請專利範圍第796項所述之線路元件,其中, 該第四金屬線路包括厚度係介於〇· 〇5微米至2微米之 間的一銅層。 817·如申請專利範圍第796項所述之線路元件,其中, 該第三金屬線路之材質包括金。 818·如申請專利範圍第796項所述之旅路元件,其中, 該第三金屬線路之材質包括銅。 819·如申請專利範圍第796項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 820·如申請專利範圍第796項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 821·如申請專利範圍第796項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 822·如申請專利範圍第796項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 823.如申請專利範圍第796項所述之線路元件結構,其 231 200816374 中,該第三金屬線路包括一第二金屬層及一 -A. > —丨一金屬 s ’該第三金屬層位在該第二金屬層上。 .如申凊專利範圍第823項所述之線路元件社構其 中,該第三金屬層包括厚度介於丨· 5微米至 … 一金層。 〇微米之 25·如申請專利範圍第823項所述之線路元件結構,其 中,該第三金屬層包括厚度介於丨· 5微米至5〇微米^ 一鋼層。 、 826.如申請專利範圍第823項所述之線路元件結構,其 中,該第三金屬層包括厚度介於h5微米 八 -銀層。 η微水之 7.如申請專利範圍第823項所述之線路元件結構,其 中,該第三金屬層包括厚度介於丨5微米 -鉑層。b微未之 828 •如申請專利範圍第823項所述之線路元件結構,其 中,該第三金屬層包括厚度介於15微米至15 : —鈀層。 829.,如申請專利範圍第823項所述之線路元件結構,其 中’該第三金屬層包括厚度介於〇·5微米至6微 鎳層。 如申晴專利範圍第823項所述之線路元件結構,其 ’該第二金展層包括厚度介於〇〇2、微米至〇·8微米 之録^鶴合金層。 如申切專利範圍第823項所述之線路元件結構,其 232 200816374 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一欽金屬層。 832. 如申請專利範圍第823項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一氮化鈇層。 833. 如申請專利範圍第823項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一鈕金屬層。 834. 如申請專利範圍第823項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一氮化钽層。 835. 如申請專利範圍第823項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一鉻金屬層。 836. 如申請專利範圍第823項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一鉻銅合金層。 837. 如申請專利範圍第796項所述之線路元件,其中, 該第五金屬線路之材質包括金。 838. 如申請專利範圍第796項所述之線路元件,其中, 該第五金屬線路之材質包括銅。 839. 如申請專利範圍第796項所述之線路元件,其中, 該第五金屬線路之材質包括銀。 840. 如申請專利範圍第796項所述之線路元件,其中, 233 200816374 該第五金屬線路之材質包括鉑。 —如申明專利範圍第796項所述之線路元件,其中, 該第五金屬線路之材質包括鈀。 " 842·,如申請專利範圍第哪項所述之線路元件,其中, 該弟五金屬線路之材質包括鎳。 843·如:明專利範圍帛796項所述之線路元件結構,其 中’該第-金屬層包括厚度介於15微米至15微米^ 一金層。 、 其 之 844·如申請專利範圍第796項所述之線路元件結構 中,該第一金屬層包括厚度介於1.5微米至50微 一銅層。 845·如申請專利範圍第796項所述之線路元件結構,其 中’該第一金屬層包括厚度介於15微米至15微米之 一銀層。 、 一鉑層 846<如申請專利範圍第796項所述之線路元件結構,其 中’該第-金屬層包括厚度介於15微米至15微米: 847·如申請專利範圍第796項所述之線路元件結構,其 中,該第一金屬層包括厚度介於15微米至15微 一把層。 、 848·如申請專利範圍第796項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇· 5微米至6微米之一 鎳層。 849.如申請專利範圍第796項所述之線路元件結構,其 234 200816374 中’該第五金屬線路包括一第四金屬層位在該第一金屬 層下。 850·如申請專利範圍第849項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 〇2微米至08微米 之欽嫣合金層。 O pr 1 •如申請專利範圍第849項所述之線路元件結構,豆 rtr 八 ’該第四金屬層包括厚度介於〇· 〇2微米至〇· 8微米 之—鈦金屬層。 δ 5 2 •如申請專利範圍第849項所述之線路元件結構,其 中’該第四金屬層包括厚度介於0.02微米至〇·8微米 之一氮化鈦層。 •如申請專利範圍第849項所述之線路元件結構,其 中’該第四金屬層包括厚度介於0· 02微米至〇·8微米 之—鈕金屬層。 854. , ^ . • 申請專利範圍第849項所述之線路元件結構,其 中,該第四金屬層包括厚度介於0.02微米至〇·8微米 之氮化组層。 855 .如申請專利範圍第849項所述之線路元件結構,其 中,該第四金屬層包括厚度介於0.02微米至0.8微米 之—鉻金屬層。 856. 1 Λ。 申请專利範圍第849項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇〇2微米至〇·8微米 之絡鋼合金層。 857 κ ^ •如申請專利範圍第796項所述之線路元件,其中, 235 200816374 該保護層之材質包括一氮石夕化合物。 858. 如申請專利範圍第796項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 859. 如申請專利範圍第796項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 860. 如申請專利範圍第796項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 861. 如申請專利範圍第796項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 862. 如申請專利範圍第796項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 863. 如申請專利範圍第862項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚驢亞胺化合物層。 864. 如申請專利範圍第862項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 865. 如申請專利範圍第862項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 866. 如申請專利範圍第862項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 236 200816374 867. 如申請專利範圍第796項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第二聚合物層 位在該保護層與該第五金屬線路之間。 868. 如申請專利範圍第867項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 869. 如申請專利範圍第867項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 870. 如申請專利範圍第867項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 871. 如申請專利範圍第867項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 872. 如申請專利範圍第796項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至J亳安 培之間。 873. 如申請專利範圍第796項所述之線路元件,其中, 流經該第三金屬線路之電流係介於100微安培至1毫安 培之間。 874. 如申請專利範圍第796項所述之線路元件,更包括 一第三聚合物層位在該第三金羼線路及該第四金屬線 路上,該第三聚合物層包括至少一開口暴露出該第一金 237 200816374 屬接墊。 875. 如申請專利範圍第874項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 876. 如申請專利範圍第874項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁稀化合物層。 877. 如申請專利範圍第874項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 878. 如申請專利範圍第874項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 879·如申請專利範圍第874項所述之線路元件結構,其 中該弟五金屬線路位在該第三聚合物層上。 880·如申請專利範圍第796項所述之線路元件,更包括 一第四聚合物層位在該第五金屬線路及該第三金屬線 路上,該第四聚合物層包括至少一開口暴露出該第二金 屬接塾。 881·如申請專利範圍第880項所述之線路元件結耩,其 中’該第四聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 882·如申請專利範圍第88〇項所述之線路元件結構,其 中’該第四聚合物層包括厚度介於2微米至1〇〇微米之 238 200816374 間的一苯基環丁烯化合物層。 883. 如申請專利範圍第880項所述之線路元件結構,其 中,該第四聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 884. 如申請專利範圍第880項所述之線路元件結構,其 中,該第四聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 885. 如申請專利範圍第796項所述之線路元件,更包括 一含矽的基底承載該晶片接外驅動器。 886. 如申請專利範圍第796項所述之線路元件,更包括 一含矽的基底承載該記憶體單元。 887. 如申請專利範圍第796項所述之線路元件,更包括 一感測放大器(sense amplifier)位在該記憶體單元與該 第二金屬線路之間。 888. 如申請專利範圍第887項所述之線路元件,其中, 該感測放大器包括一差動放大器(differential amplifier) 〇 889. 如申請專利範圍第887項所述之線路元件,更包括 一内部電路位在該感測放大器與該第一金屬線路之間。 890. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一反或閘(NOR gate)。 891. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一或閘(OR gate)。 892. 如申請專利範圍第889項所述之線路元件,其中, 239 200816374 該内部電路包括一且閘(AND gate)。 893. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一反及閘(NAND gate)。 894. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一加法器(adder)。 895. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一多工器(Multiplexer)。 896. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一雙工器(Diplexer)。 897. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一乘法器(Multiplier)。 898. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一互補式金屬氧化半導體(CMOS)。 899. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一雙載子互補式金氧半導體 (BiCMOS)。 900. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路包括一雙載子電路(bipolar circuit)單元。 901. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 1至5之間。 9Q2· 如申請專利範圍第889項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 240 200816374 N型金氧半導體元件之通道宽度(Channel width)/通道 長度(Channel length)比值儀介於〇· 2至2之間。 903. 如申請專利範圍第889項所述之線路元件,其中, 該内部電路至少包括一 P型金氡半導體元件(PM0S),該 P型金氧半導體元件之通道寬度(Channel· width)/通道 長度(Channel length)比值係介於0· 2至10之間。 904· 如申請專利範圍第889項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道宽度(Channel width)/通道 長度(Channel length)比值係介於〇. 4至4之間。 905. 如申請專利範圍第887項所述之線路元件,更包括 一内部驅動器(internal driver)位在該感測放大器輿 該第二金屬線路之間,該内部驅動器係至少由一金氧半 導體元件所構成。 906. 如申請專利範圍第905項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM〇s), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於3至6〇之間。 9〇7·如申請專利範圍第905項所述之線路元件,其中, 該金氧半導體元件包括一 Ρ型金氧半導體元件(PM〇s), 该P型金氧半導體元件之通道寬度(Channei width)/通 道長度(Channel length)比值係介於5至2〇之間。 9〇8·如申請專利範圍第9〇5項所述之線路元件,其中, 该金氧半導體元件包括一 Ν型金氧半導體元件(NMj0S), 241 200816374 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於1. 5至30之間。 909. 如申請專利範圍第905項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於2. 5至10之間。 910. 如申請專利範圍第887項所述之線路元件,更包括 一内部缓衝器(internal buff er)位在該感測放大器與 該第二金屬線路之間。 911. 如申請專利範圍第887項所述之線路元件,更包括 —内部三態緩衝器(tri-states internal buffer)位在 該感測放大器與該第二金屬線路之間。 912. 如申請專利範圍第887項所述之線路元件,更包括 一通過電路(pass circuit)位在該感測放大器與該第二金 屬線路之間。 913. 如申請專利範圍第887項所述之線路元件,更包括 一閂鎖電路(latch circuit)位在該感測放大器與該第二金 屬線路之間。 914. 一種線路元件,包括: 一穩壓器,包括一輸入節點及一輸出節點; 一内部電路(internal circuit); 一第一金屬線路,連接該穩壓器之該輸出節點; 一第二金屬線路,連接該内部電路; 一保護層,位在該穩壓器、談内部電路、該第一金屬 242 200816374 線路及該第二金屬線路上; 一第三金屬線路,連接該第一金屬線路及該第二金屬 線路; 一第四金屬線路,位在該保護層下且連接該穩壓器之 該輸入節點,且該第四金屬線路包括至少一第一金屬接塾 暴露在該保護層之一開口内; 一第五金屬線路,位在該保護層上方且該第五金屬線 路包括一第二金屬接墊,該第二金屬接墊電連接該第一金 屬接墊,由俯視透視圖觀之該第二金屬接墊位置不同於該 第一金屬接墊位置,該第二金屬接墊包括厚度大於15微 米之一第一金屬層;以及 一導線,位在該第二金屬接墊上。 915·如申請專利範圍第914項所述之線路元件,其中, 該穩壓器輸出一電壓值時,該電壓值與一設定目標電壓 值之間的差值除以該设定目標電壓值之百分比係小於 10%。 ' 916·如申請專利範圍第915項所述之線路元件,其中, 該穩壓器之該設定目標電壓值係介於〇·5伏特至1〇伏 特之間。 917·如申請專利範圍第915項所述之線路元件,其中, 該穏壓器之該設定目標電壓值係介於〇 5伏特至5伏 之間。' 918·如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一反或閘(N0R gate)。 243 200816374 919. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一或閘(OR gate)。 920. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一且閘(AND gate)。 921. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一反及閘(NAND gate)。 922. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一靜態隨機存取記憶體單元(SRAM cell) ° 923. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一動態隨機存取記憶體單元(DRAM cell) 〇 924. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一非揮發性記憶體單元(non-volati le memory cel 1) ° 925. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一快閃記憶體單元(flash memory cel 1) ° 926. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一可消除可程式唯讀記憶體單元 (EPROM cell) 〇 927. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一唯讀記憶體單元(ROM cell)。 928. 如申請專利範圍第914項所述之旅路元件,其中, 244 200816374 該内部電路包括一磁性隨機存取記憶體(magnetic RAM,MRAM)單元。 929. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一感測放大器(sense ampl i f ier)。 930. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一運算放大器(Operational Amplifier) ° 931. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一加法器(adder)。 932. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一多工器(Multiplexer)。 933. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一雙工器(Diplexer)。 934. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一乘法器(Multipi ier)。 935. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一類比/數位轉換器(A/D converter)。 936. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一數位/類比轉換器(D/A Converter)。 937. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一互補式金屬氧化半導體感測元件單 元(CMOS sensor cell)。 938/ 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一光敏二極體(photo-sensitive diode)。 245 200816374 939. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一雙載子互補式金氧半導體 (BiCMOS) 〇 940. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一雙載子電路(bipolar circuit)單元。 941. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0· 1至5之間。 942. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0· 2至2之間。 943. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件之通道寛度(Channel width)/通道 長度(Channel length)比值係介於0· 2至10之間。 944. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PM0S),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length) fct*值係介於0· 4至4之間。 945· 如t請專利範圍第914項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至2毫安 培之間。 246 200816374 946. 如申請專利範圍第914項所述之線路元件,其中 流經該第三金屬線路之電流係介於100微安培至1毫 培之間。 947. 如申請專利範圍第914項所述之線路元件,其中 該第二金屬線路連接至該内部電路之一電源節 (power node) 〇 948. 如申請專利範圍第914項所述之線路元件,其中 該第一金屬線路包括厚度係介於0.05微米至2微米 間的一 呂層。 949. 如申請專利範圍第914項所述之線路元件,其中 該第一金屬線路包括厚度係介於0.05微米至2微米 間的一銅層。 950. 如申請專利範圍第914項所述之線路元件,其中 該第二金屬線路包括厚度係介於0. 05微米至2微米 間的一銘層。 951. 如申請專利範圍第914項所述之線路元件,其中 該第二金屬線路包括厚度係介於0. 05微米至2微米 間的一銅層。 952. 如申請專利範圍第914項所述之線路元件,其中 該第四金屬線路包括厚度係介於0. 05微米至2微米 間的一鋁層。 953. 如申請專利範圍第914項所述之線路元件,其中 該第四金屬線路包括厚度係介於0.05微米至2微米 間的一銅層。 247 200816374 954·如申請專利範圍第914項所述之線路元件,其中, 該第三金屬線路之材質包括金。 955·如申請專利範圍第914項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 956·如申請專利範圍第914項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 957·如申請專利範圍第9U項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 958·如申請專利範圍第914項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 959·如申請專利範圍第914項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 960·如申請專利範圍第914項所述之線路元件結構,其 中’該第三金屬線路包括一第二金屬層及一第三金屬 層’該第三金屬層位在該第二金屬層上。 961·如申請專利範圍第960項所述之線路元件結構,其 中,該第三金屬層包括厚度介於h5微米至15微米之 一金層。 962•如申請專利範圍第96〇項所述之線路元件結構,其 中該第二金屬層包括厚度介於1·5微米至50微米之 一鋼層。 963·如申請專利範圍第960項所述之線路元件結構,其 中該第二金屬層包括厚度介於15微米至15微米之 -銀^層。 248 200816374 964.如申請專利範圍第96〇項所述之線路元件鈐構,其 中,該第三金屬層包括厚度介於15微米 上八 一鉑層。 巧微米之 965·如申請專利範圍第960項所述之線路元件結構,其 中,該第三金屬層包括厚度介於1>5微米至 二 -鈀層。 微未之 966'如申請專利範圍第96〇項所述之線路元件結構其 中,該第三金屬層包括厚度介於〇 5微米至6微 一 鎳層。 〇之一 967.如申請專利範圍第960項所述之線路元件結構其 中’該第二金屬層包括厚度介於0.02微米至〇8微米 之一鈦鎢合金層。 "、 968· 中, 之一 如申請專利範圍第960項所述之線路元件結構,其 該第二金屬層包括厚度介於〇· 02微米至〇·8微米 欽金屬層。 969·如申請專利範圍第96〇項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇· 02微米至〇·8微米 之一氮化鈦層。 970·如申請專利範圍第960項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇· 02微米至〇·8微米 之一鈕金屬層。 071 1•如申請專利範圍第960項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇· 〇2微米至8微米 之一氮化鈕層。 249 200816374 972. 如申請專利範圍第960項所述之線路元件結構,其 中,該第二金孱層包括厚度介於0.02微米至0.8微米 之一鉻金屬層。 973. 如申請專利範圍第960項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0.8微米 之一絡銅合金層。 974. 如申請專利範圍第914項所述之線路元件,其中, 該第五金屬線路之材質包括金。 975. 如申請專利範圍第914項所述之線路元件,其中, 該第五金屬線路之材質包括銅。 976. 如申請專利範圍第914項所述之線路元件,其中, 該第五金屬線路之材質包括銀。 977. 如申請專利範圍第914項所述之線路元件,其中, 該第五金屬線路之材質包括鉑。 978. 如申請專利範圍第914項所述之線路元件,其中, 該第五金屬線路之材質包括鈀。 979. 如申請專利範圍第914項所述之線路元件,其中, 該第五金屬線路之材質包括鎳。 980. 如申請專利範圍第914項所述之線路元件結構,其 中,該第一金屬層包括厚度介於1. 5微米至15微米之 一金層。 981. 如申請專利範圍第914項所述之線路元件結構,其 中,該第一金屬層包括厚度介於1.5微米至50微米之 一銅層。 250 200816374 2·如申請專利範圍第914項所述之線路元件結構,其 中,該第一金屬層包括厚度介於微米至15微米之 一銀層。 3·如申請專利範圍第914項所述之線路元件結構,其 中’該第一金屬層包括厚度介於丄5微米至15微米之 一翻層。 984.如申請專利範圍第914項所述之線路元件結構,其 中,該第一金屬層包括厚度介於1.5微米至15微米之 —把層。 •如申請專利範圍第914項所述之線路元件結構,其 中,該第一金屬層包括厚度介於0· 5微米至6微米 鎳層。 ’、一 986.如 中,該 層下。 申請專利範圍第914項所述之線路元件結構,其 第五金屬線路包括一第四金屬層位在該第一金屬 987. 中, 之一 如申請專利範圍第986項所述之線路元件結構,其 該第四金屬層包括厚度介於〇· 〇2微米至〇·8微米 敘鎮合金層。 八 .如申請專利範圍第986項所述之線路元件結構,其 中,該第四金屬層包括厚度介於〇〇2微米至 之-鈦金屬層。 微未 989 •如申請專利範圍第986項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇〇2微米至 夕 知. · 0傲米 虱化鈥層。 251 200816374 990. 如申請專利範圍第986項所述之線路元件結構,其 中,該第四金屬層包括厚度介於0.02微米至0.8微米 之一鈕金屬層。 991. 如申請專利範圍第986項所述之線路元件結構,其 中,該第四金屬層包括厚度介於0.02微米至0.8微米 之一氮化钽層。 992. 如申請專利範圍第986項所述之線路元件結構,其 中,該第四金屬層包括厚度介於0.02微米至0.8微米 之一絡金屬層。 993. 如申請專利範圍第986項所述之線路元件結構,其 中,該第四金屬層包括厚度介於0.02微米至0.8微米 之一絡銅合金層。 994. 如申請專利範圍第914項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 995. 如申請專利範圍第914項所述之線路元件,其中, 該保護層之材質包括一構石夕玻璃(PSG)。 996. 如申請專利範圍第914項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 997. 如申請專利範圍第914項所述之線路元件,其中, 該保護層之材質包括一氮氧石夕化合物。 998. 如申請專利範圍第914項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 999. 如申請專利範圍第914項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第一聚合物層 252 200816374 位在該保護層與該第三金屬線路之間。 1000. 如申請專利範圍第999項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 1001. 如申請專利範圍第999項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁稀化合物層。 1002. 如申請專利範圍第999項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 1003. 如申請專利範圍第999項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 1004. 如申請專利範圍第914項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第二聚合物層 位在該保護層與該第五金屬線路之間。 1005. 如申請專利範圍第1004項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 1006. 如申請專利範圍第1004項所述之線路元件結構,其 中,該第二聚合物展包括厚度介於2微米至10&微米之 間的一苯基環丁烯化合物層。 1007. 如申請專利範圍第1004項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 253 200816374 間的一聚對二甲苯類高分子層。 1008. 如申請專利範圍第1004項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 1009. 如申請專利範圍第914項所述之線路元件,其中, 流經該第三金屬線路之電流係介於50微安培至2毫安 培之間。 1010. 如申請專利範圍第914項所述之線路元件,其中, 流經該第三金屬線路之電流係介於100微安培至1毫安 培之間。 1011. 如申請專利範圍第914項所述之線路元件,更包括 一第三聚合物層位在該第三金屬線路及該第四金屬線 路上,該第三聚合物層包括至少一開口暴露出該第一金 屬接墊。 1012. 如申請專利範圍第1011項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 1013. 如申請專利範圍第1011項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 1014. 如申請專利範圍第1011項所述之線路元件結構,其 中,該第三聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 1015. 如申請專利範圍第1011項所述之線路元件結構,其 254 200816374 中’該第三聚合物層包括厚度介於2微米至loo微米之 間的一環氧樹脂層。 1016·如申請專利範圍第1 〇 11項所述之線路元件結構,其 中’該第五金屬線路位在該第三聚合物層上。 1017·如申請專利範圍第914項所述之線路元件,更包括 一第四聚合物層位在該第五金屬線路及該第三金屬線 路上’該第四聚合物層包括至少一開口暴露出該第二金 屬接塾。 1018·如申請專利範圍第項所述之線路元件結構,其 中,該第四聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚酿亞胺化合物層。 1019·如申請專利範圍第項所述之線路元件結構,其 中’該第四聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 1020·如申請專利範圍第ι〇17項所述之線路元件結構,其 中’該第四聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 1021·如申請專利範圍第1017項所述之線路元件結構,其 中’該第四聚合物層包括厚度介於2微米至1〇〇徵米之 間的一環氧樹脂層。 1022·如申請專利範圍第914項所述之線路元件,更包括 一含矽的基底承載該穩壓器。 1023·如申請專利範圍第914項所述之線路元件,更包括 一含矽的基底承載該内部電路。 255 200816374 1024. 如申請專利範圍第914項所述之線路元件,其中, 該内部電路包括一互補式金屬氧化半導體(CMOS)。 1025. —種線路元件,包括: 一晶片接外電路(off-chip circuit),包括一輸入節點及 • 一輸出節點; 一内部電路(internal circuit),包括一輸入節點及一輸 出節點; 一第一金屬線路,連接該晶片接外電路; 一第二金屬線路,連接該内部電路; 一保護層,位在該晶片接外電路、該内部電路、該第 一金屬線路及該第二金屬線路上; 一第三金屬線路,連接該第一金屬線路及該第二金屬 線路; 一第四金屬線路,位在該保護層下且連接該晶片接外 電路,且該第四金屬線路包括至少一第一金屬接墊暴露在 該保護層之一開口内; 一第五金屬線路,位在該保護層上方且該第五金屬線 路包括一第二金屬接墊,該第二金屬揍墊電連接該第一金 屬接墊,由俯視透視圖觀之該第二金屬接墊位置不同於該 第一金屬接墊位置,該第二金脣接墊包括厚度大於1.5微 米之一第一金屬層;以及 一導線,位在該第二金屬接墊上。 1026. 如申請專利範圍第1025項所述之線路元件·,其中, 該晶片接外電路係至少由一金氧半導體元件所樣成。 256 200816374 1027. 如申請專利範圍第1026項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PM0S), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於40至40, 000之間。 1028. 如申請專利範圍第1026項所述之線路元件,其中, 該金氧半導體元件包括一 P型金氧半導體元件(PMOS), 該P型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於60至600之間。 1029·如申請專利範圍第1026項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氧半導體元件(NMOS), 該N型金氧半導體元件之通道寬度(Channel width)/通 道長度(Channel length)比值係介於20至20, 000之間。 1030·如申請專利範圍第1026項所述之線路元件,其中, 該金氧半導體元件包括一 N型金氡半導體元件(NMOS), 該N型金氧半導體元件之通道宽度(Channel width)/通 道長度(Channel length)比值係介於30至300之間。 1031·如申請專利範圍第1025項所述之線路元件,其中, 該晶片接外電路包括一晶片接外驅動器(off-chip driver),該第一金屬線路連接該晶片接外驅動器之該輸 出節點0 1032·如申請專利範圍第1031項所述之線路元件,其中, 該第四金屬線路連接談晶片接外電路之該输入節點。、 1033“如申請專利範圍第1031項所述之線路元件,其中」· 該弟一金屬線路連接該内部電路之談輸入節點。 257 200816374 1034. 如申請專利範圍第1025項所述之線路元件,其中, 該晶片接外電路包括一晶片接外接收器(off-chip reciver),該第一金屬線路連接該晶片接外驅動器之該輸 入節點。 1035. 如申請專利範圍第1034項所述之線路元件,其中, 該第四金屬線路連接該晶片接外電路之該輸出節點。 1036. 如申請專利範爵第1034項所述之線路元件,其中, 該第二金屬線路連接該内部電路之該輸出節點。 1037. 如申請專利範圍第1025項所述之線路元件,其中, 該晶片接外電路至少包括一晶片接外三態緩衝器 (off-chip tri-states buffer) 〇 1038. 如申請專利範爵第1025項所述之線路元件,其中, 該晶片接外電路至少包括一靜電放電(ESD)防護電路。 1039. 如申請專利範圍第1038項所述之線路元件,其中, 該靜電放電防護電路包括一逆偏壓二極體 (reverse-biased diode) 〇 1040. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一靜態隨機存取記憶體單元(SRAM cell) ° 1041. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一動態隨機存取記憶體單元(DRAM cell) ° 1042. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一非揮發性記憶體單元(non-vo 1 ati le 258 200816374 memory cell)0 1043. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一快閃記憶體單元(flash memory cel 1) 〇 1044. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一可消除可程式唯讀記憶體單元 (EPROM cell)。 1045. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一唯讀記憶體單元(ROM cell)。 1046. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一磁性隨機存取記憶體(magnetic RAM,MRAM)單元。 1047. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一感測放大器(sense amplifier)。 1048. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一運算放大器(Operational Amplifier)。 1049. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一加法器(adder)。 1050. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一多工器(Multiplexer)。 1051. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一雙工器(Diplexer)。 1052. 如申請專利範圍第1025項所述之線路元件,其中, 259 200816374 該内部電路包括一乘法器(Multiplier)。 1053·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一類比/數位轉換器(A/D converter)。 1054·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一數位/類比轉換器(D/A Converter)。 1055.如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一互補式金屬氧化半導體(CMOS)。 1056·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一光敏二極體(photo-sensitive diode)。 1057·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一雙載子互補式金氧半導體 (BiCMOS) 〇 1058·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路包括一雙載子電路(bipolar circuit)單元。 1059·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇· 1至5之間。 1060·如申請專利範圍第1025項所述之線路元件,其中, 該内部電路至少包括一 N型金氧半導體元件(NM0S),該 N型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於〇· 2至2之間。 1061·如申請專利範圍第1025項所述之線路元伴,其中, 該内部電路至少包括一 P型金氧半導體元件(PM0S),該 260 200816374 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0.2至10之間。 1062. 如申請專利範圍第1025項所述之線路元件,其中, 該内部電路至少包括一 P型金氧半導體元件(PMOS),該 P型金氧半導體元件之通道寬度(Channel width)/通道 長度(Channel length)比值係介於0. 4至4之間。 1063. 如申請專利範圍第1025項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0. 05微米至2微米之 間的一鋁層。 1064. 如申請專利範圍第1025項所述之線路元件,其中, 該第一金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 1065. 如申請專利範圍第1025項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2.微米之 間的一铭層。 1066. 如申請專利範圍第1025項所述之線路元件,其中, 該第二金屬線路包括厚度係介於0. 05微米至2微米之 間的一銅層。 1067. 如申請專利範圍第1025項所述之線路元件,其中, 該第四金屬線路包括厚度係介於0. 051微米至2微米之 間的一銘層。 1068. 如申請專利範圍第1025項所述之線路元件,其中, 該第四金屬線路包括厚度係介於0.05微米至2微米之 間的一銅層。 261 200816374 1069·如申請專利範圍第1〇25項所述之線路元件,其中, 該第三金屬線路之材質包括金。 1070·如申請專利範圍第1〇25項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 1071·如申請專利範圍第ι〇25項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 1072·如申請專利範圍第1〇25項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 1073·如申請專利範圍第1〇25項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 1074·如申請專利範圍第1〇25項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 1075·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第三金屬線路包括一第二金屬層及一 币二金屬 層’該第三金屬層位在該第二金屬層上。 1076.如申請專利範圍第1〇75項所述之線路元件結構,其 中,該第三金屬層包括厚度介於丨· 5微米至15微米之 一金層。 "" 1〇77·如申請專利範圍第1075項所述之線路元件結構,苴 中,該第三金屬層包括厚度介於1.5微米至5〇微米2 一銅層。 1078·如申請專利範圍第1〇75項所述之線路元件結構,其 中’該第三金屬層包栝厚度介於丄5微米至 ’、 13微米之 262 200816374 107中9.,:申第請tr圍第107刚 二金屬層包括厚度介於1· 5微米至15微米 一麵層。 小< 1080·如中請專·圍第祕項所述之線路元件結構,盆 ,該第三金屬層包括厚度介於1.5微米幻5微米: • 把層。 _.,如申請專利範圍第1〇75項所述之線路元件結構,其 中該第二金屬層包括厚度介於〇· 5微米至6微米之一 錄層。 1〇82·如申請專利範圍第1075項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0·8微米 之一鈦鎢合金層。 1〇83.如申請專利範圍第1075項所述之線路元件結構,其 中,該第二金屬層包括厚度介於0.02微米至0 8微米 之一鈦金屬層。 ’、 1〇84·如申請專利範圍第1075項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇_〇2微米至〇·8微米 之一氮化鈦層。 ’、 1〇85.如申請專利範圍第1075項所述之線路元件結構,其 中該第二金屬層包括厚度介於0.02微米至〇.8微米 之一鈕金屬層。 1〇86·如申請專利範圍第1075項所述之線路元件結構,其 中’該第二金屬層包括厚度介於〇·〇2微米至〇·8微米 之一氮化鈕層。 263 200816374 1087·如申請專利範圍第1〇75項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇·〇2微米至〇 8微米 之一鉻金屬層。 1088.如申請專利範圍第1〇75項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇·〇2微米至〇·8微米 之一鉻銅合金層。 1089•如申請專利範圍第1025項所述之線路元件,其中, 該第五金屬線路之材質包括金。 1090·如申請專利範圍第1〇25項所述之線路元件,其中, 該第五金屬線路之材質包括銅。 1091·如申請專利範圍第1〇25項所述之線路元件,其中, 該第五金屬線路之材質包括銀。 1092·如申請專利範圍第1025項所述之線路元件,其中, 該第五金屬線路之材質包括鉑。 1093·如申請專利範圍第1025項所述之線路元件,其中, 該第五金屬線路之材質包括鈀。 1094·如申請專利範圍第1〇25項所述之線路元件,其中, 該第五金屬線路之材質包括鎳。 1095·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第一金屬層包括厚度介於1. 5微米至15微米之 一金層。 1096·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第一金屬層包括厚度介於1. 5微米至5〇微米之 一銅層。 264 200816374 1097·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第一金屬層包括厚度介於1. 5微米至15微米之 一銀層。 1098·如申請專利範圍第1025項所述之線路元件結構,其 中’該第一金屬層包括厚度介於1· 5微米至15微米之 一麵層。 1099·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第一金屬層包括厚度介於1.5微米至15微米之 一鈀層。 11〇〇·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇· 5微米至6微米之一 錄層。 1101·如申請專利範圍第1〇25項所述之線路元件結構,其 中’該第五金屬線路包括一第四金屬層位在該第一金屬 層下。 、’ 1102·如申請專利範圍第1101項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 02微米至〇 8微米 之一鈦鎢合金層。 1103·如申請專利範圍第11〇1項所述之線路元件結構,其 中’該第四金屬層包括厚度介於0 02微米至〇· 8微米 之一鈦金屬層。 1104·如申請專利範圍第11〇1項所述之線路元件結構,其 中’該第四金屬層包括厚度介於0· 02ι微米, 之一氮化鈦層。 265 200816374 1105•如申請專利範圍第11〇1項所述之線路元件 中,談第四金屬層包括厚度介於〇. 〇2微 之-鈕金屬層。 木至微米 線路元件結構,其 微米至〇·8微米 1106·如申請專利範圍第11〇1項所述之 中,該第四金屬層包括厚度介於0.02 之一氮化鈕層。 1107·如申請專利範圍第11〇1項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 02微米至〇 8微g 之一鉻金屬層。 ’、 1108·如申請專利範圍第11〇1項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 02微米·至0· 8微米 之一絡銅合金層。 Π09·如申請專利範圍第1〇25項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 111〇·如申請專利範圍第1025項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 11U·如申請專利範圍第1025項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 1112·如申請專利範圍第1〇25項所述之線路元件,其中, 該保《蔓層之材質包括一氮氧梦化合物。 1113·如申請專利範圍第1025項所述之線路元件,其中, 該保護層之材質包括一硼麟矽玻璃(BPSG)。 1Π4.如申請專利範圍第1〇25項所述之線路元件結構,更 包括厚度介於2微米至1 〇〇微米」之間的一第一聚合物層 266 200816374 位在該保護層與該第三金屬線路之間。 1115·如申請專利範圍第1114項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 1116·如申請專利範圍第1114項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 1117·如申請專利範圍第1114項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 1118·如申請專利範圍第1114項所述之線路元件結構,其 中’該第一聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 1119.如申請專利範圍第1〇25項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第二聚合物層 位在該保護層與該第五金屬線路之間。 1120·如申請專利範圍第1119項所述之線路元件結構,其 中’該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 1121·如申請專利範圍第1119項所述之線路元件結構,其 中’該第二聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 1122·如申請專利範圍第1119項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 267 200816374 間的一聚對二曱苯類高分子層。 1123·如申請專利範圍第mg項所述之線路元件結構,其 中’該第二聚合物層包括厚度介於2微米至丨〇〇微米之 間的一環氧樹脂層。 1124·如申請專利範圍第1〇25項所述之線路元件,其中, 流經該第三金屬線路之電流係介於5〇微安培至2毫安 培之間。 1125·如申請專利範圍第1〇25項所述之線路元件,其中, 流經該第三金屬線路之電流係介於1〇〇微安培至丨毫安 培之間。 1126·如申請專利範圍第1〇25項所述之線路元件,更包括 一第三聚合物層位在該第三金屬線路及該第四金屬線 路上’該第三聚合物層包括至少一開口暴露出該第一金 屬接塾。 1127·如申請專利範圍第1126項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚醯亞胺化合物層。 1128·如申請專利範圍第1126項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁烯化合物層。 1129·如申請專利範圍第1126項所述之線路元件結構,其 中’該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 1130·如申請專利範圍第1126項所述之線路元件結構,其 268 200816374 中,該第三聚合物層包括厚度介於2微米至1〇〇微米之 間的一環氧樹脂層。 1131•如申請專利範圍第1126項所述之線路元件結構,其 中’該第五金屬線路位在該第三聚合物層上。 1132·如申請專利範圍第1〇25項所述之線路元件,更包括 第四聚合物層位在該第五金屬線路及該第三金屬線 路上,該第四聚合物層包括至少一開口暴露出該第二金 屬接塾。 1133·如申請專科範圍第1132項所述之線路元件結構,其 中,該第四聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 1134·如申請專利範圍第U32項所述之線路元件結構,其 中’該第四聚合物層包括厚度介於2微米至1〇〇微米之 間的一苯基環丁浠化合物層。 1135·如申請專利範圍第1132項所述之線路元件結構,其 中’該第四聚合物層包括厚度介於2微米至1〇〇微米之 間的一聚對二甲苯類高分子層。 1136·如申請專利範圍第1132項所述之線路元件結構,其 中,該第四聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 1137·如申請專利範圍第1〇25項所述之線路元件,更包括 一含矽的基底承載談晶片接外電路。 1138·如申請專利範圍第1025項所述之線路元件,更包括 一含矽的基底承載該内部電路。 269 200816374 1139· —種線路元件,包括: 一類比電路(analog circuit),其係包括至少一輸入節 點; 一數位/類比轉換器(D/A Converter),其係包括至少一 輸入節點及一輸出節點; 一第一金屬線路,連接該類比電路之該輸入節點; 一第二金屬線路,連接該數位/類比轉換器之該輸出節 點; 一保護層,位在該類比電路、該數位/類比轉換器、該 第一金屬線路及該第二金屬線路上; 一第三金屬線路,位在該保護層上,且連接該第一金 屬線路及該第二金屬線路; 一第四金屬線路,位在該保護層下且連接該數位/類比 轉換器之該輸入節點,且該第四金屬線路包括至少一第一 金屬接墊暴露在該保護層之一開口内; 一第五金屬線路,位在該保護層上方且該第五金屬線 路包括一第二金屬接墊,該第二金屬接墊電連接該第一金 屬接塾,由俯視透視圖觀之該第二金屬接墊位置不同於該 第一金屬接墊位置,該第二金屬接墊包括厚度大於1.5微 米之一第一金屬層;以及 一導線,位在該第二金屬接墊上。 1140.如申請專利範圍第1139項所述之線路元件,其中, 該類比電路輸入之訊號包括一數位模擬類比訊號。 Π41.如申請專利範圍第1139項所述之線路元件,其中, 270 200816374 該類比電路包括一反或閘(NOR gate)。 1142. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一或閘(OR gate)。 1143. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一且閘(AND gate)。 1144. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一反及閘(NAND gate)。 1145. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一感測放大器(sense amplifier)。 1146. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一運算放大器(Operational Amplifier) 〇 1147. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一加法器(adder)。 1148. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一多工器(Multiplexer)。 1149. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一雙工器(Diplexer)。 1150. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一乘法器(Mul tipi ier)。 1151. 如申請專利範圍第1139項所述之線.路元件,其中, 該類比電路包括一互補式金屬氧化半導體(CMOS)。 1152. 如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一光敏二極體(photo-sensitive diode)。 271 200816374 1153·如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一雙載子互補式金氧半導體 (BiCMOS) 〇 1154·如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一雙載子電路(bipolar circuit)單元。 1155·如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一脈波再成形電路(pulse reshaping circuit) 〇 1156·如申請專利範圍第1139項所述之線路元件,其中, 3類比電路包括一切換式電容濾波器 (Switched_capacitor filter)。 1157·如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一電阻電容濾波器(RC filter)。 1158·如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一 P型金氧半導體元件(PMOS)。 1159·如申請專利範圍第1139項所述之線路元件,其中, 該類比電路包括一 N型金氧半導體元件(NMOS)。 1160·如申請專利範圍第1139項所述之線路元件,其中, 該第一金屬線路包括厚度係介於〇· 〇5微米至2微米之 間的一銘層。 1161·如申請專利範圍第1139項所述之線路元件,其中, 該第一金屬線路包括厚度係介於〇·〇5微米至2微米之 間的~銅層。 1162·如申請專利範圍第1139項所述之線路元件,其中, 272 200816374 該第二金屬線路包括厚度係介於〇· 05微米至2微米之 間的一 I呂層。 1163·如申請專利範圍第1139項所述之線路元件,其中, 該第二金屬線路包括厚度係介於〇· 〇5微米至2微米之 間的~銅層。 1164·如申請專利範圍第1139項所述之線路元件,其中, 該第四金屬線路包括厚度係介於〇· 05微米至2微米之 間的一銘層。 1165·如申請專利範圍第1139項所述之線路元件,其中, 該第四金屬線路包括厚度係介於〇·05微米至2微米之 間的一銅層。 1166·如申請專利範圍第1139項所述之線路元件,其中, 該第三金屬線路之材質包括金。 1167·如申請專利範圍第1139項所述之線路元件,其中, 該第三金屬線路之材質包括銅。 1168·如申請專利範圍第U39項所述之線路元件,其中, 該第三金屬線路之材質包括銀。 1169·如申請專利範圍第1139項所述之線路元件,其中, 該第三金屬線路之材質包括鉑。 1170·如申請專利範圍第1139項所述之線路元件,其中, 該第三金屬線路之材質包括鈀。 1171·如申請專利範圍第1139項所述之線路元件,其中, 該第三金屬線路之材質包括鎳。 1172·如申請專利範圍第1139項所述之線路元件結構,其 273 200816374 中’該第三金屬線路包括一第二金屬層及_第三金屬 層’該第三金屬層位在該第二金屬層上。 1173·如申請專利範圍第1172項所述之線路元件結構,其 中,該第三金屬層包括厚度介於1.5徵米至15微米之 一金層。 1174·如申請專利範圍第1172項所述之線路元件結構,其 中’該第三金屬層包括厚度介於1· 5微米至微米之 一銅層。 1175·如申請專利範圍第1172項所述之線路元件結構,其 中,該第三金屬層包括厚度介於1.5微米至15微米之 一銀層。 1176·如申請專利範圍第Η??項所述之線路元件結構,其 中,該第三金屬層包括厚度介於丨· 5微米至15微米之 一麵層。 1177·如申請專利範圍第1172項所述之線路元件結構,其 中’該第三金屬層包括厚度介於丄5微米至15微米之 一把層。 1178·如申請專利範圍第1172項所述之線路元件結構,其 中’該第三金屬層包括厚度介於〇· 5微米至6微米之一 錄層。 1179·如申請專利範圍第Hu項所述之線路元件結構,其 中’該第二金屬層包括厚度介於〇· 〇2微米至〇· 8微米 之—鈦鎢合金層。 ' · * — " -. .. 118〇·如申請專利範圍第1172項所述之線路元件結構,其 274 200816374 中該第二金屬層包括厚度介於〇· 02微米至〇· 8微米 之一鈦金屬層。 1181.如申請專利範圍第1172項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇·〇2微米至〇.8微米 之一氮化鈦層。 1182·如申請專利範圍第丨丨以項所述之線路元件結構,其 中,該第二金屬層包括厚度介於〇〇2微米至〇·8微米 之一鈕金屬層。 ’、 1183·如申請專利範圍第丨丨以項所述之線路元件結構,其 中該第二金屬層包括厚度介於〇· 〇2微米至〇·8微米 之一氮化叙層。 1184·如申請專利範圍第1172項所述之線路元件結構,其 中’該第二金屬層包括厚度介於〇·〇2微米至〇·8微米 之一鉻金屬層。 · 八 1185·如巾請專利範圍第1Π2項所述之線路元件結構,其 中’該第二金屬層包括厚度介於〇〇2微米至 之-鉻銅合金層。 ·8微未 1186·如申請專利範圍第1139項所述之線路元件結構,其 中,該第一金屬層包括厚度介於15微米至 二 118中7.,tl料利範圍第1139項所述之線路元件結構,其 ^"苐一金屬層包括厚度介於1.5微米至50 一銅層。 傲木之 ^ t If ^ ^ I! ! f ! 139 ^ ^ ^ ^ # ^ 275 200816374 中’該第一金屬層包括厚度介於1.5微米至15微米之 一銀層。 1189·如申請專利範圍第1139項所述之線路元件結構,其 中’該第一金屬層包括厚度介於1· 5微米至15微米之 一始層。 1190·如申請專利範圍第1139項所述之線路元件結構,其 中,該第一金屬層包括厚度介於1.5微米至15微米之 一把層。 1191 ·如申請專利範圍第11項所述之線路元件結構,其 中’該第一金屬層包括厚度介於〇· 5微米至6微米之一 錄層。 1192·如申請專利範圍第丨丨⑽項所述之線路元件結構,其 中該第五金屬線路包括一第四金屬層位在該第一金屬 層下。 1193·如申清專利範圍第1192項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 〇2微米至〇· 8微米 之一敘鶴合金層。 1194·如申請專利範圍第1192項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 02微米至〇·8微米 之一鈦金屬層。 1195·如申請專利範圍第1192項所述之線路元件結構,其 中該第四金屬層包括厚度介於〇· 02微米至〇· 8微米 之一氮化鈦層。 1196·如申請專利範圍第1192項所述之線路元件結構,其 276 200816374 中’該第四金屬層包括厚度介於〇· 02微米至〇· 8微米 之一纽金屬層。 1197·如申請專利範圍第1192項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 02微米至〇· 8微米 之一氮化纽層。 1198_如申請專利範圍第1192項所述之線路元件結構,其 中’該第四金屬層包括厚度介於0.02微米至〇·8微米 之一鉻金屬層。 1199·如申請專利範圍第1192項所述之線路元件結構,其 中’該第四金屬層包括厚度介於〇· 〇2微米至〇· 8微米 之一鉻鋼合金層。 1200·如申請專利範圍第1139項所述之線路元件,其中, 該保護層之材質包括一氮矽化合物。 1201·如申請專利範圍第1139項所述之線路元件,其中, 該保護層之材質包括一磷矽玻璃(PSG)。 1202·如申請專利範圍第1139項所述之線路元件,其中, 該保護層之材質包括一氧矽化合物。 1203·如申請專利範圍第1139項所述之線路元件,其中, 該保護層之材質包括一氮氧矽化合物。 1204·如申請專利範圍第1139項所述之線路元件,其中, 該保護層之材質包括一硼磷矽玻璃(BPSG)。 1205·如申請專利範圍第1139項所述之線路元件結構,更 包括厚度介於2微米至1〇〇微米之間的一第一聚合物層 位在該保護層與該第三金屬線路之間。 277 200816374 1206. 如申請專利範圍第1205項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 1207. 如申請專利範圍第1205項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一苯基環丁烯化合物層。 1208. 如申請專利範圍第1205項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 1209. 如申請專利範圍第1205項所述之線路元件結構,其 中,該第一聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 1210. 如申請專利範圍第1139項所述之線路元件結構,更 包括厚度介於2微米至100微米之間的一第二聚合物層 位在該保護層與該第五金屬線路之間。 1211. 如申請專利範圍第1210項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚醯亞胺化合物層。 1212. 如申請專利範圍第1210項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2徵米至100微米之 間的一苯基環丁稀化合物層。 1213. 如申請專利範圍第1210項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一聚對二甲苯類高分子層。 278 200816374 1214. 如申請專利範圍第1210項所述之線路元件結構,其 中,該第二聚合物層包括厚度介於2微米至100微米之 間的一環氧樹脂層。 1215. 如申請專利範圍第1139項所述之線路元件,更包括 一含矽的基底承載該類比電路。 1216. 如申請專利範圍第1139項所述之線路元件,更包括 一含矽的基底承載該數位/類比轉換器。 279
TW095136115A 2006-09-29 2006-09-29 Circuit component TWI370515B (en)

Priority Applications (9)

Application Number Priority Date Filing Date Title
TW095136115A TWI370515B (en) 2006-09-29 2006-09-29 Circuit component
US11/864,917 US7969006B2 (en) 2006-09-29 2007-09-29 Integrated circuit chips with fine-line metal and over-passivation metal
US11/864,926 US20080079461A1 (en) 2006-09-29 2007-09-29 Integrated circuit chips with fine-line metal and over-passivation metal
US11/864,927 US8004083B2 (en) 2006-09-29 2007-09-29 Integrated circuit chips with fine-line metal and over-passivation metal
US11/864,938 US7989954B2 (en) 2006-09-29 2007-09-29 Integrated circuit chips with fine-line metal and over-passivation metal
US11/864,935 US8021918B2 (en) 2006-09-29 2007-09-29 Integrated circuit chips with fine-line metal and over-passivation metal
US11/864,931 US8373202B2 (en) 2006-09-29 2007-09-29 Integrated circuit chips with fine-line metal and over-passivation metal
US11/865,059 US20080081457A1 (en) 2006-09-29 2007-09-30 Integrated circuit chips with fine-line metal and over-passivation metal
US13/735,987 US8618580B2 (en) 2006-09-29 2013-01-07 Integrated circuit chips with fine-line metal and over-passivation metal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095136115A TWI370515B (en) 2006-09-29 2006-09-29 Circuit component

Publications (2)

Publication Number Publication Date
TW200816374A true TW200816374A (en) 2008-04-01
TWI370515B TWI370515B (en) 2012-08-11

Family

ID=39260504

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095136115A TWI370515B (en) 2006-09-29 2006-09-29 Circuit component

Country Status (2)

Country Link
US (8) US8373202B2 (zh)
TW (1) TWI370515B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI384263B (zh) * 2009-04-20 2013-02-01 Pixart Imaging Inc 銅銀薄膜濾色器及製法
TWI385921B (zh) * 2009-01-22 2013-02-11 聯發科技股份有限公司 減少數位電路區塊供應電壓降的方法及其佈局架構
CN103855216A (zh) * 2012-11-30 2014-06-11 英力股份有限公司 包括交替的源极和漏极区域以及相应的源极和漏极金属带的半导体器件
US9536938B1 (en) 2013-11-27 2017-01-03 Altera Corporation Semiconductor device including a resistor metallic layer and method of forming the same
US9673192B1 (en) 2013-11-27 2017-06-06 Altera Corporation Semiconductor device including a resistor metallic layer and method of forming the same
US9680008B2 (en) 2004-01-29 2017-06-13 Empirion, Inc. Laterally diffused metal oxide semiconductor device and method of forming the same
US10020739B2 (en) 2014-03-27 2018-07-10 Altera Corporation Integrated current replicator and method of operating the same
US10103627B2 (en) 2015-02-26 2018-10-16 Altera Corporation Packaged integrated circuit including a switch-mode regulator and method of forming the same
TWI824025B (zh) * 2018-10-04 2023-12-01 成真股份有限公司 使用交互連接線穚之多晶片封裝的邏輯驅動器

Families Citing this family (204)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7582556B2 (en) * 2005-06-24 2009-09-01 Megica Corporation Circuitry component and method for forming the same
US7473999B2 (en) * 2005-09-23 2009-01-06 Megica Corporation Semiconductor chip and process for forming the same
US7960825B2 (en) * 2006-09-06 2011-06-14 Megica Corporation Chip package and method for fabricating the same
JP2008071774A (ja) * 2006-09-12 2008-03-27 Matsushita Electric Ind Co Ltd 半導体装置および半導体装置の製造方法
TWI370515B (en) * 2006-09-29 2012-08-11 Megica Corp Circuit component
US7521287B2 (en) * 2006-11-20 2009-04-21 International Business Machines Corporation Wire and solder bond forming methods
US8749021B2 (en) * 2006-12-26 2014-06-10 Megit Acquisition Corp. Voltage regulator integrated with semiconductor chip
US8015210B2 (en) * 2006-12-27 2011-09-06 Sap Ag Method and system for generating string-based addresses
TWI340435B (en) * 2007-07-11 2011-04-11 Nanya Technology Corp Dynamic random access memory with electrostatic discharge structure and method for manufacturing the same
TW200910478A (en) * 2007-08-17 2009-03-01 Advanced Semiconductor Eng Method for manufacturing a device having high aspect ratio via
TWI368286B (en) * 2007-08-27 2012-07-11 Megica Corp Chip assembly
GB2452732A (en) * 2007-09-12 2009-03-18 Seiko Epson Corp Smart-card chip with organic conductive surface layer for detecting invasive attack
US8309856B2 (en) * 2007-11-06 2012-11-13 Ibiden Co., Ltd. Circuit board and manufacturing method thereof
KR20100096235A (ko) * 2007-12-11 2010-09-01 캘리포니아 마이크로 디바이시즈 코포레이션 고속 인터페이스들의 보호를 위한 임피던스 보상된 esd 회로 및 이를 이용하는 방법
US8169081B1 (en) * 2007-12-27 2012-05-01 Volterra Semiconductor Corporation Conductive routings in integrated circuits using under bump metallization
US7989953B1 (en) 2007-12-28 2011-08-02 Volterra Semiconductor Corporation Flip chip power switch with under bump metallization stack
JP5342154B2 (ja) 2008-02-25 2013-11-13 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US8138027B2 (en) 2008-03-07 2012-03-20 Stats Chippac, Ltd. Optical semiconductor device having pre-molded leadframe with window and method therefor
US7439170B1 (en) * 2008-03-07 2008-10-21 International Business Machines Corporation Design structure for final via designs for chip stress reduction
JP5248170B2 (ja) * 2008-04-03 2013-07-31 ルネサスエレクトロニクス株式会社 半導体装置
WO2009156970A1 (en) * 2008-06-26 2009-12-30 Nxp B.V. Packaged semiconductor product and method for manufacture thereof
KR100994978B1 (ko) * 2008-07-23 2010-11-18 (주) 이피웍스 입체형 반도체 디바이스, 그 제조방법 및 입체형 반도체디바이스의 퓨즈 패턴을 이용한 전기적 차단 방법
US8035224B2 (en) * 2008-11-14 2011-10-11 Infineon Technologies Ag Semiconductor device
US7847346B2 (en) * 2008-11-26 2010-12-07 Force Mos Technology Co., Ltd. Trench MOSFET with trench source contact having copper wire bonding
US20100133682A1 (en) 2008-12-02 2010-06-03 Infineon Technologies Ag Semiconductor device
US7998797B2 (en) * 2008-12-09 2011-08-16 Infineon Technologies Ag Semiconductor device
JP2010171386A (ja) * 2008-12-26 2010-08-05 Sanyo Electric Co Ltd 半導体装置及びその製造方法
CN102265716B (zh) * 2008-12-26 2015-04-01 高通股份有限公司 具有功率管理集成电路的芯片封装和相关技术
US7871919B2 (en) * 2008-12-29 2011-01-18 International Business Machines Corporation Structures and methods for improving solder bump connections in semiconductor devices
US8248152B2 (en) * 2009-02-25 2012-08-21 International Business Machines Corporation Switched capacitor voltage converters
KR101307490B1 (ko) * 2009-03-30 2013-12-11 메기가 코포레이션 상부 포스트-패시베이션 기술 및 하부 구조물 기술을 이용한 집적 회로 칩
US8174288B2 (en) 2009-04-13 2012-05-08 International Business Machines Corporation Voltage conversion and integrated circuits with stacked voltage domains
US8344496B1 (en) * 2009-04-29 2013-01-01 Altera Corporation Distributing power with through-silicon-vias
US8390035B2 (en) * 2009-05-06 2013-03-05 Majid Bemanian Massively parallel interconnect fabric for complex semiconductor devices
US8169076B2 (en) * 2009-06-16 2012-05-01 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnect structures having lead-free solder bumps
KR101169531B1 (ko) 2009-07-03 2012-07-27 가부시키가이샤 테라미크로스 반도체구성체 및 그 제조방법과 반도체장치 및 그 제조방법
US9543262B1 (en) * 2009-08-18 2017-01-10 Cypress Semiconductor Corporation Self aligned bump passivation
US8299615B2 (en) 2009-08-26 2012-10-30 International Business Machines Corporation Methods and structures for controlling wafer curvature
US8400781B2 (en) * 2009-09-02 2013-03-19 Mosaid Technologies Incorporated Using interrupted through-silicon-vias in integrated circuits adapted for stacking
CN105304479B (zh) * 2009-10-23 2018-06-01 哈佛大学校长及研究员协会 用于互连的自对准阻挡层和封盖层
US9520486B2 (en) 2009-11-04 2016-12-13 Analog Devices, Inc. Electrostatic protection device
US8659155B2 (en) * 2009-11-05 2014-02-25 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanisms for forming copper pillar bumps
US8276002B2 (en) * 2009-11-23 2012-09-25 International Business Machines Corporation Power delivery in a heterogeneous 3-D stacked apparatus
US20110133286A1 (en) * 2009-12-03 2011-06-09 Franz Dietz Integrierter schaltungsteil
US9521376B2 (en) * 2010-01-20 2016-12-13 Olympus Corporation Endoscope apparatus
US8269348B2 (en) * 2010-02-22 2012-09-18 Texas Instruments Incorporated IC die including RDL capture pads with notch having bonding connectors or its UBM pad over the notch
US8304919B2 (en) * 2010-03-26 2012-11-06 Stats Chippac Ltd. Integrated circuit system with stress redistribution layer and method of manufacture thereof
US9293366B2 (en) 2010-04-28 2016-03-22 Taiwan Semiconductor Manufacturing Company, Ltd. Through-substrate vias with improved connections
US8629705B2 (en) 2010-06-07 2014-01-14 International Business Machines Corporation Low voltage signaling
US8665571B2 (en) 2011-05-18 2014-03-04 Analog Devices, Inc. Apparatus and method for integrated circuit protection
US8432651B2 (en) * 2010-06-09 2013-04-30 Analog Devices, Inc. Apparatus and method for electronic systems reliability
US8196086B2 (en) * 2010-07-21 2012-06-05 Lsi Corporation Granular channel width for power optimization
TWI419285B (zh) * 2010-07-29 2013-12-11 台灣積體電路製造股份有限公司 基板上的凸塊結構與其形成方法
JP2012064891A (ja) * 2010-09-17 2012-03-29 Toshiba Corp 半導体装置及びその製造方法
US8553420B2 (en) 2010-10-19 2013-10-08 Tessera, Inc. Enhanced stacked microelectronic assemblies with central contacts and improved thermal characteristics
KR101690487B1 (ko) * 2010-11-08 2016-12-28 삼성전자주식회사 반도체 장치 및 제조 방법
US10199482B2 (en) 2010-11-29 2019-02-05 Analog Devices, Inc. Apparatus for electrostatic discharge protection
US8399961B2 (en) * 2010-12-21 2013-03-19 Taiwan Semiconductor Manufacturing Company, Ltd. Tuning the efficiency in the transmission of radio-frequency signals using micro-bumps
US8329575B2 (en) * 2010-12-22 2012-12-11 Applied Materials, Inc. Fabrication of through-silicon vias on silicon wafers
US8742564B2 (en) * 2011-01-17 2014-06-03 Bai-Yao Lou Chip package and method for forming the same
US8466489B2 (en) 2011-02-04 2013-06-18 Analog Devices, Inc. Apparatus and method for transient electrical overstress protection
US8592860B2 (en) 2011-02-11 2013-11-26 Analog Devices, Inc. Apparatus and method for protection of electronic circuits operating under high stress conditions
US8889995B2 (en) 2011-03-03 2014-11-18 Skyworks Solutions, Inc. Wire bond pad system and method
TWI424544B (zh) * 2011-03-31 2014-01-21 聯詠科技股份有限公司 積體電路裝置
JP5874190B2 (ja) * 2011-04-07 2016-03-02 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
US8304881B1 (en) 2011-04-21 2012-11-06 Tessera, Inc. Flip-chip, face-up and face-down wirebond combination package
US8952516B2 (en) 2011-04-21 2015-02-10 Tessera, Inc. Multiple die stacking for two or more die
US8928153B2 (en) 2011-04-21 2015-01-06 Tessera, Inc. Flip-chip, face-up and face-down centerbond memory wirebond assemblies
US8633576B2 (en) 2011-04-21 2014-01-21 Tessera, Inc. Stacked chip-on-board module with edge connector
US8970028B2 (en) 2011-12-29 2015-03-03 Invensas Corporation Embedded heat spreader for package with multiple microelectronic elements and face-down connection
US9013033B2 (en) 2011-04-21 2015-04-21 Tessera, Inc. Multiple die face-down stacking for two or more die
TWI458073B (zh) * 2011-07-08 2014-10-21 旭曜科技股份有限公司 校準標記及製造方法
US8587090B2 (en) * 2011-07-29 2013-11-19 Mediatek Inc. Die seal ring structure
US8680620B2 (en) 2011-08-04 2014-03-25 Analog Devices, Inc. Bi-directional blocking voltage protection devices and methods of forming the same
JP5862353B2 (ja) * 2011-08-05 2016-02-16 東京エレクトロン株式会社 半導体装置の製造方法
US20130044448A1 (en) * 2011-08-18 2013-02-21 Biotronik Se & Co. Kg Method for Mounting a Component to an Electric Circuit Board, Electric Circuit Board and Electric Circuit Board Arrangement
US9142520B2 (en) * 2011-08-30 2015-09-22 Ati Technologies Ulc Methods of fabricating semiconductor chip solder structures
US9679869B2 (en) 2011-09-02 2017-06-13 Skyworks Solutions, Inc. Transmission line for high performance radio frequency applications
US9230899B2 (en) * 2011-09-30 2016-01-05 Unimicron Technology Corporation Packaging substrate having a holder, method of fabricating the packaging substrate, package structure having a holder, and method of fabricating the package structure
US8860218B2 (en) * 2011-10-10 2014-10-14 Texas Instruments Incorporated Semiconductor device having improved contact structure
US8704371B2 (en) * 2011-10-10 2014-04-22 Texas Instruments Incorporated Semiconductor device having multiple bump heights and multiple bump diameters
US9117677B2 (en) * 2011-10-13 2015-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor integrated circuit having a resistor and method of forming the same
KR20130043533A (ko) * 2011-10-20 2013-04-30 삼성전자주식회사 도전성 버퍼 패턴을 갖는 비-휘발성 메모리소자 및 그 형성 방법
US20130146345A1 (en) * 2011-12-12 2013-06-13 Kazuki KAJIHARA Printed wiring board and method for manufacturing the same
EP2795675A4 (en) * 2011-12-20 2015-11-25 Intel Corp HYBRID INTEGRATION OF GROUP III-V SEMICONDUCTOR COMPONENTS ON SILICON
US8947841B2 (en) 2012-02-13 2015-02-03 Analog Devices, Inc. Protection systems for integrated circuits and methods of forming the same
US8829570B2 (en) 2012-03-09 2014-09-09 Analog Devices, Inc. Switching device for heterojunction integrated circuits and methods of forming the same
US8946822B2 (en) 2012-03-19 2015-02-03 Analog Devices, Inc. Apparatus and method for protection of precision mixed-signal electronic circuits
US8779592B2 (en) * 2012-05-01 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Via-free interconnect structure with self-aligned metal line interconnections
CN103390647A (zh) * 2012-05-10 2013-11-13 无锡华润上华半导体有限公司 一种功率mos器件结构
TWI451826B (zh) * 2012-05-28 2014-09-01 臻鼎科技股份有限公司 多層電路板及其製作方法
US9831122B2 (en) * 2012-05-29 2017-11-28 Globalfoundries Inc. Integrated circuit including wire structure, related method and design structure
US8610251B1 (en) 2012-06-01 2013-12-17 Analog Devices, Inc. Low voltage protection devices for precision transceivers and methods of forming the same
US8637899B2 (en) 2012-06-08 2014-01-28 Analog Devices, Inc. Method and apparatus for protection and high voltage isolation of low voltage communication interface terminals
US9219055B2 (en) * 2012-06-14 2015-12-22 International Business Machines Corporation Structure and method for dynamic biasing to improve ESD robustness of current mode logic (CML) drivers
CN103597742A (zh) 2012-06-14 2014-02-19 西凯渥资讯处理科技公司 包含相关系统、装置及方法的功率放大器模块
EP2693853B1 (en) * 2012-08-02 2015-03-25 Chemplate Materials, S.L. Tool, method and machine for manufacturing multilayer printed circuit boards
TWI469251B (zh) * 2012-08-22 2015-01-11 瑞昱半導體股份有限公司 一種電子裝置
US10622310B2 (en) 2012-09-26 2020-04-14 Ping-Jung Yang Method for fabricating glass substrate package
US9615453B2 (en) 2012-09-26 2017-04-04 Ping-Jung Yang Method for fabricating glass substrate package
US20140122756A1 (en) 2012-10-30 2014-05-01 Anayas360.Com, Llc Address based serial communication interface for control and monitoring of system-on-chip implementations
US8796729B2 (en) 2012-11-20 2014-08-05 Analog Devices, Inc. Junction-isolated blocking voltage devices with integrated protection structures and methods of forming the same
US20140151095A1 (en) * 2012-12-05 2014-06-05 Samsung Electro-Mechanics Co., Ltd. Printed circuit board and method for manufacturing the same
US20140162575A1 (en) * 2012-12-07 2014-06-12 Anayas360.Com, Llc Highly integrated millimeter-wave soc layout techniques for improved performance and modeling accuracy
US20140162407A1 (en) * 2012-12-10 2014-06-12 Curtis Michael Zwenger Method And System For Semiconductor Packaging
US8860080B2 (en) 2012-12-19 2014-10-14 Analog Devices, Inc. Interface protection device with integrated supply clamp and method of forming the same
US9006781B2 (en) 2012-12-19 2015-04-14 Analog Devices, Inc. Devices for monolithic data conversion interface protection and methods of forming the same
US9123540B2 (en) 2013-01-30 2015-09-01 Analog Devices, Inc. Apparatus for high speed signal processing interface
US9385058B1 (en) * 2012-12-29 2016-07-05 Monolithic 3D Inc. Semiconductor device and structure
US8802504B1 (en) * 2013-03-14 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US9299649B2 (en) 2013-02-08 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US9275991B2 (en) 2013-02-13 2016-03-01 Analog Devices, Inc. Apparatus for transceiver signal isolation and voltage clamp
US20140252571A1 (en) * 2013-03-06 2014-09-11 Maxim Integrated Products, Inc. Wafer-level package mitigated undercut
US9773732B2 (en) * 2013-03-06 2017-09-26 Taiwan Semiconductor Manufacturing Company, Ltd. Method and apparatus for packaging pad structure
USD721047S1 (en) 2013-03-07 2015-01-13 Vlt, Inc. Semiconductor device
US8975694B1 (en) * 2013-03-07 2015-03-10 Vlt, Inc. Low resistance power switching device
KR102041500B1 (ko) 2013-03-08 2019-11-06 삼성전자 주식회사 반도체 패키지
US9287203B2 (en) * 2013-03-15 2016-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package structure and method of forming same
US9147677B2 (en) 2013-05-16 2015-09-29 Analog Devices Global Dual-tub junction-isolated voltage clamp devices for protecting low voltage circuitry connected between high voltage interface pins and methods of forming the same
US9171832B2 (en) 2013-05-24 2015-10-27 Analog Devices, Inc. Analog switch with high bipolar blocking voltage in low voltage CMOS process
US9786663B2 (en) * 2013-08-23 2017-10-10 Qualcomm Incorporated Layout construction for addressing electromigration
US9972624B2 (en) 2013-08-23 2018-05-15 Qualcomm Incorporated Layout construction for addressing electromigration
JP2015065553A (ja) * 2013-09-25 2015-04-09 株式会社東芝 接続部材、半導体デバイスおよび積層構造体
US9805208B2 (en) 2013-09-30 2017-10-31 Elwha Llc Mobile device sharing facilitation methods and systems with recipient-dependent inclusion of a data selection
US9774728B2 (en) 2013-09-30 2017-09-26 Elwha Llc Mobile device sharing facilitation methods and systems in a context of plural communication records
US9838536B2 (en) 2013-09-30 2017-12-05 Elwha, Llc Mobile device sharing facilitation methods and systems
US9813891B2 (en) 2013-09-30 2017-11-07 Elwha Llc Mobile device sharing facilitation methods and systems featuring a subset-specific source identification
US9826439B2 (en) 2013-09-30 2017-11-21 Elwha Llc Mobile device sharing facilitation methods and systems operable in network equipment
US9740875B2 (en) 2013-09-30 2017-08-22 Elwha Llc Mobile device sharing facilitation methods and systems featuring exclusive data presentation
US9202788B2 (en) 2013-10-02 2015-12-01 Taiwan Semiconductor Manufacturing Company Limited Multi-layer semiconductor device structure
US9099465B2 (en) * 2013-10-14 2015-08-04 Stmicroelectronics, Inc. High aspect ratio vias for high performance devices
US9685347B2 (en) * 2013-11-04 2017-06-20 Infineon Technologies Ag Semiconductor device and method for producing the same
US9595469B2 (en) 2013-11-04 2017-03-14 Infineon Technologies Ag Semiconductor device and method for producing the same
JP2015115522A (ja) * 2013-12-13 2015-06-22 ソニー株式会社 固体撮像装置および製造方法、並びに電子機器
US20150206855A1 (en) * 2014-01-22 2015-07-23 Mediatek Inc. Semiconductor package
US9159617B2 (en) * 2014-01-24 2015-10-13 Globalfoundries Inc. Structure and method of forming silicide on fins
US9472545B2 (en) * 2014-01-31 2016-10-18 Taiwan Semiconductor Manufacturing Company Limited Semiconductor arrangement with electrostatic discharge (ESD) protection
US9425157B2 (en) * 2014-02-26 2016-08-23 Taiwan Semiconductor Manufacturing Company Limited Substrate and package structure
US9646928B2 (en) * 2014-03-13 2017-05-09 Taiwan Semiconductor Manufacturing Company Limited Semiconductor arrangement and formation thereof
US9245846B2 (en) * 2014-05-06 2016-01-26 International Business Machines Corporation Chip with programmable shelf life
US9281275B2 (en) * 2014-05-15 2016-03-08 Texas Instruments Incorporated Bond pad having ruthenium directly on passivation sidewall
US10147692B2 (en) * 2014-09-15 2018-12-04 Taiwan Semiconductor Manufacturing Company, Ltd. Package with UBM and methods of forming
US10269752B2 (en) 2014-09-15 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Package with UBM and methods of forming
US9484739B2 (en) 2014-09-25 2016-11-01 Analog Devices Global Overvoltage protection device and method
US9478608B2 (en) 2014-11-18 2016-10-25 Analog Devices, Inc. Apparatus and methods for transceiver interface overvoltage clamping
US20160155723A1 (en) * 2014-11-27 2016-06-02 Chengwei Wu Semiconductor package
US9755642B2 (en) * 2014-12-08 2017-09-05 Shivaling Shrishail Mahant Shetti Low cost CMOS chip with tape automated bonding (polyamide)
JP6359444B2 (ja) * 2014-12-25 2018-07-18 東京エレクトロン株式会社 配線層形成方法、配線層形成システムおよび記憶媒体
US10068894B2 (en) 2015-01-12 2018-09-04 Analog Devices, Inc. Low leakage bidirectional clamps and methods of forming the same
US10181719B2 (en) 2015-03-16 2019-01-15 Analog Devices Global Overvoltage blocking protection device
US9960135B2 (en) * 2015-03-23 2018-05-01 Texas Instruments Incorporated Metal bond pad with cobalt interconnect layer and solder thereon
US9673187B2 (en) 2015-04-07 2017-06-06 Analog Devices, Inc. High speed interface protection apparatus
US9773866B2 (en) * 2015-06-18 2017-09-26 Qualcomm Incorporated Semiconductor integrated circuits (ICs) employing localized low dielectric constant (low-K) material in inter-layer dielectric (ILD) material for improved speed performance
US9786620B2 (en) * 2015-07-27 2017-10-10 Infineon Technolgies Ag Semiconductor device and a method for manufacturing a semiconductor device
KR102440135B1 (ko) * 2015-08-21 2022-09-05 삼성전자주식회사 재배선 영역을 갖는 전자 소자
US10152146B2 (en) 2015-09-16 2018-12-11 Microsoft Technology Licensing, Llc Cosmetically hidden electrostatic discharge protection structures
US9673148B2 (en) * 2015-11-03 2017-06-06 Dyi-chung Hu System in package
CN105448963B (zh) * 2015-12-04 2019-06-04 上海兆芯集成电路有限公司 晶体管以及电流源装置
US9911700B2 (en) * 2016-01-26 2018-03-06 Zhuhai Advanced Chip Carriers & Electronic Substrate Solutions Technologies Co. Ltd. Embedded packages
DE102016103585B4 (de) * 2016-02-29 2022-01-13 Infineon Technologies Ag Verfahren zum Herstellen eines Package mit lötbarem elektrischen Kontakt
US10049996B2 (en) * 2016-04-01 2018-08-14 Intel Corporation Surface finishes for high density interconnect architectures
JP2017191902A (ja) * 2016-04-15 2017-10-19 ルネサスエレクトロニクス株式会社 電子装置
US9893120B2 (en) * 2016-04-15 2018-02-13 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and method of forming the same
US9922947B2 (en) * 2016-04-28 2018-03-20 Stmicroelectronics S.R.L. Bonding pad structure over active circuitry
US9831233B2 (en) 2016-04-29 2017-11-28 Analog Devices Global Apparatuses for communication systems transceiver interfaces
CN107564850B (zh) * 2016-07-01 2020-07-07 中芯国际集成电路制造(北京)有限公司 互连结构及其制造方法
US10043740B2 (en) * 2016-07-12 2018-08-07 Intel Coporation Package with passivated interconnects
DE102016112976A1 (de) * 2016-07-14 2018-01-18 Infineon Technologies Ag Verfahren zum Bearbeiten eines Wafers und Schichtstapel
US10734806B2 (en) 2016-07-21 2020-08-04 Analog Devices, Inc. High voltage clamps with transient activation and activation release control
US9922922B1 (en) * 2016-09-16 2018-03-20 Omnivision Technologies, Inc. Microchip with cap layer for redistribution circuitry and method of manufacturing the same
WO2018067136A1 (en) * 2016-10-05 2018-04-12 Hewlett-Packard Development Company, L.P. Insulated sensors
US10049979B2 (en) * 2016-10-13 2018-08-14 Globalfoundries Inc. IC structure including TSV having metal resistant to high temperatures and method of forming same
US9929114B1 (en) * 2016-11-02 2018-03-27 Vanguard International Semiconductor Corporation Bonding pad structure having island portions and method for manufacturing the same
US9875958B1 (en) * 2016-11-09 2018-01-23 International Business Machines Corporation Trace/via hybrid structure and method of manufacture
US10249609B2 (en) 2017-08-10 2019-04-02 Analog Devices, Inc. Apparatuses for communication systems transceiver interfaces
US10461023B2 (en) * 2017-10-30 2019-10-29 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages and methods of forming the same
US10515874B2 (en) * 2017-11-30 2019-12-24 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacture
US10410934B2 (en) * 2017-12-07 2019-09-10 Micron Technology, Inc. Apparatuses having an interconnect extending from an upper conductive structure, through a hole in another conductive structure, and to an underlying structure
US10211168B1 (en) 2017-12-14 2019-02-19 Globalfoundries Inc. Dissipation of static charge from wiring layers during manufacturing
CN109950220B (zh) * 2017-12-21 2021-01-01 合肥杰发科技有限公司 接合垫结构及接合垫结构的制作方法
KR20190115508A (ko) * 2018-03-15 2019-10-14 에스케이하이닉스 주식회사 강유전성 메모리 장치
US20200006122A1 (en) * 2018-06-27 2020-01-02 Qualcomm Incorporated Integrated circuits (ics) made using extreme ultraviolet (euv) patterning and methods for fabricating such ics
US11869840B2 (en) * 2018-07-03 2024-01-09 Infineon Technologies Ag Silicon carbide device and method for forming a silicon carbide device
US10700056B2 (en) 2018-09-07 2020-06-30 Analog Devices, Inc. Apparatus for automotive and communication systems transceiver interfaces
KR102542573B1 (ko) 2018-09-13 2023-06-13 삼성전자주식회사 재배선 기판, 이의 제조 방법, 및 이를 포함하는 반도체 패키지
US10930731B2 (en) * 2018-10-19 2021-02-23 Mediatek Singapore Pte. Ltd. Integrated circuit device
GB201817370D0 (en) * 2018-10-25 2018-12-12 Spts Technologies Ltd A method of fabricating integrated circuits
US20200176379A1 (en) * 2018-11-30 2020-06-04 Taiwan Semiconductor Manufacturing Co., Ltd. Metal filament vias for interconnect structure
US11387648B2 (en) 2019-01-10 2022-07-12 Analog Devices International Unlimited Company Electrical overstress protection with low leakage current for high voltage tolerant high speed interfaces
EP3712630B1 (en) * 2019-03-20 2021-04-28 LEM International SA Magnetic field sensor
US11791228B2 (en) * 2019-04-10 2023-10-17 Intel Corporation Method for forming embedded grounding planes on interconnect layers
EP4084069A4 (en) * 2020-01-23 2023-05-17 Huawei Technologies Co., Ltd. CHIP DEVICE AND WIRELESS COMMUNICATION DEVICE
US11340867B2 (en) * 2020-03-03 2022-05-24 Qualcomm Incorporated Compute-in-memory (CIM) binary multiplier
JP2021150626A (ja) * 2020-03-24 2021-09-27 キオクシア株式会社 メモリデバイス及びメモリデバイスの製造方法
US11243573B2 (en) * 2020-04-28 2022-02-08 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package, display apparatus and manufacturing method of semiconductor package
JP2022129462A (ja) * 2021-02-25 2022-09-06 キオクシア株式会社 半導体装置および半導体装置の製造方法
KR20230031412A (ko) * 2021-08-27 2023-03-07 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US20230207413A1 (en) * 2021-12-23 2023-06-29 Mohammad Enamul Kabir Enhanced heat transfer for integrated circuits
JP2023134064A (ja) 2022-03-14 2023-09-27 キオクシア株式会社 半導体装置、及び、半導体装置の製造方法
US12400926B2 (en) * 2022-05-25 2025-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacture
TWI810953B (zh) * 2022-05-26 2023-08-01 創意電子股份有限公司 半導體封裝裝置及其半導體配線板
US20240021550A1 (en) * 2022-07-18 2024-01-18 Nanya Technology Corporation Bonding pad structure and method for manufacturing the same
TWI819835B (zh) * 2022-10-05 2023-10-21 華東科技股份有限公司 晶片封裝結構
US20250078907A1 (en) * 2023-09-01 2025-03-06 Taiwan Semiconductor Manufacturing Company, Ltd. Bit line direct charge

Family Cites Families (107)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4685998A (en) * 1984-03-22 1987-08-11 Thomson Components - Mostek Corp. Process of forming integrated circuits with contact pads in a standard array
NL8600021A (nl) 1986-01-08 1987-08-03 Philips Nv Werkwijze voor het vervaardigen van een halfgeleiderinrichting waarbij op een halfgeleiderlichaam een metallisatie met een dikke aansluitelektrode wordt aangebracht.
USRE38296E1 (en) 1987-04-24 2003-11-04 Hitachi, Ltd. Semiconductor memory device with recessed array region
JPH01214141A (ja) * 1988-02-23 1989-08-28 Nec Corp フリップチップ型半導体装置
US5061985A (en) 1988-06-13 1991-10-29 Hitachi, Ltd. Semiconductor integrated circuit device and process for producing the same
US5244833A (en) * 1989-07-26 1993-09-14 International Business Machines Corporation Method for manufacturing an integrated circuit chip bump electrode using a polymer layer and a photoresist layer
US5083187A (en) * 1990-05-16 1992-01-21 Texas Instruments Incorporated Integrated circuit device having bumped power supply buses over active surface areas and method of manufacture thereof
US5226232A (en) 1990-05-18 1993-07-13 Hewlett-Packard Company Method for forming a conductive pattern on an integrated circuit
FR2667744B1 (fr) * 1990-10-05 1996-08-02 Texas Instruments France Amplificateur operationnel a entrees et sorties differentielles.
US5291066A (en) 1991-11-14 1994-03-01 General Electric Company Moisture-proof electrical circuit high density interconnect module and method for making same
JP2910474B2 (ja) * 1992-02-21 1999-06-23 日本電気株式会社 半導体集積回路装置
US5384448A (en) * 1992-03-18 1995-01-24 Kubasko; James J. Thermally stable solenoid utilizing wound electric heating wire
US5384488A (en) 1992-06-15 1995-01-24 Texas Instruments Incorporated Configuration and method for positioning semiconductor device bond pads using additional process layers
US6274391B1 (en) 1992-10-26 2001-08-14 Texas Instruments Incorporated HDI land grid array packaged device having electrical and optical interconnects
KR100346677B1 (ko) 1993-10-18 2002-11-07 아사히 가라스 가부시키가이샤 혼합용매조성물
US5532512A (en) * 1994-10-03 1996-07-02 General Electric Company Direct stacked and flip chip power semiconductor device structures
KR960015869A (ko) * 1994-10-03 1996-05-22 반도체 칩과 일체화된 반도체 패키지 및 그 제조방법
US5468984A (en) 1994-11-02 1995-11-21 Texas Instruments Incorporated ESD protection structure using LDMOS diodes with thick copper interconnect
US5665989A (en) * 1995-01-03 1997-09-09 Lsi Logic Programmable microsystems in silicon
DE69617928T2 (de) 1995-03-20 2002-07-18 Unitive International Ltd., Curacao Löthöcker-herstellungsverfahren und strukturen mit einer titan-sperrschicht
DE69635397T2 (de) * 1995-03-24 2006-05-24 Shinko Electric Industries Co., Ltd. Halbleitervorrichtung mit Chipabmessungen und Herstellungsverfahren
US5659201A (en) 1995-06-05 1997-08-19 Advanced Micro Devices, Inc. High conductivity interconnection line
KR100327442B1 (ko) 1995-07-14 2002-06-29 구본준, 론 위라하디락사 반도체소자의범프구조및형성방법
US5691248A (en) 1995-07-26 1997-11-25 International Business Machines Corporation Methods for precise definition of integrated circuit chip edges
US6022792A (en) * 1996-03-13 2000-02-08 Seiko Instruments, Inc. Semiconductor dicing and assembling method
US5792594A (en) 1996-04-01 1998-08-11 Motorola, Inc. Metallization and termination process for an integrated circuit chip
US6429120B1 (en) * 2000-01-18 2002-08-06 Micron Technology, Inc. Methods and apparatus for making integrated-circuit wiring from copper, silver, gold, and other metals
US5883435A (en) * 1996-07-25 1999-03-16 International Business Machines Corporation Personalization structure for semiconductor devices
US5952726A (en) 1996-11-12 1999-09-14 Lsi Logic Corporation Flip chip bump distribution on die
US6144100A (en) * 1997-06-05 2000-11-07 Texas Instruments Incorporated Integrated circuit with bonding layer over active circuitry
JP3660799B2 (ja) 1997-09-08 2005-06-15 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
US6075290A (en) * 1998-02-26 2000-06-13 National Semiconductor Corporation Surface mount die: wafer level chip-scale package and process for making the same
US6077726A (en) * 1998-07-30 2000-06-20 Motorola, Inc. Method and apparatus for stress relief in solder bump formation on a semiconductor device
US5994766A (en) 1998-09-21 1999-11-30 Vlsi Technology, Inc. Flip chip circuit arrangement with redistribution layer that minimizes crosstalk
US6187680B1 (en) 1998-10-07 2001-02-13 International Business Machines Corporation Method/structure for creating aluminum wirebound pad on copper BEOL
US6762115B2 (en) * 1998-12-21 2004-07-13 Megic Corporation Chip structure and process for forming the same
US7230340B2 (en) * 2000-10-18 2007-06-12 Megica Corporation Post passivation interconnection schemes on top of the IC chips
US6756295B2 (en) 1998-12-21 2004-06-29 Megic Corporation Chip structure and process for forming the same
US7416971B2 (en) 2004-09-23 2008-08-26 Megica Corporation Top layers of metal for integrated circuits
US6383916B1 (en) * 1998-12-21 2002-05-07 M. S. Lin Top layers of metal for high performance IC's
US6495442B1 (en) * 2000-10-18 2002-12-17 Magic Corporation Post passivation interconnection schemes on top of the IC chips
US7381642B2 (en) * 2004-09-23 2008-06-03 Megica Corporation Top layers of metal for integrated circuits
US7405149B1 (en) * 1998-12-21 2008-07-29 Megica Corporation Post passivation method for semiconductor chip or wafer
US6359328B1 (en) * 1998-12-31 2002-03-19 Intel Corporation Methods for making interconnects and diffusion barriers in integrated circuits
JP3530761B2 (ja) * 1999-01-18 2004-05-24 新光電気工業株式会社 半導体装置
JP2000216264A (ja) * 1999-01-22 2000-08-04 Mitsubishi Electric Corp Cmos論理回路素子、半導体装置とその製造方法およびその製造方法において用いる半導体回路設計方法
US6011314A (en) * 1999-02-01 2000-01-04 Hewlett-Packard Company Redistribution layer and under bump material structure for converting periphery conductive pads to an array of solder bumps
US6180426B1 (en) * 1999-03-01 2001-01-30 Mou-Shiung Lin High performance sub-system design and assembly
JP2000332216A (ja) 1999-05-18 2000-11-30 Sony Corp 半導体装置及びその製造方法
US6803302B2 (en) 1999-11-22 2004-10-12 Freescale Semiconductor, Inc. Method for forming a semiconductor device having a mechanically robust pad interface
US6578754B1 (en) * 2000-04-27 2003-06-17 Advanpack Solutions Pte. Ltd. Pillar connections for semiconductor chips and method of manufacture
US6362087B1 (en) 2000-05-05 2002-03-26 Aptos Corporation Method for fabricating a microelectronic fabrication having formed therein a redistribution structure
US6348681B1 (en) 2000-06-05 2002-02-19 National Semiconductor Corporation Method and circuit for setting breakpoints for active pixel sensor cell to achieve piecewise linear transfer function
US6683380B2 (en) * 2000-07-07 2004-01-27 Texas Instruments Incorporated Integrated circuit with bonding layer over active circuitry
JP3440070B2 (ja) 2000-07-13 2003-08-25 沖電気工業株式会社 ウェハー及びウェハーの製造方法
US7271489B2 (en) * 2003-10-15 2007-09-18 Megica Corporation Post passivation interconnection schemes on top of the IC chips
US7372161B2 (en) * 2000-10-18 2008-05-13 Megica Corporation Post passivation interconnection schemes on top of the IC chips
TW577152B (en) 2000-12-18 2004-02-21 Hitachi Ltd Semiconductor integrated circuit device
US6515373B2 (en) * 2000-12-28 2003-02-04 Infineon Technologies Ag Cu-pad/bonded/Cu-wire with self-passivating Cu-alloys
KR100895549B1 (ko) * 2001-02-08 2009-04-29 가부시키가이샤 히타치세이사쿠쇼 반도체 집적회로장치 및 그 제조방법
US6399975B1 (en) 2001-03-07 2002-06-04 Megic Corporation Wide bit memory using post passivation interconnection scheme
US6693020B2 (en) 2001-03-12 2004-02-17 Motorola, Inc. Method of preparing copper metallization die for wirebonding
US6653563B2 (en) 2001-03-30 2003-11-25 Intel Corporation Alternate bump metallurgy bars for power and ground routing
JP3939504B2 (ja) 2001-04-17 2007-07-04 カシオ計算機株式会社 半導体装置並びにその製造方法および実装構造
US6894399B2 (en) * 2001-04-30 2005-05-17 Intel Corporation Microelectronic device having signal distribution functionality on an interfacial layer thereof
US7084507B2 (en) 2001-05-02 2006-08-01 Fujitsu Limited Integrated circuit device and method of producing the same
TW515054B (en) * 2001-06-13 2002-12-21 Via Tech Inc Flip chip pad arrangement on chip for reduction of impedance
US6646347B2 (en) 2001-11-30 2003-11-11 Motorola, Inc. Semiconductor power device and method of formation
JP4068838B2 (ja) * 2001-12-07 2008-03-26 株式会社日立製作所 半導体装置の製造方法
TW517361B (en) 2001-12-31 2003-01-11 Megic Corp Chip package structure and its manufacture process
US6614091B1 (en) * 2002-03-13 2003-09-02 Motorola, Inc. Semiconductor device having a wire bond pad and method therefor
US6732335B2 (en) * 2002-04-23 2004-05-04 Oki Electric Industry Co., Ltd. Semiconductor IC with an inside capacitor for a power supply circuit and a method of automatically designing the same
TW531052U (en) * 2002-04-29 2003-05-01 Via Tech Inc Flip chip and flip chip packaging substrate
US20030218246A1 (en) * 2002-05-22 2003-11-27 Hirofumi Abe Semiconductor device passing large electric current
JP3580803B2 (ja) * 2002-08-09 2004-10-27 沖電気工業株式会社 半導体装置
US6972209B2 (en) 2002-11-27 2005-12-06 International Business Machines Corporation Stacked via-stud with improved reliability in copper metallurgy
US6888248B2 (en) 2003-03-26 2005-05-03 Taiwan Semiconductor Manufacturing Co., Ltd Extended length metal line for improved ESD performance
JP4758614B2 (ja) 2003-04-07 2011-08-31 ローム・アンド・ハース・エレクトロニック・マテリアルズ,エル.エル.シー. 電気めっき組成物および方法
US7319277B2 (en) 2003-05-08 2008-01-15 Megica Corporation Chip structure with redistribution traces
TWI236763B (en) 2003-05-27 2005-07-21 Megic Corp High performance system-on-chip inductor using post passivation process
US6927156B2 (en) 2003-06-18 2005-08-09 Intel Corporation Apparatus and method extending flip-chip pad structures for wirebonding on low-k dielectric silicon
US7470997B2 (en) 2003-07-23 2008-12-30 Megica Corporation Wirebond pad for semiconductor chip or wafer
US6977435B2 (en) * 2003-09-09 2005-12-20 Intel Corporation Thick metal layer integrated process flow to improve power delivery and mechanical buffering
JP2005092969A (ja) * 2003-09-16 2005-04-07 Renesas Technology Corp 不揮発性半導体記憶装置
US7493999B2 (en) * 2004-03-22 2009-02-24 General Motors Corporation Hybrid electro-mechanical transmission park system and method of assembly
US6879003B1 (en) 2004-06-18 2005-04-12 United Microelectronics Corp. Electrostatic discharge (ESD) protection MOS device and ESD circuitry thereof
US7465654B2 (en) 2004-07-09 2008-12-16 Megica Corporation Structure of gold bumps and gold conductors on one IC die and methods of manufacturing the structures
US7452803B2 (en) 2004-08-12 2008-11-18 Megica Corporation Method for fabricating chip structure
US7423346B2 (en) 2004-09-09 2008-09-09 Megica Corporation Post passivation interconnection process and structures
JP2006202866A (ja) * 2005-01-19 2006-08-03 Nec Electronics Corp 半導体装置
KR100739925B1 (ko) 2005-04-18 2007-07-16 주식회사 하이닉스반도체 플라즈마 전하로 인한 손상을 방지하는 비휘발성메모리소자
US7468545B2 (en) 2005-05-06 2008-12-23 Megica Corporation Post passivation structure for a semiconductor device and packaging process for same
US8008745B2 (en) * 2005-05-09 2011-08-30 Nantero, Inc. Latch circuits and operation circuits having scalable nonvolatile nanotube switches as electronic fuse replacement elements
US7582556B2 (en) * 2005-06-24 2009-09-01 Megica Corporation Circuitry component and method for forming the same
US7473999B2 (en) 2005-09-23 2009-01-06 Megica Corporation Semiconductor chip and process for forming the same
IL171378A (en) 2005-10-11 2010-11-30 Dror Hurwitz Integrated circuit support structures and the fabrication thereof
US7397121B2 (en) * 2005-10-28 2008-07-08 Megica Corporation Semiconductor chip with post-passivation scheme formed over passivation layer
US7947978B2 (en) * 2005-12-05 2011-05-24 Megica Corporation Semiconductor chip with bond area
US8836146B2 (en) 2006-03-02 2014-09-16 Qualcomm Incorporated Chip package and method for fabricating the same
US7592710B2 (en) * 2006-03-03 2009-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Bond pad structure for wire bonding
US8420520B2 (en) 2006-05-18 2013-04-16 Megica Corporation Non-cyanide gold electroplating for fine-line gold traces and gold pads
US8022552B2 (en) * 2006-06-27 2011-09-20 Megica Corporation Integrated circuit and method for fabricating the same
US8421227B2 (en) 2006-06-28 2013-04-16 Megica Corporation Semiconductor chip structure
US8592977B2 (en) * 2006-06-28 2013-11-26 Megit Acquisition Corp. Integrated circuit (IC) chip and method for fabricating the same
TWI370515B (en) * 2006-09-29 2012-08-11 Megica Corp Circuit component
CN101231998B (zh) 2007-01-23 2011-01-26 米辑电子股份有限公司 一种线路组件
KR100906228B1 (ko) * 2007-03-30 2009-07-07 볼보 컨스트럭션 이키프먼트 홀딩 스웨덴 에이비 건설중장비용 유압회로

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9680008B2 (en) 2004-01-29 2017-06-13 Empirion, Inc. Laterally diffused metal oxide semiconductor device and method of forming the same
TWI385921B (zh) * 2009-01-22 2013-02-11 聯發科技股份有限公司 減少數位電路區塊供應電壓降的方法及其佈局架構
TWI384263B (zh) * 2009-04-20 2013-02-01 Pixart Imaging Inc 銅銀薄膜濾色器及製法
US9443839B2 (en) 2012-11-30 2016-09-13 Enpirion, Inc. Semiconductor device including gate drivers around a periphery thereof
US9553081B2 (en) 2012-11-30 2017-01-24 Enpirion, Inc. Semiconductor device including a redistribution layer and metallic pillars coupled thereto
CN103855216B (zh) * 2012-11-30 2017-04-26 英力股份有限公司 包括交替的源极和漏极区域以及相应的源极和漏极金属带的半导体器件
TWI585946B (zh) * 2012-11-30 2017-06-01 英力股份有限公司 半導體裝置及其形成方法
CN103855216A (zh) * 2012-11-30 2014-06-11 英力股份有限公司 包括交替的源极和漏极区域以及相应的源极和漏极金属带的半导体器件
US9536938B1 (en) 2013-11-27 2017-01-03 Altera Corporation Semiconductor device including a resistor metallic layer and method of forming the same
US9673192B1 (en) 2013-11-27 2017-06-06 Altera Corporation Semiconductor device including a resistor metallic layer and method of forming the same
US10020739B2 (en) 2014-03-27 2018-07-10 Altera Corporation Integrated current replicator and method of operating the same
US10103627B2 (en) 2015-02-26 2018-10-16 Altera Corporation Packaged integrated circuit including a switch-mode regulator and method of forming the same
TWI824025B (zh) * 2018-10-04 2023-12-01 成真股份有限公司 使用交互連接線穚之多晶片封裝的邏輯驅動器
TWI833679B (zh) * 2018-10-04 2024-02-21 成真股份有限公司 使用交互連接線穚之多晶片封裝的邏輯驅動器
TWI898900B (zh) * 2018-10-04 2025-09-21 成真股份有限公司 使用交互連接線穚之多晶片封裝的邏輯驅動器

Also Published As

Publication number Publication date
US20080080113A1 (en) 2008-04-03
US20080080111A1 (en) 2008-04-03
US8021918B2 (en) 2011-09-20
US20080081458A1 (en) 2008-04-03
US20130127024A1 (en) 2013-05-23
US20080080112A1 (en) 2008-04-03
US20080081457A1 (en) 2008-04-03
US8618580B2 (en) 2013-12-31
US20080111242A1 (en) 2008-05-15
US8373202B2 (en) 2013-02-12
US20080079461A1 (en) 2008-04-03
US7969006B2 (en) 2011-06-28
US7989954B2 (en) 2011-08-02
TWI370515B (en) 2012-08-11
US8004083B2 (en) 2011-08-23

Similar Documents

Publication Publication Date Title
TW200816374A (en) Circuit component
US8456856B2 (en) Integrated circuit chip using top post-passivation technology and bottom structure technology
US10818620B2 (en) Semiconductor integrated circuit device
US6846717B2 (en) Semiconductor device having a wire bond pad and method therefor
US8503186B2 (en) System-in packages
US7148575B2 (en) Semiconductor device having bonding pad above low-k dielectric film
US20050121804A1 (en) Chip structure with bumps and testing pads
US20050017361A1 (en) Post-passivation metal scheme on an IC chip with copper interconnection
US20100012934A1 (en) Semiconductor chip and semiconductor chip stacked package
CN101231993B (zh) 一种线路组件
CN101231998B (zh) 一种线路组件
US7521805B2 (en) Post passivation interconnection schemes on top of the IC chips
CN101231994B (zh) 一种线路组件
TWI344686B (en) Circuit component and process for forming the same
CN101231995B (zh) 一种线路组件
CN101231997B (zh) 一种线路组件
CN101231996B (zh) 一种线路组件

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees