TW200814286A - Stacked dual mosfet package - Google Patents
Stacked dual mosfet package Download PDFInfo
- Publication number
- TW200814286A TW200814286A TW96132964A TW96132964A TW200814286A TW 200814286 A TW200814286 A TW 200814286A TW 96132964 A TW96132964 A TW 96132964A TW 96132964 A TW96132964 A TW 96132964A TW 200814286 A TW200814286 A TW 200814286A
- Authority
- TW
- Taiwan
- Prior art keywords
- effect transistor
- field effect
- conductive
- conductive tab
- metal oxide
- Prior art date
Links
Classifications
-
- H10W90/00—
-
- H10W70/481—
-
- H10W72/60—
-
- H10W90/811—
-
- H10W72/07636—
-
- H10W72/07637—
-
- H10W72/5363—
-
- H10W72/5449—
-
- H10W72/5475—
-
- H10W72/652—
-
- H10W72/655—
-
- H10W90/756—
Landscapes
- Dc-Dc Converters (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Inverter Devices (AREA)
Description
200814286 九、發明說明: 【發明所屬之技術領域】 本發明涉及一種功率半導體(積體電路)包,特別是 涉及一種層疊式雙MOSFET (金屬氧化物半導體場效應電 晶體)包。 【先前技術】 在一些開關電路,諸如同步降壓變流器、半橋式變流 器和逆變器中,兩個功率MOSFET可以互補方式切換。第 1圖中所示一般的開關電路110中,包括兩個M〇SFET 1〇〇 和150串聯接在電壓源上,通常分別稱這兩個MOSFET 100和150為高端和低端MOSFET。 為了啟動一個切換週期,首先關斷低端MOSFET 150。 這就迫使MOSFET 150的體二極體開通並驅動其電流。經 延遲後’使高端MOSFET 100開通,並迫使其體二極體關 斷。然而,該體二極體的關斷過程導致其恢復電流陡然截 止。該恢復電流流過寄生電感LDHS、LSHS、LDLS、和 LSLS ’以及流過開關電路11〇的痕量電感ltrcs、LTRCH 和 ITRCL 〇 在這些電感中的電流的陡然截止導致開關電路no内 嚴重振盈’通常稱為響铃。在切換途徑中這些電感也減慢 了切換速度並造成額外的損耗。當切換頻率連續增加,這 些損耗變得更大,從而限制了開關電路no的性能。 現有技術有各種辦法來減小引線電感。例如有些現有 技術方案將高端和低端MOSFET兩管芯互相並排靠著包裝 6 200814286 在起並在包内用導線連接它們。這樣一起包裝減小了部 分外界的痕量電感,但並未完全消除它們。 現有技術已知將兩個MOSFET管芯層疊起來並夾入金 屬接片夾層。例如在屬於Estacio的美國專利ν〇·6777786 中披露的半導體器件包括安裝在鉛座上的層疊管芯,在屬 於Joshi的美國專利Νο·7029947中披露的翻轉式晶片為鉛 模壓包内含二管芯。而在Ku〇等人的美國專利申請號 Ν〇·2001/0052641中披露的功率半導體器件包括了上、下二 管芯。雖然這些參考文獻披露了層疊]^〇81^丁管芯,這類 層疊限於在包中只有單個M0SFET,其目的僅在於減少連 接導線的數目和製造成本。即使這些方案包括了層疊兩個 管芯,頂上的管芯是翻轉倒置的以便讓管芯最後可連接在 一起成為單一的MOSFET器件。現有技術還沒有這種努力 來層疊一雙MOSFET以互補方式運作。 因此需要一種克服現有技術局限性的技術來實現層疊 的雙MOSFET包。也有需要讓層疊的雙M〇SFET包來實 施雙MOSFET互補切換方式的電路,例如用於同步降壓變 流器、半橋式變流器和逆變器中。還有需要使層疊的雙 MOSFET包的引線和連接電感最小化到現有技術無法實現 的水準。也有需要使層疊的雙M0SFET包具有較高的效率 並且減少在切換運作時的響鈴問題。 【發明内容】 本發明提供的層疊式雙MOSFET包克服了現有技術的 局限並且實現了所述各項目標,其中將高端M0SFET的源 7 200814286 相位節點處從内部短路連接到低端 ㈣點又被賴該包。該包還包括 的漏極和Η極㈣出線,和低端M0SFET 的門極和祕㈣出線。 獅
.^照本發明的—方面的—種層疊式雙MOSFET包包 括·第—傳導接片;—個高端MOSFET管芯,它跟第一傳 導接片_合使_高端MQSFET找的_電耦合到第 -傳導接#,第二傳導接[它喊層義合到該高 ,MOSFET官芯的源極;一個低端m〇sfet管芯,它跟 第-傳導接#顿合使得該健M()SFET *糾漏極電柄 合到第一傳導接片;第一引線,用來耦合到該高端m〇sfet 管芯的門極;至少_個第二引線,用來輕合到該高端 MOSFET官芯的漏極;至少一個第三引線,用來耦合到低 端MOSFET管芯的源極;第四引線,用來搞合到低端 MOSFET管芯的門極;以及密封外殼,用來包裝:第一傳 導接片的各部分、高端MOSFET管芯、第二傳導接片的各 部分、低端MOSFET管芯、和第一引線、該至少一個第二 引線、該至少一個第三引線、和第四引線的各部分。
按照本發明的另一方面,一種製備層疊式雙MOSFET 包的方法包括以下步驟··形成第一傳導接片;層疊高端 MOSFET管芯到第一傳導接片上,使得該高端M〇SFET管 芯的漏極接點耦合到第一傳導接片;以複層關係層疊第二 傳導接片到該高端MOSFET管芯上,使得該高端MOSFET 管芯的源極接點耦合到第二傳導接片;層疊低端M〇SFET 8 200814286 官芯到第二傳導接片上,使得該低端M〇SFET管芯的漏極 接點耦合到第二傳導接片。 以上對本發明的較為重要的特徵做了廣泛而綱要的敍 述,使得後面的詳細敍述得到更好理解,並且使本發明對 於技術的貢獻得到更好欣賞。#然,本發明的各個^加特 徵將在後面敍述,並且構成後面的申請專利範圍的主題。 為此,在對於至少一個實施方案做詳細解釋前,首先 得理解,本發明並不限於應用於後面敍述的或在圖式中顯 示的功能元件的細節和這些元件的配置。本發明還可能有 別的實施方案和各種實現和執行方式。也要理解這裏^用 的措辭和術語、乃至摘要,只是為了描述的目的,不得視 為限制性的。 對此,本領域的技術人員會理解並且運用以這裏披露 的概念為基礎,來設計別的方法和系統,以達到本發明的 各個目標。所以,重要的是應該將各申請專利範圍看成包 含了這類等價方案,只要它們沒有脫離本發明的精神和範 圍。 【實施方法】 參照第2圖的本發明的層疊式雙M〇SFET包(常稱為 200)的簡圖,它包括一個金屬的或別的導熱材料的接片21〇 附著在一個高端MOSFET管芯230的頂面220上。該高端 MOSFET管芯230的漏極(圖中未示出)電輕合到該傳導 接片210。另一個金屬的或類似的導熱材料的相位接片24〇 層疊到該高端MOSFET管芯230的頂上,並且附著在高端 9 200814286 MOSFET管芯230的源極(圖中未示出)。相位接片24〇包 括-個層疊到該高端M0SFET管芯23G的頂上的薄的部分 241和一個厚的部分243。 -個低端M0SFET管芯25〇層疊到傳導相位接片24〇 的頂面245,使得低端M0SFET管芯25〇的漏極(圖中未 示出)電與熱連接到傳導接片24G。傳導接片21()的底面 215和傳導她接片240的絲撕如圖示設置成一平面使 二接片分別處於層疊式雙M0SFET包的底部。傳導相位接 片240既從高端M0SFET管芯23〇也從低端m〇sfet管 芯250載走熱量。 參照第3圖的層疊式雙嶋8财包的較佳實施例,圖 示300,它包括一個金屬的或類似的導熱材料的相位接片 310 ’其第一段313具有底面(圖中未示出)跟包3〇〇的底 面平齊。第一段313的一部分315伸出了該包的封殼380 並可連接到散熱器(圖中未示出)。相位接片31〇的較薄的 第一段317的底面(圖中未示出)的平面設置得高於包3〇〇 的底面,以谷納尚端M0SFET管芯33G和其下設的Vin傳 導接片340。
Vm傳導接片340的底面(圖中未示出)跟傳導相位接 片310的底面在同一平面。高端M〇SFE丁管芯33〇電連接 到Vm傳導接片340的頂面341,以使得高端MOSFET管 芯330的漏極電耦合於Vin傳導接片34〇。傳導相位接片 310的第二段317設置在高端MOSFET管芯330的頂面跟 低端MOSFET管芯350的底面之間,以使得高端M〇SFET 200814286 管芯330的源極電耦合於低端MOSFET管芯350的漏極。 如圖示高端MOSFET管芯330的位置跟傳導相位接片31〇 錯開來使得高端MOSFET管芯的門極接點不會被傳導相位 接片310蓋住。
層疊式雙MOSFET包300可包括D-PAK或D2-PAK 類型的包,至少有4個管腳。高端MOSFET管芯330的漏 極可用Vin傳導接片340耦合到兩個引線361和363。二引 線361和363如在本實施例所示可融合到一起成為一個引 線。高端MOSFET管芯330的門極可用常規連接線351或 導電夾耦合到引線360。低端MOSFET管芯350的源極接 點可用常規連接線352或導電夾耦合到引線365和367。低 端MOSFET管芯350的門極接點可用常規連接線353或導 電夾耦合到引線369。 芩照第4圖,按照本發明的層疊式雙M〇SFE丁包的製 備方法400包括步驟410來形成Vin傳導接片。在步驟42〇 將高端MOSFET管芯層疊到Vin傳導接片上以使得高端 MOSFET管芯的漏練合到vin傳導接片。可用焊膠或導 電環氧樹脂將高端MOSFET管芯固定在vin傳導接片上。 在步驟430將傳導相位接片層疊到高端MOSFET管芯上以 使得高端MOSFET管芯的源極接點耦合到傳導相位接片。 可用焊膠或導電環氧樹脂將傳導相位接片固定在高端 MOSFET管芯上。在步驟44〇將低端M〇SFET管芯層疊到 傳導相位接片上讀得低端M〇SFET f芯的漏軸合到傳 導相位接壯。可肖轉或導電魏樹職低端m〇sfet π 200814286 ^芯固定,傳導相位接片上。在接下來的步驟450用連接 導線連接純MOSFET管騎卩〗極和倾MQSFET管芯、 的門極及雜到包上相應的各引線,最後在步驟働用注 塑材料進行封裝。這-新穎的方法棚使得提供的包中所 有功率連接毅零賴,❿低端MOSFET管芯的源極連接 則是例外。 通過層疊低端MOSFET管芯到高端M0SFET管芯上 並採用公共的接片來做它們之間的相位節點連接,就消除 了大部分跟元件互聯和引線相關的電感。用作低端和高端 的兩個MOSFET管芯可以都是_,或都是,或彼此 互補的極性。這兩個MOSFET管芯的參數可以是性能全同 的或不對稱的並經優化了來執行高、低端的切換。低端 M〇SFET管芯還可包括一個集成的Schottky整流器以便進 一步改進其性能。此二M〇SFET管芯可採用各種模塑封裝 來开>成常規的包型,例如D-PAK、D2-PAK、多引線TO-220 或任何別的包型設計。 當然,應該理解,以上所述的是本發明的較佳實施例, 可以做出各種改變,而並不脫離如在以下的申請專利範圍 所表達的本發明的精神和範圍。 12 200814286 【圖式簡單說明】 第1圖為現有技術的同步降壓變流器的電路模型; 第2圖為本發明的層疊式雙MOSFET包的侧視概圖 第3圖為本發明的層疊式雙MOSFET包的頂視概圖 第4圖為按照本發明的方法的流程圖。 【主要元件符號說明】 100 、 150 MOSFET 105 電壓源 110 開關電路 200、300 層疊式雙MOSFET包 210 接片 215、247 底面 220、245、341 頂面 230、250、330、350 MOSFET管芯 240、310 相位接片 241 薄的部分 243 厚的部分 313 第一段 315 部分 317 第二段 340 Vin傳導接片 35卜 352、353 連接線 360、36卜 363、365 、367、369 13 200814286 380 引線 封殼 400 製備方法 MOSFET 金屬氧化物半導體場效應電 LDHS、LSHS 晶體 、LDLS、LSLS 寄生電感 LTRCS、LTRCH、LTRCL 痕量電感 14
Claims (1)
- 200814286 十、申請專利範圍: 1 7種層疊式雙金屬氧化物半導體場效應電晶體包,其特 徵在於,包括以下部分: 第一傳導接片; :個=端金屬氧化物半導體場效應電晶體找,它跟第 二導^ _合使得該高端金屬氧化物半導體場效應 龟晶體管芯的漏極電搞合到第一傳導接片; f-傳$接>| ’它以跟高端金屬氧化物轉體場效應電 晶體的複層關係電輕合到該高端金屬氧化物半導體場效 應電晶體管芯的源極; =個低端金屬氧化物半導體場效應電晶體管芯,它跟第 二=導接片_合使得該低端金屬氧化物轉體場效應 電晶體管芯的漏極電麵合到第二傳導接片; 第-引線,輕合到該高端金屬氧化物半導體場效應電晶 體管芯的門極; 至少一個第二引線,耦合到第一傳導接片; 至)、個第二引線’ I禺合到低端金屬氧化物半導體場效 應電晶體管芯的源極; 第四引線’合到低端金屬氧化物轉體場效應電晶體 管芯的門極; 密封外殼,用來包裝:第一傳導接片的各部分、高端金 屬氧化物半導體場效應電晶體管芯、第二傳導接片的各 部分、低端金屬氧化物半導體場效應電晶體管芯、和第 一引線、如上文所述的至少一個第二引線、如上文所述 15 200814286 的至少-個第三5|線、和第四5/線的各部分。 2 ·:申請專利麵第〗項所述騎疊式雙金魏化 體場效應電晶體包,其特徵在於,其中第二傳導接片^ 盍两端金屬氧化物半導體場效應電晶體管芯的 化物轉體場效應電晶辭芯明極接轉: 3 ·==利細第1項所述的層疊式雙金屬氧化物半導 體场效應電晶體包,其特徵在於,其勺 括-個相位接片。 科接片包 4 · 專利範圍第1項所述的層疊式雙金屬氧化物半導 ,效麟晶體包,其概在於,其伸 出了封裝外殼。 料接片伸 m 5 利範圍第1項所述的層疊式雙金屬氧化物半導 2政應電晶體包,其概紐,其中第二傳導接片包 6 個較薄部分和一個較厚部分。 述的層疊式雙金屬氧化物半導 蓋了 徵在於,其中所述較薄部分覆 金屬氣化物半導體場效應電晶體管芯。 =清專利範圍第1項所述的層疊式雙金屬氧化物半導 讀應,體包,其特徵在於,其中f二#_“ ―:較薄部分和—個較厚部分,該較厚部分的底面跟 .弟-傳導接片的底峻置在同—個平面。 t申凊專概圍第7項所述的層疊式雙金 體場效應電晶體包,其特徵在於,其中所述較厚部2 200814286底面跟第-傳導接片的底面包括兩個傳導接片。 9·如t請專利範圍第8項所述的層疊式雙金屬氧化物半導 體場效應電晶體包,其特徵在於,其中所述兩個傳導接 片暴露到封裝外殼的底面外。 10種製備層疊式雙金屬氧化物半導體場效應電晶體包的 方法,其特徵在於,包括下列步驟·· 形成第一傳導接片;11 · 將:端金屬氧化物半導體場效應電晶體管芯層疊到第一 ,導接片上崎得高端金屬氧化物铸體場效應電晶體 官芯的漏極接點耦合到第一傳導接片; =蓋關係將第二料接片層疊到高端金屬氧化物半導 场效應電晶體管芯上以使得高端金屬氧化物半導體場 放應電晶體官芯的源極接點輕合到第二傳導接片; 將低端金屬氧化物半導體場效應電㈣管芯層疊到第二 ^ 導接片上以使得低端金屬氧化物半導體場效應電晶體 官心的漏極接點耦合到第二傳導接片上。 =請專利範圍第K)項所述的方法,其特徵在於,其 弟-傳導接片覆蓋高端金屬氧化物半導體 ,的方式讓高端金屬氧化物半導體場效應電;、】;曰 心的門極接點得以暴露出來。 12 ·!?請專利範圍第10項所述的方法,其特徵在於,其 中第二傳導接片包括一個相位接片。13 凊專利範圍第1〇項所述的方法,其特徵在於,還 I括密封包裒第-傳導接片、高端金屬氧化物半導體場 17 2〇〇8l4286 =應電晶體管芯、低端金屬氧化物半導體場效應電晶體 官芯、和第二傳導接片的一部分。 14 ·如申請專利範圍第10項所述的方法,其特徵在於,其 中第二傳導接片包括較薄部分和較厚部分。 15.如申請專利範圍第14項所述的方法,其特徵在於,其 中較溥部分覆蓋高端金屬氧化物半導體場效應電晶體管 芯。 16 ·如申請專利範圍第1〇項所述的方法,其特徵在於,盆 中第二傳導接片包括㈣部分和較厚部分,雜厚部分 的底面跟第-傳導接片的底面設置在同一個平面。 17 ·如申請專利範圍第16項所述的方法,其特徵在於,苴 ^交厚部分的底面跟第-傳導接片的底面包括兩個傳導 18 •如申請專利範圍第17項所述的方法,其特徵在於,盆 中所述兩個傳導接片暴露到封料細底科。、,、 18
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/518,546 US7485954B2 (en) | 2006-09-07 | 2006-09-07 | Stacked dual MOSFET package |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200814286A true TW200814286A (en) | 2008-03-16 |
| TWI350585B TWI350585B (en) | 2011-10-11 |
Family
ID=39168713
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096132964A TWI350585B (en) | 2006-09-07 | 2007-09-04 | Stacked dual mosfet package |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US7485954B2 (zh) |
| CN (1) | CN100495702C (zh) |
| TW (1) | TWI350585B (zh) |
Families Citing this family (46)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7821114B2 (en) * | 2008-01-28 | 2010-10-26 | Fairchild Semiconductor Corporation | Multiphase synchronous buck converter |
| US7696612B2 (en) * | 2008-01-28 | 2010-04-13 | Fairchild Semiconductor Corporation | Multiphase synchronous buck converter |
| US7915721B2 (en) * | 2008-03-12 | 2011-03-29 | Fairchild Semiconductor Corporation | Semiconductor die package including IC driver and bridge |
| US8168490B2 (en) | 2008-12-23 | 2012-05-01 | Intersil Americas, Inc. | Co-packaging approach for power converters based on planar devices, structure and method |
| US8023279B2 (en) * | 2009-03-12 | 2011-09-20 | Fairchild Semiconductor Corporation | FLMP buck converter with a molded capacitor and a method of the same |
| JP5443837B2 (ja) * | 2009-06-05 | 2014-03-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US8178954B2 (en) * | 2009-07-31 | 2012-05-15 | Alpha & Omega Semiconductor, Inc. | Structure of mixed semiconductor encapsulation structure with multiple chips and capacitors |
| US8426950B2 (en) * | 2010-01-13 | 2013-04-23 | Fairchild Semiconductor Corporation | Die package including multiple dies and lead orientation |
| CN103646942B (zh) * | 2010-02-25 | 2016-01-13 | 万国半导体有限公司 | 一种应用于功率切换器电路的半导体封装结构 |
| TWI426595B (zh) * | 2010-03-01 | 2014-02-11 | 萬國半導體有限公司 | 一種應用於功率切換器電路的半導體封裝結構 |
| US9728868B1 (en) | 2010-05-05 | 2017-08-08 | Cree Fayetteville, Inc. | Apparatus having self healing liquid phase power connects and method thereof |
| US9184117B2 (en) * | 2010-06-18 | 2015-11-10 | Alpha And Omega Semiconductor Incorporated | Stacked dual-chip packaging structure and preparation method thereof |
| TWI453831B (zh) | 2010-09-09 | 2014-09-21 | 台灣捷康綜合有限公司 | 半導體封裝結構及其製造方法 |
| MY166609A (en) | 2010-09-15 | 2018-07-17 | Semiconductor Components Ind Llc | Connector assembly and method of manufacture |
| CN102468292B (zh) * | 2010-10-29 | 2015-02-25 | 万国半导体股份有限公司 | 一种用于直流-直流转换器的封装体结构 |
| US8674497B2 (en) | 2011-01-14 | 2014-03-18 | International Business Machines Corporation | Stacked half-bridge package with a current carrying layer |
| US8426952B2 (en) * | 2011-01-14 | 2013-04-23 | International Rectifier Corporation | Stacked half-bridge package with a common conductive leadframe |
| US8680627B2 (en) | 2011-01-14 | 2014-03-25 | International Rectifier Corporation | Stacked half-bridge package with a common conductive clip |
| US20120193772A1 (en) * | 2011-01-28 | 2012-08-02 | Hunt Hang Jiang | Stacked die packages with flip-chip and wire bonding dies |
| US20120200281A1 (en) * | 2011-02-07 | 2012-08-09 | Texas Instruments Incorporated | Three-Dimensional Power Supply Module Having Reduced Switch Node Ringing |
| IT1404382B1 (it) * | 2011-02-24 | 2013-11-22 | St Microelectronics Srl | Dispositivo elettronico per applicazioni ad elevata potenza. |
| US8436429B2 (en) | 2011-05-29 | 2013-05-07 | Alpha & Omega Semiconductor, Inc. | Stacked power semiconductor device using dual lead frame and manufacturing method |
| US8299588B1 (en) | 2011-07-07 | 2012-10-30 | Texas Instruments Incorporated | Structure and method for uniform current distribution in power supply module |
| US9087829B2 (en) | 2011-08-05 | 2015-07-21 | Infineon Technologies Ag | Semiconductor arrangement |
| US9524957B2 (en) | 2011-08-17 | 2016-12-20 | Intersil Americas LLC | Back-to-back stacked dies |
| US8581416B2 (en) | 2011-12-15 | 2013-11-12 | Semiconductor Components Industries, Llc | Method of forming a semiconductor device and leadframe therefor |
| US8524532B1 (en) * | 2012-02-27 | 2013-09-03 | Texas Instruments Incorporated | Integrated circuit package including an embedded power stage wherein a first field effect transistor (FET) and a second FET are electrically coupled therein |
| CN103887292B (zh) * | 2012-12-21 | 2016-08-03 | 万国半导体股份有限公司 | 堆叠式双芯片封装结构及其制备方法 |
| US9379050B2 (en) * | 2013-02-28 | 2016-06-28 | Infineon Technologies Austria Ag | Electronic device |
| US9082868B2 (en) | 2013-03-13 | 2015-07-14 | Semiconductor Components Industries, Llc | Semiconductor component and method of manufacture |
| US9589929B2 (en) | 2013-03-14 | 2017-03-07 | Vishay-Siliconix | Method for fabricating stack die package |
| KR101977994B1 (ko) * | 2013-06-28 | 2019-08-29 | 매그나칩 반도체 유한회사 | 반도체 패키지 |
| US9275944B2 (en) * | 2013-08-29 | 2016-03-01 | Infineon Technologies Ag | Semiconductor package with multi-level die block |
| TWI509770B (zh) * | 2013-12-17 | 2015-11-21 | 萬國半導體股份有限公司 | 集成堆疊式多晶片的半導體器件及其制備方法 |
| TWI571981B (zh) * | 2014-04-11 | 2017-02-21 | 萬國半導體開曼股份有限公司 | 小尺寸貼片印跡面積的功率半導體裝置及製備方法 |
| US9355942B2 (en) * | 2014-05-15 | 2016-05-31 | Texas Instruments Incorporated | Gang clips having distributed-function tie bars |
| CN107836037B (zh) * | 2015-01-22 | 2020-07-17 | 瑞萨电子株式会社 | 半导体器件及其制造方法 |
| US9468087B1 (en) | 2015-07-13 | 2016-10-11 | Texas Instruments Incorporated | Power module with improved cooling and method for making |
| JP6490027B2 (ja) * | 2016-06-10 | 2019-03-27 | 三菱電機株式会社 | 半導体装置 |
| US10229861B2 (en) * | 2017-04-06 | 2019-03-12 | Sabin Lupan | Power semiconductor device and package |
| US10720380B1 (en) | 2017-06-13 | 2020-07-21 | Starlet R. Glover | Flip-chip wire bondless power device |
| US10535579B2 (en) * | 2018-04-06 | 2020-01-14 | Sabin Lupan | Power semiconductor device and package |
| CN108447847A (zh) * | 2018-06-06 | 2018-08-24 | 臻驱科技(上海)有限公司 | 一种功率半导体模块衬底及功率半导体模块 |
| DE102020214912A1 (de) * | 2020-11-27 | 2022-06-02 | Robert Bosch Gesellschaft mit beschränkter Haftung | Schaltvorrichtung, elektrischer Energiespeicher, Vorrichtung und Verfahren zum Herstellen einer Schaltvorrichtung |
| EP4057341A1 (en) * | 2021-03-12 | 2022-09-14 | Nexperia B.V. | Packaged half-bridge circuit |
| TW202450009A (zh) * | 2022-11-16 | 2024-12-16 | 美商半導體元件工業有限責任公司 | 具有低電感的可擴縮功率半導體裝置封裝 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW450432U (en) * | 2000-06-15 | 2001-08-11 | Siliconix Taiwan Ltd | Connecting structure of power transistor |
| US7569920B2 (en) * | 2006-05-10 | 2009-08-04 | Infineon Technologies Ag | Electronic component having at least one vertical semiconductor power transistor |
-
2006
- 2006-09-07 US US11/518,546 patent/US7485954B2/en active Active
-
2007
- 2007-08-28 CN CNB2007101482374A patent/CN100495702C/zh active Active
- 2007-09-04 TW TW096132964A patent/TWI350585B/zh active
-
2008
- 2008-10-29 US US12/290,309 patent/US8207017B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| TWI350585B (en) | 2011-10-11 |
| US20090130799A1 (en) | 2009-05-21 |
| CN100495702C (zh) | 2009-06-03 |
| CN101140926A (zh) | 2008-03-12 |
| US7485954B2 (en) | 2009-02-03 |
| US20080061396A1 (en) | 2008-03-13 |
| US8207017B2 (en) | 2012-06-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW200814286A (en) | Stacked dual mosfet package | |
| US9793265B2 (en) | Semiconductor device including Schottky barrier diode and power MOSFETs and a manufacturing method of the same | |
| TWI459536B (zh) | 多晶片封裝 | |
| CN101378053B (zh) | 高、低压侧n沟道金属氧化物半导体场效应晶体管组合封装 | |
| US8064235B2 (en) | Semiconductor device | |
| CN110337719B (zh) | 引线框架和集成电路连接布置 | |
| EP2700095B1 (en) | Semiconductor device and manufacturing method thereof | |
| US8519520B2 (en) | Semiconductor package of small footprint with a stack of lead frame die paddle sandwich between high-side and low-side MOSFETs and manufacturing method | |
| TW201145477A (en) | Semiconductor device and power supply system | |
| CN101990709A (zh) | 层叠的功率转换器结构和方法 | |
| CN103681572B (zh) | 多芯片组件功率夹片 | |
| CN212907713U (zh) | 封装的功率电子设备 | |
| CN109841598B (zh) | 多相半桥驱动器封装以及制造方法 | |
| JP4096741B2 (ja) | 半導体装置 | |
| CN116130428A (zh) | 双功能热性能半导体封装及相关的制造方法 |