JP6238121B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6238121B2 JP6238121B2 JP2013206560A JP2013206560A JP6238121B2 JP 6238121 B2 JP6238121 B2 JP 6238121B2 JP 2013206560 A JP2013206560 A JP 2013206560A JP 2013206560 A JP2013206560 A JP 2013206560A JP 6238121 B2 JP6238121 B2 JP 6238121B2
- Authority
- JP
- Japan
- Prior art keywords
- rewiring
- semiconductor device
- semiconductor chip
- wiring
- electrode pads
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H10W72/60—
-
- H10W70/466—
-
- H10W72/90—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/40247—Connecting the strap to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/404—Connecting portions
- H01L2224/40475—Connecting portions connected to auxiliary connecting means on the bonding areas
- H01L2224/40477—Connecting portions connected to auxiliary connecting means on the bonding areas being a pre-ball (i.e. a ball formed by capillary bonding)
- H01L2224/40479—Connecting portions connected to auxiliary connecting means on the bonding areas being a pre-ball (i.e. a ball formed by capillary bonding) on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/404—Connecting portions
- H01L2224/40475—Connecting portions connected to auxiliary connecting means on the bonding areas
- H01L2224/40499—Material of the auxiliary connecting means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/4099—Auxiliary members for strap connectors, e.g. flow-barriers, spacers
- H01L2224/40991—Auxiliary members for strap connectors, e.g. flow-barriers, spacers being formed on the semiconductor or solid-state body to be connected
- H01L2224/40993—Alignment aids
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/41—Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
- H01L2224/411—Disposition
- H01L2224/4112—Layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H10W20/425—
-
- H10W20/49—
-
- H10W70/424—
-
- H10W70/654—
-
- H10W72/019—
-
- H10W72/01935—
-
- H10W72/01955—
-
- H10W72/07554—
-
- H10W72/07637—
-
- H10W72/07654—
-
- H10W72/223—
-
- H10W72/224—
-
- H10W72/244—
-
- H10W72/247—
-
- H10W72/252—
-
- H10W72/255—
-
- H10W72/29—
-
- H10W72/5522—
-
- H10W72/5524—
-
- H10W72/5525—
-
- H10W72/59—
-
- H10W72/646—
-
- H10W72/647—
-
- H10W72/652—
-
- H10W72/685—
-
- H10W72/691—
-
- H10W72/871—
-
- H10W72/922—
-
- H10W72/9223—
-
- H10W72/9226—
-
- H10W72/923—
-
- H10W72/926—
-
- H10W72/932—
-
- H10W72/934—
-
- H10W72/9415—
-
- H10W72/951—
-
- H10W72/952—
-
- H10W74/00—
-
- H10W74/111—
-
- H10W90/726—
-
- H10W90/755—
-
- H10W90/756—
-
- H10W90/766—
-
- H10W90/796—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
Description
集積回路が形成された半導体基板の場合では、ディスクリート等と異なり、複数の電極パッドが形成されているため、配線のデザインルールに制限がある。つまり、ある一つの電極パッドを大型化した場合、他の電極パッドは、当該一つの電極パッドを迂回するように形成する必要が生じ、それに伴って、各電極パッドに接続される引き回し配線およびボンディングワイヤの長さも調整しなければならなくなる。そのため、配線経路が長距離化し、それに応じて半導体チップの抵抗値が増加してしまう。
第2局面に係る半導体装置は、集積回路が形成された半導体チップと、前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、前記再配線を覆うように形成された表面保護膜と、前記表面保護膜を貫通して前記再配線に電気的に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、前記半導体チップを封止する樹脂パッケージと、前記樹脂パッケージに選択的に封止されたリードと、前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材と、を含み、前記半導体チップは、前記再配線が形成された面を上方に向く姿勢で、前記接合部材に接続されている。
第3局面に係る半導体装置は、集積回路が形成された半導体チップと、前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、前記再配線を覆うように形成され、前記再配線の一部を配線パッドとして選択的に露出させる配線パッド開口が形成された表面保護膜と、前記配線パッド開口を介して前記再配線に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、前記半導体チップを封止する樹脂パッケージと、前記樹脂パッケージに選択的に封止されたリードと、前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材とを含み、前記半導体チップは、前記再配線が形成された面を下方に向く姿勢で、前記接合部材に接続されている。
第4局面に係る半導体装置は、集積回路が形成された半導体チップと、前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、前記再配線を覆うように形成された表面保護膜と、前記表面保護膜を貫通して前記再配線に電気的に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、前記半導体チップを封止する樹脂パッケージと、前記樹脂パッケージに選択的に封止されたリードと、前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材とを含み、前記半導体チップは、前記再配線が形成された面を下方に向く姿勢で、前記接合部材に接続されている。
一方、電極パッドは、ボンディングワイヤ等の接合部材の太さとは切り離して設計できる。つまり、電極パッドを配線のデザインルールに従って適切なパターンで形成できる。その結果、配線経路の長距離化等を防止できるので、半導体チップにおける抵抗値の増加を抑制できる。
第1局面〜第4局面に係る半導体装置のうちの、第1局面および第2局面に係る半導体装置では、柱状のポストが、再配線の表面から突出するように形成されている。そして、半導体チップは、再配線が形成された面を上方に向く姿勢で、接合部材に接続されている。
これにより、再配線に接合部材を接続する際に、接合部材の傾きのばらつきを効果的に抑制できる。また、半田によって接続される場合には、半田が溶融した際に生じる熱応力をポストで吸収できるので、当該熱応力が再配線や接合部材等に及ぶことを効果的に抑制できる。よって、半導体チップと接合部材との接続強度をより一層高めることができる。
また、第1局面および第2局面に係る半導体装置では、ポストは、配線パッド開口を介して再配線に接続されている。これにより、半田を使用する場合には、配線パッド開口内に半田を収めるためのスペースを確保できる。そのため、半導体装置の製造工程において、半田が溶融した際に、隣接する配線パッドに半田流れ込むことを効果的に抑制できる。
第1局面〜第4局面に係る半導体装置のうちの、第3局面および第4局面に係る半導体装置では、柱状のポストが、再配線の表面から突出するように形成されている。そして、半導体チップは、再配線が形成された面を下方に向く姿勢で、接合部材に接続されている。
これにより、再配線に接合部材が接続された際に、アライメントずれが生じること、および半導体チップが傾いた状態で接続されることを効果的に抑制できる。つまり、セルフアライメントおよびレベリングに強い半導体装置を提供できる。
第1局面〜第4局面に係る半導体装置において、前記ポストは、前記接合部材に直接接続されていてもよい。
第1局面〜第4局面に係る半導体装置において、前記再配線は、半田を介して、前記接合部材に接続されていてもよい。この構成によれば、半田を用いて再配線と接合部材とを容易に接続できる。また、半田が溶融した際に生じる熱応力をポストで吸収できるので、当該熱応力が再配線や接合部材等に及ぶことを効果的に抑制できる。これにより、半導体チップと接合部材との接続強度をより一層高めることができる。
集積回路が形成された半導体チップには、互いに異なる電圧が印加される電極パッドが複数形成されていることがある。そこで、複数の再配線を形成することにより、互いに異なる電圧が印加される電極パッドごとに再配線を形成できる。
第1局面〜第4局面に係る半導体装置において、前記ポストは、前記電極パッドが形成された領域を回避するように形成されていることが好ましい。この場合、ポストと接合部材とを接続する際の圧力が電極パッドに直接伝わらないため、電極パッドと集積回路との接続を良好に保つことができる。
第1局面〜第4局面に係る半導体装置は、前記ポストを選択的に被覆するNiめっき、または、前記ポストを選択的に被覆するNi/Pd(ニッケル/パラジウム)めっきをさらに含むことが好ましい。
この構成によれば、ポストがNiめっき、またはNi/Pd(ニッケル/パラジウム)めっきに覆われているので、ポストに対する半田の濡れ性を向上させることができる。また、ポストと接合部材とを半田によって接続する際に、当該ポストに半田が浸食することを効果的に抑制できる。これにより、ポストと接合部材との接続強度を高めることができる。
この構成によれば、再配線がNiめっき、またはNi/Pd(ニッケル/パラジウム)めっきに覆われているので、再配線に対する半田の濡れ性を向上させることができる。また、Cuからなる再配線が形成された場合、再配線と接合部材とを半田によって接続する際に、当該再配線に半田が浸食することを効果的に抑制できる。これにより、再配線と接合部材との接続強度を高めることができる。
第1局面〜第4局面に係る半導体装置において、前記電極パッドは、Alを含む金属材料からなることが好ましい。
図1は、本発明の第1実施形態に係る半導体装置1の内部を示す模式的な平面図である。図2は、図1に示す半導体装置1の模式的な断面図である。
図1および図2に示すように半導体装置1は、本発明の半導体チップの一例としての集積回路が形成された半導体チップ4と、半導体チップ4をマウントするためのアイランド5と、複数のリード3と、これらを封止する樹脂パッケージ2とを含む。樹脂パッケージ2は、たとえばエポキシ樹脂からなる。
複数の再配線20は、この実施形態では、互いに面積が異なる3つの再配線20を含む。各再配線20は、複数の第1電極パッド17を覆うように配置され、その下方に配置された複数の第1電極パッド17に一括して電気的に接続されている。各再配線20は、この実施形態では、平面視略四角形状に形成されていて、第1電極パッド17よりも広い面積で半導体チップ4の最表面に露出している。各再配線20は、配線領域15において互いに間隔を空けて形成されており、電気的に分離されている。これにより各再配線20には、他の再配線20の電圧から独立した値の電圧を印加することができる。
半導体チップ4は、集積回路が形成されたシリコン基板と、シリコン基板上に形成された多層配線構造とを含む。この多層配線構造を覆うように、図3Aおよび図3Bに示すパッシベーション膜24および保護膜25がこの順に堆積されている。パッシベーション膜24および保護膜25には、第1パッド開口26および第2パッド開口34が形成されており、第1パッド開口26および第2パッド開口34から多層配線構造の最上層配線の一部が第1電極パッド17および第2電極パッド18として露出している。
UBM膜27は、図3Aに示すように、保護膜25の表面、第1パッド開口26の内面、および第1電極パッド17の表面に沿って形成されている。換言すると、UBM膜27は、保護膜25の表面から、第1パッド開口26内に入り込むように形成されていて、当該第1パッド開口26内において第1電極パッド17と電気的に接続されている。また、UBM膜27は、図1の平面視において各再配線20と同一面積で形成されていて、その側面が再配線20の側面と面一になるように形成されている。つまり、UBM膜27は、複数の第1電極パッド17を一括して覆うように保護膜25上に形成されている。また、UBM膜27は、異なる金属材料からなる2層構造を有していて、この順により形成されたCuを含有するCu膜28と、Ti(チタン)を含有するTi膜29とを含む。
一方、第2パッド開口34は、この実施形態では、平面視略四角形状に形成されていて、これにより、第2電極パッド18も平面視略四角形状に形成されている。第2電極パッド18は、たとえばAlを含む金属材料からなる。ボンディングワイヤ8は、第2パッド開口34に入り込み、半導体チップ4の最表面に露出する第2電極パッド18に接続されている。
まず、半導体装置1を形成するためには、図4Aに示すように、集積回路が形成されたシリコン基板上に多層配線構造が形成される。次に、パッシベーション膜24および保護膜25が多層配線構造を覆うようにこの順に形成される。次に、パッシベーション膜24および保護膜25が選択的にエッチングされて、多層配線構造の最上層配線の一部を露出させる複数の第1パッド開口26および第2パッド開口34が形成される。これにより、パッシベーション膜24および保護膜25から多層配線構造の最上層配線の一部が第1電極パッド17および第2電極パッド18として露出する。
次に、図4Cに示すように、再配線20を形成すべき領域に選択的に開口を有するレジストマスク35がUBM膜27上にパターニングされる。次に、レジストマスク35を介して、AlまたはCuがUBM膜27上にめっき成膜される。これにより再配線20がUBM膜27上に形成される。再配線20が形成された後、レジストマスク35は除去される。
次に、図4Eに示すように、再配線20および保護膜25上にポリイミドが堆積される。次に、各再配線20の表面を配線パッド31として選択的に露出させるようにポリイミドがパターニングされる。これにより、配線パッド開口32を有する再配線用保護膜33が形成される。
以上のように、半導体装置1の構成によれば、第1電極パッド17よりも広い面積を有する再配線20が一括して複数の第1電極パッド17に接続されているので、第1電極パッド17に電力を供給するための接合部材として、第1電極パッド17の面積よりも大きいクリップ9を使用することができる。これにより、第1電極パッド17のそれぞれにボンディングワイヤ8を接続する場合に比べて半導体チップ4−樹脂パッケージ2間の抵抗値を低減できる。
図5は、本発明の第2実施形態に係る半導体装置41の配線領域15を示す模式的な拡大断面図である。
以上のように、半導体装置41の構成によっても、前述の第1実施形態において述べた効果と同様の効果を奏することができる。
第3実施形態に係る半導体装置47が、前述の第1実施形態に係る半導体装置1と異なる点は、クリップ9が金属フレーム49を介してインナーリード6に接続されている点、および配線パッド31上に複数のポスト50が形成されている点である。その他の構成は、第1実施形態に係る半導体装置1の構成と同等である。図6および図7において、前述の図1〜図5に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図6および図7に示すように、各配線パッド31上には、各配線パッド31の表面から再配線用保護膜33の表面よりも上方に向けて突出するように柱状のポスト50が形成されている。
各ポスト50は、この実施形態では円柱状に形成されていて、その直径φは、たとえば25μm〜200μmである。また、各ポスト50は、一定の高さで形成されており、その高さhは、たとえば10μm〜50μmである。各ポスト50は、半田21よりも比較的に硬い金属材料により形成されていることが好ましく、たとえば、Cuを含む金属材料からなる。
図8A〜図8Fは、図6に示す半導体装置47の製造工程の一例を説明するための断面図である。
第3実施形態に係る半導体装置47の製造工程では、図4Eの工程後、図8Aに示すように、前述のUBM膜27を形成する工程(図4B参照)と同様の工程で、Cu膜64とTi膜65とがこの順にめっき成膜される。これにより、UBM膜52が配線パッド31を覆うように再配線用保護膜33上に形成される。
次に、図8Cに示すように、ドライフィルム53の開口を埋め戻すように、CuまたはAlがめっき成膜される。これにより、ポスト50が形成される。ポスト50が形成された後、ドライフィルム53およびUBM膜52が除去される。
以上のように、半導体装置47の構成によっても、前述の第1実施形態において述べた効果と同様の効果を奏することができる。
第4実施形態に係る半導体装置55が、前述の第3実施形態に係る半導体装置47と異なる点は、各配線パッド31および各ポスト50を覆うように金属めっき膜56が形成されている点である。その他の構成は、第3実施形態に係る半導体装置47の構成と同等である。図9において、前述の図1〜図8Dに示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
また、半導体装置55によれば、ポスト50が金属めっき膜56に覆われているので、ポスト50に対する半田21の濡れ性を向上させることができる。また、ポスト50とクリップ9とを接続する際に、ポスト50に半田21が浸食することを効果的に抑制できる。これにより、ポスト50とクリップ9との接続強度をより一層高めることができる。
第5実施形態に係る半導体装置58が、前述の第3実施形態に係る半導体装置47と異なる点は、再配線用保護膜33に代えて、再配線20を覆う再配線用保護膜59が形成されている点、および当該再配線用保護膜59を貫通して再配線20と接続されるようにポスト60が形成されている点である。その他の構成は、第3実施形態に係る半導体装置47の構成と同等である。図10において、前述の図1〜図9に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図11は、本発明の第6実施形態に係る半導体装置62の配線領域15を示す模式的な拡大断面図である。
第6実施形態に係る半導体装置62が、前述の第5実施形態に係る半導体装置58と異なる点は、ポスト60の再配線用保護膜59から突出する部分を覆うように金属めっき膜63が形成されている点である。その他の構成は、第5実施形態に係る半導体装置58の構成と同等である。図11において、前述の図1〜図10に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
また、半導体装置62の構成によれば、ポスト60の再配線用保護膜59から突出する部分が金属めっき膜63に覆われているので、当該部分に対する半田21の濡れ性を向上させることができる。また、ポスト60とクリップ9とを接続する際に、ポスト60に半田21が浸食することを効果的に抑制できる。これにより、ポスト60とクリップ9との接続強度を高めることができる。
第7実施形態に係る半導体装置66が、前述の第1実施形態に係る半導体装置1と異なる点は、本発明の接合部材(板状導電体)の一例としての配線プレート69がインナーリード6に接続されている点、信号領域16に信号領域用再配線67が形成されている点、再配線用保護膜33に代えて、配線領域15および信号領域16を選択的に覆うように再配線用保護膜72が形成されている点、および半導体チップ4が、配線プレート69にフリップチップ接続されている点である。その他の構成は、第1実施形態に係る半導体装置1の構成と同等である。図12〜図14Bにおいて、前述の図1〜図11に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
複数の信号領域用再配線67は、この実施形態では、互いに面積が異なる4つの信号領域用再配線67を含む。各信号領域用再配線67は、複数の第2電極パッド18を覆うように配置され、その下方に配置された複数の第2電極パッド18に一括して電気的に接続されている。各信号領域用再配線67は、平面視四角形状に形成されていて、各第2電極パッド18よりも広い面積で半導体チップ4の最表面に露出している。各信号領域用再配線67は、信号領域16において互いに間隔を空けて形成されており、電気的に分離されている。これにより各信号領域用再配線67には、他の信号領域用再配線67の電圧から独立した値の電圧を印加することができる。
配線プレート69は、半田21を介して、インナーリード6、各再配線20および各信号領域用再配線67にそれぞれ接続されている。配線プレート69は、たとえば四角形状の金属プレートを複数組み合わせた多角形状に形成されている。図12の平面視における配線プレート69の表面積は、たとえば前述の第1実施形態のクリップ9と同様、0.25mm2(正方形に換算すると0.5mm×0.5mm)以上であることが好ましい。
第7実施形態に係る配線領域15の構成は、図14Aに示すように、再配線用保護膜33に代えて、各再配線20の表面を配線パッド31として選択的に露出させる配線パッド開口32を有する再配線用保護膜72が形成されている点、および配線パッド31が半田21を介して配線プレート69にフリップチップ接続されている点を除き、前述の第1実施形態に係る配線領域15と同様の構成である。
信号領域16における第2電極パッド18は、信号領域用UBM膜73を介して信号領域用再配線67に電気的に接続されている。
各配線パッド31(各再配線20)および信号領域用配線パッド70(各信号領域用再配線67)は、半田21を介して配線プレート69に接続されている。配線プレート69の厚さT2は、たとえば50μm〜400μmである。配線プレート69は、たとえばCu等を含む導電材料からなる。
以上のように、半導体装置66の構成によれば、第1電極パッド17および第2電極パッド18よりも広い面積を有する再配線20および信号領域用再配線67が一括して各電極パッド17,18に接続されているので、各電極パッド17,18に電力を供給するための接合部材として、各電極パッド17,18の面積よりも大きい配線プレート69を使用できる。これにより、各電極パッド17,18のそれぞれにボンディングワイヤ8を接続する場合に比べて半導体チップ4−樹脂パッケージ2間の抵抗値を低減できる。
第8実施形態に係る半導体装置74が、前述の第7実施形態に係る半導体装置66と異なる点は、配線パッド31上および信号領域用配線パッド70上に金属めっき膜75が形成されている点である。その他の構成は、第7実施形態に係る半導体装置66の構成と同等である。図15において、前述の図1〜図14Bに示された各部と対応する部分には同一の参照符号を付して、説明を省略する。なお、信号領域16の構成は、配線領域15の構成と同様の構成であるので、図面を省略している。
以上のように、半導体装置74の構成によっても、前述の第7実施形態において述べた効果と同様の効果を奏することができる。
また、Cuからなる再配線20および信号領域用再配線67を形成した場合、再配線20および信号領域用再配線67と、配線プレート69とを接続する際に、再配線20および信号領域用再配線67に半田21が浸食することを効果的に抑制できる。これにより、半導体チップ4と配線プレート69との接続強度を高めることができる。
第9実施形態に係る半導体装置77が、前述の第7実施形態に係る半導体装置66と異なる点は、配線パッド31上および信号領域用配線パッド70上に複数のポスト78が形成されている点である。その他の構成は、第7実施形態に係る半導体装置66の構成と同等である。図16および図17において、前述の図1〜図15に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
また、半導体装置77の構成によれば、半導体チップ4は、一定の高さhを有するポスト78および半田21により、配線プレート69と接続されている。これにより、配線プレート69に配線パッド31および信号領域用配線パッド70が接続された際に、アライメントずれが生じること、および半導体チップ4が傾いた状態で接続されることを効果的に抑制できる。つまり、この半導体装置77の構成によれば、セルフアライメントおよびレベリングに強い半導体装置を提供することができる。
図18は、本発明の第10実施形態に係る半導体装置81の配線領域15を示す模式的な拡大断面図である。
以上のように、半導体装置81の構成によっても、前述の第7〜第9実施形態において述べた効果と同様の効果を奏することができる。
また、半導体装置81の構成によれば、各配線パッド31、各信号領域用配線パッド70、およびポスト78が金属めっき膜82に覆われているので、各配線パッド31、各信号領域用配線パッド70、およびポスト78に対する半田21の濡れ性を向上させることができる。また、ポスト78と配線プレート69とを接続する際に、各配線パッド31、各信号領域用配線パッド70、およびポスト78に半田21が浸食することを効果的に抑制できる。これにより、半導体チップ4と配線プレート69との接続強度を高めることができる。
第11実施形態に係る半導体装置84が、前述の第9実施形態に係る半導体装置77と異なる点は、再配線用保護膜72に代えて、再配線20および信号領域用再配線67を覆う再配線用保護膜85が形成されている点、および、配線領域15および信号領域16において、当該再配線用保護膜85を貫通して配線パッド31および信号領域用配線パッド70と接続されるようにポスト86が形成されている点である。その他の構成は、第9実施形態に係る半導体装置77の構成と同等である。図11において、前述の図1〜図18に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図20は、本発明の第12実施形態に係る半導体装置88の配線領域15を示す模式的な拡大断面図である。
第12実施形態に係る半導体装置88が、前述の第11実施形態に係る半導体装置84と異なる点は、ポスト86の再配線用保護膜85から突出する部分を覆うように金属めっき膜89が形成されている点である。その他の構成は、第11実施形態に係る半導体装置84の構成と同等である。図20において、前述の図1〜図19に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
以上のように、半導体装置88の構成によっても、前述の第9実施形態において述べた効果と同様の効果を奏することができる。
また、半導体装置88の構成によれば、ポスト86の再配線用保護膜85から突出する部分が金属めっき膜89に覆われているので、当該部分に対する半田21の濡れ性を向上させることができる。また、ポスト86と配線プレート69とを接続する際に、ポスト86に半田21が浸食することを効果的に抑制できる。これにより、半導体チップ4と配線プレート69との接続強度を高めることができる。
第13実施形態に係る半導体装置101が、前述の第7実施形態に係る半導体装置66と異なる点は、再配線用保護膜72が形成されていない点、および半導体チップ4が、半田21を介さずに配線プレート69に直接フリップチップ接続されている点である。その他の構成は、第7実施形態に係る半導体装置66の構成と同等である。図21において、前述の図1〜図20に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図23は、本発明の第14実施形態に係る半導体装置104の配線領域15を示す模式的な拡大断面図である。
第14実施形態に係る半導体装置104が、前述の第8実施形態に係る半導体装置74と異なる点は、再配線用保護膜72が形成されていない点、および半導体チップ4が、金属めっき膜75を介して配線プレート69に直接フリップチップ接続されている点である。その他の構成は、前述の第8実施形態に係る半導体装置74の構成と同等である。図23において、前述の図1〜図22に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図24は、本発明の第15実施形態に係る半導体装置108の配線領域15を示す模式的な拡大断面図である。
第15実施形態に係る半導体装置108が、前述の第9実施形態に係る半導体装置77と異なる点は、再配線用保護膜72が形成されていない点、および半導体チップ4がポスト78を介して配線プレート69に直接フリップチップ接続されている点である。その他の構成は、前述の第9実施形態に係る半導体装置77の構成と同等である。図24において、前述の図1〜図23に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
また、半導体装置108の構成によれば、半導体チップ4は、一定の高さhを有するポスト78により、配線プレート69と接続されている。これにより、配線プレート69に配線パッド31および信号領域用配線パッド70が接続された際に、アライメントずれが生じること、および半導体チップ4が傾いた状態で接続されることを効果的に抑制できる。つまり、この半導体装置108の構成によれば、セルフアライメントおよびレベリングに強い半導体装置を提供することができる。
第16実施形態に係る半導体装置111が、前述の第10実施形態に係る半導体装置81と異なる点は、半導体チップ4が、ポスト78および金属めっき膜82を介して配線プレート69に直接フリップチップ接続されている点である。その他の構成は、前述の第10実施形態に係る半導体装置81の構成と同等である。図25において、前述の図1〜図24に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図26は、本発明の第17実施形態に係る半導体装置112の配線領域15を示す模式的な拡大断面図である。
図27は、本発明の第18実施形態に係る半導体装置113の配線領域15を示す模式的な拡大断面図である。
第18実施形態に係る半導体装置113が、前述の第12実施形態に係る半導体装置88と異なる点は、半導体チップ4が、ポスト78および金属めっき膜89を介して配線プレート69に直接フリップチップ接続されている点である。その他の構成は、第12実施形態に係る半導体装置88の構成と同等である。図27において、前述の図1〜図26に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
以上、この発明の実施形態について説明したが、この発明はさらに他の形態で実施することもできる。
たとえば、前述の各実施形態では、リード3が、インナーリード6とアウターリード7とを含む例について説明したが、樹脂パッケージ2内にリードの全体が封止された裏面実装タイプの半導体装置が採用されてもよい。この場合、図28および図29に示す構成を採用してもよい。
変形例に係る半導体装置116が、前述の第1実施形態に係る半導体装置1と異なる点は、リード3に代えて、樹脂パッケージ117内にリード118が封止された裏面実装タイプの半導体装置の構成が採用されている点である。その他の構成は、第1実施形態に係る半導体装置1の構成と同等である。図28において、前述の図1〜図27に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。なお、図28および図29では、説明の便宜上、半導体装置116を第1実施形態に係る半導体装置1の変形例として説明するが、むろん、当該半導体装置116の構成を前述の各実施形態の構成に組み合わせてもよい。
また、前述の第1〜第6実施形態では、半田21を介してクリップ9と配線パッド31とを接続する構成について説明したが、前述の第13〜第18実施形態の構成のようにクリップ9を直接再配線20に電気的に接続する構成を採用してもよい。
また、前述の第7〜第13実施形態では、半導体チップ4が配線プレート69にフリップチップ接続される例について説明したが、半導体チップ4がインナーリード6にフリップチップ接続される構成を採用してもよい。
また、前述の各実施形態では、UBM膜27,73を介して第1および第2電極パッド17,18と各再配線20,67とを電気的に接続する例について説明したが、第1および第2電極パッド17,18と各再配線20,67とを直接電気的に接続する構成を採用してもよい。
ある。この明細書および図面から抽出される特徴の例を以下に示す。
[項1]集積回路が形成された半導体チップと、前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、前記複数の電極パッドに一括して電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、前記半導体チップを封止する樹脂パッケージとを含む、半導体装置。
この構成によれば、電極パッドよりも広い面積を有する再配線が一括して複数の電極パッドに接続されているので、電極パッドに電力を供給するための接合部材として、電極パッドの面積よりも大きいものを使用できる。これにより、半導体チップ−樹脂パッケージ間の抵抗値を低減できる。
一方、電極パッドは、ボンディングワイヤ等の接合部材の太さとは切り離して設計できる。つまり、電極パッドを配線のデザインルールに従って適切なパターンで形成できる。その結果、配線経路の長距離化等を防止できるので、半導体チップにおける抵抗値の増加を抑制できる。
[項2]前記再配線は、前記複数の電極パッドを覆うように形成されている、項1に記載の半導体装置。
[項3]前記再配線は、前記半導体チップの表面に沿う方向において、互いに間隔を空けて前記半導体チップ上に複数形成されている、項1または2に記載の半導体装置。
集積回路が形成された半導体チップには、互いに異なる電圧が印加される電極パッドが複数形成されていることがある。そこで、項3に記載の半導体装置のように、複数の再配線を形成することにより、互いに異なる電圧が印加される電極パッドごとに再配線を形成できる。
[項4]前記樹脂パッケージに選択的に封止されたリードと、前記樹脂パッケージに封止され、前記再配線と前記リードとを電気的に接続するための接合部材とを含む、項1〜3のいずれか一項に記載の半導体装置。
[項5]前記接合部材は、板状導電体を含む、項4に記載の半導体装置。
この構成によれば、板状導電体により再配線とリードとを電気的に接続できるので、半導体チップ−樹脂パッケージ間の抵抗値を効果的に低減できる。
[項6]前記半導体チップは、前記再配線が形成された面を上方に向く姿勢で、前記接合部材に接続されている、項4または5に記載の半導体装置。
この構成によれば、半田を用いて再配線と接合部材とを容易に接続できる。
[項7]前記再配線は、半田を介して、前記接合部材に接続されている、項6に記載の半導体装置。
[項8]前記再配線の表面から突出するように形成された柱状のポストをさらに含む、項6または7に記載の半導体装置。
この構成によれば、再配線に接合部材を接続する際に、接合部材の傾きのばらつきを効果的に抑制できる。また、半田によって接続される場合には、半田が溶融した際に生じる熱応力をポストで吸収できるので、当該熱応力が再配線や接合部材等に及ぶことを効果的に抑制できる。これにより、半導体チップと接合部材との接続強度をより一層高めることができる。
[項9]前記半導体チップは、前記再配線が形成された面を下方に向く姿勢で、前記接合部材に接続されている、項4または5に記載の半導体装置。
[項10]前記再配線の表面から突出するように形成された柱状のポストをさらに含む、項9に記載の半導体装置。
この構成によれば、再配線に接合部材が接続された際に、アライメントずれが生じること、および半導体チップが傾いた状態で接続されることを効果的に抑制できる。つまり、この構成によれば、セルフアライメントおよびレベリングに強い半導体装置を提供することができる。
[項11]前記ポストは、前記接合部材に直接接続されている、項10に記載の半導体装置。
[項12]前記再配線は、半田を介して、前記接合部材に接続されている、項9〜11のいずれか一項に記載の半導体装置。
この構成によれば、半田を用いて再配線と接合部材とを容易に接続できる。また、再配線にポストが形成されている場合には、半田が溶融した際に生じる熱応力をポストで吸収できるので、当該熱応力が再配線や接合部材等に及ぶことを効果的に抑制できる。これにより、半導体チップと接合部材との接続強度をより一層高めることができる。
[項13]前記ポストは、アレイ状に複数形成されている、項8,10および11のいずれか一項に記載の半導体装置。
[項14]前記ポストは、前記電極パッドが形成された領域を回避するように形成されている、項8,10,11および13のいずれか一項に記載の半導体装置。
この場合、ポストと接合部材とを接続する際の圧力が電極パッドに直接伝わらないため、電極パッドと集積回路との接続を良好に保つことができる。
[項15]前記ポストは、Cuを含む金属材料からなる、項8,10,11,13および14のいずれか一項記載の半導体装置。
[項16]前記ポストは、Niめっき、またはNi/Pd(ニッケル/パラジウム)めっきにより選択的に覆われている、項15に記載の半導体装置。
この構成によれば、ポストがNiめっき、またはNi/Pd(ニッケル/パラジウム)めっきに覆われているので、ポストに対する半田の濡れ性を向上させることができる。また、ポストと接合部材とを半田によって接続する際に、当該ポストに半田が浸食することを効果的に抑制できる。これにより、ポストと接合部材との接続強度を高めることができる。
[項17]前記再配線を覆うように形成され、前記再配線の一部を配線パッドとして選択的に露出させる配線パッド開口が形成された表面保護膜を含み、前記ポストは、前記配線パッド開口を介して前記再配線に接続されている、項8,10,11および13〜16のいずれか一項に記載の半導体装置。
この構成によれば、配線パッド開口内に半田を収めるためのスペースを確保できる。そのため、半導体装置の製造工程において、半田が溶融した際に、隣接する配線パッドに半田流れ込むことを効果的に抑制できる。
[項18]前記再配線を覆うように形成された表面保護膜を含み、前記ポストは、前記表面保護膜を貫通して前記再配線に電気的に接続されるように形成されている、項8,10,11および13〜16のいずれか一項に記載の半導体装置。
[項19]前記再配線は、CuまたはAlを含む金属材料からなる、項1〜18のいずれか一項に記載の半導体装置。
[項20]前記再配線は、Niめっき、またはNi/Pd(ニッケル/パラジウム)めっきに選択的に覆われている、項19に記載の半導体装置。
この構成によれば、再配線がNiめっき、またはNi/Pd(ニッケル/パラジウム)めっきに覆われているので、再配線に対する半田の濡れ性を向上させることができる。また、Cuからなる再配線が形成された場合、再配線と接合部材とを半田によって接続する際に、当該再配線に半田が浸食することを効果的に抑制できる。これにより、再配線と接合部材との接続強度を高めることができる。
[項21]前記再配線は、アンダーバンプメタル層を介して前記電極パッドと接続されている、項1〜20のいずれか一項に記載の半導体装置。
[項22]前記電極パッドは、Alを含む金属材料からなる、項1〜21のいずれか一項に記載の半導体装置。
2 樹脂パッケージ
3 リード
4 半導体チップ
5 アイランド
9 クリップ
17 第1電極パッド
20 再配線
27 UBM膜
31 配線パッド
33 再配線用保護膜
41 半導体装置
42 金属めっき膜
47 半導体装置
50 ポスト
52 UBM膜
55 半導体装置
56 金属めっき膜
58 半導体装置
59 再配線用保護膜
60 ポスト
62 半導体装置
63 金属めっき膜
66 半導体装置
67 信号領域用再配線
69 配線プレート
70 信号領域用配線パッド
71 信号領域用配線パッド開口
72 再配線用保護膜
73 信号領域用UBM膜
74 半導体装置
75 金属めっき膜
77 半導体装置
78 ポスト
81 半導体装置
82 金属めっき膜
84 半導体装置
85 再配線用保護膜
86 ポスト
88 半導体装置
89 金属めっき膜
101 半導体装置
104 半導体装置
108 半導体装置
111 半導体装置
112 半導体装置
113 半導体装置
116 半導体装置
117 樹脂パッケージ
118 リード
120 クリップ
Claims (17)
- 集積回路が形成された半導体チップと、
前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、
前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、
前記再配線を覆うように形成され、前記再配線の一部を配線パッドとして選択的に露出させる配線パッド開口が形成された表面保護膜と、
前記配線パッド開口を介して前記再配線に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、
前記半導体チップを封止する樹脂パッケージと、
前記樹脂パッケージに選択的に封止されたリードと、
前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材と、を含み、
前記半導体チップは、前記再配線が形成された面を上方に向く姿勢で、前記接合部材に接続されている、半導体装置。 - 集積回路が形成された半導体チップと、
前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、
前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、
前記再配線を覆うように形成された表面保護膜と、
前記表面保護膜を貫通して前記再配線に電気的に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、
前記半導体チップを封止する樹脂パッケージと、
前記樹脂パッケージに選択的に封止されたリードと、
前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材と、を含み、
前記半導体チップは、前記再配線が形成された面を上方に向く姿勢で、前記接合部材に接続されている、半導体装置。 - 集積回路が形成された半導体チップと、
前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、
前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、
前記再配線を覆うように形成され、前記再配線の一部を配線パッドとして選択的に露出させる配線パッド開口が形成された表面保護膜と、
前記配線パッド開口を介して前記再配線に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、
前記半導体チップを封止する樹脂パッケージと、
前記樹脂パッケージに選択的に封止されたリードと、
前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材とを含み、
前記半導体チップは、前記再配線が形成された面を下方に向く姿勢で、前記接合部材に接続されている、半導体装置。 - 集積回路が形成された半導体チップと、
前記半導体チップ上に形成され、それぞれが前記集積回路に接続された複数の電極パッドと、
前記複数の電極パッドに電気的に接続され、各前記電極パッドよりも広い面積で前記半導体チップの最表面に露出する再配線と、
前記再配線を覆うように形成された表面保護膜と、
前記表面保護膜を貫通して前記再配線に電気的に接続され、かつ、前記再配線の表面から突出するように形成された柱状のポストと、
前記半導体チップを封止する樹脂パッケージと、
前記樹脂パッケージに選択的に封止されたリードと、
前記樹脂パッケージに封止され、前記再配線および前記リードを電気的に接続する接合部材とを含み、
前記半導体チップは、前記再配線が形成された面を下方に向く姿勢で、前記接合部材に接続されている、半導体装置。 - 前記再配線は、前記複数の電極パッドを覆うように形成されている、請求項1〜4のいずれか一項に記載の半導体装置。
- 前記ポストは、前記接合部材に直接接続されている、請求項1〜5のいずれか一項に記載の半導体装置。
- 前記再配線は、半田を介して、前記接合部材に接続されている、請求項1〜6のいずれか一項に記載の半導体装置。
- 前記再配線は、前記半導体チップの表面に沿う方向において、互いに間隔を空けて前記半導体チップ上に複数形成されている、請求項1〜7のいずれか一項に記載の半導体装置。
- 前記接合部材は、板状導電体を含む、請求項1〜8のいずれか一項に記載の半導体装置。
- 前記ポストは、アレイ状に複数形成されている、請求項1〜9のいずれか一項に記載の半導体装置。
- 前記ポストは、前記電極パッドが形成された領域を回避するように形成されている、請求項1〜10のいずれか一項に記載の半導体装置。
- 前記ポストは、Cuを含む金属材料からなる、請求項1〜11のいずれか一項記載の半導体装置。
- 前記ポストを選択的に被覆するNiめっき、または、前記ポストを選択的に被覆するNi/Pd(ニッケル/パラジウム)をさらに含む、請求項1〜12のいずれか一項に記載の半導体装置。
- 前記再配線は、CuまたはAlを含む金属材料からなる、請求項1〜13のいずれか一項に記載の半導体装置。
- 前記再配線を選択的に被覆するNiめっき、または、前記再配線を選択的に被覆するNi/Pd(ニッケル/パラジウム)めっきをさらに含む、請求項1〜14のいずれか一項に記載の半導体装置。
- 前記再配線および前記電極パッドの間に介在し、前記再配線および前記電極パッドを電気的に接続させるアンダーバンプメタル層をさらに含む、請求項1〜15のいずれか一項に記載の半導体装置。
- 前記電極パッドは、Alを含む金属材料からなる、請求項1〜16のいずれか一項に記載の半導体装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013206560A JP6238121B2 (ja) | 2013-10-01 | 2013-10-01 | 半導体装置 |
| US14/503,148 US9831212B2 (en) | 2013-10-01 | 2014-09-30 | Semiconductor device |
| US15/792,398 US10109611B2 (en) | 2013-10-01 | 2017-10-24 | Semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013206560A JP6238121B2 (ja) | 2013-10-01 | 2013-10-01 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2015072942A JP2015072942A (ja) | 2015-04-16 |
| JP6238121B2 true JP6238121B2 (ja) | 2017-11-29 |
Family
ID=52739307
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013206560A Active JP6238121B2 (ja) | 2013-10-01 | 2013-10-01 | 半導体装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US9831212B2 (ja) |
| JP (1) | JP6238121B2 (ja) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6238121B2 (ja) * | 2013-10-01 | 2017-11-29 | ローム株式会社 | 半導体装置 |
| DE102015106148A1 (de) * | 2015-04-22 | 2016-10-27 | Infineon Technologies Austria Ag | Vorrichtung mit einem logischen Halbleiterchip mit einer Kontaktelektrode für Clip-Bonding |
| KR101922875B1 (ko) | 2016-03-31 | 2018-11-28 | 삼성전기 주식회사 | 전자부품 패키지 |
| KR101694657B1 (ko) * | 2016-08-04 | 2017-01-09 | 제엠제코(주) | 방열 구조를 갖는 반도체 패키지 |
| US10128170B2 (en) * | 2017-01-09 | 2018-11-13 | Silanna Asia Pte Ltd | Conductive clip connection arrangements for semiconductor packages |
| JP7359581B2 (ja) * | 2019-07-10 | 2023-10-11 | 株式会社デンソー | 半導体装置 |
| CN116057696A (zh) * | 2020-08-05 | 2023-05-02 | 罗姆股份有限公司 | 半导体装置 |
| JP7694167B2 (ja) * | 2021-06-04 | 2025-06-18 | 株式会社デンソー | 半導体装置 |
| CN114068443B (zh) * | 2021-11-16 | 2025-11-18 | 华进半导体封装先导技术研发中心有限公司 | 一种带框架的扇出型封装结构及其制作方法 |
| JP7669984B2 (ja) * | 2022-06-20 | 2025-04-30 | 三菱電機株式会社 | 半導体装置 |
Family Cites Families (70)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02155256A (ja) * | 1988-12-08 | 1990-06-14 | Mitsubishi Electric Corp | 半導体装置 |
| KR930010072B1 (ko) * | 1990-10-13 | 1993-10-14 | 금성일렉트론 주식회사 | Ccd패키지 및 그 제조방법 |
| SE470501B (sv) * | 1992-10-07 | 1994-06-06 | Ericsson Telefon Ab L M | Förfarande vid montering på ett substrat av en TAB-krets, varvid TAB-strukturens anslutningar utgörs av ett elektriskt ledande anslutningsmönster som framställts på en filmremsa och vilket är anslutet till TAB-strukturens halvledarkretsbricka |
| JP2000077563A (ja) * | 1998-08-31 | 2000-03-14 | Sharp Corp | 半導体装置およびその製造方法 |
| KR100278479B1 (ko) * | 1998-10-07 | 2001-02-01 | 구본준, 론 위라하디락사 | 엑스레이 디텍터 및 그 제조방법_ |
| US6495442B1 (en) * | 2000-10-18 | 2002-12-17 | Magic Corporation | Post passivation interconnection schemes on top of the IC chips |
| JP3876088B2 (ja) * | 1999-01-29 | 2007-01-31 | ローム株式会社 | 半導体チップおよびマルチチップ型半導体装置 |
| KR100313706B1 (ko) * | 1999-09-29 | 2001-11-26 | 윤종용 | 재배치 웨이퍼 레벨 칩 사이즈 패키지 및 그 제조방법 |
| JP2001230360A (ja) * | 2000-02-18 | 2001-08-24 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
| KR20020016076A (ko) * | 2000-08-24 | 2002-03-04 | 윤종용 | 적층 칩 패키지 |
| JP4665298B2 (ja) * | 2000-08-25 | 2011-04-06 | 東レ株式会社 | 半導体装置用接着剤付きテープおよびそれを用いた銅張り積層板、半導体接続用基板ならびに半導体装置 |
| US6967395B1 (en) * | 2001-03-20 | 2005-11-22 | Amkor Technology, Inc. | Mounting for a package containing a chip |
| US6664618B2 (en) * | 2001-05-16 | 2003-12-16 | Oki Electric Industry Co., Ltd. | Tape carrier package having stacked semiconductor elements, and short and long leads |
| TW540123B (en) * | 2002-06-14 | 2003-07-01 | Siliconware Precision Industries Co Ltd | Flip-chip semiconductor package with lead frame as chip carrier |
| JP2004140037A (ja) * | 2002-10-15 | 2004-05-13 | Oki Electric Ind Co Ltd | 半導体装置、及びその製造方法 |
| DE10255844B3 (de) * | 2002-11-29 | 2004-07-15 | Infineon Technologies Ag | Verfahren zur Herstellung einer integrierten Schaltung mit einer Umverdrahtungseinrichtung und entsprechende integrierte Schaltung |
| JP3945483B2 (ja) * | 2004-01-27 | 2007-07-18 | カシオ計算機株式会社 | 半導体装置の製造方法 |
| TW200539246A (en) * | 2004-05-26 | 2005-12-01 | Matsushita Electric Industrial Co Ltd | Semiconductor device and method for manufacturing the same |
| US7342312B2 (en) * | 2004-09-29 | 2008-03-11 | Rohm Co., Ltd. | Semiconductor device |
| US7459340B2 (en) * | 2004-12-14 | 2008-12-02 | Casio Computer Co., Ltd. | Semiconductor device and manufacturing method thereof |
| WO2006068641A1 (en) * | 2004-12-20 | 2006-06-29 | Semiconductor Components Industries, L.L.C. | Electronic package having down-set leads and method |
| JP4860939B2 (ja) * | 2005-04-08 | 2012-01-25 | ローム株式会社 | 半導体装置 |
| JP2006319288A (ja) * | 2005-05-16 | 2006-11-24 | Nec Electronics Corp | 半導体装置 |
| US7683464B2 (en) * | 2005-09-13 | 2010-03-23 | Alpha And Omega Semiconductor Incorporated | Semiconductor package having dimpled plate interconnections |
| US8063495B2 (en) * | 2005-10-03 | 2011-11-22 | Rohm Co., Ltd. | Semiconductor device |
| JP2011023748A (ja) * | 2005-12-07 | 2011-02-03 | Mitsubishi Electric Corp | 電子機器装置 |
| WO2007096946A1 (ja) * | 2006-02-21 | 2007-08-30 | Matsushita Electric Industrial Co., Ltd. | 実装体及びその製造方法 |
| KR100714186B1 (ko) * | 2006-03-20 | 2007-05-02 | 삼성전자주식회사 | 열방출형 테이프 캐리어 패키지 및 그의 제조 방법 |
| US7491633B2 (en) * | 2006-06-16 | 2009-02-17 | Chip Integration Tech. Co., Ltd. | High switching speed two mask schottky diode with high field breakdown |
| JP4413240B2 (ja) * | 2007-03-05 | 2010-02-10 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法 |
| KR20090047862A (ko) * | 2007-11-08 | 2009-05-13 | 삼성전기주식회사 | 웨이퍼 레벨 패키지 제조방법 |
| CN101582397B (zh) * | 2008-05-16 | 2010-12-29 | 精材科技股份有限公司 | 半导体装置及其制造方法 |
| JP5107839B2 (ja) * | 2008-09-10 | 2012-12-26 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US20100096754A1 (en) * | 2008-10-17 | 2010-04-22 | Samsung Electronics Co., Ltd. | Semiconductor package, semiconductor module, and method for fabricating the semiconductor package |
| JP5384913B2 (ja) * | 2008-11-18 | 2014-01-08 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US9082438B2 (en) * | 2008-12-02 | 2015-07-14 | Panasonic Corporation | Three-dimensional structure for wiring formation |
| JP2010171271A (ja) * | 2009-01-23 | 2010-08-05 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| KR101307490B1 (ko) * | 2009-03-30 | 2013-12-11 | 메기가 코포레이션 | 상부 포스트-패시베이션 기술 및 하부 구조물 기술을 이용한 집적 회로 칩 |
| JP5355504B2 (ja) * | 2009-07-30 | 2013-11-27 | 株式会社東芝 | 半導体装置の製造方法および半導体装置 |
| US8222088B2 (en) * | 2009-09-21 | 2012-07-17 | Alpha And Omega Semiconductor Incorporated | Semiconductor package with adhesive material pre-printed on the lead frame and chip, and its manufacturing method |
| US20110068457A1 (en) * | 2009-09-21 | 2011-03-24 | Xiaotian Zhang | Semiconductor package with adhesive material pre-printed on the lead frame and chip, and its manufacturing method |
| JP4924685B2 (ja) * | 2009-09-23 | 2012-04-25 | 株式会社デンソー | 半導体装置及びその製造方法 |
| JP5271861B2 (ja) * | 2009-10-07 | 2013-08-21 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| JP2011159818A (ja) * | 2010-02-01 | 2011-08-18 | Toyota Motor Corp | 半導体装置 |
| US20130009300A1 (en) * | 2010-03-31 | 2013-01-10 | Renesas Electronics Corporation | Semiconductor device and method for manufacturing same |
| KR101278393B1 (ko) * | 2010-11-01 | 2013-06-24 | 삼성전기주식회사 | 파워 패키지 모듈 및 그의 제조방법 |
| KR101204187B1 (ko) * | 2010-11-02 | 2012-11-23 | 삼성전기주식회사 | 소성 접합을 이용한 파워 모듈 및 그 제조 방법 |
| JP5250018B2 (ja) * | 2010-12-13 | 2013-07-31 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| JP2012191123A (ja) * | 2011-03-14 | 2012-10-04 | Renesas Electronics Corp | 半導体集積回路装置およびその製造方法ならびにそれを用いた電子システム |
| JPWO2012137714A1 (ja) * | 2011-04-04 | 2014-07-28 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
| US8552540B2 (en) * | 2011-05-10 | 2013-10-08 | Conexant Systems, Inc. | Wafer level package with thermal pad for higher power dissipation |
| US20120313234A1 (en) * | 2011-06-10 | 2012-12-13 | Geng-Shin Shen | Qfn package and manufacturing process thereof |
| JP5868043B2 (ja) * | 2011-07-04 | 2016-02-24 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US9117682B2 (en) * | 2011-10-11 | 2015-08-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of packaging semiconductor devices and structures thereof |
| JP5966330B2 (ja) | 2011-11-24 | 2016-08-10 | ローム株式会社 | 半導体チップおよび半導体パッケージ |
| JP2012109581A (ja) * | 2011-12-19 | 2012-06-07 | Mitsubishi Electric Corp | 半導体製造方法および半導体装置 |
| US10015888B2 (en) * | 2013-02-15 | 2018-07-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect joint protective layer apparatus and method |
| JP5787784B2 (ja) * | 2012-02-15 | 2015-09-30 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP5477669B2 (ja) * | 2012-02-28 | 2014-04-23 | 株式会社デンソー | 半導体モジュール |
| DE112013001612B4 (de) * | 2012-03-22 | 2022-05-12 | Mitsubishi Electric Corporation | Halbleiterbauteil und Verfahren zu dessen Herstellung |
| US8648473B2 (en) * | 2012-03-27 | 2014-02-11 | Infineon Technologies Ag | Chip arrangement and a method for forming a chip arrangement |
| JP6100480B2 (ja) * | 2012-07-17 | 2017-03-22 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US8586480B1 (en) * | 2012-07-31 | 2013-11-19 | Ixys Corporation | Power MOSFET having selectively silvered pads for clip and bond wire attach |
| KR101429347B1 (ko) * | 2012-08-30 | 2014-08-12 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지 및 그 제조 방법 |
| US9018744B2 (en) * | 2012-09-25 | 2015-04-28 | Infineon Technologies Ag | Semiconductor device having a clip contact |
| JP6161251B2 (ja) * | 2012-10-17 | 2017-07-12 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| JP2014192222A (ja) * | 2013-03-26 | 2014-10-06 | Shinko Electric Ind Co Ltd | リードフレーム及び半導体装置 |
| JP2015005623A (ja) * | 2013-06-20 | 2015-01-08 | 株式会社東芝 | 半導体装置 |
| US9006901B2 (en) * | 2013-07-19 | 2015-04-14 | Alpha & Omega Semiconductor, Inc. | Thin power device and preparation method thereof |
| JP6238121B2 (ja) * | 2013-10-01 | 2017-11-29 | ローム株式会社 | 半導体装置 |
-
2013
- 2013-10-01 JP JP2013206560A patent/JP6238121B2/ja active Active
-
2014
- 2014-09-30 US US14/503,148 patent/US9831212B2/en active Active
-
2017
- 2017-10-24 US US15/792,398 patent/US10109611B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US10109611B2 (en) | 2018-10-23 |
| US20150091164A1 (en) | 2015-04-02 |
| US20180047698A1 (en) | 2018-02-15 |
| JP2015072942A (ja) | 2015-04-16 |
| US9831212B2 (en) | 2017-11-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6238121B2 (ja) | 半導体装置 | |
| KR101802570B1 (ko) | 반도체 디바이스를 위한 패키징 디바이스 및 그 제조방법 | |
| US9165878B2 (en) | Semiconductor packages and methods of packaging semiconductor devices | |
| US8293574B2 (en) | Semiconductor device having a plurality of semiconductor constructs | |
| CN104051334B (zh) | 半导体封装和封装半导体装置的方法 | |
| CN106952885A (zh) | 封装件 | |
| CN105097726A (zh) | 封装结构及封装方法 | |
| CN106158673A (zh) | 封装结构及其制法 | |
| TWI776747B (zh) | 電子封裝件及其製法 | |
| TW201802963A (zh) | 封裝結構 | |
| CN118053839A (zh) | 半导体封装 | |
| US20100289145A1 (en) | Wafer chip scale package with center conductive mass | |
| US11824033B2 (en) | Semiconductor package and method of manufacturing the semiconductor package | |
| US20190035877A1 (en) | Package structure and method of fabricating the same | |
| CN105977219B (zh) | 封装件中的smd、ipd和/或引线的安装 | |
| KR102846584B1 (ko) | 반도체 패키지 | |
| TWI712134B (zh) | 半導體裝置及製造方法 | |
| CN116130425A (zh) | 电子封装件及其制法 | |
| CN107039390A (zh) | 半导体封装 | |
| JP2006005101A (ja) | 半導体装置 | |
| TWI767770B (zh) | 電子封裝件及其製法 | |
| CN101221913A (zh) | 具导电凸块的半导体装置及其制法 | |
| JP2005150578A (ja) | 半導体装置及びその製造方法 | |
| JP4806649B2 (ja) | 半導体装置 | |
| KR20160020347A (ko) | 범프-온-트레이스 칩 패키징용 방법 및 장치 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160921 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170511 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170710 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171005 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171019 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6238121 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |