JP6242231B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP6242231B2 JP6242231B2 JP2014024242A JP2014024242A JP6242231B2 JP 6242231 B2 JP6242231 B2 JP 6242231B2 JP 2014024242 A JP2014024242 A JP 2014024242A JP 2014024242 A JP2014024242 A JP 2014024242A JP 6242231 B2 JP6242231 B2 JP 6242231B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor chip
- underfill resin
- resin
- chip
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H10W90/00—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/36—Assembling printed circuits with other printed circuits
- H05K3/368—Assembling printed circuits with other printed circuits parallel to each other
-
- H10W74/012—
-
- H10W74/15—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/04—Assemblies of printed circuits
- H05K2201/041—Stacked PCBs, i.e. having neither an empty space nor mounted components in between
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10954—Other details of electrical connections
- H05K2201/10977—Encapsulated connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
-
- H10W40/22—
-
- H10W72/07178—
-
- H10W72/072—
-
- H10W72/07207—
-
- H10W72/07236—
-
- H10W72/07254—
-
- H10W72/073—
-
- H10W72/222—
-
- H10W72/241—
-
- H10W72/242—
-
- H10W72/244—
-
- H10W72/247—
-
- H10W72/248—
-
- H10W72/29—
-
- H10W72/877—
-
- H10W74/114—
-
- H10W90/288—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/732—
-
- H10W90/734—
-
- H10W90/736—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Wire Bonding (AREA)
Description
図6〜図18は実施形態の半導体装置の製造方法を示す図、図19及び図20は実施形態の半導体装置を示す図である。以下、半導体装置の製造方法を説明しながら、半導体装置の構造について説明する。
前述した実施形態では、配線基板5の上に第1半導体チップ6及び第2半導体チップ7を順にフリップチップ接続して積層している。この形態の他に、配線基板5の代わりに、半導体チップを採用し、3つの半導体チップを積層して同様な構成としてもよい。
Claims (11)
- 配線基板と、
前記配線基板の上に電極を介してフリップチップ接続された第1半導体チップと、
前記配線基板と前記第1半導体チップの間に充填された充填部と、前記第1半導体チップの周囲に配置された台座部とを備え、前記充填部と前記台座部とが一体的に繋がって形成された一層構造からなる第1アンダーフィル樹脂と、
前記第1半導体チップの上にフリップチップ接続され、前記第1半導体チップより面積が大きな第2半導体チップと、
前記第1半導体チップと前記第2半導体チップの間に充填され、かつ前記第1アンダーフィル樹脂の台座部の上面及び前記第2半導体チップの側面を被覆する第2アンダーフィル樹脂と
を有し、
前記第1半導体チップの上面と前記第1アンダーフィル樹脂の台座部の上面とは、同一面となっており、
前記第1アンダーフィル樹脂の周囲の前記配線基板の上面が前記第1アンダーフィル樹脂から露出しており、かつ、
前記第2アンダーフィル樹脂の側面の上端が前記第2半導体チップの側面に接しており、前記第2半導体チップの側面の上部、及び上面が前記第2アンダーフィル樹脂から露出していることを特徴とする半導体装置。 - 前記第2半導体チップの側面は、前記第1半導体チップの側面と前記第1アンダーフィル樹脂の台座部の側面との間の領域に配置されていることを特徴とする請求項1に記載の半導体装置。
- 前記第1アンダーフィル樹脂から露出している前記配線基板の上面、前記第1アンダーフィル樹脂の側面、前記第2アンダーフィル樹脂の側面、及び前記第2半導体チップを被覆するモールド樹脂を有することを特徴とする請求項1又は2に記載の半導体装置。
- 前記第2半導体チップの上面が前記モールド樹脂から露出していることを特徴とする請求項3に記載の半導体装置。
- 配線基板の上に第1封止樹脂材を形成する工程と、
前記第1封止樹脂材に第1半導体チップの電極を押し込んで前記配線基板にフリップチップ接続することにより、前記配線基板と前記第1半導体チップとの間に充填された充填部と、前記第1半導体チップの周囲に配置された台座部とを備え、前記充填部と前記台座部とが一体的に繋がって形成された一層構造からなる第1アンダーフィル樹脂を形成する工程と、
前記第1半導体チップの上に第2封止樹脂材を形成する工程と、
前記第2封止樹脂材に第2半導体チップの電極を押し込んで前記第1半導体チップにフリップチップ接続し、前記第1半導体チップと前記第2半導体チップとの間に第2アンダーフィル樹脂を充填すると共に、前記第1アンダーフィル樹脂の台座部の上面及び第2半導体チップの側面を前記第2アンダーフィル樹脂で被覆する工程と
を有し、
前記第1半導体チップの上面と前記第1アンダーフィル樹脂の台座部の上面とが同一面となって形成され、
前記第1アンダーフィル樹脂の周囲の前記配線基板の上面が前記第1アンダーフィル樹脂から露出し、
前記第2アンダーフィル樹脂の側面の上端が前記第2半導体チップの側面に接し、前記第2半導体チップの側面の上部、及び上面が前記第2アンダーフィル樹脂から露出することを特徴とする半導体装置の製造方法。 - 配線基板の上に封止樹脂材を形成する工程と、
前記封止樹脂材に第1半導体チップの電極を押し込んで前記配線基板にフリップチップ接続することにより、前記配線基板と前記第1半導体チップとの間に充填された充填部と、前記第1半導体チップの周囲に配置された台座部とを備え、前記充填部と前記台座部とが一体的に繋がって形成された一層構造からなる第1アンダーフィル樹脂を形成する工程と、
前記第1半導体チップの上に第2半導体チップをフリップチップ接続する工程と、
前記第1半導体チップと前記第2半導体チップとの間に第2アンダーフィル樹脂を充填すると共に、前記第1アンダーフィル樹脂の台座部の上面及び第2半導体チップの側面を前記第2アンダーフィル樹脂で被覆する工程と
を有し、
前記第1半導体チップの上面と前記第1アンダーフィル樹脂の台座部の上面とが同一面となって形成され、
前記第1アンダーフィル樹脂の周囲の前記配線基板の上面が前記第1アンダーフィル樹脂から露出し、
前記第2アンダーフィル樹脂の側面の上端が前記第2半導体チップの側面に接し、前記第2半導体チップの側面の上部、及び上面が前記第2アンダーフィル樹脂から露出することを特徴とする半導体装置の製造方法。 - 前記第1アンダーフィル樹脂を充填する工程において、
前記第1半導体チップは、前記第1半導体チップよりも面積が大きなボンディングツールに固定された状態で前記第1封止樹脂材に押し込まれ、
前記ボンディングツールの周縁部の下面で前記第1封止樹脂材の周縁部が押圧されて前記台座部が形成され、前記台座部の上面と前記第1半導体チップの上面とが同一面となることを特徴とする請求項5又は6に記載の半導体装置の製造方法。 - 前記第2アンダーフィル樹脂は、前記第1アンダーフィル樹脂よりも溶融粘度が低い樹脂材から形成されることを特徴とする請求項5に記載の半導体装置の製造方法。
- 前記第1半導体チップの上に前記第2半導体チップをフリップチップ接続する工程において、前記第2半導体チップの側面は、前記第1半導体チップの側面と前記第1アンダーフィル樹脂の台座部の側面との間の領域に配置されることを特徴とする請求項5乃至8のいずれか一項に記載の半導体装置の製造方法。
- 前記第2アンダーフィル樹脂で被覆する工程の後に、
前記第1アンダーフィル樹脂から露出している前記配線基板の上面、前記第1アンダーフィル樹脂の側面、前記第2アンダーフィル樹脂の側面、及び前記第2半導体チップを被覆するモールド樹脂を形成する工程を有することを特徴とする請求項5乃至9のいずれか一項に記載の半導体装置の製造方法。 - 前記第2半導体チップの上面が前記モールド樹脂から露出することを特徴とする請求項10に記載の半導体装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014024242A JP6242231B2 (ja) | 2014-02-12 | 2014-02-12 | 半導体装置及びその製造方法 |
| US14/567,056 US9633978B2 (en) | 2014-02-12 | 2014-12-11 | Semiconductor device and method of manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014024242A JP6242231B2 (ja) | 2014-02-12 | 2014-02-12 | 半導体装置及びその製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2015153811A JP2015153811A (ja) | 2015-08-24 |
| JP2015153811A5 JP2015153811A5 (ja) | 2016-11-24 |
| JP6242231B2 true JP6242231B2 (ja) | 2017-12-06 |
Family
ID=53775605
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014024242A Active JP6242231B2 (ja) | 2014-02-12 | 2014-02-12 | 半導体装置及びその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9633978B2 (ja) |
| JP (1) | JP6242231B2 (ja) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI566305B (zh) * | 2014-10-29 | 2017-01-11 | 巨擘科技股份有限公司 | 製造三維積體電路的方法 |
| KR102356810B1 (ko) * | 2015-01-22 | 2022-01-28 | 삼성전기주식회사 | 전자부품내장형 인쇄회로기판 및 그 제조방법 |
| JP6489965B2 (ja) * | 2015-07-14 | 2019-03-27 | 新光電気工業株式会社 | 電子部品装置及びその製造方法 |
| JP6478853B2 (ja) * | 2015-07-14 | 2019-03-06 | 新光電気工業株式会社 | 電子部品装置及びその製造方法 |
| US10957672B2 (en) * | 2017-11-13 | 2021-03-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of manufacturing the same |
| US11075133B2 (en) * | 2018-06-29 | 2021-07-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Underfill structure for semiconductor packages and methods of forming the same |
| JP2020047793A (ja) * | 2018-09-19 | 2020-03-26 | 株式会社東芝 | 半導体装置の製造方法 |
| JP2022002261A (ja) * | 2020-06-22 | 2022-01-06 | キオクシア株式会社 | ストレージ装置 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002184936A (ja) * | 2000-12-11 | 2002-06-28 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
| JP3683179B2 (ja) * | 2000-12-26 | 2005-08-17 | 松下電器産業株式会社 | 半導体装置及びその製造方法 |
| JP2003258034A (ja) * | 2002-03-06 | 2003-09-12 | Mitsubishi Electric Corp | 多層配線基体の製造方法および多層配線基体 |
| JP2011054851A (ja) * | 2009-09-03 | 2011-03-17 | Toshiba Corp | 半導体装置の製造方法 |
| JP2011061004A (ja) * | 2009-09-10 | 2011-03-24 | Elpida Memory Inc | 半導体装置及びその製造方法 |
| KR101719636B1 (ko) * | 2011-01-28 | 2017-04-05 | 삼성전자 주식회사 | 반도체 장치 및 그 제조 방법 |
| JP5357241B2 (ja) | 2011-08-10 | 2013-12-04 | 新光電気工業株式会社 | 半導体装置及び半導体装置の製造方法 |
| JP2013138177A (ja) * | 2011-11-28 | 2013-07-11 | Elpida Memory Inc | 半導体装置の製造方法 |
| JP2013115190A (ja) * | 2011-11-28 | 2013-06-10 | Elpida Memory Inc | 半導体装置の製造方法 |
| JP2015122445A (ja) * | 2013-12-24 | 2015-07-02 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
-
2014
- 2014-02-12 JP JP2014024242A patent/JP6242231B2/ja active Active
- 2014-12-11 US US14/567,056 patent/US9633978B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US20150228624A1 (en) | 2015-08-13 |
| JP2015153811A (ja) | 2015-08-24 |
| US9633978B2 (en) | 2017-04-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6242231B2 (ja) | 半導体装置及びその製造方法 | |
| TWI508255B (zh) | 散熱型覆晶封裝構造 | |
| JP5579402B2 (ja) | 半導体装置及びその製造方法並びに電子装置 | |
| TWI628750B (zh) | 功率覆蓋結構及其製造方法 | |
| US20140295620A1 (en) | Method of manufacturing semiconductor device having plural semiconductor chips stacked one another | |
| JP6478853B2 (ja) | 電子部品装置及びその製造方法 | |
| JP5893387B2 (ja) | 電子装置及びその製造方法 | |
| TW201448137A (zh) | 功率覆蓋結構及其製造方法 | |
| CN101192587A (zh) | 半导体器件及其制造方法 | |
| US20160035591A1 (en) | Methods and Apparatus for bump-on-trace Chip Packaging | |
| US20110049707A1 (en) | Semiconductor device and method of manufacturing the semiconductor device | |
| JP2012142536A (ja) | 半導体装置及びその製造方法 | |
| TW201448139A (zh) | 嵌埋式基板封裝構造及其製造方法 | |
| JP2013021058A (ja) | 半導体装置の製造方法 | |
| US20130277828A1 (en) | Methods and Apparatus for bump-on-trace Chip Packaging | |
| TWI814524B (zh) | 電子封裝件及其製法與電子結構及其製法 | |
| CN209880583U (zh) | 半导体封装结构 | |
| TWI688067B (zh) | 半導體裝置及其製造方法 | |
| TW201913944A (zh) | 中介基板及其製法 | |
| CN101656246A (zh) | 具有开口的基板的芯片堆叠封装结构及其封装方法 | |
| TWI576979B (zh) | 封裝基板及其製造方法 | |
| TW201601272A (zh) | 封裝結構 | |
| TW201507097A (zh) | 半導體晶片及具有半導體晶片之半導體裝置 | |
| TWI541952B (zh) | 半導體封裝件及其製法 | |
| CN112185908B (zh) | 半导体封装结构及其制备方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161004 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161004 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170612 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170725 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170906 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171031 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171107 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6242231 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |