[go: up one dir, main page]

JP5970071B2 - デバイス構造の製造方法および構造 - Google Patents

デバイス構造の製造方法および構造 Download PDF

Info

Publication number
JP5970071B2
JP5970071B2 JP2014533278A JP2014533278A JP5970071B2 JP 5970071 B2 JP5970071 B2 JP 5970071B2 JP 2014533278 A JP2014533278 A JP 2014533278A JP 2014533278 A JP2014533278 A JP 2014533278A JP 5970071 B2 JP5970071 B2 JP 5970071B2
Authority
JP
Japan
Prior art keywords
support substrate
manufacturing
flat
device wafer
thermosetting material
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014533278A
Other languages
English (en)
Other versions
JP2014528644A (ja
Inventor
ジェイ. リー、ケビン
ジェイ. リー、ケビン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of JP2014528644A publication Critical patent/JP2014528644A/ja
Application granted granted Critical
Publication of JP5970071B2 publication Critical patent/JP5970071B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • H10W90/00
    • H10W72/00
    • H10P72/74
    • H10W20/023
    • H10W20/0234
    • H10W20/0242
    • H10W70/611
    • H10W70/635
    • H10W72/071
    • H10P72/7416
    • H10P72/7422
    • H10P72/7426
    • H10P72/743
    • H10P72/744
    • H10W70/05
    • H10W72/01204
    • H10W72/01251
    • H10W72/01257
    • H10W72/013
    • H10W72/01304
    • H10W72/01336
    • H10W72/01365
    • H10W72/0198
    • H10W72/072
    • H10W72/07232
    • H10W72/07236
    • H10W72/07254
    • H10W72/073
    • H10W72/07338
    • H10W72/241
    • H10W72/242
    • H10W72/244
    • H10W72/247
    • H10W72/252
    • H10W72/29
    • H10W72/30
    • H10W72/354
    • H10W72/9226
    • H10W72/923
    • H10W72/9415
    • H10W72/944
    • H10W72/952
    • H10W74/00
    • H10W74/15
    • H10W90/26
    • H10W90/297
    • H10W90/722
    • H10W90/724
    • H10W99/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)

Description

本発明は、3次元(3D)パッケージ化に関し、より詳細には、シリコン貫通電極(through-silicon vias:TSV)に関する。
3Dパッケージ化は、システムオンチップ(SOC)およびシステムインパッケージ(SIP)に向けたマイクロエレクトロニクス開発の解決策として、出現した。特に、TSVを有する3Dフリップチップ構造は、広く適用される可能性がある。TSV 3Dパッケージは、一般的に、垂直方向に積層された2つ以上のチップを含み、各チップ上の回路間の電気的接続を形成するエッジ配線に代えて、シリコン基板を貫通するビアを有する。
TSV処理の間に、デバイスウェハは、薄くなるように加工され、典型的には、50μmから100μmの厚みになる。このように薄いウェハを安全に扱うためには、ウェハを平らに保持し、薄く壊れやすいウェハを、欠け、ひび等の機械的な損傷から保護するためのある種のサポートシステムが必要である。
現在のTSVプロセスは、典型的には、デバイスウェハを仮接着剤を使用して仮支持ウェハに取り付けた後、プロセスフローの順番の最後において、薄く加工されたデバイスウェハを支持ウェハから取り外す工程を含む。薄く加工されたデバイスウェハを支持ウェハから取り外すのに、幾つかの実装形態を使用してもよい。
第1実装形態では、熱による取り外しが利用される。この実装形態では、デバイスウェハを仮支持ウェハに仮に接着するために、熱可塑性樹脂接着剤が使用される。TSV処理が完了した後、熱を使用して接着剤を軟らかくして、薄く加工されたデバイスウェハを、仮支持ウェハから機械的に取り外す。
第2の実装形態では、紫外線(UV)による取り外しが利用される。この実装形態では、光−熱変換(light-to-heat conversion(LTHC))剥離コーティングと共にUV硬化仮接着剤を使用して、デバイスウェハが、仮にガラス搬送ウェハに取り付けられる。TSV処理が完了した後、ガラス搬送ウェハを貫通させたLTHC層に対するレーザー照射が適用されて、LTHC層を弱くする。そして、ガラス搬送ウェハを薄く加工されたデバイスウェハからリフトオフして、薄く加工されたデバイスウェハからUV硬化接着剤をはがす。
第3の実装形態では、溶媒による取り外しが利用される。この実装形態では、孔の開いた仮搬送ウェハに、仮接着剤を使用してデバイスウェハを取り付ける。TSV処理が完了した後、仮搬送ウェハの孔を通じて溶媒を塗布して、仮接着剤を溶解し除去する。
上記の3つの実装形態のそれぞれにおいて、仮接着剤は、機械的に軟質であり、TSV処理の間の、壊れやすいデバイスウェハに対する機械的損傷に対する最低限の保護を提供している。
本発明の実施形態に係る支持基板に対して接合を行う前の、反転させた状態のデバイスウェハを示した垂直断面図である。
本発明の実施形態に係る支持基板に対して接合された状態での、反転したデバイスウェハを示した垂直断面図である。
本発明の実施形態に係る支持基板に対して接合された状態での、反転したデバイスウェハのビア最終処理を示した垂直断面図である。
本発明の実施形態に係る支持基板を取り除いた後の、加工済みデバイスウェハを示した垂直断面図である。
本発明の実施形態に係るTSVを実装する3Dパッケージの側面図である。
本発明の実施形態に係るシステムを示した図である。
様々な実施形態において、TSV処理の間にデバイスウェハを扱う構造および方法について、図面を参照して説明する。しかしながら、ある実施形態では、これらの詳細事項の一以上が存在しなくとも実施可能であり、その他の周知の方法および材料の組み合わせを使用して実施されてもよい。以下の詳細な説明では、本発明の完全な理解を提供するべく、特定の材料およびプロセス等、数多くの詳細事項が記載される。また、本発明を不必要に不明瞭にするのを避けるべく、周知のパッケージ化プロセスおよび製造技術については、詳細に記載していない本明細書全体にわたって使用されている"一実施形態"または"ある実施形態"との言葉は、実施形態に関連する特定の特徴、構造、材料または特性が、少なくとも本発明の実施形態の一つに含まれていることを意味する。したがって、本明細書中の様々な箇所で使用されている"一実施形態"または"ある実施形態"というフレーズは、必ずしも本発明の同一の実施形態を示していない。また、本発明の1以上の実施形態において、特定の特徴、構造、材料または特性を好適に組み合わせてもよい。
"の上に(over)"、"〜まで(to)"、"〜の間(between)"、"〜上に(on)"という言葉は、一の層の、別の層に対する相対的な位置を指す場合がある。一の層が、別の層"の上に(over)"位置する、または、別の層に"接合される"という言葉は、一の層が直接、別の層に接触している場合、および、1以上の介在層を有する場合を含む。複数の層の"間に"存在する一の層という言葉は、一の層が直接、複数の層に接触している場合、および、1以上の介在層を有する場合を含む。一方、"第1の層が第2の層上に(on)存在する"という言葉は、第1の層が第2の層に接触することを意味する。
本発明の実施形態では、基板支持、および、デバイスウェハのTSV処理を機械的に維持するべく、機械的剛性および堅牢性を提供可能な、硬化された熱硬化性材料のような恒久的な接着剤を使用して、デバイスウェアを一時的に支持するための構造およびプロセスについて説明する。このようなプロセスは、恒久的な接着材料を使用して仮支持基板にデバイスウェハを取り付けること、および、TSV処理が完了した後に、仮支持基板を取り外すこと、を伴う。"ビア最後"TSV処理(金属配線構造の後にビアが形成される)について以下に詳細に例示および説明されるが、本発明の実施形態はこれに限定されず、本発明の実施形態は、"ビア最初"TSV処理(マイクロ電子デバイスが形成される前に、ビアが形成される)および"ビア中間"TSV処理(マイクロ電子デバイスの形成と金属配線構造の形成との間に、ビアが形成される)についても同様に利用可能である。更に、実施形態がTSV処理を参照して説明されるが、実施形態は、化合物III−VウェハまたはII−VIウェハのようなシリコン以外のウェハの基板にも適用可能である。
一実施形態において、前面、背面、マイクロ電子デバイス、および、背面と全面との間で半導体基板を貫通して延在するビア(例えば、TSV)を有する半導体基板を含む構造について説明がなされる。半田リフローによる1以上のバンプが前面上に形成され、硬化済み熱硬化性材料が、前面上および1以上のリフローされた半田バンプの周辺に形成される。硬化済み熱硬化性材料および1以上のリフローされた半田バンプは共に、平坦な前側接合面を形成する。平坦な前側接合面は露出してよい。平坦な前側接合面は研磨面を有しないでよい。ある実施形態では、半導体基板は、上記のような構造を複数有するTSV加工デバイスウェハであってもよい。これに代えて、TSV加工デバイスウェハは、複数の半導体基板を形成するべく個々に分割されてもよく、複数の半導体基板は複数のチップを形成するべく更に処理が施されても、施されなくてもよく、更に3Dパッケージ構造に組み込まれてもよい。したがって、一実施形態では、構造は、チップである。
一実施形態では3Dパッケージ構造は、基板、および、基板に平坦な前側接合面が取り付けられる上記の構造を有するチップを備えるとして説明される。このような実施形態では、1以上のチップが、互いに積層されていてもよい。
一実施形態では、デバイスウェハを、熱および圧力の下で、支持基板に接合する段階を含む方法が記載される。デバイスウェハは、前面、および、前面上に形成された1以上の半田バンプを有してもよい。支持基板は、平坦な濡れ面を有してもよい。熱硬化性材料の層が、平坦な濡れ面上に形成されてもよい。熱および圧力の下での接合の間、半田バンプは熱硬化性材料の層を貫通して、リフローの間に平坦な濡れ面にわたって拡がるまたは平坦な濡れ面を濡らして、熱硬化性材料を少なくとも部分的に硬化させる。平坦な濡れ面を半田バンプで濡らす段階と、熱硬化性材料を少なくとも部分的に硬化させる段階とを同時に行ってよい。支持基板は、一の面全体にわたって平坦な濡れ面を有してよい。そして、支持基板が除去されて、リフローされた半田バンプおよび少なくとも部分的に硬化された熱硬化性材料を有する平坦な前側接合面が露出される。ビア最後プロセスフローでは、接合の後であって、支持基板の除去の前に、1以上のビアを、デバイスウェハの前面および背面の間に延在するように形成してもよい。ビアを形成する前に、デバイスウェハの厚みを低減させるべく、デバイスウェハの背面に対して、研削または化学機械研磨(CMP)処理を行ってもよい。ビア最初またはビア中間プロセスフローでは、接合の前に、1以上のビアが、デバイスウェハの前面と背面との間に延在するように形成されてもよい。
図1から5を参照して、製造方法について説明する。図1には、支持基板200の上に反転した状態のデバイスウェハ100が示されている。デバイスウェハ100は、前面102および背面104を有してもよい。デバイスウェハ100は、様々な形態を有してもよい。例えば、デバイスウェハは、バルク半導体であってもよく、バルク半導体上に形成されたエピタキシャル層を有してもよい、またはsemiconductor-on-insulator(SOI)構造を有してもよく、その他の構造が使用されてもよい。図示された特定の実施形態では、デバイスウェハ100は、絶縁層114に積層された半導体層116およびバルク基板118を含む(SOI)構造を有してもよい。デバイスウェハ100は更に、金属−絶縁体−半導体電界効果トランジスタ(MOSFET)、キャパシタ、インダクタ、抵抗器、ダイオード、micro-electro-mechanical system(MEMS)、その他の能動または受動素子およびこれらの組み合わせのような様々なマイクロ電子デバイスを形成するべく、ドープ領域またはその他のドープ構造を有してもよい。
基板100の前面102上に、金属配線構造112が形成されてもよい。図に示すように、金属配線構造112は、銅、アルミニウム等の導電金属で形成された複数の配線層、および、酸化シリコン、炭素ドープ酸化物、シリコン窒化物等の層間絶縁材料を含む。物理的および化学的保護を提供するべく、金属配線構造112の上に、パッシベ―ション層113が形成されてもよい。パッシベ―ション層113に形成された開口上に、1以上の導電パッド108(例えば、銅、アルミニウム等)が設けられてもよく、導電パッド108上に1以上の半田バンプ106が形成されてもよい。
支持基板200は、リフローの間に半田バンプ106材料に対して許容される接着力を有する材料から形成された平坦な濡れ面202を有してもよく、半田バンプ106が、リフローの間に平坦な濡れ面202にわたって拡がり、濡れ面を濡らす。ある実施形態では、半田バンプ106は、スズを基本とする材料、鉛スズを基本とする材料、インジウムを基本とする材料または鉛を基本とする材料から形成されてもよい。このような実施形態では、平坦な濡れ面202は、ニッケル、金、プラチナ、パラジウム、コバルト、銅、鉄および鋼のような半田濡れ性を有する金属から形成されてもよい。また、平坦な濡れ面202を、リフローの間に半田バンプ106に対して十分な接着性を有するものとして利用することができる。
平坦な濡れ面202は、支持基板200と一体的に形成されてもよい。例えば、支持基板200は、例えば、滑らかな平坦な濡れ面202を有する、銅のようなバルク金属で形成されてもよい。平坦な濡れ面202はまた、バルク基板206の上に、別の層204として形成されてもよい。層204は、濡れ性または研磨に適した望ましい特性を有してもよい。バルク基板206および層204を形成するための材料は、コスト、エッチング特性、および、デバイスウェハを支持基板に接合した後での取り外しの容易さ等に基づいて、選択されてもよい。
図1を再び参照し、熱硬化性材料208の層が、平坦な濡れ面202上に形成される。熱硬化性材料208の層は、これに限定されないが、エポキシ樹脂、フェノール樹脂、ポリイミドおよびポリベンゾオキサゾール(PBO)のような、好適なアンダーフィルタイプまたはバッファコーティングタイプの材料で形成されてもよい。熱硬化性材料208の層を、スピンコーティングおよびシート積層のような様々な態様で塗布してもよい。また、平坦な濡れ面202に塗布される前または塗布された後に、熱硬化性材料208の層が、Bステージ硬化されてもよい。
図2には、熱および圧力の下で、デバイスウェハ100が支持基板200に接合される様子が示されている。図に示されるように、複数の半田バンプ106が、リフローの間に、熱硬化性材料208の層を貫通して、平坦な濡れ面202に拡がるまたは濡れ面を濡らしている。同時に、熱硬化性材料208の層は、少なくとも部分的に硬化されている。
本発明の実施形態によれば、接合は、ウェハのスケールで実行され、ボンドヘッドが、デバイスウェハ100の背面104を持ち上げ、デバイスウェハ100を支持基板200上に配置して、支持基板200は台座によって支持される。特定の熱接合プロファイルは、半田バンプ106および熱硬化性材料208の種類に依存すると考えられる。熱圧着(TCB)プロセスの一例では、支持基板200が、例えば、ステージ化温度100℃に保持される。デバイスウェハ100は、例えば、ステージ化温度100℃で、ボンドヘッドを使用してピックアップされてもよい。そして、デバイスウェハ100が、支持基板200の上に配置された後で、ボンドヘッド温度が、半田バンプ106の液相温度を上回る温度(例えば、250℃から300℃)へと上昇させる。ボンドヘッド温度を、半田の液相温度を上回る温度(TAL)に一定期間維持した後、ボンドヘッド温度を半田バンプ106の液相温度を下回る温度(例えば、180℃)へと下げる。この時点で、接合された構造がオフライン硬化のために台座から取り除かれてもよいし、熱硬化性材料208を実質的に完全に硬化させるべく、インラインの態様で上昇させた温度で台座上に保持してもよい。
図3には、デバイスウェハ100に処理が行われて、ウェハの前面102と背面104との間に延在する少なくとも1つのビア120(例えば、TSV)を形成する"ビア最後処理"が例示されている。図3には、ビア120が1つのみ示されているが、これは図示の目的のためであり、本発明の実施形態に係るデバイスウェハには、複数のビアが形成されてもよい。また、"ビア最後処理"が図示されているが、本発明の実施形態は、デバイスウェハ100が支持基板200に接合される前に、ビア120が形成される"ビア最初"処理および"ビア中間"処理にも適用可能である。
ビア120の形成の前に、背面104を研削および/または化学機械研磨(CMP)することにより、デバイスウェハ100を薄くしてもよい。例えば、一実施形態では、デバイスウェハ100を、約50μmから100μmにまで薄くしてもよい。デバイスウェハ100を薄く加工した後、パッシベーション膜または積層膜130を、背面104の上に形成して、気密バリアを提供してもよい。図示されていないが、デバイスウェハ100に更に処理を行い、再分配線(redistribution lines:RDL)およびその他のビルドアップ構造を、ビア120の処理の前後または間に形成してもよい。
ビア120を形成するために、フォトレジスト材料を、薄く加工されたデバイスウェハ100の背面104の上に形成した後、フォトレジスト材料を、露光および現像してもよい。現像の後には、レジストコーティングのビア120を設けることを望む位置に、開口が存在する。シリコンデバイスウェハの場合、パッシベーション膜または積層膜130を貫通しバルクシリコン118を貫通するようにプラズマエッチングし、薄く加工されたデバイスウェハ100の前面102(デバイス側)上の銅のランディングパッドでエッチングを止めることにより、シリコン貫通電極(TSV)開口を形成する。そして、フォトレジストを除去し、残りのエッチングポリマーまたは残留物を、デバイスウェハ100から取り除く。そして、絶縁層124をウェハ表面に堆積させて、シリコン貫通電極(TSV)120の底面および側壁をライニング(lining)する。好適な材料としては、これに限定されないが、二酸化シリコン、シリコン窒化物、炭化ケイ素および様々なポリマーが挙げられる。これらの材料を、化学気相堆積(CVD)法、原子層堆積(ALD)法またはスピンコーティング法により、堆積させることができる。
そして、異方性エッチングプロセスを使用して、TSV120の底面およびパッシベーション膜または積層膜130上から絶縁層124を除去すると同時に、TSV120の側壁においては、ある程度の厚みの絶縁層を残す。次いで、バリア層126およびシード層を、デバイスウェハの表面に堆積してもよい。例えば、バリア層126は、タンタル、チタンまたはコバルトを含む。シード層は、例えば、銅であってもよい。そして、デバイスウェハの表面に、銅のブランケット層を電気めっきで形成して、TSVを完全に銅122で満たす。図3に示すように、銅およびバリア層の表に出た余計な部分は、CMPにより取り除く。
図4に示すように、薄く加工されたデバイスウェハ100の処理が完了すると、支持基板200が選択的に取り除かれる。一実施形態では、支持基板200は銅であり、例えば、Transcene社の銅エッチング液49−1のようなウェットエッチング液を使用して支持基板を選択的にエッチングするが、実質的に影響を受けないリフローされた半田バンプ106および硬化済み熱硬化性材料208は残すようにして、支持基板を取り除く。別の実施形態では、支持基板200は、薄層204を有する金属またはプラスチック材料のようなバルク基板206で形成される。バルク基板206がプラスチック材料である場合、溶媒を使用して、バルク基板206を除去した後、薄層204を除去するべく、ウェットエッチングを行ってもよい。いずれの態様において、支持基板200を取り除くことにより、リフローされた半田バンプ106および少なくとも部分的に硬化された熱硬化性材料208を含む平坦な前側接合面140が露出される。多くの実施形態において、熱硬化性材料208は、支持基板200が除去される前に、すでに完全に硬化されている。
支持基板200の除去の後、基板100上に形成された得られた複数の構造を、個々に分離してもよく、チップ500を形成するべく更に処理を行ってもよいし、行わなくてもよく、得られたチップは、3Dパッケージ構造に組み込まれてもよい。例えば、得られた構造に更に処理を施して、平坦な前側接合面140または背面104の上に、ビルドアップ構造を含めてもよい。3Dパッケージ構造の一例が図5に示されており、本発明の実施形態に従って形成されたTSVを含む1以上のチップ500が、基板600の上に積み重ねられており、半田要素502と接続されている。基板600は、例えば、プリント回路基板または積層基板である。
図6には、本発明の一実施形態に係るコンピュータシステムが示されている。システム690は、プロセッサ610、メモリデバイス620、メモリコントローラ630、グラフィックスコントローラ640、入出力(I/O)コントローラ650、ディスプレイ652、キーボード654、ポインティングデバイス656および周辺機器658を含み、これらは、ある実施形態では、バス660を介して互いに通信可能に結合されていてもよい。プロセッサ610は、汎用プロセッサまたは特定用途向け集積回路(ASIC)であってもよい。I/Oコントローラ650は、有線通信または無線通信のための、通信モジュールを含んでもよい。メモリデバイス620は、ダイナミックランダムアクセスメモリ(DRAM)デバイス、スタティックランダムアクセスメモリ(SRAM)デバイス、フラッシュメモリデバイス、または、これらメモリデバイスの組み合わせであってもよい。したがって、ある実施形態では、システム690内のメモリデバイス620は、DRAMデバイスを含む必要がない。
システム690に示される構成要素の1以上は、例えば、図5のチップ500または3Dパッケージ構造のような1以上の集積回路パッケージに含まれてもよい、および/または、含んでもよい。例えば、プロセッサ610、メモリデバイス620、I/Oコントローラ650の少なくとも一部、または、これら構成要素の組み合わせが、上記の様々な実施形態で説明された構造の少なくとも1つの実施形態を含む集積回路パッケージに含まれてもよい。
これら要素は、当技術分野でよく知られた従来の機能を有する。詳細には、メモリデバイス620は、ある場合には、本発明の実施形態に係るパッケージ構造を形成する方法のための実行可能命令を長期的に格納する場所として使用されてもよい。その他の実施形態では、メモリデバイス620は、プロセッサ610によって実行される間、本発明の実施形態に係るパッケージ構造を形成するための方法の実行命令を、短期間格納するのに使用されてもよい。加えて、命令は、格納されてもよいし、システムと通信可能に接続された機械アクセス可能媒体と関連付けられてもよく、そのような媒体の例としては、コンパクトディスクリードオンリーメモリ(CD−ROM)、DVD(digital versatile disk)、フロッピー(登録商標)ディスク、搬送波、および/または、その他の伝播信号が挙げられる。一実施形態において、メモリデバイス620は、プロセッサ610に、実行のために実行可能命令を供給してもよい。
システム690は、コンピュータ(例えば、デスクトップ、ラップトップ、ハンドヘルドサーバ、ウェブアプリケーション、ルータ等)、無線通信デバイス(例えば、携帯電話、コードレス電話、ポケットベル(登録商標)、パーソナルデジタルアシスタンス(PDA)等)、コンピュータ周辺機器(例えば、プリンタ、スキャナ、モニタ等)、エンターテイメントデバイス(例えば、テレビ、ラジオ、ステレオ、テープおよびコンパクトディスクプレーヤ、ビデオカセットレコーダ、ビデオカメラ、MP3(Motion Picture Experts Group, Audio Layer 3)プレーヤ、ビデオゲーム、腕時計等)を含んでもよい。
本発明が、構造的特徴および/または方法の動作として具体的に説明されたが、添付の特許請求の範囲に規定される発明は、必ずしも、説明された特定の特徴または動作に限定されない。開示された特定の特徴および動作は、本発明を例示すために有用な、特許請求される発明の正常な実装形態として理解されるべきである。

Claims (21)

  1. 前面、背面、マイクロ電子デバイス、および、前記背面と前記前面との間に半導体基板を貫通して延在するビア、を有する前記半導体基板と、
    前記前面の上に形成された半田バンプと、
    前記前面の上および前記半田バンプの周辺に形成された硬化済み熱硬化性材料と、を備え、
    前記硬化済み熱硬化性材料と前記半田バンプとが、露出した平坦な前側接合面を形成する、構造。
  2. 前記平坦な前側接合面は、研磨面を有さない、請求項1に記載の構造。
  3. 前記ビアが、銅を含む、請求項1または2に記載の構造。
  4. 前記硬化済み熱硬化性材料が、硬化済みエポキシ樹脂、硬化済みフェノール樹脂、硬化済みポリイミドおよび硬化済みポリベンゾオキサゾール(PBO)からなる一群から選択される、請求項1から3の何れか一項に記載の構造。
  5. 基板と、
    チップと、を備える3Dパッケージ構造であって、
    前記チップは、
    前面、背面、マイクロ電子デバイス、および、前記背面と前記前面との間に半導体基板を貫通して延在するビア、を含む前記半導体基板と、
    前記前面の上に形成された半田バンプと、
    前記前面の上および前記半田バンプの周辺に形成された硬化済み熱硬化性材料と、を有し、
    前記硬化済み熱硬化性材料と前記半田バンプとが、露出した平坦な前側接合面を形成し、
    前記平坦な前側接合面は、前記基板に取り付けられる、3Dパッケージ構造。
  6. 前記チップに積層された第2のチップを更に備える、請求項に記載の3Dパッケージ構造。
  7. 前記3Dパッケージ構造に通信可能に接続されたバスを有するシステムを更に備える、請求項に記載の3Dパッケージ構造。
  8. 前面および前記前面の上に形成された半田バンプを有するデバイスウェハを準備する段階と、
    上に熱硬化性材料の層が形成される平坦な濡れ面を有する支持基板を準備する段階と、
    熱および圧力の下で、前記デバイスウェハを前記支持基板に接合する段階と、
    前記支持基板を取り除いて、リフローされた前記半田バンプおよび少なくとも部分的に硬化された前記熱硬化性材料とを有する平坦な前側接合面を露出させる段階と、を備え、
    前記接合する段階は、
    前記半田バンプを、前記熱硬化性材料の層に貫通させる段階と、
    前記半田バンプのリフローの間に、前記平坦な濡れ面を前記半田バンプで濡らす段階と、
    前記熱硬化性材料を少なくとも部分的に硬化させる段階とを有する、デバイス構造の製造方法。
  9. 前記平坦な濡れ面を前記半田バンプで濡らす段階と、前記熱硬化性材料を少なくとも部分的に硬化させる段階とを同時に行う、請求項8に記載のデバイス構造の製造方法。
  10. 前記支持基板は、一の面全体にわたって前記平坦な濡れ面を有する、請求項8または9に記載のデバイス構造の製造方法。
  11. 前記デバイスウェハを前記支持基板に接合する段階の後に、前記デバイスウェハの前記前面と背面との間に延在するビアを形成する段階を更に備える、請求項8から10の何れか一項に記載のデバイス構造の製造方法。
  12. 前記支持基板を取り除く段階の前に、前記ビアを形成する段階を備える、請求項11に記載のデバイス構造の製造方法。
  13. 前記デバイスウェハを前記支持基板に接合する段階の後であって、前記ビアを形成する段階の前に、前記デバイスウェハの厚みを低減させるべく、前記デバイスウェハの背面を研削または研磨する段階を備える、請求項11または12に記載のデバイス構造の製造方法。
  14. 前記デバイスウェハを前記支持基板に接合する段階の前に、前記デバイスウェハの前記前面および背面の間に延在するビアを形成する段階を更に備える、請求項8から10の何れか一項に記載のデバイス構造の製造方法。
  15. 前記平坦な濡れ面は、ニッケル、金、プラチナ、パラジウム、コバルト、銅、鉄および鋼からなる一群から選択される材料を含む、請求項8から14の何れか一項に記載のデバイス構造の製造方法。
  16. 前記支持基板は、バルク基板である、請求項8から15の何れか一項に記載のデバイス構造の製造方法。
  17. 前記バルク基板は、銅である、請求項16に記載のデバイス構造の製造方法。
  18. 前記支持基板は、バルク基板、および、前記平坦な濡れ面を含むコーティング層を有する、請求項8から15の何れか一項に記載のデバイス構造の製造方法。
  19. 前記支持基板の前記平坦な濡れ面上に、前記熱硬化性材料の層を、スピンコーティングまたは積層する段階を更に備える、請求項8から18の何れか一項に記載のデバイス構造の製造方法。
  20. 前記デバイスウェハを前記支持基板に接合させる段階の前に、前記熱硬化性材料の層がBステージ硬化される、請求項19に記載のデバイス構造の製造方法。
  21. 第1のダイを、前記平坦な前側接合面に取り付ける段階と、
    第2のダイを、前記デバイスウェハの背面に取り付ける段階と、を更に備える請求項8から20の何れか一項に記載のデバイス構造の製造方法。
JP2014533278A 2011-09-30 2011-09-30 デバイス構造の製造方法および構造 Active JP5970071B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2011/054428 WO2013048496A1 (en) 2011-09-30 2011-09-30 Method for handling very thin device wafers

Publications (2)

Publication Number Publication Date
JP2014528644A JP2014528644A (ja) 2014-10-27
JP5970071B2 true JP5970071B2 (ja) 2016-08-17

Family

ID=47996227

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014533278A Active JP5970071B2 (ja) 2011-09-30 2011-09-30 デバイス構造の製造方法および構造

Country Status (7)

Country Link
US (2) US8994174B2 (ja)
EP (1) EP2761651B1 (ja)
JP (1) JP5970071B2 (ja)
KR (1) KR101649055B1 (ja)
CN (1) CN103988299B (ja)
TW (2) TWI550796B (ja)
WO (1) WO2013048496A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9123789B2 (en) * 2013-01-23 2015-09-01 United Microelectronics Corp. Chip with through silicon via electrode and method of forming the same
DE102013221788B4 (de) * 2013-10-28 2021-05-27 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Verfahren zum Herstellen eines Kontaktelements und eines optoelektronischen Bauelements
MY184096A (en) 2014-08-07 2021-03-17 Intel Corp Method and apparatus for forming backside die planar devices and saw filter
US10490483B2 (en) * 2016-03-07 2019-11-26 Micron Technology, Inc. Low capacitance through substrate via structures
US10388516B1 (en) * 2018-01-10 2019-08-20 Facebook Technologies, Llc Method for polymer-assisted chip transfer
CN109037258A (zh) * 2018-08-03 2018-12-18 德淮半导体有限公司 半导体装置及其制造方法
KR102480379B1 (ko) 2019-01-29 2022-12-23 주식회사 엘지화학 반도체 패키지의 제조방법
EP3780094A4 (en) * 2019-01-29 2022-03-30 Lg Chem, Ltd. METHOD OF MAKING A SEMICONDUCTOR HOUSING
KR102714218B1 (ko) 2020-05-04 2024-10-08 삼성전자주식회사 반도체 패키지

Family Cites Families (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2701589B2 (ja) * 1991-06-26 1998-01-21 日本電気株式会社 半導体装置及びその製造方法
US6410415B1 (en) * 1999-03-23 2002-06-25 Polymer Flip Chip Corporation Flip chip mounting technique
JP3450236B2 (ja) * 1999-09-22 2003-09-22 Necエレクトロニクス株式会社 半導体装置及びその製造方法
JP3296344B2 (ja) * 1999-10-28 2002-06-24 日本電気株式会社 半導体装置およびその製造方法
US6402013B2 (en) * 1999-12-03 2002-06-11 Senju Metal Industry Co., Ltd Thermosetting soldering flux and soldering process
US6538210B2 (en) * 1999-12-20 2003-03-25 Matsushita Electric Industrial Co., Ltd. Circuit component built-in module, radio device having the same, and method for producing the same
US6710454B1 (en) 2000-02-16 2004-03-23 Micron Technology, Inc. Adhesive layer for an electronic apparatus having multiple semiconductor devices
JP2001257239A (ja) 2000-03-13 2001-09-21 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
JP3552660B2 (ja) * 2000-10-16 2004-08-11 松下電器産業株式会社 半導体装置の製造方法
US6794751B2 (en) 2001-06-29 2004-09-21 Intel Corporation Multi-purpose planarizing/back-grind/pre-underfill arrangements for bumped wafers and dies
JP2003023034A (ja) * 2001-07-06 2003-01-24 Matsushita Electric Works Ltd フリップチップ実装方法
US6908784B1 (en) * 2002-03-06 2005-06-21 Micron Technology, Inc. Method for fabricating encapsulated semiconductor components
US6841883B1 (en) * 2003-03-31 2005-01-11 Micron Technology, Inc. Multi-dice chip scale semiconductor components and wafer level methods of fabrication
US7047633B2 (en) * 2003-05-23 2006-05-23 National Starch And Chemical Investment Holding, Corporation Method of using pre-applied underfill encapsulant
US20060142424A1 (en) * 2003-05-23 2006-06-29 Jayesh Shah Foamable underfill encapsulant
WO2005024912A2 (en) 2003-09-09 2005-03-17 Intel Corporation Methods of processing thick ild layers using spray coating or lamination for c4 wafer level thick metal integrated flow
US6977435B2 (en) 2003-09-09 2005-12-20 Intel Corporation Thick metal layer integrated process flow to improve power delivery and mechanical buffering
JP2005089660A (ja) * 2003-09-18 2005-04-07 Nitto Denko Corp 半導体封止用樹脂組成物
US20050110131A1 (en) 2003-11-24 2005-05-26 Lee Kevin J. Vertical wafer stacking using an interposer
US7088005B2 (en) 2003-12-31 2006-08-08 Intel Corporation Wafer stacking with anisotropic conductive adhesive
US7064446B2 (en) 2004-03-29 2006-06-20 Intel Corporation Under bump metallization layer to enable use of high tin content solder bumps
JP4353845B2 (ja) * 2004-03-31 2009-10-28 富士通株式会社 半導体装置の製造方法
JP2006128567A (ja) * 2004-11-01 2006-05-18 Three M Innovative Properties Co 半導体パッケージのプリント配線板への接続方法
US7442634B2 (en) 2004-12-21 2008-10-28 Intel Corporation Method for constructing contact formations
JP2006332354A (ja) * 2005-05-26 2006-12-07 Toshiba Corp プリント回路基板の製造方法、プリント回路基板
US7391112B2 (en) 2005-06-01 2008-06-24 Intel Corporation Capping copper bumps
JP5175003B2 (ja) * 2005-09-07 2013-04-03 光正 小柳 三次元積層構造を持つ集積回路装置の製造方法
JP5185622B2 (ja) * 2005-10-11 2013-04-17 富士通株式会社 多層配線基板
US7385299B2 (en) * 2006-02-25 2008-06-10 Stats Chippac Ltd. Stackable integrated circuit package system with multiple interconnect interface
US7659612B2 (en) * 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
JP2007317822A (ja) * 2006-05-25 2007-12-06 Sony Corp 基板処理方法及び半導体装置の製造方法
DE102006036728B4 (de) * 2006-08-05 2017-01-19 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur elektrischen Kontaktierung mikroelektronischer Bauelemente auf einer Leiterplatte
JP2008112835A (ja) * 2006-10-30 2008-05-15 Sony Corp Wlp(ウェハレベルパッケージ)およびその製造方法、wlpを内蔵した電子機器、ならびに気密封止方法
US20080122078A1 (en) 2006-11-08 2008-05-29 Jun He Systems and methods to passivate on-die redistribution interconnects
US8586465B2 (en) 2007-06-07 2013-11-19 United Test And Assembly Center Ltd Through silicon via dies and packages
KR100945504B1 (ko) * 2007-06-26 2010-03-09 주식회사 하이닉스반도체 스택 패키지 및 그의 제조 방법
JP5656341B2 (ja) * 2007-10-29 2015-01-21 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体装置およびその製造方法
US7843064B2 (en) 2007-12-21 2010-11-30 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and process for the formation of TSVs
US7683459B2 (en) 2008-06-02 2010-03-23 Hong Kong Applied Science and Technology Research Institute Company, Ltd. Bonding method for through-silicon-via based 3D wafer stacking
US7989318B2 (en) 2008-12-08 2011-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method for stacking semiconductor dies
CN102047404B (zh) * 2008-12-16 2013-07-10 松下电器产业株式会社 半导体装置和倒装芯片安装方法及倒装芯片安装装置
TWI501359B (zh) * 2009-03-13 2015-09-21 精材科技股份有限公司 電子元件封裝體及其形成方法
KR20100109241A (ko) * 2009-03-31 2010-10-08 삼성전자주식회사 칩 적층 패키지 및 그 제조방법
TWI401753B (zh) 2009-12-31 2013-07-11 日月光半導體製造股份有限公司 可堆疊式封裝結構之製造方法
JP2011151259A (ja) * 2010-01-22 2011-08-04 Sony Chemical & Information Device Corp 実装体の製造方法および実装装置
US7883991B1 (en) * 2010-02-18 2011-02-08 Taiwan Semiconductor Manufacturing Company, Ltd. Temporary carrier bonding and detaching processes
JP5412316B2 (ja) * 2010-02-23 2014-02-12 パナソニック株式会社 半導体装置、積層型半導体装置及び半導体装置の製造方法
JP4875185B2 (ja) * 2010-06-07 2012-02-15 株式会社東芝 光半導体装置
US8580683B2 (en) * 2011-09-27 2013-11-12 Taiwan Semiconductor Manufacturing Company, Ltd. Apparatus and methods for molding die on wafer interposers

Also Published As

Publication number Publication date
US9252111B2 (en) 2016-02-02
JP2014528644A (ja) 2014-10-27
CN103988299B (zh) 2016-10-26
TW201316468A (zh) 2013-04-16
TWI499019B (zh) 2015-09-01
CN103988299A (zh) 2014-08-13
EP2761651A4 (en) 2015-07-29
US20130264707A1 (en) 2013-10-10
KR20140054405A (ko) 2014-05-08
WO2013048496A1 (en) 2013-04-04
EP2761651A1 (en) 2014-08-06
US20150162290A1 (en) 2015-06-11
TW201537708A (zh) 2015-10-01
US8994174B2 (en) 2015-03-31
EP2761651B1 (en) 2019-05-29
TWI550796B (zh) 2016-09-21
KR101649055B1 (ko) 2016-08-17

Similar Documents

Publication Publication Date Title
JP5970071B2 (ja) デバイス構造の製造方法および構造
US8759150B2 (en) Approach for bonding dies onto interposers
Lau 3D Integration
US11508656B2 (en) Semiconductor package and method
KR20230095110A (ko) 직접 접합 방법 및 구조체
US7038316B2 (en) Bumpless die and heat spreader lid module bonded to bumped die carrier
KR101245928B1 (ko) 극박 적층 칩 패키징
US8647924B2 (en) Semiconductor package and method of packaging semiconductor devices
KR20160059738A (ko) 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법
JP2013526066A (ja) 低減されたダイ歪みアッセンブリのためのパッケージ基板のためのcte補償
US20130075892A1 (en) Method for Three Dimensional Integrated Circuit Fabrication
KR101960982B1 (ko) 사전 절단되어 웨이퍼상에 도포된 언더필 필름
JP5409084B2 (ja) 半導体装置の製造方法
CN110931441A (zh) 封装结构及其制造方法
US12463192B2 (en) Method of forming integrated circuit packages by bonding package component having first carrier to package substrate having second carrier
US20250046753A1 (en) Integrated circuit package and method
TWI853472B (zh) 封裝件及製造半導體裝置的方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150727

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150804

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151020

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160510

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20160608

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160708

R150 Certificate of patent or registration of utility model

Ref document number: 5970071

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250