JP5970071B2 - デバイス構造の製造方法および構造 - Google Patents
デバイス構造の製造方法および構造 Download PDFInfo
- Publication number
- JP5970071B2 JP5970071B2 JP2014533278A JP2014533278A JP5970071B2 JP 5970071 B2 JP5970071 B2 JP 5970071B2 JP 2014533278 A JP2014533278 A JP 2014533278A JP 2014533278 A JP2014533278 A JP 2014533278A JP 5970071 B2 JP5970071 B2 JP 5970071B2
- Authority
- JP
- Japan
- Prior art keywords
- support substrate
- manufacturing
- flat
- device wafer
- thermosetting material
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H10W90/00—
-
- H10W72/00—
-
- H10P72/74—
-
- H10W20/023—
-
- H10W20/0234—
-
- H10W20/0242—
-
- H10W70/611—
-
- H10W70/635—
-
- H10W72/071—
-
- H10P72/7416—
-
- H10P72/7422—
-
- H10P72/7426—
-
- H10P72/743—
-
- H10P72/744—
-
- H10W70/05—
-
- H10W72/01204—
-
- H10W72/01251—
-
- H10W72/01257—
-
- H10W72/013—
-
- H10W72/01304—
-
- H10W72/01336—
-
- H10W72/01365—
-
- H10W72/0198—
-
- H10W72/072—
-
- H10W72/07232—
-
- H10W72/07236—
-
- H10W72/07254—
-
- H10W72/073—
-
- H10W72/07338—
-
- H10W72/241—
-
- H10W72/242—
-
- H10W72/244—
-
- H10W72/247—
-
- H10W72/252—
-
- H10W72/29—
-
- H10W72/30—
-
- H10W72/354—
-
- H10W72/9226—
-
- H10W72/923—
-
- H10W72/9415—
-
- H10W72/944—
-
- H10W72/952—
-
- H10W74/00—
-
- H10W74/15—
-
- H10W90/26—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W99/00—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
Description
Claims (21)
- 前面、背面、マイクロ電子デバイス、および、前記背面と前記前面との間に半導体基板を貫通して延在するビア、を有する前記半導体基板と、
前記前面の上に形成された半田バンプと、
前記前面の上および前記半田バンプの周辺に形成された硬化済み熱硬化性材料と、を備え、
前記硬化済み熱硬化性材料と前記半田バンプとが、露出した平坦な前側接合面を形成する、構造。 - 前記平坦な前側接合面は、研磨面を有さない、請求項1に記載の構造。
- 前記ビアが、銅を含む、請求項1または2に記載の構造。
- 前記硬化済み熱硬化性材料が、硬化済みエポキシ樹脂、硬化済みフェノール樹脂、硬化済みポリイミドおよび硬化済みポリベンゾオキサゾール(PBO)からなる一群から選択される、請求項1から3の何れか一項に記載の構造。
- 基板と、
チップと、を備える3Dパッケージ構造であって、
前記チップは、
前面、背面、マイクロ電子デバイス、および、前記背面と前記前面との間に半導体基板を貫通して延在するビア、を含む前記半導体基板と、
前記前面の上に形成された半田バンプと、
前記前面の上および前記半田バンプの周辺に形成された硬化済み熱硬化性材料と、を有し、
前記硬化済み熱硬化性材料と前記半田バンプとが、露出した平坦な前側接合面を形成し、
前記平坦な前側接合面は、前記基板に取り付けられる、3Dパッケージ構造。 - 前記チップに積層された第2のチップを更に備える、請求項5に記載の3Dパッケージ構造。
- 前記3Dパッケージ構造に通信可能に接続されたバスを有するシステムを更に備える、請求項6に記載の3Dパッケージ構造。
- 前面および前記前面の上に形成された半田バンプを有するデバイスウェハを準備する段階と、
上に熱硬化性材料の層が形成される平坦な濡れ面を有する支持基板を準備する段階と、
熱および圧力の下で、前記デバイスウェハを前記支持基板に接合する段階と、
前記支持基板を取り除いて、リフローされた前記半田バンプおよび少なくとも部分的に硬化された前記熱硬化性材料とを有する平坦な前側接合面を露出させる段階と、を備え、
前記接合する段階は、
前記半田バンプを、前記熱硬化性材料の層に貫通させる段階と、
前記半田バンプのリフローの間に、前記平坦な濡れ面を前記半田バンプで濡らす段階と、
前記熱硬化性材料を少なくとも部分的に硬化させる段階とを有する、デバイス構造の製造方法。 - 前記平坦な濡れ面を前記半田バンプで濡らす段階と、前記熱硬化性材料を少なくとも部分的に硬化させる段階とを同時に行う、請求項8に記載のデバイス構造の製造方法。
- 前記支持基板は、一の面全体にわたって前記平坦な濡れ面を有する、請求項8または9に記載のデバイス構造の製造方法。
- 前記デバイスウェハを前記支持基板に接合する段階の後に、前記デバイスウェハの前記前面と背面との間に延在するビアを形成する段階を更に備える、請求項8から10の何れか一項に記載のデバイス構造の製造方法。
- 前記支持基板を取り除く段階の前に、前記ビアを形成する段階を備える、請求項11に記載のデバイス構造の製造方法。
- 前記デバイスウェハを前記支持基板に接合する段階の後であって、前記ビアを形成する段階の前に、前記デバイスウェハの厚みを低減させるべく、前記デバイスウェハの背面を研削または研磨する段階を備える、請求項11または12に記載のデバイス構造の製造方法。
- 前記デバイスウェハを前記支持基板に接合する段階の前に、前記デバイスウェハの前記前面および背面の間に延在するビアを形成する段階を更に備える、請求項8から10の何れか一項に記載のデバイス構造の製造方法。
- 前記平坦な濡れ面は、ニッケル、金、プラチナ、パラジウム、コバルト、銅、鉄および鋼からなる一群から選択される材料を含む、請求項8から14の何れか一項に記載のデバイス構造の製造方法。
- 前記支持基板は、バルク基板である、請求項8から15の何れか一項に記載のデバイス構造の製造方法。
- 前記バルク基板は、銅である、請求項16に記載のデバイス構造の製造方法。
- 前記支持基板は、バルク基板、および、前記平坦な濡れ面を含むコーティング層を有する、請求項8から15の何れか一項に記載のデバイス構造の製造方法。
- 前記支持基板の前記平坦な濡れ面上に、前記熱硬化性材料の層を、スピンコーティングまたは積層する段階を更に備える、請求項8から18の何れか一項に記載のデバイス構造の製造方法。
- 前記デバイスウェハを前記支持基板に接合させる段階の前に、前記熱硬化性材料の層がBステージ硬化される、請求項19に記載のデバイス構造の製造方法。
- 第1のダイを、前記平坦な前側接合面に取り付ける段階と、
第2のダイを、前記デバイスウェハの背面に取り付ける段階と、を更に備える請求項8から20の何れか一項に記載のデバイス構造の製造方法。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/US2011/054428 WO2013048496A1 (en) | 2011-09-30 | 2011-09-30 | Method for handling very thin device wafers |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014528644A JP2014528644A (ja) | 2014-10-27 |
| JP5970071B2 true JP5970071B2 (ja) | 2016-08-17 |
Family
ID=47996227
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014533278A Active JP5970071B2 (ja) | 2011-09-30 | 2011-09-30 | デバイス構造の製造方法および構造 |
Country Status (7)
| Country | Link |
|---|---|
| US (2) | US8994174B2 (ja) |
| EP (1) | EP2761651B1 (ja) |
| JP (1) | JP5970071B2 (ja) |
| KR (1) | KR101649055B1 (ja) |
| CN (1) | CN103988299B (ja) |
| TW (2) | TWI550796B (ja) |
| WO (1) | WO2013048496A1 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9123789B2 (en) * | 2013-01-23 | 2015-09-01 | United Microelectronics Corp. | Chip with through silicon via electrode and method of forming the same |
| DE102013221788B4 (de) * | 2013-10-28 | 2021-05-27 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Verfahren zum Herstellen eines Kontaktelements und eines optoelektronischen Bauelements |
| MY184096A (en) | 2014-08-07 | 2021-03-17 | Intel Corp | Method and apparatus for forming backside die planar devices and saw filter |
| US10490483B2 (en) * | 2016-03-07 | 2019-11-26 | Micron Technology, Inc. | Low capacitance through substrate via structures |
| US10388516B1 (en) * | 2018-01-10 | 2019-08-20 | Facebook Technologies, Llc | Method for polymer-assisted chip transfer |
| CN109037258A (zh) * | 2018-08-03 | 2018-12-18 | 德淮半导体有限公司 | 半导体装置及其制造方法 |
| KR102480379B1 (ko) | 2019-01-29 | 2022-12-23 | 주식회사 엘지화학 | 반도체 패키지의 제조방법 |
| EP3780094A4 (en) * | 2019-01-29 | 2022-03-30 | Lg Chem, Ltd. | METHOD OF MAKING A SEMICONDUCTOR HOUSING |
| KR102714218B1 (ko) | 2020-05-04 | 2024-10-08 | 삼성전자주식회사 | 반도체 패키지 |
Family Cites Families (49)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2701589B2 (ja) * | 1991-06-26 | 1998-01-21 | 日本電気株式会社 | 半導体装置及びその製造方法 |
| US6410415B1 (en) * | 1999-03-23 | 2002-06-25 | Polymer Flip Chip Corporation | Flip chip mounting technique |
| JP3450236B2 (ja) * | 1999-09-22 | 2003-09-22 | Necエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
| JP3296344B2 (ja) * | 1999-10-28 | 2002-06-24 | 日本電気株式会社 | 半導体装置およびその製造方法 |
| US6402013B2 (en) * | 1999-12-03 | 2002-06-11 | Senju Metal Industry Co., Ltd | Thermosetting soldering flux and soldering process |
| US6538210B2 (en) * | 1999-12-20 | 2003-03-25 | Matsushita Electric Industrial Co., Ltd. | Circuit component built-in module, radio device having the same, and method for producing the same |
| US6710454B1 (en) | 2000-02-16 | 2004-03-23 | Micron Technology, Inc. | Adhesive layer for an electronic apparatus having multiple semiconductor devices |
| JP2001257239A (ja) | 2000-03-13 | 2001-09-21 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法 |
| JP3552660B2 (ja) * | 2000-10-16 | 2004-08-11 | 松下電器産業株式会社 | 半導体装置の製造方法 |
| US6794751B2 (en) | 2001-06-29 | 2004-09-21 | Intel Corporation | Multi-purpose planarizing/back-grind/pre-underfill arrangements for bumped wafers and dies |
| JP2003023034A (ja) * | 2001-07-06 | 2003-01-24 | Matsushita Electric Works Ltd | フリップチップ実装方法 |
| US6908784B1 (en) * | 2002-03-06 | 2005-06-21 | Micron Technology, Inc. | Method for fabricating encapsulated semiconductor components |
| US6841883B1 (en) * | 2003-03-31 | 2005-01-11 | Micron Technology, Inc. | Multi-dice chip scale semiconductor components and wafer level methods of fabrication |
| US7047633B2 (en) * | 2003-05-23 | 2006-05-23 | National Starch And Chemical Investment Holding, Corporation | Method of using pre-applied underfill encapsulant |
| US20060142424A1 (en) * | 2003-05-23 | 2006-06-29 | Jayesh Shah | Foamable underfill encapsulant |
| WO2005024912A2 (en) | 2003-09-09 | 2005-03-17 | Intel Corporation | Methods of processing thick ild layers using spray coating or lamination for c4 wafer level thick metal integrated flow |
| US6977435B2 (en) | 2003-09-09 | 2005-12-20 | Intel Corporation | Thick metal layer integrated process flow to improve power delivery and mechanical buffering |
| JP2005089660A (ja) * | 2003-09-18 | 2005-04-07 | Nitto Denko Corp | 半導体封止用樹脂組成物 |
| US20050110131A1 (en) | 2003-11-24 | 2005-05-26 | Lee Kevin J. | Vertical wafer stacking using an interposer |
| US7088005B2 (en) | 2003-12-31 | 2006-08-08 | Intel Corporation | Wafer stacking with anisotropic conductive adhesive |
| US7064446B2 (en) | 2004-03-29 | 2006-06-20 | Intel Corporation | Under bump metallization layer to enable use of high tin content solder bumps |
| JP4353845B2 (ja) * | 2004-03-31 | 2009-10-28 | 富士通株式会社 | 半導体装置の製造方法 |
| JP2006128567A (ja) * | 2004-11-01 | 2006-05-18 | Three M Innovative Properties Co | 半導体パッケージのプリント配線板への接続方法 |
| US7442634B2 (en) | 2004-12-21 | 2008-10-28 | Intel Corporation | Method for constructing contact formations |
| JP2006332354A (ja) * | 2005-05-26 | 2006-12-07 | Toshiba Corp | プリント回路基板の製造方法、プリント回路基板 |
| US7391112B2 (en) | 2005-06-01 | 2008-06-24 | Intel Corporation | Capping copper bumps |
| JP5175003B2 (ja) * | 2005-09-07 | 2013-04-03 | 光正 小柳 | 三次元積層構造を持つ集積回路装置の製造方法 |
| JP5185622B2 (ja) * | 2005-10-11 | 2013-04-17 | 富士通株式会社 | 多層配線基板 |
| US7385299B2 (en) * | 2006-02-25 | 2008-06-10 | Stats Chippac Ltd. | Stackable integrated circuit package system with multiple interconnect interface |
| US7659612B2 (en) * | 2006-04-24 | 2010-02-09 | Micron Technology, Inc. | Semiconductor components having encapsulated through wire interconnects (TWI) |
| JP2007317822A (ja) * | 2006-05-25 | 2007-12-06 | Sony Corp | 基板処理方法及び半導体装置の製造方法 |
| DE102006036728B4 (de) * | 2006-08-05 | 2017-01-19 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Verfahren zur elektrischen Kontaktierung mikroelektronischer Bauelemente auf einer Leiterplatte |
| JP2008112835A (ja) * | 2006-10-30 | 2008-05-15 | Sony Corp | Wlp(ウェハレベルパッケージ)およびその製造方法、wlpを内蔵した電子機器、ならびに気密封止方法 |
| US20080122078A1 (en) | 2006-11-08 | 2008-05-29 | Jun He | Systems and methods to passivate on-die redistribution interconnects |
| US8586465B2 (en) | 2007-06-07 | 2013-11-19 | United Test And Assembly Center Ltd | Through silicon via dies and packages |
| KR100945504B1 (ko) * | 2007-06-26 | 2010-03-09 | 주식회사 하이닉스반도체 | 스택 패키지 및 그의 제조 방법 |
| JP5656341B2 (ja) * | 2007-10-29 | 2015-01-21 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置およびその製造方法 |
| US7843064B2 (en) | 2007-12-21 | 2010-11-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and process for the formation of TSVs |
| US7683459B2 (en) | 2008-06-02 | 2010-03-23 | Hong Kong Applied Science and Technology Research Institute Company, Ltd. | Bonding method for through-silicon-via based 3D wafer stacking |
| US7989318B2 (en) | 2008-12-08 | 2011-08-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for stacking semiconductor dies |
| CN102047404B (zh) * | 2008-12-16 | 2013-07-10 | 松下电器产业株式会社 | 半导体装置和倒装芯片安装方法及倒装芯片安装装置 |
| TWI501359B (zh) * | 2009-03-13 | 2015-09-21 | 精材科技股份有限公司 | 電子元件封裝體及其形成方法 |
| KR20100109241A (ko) * | 2009-03-31 | 2010-10-08 | 삼성전자주식회사 | 칩 적층 패키지 및 그 제조방법 |
| TWI401753B (zh) | 2009-12-31 | 2013-07-11 | 日月光半導體製造股份有限公司 | 可堆疊式封裝結構之製造方法 |
| JP2011151259A (ja) * | 2010-01-22 | 2011-08-04 | Sony Chemical & Information Device Corp | 実装体の製造方法および実装装置 |
| US7883991B1 (en) * | 2010-02-18 | 2011-02-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Temporary carrier bonding and detaching processes |
| JP5412316B2 (ja) * | 2010-02-23 | 2014-02-12 | パナソニック株式会社 | 半導体装置、積層型半導体装置及び半導体装置の製造方法 |
| JP4875185B2 (ja) * | 2010-06-07 | 2012-02-15 | 株式会社東芝 | 光半導体装置 |
| US8580683B2 (en) * | 2011-09-27 | 2013-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and methods for molding die on wafer interposers |
-
2011
- 2011-09-30 JP JP2014533278A patent/JP5970071B2/ja active Active
- 2011-09-30 WO PCT/US2011/054428 patent/WO2013048496A1/en not_active Ceased
- 2011-09-30 EP EP11873373.2A patent/EP2761651B1/en not_active Not-in-force
- 2011-09-30 CN CN201180075117.0A patent/CN103988299B/zh not_active Expired - Fee Related
- 2011-09-30 US US13/994,660 patent/US8994174B2/en active Active
- 2011-09-30 KR KR1020147008445A patent/KR101649055B1/ko active Active
-
2012
- 2012-08-31 TW TW104120164A patent/TWI550796B/zh not_active IP Right Cessation
- 2012-08-31 TW TW101131840A patent/TWI499019B/zh active
-
2015
- 2015-02-18 US US14/625,579 patent/US9252111B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US9252111B2 (en) | 2016-02-02 |
| JP2014528644A (ja) | 2014-10-27 |
| CN103988299B (zh) | 2016-10-26 |
| TW201316468A (zh) | 2013-04-16 |
| TWI499019B (zh) | 2015-09-01 |
| CN103988299A (zh) | 2014-08-13 |
| EP2761651A4 (en) | 2015-07-29 |
| US20130264707A1 (en) | 2013-10-10 |
| KR20140054405A (ko) | 2014-05-08 |
| WO2013048496A1 (en) | 2013-04-04 |
| EP2761651A1 (en) | 2014-08-06 |
| US20150162290A1 (en) | 2015-06-11 |
| TW201537708A (zh) | 2015-10-01 |
| US8994174B2 (en) | 2015-03-31 |
| EP2761651B1 (en) | 2019-05-29 |
| TWI550796B (zh) | 2016-09-21 |
| KR101649055B1 (ko) | 2016-08-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5970071B2 (ja) | デバイス構造の製造方法および構造 | |
| US8759150B2 (en) | Approach for bonding dies onto interposers | |
| Lau | 3D Integration | |
| US11508656B2 (en) | Semiconductor package and method | |
| KR20230095110A (ko) | 직접 접합 방법 및 구조체 | |
| US7038316B2 (en) | Bumpless die and heat spreader lid module bonded to bumped die carrier | |
| KR101245928B1 (ko) | 극박 적층 칩 패키징 | |
| US8647924B2 (en) | Semiconductor package and method of packaging semiconductor devices | |
| KR20160059738A (ko) | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 | |
| JP2013526066A (ja) | 低減されたダイ歪みアッセンブリのためのパッケージ基板のためのcte補償 | |
| US20130075892A1 (en) | Method for Three Dimensional Integrated Circuit Fabrication | |
| KR101960982B1 (ko) | 사전 절단되어 웨이퍼상에 도포된 언더필 필름 | |
| JP5409084B2 (ja) | 半導体装置の製造方法 | |
| CN110931441A (zh) | 封装结构及其制造方法 | |
| US12463192B2 (en) | Method of forming integrated circuit packages by bonding package component having first carrier to package substrate having second carrier | |
| US20250046753A1 (en) | Integrated circuit package and method | |
| TWI853472B (zh) | 封裝件及製造半導體裝置的方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150727 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150804 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151020 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160510 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160608 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160708 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5970071 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |