JP5713921B2 - ひずみ材料層の緩和および転写 - Google Patents
ひずみ材料層の緩和および転写 Download PDFInfo
- Publication number
- JP5713921B2 JP5713921B2 JP2011550437A JP2011550437A JP5713921B2 JP 5713921 B2 JP5713921 B2 JP 5713921B2 JP 2011550437 A JP2011550437 A JP 2011550437A JP 2011550437 A JP2011550437 A JP 2011550437A JP 5713921 B2 JP5713921 B2 JP 5713921B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- strained material
- substrate
- material layer
- seed substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H10P14/20—
-
- H10P14/38—
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/40—AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
- C30B29/403—AIII-nitrides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
- C30B33/02—Heat treatment
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
- C30B33/06—Joining of crystals
-
- H10P14/2905—
-
- H10P14/2921—
-
- H10P14/2925—
-
- H10P14/3216—
-
- H10P14/3416—
-
- H10P90/1916—
-
- H10W10/011—
-
- H10W10/10—
-
- H10W10/181—
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Thermal Sciences (AREA)
- Inorganic Chemistry (AREA)
- Recrystallisation Techniques (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electroluminescent Light Sources (AREA)
Description
シード基板を提供するステップと、
シード基板をパターンニングするステップと、
パターンニングされたシード基板上にひずみ材料層を成長させるステップと、
ひずみ材料層をパターンニングされたシード基板から中間基板に転写するステップと、
ひずみ材料層を、熱処理によって、少なくとも部分的に緩和させるステップとを含む。
シード基板を提供するステップと、
シード基板をパターンニングして、シード基板の島状領域を形成するステップと、
パターンニングされたシード基板上、特に、シード基板の島状領域上に、ひずみ材料層を成長させるステップと、
ひずみ材料層を、パターンニングされたシード基板から中間基板に転写するステップと、
ひずみ材料層の島状領域を形成するステップと、
ひずみ材料の島状領域を熱処理によって少なくとも部分的に緩和させるステップとを含む。
支持構造物であって、特にサファイアから成る支持構造物と、
高粘度材料と、
先に述べた例のうちの1つによる方法によってもたらされ、特に、100マイクロメートル×100マイクロメートルから1mm×1mmまでの面積の大きさと、500オングストロームを越える厚さを有する少なくとも部分的に緩和されたひずみ材料の島状領域と
を備えるウエハが提供される。
Claims (18)
- 少なくとも部分的に緩和されたひずみ材料層を形成する方法であって、
シード基板を提供するステップと、
前記シード基板をエッチングによってパターンニングしてシード基板の島状領域を形成するステップと、
前記パターンニングされたシード基板の島状領域上にひずみ材料層の島状領域を成長させるステップと、
前記ひずみ材料層の島状領域を前記パターンニングされたシード基板の島状領域上から中間基板に転写するステップと、
前記ひずみ材料層の島状領域を熱処理によって少なくとも部分的に緩和させるステップと
を含むことを特徴とする方法。 - 少なくとも部分的に緩和されたひずみ材料層を形成する方法であって、
シード基板を提供するステップと、
前記シード基板の表面上に開領域を備えるマスクを堆積させて前記シード基板をパターニングするステップと、
前記シード基板上の前記マスクの前記開領域にひずみ材料層の島状領域を前記マスクよりも厚く成長させるステップと、
前記ひずみ材料層の島状領域を前記パターニングされたシード基板から中間基板に転写するステップと、
前記ひずみ材料層の島状領域を熱処理によって少なくとも部分的に緩和させるステップと
を含むことを特徴とする方法。 - 前記ひずみ材料層を前記パターンニングされたシード基板から前記中間基板に転写する
前記ステップは、
前記ひずみ材料層の下の前記パターンニングされたシード基板にイオンを挿入して、弱
化させた層を形成するステップと、
前記弱化させた層において、前記パターンニングされたシード基板から前記ひずみ材料
層を熱処理によって分離させるステップと
をさらに含むことを特徴とする請求項1乃至2のいずれか1項に記載の方法。 - 前記ひずみ材料層を前記パターンニングされたシード基板から前記中間基板に転写する
前記ステップは、
前記ひずみ材料層にイオンを挿入して、弱化させた層を形成するステップと、
前記弱化させた層において前記パターンニングされたシード基板から前記ひずみ材料層
を熱処理によって分離するステップと
をさらに含むことを特徴とする請求項1乃至3のいずれか1項に記載の方法。 - 前記ひずみ材料層を前記パターンニングされたシード基板から前記中間基板に転写する
前記ステップは、前記パターンニングされたシード基板を除去するステップを含み、特に、前記除去するステップは、前記パターンニングされたシード基板の電磁波照射、切削、
機械研磨、またはエッチングを含むことを特徴とする請求項1乃至2のいずれか1項に記載の方法。 - 前記パターンニングされたシード基板上で前記ひずみ材料層を成長させる前に、少なく
とも1つのバッファ層を成長させることを特徴とする請求項1に記載の方法。 - 前記ひずみ材料層を前記パターンニングされたシード基板から前記中間基板に転写する
前記ステップは、前記ひずみ材料層上に低粘度層からなる埋込コンプライアント層を堆積
させるステップと、前記低粘度層を前記中間基板に接合するステップとを含むことを特徴
とする請求項1乃至6のいずれか1項に記載の方法。 - 前記低粘度層は、ホウリンケイ酸ガラス及びBPSGのボロンまたはリンを含む化合物、またはSiO2にボロンまたはリンを含んだ化合物を含むか、それらから成ることを特徴とする請求項7に記載の方法。
- 前記シード基板、及び前記中間基板は、サファイアまたはシリコンを含むか、それらか
ら成ることを特徴とする請求項1乃至8のいずれか1項に記載の方法。 - 前記少なくとも部分的に緩和されたひずみ材料層をターゲット基板に転写するステップ
をさらに含むことを特徴とする請求項1乃至8のいずれか1項に記載の方法。 - 前記シード基板、前記中間基板、および前記ターゲット基板は、サファイアまたはシリ
コンを含むか、それらから成ることを特徴とする請求項10に記載の方法。 - 前記ひずみ材料層は、InGaNまたはGaNから成るか、それらを含むことを特徴と
する請求項1乃至11のいずれか1項に記載の方法。 - 前記ひずみ材料層は、Inを少なくとも3%含むInGaN層であることを特徴とする
請求項12に記載の方法。 - 前記少なくとも部分的に緩和されたひずみ材料層のターゲット基板への前記転写するス
テップは、特にエッチング、機械研磨、前記中間基板の切削、または電磁波照射によって
前記中間基板を除去することを含むことを特徴とする請求項9乃至12のいずれか1項に
記載の方法。 - 前記少なくとも部分的に緩和されたひずみ材料層の島状領域を前記ターゲット基板に転写する前記ステップは、前記少なくとも部分的に緩和されたひずみ材料層の島状領域上に、高粘度層からなる埋込層を堆積するステップと、前記高粘度層を前記ターゲット基板に接合するステップとを含むことを特徴とする請求項14に記載の方法。
- 半導体デバイスを製造する方法であって、ターゲット基板上に少なくとも部分的に緩和されたひずみ材料層を提供する請求項15に記載の方法を含み、前記形成された少なくとも部分的に緩和されたひずみ材料層上に、LED用の層となる少なくとも1つの材料層、または光電池デバイス層またはレーザデバイス層をエピタキシャル成長させるステップをさらに含むことを特徴とする方法。
- 支持構造物であって、特にサファイアまたはシリコンから成る支持構造物と、
高粘度層と、
請求項1から16のいずれか1項に記載の方法によってもたらされ、100マイクロメートル×100マイクロメートルから1mm×1mmまでの面積の大きさと、500オングストロームを越える厚さを有する少なくとも部分的に緩和されたひずみ材料層の島状領域と
を有することを特徴とするウエハ。 - 前記緩和されたひずみ材料層上に、LED層、レーザデバイス層または光電池デバイス層となる少なくとも1つの活性層をさらに備えることを特徴とする請求項17に記載のウエハ。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| EP09290100A EP2221853B1 (en) | 2009-02-19 | 2009-02-19 | Relaxation and transfer of strained material layers |
| EP09290100.8 | 2009-02-19 | ||
| PCT/EP2010/000090 WO2010094371A2 (en) | 2009-02-19 | 2010-01-11 | Relaxation and transfer of strained material layers |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012518284A JP2012518284A (ja) | 2012-08-09 |
| JP5713921B2 true JP5713921B2 (ja) | 2015-05-07 |
Family
ID=40844878
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011550437A Active JP5713921B2 (ja) | 2009-02-19 | 2010-01-11 | ひずみ材料層の緩和および転写 |
Country Status (9)
| Country | Link |
|---|---|
| US (1) | US9041165B2 (ja) |
| EP (2) | EP2221853B1 (ja) |
| JP (1) | JP5713921B2 (ja) |
| KR (1) | KR101512777B1 (ja) |
| CN (1) | CN102439695B (ja) |
| AT (1) | ATE555494T1 (ja) |
| SG (1) | SG173541A1 (ja) |
| TW (1) | TWI474402B (ja) |
| WO (1) | WO2010094371A2 (ja) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2973157B1 (fr) * | 2011-03-25 | 2014-03-14 | Soitec Silicon On Insulator | Procédé de réalisation d'ilots de matériau contraint au moins partiellement relaxe |
| DE102011077542B4 (de) * | 2011-06-15 | 2020-06-18 | Osram Opto Semiconductors Gmbh | Optoelektronischer halbleiterkörper und verfahren zur herstellung eines optoelektronischen halbleiterkörpers |
| FR2977069B1 (fr) | 2011-06-23 | 2014-02-07 | Soitec Silicon On Insulator | Procede de fabrication d'une structure semi-conductrice mettant en oeuvre un collage temporaire |
| US9362113B2 (en) | 2013-03-15 | 2016-06-07 | Semprius, Inc. | Engineered substrates for semiconductor epitaxy and methods of fabricating the same |
| US10535685B2 (en) | 2013-12-02 | 2020-01-14 | The Regents Of The University Of Michigan | Fabrication of thin-film electronic devices with non-destructive wafer reuse |
| US9177967B2 (en) | 2013-12-24 | 2015-11-03 | Intel Corporation | Heterogeneous semiconductor material integration techniques |
| FR3045677B1 (fr) | 2015-12-22 | 2019-07-19 | Soitec | Procede de fabrication d'une couche monocristalline, notamment piezoelectrique |
| US20180053662A1 (en) * | 2016-08-17 | 2018-02-22 | Globalfoundries Inc. | Texturing of silicon surface with direct-self assembly patterning |
Family Cites Families (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5362682A (en) | 1980-04-10 | 1994-11-08 | Massachusetts Institute Of Technology | Method of producing sheets of crystalline material and devices made therefrom |
| US5273616A (en) | 1980-04-10 | 1993-12-28 | Massachusetts Institute Of Technology | Method of producing sheets of crystalline material and devices made therefrom |
| US5588994A (en) | 1980-04-10 | 1996-12-31 | Massachusetts Institute Of Technology | Method of producing sheets of crystalline material and devices made therefrom |
| DE3177317T2 (de) * | 1980-04-10 | 1999-02-25 | Massachusetts Institute Of Technology, Cambridge, Mass. | Verfahren zur Herstellung von Blättern aus kristallinem Material |
| JPS62172715A (ja) * | 1986-01-27 | 1987-07-29 | Nippon Telegr & Teleph Corp <Ntt> | 半導体エピタキシヤル薄膜の製造方法 |
| JP2658493B2 (ja) * | 1990-04-27 | 1997-09-30 | 日立電線株式会社 | エピタキシャル層と基板の分離方法 |
| JP3024584B2 (ja) * | 1997-03-10 | 2000-03-21 | 日本電気株式会社 | 半導体装置の製造方法 |
| JPH1126733A (ja) * | 1997-07-03 | 1999-01-29 | Seiko Epson Corp | 薄膜デバイスの転写方法、薄膜デバイス、薄膜集積回路装置,アクティブマトリクス基板、液晶表示装置および電子機器 |
| EP1501118B1 (en) * | 1999-03-17 | 2009-10-07 | Mitsubishi Chemical Corporation | Semiconductor base and its manufacturing method, and semiconductor crystal manufacturing method |
| JP3471685B2 (ja) * | 1999-03-17 | 2003-12-02 | 三菱電線工業株式会社 | 半導体基材及びその製造方法 |
| JP3518455B2 (ja) | 1999-12-15 | 2004-04-12 | 日亜化学工業株式会社 | 窒化物半導体基板の作製方法 |
| US6562127B1 (en) | 2002-01-16 | 2003-05-13 | The United States Of America As Represented By The Secretary Of The Navy | Method of making mosaic array of thin semiconductor material of large substrates |
| US7176528B2 (en) * | 2003-02-18 | 2007-02-13 | Corning Incorporated | Glass-based SOI structures |
| US7018909B2 (en) | 2003-02-28 | 2006-03-28 | S.O.I.Tec Silicon On Insulator Technologies S.A. | Forming structures that include a relaxed or pseudo-relaxed layer on a substrate |
| FR2851847B1 (fr) * | 2003-02-28 | 2005-10-14 | Soitec Silicon On Insulator | Relaxation d'une couche mince apres transfert |
| US20080211061A1 (en) | 2004-04-21 | 2008-09-04 | California Institute Of Technology | Method For the Fabrication of GaAs/Si and Related Wafer Bonded Virtual Substrates |
| US9011598B2 (en) * | 2004-06-03 | 2015-04-21 | Soitec | Method for making a composite substrate and composite substrate according to the method |
| FR2894989B1 (fr) * | 2005-12-21 | 2009-01-16 | Soitec Silicon On Insulator | Procede de fabrication d'un substrat composite et substrat composite selon ledit procede |
| CN1697205A (zh) | 2005-04-15 | 2005-11-16 | 南昌大学 | 在硅衬底上制备铟镓铝氮薄膜及发光器件的方法 |
| CN100372137C (zh) | 2005-05-27 | 2008-02-27 | 晶能光电(江西)有限公司 | 具有上下电极结构的铟镓铝氮发光器件及其制造方法 |
| US7273798B2 (en) | 2005-08-01 | 2007-09-25 | Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. | Gallium nitride device substrate containing a lattice parameter altering element |
| WO2007030368A2 (en) * | 2005-09-07 | 2007-03-15 | Amberwave Systems Corporation | Lattice-mismatched semiconductor structures on insulators and their fabrication methods |
| US7638842B2 (en) * | 2005-09-07 | 2009-12-29 | Amberwave Systems Corporation | Lattice-mismatched semiconductor structures on insulators |
| US20070054467A1 (en) * | 2005-09-07 | 2007-03-08 | Amberwave Systems Corporation | Methods for integrating lattice-mismatched semiconductor structure on insulators |
| CN100338790C (zh) | 2005-09-30 | 2007-09-19 | 晶能光电(江西)有限公司 | 在硅衬底上制备铟镓铝氮薄膜的方法 |
| JP2008198656A (ja) * | 2007-02-08 | 2008-08-28 | Shin Etsu Chem Co Ltd | 半導体基板の製造方法 |
| EP2151852B1 (en) * | 2008-08-06 | 2020-01-15 | Soitec | Relaxation and transfer of strained layers |
-
2009
- 2009-02-19 EP EP09290100A patent/EP2221853B1/en active Active
- 2009-02-19 EP EP12001190A patent/EP2466626A3/en not_active Withdrawn
- 2009-02-19 AT AT09290100T patent/ATE555494T1/de active
-
2010
- 2010-01-11 KR KR1020117021557A patent/KR101512777B1/ko active Active
- 2010-01-11 SG SG2011056231A patent/SG173541A1/en unknown
- 2010-01-11 WO PCT/EP2010/000090 patent/WO2010094371A2/en not_active Ceased
- 2010-01-11 JP JP2011550437A patent/JP5713921B2/ja active Active
- 2010-01-11 CN CN201080006938.4A patent/CN102439695B/zh active Active
- 2010-01-11 US US13/201,365 patent/US9041165B2/en active Active
- 2010-02-01 TW TW99102892A patent/TWI474402B/zh active
Also Published As
| Publication number | Publication date |
|---|---|
| US9041165B2 (en) | 2015-05-26 |
| EP2466626A2 (en) | 2012-06-20 |
| WO2010094371A3 (en) | 2011-11-24 |
| EP2221853A1 (en) | 2010-08-25 |
| TWI474402B (zh) | 2015-02-21 |
| US20110291247A1 (en) | 2011-12-01 |
| SG173541A1 (en) | 2011-09-29 |
| CN102439695B (zh) | 2015-05-13 |
| KR20110120325A (ko) | 2011-11-03 |
| EP2466626A3 (en) | 2012-07-04 |
| WO2010094371A2 (en) | 2010-08-26 |
| EP2221853B1 (en) | 2012-04-25 |
| ATE555494T1 (de) | 2012-05-15 |
| KR101512777B1 (ko) | 2015-04-16 |
| JP2012518284A (ja) | 2012-08-09 |
| TW201036067A (en) | 2010-10-01 |
| CN102439695A (zh) | 2012-05-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101516619B1 (ko) | 물질 아일랜드 형성 방법, 그 물질 아일랜드를 이용한 반도체 소자 제조 방법 및 그 웨이퍼 | |
| JP5713921B2 (ja) | ひずみ材料層の緩和および転写 | |
| US8481407B2 (en) | Processes for fabricating heterostructures | |
| EP2151856A1 (en) | Relaxation of strained layers | |
| JP5582617B2 (ja) | 歪み層の緩和 | |
| US8785293B2 (en) | Adaptation of the lattice parameter of a layer of strained material | |
| US8642443B2 (en) | Process for the realization of islands of at least partially relaxed strained material | |
| KR101216367B1 (ko) | 변형층들의 이완을 위한 보강층들 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130418 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130528 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130828 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140401 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140730 |
|
| RD13 | Notification of appointment of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7433 Effective date: 20140731 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20140731 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140820 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141028 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150109 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150210 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150310 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5713921 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |