JP5050111B1 - テレビジョン装置および電子機器 - Google Patents
テレビジョン装置および電子機器 Download PDFInfo
- Publication number
- JP5050111B1 JP5050111B1 JP2011076423A JP2011076423A JP5050111B1 JP 5050111 B1 JP5050111 B1 JP 5050111B1 JP 2011076423 A JP2011076423 A JP 2011076423A JP 2011076423 A JP2011076423 A JP 2011076423A JP 5050111 B1 JP5050111 B1 JP 5050111B1
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- solder
- circuit board
- semiconductor package
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/64—Constructional details of receivers, e.g. cabinets or dust covers
-
- H10W40/778—
-
- H10W70/411—
-
- H10W70/424—
-
- H10W70/457—
-
- H10W72/884—
-
- H10W74/00—
-
- H10W74/111—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/736—
-
- H10W90/756—
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Cooling Or The Like Of Electrical Apparatus (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Abstract
【解決手段】実施形態のテレビジョン装置及び電子機器は、筐体と、前記筐体に収容された回路基板と、前記回路基板側に位置された第1面と、この第1面とは反対側に位置された第2面とを含み、シリコン部材が内蔵された電子部品と、を備え、前記電子部品は、前記第1面側に設けられるとともに、前記回路基板と電気的に接続された電極部と、前記第1面側に設けられるとともに、前記シリコン部材と前記回路基板との間に位置され、前記回路基板の表面とは離間された突出部と、を有した。
【選択図】 図4
Description
本発明実施形態は、放熱効率を向上させるテレビジョン装置および電子機器を提供することを目的の一つとする。
まずは、第1実施形態について図1ないし図3を参照して説明する。
図1に示すように、本実施形態にかかる電子機器としてのテレビジョン装置1は、前方(表示画面側)から見た正面視(前面に対する平面視)で、長方形状の外観を呈している。このテレビジョン装置1は、筐体2と、筐体2の前面2aに設けられた開口部2bから前方に露出する表示画面3aを有した表示装置(ディスプレイ)としてのディスプレイパネル3(例えばLCD(Liquid Crystal Display)等)と、電子部品構造体の一例としての半導体パッケージ4(パッケージ、発熱体、電子部品、収容部品、部品、BGA、ボールグリッドアレイ、半導体等)等が実装された基板5(プリント基板、回路基板、プリント配線板、回路板等)と、を備えている。半導体パッケージ4は、基板5側を向いた面であり該基板5と電気的に接続される面(第1面)5aと、この面とは反対側の面(第2面)5bとを含む。ディスプレイパネル3及び基板5は、筐体2に、図示しないねじ等によって固定されている。
図3に示すように、実装工程では、一例として半田ボールを形成する第一半田部16と第二半田部17とが第一電極部11と第二電極部12とに接合されている。ここでは、半導体パッケージ4の基板5側に位置された面5aに設けられたフィルム5cの開口部5dに半田ペーストが充填される方式を示している。
次に、第2実施形態について図4及び図5を参照して説明する。図4は、第2実施形態の第1変形例である。図5は、第2実施形態の第2変形例である。本実施形態は、基本的には、第1実施形態と同じであるが、半導体パッケージ4の第一半田部16の形状が第1実施形態に対して其々異なる。
次に、第3実施形態について図6乃至図9を参照して説明する。本実施形態は、基本的には、第1実施形態と同じであるが、半導体パッケージ4の第一電極部11および第一半田部16の構成が第1実施形態に対して異なる。図6乃至図9に示すように、本実施形態では、第一半田部16が存在しない。
先ず、図6を参照しながら、本実施形態の第1変形例を説明する。
図6に示すように第1変形例では、第一電極部11が基板5側に突出した形状を有している。第一電極部11は、基板5の表面と離間されて設けられている。上述したとおり第一電極部11は、例えば導電性の材料で構成されている、即ち、接合部材5eよりも半導体パッケージ4の熱を放出する性能が高く、効率よく半導体パッケージ4から基板5への伝熱経路を構成可能である。また、第一電極部11は、導電性の材料で構成されているが、基板5とは離間されている。即ち、上述した第2実施形態の第一半田部16と同様、第一電極部11は、基板5・配線パターン7と物理的にも電気的にも離間されている。このような構成により、本変形例では、第1および第2実施形態と同様の効果を得ることができ、放熱効率を向上させることを実現できる。
図7及び図8に示すように第2変形例では、第1変形例と同様、第一電極部11が基板5側に突出した形状を有している。ここで、第2変形例では、第一電極部11における基板5を向いた表面部11Aに凹部11B、凸部11Cが設けられている。これらの凹部11B、凸部11Cは、格子状に配列されており、第一電極部11における基板5を向いた表面部13aの面積を大きくしている。例えば、この表面部11Aは、めっき層によって構成されており、凹部11B、凸部11Cは、例えば、エッチングやプレス加工、切削加工等によって形成することができる。このような構成により、本変形例では、第1変形例と同様の効果を得ることができるとともに放熱面を広げることができ、より放熱効率を向上させることが実現できる。
図9に示すように第3変形例では、基板5の第一電極部11と対向した領域(突出部、伝熱部)50に、半導体パッケージ4に向かって突出した突出部分(突出部、伝熱部)50Aを有している。該突出部分50Aは、半導体パッケージ4の表面と離間されて設けられている。突出部分50Aは、第一電極部11と同様、例えば金属製のシールやめっきなどの導電性材料で構成されている、即ち、接合部材5eよりも半導体パッケージ4の熱を放出する性能が高く、効率よく半導体パッケージ4から基板5への伝熱経路を構成可能である。また、突出部分50Aは、導電性の材料で構成されているが、半導体パッケージ4とは離間されている。即ち、上述した第2実施形態と同様、半導体パッケージ4と基板5・配線パターン7とは、物理的にも電気的にも離間されている。このような構成により、本変形例では、第1および第2実施形態と同様の効果を得ることができ、放熱効率を向上させることを実現できる。
次に、第4実施形態について図10を参照して説明する。本実施形態は、半導体パッケージ4の構造が第1実施形態に対して異なる。
図10に示すように、本実施形態では、半導体パッケージ4内に複数の半導体チップ10A,
10B, 10Cが重ねられた状態で設けられている。これらの半導体チップ10A, 10B, 10Cには、其々半田部10A1, 10B1, 10C1が複数設けられている。複数の半田部10A1のうち、少なくとも1つは、下に重ねられた半導体チップ10Bと電気的に接続され、この電気的に接続された半田部10A1とは異なる、他の半田部10A1のうち、少なくとも1つは下に重ねられた半導体チップ10Bと電気的および物理的な接続がなされていない。また、複数の半田部10B1のうち、少なくとも1つは、下に重ねられた半導体チップ10Cと電気的に接続され、この電気的に接続された半田部10B1とは異なる、他の半田部10B1のうち、少なくとも1つは下に重ねられた半導体チップ10Cと電気的および物理的な接続がなされていない。また、複数の半田部10C1のうち、少なくとも1つは、基板5と電気的に接続され、この電気的に接続された半田部10C1とは異なる、他の半田部10C1のうち、少なくとも1つは基板5と電気的および物理的な接続がなされていない。
10Cの何れの構成においても、半田部などの突出部が複数設けられ、これらのうち、何れか少なくとも1つは信号経路として機能し、何れか少なくとも他の1つは放熱経路としての機能は果たすが、信号経路としては機能していない。このような構成により、本実施形態では、半導体チップ10A, 10B, 10Cで其々生じた熱を基板5まで伝える経路を形成することができ、放熱効率を向上させることを実現できる。尚、半導体チップ10A, 10B, 10Cの接続は、上述した実施例
<第5実施形態>
次に、第5実施形態について図11を参照して説明する。本実施形態は、半導体パッケージ4の構造が第1実施形態に対して異なる。
図11に示すように、本実施形態では、半導体パッケージ4が基板5の表面に実装された表面実装部品ではなく、基板5などの他の電子部品内に内蔵される構成を有する。
次に、第6実施形態について図12を参照して説明する。
図12に示すように、本実施形態にかかる電子機器は、所謂ノート型のパーソナルコンピュータ20として構成されており、矩形状の扁平な第一の本体部22と、矩形状の扁平な第二の本体部23と、を備えている。これら第一の本体部22及び第二の本体部23は、ヒンジ機構24を介して、回動軸Ax回りに図5に示す展開状態と図示しない折り畳み状態との間で相対回動可能に、接続されている。
次に、第7実施形態について図13を参照して説明する。
図13に示すように、本実施形態にかかる電子機器は、磁気ディスク装置30として構成されている。磁気ディスク装置30は、磁気ディスク(図示せず)等の部品を収容する扁平な直方体状の筐体31と、筐体31にねじ32等の締結具によって取り付けられた基板(プリント基板)33と、を有している。
4…半導体パッケージ(電子部品構造体)
5,21,33…基板
10…半導体チップ(電子部品)
11…第一電極部(電極部)
11a…リードフレーム
11b…めっき層
11d,11dE…半田付け領域
11e…半田付け領域の周縁部
11f,11fA,11fB,11fC,11fD,11fE…規制部
11g…規制部の底面
11h…規制部の側面
11i…接続面
13…接続層
20…パーソナルコンピュータ(電子機器)
30…磁気ディスク装置(電子機器)
Claims (2)
- 筐体と、
前記筐体に収容された回路基板と、
前記回路基板側に位置された面を有し、パッケージ内のほぼ中央部に半導体チップを搭載し、前記半導体チップからの配線が接続された電極部を前記面の周縁部に配設した半導体パッケージと、
前記面の前記半導体チップが搭載されたほぼ中央部から前記回路基板側に前記回路基板と離間して突設された第1半田部と、
前記面の周縁部において前記電極部と前記回路基板とを電気的に接続する第2半田部と
を有したことを特徴とするテレビジョン装置。 - 筐体と、
前記筐体に収容された回路基板と、
前記回路基板側に位置された面を有し、パッケージ内のほぼ中央部に半導体チップを搭載し、前記半導体チップからの配線が接続された電極部を前記面の周縁部に配設した半導体パッケージと、
前記面の前記半導体チップが搭載されたほぼ中央部から前記回路基板側に前記回路基板と離間して突設された第1半田部と、
前記面の周縁部において前記電極部と前記回路基板とを電気的に接続する第2半田部と
を有したことを特徴とする電子機器。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011076423A JP5050111B1 (ja) | 2011-03-30 | 2011-03-30 | テレビジョン装置および電子機器 |
| US13/300,345 US20120249893A1 (en) | 2011-03-30 | 2011-11-18 | Television apparatus and electronic apparatus |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011076423A JP5050111B1 (ja) | 2011-03-30 | 2011-03-30 | テレビジョン装置および電子機器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP5050111B1 true JP5050111B1 (ja) | 2012-10-17 |
| JP2012212979A JP2012212979A (ja) | 2012-11-01 |
Family
ID=46926802
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011076423A Active JP5050111B1 (ja) | 2011-03-30 | 2011-03-30 | テレビジョン装置および電子機器 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20120249893A1 (ja) |
| JP (1) | JP5050111B1 (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2024117924A (ja) * | 2023-02-20 | 2024-08-30 | 富士通株式会社 | 半導体装置及び実装方法 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3871015A (en) * | 1969-08-14 | 1975-03-11 | Ibm | Flip chip module with non-uniform connector joints |
| US6184062B1 (en) * | 1999-01-19 | 2001-02-06 | International Business Machines Corporation | Process for forming cone shaped solder for chip interconnection |
| JP2002158315A (ja) * | 2000-09-06 | 2002-05-31 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
| DE10250778B3 (de) * | 2002-10-30 | 2004-03-04 | Infineon Technologies Ag | Elektronisches Bauteil mit einem Halbleiterchip und Verfahren zum Bestücken eines Schaltungsträgers beim Herstellen des elektronischen Bauteils |
| JP2005039029A (ja) * | 2003-07-14 | 2005-02-10 | Denso Corp | 半導体装置 |
| TWI237364B (en) * | 2004-12-14 | 2005-08-01 | Advanced Semiconductor Eng | Flip chip package with anti-floating mechanism |
| US7649267B2 (en) * | 2005-03-17 | 2010-01-19 | Panasonic Corporation | Package equipped with semiconductor chip and method for producing same |
| DE102006001767B4 (de) * | 2006-01-12 | 2009-04-30 | Infineon Technologies Ag | Halbleitermodul mit Halbleiterchips und Verfahren zur Herstellung desselben |
| DE102007020288B4 (de) * | 2007-04-30 | 2013-12-12 | Epcos Ag | Elektrisches Bauelement |
| US7871015B2 (en) * | 2008-10-13 | 2011-01-18 | Transportation Technology Center, Inc. | Rail joint assembly using embedded load transfer keys and method therefor |
| JP5289921B2 (ja) * | 2008-12-12 | 2013-09-11 | トヨタ自動車株式会社 | 半導体装置、及び、半導体装置の製造方法 |
| KR20120040536A (ko) * | 2010-10-19 | 2012-04-27 | 삼성전자주식회사 | 반도체 패키지 및 그 제조 방법 |
| US8384227B2 (en) * | 2010-11-16 | 2013-02-26 | Stats Chippac, Ltd. | Semiconductor device and method of forming interposer frame electrically connected to embedded semiconductor die |
-
2011
- 2011-03-30 JP JP2011076423A patent/JP5050111B1/ja active Active
- 2011-11-18 US US13/300,345 patent/US20120249893A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| US20120249893A1 (en) | 2012-10-04 |
| JP2012212979A (ja) | 2012-11-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW494511B (en) | Semiconductor device and method of fabricating the same, circuit board, and electronic equipment | |
| JP3967133B2 (ja) | 半導体装置及び電子機器の製造方法 | |
| CN101960591A (zh) | 半导体装置、其制造方法、印刷电路板及电子设备 | |
| US9119320B2 (en) | System in package assembly | |
| JP2004006564A (ja) | 積層型半導体装置 | |
| JP2008166440A (ja) | 半導体装置 | |
| JPWO2020153068A1 (ja) | アンテナモジュール及び通信装置 | |
| JP4929382B2 (ja) | 電子部品構造体及び電子機器 | |
| WO2014017119A1 (en) | Circuit board, electronic device, and method of manufacturing circuit board | |
| CN100452396C (zh) | 半导体装置及其制造方法 | |
| JP4885425B2 (ja) | 半導体素子収納パッケージ | |
| JP2000138317A (ja) | 半導体装置及びその製造方法 | |
| JP5050111B1 (ja) | テレビジョン装置および電子機器 | |
| JP2012216642A (ja) | 電子機器および基板アセンブリ | |
| JP2002319781A (ja) | 電子部品実装モジュール | |
| US20240178093A1 (en) | Semiconductor device, method for manufacturing semiconductor device, and electronic apparatus | |
| JP2012234934A (ja) | テレビジョン装置および電子機器 | |
| WO2022176772A1 (ja) | ディスプレイモジュールおよびその製造方法、ならびに電子機器 | |
| JP4996729B2 (ja) | 電子機器および基板アセンブリ | |
| CN113015324A (zh) | 电路板组件、电子设备、加工电路板组件的方法 | |
| JP3265544B2 (ja) | 半導体チップの実装構造 | |
| CN101112134A (zh) | 封装安装模块 | |
| US20230144388A1 (en) | Semiconductor package | |
| JP2010093310A (ja) | 電子機器 | |
| EP1694061A2 (en) | Television receiving tuner with reduced size and thickness |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120626 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120723 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150727 Year of fee payment: 3 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5050111 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 Free format text: JAPANESE INTERMEDIATE CODE: R313121 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |